|
reference, declaration → definition
definition → references, declarations, derived classes, virtual overrides
reference to multiple definitions → definitions
unreferenced
|
References
gen/lib/Target/Hexagon/HexagonGenDAGISel.inc14770 /* 28065*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
14781 /* 28090*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
14792 /* 28115*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
14868 /* 28252*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
14879 /* 28277*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
14890 /* 28302*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15043 /* 28590*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15055 /* 28619*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15067 /* 28648*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15079 /* 28677*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15091 /* 28706*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15103 /* 28735*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15134 /* 28798*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15145 /* 28824*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15156 /* 28850*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15167 /* 28876*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15178 /* 28902*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15189 /* 28928*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15230 /* 29013*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15242 /* 29042*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15254 /* 29071*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15266 /* 29100*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15278 /* 29129*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15290 /* 29158*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15321 /* 29221*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15332 /* 29247*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15343 /* 29273*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15354 /* 29299*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15365 /* 29325*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15376 /* 29351*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15406 /* 29412*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15418 /* 29441*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15430 /* 29470*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15473 /* 29554*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15484 /* 29580*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
15495 /* 29606*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
20381 /* 38903*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
20701 /* 39499*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
21751 /* 41481*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
21785 /* 41557*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
21831 /* 41655*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
21865 /* 41731*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
21914 /* 41834*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
21951 /* 41915*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
22002 /* 42024*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
22036 /* 42100*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
22084 /* 42202*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
22118 /* 42278*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
22169 /* 42385*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
22206 /* 42466*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
22270 /* 42601*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
22314 /* 42694*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
22370 /* 42809*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
22414 /* 42902*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
22473 /* 43022*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
22520 /* 43120*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
22581 /* 43246*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
22625 /* 43339*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
22683 /* 43458*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
22727 /* 43551*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
22788 /* 43675*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
22835 /* 43773*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
22893 /* 43886*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
22899 /* 43908*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
22917 /* 43959*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
22920 /* 43970*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
25380 /* 48736*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
25383 /* 48747*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
25401 /* 48786*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
25404 /* 48797*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
25653 /* 49250*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
25662 /* 49273*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
26026 /* 49974*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
26033 /* 50000*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
26038 /* 50022*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
26284 /* 50484*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
26287 /* 50495*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
26569 /* 51031*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
26576 /* 51057*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
26581 /* 51079*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
27169 /* 52210*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
27175 /* 52232*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
27193 /* 52283*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
27196 /* 52294*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
27238 /* 52398*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
27437 /* 52872*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
29550 /* 56996*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
29583 /* 57069*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
31090 /* 60026*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
31109 /* 60068*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
31122 /* 60098*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
31424 /* 60909*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
31429 /* 60927*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
31445 /* 60971*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
31450 /* 60989*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
31510 /* 61111*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
31538 /* 61173*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
51920 /* 97840*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
51923 /* 97851*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
51928 /* 97871*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
52130 /* 98275*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
52133 /* 98286*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
52138 /* 98306*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
52522 /* 99130*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
52597 /* 99286*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
52608 /* 99319*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
52627 /* 99385*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
53998 /*101978*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
54004 /*102000*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
54022 /*102051*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
54025 /*102062*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
55896 /*105622*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
55912 /*105666*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
55928 /*105710*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
55951 /*105764*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
55966 /*105804*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
55981 /*105844*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
56017 /*105922*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
56033 /*105966*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
56049 /*106010*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
56535 /*106970*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
56550 /*107011*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
56565 /*107052*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
56598 /*107123*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
56613 /*107164*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
56628 /*107205*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
56828 /*107669*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
56844 /*107713*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
56860 /*107757*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
56876 /*107801*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
56892 /*107845*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
56908 /*107889*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
56924 /*107933*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
56940 /*107977*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
57118 /*108384*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
57133 /*108425*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
57148 /*108466*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
57163 /*108507*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
57178 /*108548*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
57193 /*108589*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
57208 /*108630*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
57223 /*108671*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
57430 /*109149*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
57446 /*109193*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
57462 /*109237*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
57478 /*109281*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
57494 /*109325*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
57510 /*109369*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
57526 /*109413*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
57542 /*109457*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
57725 /*109876*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
57740 /*109917*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
57755 /*109958*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
57770 /*109999*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
57785 /*110040*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
57800 /*110081*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
57815 /*110122*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
57830 /*110163*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
58229 /*111010*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
58245 /*111054*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
58261 /*111098*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
58277 /*111142*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
58292 /*111182*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
58307 /*111222*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
58322 /*111262*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
58848 /*112316*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
58863 /*112357*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
58878 /*112398*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
58893 /*112439*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
59376 /*113409*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
59391 /*113451*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
59406 /*113493*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
63522 /*121668*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
63539 /*121716*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
63607 /*121876*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
63613 /*121900*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
63624 /*121924*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
63629 /*121946*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
63689 /*122072*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
63741 /*122179*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
63758 /*122227*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
63825 /*122385*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
63831 /*122409*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
63842 /*122433*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
63847 /*122455*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
63880 /*122531*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
63883 /*122542*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
63903 /*122586*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
63906 /*122597*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
63926 /*122639*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
63989 /*122770*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
64004 /*122801*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
64118 /*123091*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
64485 /*123833*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
64495 /*123864*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
64546 /*123968*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
64556 /*123998*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
64608 /*124097*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
64611 /*124108*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
64699 /*124273*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
64702 /*124284*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
64710 /*124314*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
64718 /*124345*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
64727 /*124379*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
64730 /*124390*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
64735 /*124409*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
64738 /*124420*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
64785 /*124530*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
64800 /*124575*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
64803 /*124586*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
64826 /*124660*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
64829 /*124671*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
64836 /*124697*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67183 /*129075*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67336 /*129407*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67367 /*129485*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67378 /*129518*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67397 /*129584*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67414 /*129627*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67425 /*129666*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67523 /*129921*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67526 /*129932*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67537 /*129973*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67543 /*129996*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67551 /*130026*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67569 /*130095*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67593 /*130183*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67596 /*130194*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67612 /*130255*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67615 /*130266*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67637 /*130342*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67640 /*130353*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67645 /*130372*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67663 /*130432*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67666 /*130443*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67673 /*130469*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67721 /*130644*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67727 /*130666*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67730 /*130677*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67738 /*130708*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67741 /*130719*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67746 /*130739*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67751 /*130758*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67766 /*130793*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67769 /*130804*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67780 /*130845*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67786 /*130868*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67794 /*130898*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67812 /*130967*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67838 /*131054*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67841 /*131065*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67846 /*131084*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67864 /*131143*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67867 /*131154*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67874 /*131180*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67900 /*131273*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67906 /*131295*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67909 /*131306*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67917 /*131337*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67920 /*131348*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67925 /*131368*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
67930 /*131387*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
68413 /*132465*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
68416 /*132476*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
68439 /*132539*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
68442 /*132550*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
70020 /*135666*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
70211 /*136151*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
70494 /*136776*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
70500 /*136800*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
70569 /*136930*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
70574 /*136952*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
70673 /*137221*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
70679 /*137245*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
70748 /*137375*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
70753 /*137397*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
70852 /*137666*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
70858 /*137690*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
70927 /*137820*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
70932 /*137842*/ OPC_EmitInteger, MVT::i32, Hexagon::isub_lo,
lib/Target/Hexagon/HexagonAsmPrinter.cpp 137 Hexagon::isub_lo :
464 unsigned Low = RI->getSubReg(MO1.getReg(), Hexagon::isub_lo);
541 unsigned Low = RI->getSubReg(MO.getReg(), Hexagon::isub_lo);
553 unsigned Low = RI->getSubReg(MO.getReg(), Hexagon::isub_lo);
567 unsigned Low = RI->getSubReg(MO.getReg(), Hexagon::isub_lo);
lib/Target/Hexagon/HexagonBitSimplify.cpp 1570 Out.Sub = Hexagon::isub_lo;
1706 unsigned Sub = (Opc == Hexagon::A4_combineir) ? Hexagon::isub_lo
1844 Sub = Hexagon::isub_lo;
1848 Sub = Hexagon::isub_lo;
2270 SrcSR = (std::min(Pos, P) == 32) ? Hexagon::isub_hi : Hexagon::isub_lo;
2305 HBS::replaceRegWithSub(RD.Reg, NewR, Hexagon::isub_lo, MRI);
2308 HBS::replaceRegWithSub(S, NewR, Hexagon::isub_lo, MRI);
2350 RR.Sub = Hexagon::isub_lo;
2525 SR = (Off/RW == 0) ? Hexagon::isub_lo : Hexagon::isub_hi;
lib/Target/Hexagon/HexagonConstExtenders.cpp 1191 ED.Rd = { MI.getOperand(0).getReg(), Hexagon::isub_lo };
1602 .addImm(Hexagon::isub_lo);
1609 .addImm(Hexagon::isub_lo);
lib/Target/Hexagon/HexagonConstPropagation.cpp 2203 if (R.SubReg != Hexagon::isub_lo && R.SubReg != Hexagon::isub_hi)
lib/Target/Hexagon/HexagonCopyToCombine.cpp 591 SubLo = Hexagon::isub_lo;
lib/Target/Hexagon/HexagonExpandCondsets.cpp 261 case Hexagon::isub_lo:
lib/Target/Hexagon/HexagonFrameLowering.cpp 977 Register LoReg = HRI.getSubReg(Reg, Hexagon::isub_lo);
lib/Target/Hexagon/HexagonGenInsert.cpp 1421 InsS = Hexagon::isub_lo;
lib/Target/Hexagon/HexagonGenPredicate.cpp 378 if (Reg.S && Reg.S != Hexagon::isub_lo)
lib/Target/Hexagon/HexagonHardwareLoops.cpp 1549 if (Sub2 == Hexagon::isub_lo && Sub4 == Hexagon::isub_hi)
1551 else if (Sub2 == Hexagon::isub_hi && Sub4 == Hexagon::isub_lo)
1565 case Hexagon::isub_lo:
lib/Target/Hexagon/HexagonISelDAGToDAG.cpp 520 Value = CurDAG->getTargetExtractSubreg(Hexagon::isub_lo,
783 CurDAG->getTargetConstant(Hexagon::isub_lo, dl, MVT::i32)
795 SDValue E = CurDAG->getTargetExtractSubreg(Hexagon::isub_lo, dl, ResTy,
1487 R, CurDAG->getTargetConstant(Hexagon::isub_lo, dl, MVT::i32)
lib/Target/Hexagon/HexagonISelLowering.cpp 2318 T1 = DAG.getTargetExtractSubreg(Hexagon::isub_lo, dl, MVT::i32, T1);
2339 unsigned SubIdx = Off == 0 ? Hexagon::isub_lo : Hexagon::isub_hi;
2385 ValR = DAG.getTargetExtractSubreg(Hexagon::isub_lo, dl, MVT::i32, ValR);
2555 W = DAG.getTargetExtractSubreg(Hexagon::isub_lo, dl, MVT::i32, W);
lib/Target/Hexagon/HexagonISelLoweringHVX.cpp 540 return DAG.getTargetExtractSubreg(Hexagon::isub_lo, dl, MVT::i32, P);
933 SDValue R0 = DAG.getTargetExtractSubreg(Hexagon::isub_lo, dl, MVT::i32, V);
lib/Target/Hexagon/HexagonInstrInfo.cpp 127 return isIntRegForSubInst(HRI.getSubReg(Reg, Hexagon::isub_lo)) &&
1178 Register Src1SubLo = HRI.getSubReg(Src1Reg, Hexagon::isub_lo);
1180 Register Src2SubLo = HRI.getSubReg(Src2Reg, Hexagon::isub_lo);
1186 HRI.getSubReg(DstReg, Hexagon::isub_lo))
1203 Register Src1SubLo = HRI.getSubReg(Src1Reg, Hexagon::isub_lo);
1205 Register Src2SubLo = HRI.getSubReg(Src2Reg, Hexagon::isub_lo);
1207 Register Src3SubLo = HRI.getSubReg(Src3Reg, Hexagon::isub_lo);
1214 HRI.getSubReg(DstReg, Hexagon::isub_lo))
lib/Target/Hexagon/HexagonPeephole.cpp 208 if (Src.getSubReg() != Hexagon::isub_lo)
lib/Target/Hexagon/HexagonRDFOpt.cpp 126 mapRegs(DFG.makeRegRef(DstOp.getReg(), Hexagon::isub_lo),
lib/Target/Hexagon/HexagonRegisterInfo.cpp 312 static const unsigned ISub[] = { Hexagon::isub_lo, Hexagon::isub_hi };
lib/Target/Hexagon/HexagonSplitConst32AndConst64.cpp 89 Register DestLo = TRI->getSubReg(DestReg, Hexagon::isub_lo);
lib/Target/Hexagon/HexagonSplitDouble.cpp 617 R = (SubR == Hexagon::isub_lo) ? P.first : P.second;
805 unsigned LoSR = isub_lo;
926 unsigned LoSR = isub_lo;
1007 createHalfInstr(Opc, MI, PairMap, isub_lo);
1014 createHalfInstr(A2_and, MI, PairMap, isub_lo);
1019 createHalfInstr(A2_or, MI, PairMap, isub_lo);
1024 createHalfInstr(A2_xor, MI, PairMap, isub_lo);
1088 case Hexagon::isub_lo:
1119 .addImm(Hexagon::isub_lo)