reference, declarationdefinition
definition → references, declarations, derived classes, virtual overrides
reference to multiple definitions → definitions
unreferenced
    1
    2
    3
    4
    5
    6
    7
    8
    9
   10
   11
   12
   13
   14
   15
   16
   17
   18
   19
   20
   21
   22
   23
   24
   25
   26
   27
   28
   29
   30
   31
   32
   33
   34
   35
   36
   37
   38
   39
   40
   41
   42
   43
   44
   45
   46
   47
   48
   49
   50
   51
   52
   53
   54
   55
   56
   57
   58
   59
   60
   61
   62
   63
   64
   65
   66
   67
   68
   69
   70
   71
   72
   73
   74
   75
   76
   77
   78
   79
   80
   81
   82
   83
   84
   85
   86
   87
   88
   89
   90
   91
   92
   93
   94
   95
   96
   97
   98
   99
  100
  101
  102
  103
  104
  105
  106
  107
  108
  109
  110
  111
  112
  113
  114
  115
  116
  117
  118
  119
  120
  121
  122
  123
  124
  125
  126
  127
  128
  129
  130
  131
  132
  133
  134
  135
  136
  137
  138
  139
  140
  141
  142
  143
  144
  145
  146
  147
  148
  149
  150
  151
  152
  153
  154
  155
  156
  157
  158
  159
  160
  161
  162
  163
  164
  165
  166
  167
  168
  169
  170
  171
  172
  173
  174
  175
  176
  177
  178
  179
  180
  181
  182
  183
  184
  185
  186
  187
  188
  189
  190
  191
  192
  193
  194
  195
  196
  197
  198
  199
  200
  201
  202
  203
  204
  205
  206
  207
  208
  209
  210
  211
  212
  213
  214
  215
  216
  217
  218
  219
  220
  221
  222
  223
  224
  225
  226
  227
  228
  229
  230
  231
  232
  233
  234
  235
  236
  237
  238
  239
  240
  241
  242
  243
  244
  245
  246
  247
  248
  249
  250
  251
  252
  253
  254
  255
  256
  257
  258
  259
  260
  261
  262
  263
  264
  265
  266
  267
  268
  269
  270
  271
  272
  273
  274
  275
  276
  277
  278
  279
  280
  281
  282
  283
  284
  285
  286
  287
  288
  289
  290
  291
  292
  293
  294
  295
  296
  297
  298
  299
  300
  301
  302
  303
  304
  305
  306
  307
  308
  309
  310
  311
  312
  313
  314
  315
  316
  317
  318
  319
  320
  321
  322
  323
  324
  325
  326
  327
  328
  329
  330
  331
  332
  333
  334
  335
  336
  337
  338
  339
  340
  341
  342
  343
  344
  345
  346
  347
  348
  349
  350
  351
  352
  353
  354
  355
  356
  357
  358
  359
  360
  361
  362
  363
  364
  365
  366
  367
  368
  369
  370
  371
  372
  373
  374
  375
  376
  377
  378
  379
  380
  381
  382
  383
  384
  385
  386
  387
  388
  389
  390
  391
  392
  393
  394
  395
  396
  397
  398
  399
  400
  401
  402
  403
  404
  405
  406
  407
  408
  409
  410
  411
  412
  413
  414
  415
  416
  417
  418
  419
  420
  421
  422
  423
  424
  425
  426
  427
  428
  429
  430
  431
  432
  433
  434
  435
  436
  437
  438
  439
  440
  441
  442
  443
  444
  445
  446
  447
  448
  449
  450
  451
  452
  453
  454
  455
  456
  457
  458
  459
  460
  461
  462
  463
  464
  465
  466
  467
  468
  469
  470
  471
  472
  473
  474
  475
  476
  477
  478
  479
  480
  481
  482
  483
  484
  485
  486
  487
  488
  489
  490
  491
  492
  493
  494
  495
  496
  497
  498
  499
  500
  501
  502
  503
  504
  505
  506
  507
  508
  509
  510
  511
  512
  513
  514
  515
  516
  517
  518
  519
  520
  521
  522
  523
  524
  525
  526
  527
  528
  529
  530
  531
  532
  533
  534
  535
  536
  537
  538
  539
  540
  541
  542
  543
  544
  545
  546
  547
  548
  549
  550
  551
  552
  553
  554
  555
  556
  557
  558
  559
  560
  561
  562
  563
  564
  565
  566
  567
  568
  569
  570
  571
  572
  573
  574
  575
  576
  577
  578
  579
  580
  581
  582
  583
  584
  585
  586
  587
  588
  589
  590
  591
  592
  593
  594
  595
  596
  597
  598
  599
  600
  601
  602
  603
  604
  605
  606
  607
  608
  609
  610
  611
  612
  613
  614
  615
  616
  617
  618
  619
  620
  621
  622
  623
  624
  625
  626
  627
  628
  629
  630
  631
  632
  633
  634
  635
  636
  637
  638
  639
  640
  641
  642
  643
  644
  645
  646
  647
  648
  649
  650
  651
  652
  653
  654
  655
  656
  657
  658
  659
  660
  661
  662
  663
  664
  665
  666
  667
  668
  669
  670
  671
  672
  673
  674
  675
  676
  677
  678
  679
  680
  681
  682
  683
  684
  685
  686
  687
  688
  689
  690
  691
  692
  693
  694
  695
  696
  697
  698
  699
  700
  701
  702
  703
  704
  705
  706
  707
  708
  709
  710
  711
  712
  713
  714
  715
  716
  717
  718
  719
  720
  721
  722
  723
  724
  725
  726
  727
  728
  729
  730
  731
  732
  733
  734
  735
  736
  737
  738
  739
  740
  741
  742
  743
  744
  745
  746
  747
  748
  749
  750
  751
  752
  753
  754
  755
  756
  757
  758
  759
  760
  761
  762
  763
  764
  765
  766
  767
  768
  769
  770
  771
  772
  773
  774
  775
  776
  777
  778
  779
  780
  781
  782
  783
  784
  785
  786
  787
  788
  789
  790
  791
  792
  793
  794
  795
  796
  797
  798
  799
  800
  801
  802
  803
  804
  805
  806
  807
  808
  809
  810
  811
  812
  813
  814
  815
  816
  817
  818
  819
  820
  821
  822
  823
  824
  825
  826
  827
  828
  829
  830
  831
  832
  833
  834
  835
  836
  837
  838
  839
  840
  841
  842
  843
  844
  845
  846
  847
  848
  849
  850
  851
  852
  853
  854
  855
  856
  857
  858
  859
  860
  861
  862
  863
  864
  865
  866
  867
  868
  869
  870
  871
  872
  873
  874
  875
  876
  877
  878
  879
  880
  881
  882
  883
  884
  885
  886
  887
  888
  889
  890
  891
  892
  893
  894
  895
  896
  897
  898
  899
  900
  901
  902
  903
  904
  905
  906
  907
  908
  909
  910
  911
  912
  913
  914
  915
  916
  917
  918
  919
  920
  921
  922
  923
  924
  925
  926
  927
  928
  929
  930
  931
  932
  933
  934
  935
  936
  937
  938
  939
  940
  941
  942
  943
  944
  945
  946
  947
  948
  949
  950
  951
  952
  953
  954
  955
  956
  957
  958
  959
  960
  961
  962
  963
  964
  965
  966
  967
  968
  969
  970
  971
  972
  973
  974
  975
  976
  977
  978
  979
  980
  981
  982
  983
  984
  985
  986
  987
  988
  989
  990
  991
  992
  993
  994
  995
  996
  997
  998
  999
 1000
 1001
 1002
 1003
 1004
 1005
 1006
 1007
 1008
 1009
 1010
 1011
 1012
 1013
 1014
 1015
 1016
 1017
 1018
 1019
 1020
 1021
 1022
 1023
 1024
 1025
 1026
 1027
 1028
 1029
 1030
 1031
 1032
 1033
 1034
 1035
 1036
 1037
 1038
 1039
 1040
 1041
 1042
 1043
 1044
 1045
 1046
 1047
 1048
 1049
 1050
 1051
 1052
 1053
 1054
 1055
 1056
 1057
 1058
 1059
 1060
 1061
 1062
 1063
 1064
 1065
 1066
 1067
 1068
 1069
 1070
 1071
 1072
 1073
 1074
 1075
 1076
 1077
 1078
 1079
 1080
 1081
 1082
 1083
 1084
 1085
 1086
 1087
 1088
 1089
 1090
 1091
 1092
 1093
 1094
 1095
 1096
 1097
 1098
 1099
 1100
 1101
 1102
 1103
 1104
 1105
 1106
 1107
 1108
 1109
 1110
 1111
 1112
 1113
 1114
 1115
 1116
 1117
 1118
 1119
 1120
 1121
 1122
 1123
 1124
 1125
 1126
 1127
 1128
 1129
 1130
 1131
 1132
 1133
 1134
 1135
 1136
 1137
 1138
 1139
 1140
 1141
 1142
 1143
 1144
 1145
 1146
 1147
 1148
 1149
 1150
 1151
 1152
 1153
 1154
 1155
 1156
 1157
 1158
 1159
 1160
 1161
 1162
 1163
 1164
 1165
 1166
 1167
 1168
 1169
 1170
 1171
 1172
 1173
 1174
 1175
 1176
 1177
 1178
 1179
 1180
 1181
 1182
 1183
 1184
 1185
 1186
 1187
 1188
 1189
 1190
 1191
 1192
 1193
 1194
 1195
 1196
 1197
 1198
 1199
 1200
 1201
 1202
 1203
 1204
 1205
 1206
 1207
 1208
 1209
 1210
 1211
 1212
 1213
 1214
 1215
 1216
 1217
 1218
 1219
 1220
 1221
 1222
 1223
 1224
 1225
 1226
 1227
 1228
 1229
 1230
 1231
 1232
 1233
 1234
 1235
 1236
 1237
 1238
 1239
 1240
 1241
 1242
 1243
 1244
 1245
 1246
 1247
 1248
 1249
 1250
 1251
 1252
 1253
 1254
 1255
 1256
 1257
 1258
 1259
 1260
 1261
 1262
 1263
 1264
 1265
 1266
 1267
 1268
 1269
 1270
 1271
 1272
 1273
 1274
 1275
 1276
 1277
 1278
 1279
 1280
 1281
 1282
 1283
 1284
 1285
 1286
 1287
 1288
 1289
 1290
 1291
 1292
 1293
 1294
 1295
 1296
 1297
 1298
 1299
 1300
 1301
 1302
 1303
 1304
 1305
 1306
 1307
 1308
 1309
 1310
 1311
 1312
 1313
 1314
 1315
 1316
 1317
 1318
 1319
 1320
 1321
 1322
 1323
 1324
 1325
 1326
 1327
 1328
 1329
 1330
 1331
 1332
 1333
 1334
 1335
 1336
 1337
 1338
 1339
 1340
 1341
 1342
 1343
 1344
 1345
 1346
 1347
 1348
 1349
 1350
 1351
 1352
 1353
 1354
 1355
 1356
 1357
 1358
 1359
 1360
 1361
 1362
 1363
 1364
 1365
 1366
 1367
 1368
 1369
 1370
 1371
 1372
 1373
 1374
 1375
 1376
 1377
 1378
 1379
 1380
 1381
 1382
 1383
 1384
 1385
 1386
 1387
 1388
 1389
 1390
 1391
 1392
 1393
 1394
 1395
 1396
 1397
 1398
 1399
 1400
 1401
 1402
 1403
 1404
 1405
 1406
 1407
 1408
 1409
 1410
 1411
 1412
 1413
 1414
 1415
 1416
 1417
 1418
 1419
 1420
 1421
 1422
 1423
 1424
 1425
 1426
 1427
 1428
 1429
 1430
 1431
 1432
 1433
 1434
 1435
 1436
 1437
 1438
 1439
 1440
 1441
 1442
 1443
 1444
 1445
 1446
 1447
 1448
 1449
 1450
 1451
 1452
 1453
 1454
 1455
 1456
 1457
 1458
 1459
 1460
 1461
 1462
 1463
 1464
 1465
 1466
 1467
 1468
 1469
 1470
 1471
 1472
 1473
 1474
 1475
 1476
 1477
 1478
 1479
 1480
 1481
 1482
 1483
 1484
 1485
 1486
 1487
 1488
 1489
 1490
 1491
 1492
 1493
 1494
 1495
 1496
 1497
 1498
 1499
 1500
 1501
 1502
 1503
 1504
 1505
 1506
 1507
 1508
 1509
 1510
 1511
 1512
 1513
 1514
 1515
 1516
 1517
 1518
 1519
 1520
 1521
 1522
 1523
 1524
 1525
 1526
 1527
 1528
 1529
 1530
 1531
 1532
 1533
 1534
 1535
 1536
 1537
 1538
 1539
 1540
 1541
 1542
 1543
 1544
 1545
 1546
 1547
 1548
 1549
 1550
 1551
 1552
 1553
 1554
 1555
 1556
 1557
 1558
 1559
 1560
 1561
 1562
 1563
 1564
 1565
 1566
 1567
 1568
 1569
 1570
 1571
 1572
 1573
 1574
 1575
 1576
 1577
 1578
 1579
 1580
 1581
 1582
 1583
 1584
 1585
 1586
 1587
 1588
 1589
 1590
 1591
 1592
 1593
 1594
 1595
 1596
 1597
 1598
 1599
 1600
 1601
 1602
 1603
 1604
 1605
 1606
 1607
 1608
 1609
 1610
 1611
 1612
 1613
 1614
 1615
 1616
 1617
 1618
 1619
 1620
 1621
 1622
 1623
 1624
 1625
 1626
 1627
 1628
 1629
 1630
 1631
 1632
 1633
 1634
 1635
 1636
 1637
 1638
 1639
 1640
 1641
 1642
 1643
 1644
 1645
 1646
 1647
 1648
 1649
 1650
 1651
 1652
 1653
 1654
 1655
 1656
 1657
 1658
 1659
 1660
 1661
 1662
 1663
 1664
 1665
 1666
 1667
 1668
 1669
 1670
 1671
 1672
 1673
 1674
 1675
 1676
 1677
 1678
 1679
 1680
 1681
 1682
 1683
 1684
 1685
 1686
 1687
 1688
 1689
 1690
 1691
 1692
 1693
 1694
 1695
 1696
 1697
 1698
 1699
 1700
 1701
 1702
 1703
 1704
 1705
 1706
 1707
 1708
 1709
 1710
 1711
 1712
 1713
 1714
 1715
 1716
 1717
 1718
 1719
 1720
 1721
 1722
 1723
 1724
 1725
 1726
 1727
 1728
 1729
 1730
 1731
 1732
 1733
 1734
 1735
 1736
 1737
 1738
 1739
 1740
 1741
 1742
 1743
 1744
 1745
 1746
 1747
 1748
 1749
 1750
 1751
 1752
 1753
 1754
 1755
 1756
 1757
 1758
 1759
 1760
 1761
 1762
 1763
 1764
 1765
 1766
 1767
 1768
 1769
 1770
 1771
 1772
 1773
 1774
 1775
 1776
 1777
 1778
 1779
 1780
 1781
 1782
 1783
 1784
 1785
 1786
 1787
 1788
 1789
 1790
 1791
 1792
 1793
 1794
 1795
 1796
 1797
 1798
 1799
 1800
 1801
 1802
 1803
 1804
 1805
 1806
 1807
 1808
 1809
 1810
 1811
 1812
 1813
 1814
 1815
 1816
 1817
 1818
 1819
 1820
 1821
 1822
 1823
 1824
 1825
 1826
 1827
 1828
 1829
 1830
 1831
 1832
 1833
 1834
 1835
 1836
 1837
 1838
 1839
 1840
 1841
 1842
 1843
 1844
 1845
 1846
 1847
 1848
 1849
 1850
 1851
 1852
 1853
 1854
 1855
 1856
 1857
 1858
 1859
 1860
 1861
 1862
 1863
 1864
 1865
 1866
 1867
 1868
 1869
 1870
 1871
 1872
 1873
 1874
 1875
 1876
 1877
 1878
 1879
 1880
 1881
 1882
 1883
 1884
 1885
 1886
 1887
 1888
 1889
 1890
 1891
 1892
 1893
 1894
 1895
 1896
 1897
 1898
 1899
 1900
 1901
 1902
 1903
 1904
 1905
 1906
 1907
 1908
 1909
 1910
 1911
 1912
 1913
 1914
 1915
 1916
 1917
 1918
 1919
 1920
 1921
 1922
 1923
 1924
 1925
 1926
 1927
 1928
 1929
 1930
 1931
 1932
 1933
 1934
 1935
 1936
 1937
 1938
 1939
 1940
 1941
 1942
 1943
 1944
 1945
 1946
 1947
 1948
 1949
 1950
 1951
 1952
 1953
 1954
 1955
 1956
 1957
 1958
 1959
 1960
 1961
 1962
 1963
 1964
 1965
 1966
 1967
 1968
 1969
 1970
 1971
 1972
 1973
 1974
 1975
 1976
 1977
 1978
 1979
 1980
 1981
 1982
 1983
 1984
 1985
 1986
 1987
 1988
 1989
 1990
 1991
 1992
 1993
 1994
 1995
 1996
 1997
 1998
 1999
 2000
 2001
 2002
 2003
 2004
 2005
 2006
 2007
 2008
 2009
 2010
 2011
 2012
 2013
 2014
 2015
 2016
 2017
 2018
 2019
 2020
 2021
 2022
 2023
 2024
 2025
 2026
 2027
 2028
 2029
 2030
 2031
 2032
 2033
 2034
 2035
 2036
 2037
 2038
 2039
 2040
 2041
 2042
 2043
 2044
 2045
 2046
 2047
 2048
 2049
 2050
 2051
 2052
 2053
 2054
 2055
 2056
 2057
 2058
 2059
 2060
 2061
 2062
 2063
 2064
 2065
 2066
 2067
 2068
 2069
 2070
 2071
 2072
 2073
 2074
 2075
 2076
 2077
 2078
 2079
 2080
 2081
 2082
 2083
 2084
 2085
 2086
 2087
 2088
 2089
 2090
 2091
 2092
 2093
 2094
 2095
 2096
 2097
 2098
 2099
 2100
 2101
 2102
 2103
 2104
 2105
 2106
 2107
 2108
 2109
 2110
 2111
 2112
 2113
 2114
 2115
 2116
 2117
 2118
 2119
 2120
 2121
 2122
 2123
 2124
 2125
 2126
 2127
 2128
 2129
 2130
 2131
 2132
 2133
 2134
 2135
 2136
 2137
 2138
 2139
 2140
 2141
 2142
 2143
 2144
 2145
 2146
 2147
 2148
 2149
 2150
 2151
 2152
 2153
 2154
 2155
 2156
 2157
 2158
 2159
 2160
 2161
 2162
 2163
 2164
 2165
 2166
 2167
 2168
 2169
 2170
 2171
 2172
 2173
 2174
 2175
 2176
 2177
 2178
 2179
 2180
 2181
 2182
 2183
 2184
 2185
 2186
 2187
 2188
 2189
 2190
 2191
 2192
 2193
 2194
 2195
 2196
 2197
 2198
 2199
 2200
 2201
 2202
 2203
 2204
 2205
 2206
 2207
 2208
 2209
 2210
 2211
 2212
 2213
 2214
 2215
 2216
 2217
 2218
 2219
 2220
 2221
 2222
 2223
 2224
 2225
 2226
 2227
 2228
 2229
 2230
 2231
 2232
 2233
 2234
 2235
 2236
 2237
 2238
 2239
 2240
 2241
 2242
 2243
 2244
 2245
 2246
 2247
 2248
 2249
 2250
 2251
 2252
 2253
 2254
 2255
 2256
 2257
 2258
 2259
 2260
 2261
 2262
 2263
 2264
 2265
 2266
 2267
 2268
 2269
 2270
 2271
 2272
 2273
 2274
 2275
 2276
 2277
 2278
 2279
 2280
 2281
 2282
 2283
 2284
 2285
 2286
 2287
 2288
 2289
 2290
 2291
 2292
 2293
 2294
 2295
 2296
 2297
 2298
 2299
 2300
 2301
 2302
 2303
 2304
 2305
 2306
 2307
 2308
 2309
 2310
 2311
 2312
 2313
 2314
 2315
 2316
 2317
 2318
 2319
 2320
 2321
 2322
 2323
 2324
 2325
 2326
 2327
 2328
 2329
 2330
 2331
 2332
 2333
 2334
 2335
 2336
 2337
 2338
 2339
 2340
 2341
 2342
 2343
 2344
 2345
 2346
 2347
 2348
 2349
 2350
 2351
 2352
 2353
 2354
 2355
 2356
 2357
 2358
 2359
 2360
 2361
 2362
 2363
 2364
 2365
 2366
 2367
 2368
 2369
 2370
 2371
 2372
 2373
 2374
 2375
 2376
 2377
 2378
 2379
 2380
 2381
 2382
 2383
 2384
 2385
 2386
 2387
 2388
 2389
 2390
 2391
 2392
 2393
 2394
 2395
 2396
 2397
 2398
 2399
 2400
 2401
 2402
 2403
 2404
 2405
 2406
 2407
 2408
 2409
 2410
 2411
 2412
 2413
 2414
 2415
 2416
 2417
 2418
 2419
 2420
 2421
 2422
 2423
 2424
 2425
 2426
 2427
 2428
 2429
 2430
 2431
 2432
 2433
 2434
 2435
 2436
 2437
 2438
 2439
 2440
 2441
 2442
 2443
 2444
 2445
 2446
 2447
 2448
 2449
 2450
 2451
 2452
 2453
 2454
 2455
 2456
 2457
 2458
 2459
 2460
 2461
 2462
 2463
 2464
 2465
 2466
 2467
 2468
 2469
 2470
 2471
 2472
 2473
 2474
 2475
 2476
 2477
 2478
 2479
 2480
 2481
 2482
 2483
 2484
 2485
 2486
 2487
 2488
 2489
 2490
 2491
 2492
 2493
 2494
 2495
 2496
 2497
 2498
 2499
 2500
 2501
 2502
 2503
 2504
 2505
 2506
 2507
 2508
 2509
 2510
 2511
 2512
 2513
 2514
 2515
 2516
 2517
 2518
 2519
 2520
 2521
 2522
 2523
 2524
 2525
 2526
 2527
 2528
 2529
 2530
 2531
 2532
 2533
 2534
 2535
 2536
 2537
 2538
 2539
 2540
 2541
 2542
 2543
 2544
 2545
 2546
 2547
 2548
 2549
 2550
 2551
 2552
 2553
 2554
 2555
 2556
 2557
 2558
 2559
 2560
 2561
 2562
 2563
 2564
 2565
 2566
 2567
 2568
 2569
 2570
 2571
 2572
 2573
 2574
 2575
 2576
 2577
 2578
 2579
 2580
 2581
 2582
 2583
 2584
 2585
 2586
 2587
 2588
 2589
 2590
 2591
 2592
 2593
 2594
 2595
 2596
 2597
 2598
 2599
 2600
 2601
 2602
 2603
 2604
 2605
 2606
 2607
 2608
 2609
 2610
 2611
 2612
 2613
 2614
 2615
 2616
 2617
 2618
 2619
 2620
 2621
 2622
 2623
 2624
 2625
 2626
 2627
 2628
 2629
 2630
 2631
 2632
 2633
 2634
 2635
 2636
 2637
 2638
 2639
 2640
 2641
 2642
 2643
 2644
 2645
 2646
 2647
 2648
 2649
 2650
 2651
 2652
 2653
 2654
 2655
 2656
 2657
 2658
 2659
 2660
 2661
 2662
 2663
 2664
 2665
 2666
 2667
 2668
 2669
 2670
 2671
 2672
 2673
 2674
 2675
 2676
 2677
 2678
 2679
 2680
 2681
 2682
 2683
 2684
 2685
 2686
 2687
 2688
 2689
 2690
 2691
 2692
 2693
 2694
 2695
 2696
 2697
 2698
 2699
 2700
 2701
 2702
 2703
 2704
 2705
 2706
 2707
 2708
 2709
 2710
 2711
 2712
 2713
 2714
 2715
 2716
 2717
 2718
 2719
 2720
 2721
 2722
 2723
 2724
 2725
 2726
 2727
 2728
 2729
 2730
 2731
 2732
 2733
 2734
 2735
 2736
 2737
 2738
 2739
 2740
 2741
 2742
 2743
 2744
 2745
 2746
 2747
 2748
 2749
 2750
 2751
 2752
 2753
 2754
 2755
 2756
 2757
 2758
 2759
 2760
 2761
 2762
 2763
 2764
 2765
 2766
 2767
 2768
 2769
 2770
 2771
 2772
 2773
 2774
 2775
 2776
 2777
 2778
 2779
 2780
 2781
 2782
 2783
 2784
 2785
 2786
 2787
 2788
 2789
 2790
 2791
 2792
 2793
 2794
 2795
 2796
 2797
 2798
 2799
 2800
 2801
 2802
 2803
 2804
 2805
 2806
 2807
 2808
 2809
 2810
 2811
 2812
 2813
 2814
 2815
 2816
 2817
 2818
 2819
 2820
 2821
 2822
 2823
 2824
 2825
 2826
 2827
 2828
 2829
 2830
 2831
 2832
 2833
 2834
 2835
 2836
 2837
 2838
 2839
 2840
 2841
 2842
 2843
 2844
 2845
 2846
 2847
 2848
 2849
 2850
 2851
 2852
 2853
 2854
 2855
 2856
 2857
 2858
 2859
 2860
 2861
 2862
 2863
 2864
 2865
 2866
 2867
 2868
 2869
 2870
 2871
 2872
 2873
 2874
 2875
 2876
 2877
 2878
 2879
 2880
 2881
 2882
 2883
 2884
 2885
 2886
 2887
 2888
 2889
 2890
 2891
 2892
 2893
 2894
 2895
 2896
 2897
 2898
 2899
 2900
 2901
 2902
 2903
 2904
 2905
 2906
 2907
 2908
 2909
 2910
 2911
 2912
 2913
 2914
 2915
 2916
 2917
 2918
 2919
 2920
 2921
 2922
 2923
 2924
 2925
 2926
 2927
 2928
 2929
 2930
 2931
 2932
 2933
 2934
 2935
 2936
 2937
 2938
 2939
 2940
 2941
 2942
 2943
 2944
 2945
 2946
 2947
 2948
 2949
 2950
 2951
 2952
 2953
 2954
 2955
 2956
 2957
 2958
 2959
 2960
 2961
 2962
 2963
 2964
 2965
 2966
 2967
 2968
 2969
 2970
 2971
 2972
 2973
 2974
 2975
 2976
 2977
 2978
 2979
 2980
 2981
 2982
 2983
 2984
 2985
 2986
 2987
 2988
 2989
 2990
 2991
 2992
 2993
 2994
 2995
 2996
 2997
 2998
 2999
 3000
 3001
 3002
 3003
 3004
 3005
 3006
 3007
 3008
 3009
 3010
 3011
 3012
 3013
 3014
 3015
 3016
 3017
 3018
 3019
 3020
 3021
 3022
 3023
 3024
 3025
 3026
 3027
 3028
 3029
 3030
 3031
 3032
 3033
 3034
 3035
 3036
 3037
 3038
 3039
 3040
 3041
 3042
 3043
 3044
 3045
 3046
 3047
 3048
 3049
 3050
 3051
 3052
 3053
 3054
 3055
 3056
 3057
 3058
 3059
 3060
 3061
 3062
 3063
 3064
 3065
 3066
 3067
 3068
 3069
 3070
 3071
 3072
 3073
 3074
 3075
 3076
 3077
 3078
 3079
 3080
 3081
 3082
 3083
 3084
 3085
 3086
 3087
 3088
 3089
 3090
 3091
 3092
 3093
 3094
 3095
 3096
 3097
 3098
 3099
 3100
 3101
 3102
 3103
 3104
 3105
 3106
 3107
 3108
 3109
 3110
 3111
 3112
 3113
 3114
 3115
 3116
 3117
 3118
 3119
 3120
 3121
 3122
 3123
 3124
 3125
 3126
 3127
 3128
 3129
 3130
 3131
 3132
 3133
 3134
 3135
 3136
 3137
 3138
 3139
 3140
 3141
 3142
 3143
 3144
 3145
 3146
 3147
 3148
 3149
 3150
 3151
 3152
 3153
 3154
 3155
 3156
 3157
 3158
 3159
 3160
 3161
 3162
 3163
 3164
 3165
 3166
 3167
 3168
 3169
 3170
 3171
 3172
 3173
 3174
 3175
 3176
 3177
 3178
 3179
 3180
 3181
 3182
 3183
 3184
 3185
 3186
 3187
 3188
 3189
 3190
 3191
 3192
 3193
 3194
 3195
 3196
 3197
 3198
 3199
 3200
 3201
 3202
 3203
 3204
 3205
 3206
 3207
 3208
 3209
 3210
 3211
 3212
 3213
 3214
 3215
 3216
 3217
 3218
 3219
 3220
 3221
 3222
 3223
 3224
 3225
 3226
 3227
 3228
 3229
 3230
 3231
 3232
 3233
 3234
 3235
 3236
 3237
 3238
 3239
 3240
 3241
 3242
 3243
 3244
 3245
 3246
 3247
 3248
 3249
 3250
 3251
 3252
 3253
 3254
 3255
 3256
 3257
 3258
 3259
 3260
 3261
 3262
 3263
 3264
 3265
 3266
 3267
 3268
 3269
 3270
 3271
 3272
 3273
 3274
 3275
 3276
 3277
 3278
 3279
 3280
 3281
 3282
 3283
 3284
 3285
 3286
 3287
 3288
 3289
 3290
 3291
 3292
 3293
 3294
 3295
 3296
 3297
 3298
 3299
 3300
 3301
 3302
 3303
 3304
 3305
 3306
 3307
 3308
 3309
 3310
 3311
 3312
 3313
 3314
 3315
 3316
 3317
 3318
 3319
 3320
 3321
 3322
 3323
 3324
 3325
 3326
 3327
 3328
 3329
 3330
 3331
 3332
 3333
 3334
 3335
 3336
 3337
 3338
 3339
 3340
 3341
 3342
 3343
 3344
 3345
 3346
 3347
 3348
 3349
 3350
 3351
 3352
 3353
 3354
 3355
 3356
 3357
 3358
 3359
 3360
 3361
 3362
 3363
 3364
 3365
 3366
 3367
 3368
 3369
 3370
 3371
 3372
 3373
 3374
 3375
 3376
 3377
 3378
 3379
 3380
 3381
 3382
 3383
 3384
 3385
 3386
 3387
 3388
 3389
 3390
 3391
 3392
 3393
 3394
 3395
 3396
 3397
 3398
 3399
 3400
 3401
 3402
 3403
 3404
 3405
 3406
 3407
 3408
 3409
 3410
 3411
 3412
 3413
 3414
 3415
 3416
 3417
 3418
 3419
 3420
 3421
 3422
 3423
 3424
 3425
 3426
 3427
 3428
 3429
 3430
 3431
 3432
 3433
 3434
 3435
 3436
 3437
 3438
 3439
 3440
 3441
 3442
 3443
 3444
 3445
 3446
 3447
 3448
 3449
 3450
 3451
 3452
 3453
 3454
 3455
 3456
 3457
 3458
 3459
 3460
 3461
 3462
 3463
 3464
 3465
 3466
 3467
 3468
 3469
 3470
 3471
 3472
 3473
 3474
 3475
 3476
 3477
 3478
 3479
 3480
 3481
 3482
 3483
 3484
 3485
 3486
 3487
 3488
 3489
 3490
 3491
 3492
 3493
 3494
 3495
 3496
 3497
 3498
 3499
 3500
 3501
 3502
 3503
 3504
 3505
 3506
 3507
 3508
 3509
 3510
 3511
 3512
 3513
 3514
 3515
 3516
 3517
 3518
 3519
 3520
 3521
 3522
 3523
 3524
 3525
 3526
 3527
 3528
 3529
 3530
 3531
 3532
 3533
 3534
 3535
 3536
 3537
 3538
 3539
 3540
 3541
 3542
 3543
 3544
 3545
 3546
 3547
 3548
 3549
 3550
 3551
 3552
 3553
 3554
 3555
 3556
 3557
 3558
 3559
 3560
 3561
 3562
 3563
 3564
 3565
 3566
 3567
 3568
 3569
 3570
 3571
 3572
 3573
 3574
 3575
 3576
 3577
 3578
 3579
 3580
 3581
 3582
 3583
 3584
 3585
 3586
 3587
 3588
 3589
 3590
 3591
 3592
 3593
 3594
 3595
 3596
 3597
 3598
 3599
 3600
 3601
 3602
 3603
 3604
 3605
 3606
 3607
 3608
 3609
 3610
 3611
 3612
 3613
 3614
 3615
 3616
 3617
 3618
 3619
 3620
 3621
 3622
 3623
 3624
 3625
 3626
 3627
 3628
 3629
 3630
 3631
 3632
 3633
 3634
 3635
 3636
 3637
 3638
 3639
 3640
 3641
 3642
 3643
 3644
 3645
 3646
 3647
 3648
 3649
 3650
 3651
 3652
 3653
 3654
 3655
 3656
 3657
 3658
 3659
 3660
 3661
 3662
 3663
 3664
 3665
 3666
 3667
 3668
 3669
 3670
 3671
 3672
 3673
 3674
 3675
 3676
 3677
 3678
 3679
 3680
 3681
 3682
 3683
 3684
 3685
 3686
 3687
 3688
 3689
 3690
 3691
 3692
 3693
 3694
 3695
 3696
 3697
 3698
 3699
 3700
 3701
 3702
 3703
 3704
 3705
 3706
 3707
 3708
 3709
 3710
 3711
 3712
 3713
 3714
 3715
 3716
 3717
 3718
 3719
 3720
 3721
 3722
 3723
 3724
 3725
 3726
 3727
 3728
 3729
 3730
 3731
 3732
 3733
 3734
 3735
 3736
 3737
 3738
 3739
 3740
 3741
 3742
 3743
 3744
 3745
 3746
 3747
 3748
 3749
 3750
 3751
 3752
 3753
 3754
 3755
 3756
 3757
 3758
 3759
 3760
 3761
 3762
 3763
 3764
 3765
 3766
 3767
 3768
 3769
 3770
 3771
 3772
 3773
 3774
 3775
 3776
 3777
 3778
 3779
 3780
 3781
 3782
 3783
 3784
 3785
 3786
 3787
 3788
 3789
 3790
 3791
 3792
 3793
 3794
 3795
 3796
 3797
 3798
 3799
 3800
 3801
 3802
 3803
 3804
 3805
 3806
 3807
 3808
 3809
 3810
 3811
 3812
 3813
 3814
 3815
 3816
 3817
 3818
 3819
 3820
 3821
 3822
 3823
 3824
 3825
 3826
 3827
 3828
 3829
 3830
 3831
 3832
 3833
 3834
 3835
 3836
 3837
 3838
 3839
 3840
 3841
 3842
 3843
 3844
 3845
 3846
 3847
 3848
 3849
 3850
 3851
 3852
 3853
 3854
 3855
 3856
 3857
 3858
 3859
 3860
 3861
 3862
 3863
 3864
 3865
 3866
 3867
 3868
 3869
 3870
 3871
 3872
 3873
 3874
 3875
 3876
 3877
 3878
 3879
 3880
 3881
 3882
 3883
 3884
 3885
 3886
 3887
 3888
 3889
 3890
 3891
 3892
 3893
 3894
 3895
 3896
 3897
 3898
 3899
 3900
 3901
 3902
 3903
 3904
 3905
 3906
 3907
 3908
 3909
 3910
 3911
 3912
 3913
 3914
 3915
 3916
 3917
 3918
 3919
 3920
 3921
 3922
 3923
 3924
 3925
 3926
 3927
 3928
 3929
 3930
 3931
 3932
 3933
 3934
 3935
 3936
 3937
 3938
 3939
 3940
 3941
 3942
 3943
 3944
 3945
 3946
 3947
 3948
 3949
 3950
 3951
 3952
 3953
 3954
 3955
 3956
 3957
 3958
 3959
 3960
 3961
 3962
 3963
 3964
 3965
 3966
 3967
 3968
 3969
 3970
 3971
 3972
 3973
 3974
 3975
 3976
 3977
 3978
 3979
 3980
 3981
 3982
 3983
 3984
 3985
 3986
 3987
 3988
 3989
 3990
 3991
 3992
 3993
 3994
 3995
 3996
 3997
 3998
 3999
 4000
 4001
 4002
 4003
 4004
 4005
 4006
 4007
 4008
 4009
 4010
 4011
 4012
 4013
 4014
 4015
 4016
 4017
 4018
 4019
 4020
 4021
 4022
 4023
 4024
 4025
 4026
 4027
 4028
 4029
 4030
 4031
 4032
 4033
 4034
 4035
 4036
 4037
 4038
 4039
 4040
 4041
 4042
 4043
 4044
 4045
 4046
 4047
 4048
 4049
 4050
 4051
 4052
 4053
 4054
 4055
 4056
 4057
 4058
 4059
 4060
 4061
 4062
 4063
 4064
 4065
 4066
 4067
 4068
 4069
 4070
 4071
 4072
 4073
 4074
 4075
 4076
 4077
 4078
 4079
 4080
 4081
 4082
 4083
 4084
 4085
 4086
 4087
 4088
 4089
 4090
 4091
 4092
 4093
 4094
 4095
 4096
 4097
 4098
 4099
 4100
 4101
 4102
 4103
 4104
 4105
 4106
 4107
 4108
 4109
 4110
 4111
 4112
 4113
 4114
 4115
 4116
 4117
 4118
 4119
 4120
 4121
 4122
 4123
 4124
 4125
 4126
 4127
 4128
 4129
 4130
 4131
 4132
 4133
 4134
 4135
 4136
 4137
 4138
 4139
 4140
 4141
 4142
 4143
 4144
 4145
 4146
 4147
 4148
 4149
 4150
 4151
 4152
 4153
 4154
 4155
 4156
 4157
 4158
 4159
 4160
 4161
 4162
 4163
 4164
 4165
 4166
 4167
 4168
 4169
 4170
 4171
 4172
 4173
 4174
 4175
 4176
 4177
 4178
 4179
 4180
 4181
 4182
 4183
 4184
 4185
 4186
 4187
 4188
 4189
 4190
 4191
 4192
 4193
 4194
 4195
 4196
 4197
 4198
 4199
 4200
 4201
 4202
 4203
 4204
 4205
 4206
 4207
 4208
 4209
 4210
 4211
 4212
 4213
 4214
 4215
 4216
 4217
 4218
 4219
 4220
 4221
 4222
 4223
 4224
 4225
 4226
 4227
 4228
 4229
 4230
 4231
 4232
 4233
 4234
 4235
 4236
 4237
 4238
 4239
 4240
 4241
 4242
 4243
 4244
 4245
 4246
 4247
 4248
 4249
 4250
 4251
 4252
 4253
 4254
 4255
 4256
 4257
 4258
 4259
 4260
 4261
 4262
 4263
 4264
 4265
 4266
 4267
 4268
 4269
 4270
 4271
 4272
 4273
 4274
 4275
 4276
 4277
 4278
 4279
 4280
 4281
 4282
 4283
 4284
 4285
 4286
 4287
 4288
 4289
 4290
 4291
 4292
 4293
 4294
 4295
 4296
 4297
 4298
 4299
 4300
 4301
 4302
 4303
 4304
 4305
 4306
 4307
 4308
 4309
 4310
 4311
 4312
 4313
 4314
 4315
 4316
 4317
 4318
 4319
 4320
 4321
 4322
 4323
 4324
 4325
 4326
 4327
 4328
 4329
 4330
 4331
 4332
 4333
 4334
 4335
 4336
 4337
 4338
 4339
 4340
 4341
 4342
 4343
 4344
 4345
 4346
 4347
 4348
 4349
 4350
 4351
 4352
 4353
 4354
 4355
 4356
 4357
 4358
 4359
 4360
 4361
 4362
 4363
 4364
 4365
 4366
 4367
 4368
 4369
 4370
 4371
 4372
 4373
 4374
 4375
 4376
 4377
 4378
 4379
 4380
 4381
 4382
 4383
 4384
 4385
 4386
 4387
 4388
 4389
 4390
 4391
 4392
 4393
 4394
 4395
 4396
 4397
 4398
 4399
 4400
 4401
 4402
 4403
 4404
 4405
 4406
 4407
 4408
 4409
 4410
 4411
 4412
 4413
 4414
 4415
 4416
 4417
 4418
 4419
 4420
 4421
 4422
 4423
 4424
 4425
 4426
 4427
 4428
 4429
 4430
 4431
 4432
 4433
 4434
 4435
 4436
 4437
 4438
 4439
 4440
 4441
 4442
 4443
 4444
 4445
 4446
 4447
 4448
 4449
 4450
 4451
 4452
 4453
 4454
 4455
 4456
 4457
 4458
 4459
 4460
 4461
 4462
 4463
 4464
 4465
 4466
 4467
 4468
 4469
 4470
 4471
 4472
 4473
 4474
 4475
 4476
 4477
 4478
 4479
 4480
 4481
 4482
 4483
 4484
 4485
 4486
 4487
 4488
 4489
 4490
 4491
 4492
 4493
 4494
 4495
 4496
 4497
 4498
 4499
 4500
 4501
 4502
 4503
 4504
 4505
 4506
 4507
 4508
 4509
 4510
 4511
 4512
 4513
 4514
 4515
 4516
 4517
 4518
 4519
 4520
 4521
 4522
 4523
 4524
 4525
 4526
 4527
 4528
 4529
 4530
 4531
 4532
 4533
 4534
 4535
 4536
 4537
 4538
 4539
 4540
 4541
 4542
 4543
 4544
 4545
 4546
 4547
 4548
 4549
 4550
 4551
 4552
 4553
 4554
 4555
 4556
 4557
 4558
 4559
 4560
 4561
 4562
 4563
 4564
 4565
 4566
 4567
 4568
 4569
 4570
 4571
 4572
 4573
 4574
 4575
 4576
 4577
 4578
 4579
 4580
 4581
 4582
 4583
 4584
 4585
 4586
 4587
 4588
 4589
 4590
 4591
 4592
 4593
 4594
 4595
 4596
 4597
 4598
 4599
 4600
 4601
 4602
 4603
 4604
 4605
 4606
 4607
 4608
 4609
 4610
 4611
 4612
 4613
 4614
 4615
 4616
 4617
 4618
 4619
 4620
 4621
 4622
 4623
 4624
 4625
 4626
 4627
 4628
 4629
 4630
 4631
 4632
 4633
 4634
 4635
 4636
 4637
 4638
 4639
 4640
 4641
 4642
 4643
 4644
 4645
 4646
 4647
 4648
 4649
 4650
 4651
 4652
 4653
 4654
 4655
 4656
 4657
 4658
 4659
 4660
 4661
 4662
 4663
 4664
 4665
 4666
 4667
 4668
 4669
 4670
 4671
 4672
 4673
 4674
 4675
 4676
 4677
 4678
 4679
 4680
 4681
 4682
 4683
 4684
 4685
 4686
 4687
 4688
 4689
 4690
 4691
 4692
 4693
 4694
 4695
 4696
 4697
 4698
 4699
 4700
 4701
 4702
 4703
 4704
 4705
 4706
 4707
 4708
 4709
 4710
 4711
 4712
 4713
 4714
 4715
 4716
 4717
 4718
 4719
 4720
 4721
 4722
 4723
 4724
 4725
 4726
 4727
 4728
 4729
 4730
 4731
 4732
 4733
 4734
 4735
 4736
 4737
 4738
 4739
 4740
 4741
 4742
 4743
 4744
 4745
 4746
 4747
 4748
 4749
 4750
 4751
 4752
 4753
 4754
 4755
 4756
 4757
 4758
 4759
 4760
 4761
 4762
 4763
 4764
 4765
 4766
 4767
 4768
 4769
 4770
 4771
 4772
 4773
 4774
 4775
 4776
 4777
 4778
 4779
 4780
 4781
 4782
 4783
 4784
 4785
 4786
 4787
 4788
 4789
 4790
 4791
 4792
 4793
 4794
 4795
 4796
 4797
 4798
 4799
 4800
 4801
 4802
 4803
 4804
 4805
 4806
 4807
 4808
 4809
 4810
 4811
 4812
 4813
 4814
 4815
 4816
 4817
 4818
 4819
 4820
 4821
 4822
 4823
 4824
 4825
 4826
 4827
 4828
 4829
 4830
 4831
 4832
 4833
 4834
 4835
 4836
 4837
 4838
 4839
 4840
 4841
 4842
 4843
 4844
 4845
 4846
 4847
 4848
 4849
 4850
 4851
 4852
 4853
 4854
 4855
 4856
 4857
 4858
 4859
 4860
 4861
 4862
 4863
 4864
 4865
 4866
 4867
 4868
 4869
 4870
 4871
 4872
 4873
 4874
 4875
 4876
 4877
 4878
 4879
 4880
 4881
 4882
 4883
 4884
 4885
 4886
 4887
 4888
 4889
 4890
 4891
 4892
 4893
 4894
 4895
 4896
 4897
 4898
 4899
 4900
 4901
 4902
 4903
 4904
 4905
 4906
 4907
 4908
 4909
 4910
 4911
 4912
 4913
 4914
 4915
 4916
 4917
 4918
 4919
 4920
 4921
 4922
 4923
 4924
 4925
 4926
 4927
 4928
 4929
 4930
 4931
 4932
 4933
 4934
 4935
 4936
 4937
 4938
 4939
 4940
 4941
 4942
 4943
 4944
 4945
 4946
 4947
 4948
 4949
 4950
 4951
 4952
 4953
 4954
 4955
 4956
 4957
 4958
 4959
 4960
 4961
 4962
 4963
 4964
 4965
 4966
 4967
 4968
 4969
 4970
 4971
 4972
 4973
 4974
 4975
 4976
 4977
 4978
 4979
 4980
 4981
 4982
 4983
 4984
 4985
 4986
 4987
 4988
 4989
 4990
 4991
 4992
 4993
 4994
 4995
 4996
 4997
 4998
 4999
 5000
 5001
 5002
 5003
 5004
 5005
 5006
 5007
 5008
 5009
 5010
 5011
 5012
 5013
 5014
 5015
 5016
 5017
 5018
 5019
 5020
 5021
 5022
 5023
 5024
 5025
 5026
 5027
 5028
 5029
 5030
 5031
 5032
 5033
 5034
 5035
 5036
 5037
 5038
 5039
 5040
 5041
 5042
 5043
 5044
 5045
 5046
 5047
 5048
 5049
 5050
 5051
 5052
 5053
 5054
 5055
 5056
 5057
 5058
 5059
 5060
 5061
 5062
 5063
 5064
 5065
 5066
 5067
 5068
 5069
 5070
 5071
 5072
 5073
 5074
 5075
 5076
 5077
 5078
 5079
 5080
 5081
 5082
 5083
 5084
 5085
 5086
 5087
 5088
 5089
 5090
 5091
 5092
 5093
 5094
 5095
 5096
 5097
 5098
 5099
 5100
 5101
 5102
 5103
 5104
 5105
 5106
 5107
 5108
 5109
 5110
 5111
 5112
 5113
 5114
 5115
 5116
 5117
 5118
 5119
 5120
 5121
 5122
 5123
 5124
 5125
 5126
 5127
 5128
 5129
 5130
 5131
 5132
 5133
 5134
 5135
 5136
 5137
 5138
 5139
 5140
 5141
 5142
 5143
 5144
 5145
 5146
 5147
 5148
 5149
 5150
 5151
 5152
 5153
 5154
 5155
 5156
 5157
 5158
 5159
 5160
 5161
 5162
 5163
 5164
 5165
 5166
 5167
 5168
 5169
 5170
 5171
 5172
 5173
 5174
 5175
 5176
 5177
 5178
 5179
 5180
 5181
 5182
 5183
 5184
 5185
 5186
 5187
 5188
 5189
 5190
 5191
 5192
 5193
 5194
 5195
 5196
 5197
 5198
 5199
 5200
 5201
 5202
 5203
 5204
 5205
 5206
 5207
 5208
 5209
 5210
 5211
 5212
 5213
 5214
 5215
 5216
 5217
 5218
 5219
 5220
 5221
 5222
 5223
 5224
 5225
 5226
 5227
 5228
 5229
 5230
 5231
 5232
 5233
 5234
 5235
 5236
 5237
 5238
 5239
 5240
 5241
 5242
 5243
 5244
 5245
 5246
 5247
 5248
 5249
 5250
 5251
 5252
 5253
 5254
 5255
 5256
 5257
 5258
 5259
 5260
 5261
 5262
 5263
 5264
 5265
 5266
 5267
 5268
 5269
 5270
 5271
 5272
 5273
 5274
 5275
 5276
 5277
 5278
 5279
 5280
 5281
 5282
 5283
 5284
 5285
 5286
 5287
 5288
 5289
 5290
 5291
 5292
 5293
 5294
 5295
 5296
 5297
 5298
 5299
 5300
 5301
 5302
 5303
 5304
 5305
 5306
 5307
 5308
 5309
 5310
 5311
 5312
 5313
 5314
 5315
 5316
 5317
 5318
 5319
 5320
 5321
 5322
 5323
 5324
 5325
 5326
 5327
 5328
 5329
 5330
 5331
 5332
 5333
 5334
 5335
 5336
 5337
 5338
 5339
 5340
 5341
 5342
 5343
 5344
 5345
 5346
 5347
 5348
 5349
 5350
 5351
 5352
 5353
 5354
 5355
 5356
 5357
 5358
 5359
 5360
 5361
 5362
 5363
 5364
 5365
 5366
 5367
 5368
 5369
 5370
 5371
 5372
 5373
 5374
 5375
 5376
 5377
 5378
 5379
 5380
 5381
 5382
 5383
 5384
 5385
 5386
 5387
 5388
 5389
 5390
 5391
 5392
 5393
 5394
 5395
 5396
 5397
 5398
 5399
 5400
 5401
 5402
 5403
 5404
 5405
 5406
 5407
 5408
 5409
 5410
 5411
 5412
 5413
 5414
 5415
 5416
 5417
 5418
 5419
 5420
 5421
 5422
 5423
 5424
 5425
 5426
 5427
 5428
 5429
 5430
 5431
 5432
 5433
 5434
 5435
 5436
 5437
 5438
 5439
 5440
 5441
 5442
 5443
 5444
 5445
 5446
 5447
 5448
 5449
 5450
 5451
 5452
 5453
 5454
 5455
 5456
 5457
 5458
 5459
 5460
 5461
 5462
 5463
 5464
 5465
 5466
 5467
 5468
 5469
 5470
 5471
 5472
 5473
 5474
 5475
 5476
 5477
 5478
 5479
 5480
 5481
 5482
 5483
 5484
 5485
 5486
 5487
 5488
 5489
 5490
 5491
 5492
 5493
 5494
 5495
 5496
 5497
 5498
 5499
 5500
 5501
 5502
 5503
 5504
 5505
 5506
 5507
 5508
 5509
 5510
 5511
 5512
 5513
 5514
 5515
 5516
 5517
 5518
 5519
 5520
 5521
 5522
 5523
 5524
 5525
 5526
 5527
 5528
 5529
 5530
 5531
 5532
 5533
 5534
 5535
 5536
 5537
 5538
 5539
 5540
 5541
 5542
 5543
 5544
 5545
 5546
 5547
 5548
 5549
 5550
 5551
 5552
 5553
 5554
 5555
 5556
 5557
 5558
 5559
 5560
 5561
 5562
 5563
 5564
 5565
 5566
 5567
 5568
 5569
 5570
 5571
 5572
 5573
 5574
 5575
 5576
 5577
 5578
 5579
 5580
 5581
 5582
 5583
 5584
 5585
 5586
 5587
 5588
 5589
 5590
 5591
 5592
 5593
 5594
 5595
 5596
 5597
 5598
 5599
 5600
 5601
 5602
 5603
 5604
 5605
 5606
 5607
 5608
 5609
 5610
 5611
 5612
 5613
 5614
 5615
 5616
 5617
 5618
 5619
 5620
 5621
 5622
 5623
 5624
 5625
 5626
 5627
 5628
 5629
 5630
 5631
 5632
 5633
 5634
 5635
 5636
 5637
 5638
 5639
 5640
 5641
 5642
 5643
 5644
 5645
 5646
 5647
 5648
 5649
 5650
 5651
 5652
 5653
 5654
 5655
 5656
 5657
 5658
 5659
 5660
 5661
 5662
 5663
 5664
 5665
 5666
 5667
 5668
 5669
 5670
 5671
 5672
 5673
 5674
 5675
 5676
 5677
 5678
 5679
 5680
 5681
 5682
 5683
 5684
 5685
 5686
 5687
 5688
 5689
 5690
 5691
 5692
 5693
 5694
 5695
 5696
 5697
 5698
 5699
 5700
 5701
 5702
 5703
 5704
 5705
 5706
 5707
 5708
 5709
 5710
 5711
 5712
 5713
 5714
 5715
 5716
 5717
 5718
 5719
 5720
 5721
 5722
 5723
 5724
 5725
 5726
 5727
 5728
 5729
 5730
 5731
 5732
 5733
 5734
 5735
 5736
 5737
 5738
 5739
 5740
 5741
 5742
 5743
 5744
 5745
 5746
 5747
 5748
 5749
 5750
 5751
 5752
 5753
 5754
 5755
 5756
 5757
 5758
 5759
 5760
 5761
 5762
 5763
 5764
 5765
 5766
 5767
 5768
 5769
 5770
 5771
 5772
 5773
 5774
 5775
 5776
 5777
 5778
 5779
 5780
 5781
 5782
 5783
 5784
 5785
 5786
 5787
 5788
 5789
 5790
 5791
 5792
 5793
 5794
 5795
 5796
 5797
 5798
 5799
 5800
 5801
 5802
 5803
 5804
 5805
 5806
 5807
 5808
 5809
 5810
 5811
 5812
 5813
 5814
 5815
 5816
 5817
 5818
 5819
 5820
 5821
 5822
 5823
 5824
 5825
 5826
 5827
 5828
 5829
 5830
 5831
 5832
 5833
 5834
 5835
 5836
 5837
 5838
 5839
 5840
 5841
 5842
 5843
 5844
 5845
 5846
 5847
 5848
 5849
 5850
 5851
 5852
 5853
 5854
 5855
 5856
 5857
 5858
 5859
 5860
 5861
 5862
 5863
 5864
 5865
 5866
 5867
 5868
 5869
 5870
 5871
 5872
 5873
 5874
 5875
 5876
 5877
 5878
 5879
 5880
 5881
 5882
 5883
 5884
 5885
 5886
 5887
 5888
 5889
 5890
 5891
 5892
 5893
 5894
 5895
 5896
 5897
 5898
 5899
 5900
 5901
 5902
 5903
 5904
 5905
 5906
 5907
 5908
 5909
 5910
 5911
 5912
 5913
 5914
 5915
 5916
 5917
 5918
 5919
 5920
 5921
 5922
 5923
 5924
 5925
 5926
 5927
 5928
 5929
 5930
 5931
 5932
 5933
 5934
 5935
 5936
 5937
 5938
 5939
 5940
 5941
 5942
 5943
 5944
 5945
 5946
 5947
 5948
 5949
 5950
 5951
 5952
 5953
 5954
 5955
 5956
 5957
 5958
 5959
 5960
 5961
 5962
 5963
 5964
 5965
 5966
 5967
 5968
 5969
 5970
 5971
 5972
 5973
 5974
 5975
 5976
 5977
 5978
 5979
 5980
 5981
 5982
 5983
 5984
 5985
 5986
 5987
 5988
 5989
 5990
 5991
 5992
 5993
 5994
 5995
 5996
 5997
 5998
 5999
 6000
 6001
 6002
 6003
 6004
 6005
 6006
 6007
 6008
 6009
 6010
 6011
 6012
 6013
 6014
 6015
 6016
 6017
 6018
 6019
 6020
 6021
 6022
 6023
 6024
 6025
 6026
 6027
 6028
 6029
 6030
 6031
 6032
 6033
 6034
 6035
 6036
 6037
 6038
 6039
 6040
 6041
 6042
 6043
 6044
 6045
 6046
 6047
 6048
 6049
 6050
 6051
 6052
 6053
 6054
 6055
 6056
 6057
 6058
 6059
 6060
 6061
 6062
 6063
 6064
 6065
 6066
 6067
 6068
 6069
 6070
 6071
 6072
 6073
 6074
 6075
 6076
 6077
 6078
 6079
 6080
 6081
 6082
 6083
 6084
 6085
 6086
 6087
 6088
 6089
 6090
 6091
 6092
 6093
 6094
 6095
 6096
 6097
 6098
 6099
 6100
 6101
 6102
 6103
 6104
 6105
 6106
 6107
 6108
 6109
 6110
 6111
 6112
 6113
 6114
 6115
 6116
 6117
 6118
 6119
 6120
 6121
 6122
 6123
 6124
 6125
 6126
 6127
 6128
 6129
 6130
 6131
 6132
 6133
 6134
 6135
 6136
 6137
 6138
 6139
 6140
 6141
 6142
 6143
 6144
 6145
 6146
 6147
 6148
 6149
 6150
 6151
 6152
 6153
 6154
 6155
 6156
 6157
 6158
 6159
 6160
 6161
 6162
 6163
 6164
 6165
 6166
 6167
 6168
 6169
 6170
 6171
 6172
 6173
 6174
 6175
 6176
 6177
 6178
 6179
 6180
 6181
 6182
 6183
 6184
 6185
 6186
 6187
 6188
 6189
 6190
 6191
 6192
 6193
 6194
 6195
 6196
 6197
 6198
 6199
 6200
 6201
 6202
 6203
 6204
 6205
 6206
 6207
 6208
 6209
 6210
 6211
 6212
 6213
 6214
 6215
 6216
 6217
 6218
 6219
 6220
 6221
 6222
 6223
 6224
 6225
 6226
 6227
 6228
 6229
 6230
 6231
 6232
 6233
 6234
 6235
 6236
 6237
 6238
 6239
 6240
 6241
 6242
 6243
 6244
 6245
 6246
 6247
 6248
 6249
 6250
 6251
 6252
 6253
 6254
 6255
 6256
 6257
 6258
 6259
 6260
 6261
 6262
 6263
 6264
 6265
 6266
 6267
 6268
 6269
 6270
 6271
 6272
 6273
 6274
 6275
 6276
 6277
 6278
 6279
 6280
 6281
 6282
 6283
 6284
 6285
 6286
 6287
 6288
 6289
 6290
 6291
 6292
 6293
 6294
 6295
 6296
 6297
 6298
 6299
 6300
 6301
 6302
 6303
 6304
 6305
 6306
 6307
 6308
 6309
 6310
 6311
 6312
 6313
 6314
 6315
 6316
 6317
 6318
 6319
 6320
 6321
 6322
 6323
 6324
 6325
 6326
 6327
 6328
 6329
 6330
 6331
 6332
 6333
 6334
 6335
 6336
 6337
 6338
 6339
 6340
 6341
 6342
 6343
 6344
 6345
 6346
 6347
 6348
 6349
 6350
 6351
 6352
 6353
 6354
 6355
 6356
 6357
 6358
 6359
 6360
 6361
 6362
 6363
 6364
 6365
 6366
 6367
 6368
 6369
 6370
 6371
 6372
 6373
 6374
 6375
 6376
 6377
 6378
 6379
 6380
 6381
 6382
 6383
 6384
 6385
 6386
 6387
 6388
 6389
 6390
 6391
 6392
 6393
 6394
 6395
 6396
 6397
 6398
 6399
 6400
 6401
 6402
 6403
 6404
 6405
 6406
 6407
 6408
 6409
 6410
 6411
 6412
 6413
 6414
 6415
 6416
 6417
 6418
 6419
 6420
 6421
 6422
 6423
 6424
 6425
 6426
 6427
 6428
 6429
 6430
 6431
 6432
 6433
 6434
 6435
 6436
 6437
 6438
 6439
 6440
 6441
 6442
 6443
 6444
 6445
 6446
 6447
 6448
 6449
 6450
 6451
 6452
 6453
 6454
 6455
 6456
 6457
 6458
 6459
 6460
 6461
 6462
 6463
 6464
 6465
 6466
 6467
 6468
 6469
 6470
 6471
 6472
 6473
 6474
 6475
 6476
 6477
 6478
 6479
 6480
 6481
 6482
 6483
 6484
 6485
 6486
 6487
 6488
 6489
 6490
 6491
 6492
 6493
 6494
 6495
 6496
 6497
 6498
 6499
 6500
 6501
 6502
 6503
 6504
 6505
 6506
 6507
 6508
 6509
 6510
 6511
 6512
 6513
 6514
 6515
 6516
 6517
 6518
 6519
 6520
 6521
 6522
 6523
 6524
 6525
 6526
 6527
 6528
 6529
 6530
 6531
 6532
 6533
 6534
 6535
 6536
 6537
 6538
 6539
 6540
 6541
 6542
 6543
 6544
 6545
 6546
 6547
 6548
 6549
 6550
 6551
 6552
 6553
 6554
 6555
 6556
 6557
 6558
 6559
 6560
 6561
 6562
 6563
 6564
 6565
 6566
 6567
 6568
 6569
 6570
 6571
 6572
 6573
 6574
 6575
 6576
 6577
 6578
 6579
 6580
 6581
 6582
 6583
 6584
 6585
 6586
 6587
 6588
 6589
 6590
 6591
 6592
 6593
 6594
 6595
 6596
 6597
 6598
 6599
 6600
 6601
 6602
 6603
 6604
 6605
 6606
 6607
 6608
 6609
 6610
 6611
 6612
 6613
 6614
 6615
 6616
 6617
 6618
 6619
 6620
 6621
 6622
 6623
 6624
 6625
 6626
 6627
 6628
 6629
 6630
 6631
 6632
 6633
 6634
 6635
 6636
 6637
 6638
 6639
 6640
 6641
 6642
 6643
 6644
 6645
 6646
 6647
 6648
 6649
 6650
 6651
 6652
 6653
 6654
 6655
 6656
 6657
 6658
 6659
 6660
 6661
 6662
 6663
 6664
 6665
 6666
 6667
 6668
 6669
 6670
 6671
 6672
 6673
 6674
 6675
 6676
 6677
 6678
 6679
 6680
 6681
 6682
 6683
 6684
 6685
 6686
 6687
 6688
 6689
 6690
 6691
 6692
 6693
 6694
 6695
 6696
 6697
 6698
 6699
 6700
 6701
 6702
 6703
 6704
 6705
 6706
 6707
 6708
 6709
 6710
 6711
 6712
 6713
 6714
 6715
 6716
 6717
 6718
 6719
 6720
 6721
 6722
 6723
 6724
 6725
 6726
 6727
 6728
 6729
 6730
 6731
 6732
 6733
 6734
 6735
 6736
 6737
 6738
 6739
 6740
 6741
 6742
 6743
 6744
 6745
 6746
 6747
 6748
 6749
 6750
 6751
 6752
 6753
 6754
 6755
 6756
 6757
 6758
 6759
 6760
 6761
 6762
 6763
 6764
 6765
 6766
 6767
 6768
 6769
 6770
 6771
 6772
 6773
 6774
 6775
 6776
 6777
 6778
 6779
 6780
 6781
 6782
 6783
 6784
 6785
 6786
 6787
 6788
 6789
 6790
 6791
 6792
 6793
 6794
 6795
 6796
 6797
 6798
 6799
 6800
 6801
 6802
 6803
 6804
 6805
 6806
 6807
 6808
 6809
 6810
 6811
 6812
 6813
 6814
 6815
 6816
 6817
 6818
 6819
 6820
 6821
 6822
 6823
 6824
 6825
 6826
 6827
 6828
 6829
 6830
 6831
 6832
 6833
 6834
 6835
 6836
 6837
 6838
 6839
 6840
 6841
 6842
 6843
 6844
 6845
 6846
 6847
 6848
 6849
 6850
 6851
 6852
 6853
 6854
 6855
 6856
 6857
 6858
 6859
 6860
 6861
 6862
 6863
 6864
 6865
 6866
 6867
 6868
 6869
 6870
 6871
 6872
 6873
 6874
 6875
 6876
 6877
 6878
 6879
 6880
 6881
 6882
 6883
 6884
 6885
 6886
 6887
 6888
 6889
 6890
 6891
 6892
 6893
 6894
 6895
 6896
 6897
 6898
 6899
 6900
 6901
 6902
 6903
 6904
 6905
 6906
 6907
 6908
 6909
 6910
 6911
 6912
 6913
 6914
 6915
 6916
 6917
 6918
 6919
 6920
 6921
 6922
 6923
 6924
 6925
 6926
 6927
 6928
 6929
 6930
 6931
 6932
 6933
 6934
 6935
 6936
 6937
 6938
 6939
 6940
 6941
 6942
 6943
 6944
 6945
 6946
 6947
 6948
 6949
 6950
 6951
 6952
 6953
 6954
 6955
 6956
 6957
 6958
 6959
 6960
 6961
 6962
 6963
 6964
 6965
 6966
 6967
 6968
 6969
 6970
 6971
 6972
 6973
 6974
 6975
 6976
 6977
 6978
 6979
 6980
 6981
 6982
 6983
 6984
 6985
 6986
 6987
 6988
 6989
 6990
 6991
 6992
 6993
 6994
 6995
 6996
 6997
 6998
 6999
 7000
 7001
 7002
 7003
 7004
 7005
 7006
 7007
 7008
 7009
 7010
 7011
 7012
 7013
 7014
 7015
 7016
 7017
 7018
 7019
 7020
 7021
 7022
 7023
 7024
 7025
 7026
 7027
 7028
 7029
 7030
 7031
 7032
 7033
 7034
 7035
 7036
 7037
 7038
 7039
 7040
 7041
 7042
 7043
 7044
 7045
 7046
 7047
 7048
 7049
 7050
 7051
 7052
 7053
 7054
 7055
 7056
 7057
 7058
 7059
 7060
 7061
 7062
 7063
 7064
 7065
 7066
 7067
 7068
 7069
 7070
 7071
 7072
 7073
 7074
 7075
 7076
 7077
 7078
 7079
 7080
 7081
 7082
 7083
 7084
 7085
 7086
 7087
 7088
 7089
 7090
 7091
 7092
 7093
 7094
 7095
 7096
 7097
 7098
 7099
 7100
 7101
 7102
 7103
 7104
 7105
 7106
 7107
 7108
 7109
 7110
 7111
 7112
 7113
 7114
 7115
 7116
 7117
 7118
 7119
 7120
 7121
 7122
 7123
 7124
 7125
 7126
 7127
 7128
 7129
 7130
 7131
 7132
 7133
 7134
 7135
 7136
 7137
 7138
 7139
 7140
 7141
 7142
 7143
 7144
 7145
 7146
 7147
 7148
 7149
 7150
 7151
 7152
 7153
 7154
 7155
 7156
 7157
 7158
 7159
 7160
 7161
 7162
 7163
 7164
 7165
 7166
 7167
 7168
 7169
 7170
 7171
 7172
 7173
 7174
 7175
 7176
 7177
 7178
 7179
 7180
 7181
 7182
 7183
 7184
 7185
 7186
 7187
 7188
 7189
 7190
 7191
 7192
 7193
 7194
 7195
 7196
 7197
 7198
 7199
 7200
 7201
 7202
 7203
 7204
 7205
 7206
 7207
 7208
 7209
 7210
 7211
 7212
 7213
 7214
 7215
 7216
 7217
 7218
 7219
 7220
 7221
 7222
 7223
 7224
 7225
 7226
 7227
 7228
 7229
 7230
 7231
 7232
 7233
 7234
 7235
 7236
 7237
 7238
 7239
 7240
 7241
 7242
 7243
 7244
 7245
 7246
 7247
 7248
 7249
 7250
 7251
 7252
 7253
 7254
 7255
 7256
 7257
 7258
 7259
 7260
 7261
 7262
 7263
 7264
 7265
 7266
 7267
 7268
 7269
 7270
 7271
 7272
 7273
 7274
 7275
 7276
 7277
 7278
 7279
 7280
 7281
 7282
 7283
 7284
 7285
 7286
 7287
 7288
 7289
 7290
 7291
 7292
 7293
 7294
 7295
 7296
 7297
 7298
 7299
 7300
 7301
 7302
 7303
 7304
 7305
 7306
 7307
 7308
 7309
 7310
 7311
 7312
 7313
 7314
 7315
 7316
 7317
 7318
 7319
 7320
 7321
 7322
 7323
 7324
 7325
 7326
 7327
 7328
 7329
 7330
 7331
 7332
 7333
 7334
 7335
 7336
 7337
 7338
 7339
 7340
 7341
 7342
 7343
 7344
 7345
 7346
 7347
 7348
 7349
 7350
 7351
 7352
 7353
 7354
 7355
 7356
 7357
 7358
 7359
 7360
 7361
 7362
 7363
 7364
 7365
 7366
 7367
 7368
 7369
 7370
 7371
 7372
 7373
 7374
 7375
 7376
 7377
 7378
 7379
 7380
 7381
 7382
 7383
 7384
 7385
 7386
 7387
 7388
 7389
 7390
 7391
 7392
 7393
 7394
 7395
 7396
 7397
 7398
 7399
 7400
 7401
 7402
 7403
 7404
 7405
 7406
 7407
 7408
 7409
 7410
 7411
 7412
 7413
 7414
 7415
 7416
 7417
 7418
 7419
 7420
 7421
 7422
 7423
 7424
 7425
 7426
 7427
 7428
 7429
 7430
 7431
 7432
 7433
 7434
 7435
 7436
 7437
 7438
 7439
 7440
 7441
 7442
 7443
 7444
 7445
 7446
 7447
 7448
 7449
 7450
 7451
 7452
 7453
 7454
 7455
 7456
 7457
 7458
 7459
 7460
 7461
 7462
 7463
 7464
 7465
 7466
 7467
 7468
 7469
 7470
 7471
 7472
 7473
 7474
 7475
 7476
 7477
 7478
 7479
 7480
 7481
 7482
 7483
 7484
 7485
 7486
 7487
 7488
 7489
 7490
 7491
 7492
 7493
 7494
 7495
 7496
 7497
 7498
 7499
 7500
 7501
 7502
 7503
 7504
 7505
 7506
 7507
 7508
 7509
 7510
 7511
 7512
 7513
 7514
 7515
 7516
 7517
 7518
 7519
 7520
 7521
 7522
 7523
 7524
 7525
 7526
 7527
 7528
 7529
 7530
 7531
 7532
 7533
 7534
 7535
 7536
 7537
 7538
 7539
 7540
 7541
 7542
 7543
 7544
 7545
 7546
 7547
 7548
 7549
 7550
 7551
 7552
 7553
 7554
 7555
 7556
 7557
 7558
 7559
 7560
 7561
 7562
 7563
 7564
 7565
 7566
 7567
 7568
 7569
 7570
 7571
 7572
 7573
 7574
 7575
 7576
 7577
 7578
 7579
 7580
 7581
 7582
 7583
 7584
 7585
 7586
 7587
 7588
 7589
 7590
 7591
 7592
 7593
 7594
 7595
 7596
 7597
 7598
 7599
 7600
 7601
 7602
 7603
 7604
 7605
 7606
 7607
 7608
 7609
 7610
 7611
 7612
 7613
 7614
 7615
 7616
 7617
 7618
 7619
 7620
 7621
 7622
 7623
 7624
 7625
 7626
 7627
 7628
 7629
 7630
 7631
 7632
 7633
 7634
 7635
 7636
 7637
 7638
 7639
 7640
 7641
 7642
 7643
 7644
 7645
 7646
 7647
 7648
 7649
 7650
 7651
 7652
 7653
 7654
 7655
 7656
 7657
 7658
 7659
 7660
 7661
 7662
 7663
 7664
 7665
 7666
 7667
 7668
 7669
 7670
 7671
 7672
 7673
 7674
 7675
 7676
 7677
 7678
 7679
 7680
 7681
 7682
 7683
 7684
 7685
 7686
 7687
 7688
 7689
 7690
 7691
 7692
 7693
 7694
 7695
 7696
 7697
 7698
 7699
 7700
 7701
 7702
 7703
 7704
 7705
 7706
 7707
 7708
 7709
 7710
 7711
 7712
 7713
 7714
 7715
 7716
 7717
 7718
 7719
 7720
 7721
 7722
 7723
 7724
 7725
 7726
 7727
 7728
 7729
 7730
 7731
 7732
 7733
 7734
 7735
 7736
 7737
 7738
 7739
 7740
 7741
 7742
 7743
 7744
 7745
 7746
 7747
 7748
 7749
 7750
 7751
 7752
 7753
 7754
 7755
 7756
 7757
 7758
 7759
 7760
 7761
 7762
 7763
 7764
 7765
 7766
 7767
 7768
 7769
 7770
 7771
 7772
 7773
 7774
 7775
 7776
 7777
 7778
 7779
 7780
 7781
 7782
 7783
 7784
 7785
 7786
 7787
 7788
 7789
 7790
 7791
 7792
 7793
 7794
 7795
 7796
 7797
 7798
 7799
 7800
 7801
 7802
 7803
 7804
 7805
 7806
 7807
 7808
 7809
 7810
 7811
 7812
 7813
 7814
 7815
 7816
 7817
 7818
 7819
 7820
 7821
 7822
 7823
 7824
 7825
 7826
 7827
 7828
 7829
 7830
 7831
 7832
 7833
 7834
 7835
 7836
 7837
 7838
 7839
 7840
 7841
 7842
 7843
 7844
 7845
 7846
 7847
 7848
 7849
 7850
 7851
 7852
 7853
 7854
 7855
 7856
 7857
 7858
 7859
 7860
 7861
 7862
 7863
 7864
 7865
 7866
 7867
 7868
 7869
 7870
 7871
 7872
 7873
 7874
 7875
 7876
 7877
 7878
 7879
 7880
 7881
 7882
 7883
 7884
 7885
 7886
 7887
 7888
 7889
 7890
 7891
 7892
 7893
 7894
 7895
 7896
 7897
 7898
 7899
 7900
 7901
 7902
 7903
 7904
 7905
 7906
 7907
 7908
 7909
 7910
 7911
 7912
 7913
 7914
 7915
 7916
 7917
 7918
 7919
 7920
 7921
 7922
 7923
 7924
 7925
 7926
 7927
 7928
 7929
 7930
 7931
 7932
 7933
 7934
 7935
 7936
 7937
 7938
 7939
 7940
 7941
 7942
 7943
 7944
 7945
 7946
 7947
 7948
 7949
 7950
 7951
 7952
 7953
 7954
 7955
 7956
 7957
 7958
 7959
 7960
 7961
 7962
 7963
 7964
 7965
 7966
 7967
 7968
 7969
 7970
 7971
 7972
 7973
 7974
 7975
 7976
 7977
 7978
 7979
 7980
 7981
 7982
 7983
 7984
 7985
 7986
 7987
 7988
 7989
 7990
 7991
 7992
 7993
 7994
 7995
 7996
 7997
 7998
 7999
 8000
 8001
 8002
 8003
 8004
 8005
 8006
 8007
 8008
 8009
 8010
 8011
 8012
 8013
 8014
 8015
 8016
 8017
 8018
 8019
 8020
 8021
 8022
 8023
 8024
 8025
 8026
 8027
 8028
 8029
 8030
 8031
 8032
 8033
 8034
 8035
 8036
 8037
 8038
 8039
 8040
 8041
 8042
 8043
 8044
 8045
 8046
 8047
 8048
 8049
 8050
 8051
 8052
 8053
 8054
 8055
 8056
 8057
 8058
 8059
 8060
 8061
 8062
 8063
 8064
 8065
 8066
 8067
 8068
 8069
 8070
 8071
 8072
 8073
 8074
 8075
 8076
 8077
 8078
 8079
 8080
 8081
 8082
 8083
 8084
 8085
 8086
 8087
 8088
 8089
 8090
 8091
 8092
 8093
 8094
 8095
 8096
 8097
 8098
 8099
 8100
 8101
 8102
 8103
 8104
 8105
 8106
 8107
 8108
 8109
 8110
 8111
 8112
 8113
 8114
 8115
 8116
 8117
 8118
 8119
 8120
 8121
 8122
 8123
 8124
 8125
 8126
 8127
 8128
 8129
 8130
 8131
 8132
 8133
 8134
 8135
 8136
 8137
 8138
 8139
 8140
 8141
 8142
 8143
 8144
 8145
 8146
 8147
 8148
 8149
 8150
 8151
 8152
 8153
 8154
 8155
 8156
 8157
 8158
 8159
 8160
 8161
 8162
 8163
 8164
 8165
 8166
 8167
 8168
 8169
 8170
 8171
 8172
 8173
 8174
 8175
 8176
 8177
 8178
 8179
 8180
 8181
 8182
 8183
 8184
 8185
 8186
 8187
 8188
 8189
 8190
 8191
 8192
 8193
 8194
 8195
 8196
 8197
 8198
 8199
 8200
 8201
 8202
 8203
 8204
 8205
 8206
 8207
 8208
 8209
 8210
 8211
 8212
 8213
 8214
 8215
 8216
 8217
 8218
 8219
 8220
 8221
 8222
 8223
 8224
 8225
 8226
 8227
 8228
 8229
 8230
 8231
 8232
 8233
 8234
 8235
 8236
 8237
 8238
 8239
 8240
 8241
 8242
 8243
 8244
 8245
 8246
 8247
 8248
 8249
 8250
 8251
 8252
 8253
 8254
 8255
 8256
 8257
 8258
 8259
 8260
 8261
 8262
 8263
 8264
 8265
 8266
 8267
 8268
 8269
 8270
 8271
 8272
 8273
 8274
 8275
 8276
 8277
 8278
 8279
 8280
 8281
 8282
 8283
 8284
 8285
 8286
 8287
 8288
 8289
 8290
 8291
 8292
 8293
 8294
 8295
 8296
 8297
 8298
 8299
 8300
 8301
 8302
 8303
 8304
 8305
 8306
 8307
 8308
 8309
 8310
 8311
 8312
 8313
 8314
 8315
 8316
 8317
 8318
 8319
 8320
 8321
 8322
 8323
 8324
 8325
 8326
 8327
 8328
 8329
 8330
 8331
 8332
 8333
 8334
 8335
 8336
 8337
 8338
 8339
 8340
 8341
 8342
 8343
 8344
 8345
 8346
 8347
 8348
 8349
 8350
 8351
 8352
 8353
 8354
 8355
 8356
 8357
 8358
 8359
 8360
 8361
 8362
 8363
 8364
 8365
 8366
 8367
 8368
 8369
 8370
 8371
 8372
 8373
 8374
 8375
 8376
 8377
 8378
 8379
 8380
 8381
 8382
 8383
 8384
 8385
 8386
 8387
 8388
 8389
 8390
 8391
 8392
 8393
 8394
 8395
 8396
 8397
 8398
 8399
 8400
 8401
 8402
 8403
 8404
 8405
 8406
 8407
 8408
 8409
 8410
 8411
 8412
 8413
 8414
 8415
 8416
 8417
 8418
 8419
 8420
 8421
 8422
 8423
 8424
 8425
 8426
 8427
 8428
 8429
 8430
 8431
 8432
 8433
 8434
 8435
 8436
 8437
 8438
 8439
 8440
 8441
 8442
 8443
 8444
 8445
 8446
 8447
 8448
 8449
 8450
 8451
 8452
 8453
 8454
 8455
 8456
 8457
 8458
 8459
 8460
 8461
 8462
 8463
 8464
 8465
 8466
 8467
 8468
 8469
 8470
 8471
 8472
 8473
 8474
 8475
 8476
 8477
 8478
 8479
 8480
 8481
 8482
 8483
 8484
 8485
 8486
 8487
 8488
 8489
 8490
 8491
 8492
 8493
 8494
 8495
 8496
 8497
 8498
 8499
 8500
 8501
 8502
 8503
 8504
 8505
 8506
 8507
 8508
 8509
 8510
 8511
 8512
 8513
 8514
 8515
 8516
 8517
 8518
 8519
 8520
 8521
 8522
 8523
 8524
 8525
 8526
 8527
 8528
 8529
 8530
 8531
 8532
 8533
 8534
 8535
 8536
 8537
 8538
 8539
 8540
 8541
 8542
 8543
 8544
 8545
 8546
 8547
 8548
 8549
 8550
 8551
 8552
 8553
 8554
 8555
 8556
 8557
 8558
 8559
 8560
 8561
 8562
 8563
 8564
 8565
 8566
 8567
 8568
 8569
 8570
 8571
 8572
 8573
 8574
 8575
 8576
 8577
 8578
 8579
 8580
 8581
 8582
 8583
 8584
 8585
 8586
 8587
 8588
 8589
 8590
 8591
 8592
 8593
 8594
 8595
 8596
 8597
 8598
 8599
 8600
 8601
 8602
 8603
 8604
 8605
 8606
 8607
 8608
 8609
 8610
 8611
 8612
 8613
 8614
 8615
 8616
 8617
 8618
 8619
 8620
 8621
 8622
 8623
 8624
 8625
 8626
 8627
 8628
 8629
 8630
 8631
 8632
 8633
 8634
 8635
 8636
 8637
 8638
 8639
 8640
 8641
 8642
 8643
 8644
 8645
 8646
 8647
 8648
 8649
 8650
 8651
 8652
 8653
 8654
 8655
 8656
 8657
 8658
 8659
 8660
 8661
 8662
 8663
 8664
 8665
 8666
 8667
 8668
 8669
 8670
 8671
 8672
 8673
 8674
 8675
 8676
 8677
 8678
 8679
 8680
 8681
 8682
 8683
 8684
 8685
 8686
 8687
 8688
 8689
 8690
 8691
 8692
 8693
 8694
 8695
 8696
 8697
 8698
 8699
 8700
 8701
 8702
 8703
 8704
 8705
 8706
 8707
 8708
 8709
 8710
 8711
 8712
 8713
 8714
 8715
 8716
 8717
 8718
 8719
 8720
 8721
 8722
 8723
 8724
 8725
 8726
 8727
 8728
 8729
 8730
 8731
 8732
 8733
 8734
 8735
 8736
 8737
 8738
 8739
 8740
 8741
 8742
 8743
 8744
 8745
 8746
 8747
 8748
 8749
 8750
 8751
 8752
 8753
 8754
 8755
 8756
 8757
 8758
 8759
 8760
 8761
 8762
 8763
 8764
 8765
 8766
 8767
 8768
 8769
 8770
 8771
 8772
 8773
 8774
 8775
 8776
 8777
 8778
 8779
 8780
 8781
 8782
 8783
 8784
 8785
 8786
 8787
 8788
 8789
 8790
 8791
 8792
 8793
 8794
 8795
 8796
 8797
 8798
 8799
 8800
 8801
 8802
 8803
 8804
 8805
 8806
 8807
 8808
 8809
 8810
 8811
 8812
 8813
 8814
 8815
 8816
 8817
 8818
 8819
 8820
 8821
 8822
 8823
 8824
 8825
 8826
 8827
 8828
 8829
 8830
 8831
 8832
 8833
 8834
 8835
 8836
 8837
 8838
 8839
 8840
 8841
 8842
 8843
 8844
 8845
 8846
 8847
 8848
 8849
 8850
 8851
 8852
 8853
 8854
 8855
 8856
 8857
 8858
 8859
 8860
 8861
 8862
 8863
 8864
 8865
 8866
 8867
 8868
 8869
 8870
 8871
 8872
 8873
 8874
 8875
 8876
 8877
 8878
 8879
 8880
 8881
 8882
 8883
 8884
 8885
 8886
 8887
 8888
 8889
 8890
 8891
 8892
 8893
 8894
 8895
 8896
 8897
 8898
 8899
 8900
 8901
 8902
 8903
 8904
 8905
 8906
 8907
 8908
 8909
 8910
 8911
 8912
 8913
 8914
 8915
 8916
 8917
 8918
 8919
 8920
 8921
 8922
 8923
 8924
 8925
 8926
 8927
 8928
 8929
 8930
 8931
 8932
 8933
 8934
 8935
 8936
 8937
 8938
 8939
 8940
 8941
 8942
 8943
 8944
 8945
 8946
 8947
 8948
 8949
 8950
 8951
 8952
 8953
 8954
 8955
 8956
 8957
 8958
 8959
 8960
 8961
 8962
 8963
 8964
 8965
 8966
 8967
 8968
 8969
 8970
 8971
 8972
 8973
 8974
 8975
 8976
 8977
 8978
 8979
 8980
 8981
 8982
 8983
 8984
 8985
 8986
 8987
 8988
 8989
 8990
 8991
 8992
 8993
 8994
 8995
 8996
 8997
 8998
 8999
 9000
 9001
 9002
 9003
 9004
 9005
 9006
 9007
 9008
 9009
 9010
 9011
 9012
 9013
 9014
 9015
 9016
 9017
 9018
 9019
 9020
 9021
 9022
 9023
 9024
 9025
 9026
 9027
 9028
 9029
 9030
 9031
 9032
 9033
 9034
 9035
 9036
 9037
 9038
 9039
 9040
 9041
 9042
 9043
 9044
 9045
 9046
 9047
 9048
 9049
 9050
 9051
 9052
 9053
 9054
 9055
 9056
 9057
 9058
 9059
 9060
 9061
 9062
 9063
 9064
 9065
 9066
 9067
 9068
 9069
 9070
 9071
 9072
 9073
 9074
 9075
 9076
 9077
 9078
 9079
 9080
 9081
 9082
 9083
 9084
 9085
 9086
 9087
 9088
 9089
 9090
 9091
 9092
 9093
 9094
 9095
 9096
 9097
 9098
 9099
 9100
 9101
 9102
 9103
 9104
 9105
 9106
 9107
 9108
 9109
 9110
 9111
 9112
 9113
 9114
 9115
 9116
 9117
 9118
 9119
 9120
 9121
 9122
 9123
 9124
 9125
 9126
 9127
 9128
 9129
 9130
 9131
 9132
 9133
 9134
 9135
 9136
 9137
 9138
 9139
 9140
 9141
 9142
 9143
 9144
 9145
 9146
 9147
 9148
 9149
 9150
 9151
 9152
 9153
 9154
 9155
 9156
 9157
 9158
 9159
 9160
 9161
 9162
 9163
 9164
 9165
 9166
 9167
 9168
 9169
 9170
 9171
 9172
 9173
 9174
 9175
 9176
 9177
 9178
 9179
 9180
 9181
 9182
 9183
 9184
 9185
 9186
 9187
 9188
 9189
 9190
 9191
 9192
 9193
 9194
 9195
 9196
 9197
 9198
 9199
 9200
 9201
 9202
 9203
 9204
 9205
 9206
 9207
 9208
 9209
 9210
 9211
 9212
 9213
 9214
 9215
 9216
 9217
 9218
 9219
 9220
 9221
 9222
 9223
 9224
 9225
 9226
 9227
 9228
 9229
 9230
 9231
 9232
 9233
 9234
 9235
 9236
 9237
 9238
 9239
 9240
 9241
 9242
 9243
 9244
 9245
 9246
 9247
 9248
 9249
 9250
 9251
 9252
 9253
 9254
 9255
 9256
 9257
 9258
 9259
 9260
 9261
 9262
 9263
 9264
 9265
 9266
 9267
 9268
 9269
 9270
 9271
 9272
 9273
 9274
 9275
 9276
 9277
 9278
 9279
 9280
 9281
 9282
 9283
 9284
 9285
 9286
 9287
 9288
 9289
 9290
 9291
 9292
 9293
 9294
 9295
 9296
 9297
 9298
 9299
 9300
 9301
 9302
 9303
 9304
 9305
 9306
 9307
 9308
 9309
 9310
 9311
 9312
 9313
 9314
 9315
 9316
 9317
 9318
 9319
 9320
 9321
 9322
 9323
 9324
 9325
 9326
 9327
 9328
 9329
 9330
 9331
 9332
 9333
 9334
 9335
 9336
 9337
 9338
 9339
 9340
 9341
 9342
 9343
 9344
 9345
 9346
 9347
 9348
 9349
 9350
 9351
 9352
 9353
 9354
 9355
 9356
 9357
 9358
 9359
 9360
 9361
 9362
 9363
 9364
 9365
 9366
 9367
 9368
 9369
 9370
 9371
 9372
 9373
 9374
 9375
 9376
 9377
 9378
 9379
 9380
 9381
 9382
 9383
 9384
 9385
 9386
 9387
 9388
 9389
 9390
 9391
 9392
 9393
 9394
 9395
 9396
 9397
 9398
 9399
 9400
 9401
 9402
 9403
 9404
 9405
 9406
 9407
 9408
 9409
 9410
 9411
 9412
 9413
 9414
 9415
 9416
 9417
 9418
 9419
 9420
 9421
 9422
 9423
 9424
 9425
 9426
 9427
 9428
 9429
 9430
 9431
 9432
 9433
 9434
 9435
 9436
 9437
 9438
 9439
 9440
 9441
 9442
 9443
 9444
 9445
 9446
 9447
 9448
 9449
 9450
 9451
 9452
 9453
 9454
 9455
 9456
 9457
 9458
 9459
 9460
 9461
 9462
 9463
 9464
 9465
 9466
 9467
 9468
 9469
 9470
 9471
 9472
 9473
 9474
 9475
 9476
 9477
 9478
 9479
 9480
 9481
 9482
 9483
 9484
 9485
 9486
 9487
 9488
 9489
 9490
 9491
 9492
 9493
 9494
 9495
 9496
 9497
 9498
 9499
 9500
 9501
 9502
 9503
 9504
 9505
 9506
 9507
 9508
 9509
 9510
 9511
 9512
 9513
 9514
 9515
 9516
 9517
 9518
 9519
 9520
 9521
 9522
 9523
 9524
 9525
 9526
 9527
 9528
 9529
 9530
 9531
 9532
 9533
 9534
 9535
 9536
 9537
 9538
 9539
 9540
 9541
 9542
 9543
 9544
 9545
 9546
 9547
 9548
 9549
 9550
 9551
 9552
 9553
 9554
 9555
 9556
 9557
 9558
 9559
 9560
 9561
 9562
 9563
 9564
 9565
 9566
 9567
 9568
 9569
 9570
 9571
 9572
 9573
 9574
 9575
 9576
 9577
 9578
 9579
 9580
 9581
 9582
 9583
 9584
 9585
 9586
 9587
 9588
 9589
 9590
 9591
 9592
 9593
 9594
 9595
 9596
 9597
 9598
 9599
 9600
 9601
 9602
 9603
 9604
 9605
 9606
 9607
 9608
 9609
 9610
 9611
 9612
 9613
 9614
 9615
 9616
 9617
 9618
 9619
 9620
 9621
 9622
 9623
 9624
 9625
 9626
 9627
 9628
 9629
 9630
 9631
 9632
 9633
 9634
 9635
 9636
 9637
 9638
 9639
 9640
 9641
 9642
 9643
 9644
 9645
 9646
 9647
 9648
 9649
 9650
 9651
 9652
 9653
 9654
 9655
 9656
 9657
 9658
 9659
 9660
 9661
 9662
 9663
 9664
 9665
 9666
 9667
 9668
 9669
 9670
 9671
 9672
 9673
 9674
 9675
 9676
 9677
 9678
 9679
 9680
 9681
 9682
 9683
 9684
 9685
 9686
 9687
 9688
 9689
 9690
 9691
 9692
 9693
 9694
 9695
 9696
 9697
 9698
 9699
 9700
 9701
 9702
 9703
 9704
 9705
 9706
 9707
 9708
 9709
 9710
 9711
 9712
 9713
 9714
 9715
 9716
 9717
 9718
 9719
 9720
 9721
 9722
 9723
 9724
 9725
 9726
 9727
 9728
 9729
 9730
 9731
 9732
 9733
 9734
 9735
 9736
 9737
 9738
 9739
 9740
 9741
 9742
 9743
 9744
 9745
 9746
 9747
 9748
 9749
 9750
 9751
 9752
 9753
 9754
 9755
 9756
 9757
 9758
 9759
 9760
 9761
 9762
 9763
 9764
 9765
 9766
 9767
 9768
 9769
 9770
 9771
 9772
 9773
 9774
 9775
 9776
 9777
 9778
 9779
 9780
 9781
 9782
 9783
 9784
 9785
 9786
 9787
 9788
 9789
 9790
 9791
 9792
 9793
 9794
 9795
 9796
 9797
 9798
 9799
 9800
 9801
 9802
 9803
 9804
 9805
 9806
 9807
 9808
 9809
 9810
 9811
 9812
 9813
 9814
 9815
 9816
 9817
 9818
 9819
 9820
 9821
 9822
 9823
 9824
 9825
 9826
 9827
 9828
 9829
 9830
 9831
 9832
 9833
 9834
 9835
 9836
 9837
 9838
 9839
 9840
 9841
 9842
 9843
 9844
 9845
 9846
 9847
 9848
 9849
 9850
 9851
 9852
 9853
 9854
 9855
 9856
 9857
 9858
 9859
 9860
 9861
 9862
 9863
 9864
 9865
 9866
 9867
 9868
 9869
 9870
 9871
 9872
 9873
 9874
 9875
 9876
 9877
 9878
 9879
 9880
 9881
 9882
 9883
 9884
 9885
 9886
 9887
 9888
 9889
 9890
 9891
 9892
 9893
 9894
 9895
 9896
 9897
 9898
 9899
 9900
 9901
 9902
 9903
 9904
 9905
 9906
 9907
 9908
 9909
 9910
 9911
 9912
 9913
 9914
 9915
 9916
 9917
 9918
 9919
 9920
 9921
 9922
 9923
 9924
 9925
 9926
 9927
 9928
 9929
 9930
 9931
 9932
 9933
 9934
 9935
 9936
 9937
 9938
 9939
 9940
 9941
 9942
 9943
 9944
 9945
 9946
 9947
 9948
 9949
 9950
 9951
 9952
 9953
 9954
 9955
 9956
 9957
 9958
 9959
 9960
 9961
 9962
 9963
 9964
 9965
 9966
 9967
 9968
 9969
 9970
 9971
 9972
 9973
 9974
 9975
 9976
 9977
 9978
 9979
 9980
 9981
 9982
 9983
 9984
 9985
 9986
 9987
 9988
 9989
 9990
 9991
 9992
 9993
 9994
 9995
 9996
 9997
 9998
 9999
10000
10001
10002
10003
10004
10005
10006
10007
10008
10009
10010
10011
10012
10013
10014
10015
10016
10017
10018
10019
10020
10021
10022
10023
10024
10025
10026
10027
10028
10029
10030
10031
10032
10033
10034
10035
10036
10037
10038
10039
10040
10041
10042
10043
10044
10045
10046
10047
10048
10049
10050
10051
10052
10053
10054
10055
10056
10057
10058
10059
10060
10061
10062
10063
10064
10065
10066
10067
10068
10069
10070
10071
10072
10073
10074
10075
10076
10077
10078
10079
10080
10081
10082
10083
10084
10085
10086
10087
10088
10089
10090
10091
10092
10093
10094
10095
10096
10097
10098
10099
10100
10101
10102
10103
10104
10105
10106
10107
10108
10109
10110
10111
10112
10113
10114
10115
10116
10117
10118
10119
10120
10121
10122
10123
10124
10125
10126
10127
10128
10129
10130
10131
10132
10133
10134
10135
10136
10137
10138
10139
10140
10141
10142
10143
10144
10145
10146
10147
10148
10149
10150
10151
10152
10153
10154
10155
10156
10157
10158
10159
10160
10161
10162
10163
10164
10165
10166
10167
10168
10169
10170
10171
10172
10173
10174
10175
10176
10177
10178
10179
10180
10181
10182
10183
10184
10185
10186
10187
10188
10189
10190
10191
10192
10193
10194
10195
10196
10197
10198
10199
10200
10201
10202
10203
10204
10205
10206
10207
10208
10209
10210
10211
10212
10213
10214
10215
10216
10217
10218
10219
10220
10221
10222
10223
10224
10225
10226
10227
10228
10229
10230
10231
10232
10233
10234
10235
10236
10237
10238
10239
10240
10241
10242
10243
10244
10245
10246
10247
10248
10249
10250
10251
10252
10253
10254
10255
10256
10257
10258
10259
10260
10261
10262
10263
10264
10265
10266
10267
10268
10269
10270
10271
10272
10273
10274
10275
10276
10277
10278
10279
10280
10281
10282
10283
10284
10285
10286
10287
10288
10289
10290
10291
10292
10293
10294
10295
10296
10297
10298
10299
10300
10301
10302
10303
10304
10305
10306
10307
10308
10309
10310
10311
10312
10313
10314
10315
10316
10317
10318
10319
10320
10321
10322
10323
10324
10325
10326
10327
10328
10329
10330
10331
10332
10333
10334
10335
10336
10337
10338
10339
10340
10341
10342
10343
10344
10345
10346
10347
10348
10349
10350
10351
10352
10353
10354
10355
10356
10357
10358
10359
10360
10361
10362
10363
10364
10365
10366
10367
10368
10369
10370
10371
10372
10373
10374
10375
10376
10377
10378
10379
10380
10381
10382
10383
10384
10385
10386
10387
10388
10389
10390
10391
10392
10393
10394
10395
10396
10397
10398
10399
10400
10401
10402
10403
10404
10405
10406
10407
10408
10409
10410
10411
10412
10413
10414
10415
10416
10417
10418
10419
10420
10421
10422
10423
10424
10425
10426
10427
10428
10429
10430
10431
10432
10433
10434
10435
10436
10437
10438
10439
10440
10441
10442
10443
10444
10445
10446
10447
10448
10449
10450
10451
10452
10453
10454
10455
10456
10457
10458
10459
10460
10461
10462
10463
10464
10465
10466
10467
10468
10469
10470
10471
10472
10473
10474
10475
10476
10477
10478
10479
10480
10481
10482
10483
10484
10485
10486
10487
10488
10489
10490
10491
10492
10493
10494
10495
10496
10497
10498
10499
10500
10501
10502
10503
10504
10505
10506
10507
10508
10509
10510
10511
10512
10513
10514
10515
10516
10517
10518
10519
10520
10521
10522
10523
10524
10525
10526
10527
10528
10529
10530
10531
10532
10533
10534
10535
10536
10537
10538
10539
10540
10541
10542
10543
10544
10545
10546
10547
10548
10549
10550
10551
10552
10553
10554
10555
10556
10557
10558
10559
10560
10561
10562
10563
10564
10565
10566
10567
10568
10569
10570
10571
10572
10573
10574
10575
10576
10577
10578
10579
10580
10581
10582
10583
10584
10585
10586
10587
10588
10589
10590
10591
10592
10593
10594
10595
10596
10597
10598
10599
10600
10601
10602
10603
10604
10605
10606
10607
10608
10609
10610
10611
10612
10613
10614
10615
10616
10617
10618
10619
10620
10621
10622
10623
10624
10625
10626
10627
10628
10629
10630
10631
10632
10633
10634
10635
10636
10637
10638
10639
10640
10641
10642
10643
10644
10645
10646
10647
10648
10649
10650
10651
10652
10653
10654
10655
10656
10657
10658
10659
10660
10661
10662
10663
10664
10665
10666
10667
10668
10669
10670
10671
10672
10673
10674
10675
10676
10677
10678
10679
10680
10681
10682
10683
10684
10685
10686
10687
10688
10689
10690
10691
10692
10693
10694
10695
10696
10697
10698
10699
10700
10701
10702
10703
10704
10705
10706
10707
10708
10709
10710
10711
10712
10713
10714
10715
10716
10717
10718
10719
10720
10721
10722
10723
10724
10725
10726
10727
10728
10729
10730
10731
10732
10733
10734
10735
10736
10737
10738
10739
10740
10741
10742
10743
10744
10745
10746
10747
10748
10749
10750
10751
10752
10753
10754
10755
10756
10757
10758
10759
10760
10761
10762
10763
10764
10765
10766
10767
10768
10769
10770
10771
10772
10773
10774
10775
10776
10777
10778
10779
10780
10781
10782
10783
10784
10785
10786
10787
10788
10789
10790
10791
10792
10793
10794
10795
10796
10797
10798
10799
10800
10801
10802
10803
10804
10805
10806
10807
10808
10809
10810
10811
10812
10813
10814
10815
10816
10817
10818
10819
10820
10821
10822
10823
10824
10825
10826
10827
10828
10829
10830
10831
10832
10833
10834
10835
10836
10837
10838
10839
10840
10841
10842
10843
10844
10845
10846
10847
10848
10849
10850
10851
10852
10853
10854
10855
10856
10857
10858
10859
10860
10861
10862
10863
10864
10865
10866
10867
10868
10869
10870
10871
10872
10873
10874
10875
10876
10877
10878
10879
10880
10881
10882
10883
10884
10885
10886
10887
10888
10889
10890
10891
10892
10893
10894
10895
10896
10897
10898
10899
10900
10901
10902
10903
10904
10905
10906
10907
10908
10909
10910
10911
10912
10913
10914
10915
10916
10917
10918
10919
10920
10921
10922
10923
10924
10925
10926
10927
10928
10929
10930
10931
10932
10933
10934
10935
10936
10937
10938
10939
10940
10941
10942
10943
10944
10945
10946
10947
10948
10949
10950
10951
10952
10953
10954
10955
10956
10957
10958
10959
10960
10961
10962
10963
10964
10965
10966
10967
10968
10969
10970
10971
10972
10973
10974
10975
10976
10977
10978
10979
10980
10981
10982
10983
10984
10985
10986
10987
10988
10989
10990
10991
10992
10993
10994
10995
10996
10997
10998
10999
11000
11001
11002
11003
11004
11005
11006
11007
11008
11009
11010
11011
11012
11013
11014
11015
11016
11017
11018
11019
11020
11021
11022
11023
11024
11025
11026
11027
11028
11029
11030
11031
11032
11033
11034
11035
11036
11037
11038
11039
11040
11041
11042
11043
11044
11045
11046
11047
11048
11049
11050
11051
11052
11053
11054
11055
11056
11057
11058
11059
11060
11061
11062
11063
11064
11065
11066
11067
11068
11069
11070
11071
11072
11073
11074
11075
11076
11077
11078
11079
11080
11081
11082
11083
11084
11085
11086
11087
11088
11089
11090
11091
11092
11093
11094
11095
11096
11097
11098
11099
11100
11101
11102
11103
11104
11105
11106
11107
11108
11109
11110
11111
11112
11113
11114
11115
11116
11117
11118
11119
11120
11121
11122
11123
11124
11125
11126
11127
11128
11129
11130
11131
11132
11133
11134
11135
11136
11137
11138
11139
11140
11141
11142
11143
11144
11145
11146
11147
11148
11149
11150
11151
11152
11153
11154
11155
11156
11157
11158
11159
11160
11161
11162
11163
11164
11165
11166
11167
11168
11169
11170
11171
11172
11173
11174
11175
11176
11177
11178
11179
11180
11181
11182
11183
11184
11185
11186
11187
11188
11189
11190
11191
11192
11193
11194
11195
11196
11197
11198
11199
11200
11201
11202
11203
11204
11205
11206
11207
11208
11209
11210
11211
11212
11213
11214
11215
11216
11217
11218
11219
11220
11221
11222
11223
11224
11225
11226
11227
11228
11229
11230
11231
11232
11233
11234
11235
11236
11237
11238
11239
11240
11241
11242
11243
11244
11245
11246
11247
11248
11249
11250
11251
11252
11253
11254
11255
11256
11257
11258
11259
11260
11261
11262
11263
11264
11265
11266
11267
11268
11269
11270
11271
11272
11273
11274
11275
11276
11277
11278
11279
11280
11281
11282
11283
11284
11285
11286
11287
11288
11289
11290
11291
11292
11293
11294
11295
11296
11297
11298
11299
11300
11301
11302
11303
11304
11305
11306
11307
11308
11309
11310
11311
11312
11313
11314
11315
11316
11317
11318
11319
11320
11321
11322
11323
11324
11325
11326
11327
11328
11329
11330
11331
11332
11333
11334
11335
11336
11337
11338
11339
11340
11341
11342
11343
11344
11345
11346
11347
11348
11349
11350
11351
11352
11353
11354
11355
11356
11357
11358
11359
11360
11361
11362
11363
11364
11365
11366
11367
11368
11369
11370
11371
11372
11373
11374
11375
11376
11377
11378
11379
11380
11381
11382
11383
11384
11385
11386
11387
11388
11389
11390
11391
11392
11393
11394
11395
11396
11397
11398
11399
11400
11401
11402
11403
11404
11405
11406
11407
11408
11409
11410
11411
11412
11413
11414
11415
11416
11417
11418
11419
11420
11421
11422
11423
11424
11425
11426
11427
11428
11429
11430
11431
11432
11433
11434
11435
11436
11437
11438
11439
11440
11441
11442
11443
11444
11445
11446
11447
11448
11449
11450
11451
11452
11453
11454
11455
11456
11457
11458
11459
11460
11461
11462
11463
11464
11465
11466
11467
11468
11469
11470
11471
11472
11473
11474
11475
11476
11477
11478
11479
11480
11481
11482
11483
11484
11485
11486
11487
11488
11489
11490
11491
11492
11493
11494
11495
11496
11497
11498
11499
11500
11501
11502
11503
11504
11505
11506
11507
11508
11509
11510
11511
11512
11513
11514
11515
11516
11517
11518
11519
11520
11521
11522
11523
11524
11525
11526
11527
11528
11529
11530
11531
11532
11533
11534
11535
11536
11537
11538
11539
11540
11541
11542
11543
11544
11545
11546
11547
11548
11549
11550
11551
11552
11553
11554
11555
11556
11557
11558
11559
11560
11561
11562
11563
11564
11565
11566
11567
11568
11569
11570
11571
11572
11573
11574
11575
11576
11577
11578
11579
11580
11581
11582
11583
11584
11585
11586
11587
11588
11589
11590
11591
11592
11593
11594
11595
11596
11597
11598
11599
11600
11601
11602
11603
11604
11605
11606
11607
11608
11609
11610
11611
11612
11613
11614
11615
11616
11617
11618
11619
11620
11621
11622
11623
11624
11625
11626
11627
11628
11629
11630
11631
11632
11633
11634
11635
11636
11637
11638
11639
11640
11641
11642
11643
11644
11645
11646
11647
11648
11649
11650
11651
11652
11653
11654
11655
11656
11657
11658
11659
11660
11661
11662
11663
11664
11665
11666
11667
11668
11669
11670
11671
11672
11673
11674
11675
11676
11677
11678
11679
11680
11681
11682
11683
11684
11685
11686
11687
11688
11689
11690
11691
11692
11693
11694
11695
11696
11697
11698
11699
11700
11701
11702
11703
11704
11705
11706
11707
11708
11709
11710
11711
11712
11713
11714
11715
11716
11717
11718
11719
11720
11721
11722
11723
11724
11725
11726
11727
11728
11729
11730
11731
11732
11733
11734
11735
11736
11737
11738
11739
11740
11741
11742
11743
11744
11745
11746
11747
11748
11749
11750
11751
11752
11753
11754
11755
11756
11757
11758
11759
11760
11761
11762
11763
11764
11765
11766
11767
11768
11769
11770
11771
11772
11773
11774
11775
11776
11777
11778
11779
11780
11781
11782
11783
11784
11785
11786
11787
11788
11789
11790
11791
11792
11793
11794
11795
11796
11797
11798
11799
11800
11801
11802
11803
11804
11805
11806
11807
11808
11809
11810
11811
11812
11813
11814
11815
11816
11817
11818
11819
11820
11821
11822
11823
11824
11825
11826
11827
11828
11829
11830
11831
11832
11833
11834
11835
11836
11837
11838
11839
11840
11841
11842
11843
11844
11845
11846
11847
11848
11849
11850
11851
11852
11853
11854
11855
11856
11857
11858
11859
11860
11861
11862
11863
11864
11865
11866
11867
11868
11869
11870
11871
11872
11873
11874
11875
11876
11877
11878
11879
11880
11881
11882
11883
11884
11885
11886
11887
11888
11889
11890
11891
11892
11893
11894
11895
11896
11897
11898
11899
11900
11901
11902
11903
11904
11905
11906
11907
11908
11909
11910
11911
11912
11913
11914
11915
11916
11917
11918
11919
11920
11921
11922
11923
11924
11925
11926
11927
11928
11929
11930
11931
11932
11933
11934
11935
11936
11937
11938
11939
11940
11941
11942
11943
11944
11945
11946
11947
11948
11949
11950
11951
11952
11953
11954
11955
11956
11957
11958
11959
11960
11961
11962
11963
11964
11965
11966
11967
11968
11969
11970
11971
11972
11973
11974
11975
11976
11977
11978
11979
11980
11981
11982
11983
11984
11985
11986
11987
11988
11989
11990
11991
11992
11993
11994
11995
11996
11997
11998
11999
12000
12001
12002
12003
12004
12005
12006
12007
12008
12009
12010
12011
12012
12013
12014
12015
12016
12017
12018
12019
12020
12021
12022
12023
12024
12025
12026
12027
12028
12029
12030
12031
12032
12033
12034
12035
12036
12037
12038
12039
12040
12041
12042
12043
12044
12045
12046
12047
12048
12049
12050
12051
12052
12053
12054
12055
12056
12057
12058
12059
12060
12061
12062
12063
12064
12065
12066
12067
12068
12069
12070
12071
12072
12073
12074
12075
12076
12077
12078
12079
12080
12081
12082
12083
12084
12085
12086
12087
12088
12089
12090
12091
12092
12093
12094
12095
12096
12097
12098
12099
12100
12101
12102
12103
12104
12105
12106
12107
12108
12109
12110
12111
12112
12113
12114
12115
12116
12117
12118
12119
12120
12121
12122
12123
12124
12125
12126
12127
12128
12129
12130
12131
12132
12133
12134
12135
12136
12137
12138
12139
12140
12141
12142
12143
12144
12145
12146
12147
12148
12149
12150
12151
12152
12153
12154
12155
12156
12157
12158
12159
12160
12161
12162
12163
12164
12165
12166
12167
12168
12169
12170
12171
12172
12173
12174
12175
12176
12177
12178
12179
12180
12181
12182
12183
12184
12185
12186
12187
12188
12189
12190
12191
12192
12193
12194
12195
12196
12197
12198
12199
12200
12201
12202
12203
12204
12205
12206
12207
12208
12209
12210
12211
12212
12213
12214
12215
12216
12217
12218
12219
12220
12221
12222
12223
12224
12225
12226
12227
12228
12229
12230
12231
12232
12233
12234
12235
12236
12237
12238
12239
12240
12241
12242
12243
12244
12245
12246
12247
12248
12249
12250
12251
12252
12253
12254
12255
12256
12257
12258
12259
12260
12261
12262
12263
12264
12265
12266
12267
12268
12269
12270
12271
12272
12273
12274
12275
12276
12277
12278
12279
12280
12281
12282
12283
12284
12285
12286
12287
12288
12289
12290
12291
12292
12293
12294
12295
12296
12297
12298
12299
12300
12301
12302
12303
12304
12305
12306
12307
12308
12309
12310
12311
12312
12313
12314
12315
12316
12317
12318
12319
12320
12321
12322
12323
12324
12325
12326
12327
12328
12329
12330
12331
12332
12333
12334
12335
12336
12337
12338
12339
12340
12341
12342
12343
12344
12345
12346
12347
12348
12349
12350
12351
12352
12353
12354
12355
12356
12357
12358
12359
12360
12361
12362
12363
12364
12365
12366
12367
12368
12369
12370
12371
12372
12373
12374
12375
12376
12377
12378
12379
12380
12381
12382
12383
12384
12385
12386
12387
12388
12389
12390
12391
12392
12393
12394
12395
12396
12397
12398
12399
12400
12401
12402
12403
12404
12405
12406
12407
12408
12409
12410
12411
12412
12413
12414
12415
12416
12417
12418
12419
12420
12421
12422
12423
12424
12425
12426
12427
12428
12429
12430
12431
12432
12433
12434
12435
12436
12437
12438
12439
12440
12441
12442
12443
12444
12445
12446
12447
12448
12449
12450
12451
12452
12453
12454
12455
12456
12457
12458
12459
12460
12461
12462
12463
12464
12465
12466
12467
12468
12469
12470
12471
12472
12473
12474
12475
12476
12477
12478
12479
12480
12481
12482
12483
12484
12485
12486
12487
12488
12489
12490
12491
12492
12493
12494
12495
12496
12497
12498
12499
12500
12501
12502
12503
12504
12505
12506
12507
12508
12509
12510
12511
12512
12513
12514
12515
12516
12517
12518
12519
12520
12521
12522
12523
12524
12525
12526
12527
12528
12529
12530
12531
12532
12533
12534
12535
12536
12537
12538
12539
12540
12541
12542
12543
12544
12545
12546
12547
12548
12549
12550
12551
12552
12553
12554
12555
12556
12557
12558
12559
12560
12561
12562
12563
12564
12565
12566
12567
12568
12569
12570
12571
12572
12573
12574
12575
12576
12577
12578
12579
12580
12581
12582
12583
12584
12585
12586
12587
12588
12589
12590
12591
12592
12593
12594
12595
12596
12597
12598
12599
12600
12601
12602
12603
12604
12605
12606
12607
12608
12609
12610
12611
12612
12613
12614
12615
12616
12617
12618
12619
12620
12621
12622
12623
12624
12625
12626
12627
12628
12629
12630
12631
12632
12633
12634
12635
12636
12637
12638
12639
12640
12641
12642
12643
12644
12645
12646
12647
12648
12649
12650
12651
12652
12653
12654
12655
12656
12657
12658
12659
12660
12661
12662
12663
12664
12665
12666
12667
12668
12669
12670
12671
12672
12673
12674
12675
12676
12677
12678
12679
12680
12681
12682
12683
12684
12685
12686
12687
12688
12689
12690
12691
12692
12693
12694
12695
12696
12697
12698
12699
12700
12701
12702
12703
12704
12705
12706
12707
12708
12709
12710
12711
12712
12713
12714
12715
12716
12717
12718
12719
12720
12721
12722
12723
12724
12725
12726
12727
12728
12729
12730
12731
12732
12733
12734
12735
12736
12737
12738
12739
12740
12741
12742
12743
12744
12745
12746
12747
12748
12749
12750
12751
12752
12753
12754
12755
12756
12757
12758
12759
12760
12761
12762
12763
12764
12765
12766
12767
12768
12769
12770
12771
12772
12773
12774
12775
12776
12777
12778
12779
12780
12781
12782
12783
12784
12785
12786
12787
12788
12789
12790
12791
12792
12793
12794
12795
12796
12797
12798
12799
12800
12801
12802
12803
12804
12805
12806
12807
12808
12809
12810
12811
12812
12813
12814
12815
12816
12817
12818
12819
12820
12821
12822
12823
12824
12825
12826
12827
12828
12829
12830
12831
12832
12833
12834
12835
12836
12837
12838
12839
12840
12841
12842
12843
12844
12845
12846
12847
12848
12849
12850
12851
12852
12853
12854
12855
12856
12857
12858
12859
12860
12861
12862
12863
12864
12865
12866
12867
12868
12869
12870
12871
12872
12873
12874
12875
12876
12877
12878
12879
12880
12881
12882
12883
12884
12885
12886
12887
12888
12889
12890
12891
12892
12893
12894
12895
12896
12897
12898
12899
12900
12901
12902
12903
12904
12905
12906
12907
12908
12909
12910
12911
12912
12913
12914
12915
12916
12917
12918
12919
12920
12921
12922
12923
12924
12925
12926
12927
12928
12929
12930
12931
12932
12933
12934
12935
12936
12937
12938
12939
12940
12941
12942
12943
12944
12945
12946
12947
12948
12949
12950
12951
12952
12953
12954
12955
12956
12957
12958
12959
12960
12961
12962
12963
12964
12965
12966
12967
12968
12969
12970
12971
12972
12973
12974
12975
12976
12977
12978
12979
12980
12981
12982
12983
12984
12985
12986
12987
12988
12989
12990
12991
12992
12993
12994
12995
12996
12997
12998
12999
13000
13001
13002
13003
13004
13005
13006
13007
13008
13009
13010
13011
13012
13013
13014
13015
13016
13017
13018
13019
13020
13021
13022
13023
13024
13025
13026
13027
13028
13029
13030
13031
13032
13033
13034
13035
13036
13037
13038
13039
13040
13041
13042
13043
13044
13045
13046
13047
13048
13049
13050
13051
13052
13053
13054
13055
13056
13057
13058
13059
13060
13061
13062
13063
13064
13065
13066
13067
13068
13069
13070
13071
13072
13073
13074
13075
13076
13077
13078
13079
13080
13081
13082
13083
13084
13085
13086
13087
13088
13089
13090
13091
13092
13093
13094
13095
13096
13097
13098
13099
13100
13101
13102
13103
13104
13105
13106
13107
13108
13109
13110
13111
13112
13113
13114
13115
13116
13117
13118
13119
13120
13121
13122
13123
13124
13125
13126
13127
13128
13129
13130
13131
13132
13133
13134
13135
13136
13137
13138
13139
13140
13141
13142
13143
13144
13145
13146
13147
13148
13149
13150
13151
13152
13153
13154
13155
13156
13157
13158
13159
13160
13161
13162
13163
13164
13165
13166
13167
13168
13169
13170
13171
13172
13173
13174
13175
13176
13177
13178
13179
13180
13181
13182
13183
13184
13185
13186
13187
13188
13189
13190
13191
13192
13193
13194
13195
13196
13197
13198
13199
13200
13201
13202
13203
13204
13205
13206
13207
13208
13209
13210
13211
13212
13213
13214
13215
13216
13217
13218
13219
13220
13221
13222
13223
13224
13225
13226
13227
13228
13229
13230
13231
13232
13233
13234
13235
13236
13237
13238
13239
13240
13241
13242
13243
13244
13245
13246
13247
13248
13249
13250
13251
13252
13253
13254
13255
13256
13257
13258
13259
13260
13261
13262
13263
13264
13265
13266
13267
13268
13269
13270
13271
13272
13273
13274
13275
13276
13277
13278
13279
13280
13281
13282
13283
13284
13285
13286
13287
13288
13289
13290
13291
13292
13293
13294
13295
13296
13297
13298
13299
13300
13301
13302
13303
13304
13305
13306
13307
13308
13309
13310
13311
13312
13313
13314
13315
13316
13317
13318
13319
13320
13321
13322
13323
13324
13325
13326
13327
13328
13329
13330
13331
13332
13333
13334
13335
13336
13337
13338
13339
13340
13341
13342
13343
13344
13345
13346
13347
13348
13349
13350
13351
13352
13353
13354
13355
13356
13357
13358
13359
13360
13361
13362
13363
13364
13365
13366
13367
13368
13369
13370
13371
13372
13373
13374
13375
13376
13377
13378
13379
13380
13381
13382
13383
13384
13385
13386
13387
13388
13389
13390
13391
13392
13393
13394
13395
13396
13397
13398
13399
13400
13401
13402
13403
13404
13405
13406
13407
13408
13409
13410
13411
13412
13413
13414
13415
13416
13417
13418
13419
13420
13421
13422
13423
13424
13425
13426
13427
13428
13429
13430
13431
13432
13433
13434
13435
13436
13437
13438
13439
13440
13441
13442
13443
13444
13445
13446
13447
13448
13449
13450
13451
13452
13453
13454
13455
13456
13457
13458
13459
13460
13461
13462
13463
13464
13465
13466
13467
13468
13469
13470
13471
13472
13473
13474
13475
13476
13477
13478
13479
13480
13481
13482
13483
13484
13485
13486
13487
13488
13489
13490
13491
13492
13493
13494
13495
13496
13497
13498
13499
13500
13501
13502
13503
13504
13505
13506
13507
13508
13509
13510
13511
13512
13513
13514
13515
13516
13517
13518
13519
13520
13521
13522
13523
13524
13525
13526
13527
13528
13529
13530
13531
13532
13533
13534
13535
13536
13537
13538
13539
13540
13541
13542
13543
13544
13545
13546
13547
13548
13549
13550
13551
13552
13553
13554
13555
13556
13557
13558
13559
13560
13561
13562
13563
13564
13565
13566
13567
13568
13569
13570
13571
13572
13573
13574
13575
13576
13577
13578
13579
13580
13581
13582
13583
13584
13585
13586
13587
13588
13589
13590
13591
13592
13593
13594
13595
13596
13597
13598
13599
13600
13601
13602
13603
13604
13605
13606
13607
13608
13609
13610
13611
13612
13613
13614
13615
13616
13617
13618
13619
13620
13621
13622
13623
13624
13625
13626
13627
13628
13629
13630
13631
13632
13633
13634
13635
13636
13637
13638
13639
13640
13641
13642
13643
13644
13645
13646
13647
13648
13649
13650
13651
13652
13653
13654
13655
13656
13657
13658
13659
13660
13661
13662
13663
13664
13665
13666
13667
13668
13669
13670
13671
13672
13673
13674
13675
13676
13677
13678
13679
13680
13681
13682
13683
13684
13685
13686
13687
13688
13689
13690
13691
13692
13693
13694
13695
13696
13697
13698
13699
13700
13701
13702
13703
13704
13705
13706
13707
13708
13709
13710
13711
13712
13713
13714
13715
13716
13717
13718
13719
13720
13721
13722
13723
13724
13725
13726
13727
13728
13729
13730
13731
13732
13733
13734
13735
13736
13737
13738
13739
13740
13741
13742
13743
13744
13745
13746
13747
13748
13749
13750
13751
13752
13753
13754
13755
13756
13757
13758
13759
13760
13761
13762
13763
13764
13765
13766
13767
13768
13769
13770
13771
13772
13773
13774
13775
13776
13777
13778
13779
13780
13781
13782
13783
13784
13785
13786
13787
13788
13789
13790
13791
13792
13793
13794
13795
13796
13797
13798
13799
13800
13801
13802
13803
13804
13805
13806
13807
13808
13809
13810
13811
13812
13813
13814
13815
13816
13817
13818
13819
13820
13821
13822
13823
13824
13825
13826
13827
13828
13829
13830
13831
13832
13833
13834
13835
13836
13837
13838
13839
13840
13841
13842
13843
13844
13845
13846
13847
13848
13849
13850
13851
13852
13853
13854
13855
13856
13857
13858
13859
13860
13861
13862
13863
13864
13865
13866
13867
13868
13869
13870
13871
13872
13873
13874
13875
13876
13877
13878
13879
13880
13881
13882
13883
13884
13885
13886
13887
13888
13889
13890
13891
13892
13893
13894
13895
13896
13897
13898
13899
13900
13901
13902
13903
13904
13905
13906
13907
13908
13909
13910
13911
13912
13913
13914
13915
13916
13917
13918
13919
13920
13921
13922
13923
13924
13925
13926
13927
13928
13929
13930
13931
13932
13933
13934
13935
13936
13937
13938
13939
13940
13941
13942
13943
13944
13945
13946
13947
13948
13949
13950
13951
13952
13953
13954
13955
13956
13957
13958
13959
13960
13961
13962
13963
13964
13965
13966
13967
13968
13969
13970
13971
13972
13973
13974
13975
13976
13977
13978
13979
13980
13981
13982
13983
13984
13985
13986
13987
13988
13989
13990
13991
13992
13993
13994
13995
13996
13997
13998
13999
14000
14001
14002
14003
14004
14005
14006
14007
14008
14009
14010
14011
14012
14013
14014
14015
14016
14017
14018
14019
14020
14021
14022
14023
14024
14025
14026
14027
14028
14029
14030
14031
14032
14033
14034
14035
14036
14037
14038
14039
14040
14041
14042
14043
14044
14045
14046
14047
14048
14049
14050
14051
14052
14053
14054
14055
14056
14057
14058
14059
14060
14061
14062
14063
14064
14065
14066
14067
14068
14069
14070
14071
14072
14073
14074
14075
14076
14077
14078
14079
14080
14081
14082
14083
14084
14085
14086
14087
14088
14089
14090
14091
14092
14093
14094
14095
14096
14097
14098
14099
14100
14101
14102
14103
14104
14105
14106
14107
14108
14109
14110
14111
14112
14113
14114
14115
14116
14117
14118
14119
14120
14121
14122
14123
14124
14125
14126
14127
14128
14129
14130
14131
14132
14133
14134
14135
14136
14137
14138
14139
14140
14141
14142
14143
14144
14145
14146
14147
14148
14149
14150
14151
14152
14153
14154
14155
14156
14157
14158
14159
14160
14161
14162
14163
14164
14165
14166
14167
14168
14169
14170
14171
14172
14173
14174
14175
14176
14177
14178
14179
14180
14181
14182
14183
14184
14185
14186
14187
14188
14189
14190
14191
14192
14193
14194
14195
14196
14197
14198
14199
14200
14201
14202
14203
14204
14205
14206
14207
14208
14209
14210
14211
14212
14213
14214
14215
14216
14217
14218
14219
14220
14221
14222
14223
14224
14225
14226
14227
14228
14229
14230
14231
14232
14233
14234
14235
14236
14237
14238
14239
14240
14241
14242
14243
14244
14245
14246
14247
14248
14249
14250
14251
14252
14253
14254
14255
14256
14257
14258
14259
14260
14261
14262
14263
14264
14265
14266
14267
14268
14269
14270
14271
14272
14273
14274
14275
14276
14277
14278
14279
14280
14281
14282
14283
14284
14285
14286
14287
14288
14289
14290
14291
14292
14293
14294
14295
14296
14297
14298
14299
14300
14301
14302
14303
14304
14305
14306
14307
14308
14309
14310
14311
14312
14313
14314
14315
14316
14317
14318
14319
14320
14321
14322
14323
14324
14325
14326
14327
14328
14329
14330
14331
14332
14333
14334
14335
14336
14337
14338
14339
14340
14341
14342
14343
14344
14345
14346
14347
14348
14349
14350
14351
14352
14353
14354
14355
14356
14357
14358
14359
14360
14361
14362
14363
14364
14365
14366
14367
14368
14369
14370
14371
14372
14373
14374
14375
14376
14377
14378
14379
14380
14381
14382
14383
14384
14385
14386
14387
14388
14389
14390
14391
14392
14393
14394
14395
14396
14397
14398
14399
14400
14401
14402
14403
14404
14405
14406
14407
14408
14409
14410
14411
14412
14413
14414
14415
14416
14417
14418
14419
14420
14421
14422
14423
14424
14425
14426
14427
14428
14429
14430
14431
14432
14433
14434
14435
14436
14437
14438
14439
14440
14441
14442
14443
14444
14445
14446
14447
14448
14449
14450
14451
14452
14453
14454
14455
14456
14457
14458
14459
14460
14461
14462
14463
14464
14465
14466
14467
14468
14469
14470
14471
14472
14473
14474
14475
14476
14477
14478
14479
14480
14481
14482
14483
14484
14485
14486
14487
14488
14489
14490
14491
14492
14493
14494
14495
14496
14497
14498
14499
14500
14501
14502
14503
14504
14505
14506
14507
14508
14509
14510
14511
14512
14513
14514
14515
14516
14517
14518
14519
14520
14521
14522
14523
14524
14525
14526
14527
14528
14529
14530
14531
14532
14533
14534
14535
14536
14537
14538
14539
14540
14541
14542
14543
14544
14545
14546
14547
14548
14549
14550
14551
14552
14553
14554
14555
14556
14557
14558
14559
14560
14561
14562
14563
14564
14565
14566
14567
14568
14569
14570
14571
14572
14573
14574
14575
14576
14577
14578
14579
14580
14581
14582
14583
14584
14585
14586
14587
14588
14589
14590
14591
14592
14593
14594
14595
14596
14597
14598
14599
14600
14601
14602
14603
14604
14605
14606
14607
14608
14609
14610
14611
14612
14613
14614
14615
14616
14617
14618
14619
14620
14621
14622
14623
14624
14625
14626
14627
14628
14629
14630
14631
14632
14633
14634
14635
14636
14637
14638
14639
14640
14641
14642
14643
14644
14645
14646
14647
14648
14649
14650
14651
14652
14653
14654
14655
14656
14657
14658
14659
14660
14661
14662
14663
14664
14665
14666
14667
14668
14669
14670
14671
14672
14673
14674
14675
14676
14677
14678
14679
14680
14681
14682
14683
14684
14685
14686
14687
14688
14689
14690
14691
14692
14693
14694
14695
14696
14697
14698
14699
14700
14701
14702
14703
14704
14705
14706
14707
14708
14709
14710
14711
14712
14713
14714
14715
14716
14717
14718
14719
14720
14721
14722
14723
14724
14725
14726
14727
14728
14729
14730
14731
14732
14733
14734
14735
14736
14737
14738
14739
14740
14741
14742
14743
14744
14745
14746
14747
14748
14749
14750
14751
14752
14753
14754
14755
14756
14757
14758
14759
14760
14761
14762
14763
14764
14765
14766
14767
14768
14769
14770
14771
14772
14773
14774
14775
14776
14777
14778
14779
14780
14781
14782
14783
14784
14785
14786
14787
14788
14789
14790
14791
14792
14793
14794
14795
14796
14797
14798
14799
14800
14801
14802
14803
14804
14805
14806
14807
14808
14809
14810
14811
14812
14813
14814
14815
14816
14817
14818
14819
14820
14821
14822
14823
14824
14825
14826
14827
14828
14829
14830
14831
14832
14833
14834
14835
14836
14837
14838
14839
14840
14841
14842
14843
14844
14845
14846
14847
14848
14849
14850
14851
14852
14853
14854
14855
14856
14857
14858
14859
14860
14861
14862
14863
14864
14865
14866
14867
14868
14869
14870
14871
14872
14873
14874
14875
14876
14877
14878
14879
14880
14881
14882
14883
14884
14885
14886
14887
14888
14889
14890
14891
14892
14893
14894
14895
14896
14897
14898
14899
14900
14901
14902
14903
14904
14905
14906
14907
14908
14909
14910
14911
14912
14913
14914
14915
14916
14917
14918
14919
14920
14921
14922
14923
14924
14925
14926
14927
14928
14929
14930
14931
14932
14933
14934
14935
14936
14937
14938
14939
14940
14941
14942
14943
14944
14945
14946
14947
14948
14949
14950
14951
14952
14953
14954
14955
14956
14957
14958
14959
14960
14961
14962
14963
14964
14965
14966
14967
14968
14969
14970
14971
14972
14973
14974
14975
14976
14977
14978
14979
14980
14981
14982
14983
14984
14985
14986
14987
14988
14989
14990
14991
14992
14993
14994
14995
14996
14997
14998
14999
15000
15001
15002
15003
15004
15005
15006
15007
15008
15009
15010
15011
15012
15013
15014
15015
15016
15017
15018
15019
15020
15021
15022
15023
15024
15025
15026
15027
15028
15029
15030
15031
15032
15033
15034
15035
15036
15037
15038
15039
15040
15041
15042
15043
15044
15045
15046
15047
15048
15049
15050
15051
15052
15053
15054
15055
15056
15057
15058
15059
15060
15061
15062
15063
15064
15065
15066
15067
15068
15069
15070
15071
15072
15073
15074
15075
15076
15077
15078
15079
15080
15081
15082
15083
15084
15085
15086
15087
15088
15089
15090
15091
15092
15093
15094
15095
15096
15097
15098
15099
15100
15101
15102
15103
15104
15105
15106
15107
15108
15109
15110
15111
15112
15113
15114
15115
15116
15117
15118
15119
15120
15121
15122
15123
15124
15125
15126
15127
15128
15129
15130
15131
15132
15133
15134
15135
15136
15137
15138
15139
15140
15141
15142
15143
15144
15145
15146
15147
15148
15149
15150
15151
15152
15153
15154
15155
15156
15157
15158
15159
15160
15161
15162
15163
15164
15165
15166
15167
15168
15169
15170
15171
15172
15173
15174
15175
15176
15177
15178
15179
15180
15181
15182
15183
15184
15185
15186
15187
15188
15189
15190
15191
15192
15193
15194
15195
15196
15197
15198
15199
15200
15201
15202
15203
15204
15205
15206
15207
15208
15209
15210
15211
15212
15213
15214
15215
15216
15217
15218
15219
15220
15221
15222
15223
15224
15225
15226
15227
15228
15229
15230
15231
15232
15233
15234
15235
15236
15237
15238
15239
15240
15241
15242
15243
15244
15245
15246
15247
15248
15249
15250
15251
15252
15253
15254
15255
15256
15257
15258
15259
15260
15261
15262
15263
15264
15265
15266
15267
15268
15269
15270
15271
15272
15273
15274
15275
15276
15277
15278
15279
15280
15281
15282
15283
15284
15285
15286
15287
15288
15289
15290
15291
15292
15293
15294
15295
15296
15297
15298
15299
15300
15301
15302
15303
15304
15305
15306
15307
15308
15309
15310
15311
15312
15313
15314
15315
15316
15317
15318
15319
15320
15321
15322
15323
15324
15325
15326
15327
15328
15329
15330
15331
15332
15333
15334
15335
15336
15337
15338
15339
15340
15341
15342
15343
15344
15345
15346
15347
15348
15349
15350
15351
15352
15353
15354
15355
15356
15357
15358
15359
15360
15361
15362
15363
15364
15365
15366
15367
15368
15369
15370
15371
15372
15373
15374
15375
15376
15377
15378
15379
15380
15381
15382
15383
15384
15385
15386
15387
15388
15389
15390
15391
15392
15393
15394
15395
15396
15397
15398
15399
15400
15401
15402
15403
15404
15405
15406
15407
15408
15409
15410
15411
15412
15413
15414
15415
15416
15417
15418
15419
15420
15421
15422
15423
15424
15425
15426
15427
15428
15429
15430
15431
15432
15433
15434
15435
15436
15437
15438
15439
15440
15441
15442
15443
15444
15445
15446
15447
15448
15449
15450
15451
15452
15453
15454
15455
15456
15457
15458
15459
15460
15461
15462
15463
15464
15465
15466
15467
15468
15469
15470
15471
15472
15473
15474
15475
15476
15477
15478
15479
15480
15481
15482
15483
15484
15485
15486
15487
15488
15489
15490
15491
15492
15493
15494
15495
15496
15497
15498
15499
15500
15501
15502
15503
15504
15505
15506
15507
15508
15509
15510
15511
15512
15513
15514
15515
15516
15517
15518
15519
15520
15521
15522
15523
15524
15525
15526
15527
15528
15529
15530
15531
15532
15533
15534
15535
15536
15537
15538
15539
15540
15541
15542
15543
15544
15545
15546
15547
15548
15549
15550
15551
15552
15553
15554
15555
15556
15557
15558
15559
15560
15561
15562
15563
15564
15565
15566
15567
15568
15569
15570
15571
15572
15573
15574
15575
15576
15577
15578
15579
15580
15581
15582
15583
15584
15585
15586
15587
15588
15589
15590
15591
15592
15593
15594
15595
15596
15597
15598
15599
15600
15601
15602
15603
15604
15605
15606
15607
15608
15609
15610
15611
15612
15613
15614
15615
15616
15617
15618
15619
15620
15621
15622
15623
15624
15625
15626
15627
15628
15629
15630
15631
15632
15633
15634
15635
15636
15637
15638
15639
15640
15641
15642
15643
15644
15645
15646
15647
15648
15649
15650
15651
15652
15653
15654
15655
15656
15657
15658
15659
15660
15661
15662
15663
15664
15665
15666
15667
15668
15669
15670
15671
15672
15673
15674
15675
15676
15677
15678
15679
15680
15681
15682
15683
15684
15685
15686
15687
15688
15689
15690
15691
15692
15693
15694
15695
15696
15697
15698
15699
15700
15701
15702
15703
15704
15705
15706
15707
15708
15709
15710
15711
15712
15713
15714
15715
15716
15717
15718
15719
15720
15721
15722
15723
15724
15725
15726
15727
15728
15729
15730
15731
15732
15733
15734
15735
15736
15737
15738
15739
15740
15741
15742
15743
15744
15745
15746
15747
15748
15749
15750
15751
15752
15753
15754
15755
15756
15757
15758
15759
15760
15761
15762
15763
15764
15765
15766
15767
15768
15769
15770
15771
15772
15773
15774
15775
15776
15777
15778
15779
15780
15781
15782
15783
15784
15785
15786
15787
15788
15789
15790
15791
15792
15793
15794
15795
15796
15797
15798
15799
15800
15801
15802
15803
15804
15805
15806
15807
15808
15809
15810
15811
15812
15813
15814
15815
15816
15817
15818
15819
15820
15821
15822
15823
15824
15825
15826
15827
15828
15829
15830
15831
15832
15833
15834
15835
15836
15837
15838
15839
15840
15841
15842
15843
15844
15845
15846
15847
15848
15849
15850
15851
15852
15853
15854
15855
15856
15857
15858
15859
15860
15861
15862
15863
15864
15865
15866
15867
15868
15869
15870
15871
15872
15873
15874
15875
15876
15877
15878
15879
15880
15881
15882
15883
15884
15885
15886
15887
15888
15889
15890
15891
15892
15893
15894
15895
15896
15897
15898
15899
15900
15901
15902
15903
15904
15905
15906
15907
15908
15909
15910
15911
15912
15913
15914
15915
15916
15917
15918
15919
15920
15921
15922
15923
15924
15925
15926
15927
15928
15929
15930
15931
15932
15933
15934
15935
15936
15937
15938
15939
15940
15941
15942
15943
15944
15945
15946
15947
15948
15949
15950
15951
15952
15953
15954
15955
15956
15957
15958
15959
15960
15961
15962
15963
15964
15965
15966
15967
15968
15969
15970
15971
15972
15973
15974
15975
15976
15977
15978
15979
15980
15981
15982
15983
15984
15985
15986
15987
15988
15989
15990
15991
15992
15993
15994
15995
15996
15997
15998
15999
16000
16001
16002
16003
16004
16005
16006
16007
16008
16009
16010
16011
16012
16013
16014
16015
16016
16017
16018
16019
16020
16021
16022
16023
16024
16025
16026
16027
16028
16029
16030
16031
16032
16033
16034
16035
16036
16037
16038
16039
16040
16041
16042
16043
16044
16045
16046
16047
16048
16049
16050
16051
16052
16053
16054
16055
16056
16057
16058
16059
16060
16061
16062
16063
16064
16065
16066
16067
16068
16069
16070
16071
16072
16073
16074
16075
16076
16077
16078
16079
16080
16081
16082
16083
16084
16085
16086
16087
16088
16089
16090
16091
16092
16093
16094
16095
16096
16097
16098
16099
16100
16101
16102
16103
16104
16105
16106
16107
16108
16109
16110
16111
16112
16113
16114
16115
16116
16117
16118
16119
16120
16121
16122
16123
16124
16125
16126
16127
16128
16129
16130
16131
16132
16133
16134
16135
16136
16137
16138
16139
16140
16141
16142
16143
16144
16145
16146
16147
16148
16149
16150
16151
16152
16153
16154
16155
16156
16157
16158
16159
16160
16161
16162
16163
16164
16165
16166
16167
16168
16169
16170
16171
16172
16173
16174
16175
16176
16177
16178
16179
16180
16181
16182
16183
16184
16185
16186
16187
16188
16189
16190
16191
16192
16193
16194
16195
16196
16197
16198
16199
16200
16201
16202
16203
16204
16205
16206
16207
16208
16209
16210
16211
16212
16213
16214
16215
16216
16217
16218
16219
16220
16221
16222
16223
16224
16225
16226
16227
16228
16229
16230
16231
16232
16233
16234
16235
16236
16237
16238
16239
16240
16241
16242
16243
16244
16245
16246
16247
16248
16249
16250
16251
16252
16253
16254
16255
16256
16257
16258
16259
16260
16261
16262
16263
16264
16265
16266
16267
16268
16269
16270
16271
16272
16273
16274
16275
16276
16277
16278
16279
16280
16281
16282
16283
16284
16285
16286
16287
16288
16289
16290
16291
16292
16293
16294
16295
16296
16297
16298
16299
16300
16301
16302
16303
16304
16305
16306
16307
16308
16309
16310
16311
16312
16313
16314
16315
16316
16317
16318
16319
16320
16321
16322
16323
16324
16325
16326
16327
16328
16329
16330
16331
16332
16333
16334
16335
16336
16337
16338
16339
16340
16341
16342
16343
16344
16345
16346
16347
16348
16349
16350
16351
16352
16353
16354
16355
16356
16357
16358
16359
16360
16361
16362
16363
16364
16365
16366
16367
16368
16369
16370
16371
16372
16373
16374
16375
16376
16377
16378
16379
16380
16381
16382
16383
16384
16385
16386
16387
16388
16389
16390
16391
16392
16393
16394
16395
16396
16397
16398
16399
16400
16401
16402
16403
16404
16405
16406
16407
16408
16409
16410
16411
16412
16413
16414
16415
16416
16417
16418
16419
16420
16421
16422
16423
16424
16425
16426
16427
16428
16429
16430
16431
16432
16433
16434
16435
16436
16437
16438
16439
16440
16441
16442
16443
16444
16445
16446
16447
16448
16449
16450
16451
16452
16453
16454
16455
16456
16457
16458
16459
16460
16461
16462
16463
16464
16465
16466
16467
16468
16469
16470
16471
16472
16473
16474
16475
16476
16477
16478
16479
16480
16481
16482
16483
16484
16485
16486
16487
16488
16489
16490
16491
16492
16493
16494
16495
16496
16497
16498
16499
16500
16501
16502
16503
16504
16505
16506
16507
16508
16509
16510
16511
16512
16513
16514
16515
16516
16517
16518
16519
16520
16521
16522
16523
16524
16525
16526
16527
16528
16529
16530
16531
16532
16533
16534
16535
16536
16537
16538
16539
16540
16541
16542
16543
16544
16545
16546
16547
16548
16549
16550
16551
16552
16553
16554
16555
16556
16557
16558
16559
16560
16561
16562
16563
16564
16565
16566
16567
16568
16569
16570
16571
16572
16573
16574
16575
16576
16577
16578
16579
16580
16581
16582
16583
16584
16585
16586
16587
16588
16589
16590
16591
16592
16593
16594
16595
16596
16597
16598
16599
16600
16601
16602
16603
16604
16605
16606
16607
16608
16609
16610
16611
16612
16613
16614
16615
16616
16617
16618
16619
16620
16621
16622
16623
16624
16625
16626
16627
16628
16629
16630
16631
16632
16633
16634
16635
16636
16637
16638
16639
16640
16641
16642
16643
16644
16645
16646
16647
16648
16649
16650
16651
16652
16653
16654
16655
16656
16657
16658
16659
16660
16661
16662
16663
16664
16665
16666
16667
16668
16669
16670
16671
16672
16673
16674
16675
16676
16677
16678
16679
16680
16681
16682
16683
16684
16685
16686
16687
16688
16689
16690
16691
16692
16693
16694
16695
16696
16697
16698
16699
16700
16701
16702
16703
16704
16705
16706
16707
16708
16709
16710
16711
16712
16713
16714
16715
16716
16717
16718
16719
16720
16721
16722
16723
16724
16725
16726
16727
16728
16729
16730
16731
16732
16733
16734
16735
16736
16737
16738
16739
16740
16741
16742
16743
16744
16745
16746
16747
16748
16749
16750
16751
16752
16753
16754
16755
16756
16757
16758
16759
16760
16761
16762
16763
16764
16765
16766
16767
16768
16769
16770
16771
16772
16773
16774
16775
16776
16777
16778
16779
16780
16781
16782
16783
16784
16785
16786
16787
16788
16789
16790
16791
16792
16793
16794
16795
16796
16797
16798
16799
16800
16801
16802
16803
16804
16805
16806
16807
16808
16809
16810
16811
16812
16813
16814
16815
16816
16817
16818
16819
16820
16821
16822
16823
16824
16825
16826
16827
16828
16829
16830
16831
16832
16833
16834
16835
16836
16837
16838
16839
16840
16841
16842
16843
16844
16845
16846
16847
16848
16849
16850
16851
16852
16853
16854
16855
16856
16857
16858
16859
16860
16861
16862
16863
16864
16865
16866
16867
16868
16869
16870
16871
16872
16873
16874
16875
16876
16877
16878
16879
16880
16881
16882
16883
16884
16885
16886
16887
16888
16889
16890
16891
16892
16893
16894
16895
16896
16897
16898
16899
16900
16901
16902
16903
16904
16905
16906
16907
16908
16909
16910
16911
16912
16913
16914
16915
16916
16917
16918
16919
16920
16921
16922
16923
16924
16925
16926
16927
16928
16929
16930
16931
16932
16933
16934
16935
16936
16937
16938
16939
16940
16941
16942
16943
16944
16945
16946
16947
16948
16949
16950
16951
16952
16953
16954
16955
16956
16957
16958
16959
16960
16961
16962
16963
16964
16965
16966
16967
16968
16969
16970
16971
16972
16973
16974
16975
16976
16977
16978
16979
16980
16981
16982
16983
16984
16985
16986
16987
16988
16989
16990
16991
16992
16993
16994
16995
16996
16997
16998
16999
17000
17001
17002
17003
17004
17005
17006
17007
17008
17009
17010
17011
17012
17013
17014
17015
17016
17017
17018
17019
17020
17021
17022
17023
17024
17025
17026
17027
17028
17029
17030
17031
17032
17033
17034
17035
17036
17037
17038
17039
17040
17041
17042
17043
17044
17045
17046
17047
17048
17049
17050
17051
17052
17053
17054
17055
17056
17057
17058
17059
17060
17061
17062
17063
17064
17065
17066
17067
17068
17069
17070
17071
17072
17073
17074
17075
17076
17077
17078
17079
17080
17081
17082
17083
17084
17085
17086
17087
17088
17089
17090
17091
17092
17093
17094
17095
17096
17097
17098
17099
17100
17101
17102
17103
17104
17105
17106
17107
17108
17109
17110
17111
17112
17113
17114
17115
17116
17117
17118
17119
17120
17121
17122
17123
17124
17125
17126
17127
17128
17129
17130
17131
17132
17133
17134
17135
17136
17137
17138
17139
17140
17141
17142
17143
17144
17145
17146
17147
17148
17149
17150
17151
17152
17153
17154
17155
17156
17157
17158
17159
17160
17161
17162
17163
17164
17165
17166
17167
17168
17169
17170
17171
17172
17173
17174
17175
17176
17177
17178
17179
17180
17181
17182
17183
17184
17185
17186
17187
17188
17189
17190
17191
17192
17193
17194
17195
17196
17197
17198
17199
17200
17201
17202
17203
17204
17205
17206
17207
17208
17209
17210
17211
17212
17213
17214
17215
17216
17217
17218
17219
17220
17221
17222
17223
17224
17225
17226
17227
17228
17229
17230
17231
17232
17233
17234
17235
17236
17237
17238
17239
17240
17241
17242
17243
17244
17245
17246
17247
17248
17249
17250
17251
17252
17253
17254
17255
17256
17257
17258
17259
17260
17261
17262
17263
17264
17265
17266
17267
17268
17269
17270
17271
17272
17273
17274
17275
17276
17277
17278
17279
17280
17281
17282
17283
17284
17285
17286
17287
17288
17289
17290
17291
17292
17293
17294
17295
17296
17297
17298
17299
17300
17301
17302
17303
17304
17305
17306
17307
17308
17309
17310
17311
17312
17313
17314
17315
17316
17317
17318
17319
17320
17321
17322
17323
17324
17325
17326
17327
17328
17329
17330
17331
17332
17333
17334
17335
17336
17337
17338
17339
17340
17341
17342
17343
17344
17345
17346
17347
17348
17349
17350
17351
17352
17353
17354
17355
17356
17357
17358
17359
17360
17361
17362
17363
17364
17365
17366
17367
17368
17369
17370
17371
17372
17373
17374
17375
17376
17377
17378
17379
17380
17381
17382
17383
17384
17385
17386
17387
17388
17389
17390
17391
17392
17393
17394
17395
17396
17397
17398
17399
17400
17401
17402
17403
17404
17405
17406
17407
17408
17409
17410
17411
17412
17413
17414
17415
17416
17417
17418
17419
17420
17421
17422
17423
17424
17425
17426
17427
17428
17429
17430
17431
17432
17433
17434
17435
17436
17437
17438
17439
17440
17441
17442
17443
17444
17445
17446
17447
17448
17449
17450
17451
17452
17453
17454
17455
17456
17457
17458
17459
17460
17461
17462
17463
17464
17465
17466
17467
17468
17469
17470
17471
17472
17473
17474
17475
17476
17477
17478
17479
17480
17481
17482
17483
17484
17485
17486
17487
17488
17489
17490
17491
17492
17493
17494
17495
17496
17497
17498
17499
17500
17501
17502
17503
17504
17505
17506
17507
17508
17509
17510
17511
17512
17513
17514
17515
17516
17517
17518
17519
17520
17521
17522
17523
17524
17525
17526
17527
17528
17529
17530
17531
17532
17533
17534
17535
17536
17537
17538
17539
17540
17541
17542
17543
17544
17545
17546
17547
17548
17549
17550
17551
17552
17553
17554
17555
17556
17557
17558
17559
17560
17561
17562
17563
17564
17565
17566
17567
17568
17569
17570
17571
17572
17573
17574
17575
17576
17577
17578
17579
17580
17581
17582
17583
17584
17585
17586
17587
17588
17589
17590
17591
17592
17593
17594
17595
17596
17597
17598
17599
17600
17601
17602
17603
17604
17605
17606
17607
17608
17609
17610
17611
17612
17613
17614
17615
17616
17617
17618
17619
17620
17621
17622
17623
17624
17625
17626
17627
17628
17629
17630
17631
17632
17633
17634
17635
17636
17637
17638
17639
17640
17641
17642
17643
17644
17645
17646
17647
17648
17649
17650
17651
17652
17653
17654
17655
17656
17657
17658
17659
17660
17661
17662
17663
17664
17665
17666
17667
17668
17669
17670
17671
17672
17673
17674
17675
17676
17677
17678
17679
17680
17681
17682
17683
17684
17685
17686
17687
17688
17689
17690
17691
17692
17693
17694
17695
17696
17697
17698
17699
17700
17701
17702
17703
17704
17705
17706
17707
17708
17709
17710
17711
17712
17713
17714
17715
17716
17717
17718
17719
17720
17721
17722
17723
17724
17725
17726
17727
17728
17729
17730
17731
17732
17733
17734
17735
17736
17737
17738
17739
17740
17741
17742
17743
17744
17745
17746
17747
17748
17749
17750
17751
17752
17753
17754
17755
17756
17757
17758
17759
17760
17761
17762
17763
17764
17765
17766
17767
17768
17769
17770
17771
17772
17773
17774
17775
17776
17777
17778
17779
17780
17781
17782
17783
17784
17785
17786
17787
17788
17789
17790
17791
17792
17793
17794
17795
17796
17797
17798
17799
17800
17801
17802
17803
17804
17805
17806
17807
17808
17809
17810
17811
17812
17813
17814
17815
17816
17817
17818
17819
17820
17821
17822
17823
17824
17825
17826
17827
17828
17829
17830
17831
17832
17833
17834
17835
17836
17837
17838
17839
17840
17841
17842
17843
17844
17845
17846
17847
17848
17849
17850
17851
17852
17853
17854
17855
17856
17857
17858
17859
17860
17861
17862
17863
17864
17865
17866
17867
17868
17869
17870
17871
17872
17873
17874
17875
17876
17877
17878
17879
17880
17881
17882
17883
17884
17885
17886
17887
17888
17889
17890
17891
17892
17893
17894
17895
17896
17897
17898
17899
17900
17901
17902
17903
17904
17905
17906
17907
17908
17909
17910
17911
17912
17913
17914
17915
17916
17917
17918
17919
17920
17921
17922
17923
17924
17925
17926
17927
17928
17929
17930
17931
17932
17933
17934
17935
17936
17937
17938
17939
17940
17941
17942
17943
17944
17945
17946
17947
17948
17949
17950
17951
17952
17953
17954
17955
17956
17957
17958
17959
17960
17961
17962
17963
17964
17965
17966
17967
17968
17969
17970
17971
17972
17973
17974
17975
17976
17977
17978
17979
17980
17981
17982
17983
17984
17985
17986
17987
17988
17989
17990
17991
17992
17993
17994
17995
17996
17997
17998
17999
18000
18001
18002
18003
18004
18005
18006
18007
18008
18009
18010
18011
18012
18013
18014
18015
18016
18017
18018
18019
18020
18021
18022
18023
18024
18025
18026
18027
18028
18029
18030
18031
18032
18033
18034
18035
18036
18037
18038
18039
18040
18041
18042
18043
18044
18045
18046
18047
18048
18049
18050
18051
18052
18053
18054
18055
18056
18057
18058
18059
18060
18061
18062
18063
18064
18065
18066
18067
18068
18069
18070
18071
18072
18073
18074
18075
18076
18077
18078
18079
18080
18081
18082
18083
18084
18085
18086
18087
18088
18089
18090
18091
18092
18093
18094
18095
18096
18097
18098
18099
18100
18101
18102
18103
18104
18105
18106
18107
18108
18109
18110
18111
18112
18113
18114
18115
18116
18117
18118
18119
18120
18121
18122
18123
18124
18125
18126
18127
18128
18129
18130
18131
18132
18133
18134
18135
18136
18137
18138
18139
18140
18141
18142
18143
18144
18145
18146
18147
18148
18149
18150
18151
18152
18153
18154
18155
18156
18157
18158
18159
18160
18161
18162
18163
18164
18165
18166
18167
18168
18169
18170
18171
18172
18173
18174
18175
18176
18177
18178
18179
18180
18181
18182
18183
18184
18185
18186
18187
18188
18189
18190
18191
18192
18193
18194
18195
18196
18197
18198
18199
18200
18201
18202
18203
18204
18205
18206
18207
18208
18209
18210
18211
18212
18213
18214
18215
18216
18217
18218
18219
18220
18221
18222
18223
18224
18225
18226
18227
18228
18229
18230
18231
18232
18233
18234
18235
18236
18237
18238
18239
18240
18241
18242
18243
18244
18245
18246
18247
18248
18249
18250
18251
18252
18253
18254
18255
18256
18257
18258
18259
18260
18261
18262
18263
18264
18265
18266
18267
18268
18269
18270
18271
18272
18273
18274
18275
18276
18277
18278
18279
18280
18281
18282
18283
18284
18285
18286
18287
18288
18289
18290
18291
18292
18293
18294
18295
18296
18297
18298
18299
18300
18301
18302
18303
18304
18305
18306
18307
18308
18309
18310
18311
18312
18313
18314
18315
18316
18317
18318
18319
18320
18321
18322
18323
18324
18325
18326
18327
18328
18329
18330
18331
18332
18333
18334
18335
18336
18337
18338
18339
18340
18341
18342
18343
18344
18345
18346
18347
18348
18349
18350
18351
18352
18353
18354
18355
18356
18357
18358
18359
18360
18361
18362
18363
18364
18365
18366
18367
18368
18369
18370
18371
18372
18373
18374
18375
18376
18377
18378
18379
18380
18381
18382
18383
18384
18385
18386
18387
18388
18389
18390
18391
18392
18393
18394
18395
18396
18397
18398
18399
18400
18401
18402
18403
18404
18405
18406
18407
18408
18409
18410
18411
18412
18413
18414
18415
18416
18417
18418
18419
18420
18421
18422
18423
18424
18425
18426
18427
18428
18429
18430
18431
18432
18433
18434
18435
18436
18437
18438
18439
18440
18441
18442
18443
18444
18445
18446
18447
18448
18449
18450
18451
18452
18453
18454
18455
18456
18457
18458
18459
18460
18461
18462
18463
18464
18465
18466
18467
18468
18469
18470
18471
18472
18473
18474
18475
18476
18477
18478
18479
18480
18481
18482
18483
18484
18485
18486
18487
18488
18489
18490
18491
18492
18493
18494
18495
18496
18497
18498
18499
18500
18501
18502
18503
18504
18505
18506
18507
18508
18509
18510
18511
18512
18513
18514
18515
18516
18517
18518
18519
18520
18521
18522
18523
18524
18525
18526
18527
18528
18529
18530
18531
18532
18533
18534
18535
18536
18537
18538
18539
18540
18541
18542
18543
18544
18545
18546
18547
18548
18549
18550
18551
18552
18553
18554
18555
18556
18557
18558
18559
18560
18561
18562
18563
18564
18565
18566
18567
18568
18569
18570
18571
18572
18573
18574
18575
18576
18577
18578
18579
18580
18581
18582
18583
18584
18585
18586
18587
18588
18589
18590
18591
18592
18593
18594
18595
18596
18597
18598
18599
18600
18601
18602
18603
18604
18605
18606
18607
18608
18609
18610
18611
18612
18613
18614
18615
18616
18617
18618
18619
18620
18621
18622
18623
18624
18625
18626
18627
18628
18629
18630
18631
18632
18633
18634
18635
18636
18637
18638
18639
18640
18641
18642
18643
18644
18645
18646
18647
18648
18649
18650
18651
18652
18653
18654
18655
18656
18657
18658
18659
18660
18661
18662
18663
18664
18665
18666
18667
18668
18669
18670
18671
18672
18673
18674
18675
18676
18677
18678
18679
18680
18681
18682
18683
18684
18685
18686
18687
18688
18689
18690
18691
18692
18693
18694
18695
18696
18697
18698
18699
18700
18701
18702
18703
18704
18705
18706
18707
18708
18709
18710
18711
18712
18713
18714
18715
18716
18717
18718
18719
18720
18721
18722
18723
18724
18725
18726
18727
18728
18729
18730
18731
18732
18733
18734
18735
18736
18737
18738
18739
18740
18741
18742
18743
18744
18745
18746
18747
18748
18749
18750
18751
18752
18753
18754
18755
18756
18757
18758
18759
18760
18761
18762
18763
18764
18765
18766
18767
18768
18769
18770
18771
18772
18773
18774
18775
18776
18777
18778
18779
18780
18781
18782
18783
18784
18785
18786
18787
18788
18789
18790
18791
18792
18793
18794
18795
18796
18797
18798
18799
18800
18801
18802
18803
18804
18805
18806
18807
18808
18809
18810
18811
18812
18813
18814
18815
18816
18817
18818
18819
18820
18821
18822
18823
18824
18825
18826
18827
18828
18829
18830
18831
18832
18833
18834
18835
18836
18837
18838
18839
18840
18841
18842
18843
18844
18845
18846
18847
18848
18849
18850
18851
18852
18853
18854
18855
18856
18857
18858
18859
18860
18861
18862
18863
18864
18865
18866
18867
18868
18869
18870
18871
18872
18873
18874
18875
18876
18877
18878
18879
18880
18881
18882
18883
18884
18885
18886
18887
18888
18889
18890
18891
18892
18893
18894
18895
18896
18897
18898
18899
18900
18901
18902
18903
18904
18905
18906
18907
18908
18909
18910
18911
18912
18913
18914
18915
18916
18917
18918
18919
18920
18921
18922
18923
18924
18925
18926
18927
18928
18929
18930
18931
18932
18933
18934
18935
18936
18937
18938
18939
18940
18941
18942
18943
18944
18945
18946
18947
18948
18949
18950
18951
18952
18953
18954
18955
18956
18957
18958
18959
18960
18961
18962
18963
18964
18965
18966
18967
18968
18969
18970
18971
18972
18973
18974
18975
18976
18977
18978
18979
18980
18981
18982
18983
18984
18985
18986
18987
18988
18989
18990
18991
18992
18993
18994
18995
18996
18997
18998
18999
19000
19001
19002
19003
19004
19005
19006
19007
19008
19009
19010
19011
19012
19013
19014
19015
19016
19017
19018
19019
19020
19021
19022
19023
19024
19025
19026
19027
19028
19029
19030
19031
19032
19033
19034
19035
19036
19037
19038
19039
19040
19041
19042
19043
19044
19045
19046
19047
19048
19049
19050
19051
19052
19053
19054
19055
19056
19057
19058
19059
19060
19061
19062
19063
19064
19065
19066
19067
19068
19069
19070
19071
19072
19073
19074
19075
19076
19077
19078
19079
19080
19081
19082
19083
19084
19085
19086
19087
19088
19089
19090
19091
19092
19093
19094
19095
19096
19097
19098
19099
19100
19101
19102
19103
19104
19105
19106
19107
19108
19109
19110
19111
19112
19113
19114
19115
19116
19117
19118
19119
19120
19121
19122
19123
19124
19125
19126
19127
19128
19129
19130
19131
19132
19133
19134
19135
19136
19137
19138
19139
19140
19141
19142
19143
19144
19145
19146
19147
19148
19149
19150
19151
19152
19153
19154
19155
19156
19157
19158
19159
19160
19161
19162
19163
19164
19165
19166
19167
19168
19169
19170
19171
19172
19173
19174
19175
19176
19177
19178
19179
19180
19181
19182
19183
19184
19185
19186
19187
19188
19189
19190
19191
19192
19193
19194
19195
19196
19197
19198
19199
19200
19201
19202
19203
19204
19205
19206
19207
19208
19209
19210
19211
19212
19213
19214
19215
19216
19217
19218
19219
19220
19221
19222
19223
19224
19225
19226
19227
19228
19229
19230
19231
19232
19233
19234
19235
19236
19237
19238
19239
19240
19241
19242
19243
19244
19245
19246
19247
19248
19249
19250
19251
19252
19253
19254
19255
19256
19257
19258
19259
19260
19261
19262
19263
19264
19265
19266
19267
19268
19269
19270
19271
19272
19273
19274
19275
19276
19277
19278
19279
19280
19281
19282
19283
19284
19285
19286
19287
19288
19289
19290
19291
19292
19293
19294
19295
19296
19297
19298
19299
19300
19301
19302
19303
19304
19305
19306
19307
19308
19309
19310
19311
19312
19313
19314
19315
19316
19317
19318
19319
19320
19321
19322
19323
19324
19325
19326
19327
19328
19329
19330
19331
19332
19333
19334
19335
19336
19337
19338
19339
19340
19341
19342
19343
19344
19345
19346
19347
19348
19349
19350
19351
19352
19353
19354
19355
19356
19357
19358
19359
19360
19361
19362
19363
19364
19365
19366
19367
19368
19369
19370
19371
19372
19373
19374
19375
19376
19377
19378
19379
19380
19381
19382
19383
19384
19385
19386
19387
19388
19389
19390
19391
19392
19393
19394
19395
19396
19397
19398
19399
19400
19401
19402
19403
19404
19405
19406
19407
19408
19409
19410
19411
19412
19413
19414
19415
19416
19417
19418
19419
19420
19421
19422
19423
19424
19425
19426
19427
19428
19429
19430
19431
19432
19433
19434
19435
19436
19437
19438
19439
19440
19441
19442
19443
19444
19445
19446
19447
19448
19449
19450
19451
19452
19453
19454
19455
19456
19457
19458
19459
19460
19461
19462
19463
19464
19465
19466
19467
19468
19469
19470
19471
19472
19473
19474
19475
19476
19477
19478
19479
19480
19481
19482
19483
19484
19485
19486
19487
19488
19489
19490
19491
19492
19493
19494
19495
19496
19497
19498
19499
19500
19501
19502
19503
19504
19505
19506
19507
19508
19509
19510
19511
19512
19513
19514
19515
19516
19517
19518
19519
19520
19521
19522
19523
19524
19525
19526
19527
19528
19529
19530
19531
19532
19533
19534
19535
19536
19537
19538
19539
19540
19541
19542
19543
19544
19545
19546
19547
19548
19549
19550
19551
19552
19553
19554
19555
19556
19557
19558
19559
19560
19561
19562
19563
19564
19565
19566
19567
19568
19569
19570
19571
19572
19573
19574
19575
19576
19577
19578
19579
19580
19581
19582
19583
19584
19585
19586
19587
19588
19589
19590
19591
19592
19593
19594
19595
19596
19597
19598
19599
19600
19601
19602
19603
19604
19605
19606
19607
19608
19609
19610
19611
19612
19613
19614
19615
19616
19617
19618
19619
19620
19621
19622
19623
19624
19625
19626
19627
19628
19629
19630
19631
19632
19633
19634
19635
19636
19637
19638
19639
19640
19641
19642
19643
19644
19645
19646
19647
19648
19649
19650
19651
19652
19653
19654
19655
19656
19657
19658
19659
19660
19661
19662
19663
19664
19665
19666
19667
19668
19669
19670
19671
19672
19673
19674
19675
19676
19677
19678
19679
19680
19681
19682
19683
19684
19685
19686
19687
19688
19689
19690
19691
19692
19693
19694
19695
19696
19697
19698
19699
19700
19701
19702
19703
19704
19705
19706
19707
19708
19709
19710
19711
19712
19713
19714
19715
19716
19717
19718
19719
19720
19721
19722
19723
19724
19725
19726
19727
19728
19729
19730
19731
19732
19733
19734
19735
19736
19737
19738
19739
19740
19741
19742
19743
19744
19745
19746
19747
19748
19749
19750
19751
19752
19753
19754
19755
19756
19757
19758
19759
19760
19761
19762
19763
19764
19765
19766
19767
19768
19769
19770
19771
19772
19773
19774
19775
19776
19777
19778
19779
19780
19781
19782
19783
19784
19785
19786
19787
19788
19789
19790
19791
19792
19793
19794
19795
19796
19797
19798
19799
19800
19801
19802
19803
19804
19805
19806
19807
19808
19809
19810
19811
19812
19813
19814
19815
19816
19817
19818
19819
19820
19821
19822
19823
19824
19825
19826
19827
19828
19829
19830
19831
19832
19833
19834
19835
19836
19837
19838
19839
19840
19841
19842
19843
19844
19845
19846
19847
19848
19849
19850
19851
19852
19853
19854
19855
19856
19857
19858
19859
19860
19861
19862
19863
19864
19865
19866
19867
19868
19869
19870
19871
19872
19873
19874
19875
19876
19877
19878
19879
19880
19881
19882
19883
19884
19885
19886
19887
19888
19889
19890
19891
19892
19893
19894
19895
19896
19897
19898
19899
19900
19901
19902
19903
19904
19905
19906
19907
19908
19909
19910
19911
19912
19913
19914
19915
19916
19917
19918
19919
19920
19921
19922
19923
19924
19925
19926
19927
19928
19929
19930
19931
19932
19933
19934
19935
19936
19937
19938
19939
19940
19941
19942
19943
19944
19945
19946
19947
19948
19949
19950
19951
19952
19953
19954
19955
19956
19957
19958
19959
19960
19961
19962
19963
19964
19965
19966
19967
19968
19969
19970
19971
19972
19973
19974
19975
19976
19977
19978
19979
19980
19981
19982
19983
19984
19985
19986
19987
19988
19989
19990
19991
19992
19993
19994
19995
19996
19997
19998
19999
20000
20001
20002
20003
20004
20005
20006
20007
20008
20009
20010
20011
20012
20013
20014
20015
20016
20017
20018
20019
20020
20021
20022
20023
20024
20025
20026
20027
20028
20029
20030
20031
20032
20033
20034
20035
20036
20037
20038
20039
20040
20041
20042
20043
20044
20045
20046
20047
20048
20049
20050
20051
20052
20053
20054
20055
20056
20057
20058
20059
20060
20061
20062
20063
20064
20065
20066
20067
20068
20069
20070
20071
20072
20073
20074
20075
20076
20077
20078
20079
20080
20081
20082
20083
20084
20085
20086
20087
20088
20089
20090
20091
20092
20093
20094
20095
20096
20097
20098
20099
20100
20101
20102
20103
20104
20105
20106
20107
20108
20109
20110
20111
20112
20113
20114
20115
20116
20117
20118
20119
20120
20121
20122
20123
20124
20125
20126
20127
20128
20129
20130
20131
20132
20133
20134
20135
20136
20137
20138
20139
20140
20141
20142
20143
20144
20145
20146
20147
20148
20149
20150
20151
20152
20153
20154
20155
20156
20157
20158
20159
20160
20161
20162
20163
20164
20165
20166
20167
20168
20169
20170
20171
20172
20173
20174
20175
20176
20177
20178
20179
20180
20181
20182
20183
20184
20185
20186
20187
20188
20189
20190
20191
20192
20193
20194
20195
20196
20197
20198
20199
20200
20201
20202
20203
20204
20205
20206
20207
20208
20209
20210
20211
20212
20213
20214
20215
20216
20217
20218
20219
20220
20221
20222
20223
20224
20225
20226
20227
20228
20229
20230
20231
20232
20233
20234
20235
20236
20237
20238
20239
20240
20241
20242
20243
20244
20245
20246
20247
20248
20249
20250
20251
20252
20253
20254
20255
20256
20257
20258
20259
20260
20261
20262
20263
20264
20265
20266
20267
20268
20269
20270
20271
20272
20273
20274
20275
20276
20277
20278
20279
20280
20281
20282
20283
20284
20285
20286
20287
20288
20289
20290
20291
20292
20293
20294
20295
20296
20297
20298
20299
20300
20301
20302
20303
20304
20305
20306
20307
20308
20309
20310
20311
20312
20313
20314
20315
20316
20317
20318
20319
20320
20321
20322
20323
20324
20325
20326
20327
20328
20329
20330
20331
20332
20333
20334
20335
20336
20337
20338
20339
20340
20341
20342
20343
20344
20345
20346
20347
20348
20349
20350
20351
20352
20353
20354
20355
20356
20357
20358
20359
20360
20361
20362
20363
20364
20365
20366
20367
20368
20369
20370
20371
20372
20373
20374
20375
20376
20377
20378
20379
20380
20381
20382
20383
20384
20385
20386
20387
20388
20389
20390
20391
20392
20393
20394
20395
20396
20397
20398
20399
20400
20401
20402
20403
20404
20405
20406
20407
20408
20409
20410
20411
20412
20413
20414
20415
20416
20417
20418
20419
20420
20421
20422
20423
20424
20425
20426
20427
20428
20429
20430
20431
20432
20433
20434
20435
20436
20437
20438
20439
20440
20441
20442
20443
20444
20445
20446
20447
20448
20449
20450
20451
20452
20453
20454
20455
20456
20457
20458
20459
20460
20461
20462
20463
20464
20465
20466
20467
20468
20469
20470
20471
20472
20473
20474
20475
20476
20477
20478
20479
20480
20481
20482
20483
20484
20485
20486
20487
20488
20489
20490
20491
20492
20493
20494
20495
20496
20497
20498
20499
20500
20501
20502
20503
20504
20505
20506
20507
20508
20509
20510
20511
20512
20513
20514
20515
20516
20517
20518
20519
20520
20521
20522
20523
20524
20525
20526
20527
20528
20529
20530
20531
20532
20533
20534
20535
20536
20537
20538
20539
20540
20541
20542
20543
20544
20545
20546
20547
20548
20549
20550
20551
20552
20553
20554
20555
20556
20557
20558
20559
20560
20561
20562
20563
20564
20565
20566
20567
20568
20569
20570
20571
20572
20573
20574
20575
20576
20577
20578
20579
20580
20581
20582
20583
20584
20585
20586
20587
20588
20589
20590
20591
20592
20593
20594
20595
20596
20597
20598
20599
20600
20601
20602
20603
20604
20605
20606
20607
20608
20609
20610
20611
20612
20613
20614
20615
20616
20617
20618
20619
20620
20621
20622
20623
20624
20625
20626
20627
20628
20629
20630
20631
20632
20633
20634
20635
20636
20637
20638
20639
20640
20641
20642
20643
20644
20645
20646
20647
20648
20649
20650
20651
20652
20653
20654
20655
20656
20657
20658
20659
20660
20661
20662
20663
20664
20665
20666
20667
20668
20669
20670
20671
20672
20673
20674
20675
20676
20677
20678
20679
20680
20681
20682
20683
20684
20685
20686
20687
20688
20689
20690
20691
20692
20693
20694
20695
20696
20697
20698
20699
20700
20701
20702
20703
20704
20705
20706
20707
20708
20709
20710
20711
20712
20713
20714
20715
20716
20717
20718
20719
20720
20721
20722
20723
20724
20725
20726
20727
20728
20729
20730
20731
20732
20733
20734
20735
20736
20737
20738
20739
20740
20741
20742
20743
20744
20745
20746
20747
20748
20749
20750
20751
20752
20753
20754
20755
20756
20757
20758
20759
20760
20761
20762
20763
20764
20765
20766
20767
20768
20769
20770
20771
20772
20773
20774
20775
20776
20777
20778
20779
20780
20781
20782
20783
20784
20785
20786
20787
20788
20789
20790
20791
20792
20793
20794
20795
20796
20797
20798
20799
20800
20801
20802
20803
20804
20805
20806
20807
20808
20809
20810
20811
20812
20813
20814
20815
20816
20817
20818
20819
20820
20821
20822
20823
20824
20825
20826
20827
20828
20829
20830
20831
20832
20833
20834
20835
20836
20837
20838
20839
20840
20841
20842
20843
20844
20845
20846
20847
20848
20849
20850
20851
20852
20853
20854
20855
20856
20857
20858
20859
20860
20861
20862
20863
20864
20865
20866
20867
20868
20869
20870
20871
20872
20873
20874
20875
20876
20877
20878
20879
20880
20881
20882
20883
20884
20885
20886
20887
20888
20889
20890
20891
20892
20893
20894
20895
20896
20897
20898
20899
20900
20901
20902
20903
20904
20905
20906
20907
20908
20909
20910
20911
20912
20913
20914
20915
20916
20917
20918
20919
20920
20921
20922
20923
20924
20925
20926
20927
20928
20929
20930
20931
20932
20933
20934
20935
20936
20937
20938
20939
20940
20941
20942
20943
20944
20945
20946
20947
20948
20949
20950
20951
20952
20953
20954
20955
20956
20957
20958
20959
20960
20961
20962
20963
20964
20965
20966
20967
20968
20969
20970
20971
20972
20973
20974
20975
20976
20977
20978
20979
20980
20981
20982
20983
20984
20985
20986
20987
20988
20989
20990
20991
20992
20993
20994
20995
20996
20997
20998
20999
21000
21001
21002
21003
21004
21005
21006
21007
21008
21009
21010
21011
21012
21013
21014
21015
21016
21017
21018
21019
21020
21021
21022
21023
21024
21025
21026
21027
21028
21029
21030
21031
21032
21033
21034
21035
21036
21037
21038
21039
21040
21041
21042
21043
21044
21045
21046
21047
21048
21049
21050
21051
21052
21053
21054
21055
21056
21057
21058
21059
21060
21061
21062
21063
21064
21065
21066
21067
21068
21069
21070
21071
21072
21073
21074
21075
21076
21077
21078
21079
21080
21081
21082
21083
21084
21085
21086
21087
21088
21089
21090
21091
21092
21093
21094
21095
21096
21097
21098
21099
21100
21101
21102
21103
21104
21105
21106
21107
21108
21109
21110
21111
21112
21113
21114
21115
21116
21117
21118
21119
21120
21121
21122
21123
21124
21125
21126
21127
21128
21129
21130
21131
21132
21133
21134
21135
21136
21137
21138
21139
21140
21141
21142
21143
21144
21145
21146
21147
21148
21149
21150
21151
21152
21153
21154
21155
21156
21157
21158
21159
21160
21161
21162
21163
21164
21165
21166
21167
21168
21169
21170
21171
21172
21173
21174
21175
21176
21177
21178
21179
21180
21181
21182
21183
21184
21185
21186
21187
21188
21189
21190
21191
21192
21193
21194
21195
21196
21197
21198
21199
21200
21201
21202
21203
21204
21205
21206
21207
21208
21209
21210
21211
21212
21213
21214
21215
21216
21217
21218
21219
21220
21221
21222
21223
21224
21225
21226
21227
21228
21229
21230
21231
21232
21233
21234
21235
21236
21237
21238
21239
21240
21241
21242
21243
21244
21245
21246
21247
21248
21249
21250
21251
21252
21253
21254
21255
21256
21257
21258
21259
21260
21261
21262
21263
21264
21265
21266
21267
21268
21269
21270
21271
21272
21273
21274
21275
21276
21277
21278
21279
21280
21281
21282
21283
21284
21285
21286
21287
21288
21289
21290
21291
21292
21293
21294
21295
21296
21297
21298
21299
21300
21301
21302
21303
21304
21305
21306
21307
21308
21309
21310
21311
21312
21313
21314
21315
21316
21317
21318
21319
21320
21321
21322
21323
21324
21325
21326
21327
21328
21329
21330
21331
21332
21333
21334
21335
21336
21337
21338
21339
21340
21341
21342
21343
21344
21345
21346
21347
21348
21349
21350
21351
21352
21353
21354
21355
21356
21357
21358
21359
21360
21361
21362
21363
21364
21365
21366
21367
21368
21369
21370
21371
21372
21373
21374
21375
21376
21377
21378
21379
21380
21381
21382
21383
21384
21385
21386
21387
21388
21389
21390
21391
21392
21393
21394
21395
21396
21397
21398
21399
21400
21401
21402
21403
21404
21405
21406
21407
21408
21409
21410
21411
21412
21413
21414
21415
21416
21417
21418
21419
21420
21421
21422
21423
21424
21425
21426
21427
21428
21429
21430
21431
21432
21433
21434
21435
21436
21437
21438
21439
21440
21441
21442
21443
21444
21445
21446
21447
21448
21449
21450
21451
21452
21453
21454
21455
21456
21457
21458
21459
21460
21461
21462
21463
21464
21465
21466
21467
21468
21469
21470
21471
21472
21473
21474
21475
21476
21477
21478
21479
21480
21481
21482
21483
21484
21485
21486
21487
21488
21489
21490
21491
21492
21493
21494
21495
21496
21497
21498
21499
21500
21501
21502
21503
21504
21505
21506
21507
21508
21509
21510
21511
21512
21513
21514
21515
21516
21517
21518
21519
21520
21521
21522
21523
21524
21525
21526
21527
21528
21529
21530
21531
21532
21533
21534
21535
21536
21537
21538
21539
21540
21541
21542
21543
21544
21545
21546
21547
21548
21549
21550
21551
21552
21553
21554
21555
21556
21557
21558
21559
21560
21561
21562
21563
21564
21565
21566
21567
21568
21569
21570
21571
21572
21573
21574
21575
21576
21577
21578
21579
21580
21581
21582
21583
21584
21585
21586
21587
21588
21589
21590
21591
21592
21593
21594
21595
21596
21597
21598
21599
21600
21601
21602
21603
21604
21605
21606
21607
21608
21609
21610
21611
21612
21613
21614
21615
21616
21617
21618
21619
21620
21621
21622
21623
21624
21625
21626
21627
21628
21629
21630
21631
21632
21633
21634
21635
21636
21637
21638
21639
21640
21641
21642
21643
21644
21645
21646
21647
21648
21649
21650
21651
21652
21653
21654
21655
21656
21657
21658
21659
21660
21661
21662
21663
21664
21665
21666
21667
21668
21669
21670
21671
21672
21673
21674
21675
21676
21677
21678
21679
21680
21681
21682
21683
21684
21685
21686
21687
21688
21689
21690
21691
21692
21693
21694
21695
21696
21697
21698
21699
21700
21701
21702
21703
21704
21705
21706
21707
21708
21709
21710
21711
21712
21713
21714
21715
21716
21717
21718
21719
21720
21721
21722
21723
21724
21725
21726
21727
21728
21729
21730
21731
21732
21733
21734
21735
21736
21737
21738
21739
21740
21741
21742
21743
21744
21745
21746
21747
21748
21749
21750
21751
21752
21753
21754
21755
21756
21757
21758
21759
21760
21761
21762
21763
21764
21765
21766
21767
21768
21769
21770
21771
21772
21773
21774
21775
21776
21777
21778
21779
21780
21781
21782
21783
21784
21785
21786
21787
21788
21789
21790
21791
21792
21793
21794
21795
21796
21797
21798
21799
21800
21801
21802
21803
21804
21805
21806
21807
21808
21809
21810
21811
21812
21813
21814
21815
21816
21817
21818
21819
21820
21821
21822
21823
21824
21825
21826
21827
21828
21829
21830
21831
21832
21833
21834
21835
21836
21837
21838
21839
21840
21841
21842
21843
21844
21845
21846
21847
21848
21849
21850
21851
21852
21853
21854
21855
21856
21857
21858
21859
21860
21861
21862
21863
21864
21865
21866
21867
21868
21869
21870
21871
21872
21873
21874
21875
21876
21877
21878
21879
21880
21881
21882
21883
21884
21885
21886
21887
21888
21889
21890
21891
21892
21893
21894
21895
21896
21897
21898
21899
21900
21901
21902
21903
21904
21905
21906
21907
21908
21909
21910
21911
21912
21913
21914
21915
21916
21917
21918
21919
21920
21921
21922
21923
21924
21925
21926
21927
21928
21929
21930
21931
21932
21933
21934
21935
21936
21937
21938
21939
21940
21941
21942
21943
21944
21945
21946
21947
21948
21949
21950
21951
21952
21953
21954
21955
21956
21957
21958
21959
21960
21961
21962
21963
21964
21965
21966
21967
21968
21969
21970
21971
21972
21973
21974
21975
21976
21977
21978
21979
21980
21981
21982
21983
21984
21985
21986
21987
21988
21989
21990
21991
21992
21993
21994
21995
21996
21997
21998
21999
22000
22001
22002
22003
22004
22005
22006
22007
22008
22009
22010
22011
22012
22013
22014
22015
22016
22017
22018
22019
22020
22021
22022
22023
22024
22025
22026
22027
22028
22029
22030
22031
22032
22033
22034
22035
22036
22037
22038
22039
22040
22041
22042
22043
22044
22045
22046
22047
22048
22049
22050
22051
22052
22053
22054
22055
22056
22057
22058
22059
22060
22061
22062
22063
22064
22065
22066
22067
22068
22069
22070
22071
22072
22073
22074
22075
22076
22077
22078
22079
22080
22081
22082
22083
22084
22085
22086
22087
22088
22089
22090
22091
22092
22093
22094
22095
22096
22097
22098
22099
22100
22101
22102
22103
22104
22105
22106
22107
22108
22109
22110
22111
22112
22113
22114
22115
22116
22117
22118
22119
22120
22121
22122
22123
22124
22125
22126
22127
22128
22129
22130
22131
22132
22133
22134
22135
22136
22137
22138
22139
22140
22141
22142
22143
22144
22145
22146
22147
22148
22149
22150
22151
22152
22153
22154
22155
22156
22157
22158
22159
22160
22161
22162
22163
22164
22165
22166
22167
22168
22169
22170
22171
22172
22173
22174
22175
22176
22177
22178
22179
22180
22181
22182
22183
22184
22185
22186
22187
22188
22189
22190
22191
22192
22193
22194
22195
22196
22197
22198
22199
22200
22201
22202
22203
22204
22205
22206
22207
22208
22209
22210
22211
22212
22213
22214
22215
22216
22217
22218
22219
22220
22221
22222
22223
22224
22225
22226
22227
22228
22229
22230
22231
22232
22233
22234
22235
22236
22237
22238
22239
22240
22241
22242
22243
22244
22245
22246
22247
22248
22249
22250
22251
22252
22253
22254
22255
22256
22257
22258
22259
22260
22261
22262
22263
22264
22265
22266
22267
22268
22269
22270
22271
22272
22273
22274
22275
22276
22277
22278
22279
22280
22281
22282
22283
22284
22285
22286
22287
22288
22289
22290
22291
22292
22293
22294
22295
22296
22297
22298
22299
22300
22301
22302
22303
22304
22305
22306
22307
22308
22309
22310
22311
22312
22313
22314
22315
22316
22317
22318
22319
22320
22321
22322
22323
22324
22325
22326
22327
22328
22329
22330
22331
22332
22333
22334
22335
22336
22337
22338
22339
22340
22341
22342
22343
22344
22345
22346
22347
22348
22349
22350
22351
22352
22353
22354
22355
22356
22357
22358
22359
22360
22361
22362
22363
22364
22365
22366
22367
22368
22369
22370
22371
22372
22373
22374
22375
22376
22377
22378
22379
22380
22381
22382
22383
22384
22385
22386
22387
22388
22389
22390
22391
22392
22393
22394
22395
22396
22397
22398
22399
22400
22401
22402
22403
22404
22405
22406
22407
22408
22409
22410
22411
22412
22413
22414
22415
22416
22417
22418
22419
22420
22421
22422
22423
22424
22425
22426
22427
22428
22429
22430
22431
22432
22433
22434
22435
22436
22437
22438
22439
22440
22441
22442
22443
22444
22445
22446
22447
22448
22449
22450
22451
22452
22453
22454
22455
22456
22457
22458
22459
22460
22461
22462
22463
22464
22465
22466
22467
22468
22469
22470
22471
22472
22473
22474
22475
22476
22477
22478
22479
22480
22481
22482
22483
22484
22485
22486
22487
22488
22489
22490
22491
22492
22493
22494
22495
22496
22497
22498
22499
22500
22501
22502
22503
22504
22505
22506
22507
22508
22509
22510
22511
22512
22513
22514
22515
22516
22517
22518
22519
22520
22521
22522
22523
22524
22525
22526
22527
22528
22529
22530
22531
22532
22533
22534
22535
22536
22537
22538
22539
22540
22541
22542
22543
22544
22545
22546
22547
22548
22549
22550
22551
22552
22553
22554
22555
22556
22557
22558
22559
22560
22561
22562
22563
22564
22565
22566
22567
22568
22569
22570
22571
22572
22573
22574
22575
22576
22577
22578
22579
22580
22581
22582
22583
22584
22585
22586
22587
22588
22589
22590
22591
22592
22593
22594
22595
22596
22597
22598
22599
22600
22601
22602
22603
22604
22605
22606
22607
22608
22609
22610
22611
22612
22613
22614
22615
22616
22617
22618
22619
22620
22621
22622
22623
22624
22625
22626
22627
22628
22629
22630
22631
22632
22633
22634
22635
22636
22637
22638
22639
22640
22641
22642
22643
22644
22645
22646
22647
22648
22649
22650
22651
22652
22653
22654
22655
22656
22657
22658
22659
22660
22661
22662
22663
22664
22665
22666
22667
22668
22669
22670
22671
22672
22673
22674
22675
22676
22677
22678
22679
22680
22681
22682
22683
22684
22685
22686
22687
22688
22689
22690
22691
22692
22693
22694
22695
22696
22697
22698
22699
22700
22701
22702
22703
22704
22705
22706
22707
22708
22709
22710
22711
22712
22713
22714
22715
22716
22717
22718
22719
22720
22721
22722
22723
22724
22725
22726
22727
22728
22729
22730
22731
22732
22733
22734
22735
22736
22737
22738
22739
22740
22741
22742
22743
22744
22745
22746
22747
22748
22749
22750
22751
22752
22753
22754
22755
22756
22757
22758
22759
22760
22761
22762
22763
22764
22765
22766
22767
22768
22769
22770
22771
22772
22773
22774
22775
22776
22777
22778
22779
22780
22781
22782
22783
22784
22785
22786
22787
22788
22789
22790
22791
22792
22793
22794
22795
22796
22797
22798
22799
22800
22801
22802
22803
22804
22805
22806
22807
22808
22809
22810
22811
22812
22813
22814
22815
22816
22817
22818
22819
22820
22821
22822
22823
22824
22825
22826
22827
22828
22829
22830
22831
22832
22833
22834
22835
22836
22837
22838
22839
22840
22841
22842
22843
22844
22845
22846
22847
22848
22849
22850
22851
22852
22853
22854
22855
22856
22857
22858
22859
22860
22861
22862
22863
22864
22865
22866
22867
22868
22869
22870
22871
22872
22873
22874
22875
22876
22877
22878
22879
22880
22881
22882
22883
22884
22885
22886
22887
22888
22889
22890
22891
22892
22893
22894
22895
22896
22897
22898
22899
22900
22901
22902
22903
22904
22905
22906
22907
22908
22909
22910
22911
22912
22913
22914
22915
22916
22917
22918
22919
22920
22921
22922
22923
22924
22925
22926
22927
22928
22929
22930
22931
22932
22933
22934
22935
22936
22937
22938
22939
22940
22941
22942
22943
22944
22945
22946
22947
22948
22949
22950
22951
22952
22953
22954
22955
22956
22957
22958
22959
22960
22961
22962
22963
22964
22965
22966
22967
22968
22969
22970
22971
22972
22973
22974
22975
22976
22977
22978
22979
22980
22981
22982
22983
22984
22985
22986
22987
22988
22989
22990
22991
22992
22993
22994
22995
22996
22997
22998
22999
23000
23001
23002
23003
23004
23005
23006
23007
23008
23009
23010
23011
23012
23013
23014
23015
23016
23017
23018
23019
23020
23021
23022
23023
23024
23025
23026
23027
23028
23029
23030
23031
23032
23033
23034
23035
23036
23037
23038
23039
23040
23041
23042
23043
23044
23045
23046
23047
23048
23049
23050
23051
23052
23053
23054
23055
23056
23057
23058
23059
23060
23061
23062
23063
23064
23065
23066
23067
23068
23069
23070
23071
23072
23073
23074
23075
23076
23077
23078
23079
23080
23081
23082
23083
23084
23085
23086
23087
23088
23089
23090
23091
23092
23093
23094
23095
23096
23097
23098
23099
23100
23101
23102
23103
23104
23105
23106
23107
23108
23109
23110
23111
23112
23113
23114
23115
23116
23117
23118
23119
23120
23121
23122
23123
23124
23125
23126
23127
23128
23129
23130
23131
23132
23133
23134
23135
23136
23137
23138
23139
23140
23141
23142
23143
23144
23145
23146
23147
23148
23149
23150
23151
23152
23153
23154
23155
23156
23157
23158
23159
23160
23161
23162
23163
23164
23165
23166
23167
23168
23169
23170
23171
23172
23173
23174
23175
23176
23177
23178
23179
23180
23181
23182
23183
23184
23185
23186
23187
23188
23189
23190
23191
23192
23193
23194
23195
23196
23197
23198
23199
23200
23201
23202
23203
23204
23205
23206
23207
23208
23209
23210
23211
23212
23213
23214
23215
23216
23217
23218
23219
23220
23221
23222
23223
23224
23225
23226
23227
23228
23229
23230
23231
23232
23233
23234
23235
23236
23237
23238
23239
23240
23241
23242
23243
23244
23245
23246
23247
23248
23249
23250
23251
23252
23253
23254
23255
23256
23257
23258
23259
23260
23261
23262
23263
23264
23265
23266
23267
23268
23269
23270
23271
23272
23273
23274
23275
23276
23277
23278
23279
23280
23281
23282
23283
23284
23285
23286
23287
23288
23289
23290
23291
23292
23293
23294
23295
23296
23297
23298
23299
23300
23301
23302
23303
23304
23305
23306
23307
23308
23309
23310
23311
23312
23313
23314
23315
23316
23317
23318
23319
23320
23321
23322
23323
23324
23325
23326
23327
23328
23329
23330
23331
23332
23333
23334
23335
23336
23337
23338
23339
23340
23341
23342
23343
23344
23345
23346
23347
23348
23349
23350
23351
23352
23353
23354
23355
23356
23357
23358
23359
23360
23361
23362
23363
23364
23365
23366
23367
23368
23369
23370
23371
23372
23373
23374
23375
23376
23377
23378
23379
23380
23381
23382
23383
23384
23385
23386
23387
23388
23389
23390
23391
23392
23393
23394
23395
23396
23397
23398
23399
23400
23401
23402
23403
23404
23405
23406
23407
23408
23409
23410
23411
23412
23413
23414
23415
23416
23417
23418
23419
23420
23421
23422
23423
23424
23425
23426
23427
23428
23429
23430
23431
23432
23433
23434
23435
23436
23437
23438
23439
23440
23441
23442
23443
23444
23445
23446
23447
23448
23449
23450
23451
23452
23453
23454
23455
23456
23457
23458
23459
23460
23461
23462
23463
23464
23465
23466
23467
23468
23469
23470
23471
23472
23473
23474
23475
23476
23477
23478
23479
23480
23481
23482
23483
23484
23485
23486
23487
23488
23489
23490
23491
23492
23493
23494
23495
23496
23497
23498
23499
23500
23501
23502
23503
23504
23505
23506
23507
23508
23509
23510
23511
23512
23513
23514
23515
23516
23517
23518
23519
23520
23521
23522
23523
23524
23525
23526
23527
23528
23529
23530
23531
23532
23533
23534
23535
23536
23537
23538
23539
23540
23541
23542
23543
23544
23545
23546
23547
23548
23549
23550
23551
23552
23553
23554
23555
23556
23557
23558
23559
23560
23561
23562
23563
23564
23565
23566
23567
23568
23569
23570
23571
23572
23573
23574
23575
23576
23577
23578
23579
23580
23581
23582
23583
23584
23585
23586
23587
23588
23589
23590
23591
23592
23593
23594
23595
23596
23597
23598
23599
23600
23601
23602
23603
23604
23605
23606
23607
23608
23609
23610
23611
23612
23613
23614
23615
23616
23617
23618
23619
23620
23621
23622
23623
23624
23625
23626
23627
23628
23629
23630
23631
23632
23633
23634
23635
23636
23637
23638
23639
23640
23641
23642
23643
23644
23645
23646
23647
23648
23649
23650
23651
23652
23653
23654
23655
23656
23657
23658
23659
23660
23661
23662
23663
23664
23665
23666
23667
23668
23669
23670
23671
23672
23673
23674
23675
23676
23677
23678
23679
23680
23681
23682
23683
23684
23685
23686
23687
23688
23689
23690
23691
23692
23693
23694
23695
23696
23697
23698
23699
23700
23701
23702
23703
23704
23705
23706
23707
23708
23709
23710
23711
23712
23713
23714
23715
23716
23717
23718
23719
23720
23721
23722
23723
23724
23725
23726
23727
23728
23729
23730
23731
23732
23733
23734
23735
23736
23737
23738
23739
23740
23741
23742
23743
23744
23745
23746
23747
23748
23749
23750
23751
23752
23753
23754
23755
23756
23757
23758
23759
23760
23761
23762
23763
23764
23765
23766
23767
23768
23769
23770
23771
23772
23773
23774
23775
23776
23777
23778
23779
23780
23781
23782
23783
23784
23785
23786
23787
23788
23789
23790
23791
23792
23793
23794
23795
23796
23797
23798
23799
23800
23801
23802
23803
23804
23805
23806
23807
23808
23809
23810
23811
23812
23813
23814
23815
23816
23817
23818
23819
23820
23821
23822
23823
23824
23825
23826
23827
23828
23829
23830
23831
23832
23833
23834
23835
23836
23837
23838
23839
23840
23841
23842
23843
23844
23845
23846
23847
23848
23849
23850
23851
23852
23853
23854
23855
23856
23857
23858
23859
23860
23861
23862
23863
23864
23865
23866
23867
23868
23869
23870
23871
23872
23873
23874
23875
23876
23877
23878
23879
23880
23881
23882
23883
23884
23885
23886
23887
23888
23889
23890
23891
23892
23893
23894
23895
23896
23897
23898
23899
23900
23901
23902
23903
23904
23905
23906
23907
23908
23909
23910
23911
23912
23913
23914
23915
23916
23917
23918
23919
23920
23921
23922
23923
23924
23925
23926
23927
23928
23929
23930
23931
23932
23933
23934
23935
23936
23937
23938
23939
23940
23941
23942
23943
23944
23945
23946
23947
23948
23949
23950
23951
23952
23953
23954
23955
23956
23957
23958
23959
23960
23961
23962
23963
23964
23965
23966
23967
23968
23969
23970
23971
23972
23973
23974
23975
23976
23977
23978
23979
23980
23981
23982
23983
23984
23985
23986
23987
23988
23989
23990
23991
23992
23993
23994
23995
23996
23997
23998
23999
24000
24001
24002
24003
24004
24005
24006
24007
24008
24009
24010
24011
24012
24013
24014
24015
24016
24017
24018
24019
24020
24021
24022
24023
24024
24025
24026
24027
24028
24029
24030
24031
24032
24033
24034
24035
24036
24037
24038
24039
24040
24041
24042
24043
24044
24045
24046
24047
24048
24049
24050
24051
24052
24053
24054
24055
24056
24057
24058
24059
24060
24061
24062
24063
24064
24065
24066
24067
24068
24069
24070
24071
24072
24073
24074
24075
24076
24077
24078
24079
24080
24081
24082
24083
24084
24085
24086
24087
24088
24089
24090
24091
24092
24093
24094
24095
24096
24097
24098
24099
24100
24101
24102
24103
24104
24105
24106
24107
24108
24109
24110
24111
24112
24113
24114
24115
24116
24117
24118
24119
24120
24121
24122
24123
24124
24125
24126
24127
24128
24129
24130
24131
24132
24133
24134
24135
24136
24137
24138
24139
24140
24141
24142
24143
24144
24145
24146
24147
24148
24149
24150
24151
24152
24153
24154
24155
24156
24157
24158
24159
24160
24161
24162
24163
24164
24165
24166
24167
24168
24169
24170
24171
24172
24173
24174
24175
24176
24177
24178
24179
24180
24181
24182
24183
24184
24185
24186
24187
24188
24189
24190
24191
24192
24193
24194
24195
24196
24197
24198
24199
24200
24201
24202
24203
24204
24205
24206
24207
24208
24209
24210
24211
24212
24213
24214
24215
24216
24217
24218
24219
24220
24221
24222
24223
24224
24225
24226
24227
24228
24229
24230
24231
24232
24233
24234
24235
24236
24237
24238
24239
24240
24241
24242
24243
24244
24245
24246
24247
24248
24249
24250
24251
24252
24253
24254
24255
24256
24257
24258
24259
24260
24261
24262
24263
24264
24265
24266
24267
24268
24269
24270
24271
24272
24273
24274
24275
24276
24277
24278
24279
24280
24281
24282
24283
24284
24285
24286
24287
24288
24289
24290
24291
24292
24293
24294
24295
24296
24297
24298
24299
24300
24301
24302
24303
24304
24305
24306
24307
24308
24309
24310
24311
24312
24313
24314
24315
24316
24317
24318
24319
24320
24321
24322
24323
24324
24325
24326
24327
24328
24329
24330
24331
24332
24333
24334
24335
24336
24337
24338
24339
24340
24341
24342
24343
24344
24345
24346
24347
24348
24349
24350
24351
24352
24353
24354
24355
24356
24357
24358
24359
24360
24361
24362
24363
24364
24365
24366
24367
24368
24369
24370
24371
24372
24373
24374
24375
24376
24377
24378
24379
24380
24381
24382
24383
24384
24385
24386
24387
24388
24389
24390
24391
24392
24393
24394
24395
24396
24397
24398
24399
24400
24401
24402
24403
24404
24405
24406
24407
24408
24409
24410
24411
24412
24413
24414
24415
24416
24417
24418
24419
24420
24421
24422
24423
24424
24425
24426
24427
24428
24429
24430
24431
24432
24433
24434
24435
24436
24437
24438
24439
24440
24441
24442
24443
24444
24445
24446
24447
24448
24449
24450
24451
24452
24453
24454
24455
24456
24457
24458
24459
24460
24461
24462
24463
24464
24465
24466
24467
24468
24469
24470
24471
24472
24473
24474
24475
24476
24477
24478
24479
24480
24481
24482
24483
24484
24485
24486
24487
24488
24489
24490
24491
24492
24493
24494
24495
24496
24497
24498
24499
24500
24501
24502
24503
24504
24505
24506
24507
24508
24509
24510
24511
24512
24513
24514
24515
24516
24517
24518
24519
24520
24521
24522
24523
24524
24525
24526
24527
24528
24529
24530
24531
24532
24533
24534
24535
24536
24537
24538
24539
24540
24541
24542
24543
24544
24545
24546
24547
24548
24549
24550
24551
24552
24553
24554
24555
24556
24557
24558
24559
24560
24561
24562
24563
24564
24565
24566
24567
24568
24569
24570
24571
24572
24573
24574
24575
24576
24577
24578
24579
24580
24581
24582
24583
24584
24585
24586
24587
24588
24589
24590
24591
24592
24593
24594
24595
24596
24597
24598
24599
24600
24601
24602
24603
24604
24605
24606
24607
24608
24609
24610
24611
24612
24613
24614
24615
24616
24617
24618
24619
24620
24621
24622
24623
24624
24625
24626
24627
24628
24629
24630
24631
24632
24633
24634
24635
24636
24637
24638
24639
24640
24641
24642
24643
24644
24645
24646
24647
24648
24649
24650
24651
24652
24653
24654
24655
24656
24657
24658
24659
24660
24661
24662
24663
24664
24665
24666
24667
24668
24669
24670
24671
24672
24673
24674
24675
24676
24677
24678
24679
24680
24681
24682
24683
24684
24685
24686
24687
24688
24689
24690
24691
24692
24693
24694
24695
24696
24697
24698
24699
24700
24701
24702
24703
24704
24705
24706
24707
24708
24709
24710
24711
24712
24713
24714
24715
24716
24717
24718
24719
24720
24721
24722
24723
24724
24725
24726
24727
24728
24729
24730
24731
24732
24733
24734
24735
24736
24737
24738
24739
24740
24741
24742
24743
24744
24745
24746
24747
24748
24749
24750
24751
24752
24753
24754
24755
24756
24757
24758
24759
24760
24761
24762
24763
24764
24765
24766
24767
24768
24769
24770
24771
24772
24773
24774
24775
24776
24777
24778
24779
24780
24781
24782
24783
24784
24785
24786
24787
24788
24789
24790
24791
24792
24793
24794
24795
24796
24797
24798
24799
24800
24801
24802
24803
24804
24805
24806
24807
24808
24809
24810
24811
24812
24813
24814
24815
24816
24817
24818
24819
24820
24821
24822
24823
24824
24825
24826
24827
24828
24829
24830
24831
24832
24833
24834
24835
24836
24837
24838
24839
24840
24841
24842
24843
24844
24845
24846
24847
24848
24849
24850
24851
24852
24853
24854
24855
24856
24857
24858
24859
24860
24861
24862
24863
24864
24865
24866
24867
24868
24869
24870
24871
24872
24873
24874
24875
24876
24877
24878
24879
24880
24881
24882
24883
24884
24885
24886
24887
24888
24889
24890
24891
24892
24893
24894
24895
24896
24897
24898
24899
24900
24901
24902
24903
24904
24905
24906
24907
24908
24909
24910
24911
24912
24913
24914
24915
24916
24917
24918
24919
24920
24921
24922
24923
24924
24925
24926
24927
24928
24929
24930
24931
24932
24933
24934
24935
24936
24937
24938
24939
24940
24941
24942
24943
24944
24945
24946
24947
24948
24949
24950
24951
24952
24953
24954
24955
24956
24957
24958
24959
24960
24961
24962
24963
24964
24965
24966
24967
24968
24969
24970
24971
24972
24973
24974
24975
24976
24977
24978
24979
24980
24981
24982
24983
24984
24985
24986
24987
24988
24989
24990
24991
24992
24993
24994
24995
24996
24997
24998
24999
25000
25001
25002
25003
25004
25005
25006
25007
25008
25009
25010
25011
25012
25013
25014
25015
25016
25017
25018
25019
25020
25021
25022
25023
25024
25025
25026
25027
25028
25029
25030
25031
25032
25033
25034
25035
25036
25037
25038
25039
25040
25041
25042
25043
25044
25045
25046
25047
25048
25049
25050
25051
25052
25053
25054
25055
25056
25057
25058
25059
25060
25061
25062
25063
25064
25065
25066
25067
25068
25069
25070
25071
25072
25073
25074
25075
25076
25077
25078
25079
25080
25081
25082
25083
25084
25085
25086
25087
25088
25089
25090
25091
25092
25093
25094
25095
25096
25097
25098
25099
25100
25101
25102
25103
25104
25105
25106
25107
25108
25109
25110
25111
25112
25113
25114
25115
25116
25117
25118
25119
25120
25121
25122
25123
25124
25125
25126
25127
25128
25129
25130
25131
25132
25133
25134
25135
25136
25137
25138
25139
25140
25141
25142
25143
25144
25145
25146
25147
25148
25149
25150
25151
25152
25153
25154
25155
25156
25157
25158
25159
25160
25161
25162
25163
25164
25165
25166
25167
25168
25169
25170
25171
25172
25173
25174
25175
25176
25177
25178
25179
25180
25181
25182
25183
25184
25185
25186
25187
25188
25189
25190
25191
25192
25193
25194
25195
25196
25197
25198
25199
25200
25201
25202
25203
25204
25205
25206
25207
25208
25209
25210
25211
25212
25213
25214
25215
25216
25217
25218
25219
25220
25221
25222
25223
25224
25225
25226
25227
25228
25229
25230
25231
25232
25233
25234
25235
25236
25237
25238
25239
25240
25241
25242
25243
25244
25245
25246
25247
25248
25249
25250
25251
25252
25253
25254
25255
25256
25257
25258
25259
25260
25261
25262
25263
25264
25265
25266
25267
25268
25269
25270
25271
25272
25273
25274
25275
25276
25277
25278
25279
25280
25281
25282
25283
25284
25285
25286
25287
25288
25289
25290
25291
25292
25293
25294
25295
25296
25297
25298
25299
25300
25301
25302
25303
25304
25305
25306
25307
25308
25309
25310
25311
25312
25313
25314
25315
25316
25317
25318
25319
25320
25321
25322
25323
25324
25325
25326
25327
25328
25329
25330
25331
25332
25333
25334
25335
25336
25337
25338
25339
25340
25341
25342
25343
25344
25345
25346
25347
25348
25349
25350
25351
25352
25353
25354
25355
25356
25357
25358
25359
25360
25361
25362
25363
25364
25365
25366
25367
25368
25369
25370
25371
25372
25373
25374
25375
25376
25377
25378
25379
25380
25381
25382
25383
25384
25385
25386
25387
25388
25389
25390
25391
25392
25393
25394
25395
25396
25397
25398
25399
25400
25401
25402
25403
25404
25405
25406
25407
25408
25409
25410
25411
25412
25413
25414
25415
25416
25417
25418
25419
25420
25421
25422
25423
25424
25425
25426
25427
25428
25429
25430
25431
25432
25433
25434
25435
25436
25437
25438
25439
25440
25441
25442
25443
25444
25445
25446
25447
25448
25449
25450
25451
25452
25453
25454
25455
25456
25457
25458
25459
25460
25461
25462
25463
25464
25465
25466
25467
25468
25469
25470
25471
25472
25473
25474
25475
25476
25477
25478
25479
25480
25481
25482
25483
25484
25485
25486
25487
25488
25489
25490
25491
25492
25493
25494
25495
25496
25497
25498
25499
25500
25501
25502
25503
25504
25505
25506
25507
25508
25509
25510
25511
25512
25513
25514
25515
25516
25517
25518
25519
25520
25521
25522
25523
25524
25525
25526
25527
25528
25529
25530
25531
25532
25533
25534
25535
25536
25537
25538
25539
25540
25541
25542
25543
25544
25545
25546
25547
25548
25549
25550
25551
25552
25553
25554
25555
25556
25557
25558
25559
25560
25561
25562
25563
25564
25565
25566
25567
25568
25569
25570
25571
25572
25573
25574
25575
25576
25577
25578
25579
25580
25581
25582
25583
25584
25585
25586
25587
25588
25589
25590
25591
25592
25593
25594
25595
25596
25597
25598
25599
25600
25601
25602
25603
25604
25605
25606
25607
25608
25609
25610
25611
25612
25613
25614
25615
25616
25617
25618
25619
25620
25621
25622
25623
25624
25625
25626
25627
25628
25629
25630
25631
25632
25633
25634
25635
25636
25637
25638
25639
25640
25641
25642
25643
25644
25645
25646
25647
25648
25649
25650
25651
25652
25653
25654
25655
25656
25657
25658
25659
25660
25661
25662
25663
25664
25665
25666
25667
25668
25669
25670
25671
25672
25673
25674
25675
25676
25677
25678
25679
25680
25681
25682
25683
25684
25685
25686
25687
25688
25689
25690
25691
25692
25693
25694
25695
25696
25697
25698
25699
25700
25701
25702
25703
25704
25705
25706
25707
25708
25709
25710
25711
25712
25713
25714
25715
25716
25717
25718
25719
25720
25721
25722
25723
25724
25725
25726
25727
25728
25729
25730
25731
25732
25733
25734
25735
25736
25737
25738
25739
25740
25741
25742
25743
25744
25745
25746
25747
25748
25749
25750
25751
25752
25753
25754
25755
25756
25757
25758
25759
25760
25761
25762
25763
25764
25765
25766
25767
25768
25769
25770
25771
25772
25773
25774
25775
25776
25777
25778
25779
25780
25781
25782
25783
25784
25785
25786
25787
25788
25789
25790
25791
25792
25793
25794
25795
25796
25797
25798
25799
25800
25801
25802
25803
25804
25805
25806
25807
25808
25809
25810
25811
25812
25813
25814
25815
25816
25817
25818
25819
25820
25821
25822
25823
25824
25825
25826
25827
25828
25829
25830
25831
25832
25833
25834
25835
25836
25837
25838
25839
25840
25841
25842
25843
25844
25845
25846
25847
25848
25849
25850
25851
25852
25853
25854
25855
25856
25857
25858
25859
25860
25861
25862
25863
25864
25865
25866
25867
25868
25869
25870
25871
25872
25873
25874
25875
25876
25877
25878
25879
25880
25881
25882
25883
25884
25885
25886
25887
25888
25889
25890
25891
25892
25893
25894
25895
25896
25897
25898
25899
25900
25901
25902
25903
25904
25905
25906
25907
25908
25909
25910
25911
25912
25913
25914
25915
25916
25917
25918
25919
25920
25921
25922
25923
25924
25925
25926
25927
25928
25929
25930
25931
25932
25933
25934
25935
25936
25937
25938
25939
25940
25941
25942
25943
25944
25945
25946
25947
25948
25949
25950
25951
25952
25953
25954
25955
25956
25957
25958
25959
25960
25961
25962
25963
25964
25965
25966
25967
25968
25969
25970
25971
25972
25973
25974
25975
25976
25977
25978
25979
25980
25981
25982
25983
25984
25985
25986
25987
25988
25989
25990
25991
25992
25993
25994
25995
25996
25997
25998
25999
26000
26001
26002
26003
26004
26005
26006
26007
26008
26009
26010
26011
26012
26013
26014
26015
26016
26017
26018
26019
26020
26021
26022
26023
26024
26025
26026
26027
26028
26029
26030
26031
26032
26033
26034
26035
26036
26037
26038
26039
26040
26041
26042
26043
26044
26045
26046
26047
26048
26049
26050
26051
26052
26053
26054
26055
26056
26057
26058
26059
26060
26061
26062
26063
26064
26065
26066
26067
26068
26069
26070
26071
26072
26073
26074
26075
26076
26077
26078
26079
26080
26081
26082
26083
26084
26085
26086
26087
26088
26089
26090
26091
26092
26093
26094
26095
26096
26097
26098
26099
26100
26101
26102
26103
26104
26105
26106
26107
26108
26109
26110
26111
26112
26113
26114
26115
26116
26117
26118
26119
26120
26121
26122
26123
26124
26125
26126
26127
26128
26129
26130
26131
26132
26133
26134
26135
26136
26137
26138
26139
26140
26141
26142
26143
26144
26145
26146
26147
26148
26149
26150
26151
26152
26153
26154
26155
26156
26157
26158
26159
26160
26161
26162
26163
26164
26165
26166
26167
26168
26169
26170
26171
26172
26173
26174
26175
26176
26177
26178
26179
26180
26181
26182
26183
26184
26185
26186
26187
26188
26189
26190
26191
26192
26193
26194
26195
26196
26197
26198
26199
26200
26201
26202
26203
26204
26205
26206
26207
26208
26209
26210
26211
26212
26213
26214
26215
26216
26217
26218
26219
26220
26221
26222
26223
26224
26225
26226
26227
26228
26229
26230
26231
26232
26233
26234
26235
26236
26237
26238
26239
26240
26241
26242
26243
26244
26245
26246
26247
26248
26249
26250
26251
26252
26253
26254
26255
26256
26257
26258
26259
26260
26261
26262
26263
26264
26265
26266
26267
26268
26269
26270
26271
26272
26273
26274
26275
26276
26277
26278
26279
26280
26281
26282
26283
26284
26285
26286
26287
26288
26289
26290
26291
26292
26293
26294
26295
26296
26297
26298
26299
26300
26301
26302
26303
26304
26305
26306
26307
26308
26309
26310
26311
26312
26313
26314
26315
26316
26317
26318
26319
26320
26321
26322
26323
26324
26325
26326
26327
26328
26329
26330
26331
26332
26333
26334
26335
26336
26337
26338
26339
26340
26341
26342
26343
26344
26345
26346
26347
26348
26349
26350
26351
26352
26353
26354
26355
26356
26357
26358
26359
26360
26361
26362
26363
26364
26365
26366
26367
26368
26369
26370
26371
26372
26373
26374
26375
26376
26377
26378
26379
26380
26381
26382
26383
26384
26385
26386
26387
26388
26389
26390
26391
26392
26393
26394
26395
26396
26397
26398
26399
26400
26401
26402
26403
26404
26405
26406
26407
26408
26409
26410
26411
26412
26413
26414
26415
26416
26417
26418
26419
26420
26421
26422
26423
26424
26425
26426
26427
26428
26429
26430
26431
26432
26433
26434
26435
26436
26437
26438
26439
26440
26441
26442
26443
26444
26445
26446
26447
26448
26449
26450
26451
26452
26453
26454
26455
26456
26457
26458
26459
26460
26461
26462
26463
26464
26465
26466
26467
26468
26469
26470
26471
26472
26473
26474
26475
26476
26477
26478
26479
26480
26481
26482
26483
26484
26485
26486
26487
26488
26489
26490
26491
26492
26493
26494
26495
26496
26497
26498
26499
26500
26501
26502
26503
26504
26505
26506
26507
26508
26509
26510
26511
26512
26513
26514
26515
26516
26517
26518
26519
26520
26521
26522
26523
26524
26525
26526
26527
26528
26529
26530
26531
26532
26533
26534
26535
26536
26537
26538
26539
26540
26541
26542
26543
26544
26545
26546
26547
26548
26549
26550
26551
26552
26553
26554
26555
26556
26557
26558
26559
26560
26561
26562
26563
26564
26565
26566
26567
26568
26569
26570
26571
26572
26573
26574
26575
26576
26577
26578
26579
26580
26581
26582
26583
26584
26585
26586
26587
26588
26589
26590
26591
26592
26593
26594
26595
26596
26597
26598
26599
26600
26601
26602
26603
26604
26605
26606
26607
26608
26609
26610
26611
26612
26613
26614
26615
26616
26617
26618
26619
26620
26621
26622
26623
26624
26625
26626
26627
26628
26629
26630
26631
26632
26633
26634
26635
26636
26637
26638
26639
26640
26641
26642
26643
26644
26645
26646
26647
26648
26649
26650
26651
26652
26653
26654
26655
26656
26657
26658
26659
26660
26661
26662
26663
26664
26665
26666
26667
26668
26669
26670
26671
26672
26673
26674
26675
26676
26677
26678
26679
26680
26681
26682
26683
26684
26685
26686
26687
26688
26689
26690
26691
26692
26693
26694
26695
26696
26697
26698
26699
26700
26701
26702
26703
26704
26705
26706
26707
26708
26709
26710
26711
26712
26713
26714
26715
26716
26717
26718
26719
26720
26721
26722
26723
26724
26725
26726
26727
26728
26729
26730
26731
26732
26733
26734
26735
26736
26737
26738
26739
26740
26741
26742
26743
26744
26745
26746
26747
26748
26749
26750
26751
26752
26753
26754
26755
26756
26757
26758
26759
26760
26761
26762
26763
26764
26765
26766
26767
26768
26769
26770
26771
26772
26773
26774
26775
26776
26777
26778
26779
26780
26781
26782
26783
26784
26785
26786
26787
26788
26789
26790
26791
26792
26793
26794
26795
26796
26797
26798
26799
26800
26801
26802
26803
26804
26805
26806
26807
26808
26809
26810
26811
26812
26813
26814
26815
26816
26817
26818
26819
26820
26821
26822
26823
26824
26825
26826
26827
26828
26829
26830
26831
26832
26833
26834
26835
26836
26837
26838
26839
26840
26841
26842
26843
26844
26845
26846
26847
26848
26849
26850
26851
26852
26853
26854
26855
26856
26857
26858
26859
26860
26861
26862
26863
26864
26865
26866
26867
26868
26869
26870
26871
26872
26873
26874
26875
26876
26877
26878
26879
26880
26881
26882
26883
26884
26885
26886
26887
26888
26889
26890
26891
26892
26893
26894
26895
26896
26897
26898
26899
26900
26901
26902
26903
26904
26905
26906
26907
26908
26909
26910
26911
26912
26913
26914
26915
26916
26917
26918
26919
26920
26921
26922
26923
26924
26925
26926
26927
26928
26929
26930
26931
26932
26933
26934
26935
26936
26937
26938
26939
26940
26941
26942
26943
26944
26945
26946
26947
26948
26949
26950
26951
26952
26953
26954
26955
26956
26957
26958
26959
26960
26961
26962
26963
26964
26965
26966
26967
26968
26969
26970
26971
26972
26973
26974
26975
26976
26977
26978
26979
26980
26981
26982
26983
26984
26985
26986
26987
26988
26989
26990
26991
26992
26993
26994
26995
26996
26997
26998
26999
27000
27001
27002
27003
27004
27005
27006
27007
27008
27009
27010
27011
27012
27013
27014
27015
27016
27017
27018
27019
27020
27021
27022
27023
27024
27025
27026
27027
27028
27029
27030
27031
27032
27033
27034
27035
27036
27037
27038
27039
27040
27041
27042
27043
27044
27045
27046
27047
27048
27049
27050
27051
27052
27053
27054
27055
27056
27057
27058
27059
27060
27061
27062
27063
27064
27065
27066
27067
27068
27069
27070
27071
27072
27073
27074
27075
27076
27077
27078
27079
27080
27081
27082
27083
27084
27085
27086
27087
27088
27089
27090
27091
27092
27093
27094
27095
27096
27097
27098
27099
27100
27101
27102
27103
27104
27105
27106
27107
27108
27109
27110
27111
27112
27113
27114
27115
27116
27117
27118
27119
27120
27121
27122
27123
27124
27125
27126
27127
27128
27129
27130
27131
27132
27133
27134
27135
27136
27137
27138
27139
27140
27141
27142
27143
27144
27145
27146
27147
27148
27149
27150
27151
27152
27153
27154
27155
27156
27157
27158
27159
27160
27161
27162
27163
27164
27165
27166
27167
27168
27169
27170
27171
27172
27173
27174
27175
27176
27177
27178
27179
27180
27181
27182
27183
27184
27185
27186
27187
27188
27189
27190
27191
27192
27193
27194
27195
27196
27197
27198
27199
27200
27201
27202
27203
27204
27205
27206
27207
27208
27209
27210
27211
27212
27213
27214
27215
27216
27217
27218
27219
27220
27221
27222
27223
27224
27225
27226
27227
27228
27229
27230
27231
27232
27233
27234
27235
27236
27237
27238
27239
27240
27241
27242
27243
27244
27245
27246
27247
27248
27249
27250
27251
27252
27253
27254
27255
27256
27257
27258
27259
27260
27261
27262
27263
27264
27265
27266
27267
27268
27269
27270
27271
27272
27273
27274
27275
27276
27277
27278
27279
27280
27281
27282
27283
27284
27285
27286
27287
27288
27289
27290
27291
27292
27293
27294
27295
27296
27297
27298
27299
27300
27301
27302
27303
27304
27305
27306
27307
27308
27309
27310
27311
27312
27313
27314
27315
27316
27317
27318
27319
27320
27321
27322
27323
27324
27325
27326
27327
27328
27329
27330
27331
27332
27333
27334
27335
27336
27337
27338
27339
27340
27341
27342
27343
27344
27345
27346
27347
27348
27349
27350
27351
27352
27353
27354
27355
27356
27357
27358
27359
27360
27361
27362
27363
27364
27365
27366
27367
27368
27369
27370
27371
27372
27373
27374
27375
27376
27377
27378
27379
27380
27381
27382
27383
27384
27385
27386
27387
27388
27389
27390
27391
27392
27393
27394
27395
27396
27397
27398
27399
27400
27401
27402
27403
27404
27405
27406
27407
27408
27409
27410
27411
27412
27413
27414
27415
27416
27417
27418
27419
27420
27421
27422
27423
27424
27425
27426
27427
27428
27429
27430
27431
27432
27433
27434
27435
27436
27437
27438
27439
27440
27441
27442
27443
27444
27445
27446
27447
27448
27449
27450
27451
27452
27453
27454
27455
27456
27457
27458
27459
27460
27461
27462
27463
27464
27465
27466
27467
27468
27469
27470
27471
27472
27473
27474
27475
27476
27477
27478
27479
27480
27481
27482
27483
27484
27485
27486
27487
27488
27489
27490
27491
27492
27493
27494
27495
27496
27497
27498
27499
27500
27501
27502
27503
27504
27505
27506
27507
27508
27509
27510
27511
27512
27513
27514
27515
27516
27517
27518
27519
27520
27521
27522
27523
27524
27525
27526
27527
27528
27529
27530
27531
27532
27533
27534
27535
27536
27537
27538
27539
27540
27541
27542
27543
27544
27545
27546
27547
27548
27549
27550
27551
27552
27553
27554
27555
27556
27557
27558
27559
27560
27561
27562
27563
27564
27565
27566
27567
27568
27569
27570
27571
27572
27573
27574
27575
27576
27577
27578
27579
27580
27581
27582
27583
27584
27585
27586
27587
27588
27589
27590
27591
27592
27593
27594
27595
27596
27597
27598
27599
27600
27601
27602
27603
27604
27605
27606
27607
27608
27609
27610
27611
27612
27613
27614
27615
27616
27617
27618
27619
27620
27621
27622
27623
27624
27625
27626
27627
27628
27629
27630
27631
27632
27633
27634
27635
27636
27637
27638
27639
27640
27641
27642
27643
27644
27645
27646
27647
27648
27649
27650
27651
27652
27653
27654
27655
27656
27657
27658
27659
27660
27661
27662
27663
27664
27665
27666
27667
27668
27669
27670
27671
27672
27673
27674
27675
27676
27677
27678
27679
27680
27681
27682
27683
27684
27685
27686
27687
27688
27689
27690
27691
27692
27693
27694
27695
27696
27697
27698
27699
27700
27701
27702
27703
27704
27705
27706
27707
27708
27709
27710
27711
27712
27713
27714
27715
27716
27717
27718
27719
27720
27721
27722
27723
27724
27725
27726
27727
27728
27729
27730
27731
27732
27733
27734
27735
27736
27737
27738
27739
27740
27741
27742
27743
27744
27745
27746
27747
27748
27749
27750
27751
27752
27753
27754
27755
27756
27757
27758
27759
27760
27761
27762
27763
27764
27765
27766
27767
27768
27769
27770
27771
27772
27773
27774
27775
27776
27777
27778
27779
27780
27781
27782
27783
27784
27785
27786
27787
27788
27789
27790
27791
27792
27793
27794
27795
27796
27797
27798
27799
27800
27801
27802
27803
27804
27805
27806
27807
27808
27809
27810
27811
27812
27813
27814
27815
27816
27817
27818
27819
27820
27821
27822
27823
27824
27825
27826
27827
27828
27829
27830
27831
27832
27833
27834
27835
27836
27837
27838
27839
27840
27841
27842
27843
27844
27845
27846
27847
27848
27849
27850
27851
27852
27853
27854
27855
27856
27857
27858
27859
27860
27861
27862
27863
27864
27865
27866
27867
27868
27869
27870
27871
27872
27873
27874
27875
27876
27877
27878
27879
27880
27881
27882
27883
27884
27885
27886
27887
27888
27889
27890
27891
27892
27893
27894
27895
27896
27897
27898
27899
27900
27901
27902
27903
27904
27905
27906
27907
27908
27909
27910
27911
27912
27913
27914
27915
27916
27917
27918
27919
27920
27921
27922
27923
27924
27925
27926
27927
27928
27929
27930
27931
27932
27933
27934
27935
27936
27937
27938
27939
27940
27941
27942
27943
27944
27945
27946
27947
27948
27949
27950
27951
27952
27953
27954
27955
27956
27957
27958
27959
27960
27961
27962
27963
27964
27965
27966
27967
27968
27969
27970
27971
27972
27973
27974
27975
27976
27977
27978
27979
27980
27981
27982
27983
27984
27985
27986
27987
27988
27989
27990
27991
27992
27993
27994
27995
27996
27997
27998
27999
28000
28001
28002
28003
28004
28005
28006
28007
28008
28009
28010
28011
28012
28013
28014
28015
28016
28017
28018
28019
28020
28021
28022
28023
28024
28025
28026
28027
28028
28029
28030
28031
28032
28033
28034
28035
28036
28037
28038
28039
28040
28041
28042
28043
28044
28045
28046
28047
28048
28049
28050
28051
28052
28053
28054
28055
28056
28057
28058
28059
28060
28061
28062
28063
28064
28065
28066
28067
28068
28069
28070
28071
28072
28073
28074
28075
28076
28077
28078
28079
28080
28081
28082
28083
28084
28085
28086
28087
28088
28089
28090
28091
28092
28093
28094
28095
28096
28097
28098
28099
28100
28101
28102
28103
28104
28105
28106
28107
28108
28109
28110
28111
28112
28113
28114
28115
28116
28117
28118
28119
28120
28121
28122
28123
28124
28125
28126
28127
28128
28129
28130
28131
28132
28133
28134
28135
28136
28137
28138
28139
28140
28141
28142
28143
28144
28145
28146
28147
28148
28149
28150
28151
28152
28153
28154
28155
28156
28157
28158
28159
28160
28161
28162
28163
28164
28165
28166
28167
28168
28169
28170
28171
28172
28173
28174
28175
28176
28177
28178
28179
28180
28181
28182
28183
28184
28185
28186
28187
28188
28189
28190
28191
28192
28193
28194
28195
28196
28197
28198
28199
28200
28201
28202
28203
28204
28205
28206
28207
28208
28209
28210
28211
28212
28213
28214
28215
28216
28217
28218
28219
28220
28221
28222
28223
28224
28225
28226
28227
28228
28229
28230
28231
28232
28233
28234
28235
28236
28237
28238
28239
28240
28241
28242
28243
28244
28245
28246
28247
28248
28249
28250
28251
28252
28253
28254
28255
28256
28257
28258
28259
28260
28261
28262
28263
28264
28265
28266
28267
28268
28269
28270
28271
28272
28273
28274
28275
28276
28277
28278
28279
28280
28281
28282
28283
28284
28285
28286
28287
28288
28289
28290
28291
28292
28293
28294
28295
28296
28297
28298
28299
28300
28301
28302
28303
28304
28305
28306
28307
28308
28309
28310
28311
28312
28313
28314
28315
28316
28317
28318
28319
28320
28321
28322
28323
28324
28325
28326
28327
28328
28329
28330
28331
28332
28333
28334
28335
28336
28337
28338
28339
28340
28341
28342
28343
28344
28345
28346
28347
28348
28349
28350
28351
28352
28353
28354
28355
28356
28357
28358
28359
28360
28361
28362
28363
28364
28365
28366
28367
28368
28369
28370
28371
28372
28373
28374
28375
28376
28377
28378
28379
28380
28381
28382
28383
28384
28385
28386
28387
28388
28389
28390
28391
28392
28393
28394
28395
28396
28397
28398
28399
28400
28401
28402
28403
28404
28405
28406
28407
28408
28409
28410
28411
28412
28413
28414
28415
28416
28417
28418
28419
28420
28421
28422
28423
28424
28425
28426
28427
28428
28429
28430
28431
28432
28433
28434
28435
28436
28437
28438
28439
28440
28441
28442
28443
28444
28445
28446
28447
28448
28449
28450
28451
28452
28453
28454
28455
28456
28457
28458
28459
28460
28461
28462
28463
28464
28465
28466
28467
28468
28469
28470
28471
28472
28473
28474
28475
28476
28477
28478
28479
28480
28481
28482
28483
28484
28485
28486
28487
28488
28489
28490
28491
28492
28493
28494
28495
28496
28497
28498
28499
28500
28501
28502
28503
28504
28505
28506
28507
28508
28509
28510
28511
28512
28513
28514
28515
28516
28517
28518
28519
28520
28521
28522
28523
28524
28525
28526
28527
28528
28529
28530
28531
28532
28533
28534
28535
28536
28537
28538
28539
28540
28541
28542
28543
28544
28545
28546
28547
28548
28549
28550
28551
28552
28553
28554
28555
28556
28557
28558
28559
28560
28561
28562
28563
28564
28565
28566
28567
28568
28569
28570
28571
28572
28573
28574
28575
28576
28577
28578
28579
28580
28581
28582
28583
28584
28585
28586
28587
28588
28589
28590
28591
28592
28593
28594
28595
28596
28597
28598
28599
28600
28601
28602
28603
28604
28605
28606
28607
28608
28609
28610
28611
28612
28613
28614
28615
28616
28617
28618
28619
28620
28621
28622
28623
28624
28625
28626
28627
28628
28629
28630
28631
28632
28633
28634
28635
28636
28637
28638
28639
28640
28641
28642
28643
28644
28645
28646
28647
28648
28649
28650
28651
28652
28653
28654
28655
28656
28657
28658
28659
28660
28661
28662
28663
28664
28665
28666
28667
28668
28669
28670
28671
28672
28673
28674
28675
28676
28677
28678
28679
28680
28681
28682
28683
28684
28685
28686
28687
28688
28689
28690
28691
28692
28693
28694
28695
28696
28697
28698
28699
28700
28701
28702
28703
28704
28705
28706
28707
28708
28709
28710
28711
28712
28713
28714
28715
28716
28717
28718
28719
28720
28721
28722
28723
28724
28725
28726
28727
28728
28729
28730
28731
28732
28733
28734
28735
28736
28737
28738
28739
28740
28741
28742
28743
28744
28745
28746
28747
28748
28749
28750
28751
28752
28753
28754
28755
28756
28757
28758
28759
28760
28761
28762
28763
28764
28765
28766
28767
28768
28769
28770
28771
28772
28773
28774
28775
28776
28777
28778
28779
28780
28781
28782
28783
28784
28785
28786
28787
28788
28789
28790
28791
28792
28793
28794
28795
28796
28797
28798
28799
28800
28801
28802
28803
28804
28805
28806
28807
28808
28809
28810
28811
28812
28813
28814
28815
28816
28817
28818
28819
28820
28821
28822
28823
28824
28825
28826
28827
28828
28829
28830
28831
28832
28833
28834
28835
28836
28837
28838
28839
28840
28841
28842
28843
28844
28845
28846
28847
28848
28849
28850
28851
28852
28853
28854
28855
28856
28857
28858
28859
28860
28861
28862
28863
28864
28865
28866
28867
28868
28869
28870
28871
28872
28873
28874
28875
28876
28877
28878
28879
28880
28881
28882
28883
28884
28885
28886
28887
28888
28889
28890
28891
28892
28893
28894
28895
28896
28897
28898
28899
28900
28901
28902
28903
28904
28905
28906
28907
28908
28909
28910
28911
28912
28913
28914
28915
28916
28917
28918
28919
28920
28921
28922
28923
28924
28925
28926
28927
28928
28929
28930
28931
28932
28933
28934
28935
28936
28937
28938
28939
28940
28941
28942
28943
28944
28945
28946
28947
28948
28949
28950
28951
28952
28953
28954
28955
28956
28957
28958
28959
28960
28961
28962
28963
28964
28965
28966
28967
28968
28969
28970
28971
28972
28973
28974
28975
28976
28977
28978
28979
28980
28981
28982
28983
28984
28985
28986
28987
28988
28989
28990
28991
28992
28993
28994
28995
28996
28997
28998
28999
29000
29001
29002
29003
29004
29005
29006
29007
29008
29009
29010
29011
29012
29013
29014
29015
29016
29017
29018
29019
29020
29021
29022
29023
29024
29025
29026
29027
29028
29029
29030
29031
29032
29033
29034
29035
29036
29037
29038
29039
29040
29041
29042
29043
29044
29045
29046
29047
29048
29049
29050
29051
29052
29053
29054
29055
29056
29057
29058
29059
29060
29061
29062
29063
29064
29065
29066
29067
29068
29069
29070
29071
29072
29073
29074
29075
29076
29077
29078
29079
29080
29081
29082
29083
29084
29085
29086
29087
29088
29089
29090
29091
29092
29093
29094
29095
29096
29097
29098
29099
29100
29101
29102
29103
29104
29105
29106
29107
29108
29109
29110
29111
29112
29113
29114
29115
29116
29117
29118
29119
29120
29121
29122
29123
29124
29125
29126
29127
29128
29129
29130
29131
29132
29133
29134
29135
29136
29137
29138
29139
29140
29141
29142
29143
29144
29145
29146
29147
29148
29149
29150
29151
29152
29153
29154
29155
29156
29157
29158
29159
29160
29161
29162
29163
29164
29165
29166
29167
29168
29169
29170
29171
29172
29173
29174
29175
29176
29177
29178
29179
29180
29181
29182
29183
29184
29185
29186
29187
29188
29189
29190
29191
29192
29193
29194
29195
29196
29197
29198
29199
29200
29201
29202
29203
29204
29205
29206
29207
29208
29209
29210
29211
29212
29213
29214
29215
29216
29217
29218
29219
29220
29221
29222
29223
29224
29225
29226
29227
29228
29229
29230
29231
29232
29233
29234
29235
29236
29237
29238
29239
29240
29241
29242
29243
29244
29245
29246
29247
29248
29249
29250
29251
29252
29253
29254
29255
29256
29257
29258
29259
29260
29261
29262
29263
29264
29265
29266
29267
29268
29269
29270
29271
29272
29273
29274
29275
29276
29277
29278
29279
29280
29281
29282
29283
29284
29285
29286
29287
29288
29289
29290
29291
29292
29293
29294
29295
29296
29297
29298
29299
29300
29301
29302
29303
29304
29305
29306
29307
29308
29309
29310
29311
29312
29313
29314
29315
29316
29317
29318
29319
29320
29321
29322
29323
29324
29325
29326
29327
29328
29329
29330
29331
29332
29333
29334
29335
29336
29337
29338
29339
29340
29341
29342
29343
29344
29345
29346
29347
29348
29349
29350
29351
29352
29353
29354
29355
29356
29357
29358
29359
29360
29361
29362
29363
29364
29365
29366
29367
29368
29369
29370
29371
29372
29373
29374
29375
29376
29377
29378
29379
29380
29381
29382
29383
29384
29385
29386
29387
29388
29389
29390
29391
29392
29393
29394
29395
29396
29397
29398
29399
29400
29401
29402
29403
29404
29405
29406
29407
29408
29409
29410
29411
29412
29413
29414
29415
29416
29417
29418
29419
29420
29421
29422
29423
29424
29425
29426
29427
29428
29429
29430
29431
29432
29433
29434
29435
29436
29437
29438
29439
29440
29441
29442
29443
29444
29445
29446
29447
29448
29449
29450
29451
29452
29453
29454
29455
29456
29457
29458
29459
29460
29461
29462
29463
29464
29465
29466
29467
29468
29469
29470
29471
29472
29473
29474
29475
29476
29477
29478
29479
29480
29481
29482
29483
29484
29485
29486
29487
29488
29489
29490
29491
29492
29493
29494
29495
29496
29497
29498
29499
29500
29501
29502
29503
29504
29505
29506
29507
29508
29509
29510
29511
29512
29513
29514
29515
29516
29517
29518
29519
29520
29521
29522
29523
29524
29525
29526
29527
29528
29529
29530
29531
29532
29533
29534
29535
29536
29537
29538
29539
29540
29541
29542
29543
29544
29545
29546
29547
29548
29549
29550
29551
29552
29553
29554
29555
29556
29557
29558
29559
29560
29561
29562
29563
29564
29565
29566
29567
29568
29569
29570
29571
29572
29573
29574
29575
29576
29577
29578
29579
29580
29581
29582
29583
29584
29585
29586
29587
29588
29589
29590
29591
29592
29593
29594
29595
29596
29597
29598
29599
29600
29601
29602
29603
29604
29605
29606
29607
29608
29609
29610
29611
29612
29613
29614
29615
29616
29617
29618
29619
29620
29621
29622
29623
29624
29625
29626
29627
29628
29629
29630
29631
29632
29633
29634
29635
29636
29637
29638
29639
29640
29641
29642
29643
29644
29645
29646
29647
29648
29649
29650
29651
29652
29653
29654
29655
29656
29657
29658
29659
29660
29661
29662
29663
29664
29665
29666
29667
29668
29669
29670
29671
29672
29673
29674
29675
29676
29677
29678
29679
29680
29681
29682
29683
29684
29685
29686
29687
29688
29689
29690
29691
29692
29693
29694
29695
29696
29697
29698
29699
29700
29701
29702
29703
29704
29705
29706
29707
29708
29709
29710
29711
29712
29713
29714
29715
29716
29717
29718
29719
29720
29721
29722
29723
29724
29725
29726
29727
29728
29729
29730
29731
29732
29733
29734
29735
29736
29737
29738
29739
29740
29741
29742
29743
29744
29745
29746
29747
29748
29749
29750
29751
29752
29753
29754
29755
29756
29757
29758
29759
29760
29761
29762
29763
29764
29765
29766
29767
29768
29769
29770
29771
29772
29773
29774
29775
29776
29777
29778
29779
29780
29781
29782
29783
29784
29785
29786
29787
29788
29789
29790
29791
29792
29793
29794
29795
29796
29797
29798
29799
29800
29801
29802
29803
29804
29805
29806
29807
29808
29809
29810
29811
29812
29813
29814
29815
29816
29817
29818
29819
29820
29821
29822
29823
29824
29825
29826
29827
29828
29829
29830
29831
29832
29833
29834
29835
29836
29837
29838
29839
29840
29841
29842
29843
29844
29845
29846
29847
29848
29849
29850
29851
29852
29853
29854
29855
29856
29857
29858
29859
29860
29861
29862
29863
29864
29865
29866
29867
29868
29869
29870
29871
29872
29873
29874
29875
29876
29877
29878
29879
29880
29881
29882
29883
29884
29885
29886
29887
29888
29889
29890
29891
29892
29893
29894
29895
29896
29897
29898
29899
29900
29901
29902
29903
29904
29905
29906
29907
29908
29909
29910
29911
29912
29913
29914
29915
29916
29917
29918
29919
29920
29921
29922
29923
29924
29925
29926
29927
29928
29929
29930
29931
29932
29933
29934
29935
29936
29937
29938
29939
29940
29941
29942
29943
29944
29945
29946
29947
29948
29949
29950
29951
29952
29953
29954
29955
29956
29957
29958
29959
29960
29961
29962
29963
29964
29965
29966
29967
29968
29969
29970
29971
29972
29973
29974
29975
29976
29977
29978
29979
29980
29981
29982
29983
29984
29985
29986
29987
29988
29989
29990
29991
29992
29993
29994
29995
29996
29997
29998
29999
30000
30001
30002
30003
30004
30005
30006
30007
30008
30009
30010
30011
30012
30013
30014
30015
30016
30017
30018
30019
30020
30021
30022
30023
30024
30025
30026
30027
30028
30029
30030
30031
30032
30033
30034
30035
30036
30037
30038
30039
30040
30041
30042
30043
30044
30045
30046
30047
30048
30049
30050
30051
30052
30053
30054
30055
30056
30057
30058
30059
30060
30061
30062
30063
30064
30065
30066
30067
30068
30069
30070
30071
30072
30073
30074
30075
30076
30077
30078
30079
30080
30081
30082
30083
30084
30085
30086
30087
30088
30089
30090
30091
30092
30093
30094
30095
30096
30097
30098
30099
30100
30101
30102
30103
30104
30105
30106
30107
30108
30109
30110
30111
30112
30113
30114
30115
30116
30117
30118
30119
30120
30121
30122
30123
30124
30125
30126
30127
30128
30129
30130
30131
30132
30133
30134
30135
30136
30137
30138
30139
30140
30141
30142
30143
30144
30145
30146
30147
30148
30149
30150
30151
30152
30153
30154
30155
30156
30157
30158
30159
30160
30161
30162
30163
30164
30165
30166
30167
30168
30169
30170
30171
30172
30173
30174
30175
30176
30177
30178
30179
30180
30181
30182
30183
30184
30185
30186
30187
30188
30189
30190
30191
30192
30193
30194
30195
30196
30197
30198
30199
30200
30201
30202
30203
30204
30205
30206
30207
30208
30209
30210
30211
30212
30213
30214
30215
30216
30217
30218
30219
30220
30221
30222
30223
30224
30225
30226
30227
30228
30229
30230
30231
30232
30233
30234
30235
30236
30237
30238
30239
30240
30241
30242
30243
30244
30245
30246
30247
30248
30249
30250
30251
30252
30253
30254
30255
30256
30257
30258
30259
30260
30261
30262
30263
30264
30265
30266
30267
30268
30269
30270
30271
30272
30273
30274
30275
30276
30277
30278
30279
30280
30281
30282
30283
30284
30285
30286
30287
30288
30289
30290
30291
30292
30293
30294
30295
30296
30297
30298
30299
30300
30301
30302
30303
30304
30305
30306
30307
30308
30309
30310
30311
30312
30313
30314
30315
30316
30317
30318
30319
30320
30321
30322
30323
30324
30325
30326
30327
30328
30329
30330
30331
30332
30333
30334
30335
30336
30337
30338
30339
30340
30341
30342
30343
30344
30345
30346
30347
30348
30349
30350
30351
30352
30353
30354
30355
30356
30357
30358
30359
30360
30361
30362
30363
30364
30365
30366
30367
30368
30369
30370
30371
30372
30373
30374
30375
30376
30377
30378
30379
30380
30381
30382
30383
30384
30385
30386
30387
30388
30389
30390
30391
30392
30393
30394
30395
30396
30397
30398
30399
30400
30401
30402
30403
30404
30405
30406
30407
30408
30409
30410
30411
30412
30413
30414
30415
30416
30417
30418
30419
30420
30421
30422
30423
30424
30425
30426
30427
30428
30429
30430
30431
30432
30433
30434
30435
30436
30437
30438
30439
30440
30441
30442
30443
30444
30445
30446
30447
30448
30449
30450
30451
30452
30453
30454
30455
30456
30457
30458
30459
30460
30461
30462
30463
30464
30465
30466
30467
30468
30469
30470
30471
30472
30473
30474
30475
30476
30477
30478
30479
30480
30481
30482
30483
30484
30485
30486
30487
30488
30489
30490
30491
30492
30493
30494
30495
30496
30497
30498
30499
30500
30501
30502
30503
30504
30505
30506
30507
30508
30509
30510
30511
30512
30513
30514
30515
30516
30517
30518
30519
30520
30521
30522
30523
30524
30525
30526
30527
30528
30529
30530
30531
30532
30533
30534
30535
30536
30537
30538
30539
30540
30541
30542
30543
30544
30545
30546
30547
30548
30549
30550
30551
30552
30553
30554
30555
30556
30557
30558
30559
30560
30561
30562
30563
30564
30565
30566
30567
30568
30569
30570
30571
30572
30573
30574
30575
30576
30577
30578
30579
30580
30581
30582
30583
30584
30585
30586
30587
30588
30589
30590
30591
30592
30593
30594
30595
30596
30597
30598
30599
30600
30601
30602
30603
30604
30605
30606
30607
30608
30609
30610
30611
30612
30613
30614
30615
30616
30617
30618
30619
30620
30621
30622
30623
30624
30625
30626
30627
30628
30629
30630
30631
30632
30633
30634
30635
30636
30637
30638
30639
30640
30641
30642
30643
30644
30645
30646
30647
30648
30649
30650
30651
30652
30653
30654
30655
30656
30657
30658
30659
30660
30661
30662
30663
30664
30665
30666
30667
30668
30669
30670
30671
30672
30673
30674
30675
30676
30677
30678
30679
30680
30681
30682
30683
30684
30685
30686
30687
30688
30689
30690
30691
30692
30693
30694
30695
30696
30697
30698
30699
30700
30701
30702
30703
30704
30705
30706
30707
30708
30709
30710
30711
30712
30713
30714
30715
30716
30717
30718
30719
30720
30721
30722
30723
30724
30725
30726
30727
30728
30729
30730
30731
30732
30733
30734
30735
30736
30737
30738
30739
30740
30741
30742
30743
30744
30745
30746
30747
30748
30749
30750
30751
30752
30753
30754
30755
30756
30757
30758
30759
30760
30761
30762
30763
30764
30765
30766
30767
30768
30769
30770
30771
30772
30773
30774
30775
30776
30777
30778
30779
30780
30781
30782
30783
30784
30785
30786
30787
30788
30789
30790
30791
30792
30793
30794
30795
30796
30797
30798
30799
30800
30801
30802
30803
30804
30805
30806
30807
30808
30809
30810
30811
30812
30813
30814
30815
30816
30817
30818
30819
30820
30821
30822
30823
30824
30825
30826
30827
30828
30829
30830
30831
30832
30833
30834
30835
30836
30837
30838
30839
30840
30841
30842
30843
30844
30845
30846
30847
30848
30849
30850
30851
30852
30853
30854
30855
30856
30857
30858
30859
30860
30861
30862
30863
30864
30865
30866
30867
30868
30869
30870
30871
30872
30873
30874
30875
30876
30877
30878
30879
30880
30881
30882
30883
30884
30885
30886
30887
30888
30889
30890
30891
30892
30893
30894
30895
30896
30897
30898
30899
30900
30901
30902
30903
30904
30905
30906
30907
30908
30909
30910
30911
30912
30913
30914
30915
30916
30917
30918
30919
30920
30921
30922
30923
30924
30925
30926
30927
30928
30929
30930
30931
30932
30933
30934
30935
30936
30937
30938
30939
30940
30941
30942
30943
30944
30945
30946
30947
30948
30949
30950
30951
30952
30953
30954
30955
30956
30957
30958
30959
30960
30961
30962
30963
30964
30965
30966
30967
30968
30969
30970
30971
30972
30973
30974
30975
30976
30977
30978
30979
30980
30981
30982
30983
30984
30985
30986
30987
30988
30989
30990
30991
30992
30993
30994
30995
30996
30997
30998
30999
31000
31001
31002
31003
31004
31005
31006
31007
31008
31009
31010
31011
31012
31013
31014
31015
31016
31017
31018
31019
31020
31021
31022
31023
31024
31025
31026
31027
31028
31029
31030
31031
31032
31033
31034
31035
31036
31037
31038
31039
31040
31041
31042
31043
31044
31045
31046
31047
31048
31049
31050
31051
31052
31053
31054
31055
31056
31057
31058
31059
31060
31061
31062
31063
31064
31065
31066
31067
31068
31069
31070
31071
31072
31073
31074
31075
31076
31077
31078
31079
31080
31081
31082
31083
31084
31085
31086
31087
31088
31089
31090
31091
31092
31093
31094
31095
31096
31097
31098
31099
31100
31101
31102
31103
31104
31105
31106
31107
31108
31109
31110
31111
31112
31113
31114
31115
31116
31117
31118
31119
31120
31121
31122
31123
31124
31125
31126
31127
31128
31129
31130
31131
31132
31133
31134
31135
31136
31137
31138
31139
31140
31141
31142
31143
31144
31145
31146
31147
31148
31149
31150
31151
31152
31153
31154
31155
31156
31157
31158
31159
31160
31161
31162
31163
31164
31165
31166
31167
31168
31169
31170
31171
31172
31173
31174
31175
31176
31177
31178
31179
31180
31181
31182
31183
31184
31185
31186
31187
31188
31189
31190
31191
31192
31193
31194
31195
31196
31197
31198
31199
31200
31201
31202
31203
31204
31205
31206
31207
31208
31209
31210
31211
31212
31213
31214
31215
31216
31217
31218
31219
31220
31221
31222
31223
31224
31225
31226
31227
31228
31229
31230
31231
31232
31233
31234
31235
31236
31237
31238
31239
31240
31241
31242
31243
31244
31245
31246
31247
31248
31249
31250
31251
31252
31253
31254
31255
31256
31257
31258
31259
31260
31261
31262
31263
31264
31265
31266
31267
31268
31269
31270
31271
31272
31273
31274
31275
31276
31277
31278
31279
31280
31281
31282
31283
31284
31285
31286
31287
31288
31289
31290
31291
31292
31293
31294
31295
31296
31297
31298
31299
31300
31301
31302
31303
31304
31305
31306
31307
31308
31309
31310
31311
31312
31313
31314
31315
31316
31317
31318
31319
31320
31321
31322
31323
31324
31325
31326
31327
31328
31329
31330
31331
31332
31333
31334
31335
31336
31337
31338
31339
31340
31341
31342
31343
31344
31345
31346
31347
31348
31349
31350
31351
31352
31353
31354
31355
31356
31357
31358
31359
31360
31361
31362
31363
31364
31365
31366
31367
31368
31369
31370
31371
31372
31373
31374
31375
31376
31377
31378
31379
31380
31381
31382
31383
31384
31385
31386
31387
31388
31389
31390
31391
31392
31393
31394
31395
31396
31397
31398
31399
31400
31401
31402
31403
31404
31405
31406
31407
31408
31409
31410
31411
31412
31413
31414
31415
31416
31417
31418
31419
31420
31421
31422
31423
31424
31425
31426
31427
31428
31429
31430
31431
31432
31433
31434
31435
31436
31437
31438
31439
31440
31441
31442
31443
31444
31445
31446
31447
31448
31449
31450
31451
31452
31453
31454
31455
31456
31457
31458
31459
31460
31461
31462
31463
31464
31465
31466
31467
31468
31469
31470
31471
31472
31473
31474
31475
31476
31477
31478
31479
31480
31481
31482
31483
31484
31485
31486
31487
31488
31489
31490
31491
31492
31493
31494
31495
31496
31497
31498
31499
31500
31501
31502
31503
31504
31505
31506
31507
31508
31509
31510
31511
31512
31513
31514
31515
31516
31517
31518
31519
31520
31521
31522
31523
31524
31525
31526
31527
31528
31529
31530
31531
31532
31533
31534
31535
31536
31537
31538
31539
31540
31541
31542
31543
31544
31545
31546
31547
31548
31549
31550
31551
31552
31553
31554
31555
31556
31557
31558
31559
31560
31561
31562
31563
31564
31565
31566
31567
31568
31569
31570
31571
31572
31573
31574
31575
31576
31577
31578
31579
31580
31581
31582
31583
31584
31585
31586
31587
31588
31589
31590
31591
31592
31593
31594
31595
31596
31597
31598
31599
31600
31601
31602
31603
31604
31605
31606
31607
31608
31609
31610
31611
31612
31613
31614
31615
31616
31617
31618
31619
31620
31621
31622
31623
31624
31625
31626
31627
31628
31629
31630
31631
31632
31633
31634
31635
31636
31637
31638
31639
31640
31641
31642
31643
31644
31645
31646
31647
31648
31649
31650
31651
31652
31653
31654
31655
31656
31657
31658
31659
31660
31661
31662
31663
31664
31665
31666
31667
31668
31669
31670
31671
31672
31673
31674
31675
31676
31677
31678
31679
31680
31681
31682
31683
31684
31685
31686
31687
31688
31689
31690
31691
31692
31693
31694
31695
31696
31697
31698
31699
31700
31701
31702
31703
31704
31705
31706
31707
31708
31709
31710
31711
31712
31713
31714
31715
31716
31717
31718
31719
31720
31721
31722
31723
31724
31725
31726
31727
31728
31729
31730
31731
31732
31733
31734
31735
31736
31737
31738
31739
31740
31741
31742
31743
31744
31745
31746
31747
31748
31749
31750
31751
31752
31753
31754
31755
31756
31757
31758
31759
31760
31761
31762
31763
31764
31765
31766
31767
31768
31769
31770
31771
31772
31773
31774
31775
31776
31777
31778
31779
31780
31781
31782
31783
31784
31785
31786
31787
31788
31789
31790
31791
31792
31793
31794
31795
31796
31797
31798
31799
31800
31801
31802
31803
31804
31805
31806
31807
31808
31809
31810
31811
31812
31813
31814
31815
31816
31817
31818
31819
31820
31821
31822
31823
31824
31825
31826
31827
31828
31829
31830
31831
31832
31833
31834
31835
31836
31837
31838
31839
31840
31841
31842
31843
31844
31845
31846
31847
31848
31849
31850
31851
31852
31853
31854
31855
31856
31857
31858
31859
31860
31861
31862
31863
31864
31865
31866
31867
31868
31869
31870
31871
31872
31873
31874
31875
31876
31877
31878
31879
31880
31881
31882
31883
31884
31885
31886
31887
31888
31889
31890
31891
31892
31893
31894
31895
31896
31897
31898
31899
31900
31901
31902
31903
31904
31905
31906
31907
31908
31909
31910
31911
31912
31913
31914
31915
31916
31917
31918
31919
31920
31921
31922
31923
31924
31925
31926
31927
31928
31929
31930
31931
31932
31933
31934
31935
31936
31937
31938
31939
31940
31941
31942
31943
31944
31945
31946
31947
31948
31949
31950
31951
31952
31953
31954
31955
31956
31957
31958
31959
31960
31961
31962
31963
31964
31965
31966
31967
31968
31969
31970
31971
31972
31973
31974
31975
31976
31977
31978
31979
31980
31981
31982
31983
31984
31985
31986
31987
31988
31989
31990
31991
31992
31993
31994
31995
31996
31997
31998
31999
32000
32001
32002
32003
32004
32005
32006
32007
32008
32009
32010
32011
32012
32013
32014
32015
32016
32017
32018
32019
32020
32021
32022
32023
32024
32025
32026
32027
32028
32029
32030
32031
32032
32033
32034
32035
32036
32037
32038
32039
32040
32041
32042
32043
32044
32045
32046
32047
32048
32049
32050
32051
32052
32053
32054
32055
32056
32057
32058
32059
32060
32061
32062
32063
32064
32065
32066
32067
32068
32069
32070
32071
32072
32073
32074
32075
32076
32077
32078
32079
32080
32081
32082
32083
32084
32085
32086
32087
32088
32089
32090
32091
32092
32093
32094
32095
32096
32097
32098
32099
32100
32101
32102
32103
32104
32105
32106
32107
32108
32109
32110
32111
32112
32113
32114
32115
32116
32117
32118
32119
32120
32121
32122
32123
32124
32125
32126
32127
32128
32129
32130
32131
32132
32133
32134
32135
32136
32137
32138
32139
32140
32141
32142
32143
32144
32145
32146
32147
32148
32149
32150
32151
32152
32153
32154
32155
32156
32157
32158
32159
32160
32161
32162
32163
32164
32165
32166
32167
32168
32169
32170
32171
32172
32173
32174
32175
32176
32177
32178
32179
32180
32181
32182
32183
32184
32185
32186
32187
32188
32189
32190
32191
32192
32193
32194
32195
32196
32197
32198
32199
32200
32201
32202
32203
32204
32205
32206
32207
32208
32209
32210
32211
32212
32213
32214
32215
32216
32217
32218
32219
32220
32221
32222
32223
32224
32225
32226
32227
32228
32229
32230
32231
32232
32233
32234
32235
32236
32237
32238
32239
32240
32241
32242
32243
32244
32245
32246
32247
32248
32249
32250
32251
32252
32253
32254
32255
32256
32257
32258
32259
32260
32261
32262
32263
32264
32265
32266
32267
32268
32269
32270
32271
32272
32273
32274
32275
32276
32277
32278
32279
32280
32281
32282
32283
32284
32285
32286
32287
32288
32289
32290
32291
32292
32293
32294
32295
32296
32297
32298
32299
32300
32301
32302
32303
32304
32305
32306
32307
32308
32309
32310
32311
32312
32313
32314
32315
32316
32317
32318
32319
32320
32321
32322
32323
32324
32325
32326
32327
32328
32329
32330
32331
32332
32333
32334
32335
32336
32337
32338
32339
32340
32341
32342
32343
32344
32345
32346
32347
32348
32349
32350
32351
32352
32353
32354
32355
32356
32357
32358
32359
32360
32361
32362
32363
32364
32365
32366
32367
32368
32369
32370
32371
32372
32373
32374
32375
32376
32377
32378
32379
32380
32381
32382
32383
32384
32385
32386
32387
32388
32389
32390
32391
32392
32393
32394
32395
32396
32397
32398
32399
32400
32401
32402
32403
32404
32405
32406
32407
32408
32409
32410
32411
32412
32413
32414
32415
32416
32417
32418
32419
32420
32421
32422
32423
32424
32425
32426
32427
32428
32429
32430
32431
32432
32433
32434
32435
32436
32437
32438
32439
32440
32441
32442
32443
32444
32445
32446
32447
32448
32449
32450
32451
32452
32453
32454
32455
32456
32457
32458
32459
32460
32461
32462
32463
32464
32465
32466
32467
32468
32469
32470
32471
32472
32473
32474
32475
32476
32477
32478
32479
32480
32481
32482
32483
32484
32485
32486
32487
32488
32489
32490
32491
32492
32493
32494
32495
32496
32497
32498
32499
32500
32501
32502
32503
32504
32505
32506
32507
32508
32509
32510
32511
32512
32513
32514
32515
32516
32517
32518
32519
32520
32521
32522
32523
32524
32525
32526
32527
32528
32529
32530
32531
32532
32533
32534
32535
32536
32537
32538
32539
32540
32541
32542
32543
32544
32545
32546
32547
32548
32549
32550
32551
32552
32553
32554
32555
32556
32557
32558
32559
32560
32561
32562
32563
32564
32565
32566
32567
32568
32569
32570
32571
32572
32573
32574
32575
32576
32577
32578
32579
32580
32581
32582
32583
32584
32585
32586
32587
32588
32589
32590
32591
32592
32593
32594
32595
32596
32597
32598
32599
32600
32601
32602
32603
32604
32605
32606
32607
32608
32609
32610
32611
32612
32613
32614
32615
32616
32617
32618
32619
32620
32621
32622
32623
32624
32625
32626
32627
32628
32629
32630
32631
32632
32633
32634
32635
32636
32637
32638
32639
32640
32641
32642
32643
32644
32645
32646
32647
32648
32649
32650
32651
32652
32653
32654
32655
32656
32657
32658
32659
32660
32661
32662
32663
32664
32665
32666
32667
32668
32669
32670
32671
32672
32673
32674
32675
32676
32677
32678
32679
32680
32681
32682
32683
32684
32685
32686
32687
32688
32689
32690
32691
32692
32693
32694
32695
32696
32697
32698
32699
32700
32701
32702
32703
32704
32705
32706
32707
32708
32709
32710
32711
32712
32713
32714
32715
32716
32717
32718
32719
32720
32721
32722
32723
32724
32725
32726
32727
32728
32729
32730
32731
32732
32733
32734
32735
32736
32737
32738
32739
32740
32741
32742
32743
32744
32745
32746
32747
32748
32749
32750
32751
32752
32753
32754
32755
32756
32757
32758
32759
32760
32761
32762
32763
32764
32765
32766
32767
32768
32769
32770
32771
32772
32773
32774
32775
32776
32777
32778
32779
32780
32781
32782
32783
32784
32785
32786
32787
32788
32789
32790
32791
32792
32793
32794
32795
32796
32797
32798
32799
32800
32801
32802
32803
32804
32805
32806
32807
32808
32809
32810
32811
32812
32813
32814
32815
32816
32817
32818
32819
32820
32821
32822
32823
32824
32825
32826
32827
32828
32829
32830
32831
32832
32833
32834
32835
32836
32837
32838
32839
32840
32841
32842
32843
32844
32845
32846
32847
32848
32849
32850
32851
32852
32853
32854
32855
32856
32857
32858
32859
32860
32861
32862
32863
32864
32865
32866
32867
32868
32869
32870
32871
32872
32873
32874
32875
32876
32877
32878
32879
32880
32881
32882
32883
32884
32885
32886
32887
32888
32889
32890
32891
32892
32893
32894
32895
32896
32897
32898
32899
32900
32901
32902
32903
32904
32905
32906
32907
32908
32909
32910
32911
32912
32913
32914
32915
32916
32917
32918
32919
32920
32921
32922
32923
32924
32925
32926
32927
32928
32929
32930
32931
32932
32933
32934
32935
32936
32937
32938
32939
32940
32941
32942
32943
32944
32945
32946
32947
32948
32949
32950
32951
32952
32953
32954
32955
32956
32957
32958
32959
32960
32961
32962
32963
32964
32965
32966
32967
32968
32969
32970
32971
32972
32973
32974
32975
32976
32977
32978
32979
32980
32981
32982
32983
32984
32985
32986
32987
32988
32989
32990
32991
32992
32993
32994
32995
32996
32997
32998
32999
33000
33001
33002
33003
33004
33005
33006
33007
33008
33009
33010
33011
33012
33013
33014
33015
33016
33017
33018
33019
33020
33021
33022
33023
33024
33025
33026
33027
33028
33029
33030
33031
33032
33033
33034
33035
33036
33037
33038
33039
33040
33041
33042
33043
33044
33045
33046
33047
33048
33049
33050
33051
33052
33053
33054
33055
33056
33057
33058
33059
33060
33061
33062
33063
33064
33065
33066
33067
33068
33069
33070
33071
33072
33073
33074
33075
33076
33077
33078
33079
33080
33081
33082
33083
33084
33085
33086
33087
33088
33089
33090
33091
33092
33093
33094
33095
33096
33097
33098
33099
33100
33101
33102
33103
33104
33105
33106
33107
33108
33109
33110
33111
33112
33113
33114
33115
33116
33117
33118
33119
33120
33121
33122
33123
33124
33125
33126
33127
33128
33129
33130
33131
33132
33133
33134
33135
33136
33137
33138
33139
33140
33141
33142
33143
33144
33145
33146
33147
33148
33149
33150
33151
33152
33153
33154
33155
33156
33157
33158
33159
33160
33161
33162
33163
33164
33165
33166
33167
33168
33169
33170
33171
33172
33173
33174
33175
33176
33177
33178
33179
33180
33181
33182
33183
33184
33185
33186
33187
33188
33189
33190
33191
33192
33193
33194
33195
33196
33197
33198
33199
33200
33201
33202
33203
33204
33205
33206
33207
33208
33209
33210
33211
33212
33213
33214
33215
33216
33217
33218
33219
33220
33221
33222
33223
33224
33225
33226
33227
33228
33229
33230
33231
33232
33233
33234
33235
33236
33237
33238
33239
33240
33241
33242
33243
33244
33245
33246
33247
33248
33249
33250
33251
33252
33253
33254
33255
33256
33257
33258
33259
33260
33261
33262
33263
33264
33265
33266
33267
33268
33269
33270
33271
33272
33273
33274
33275
33276
33277
33278
33279
33280
33281
33282
33283
33284
33285
33286
33287
33288
33289
33290
33291
33292
33293
33294
33295
33296
33297
33298
33299
33300
33301
33302
33303
33304
33305
33306
33307
33308
33309
33310
33311
33312
33313
33314
33315
33316
33317
33318
33319
33320
33321
33322
33323
33324
33325
33326
33327
33328
33329
33330
33331
33332
33333
33334
33335
33336
33337
33338
33339
33340
33341
33342
33343
33344
33345
33346
33347
33348
33349
33350
33351
33352
33353
33354
33355
33356
33357
33358
33359
33360
33361
33362
33363
33364
33365
33366
33367
33368
33369
33370
33371
33372
33373
33374
33375
33376
33377
33378
33379
33380
33381
33382
33383
33384
33385
33386
33387
33388
33389
33390
33391
33392
33393
33394
33395
33396
33397
33398
33399
33400
33401
33402
33403
33404
33405
33406
33407
33408
33409
33410
33411
33412
33413
33414
33415
33416
33417
33418
33419
33420
33421
33422
33423
33424
33425
33426
33427
33428
33429
33430
33431
33432
33433
33434
33435
33436
33437
33438
33439
33440
33441
33442
33443
33444
33445
33446
33447
33448
33449
33450
33451
33452
33453
33454
33455
33456
33457
33458
33459
33460
33461
33462
33463
33464
33465
33466
33467
33468
33469
33470
33471
33472
33473
33474
33475
33476
33477
33478
33479
33480
33481
33482
33483
33484
33485
33486
33487
33488
33489
33490
33491
33492
33493
33494
33495
33496
33497
33498
33499
33500
33501
33502
33503
33504
33505
33506
33507
33508
33509
33510
33511
33512
33513
33514
33515
33516
33517
33518
33519
33520
33521
33522
33523
33524
33525
33526
33527
33528
33529
33530
33531
33532
33533
33534
33535
33536
33537
33538
33539
33540
33541
33542
33543
33544
33545
33546
33547
33548
33549
33550
33551
33552
33553
33554
33555
33556
33557
33558
33559
33560
33561
33562
33563
33564
33565
33566
33567
33568
33569
33570
33571
33572
33573
33574
33575
33576
33577
33578
33579
33580
33581
33582
33583
33584
33585
33586
33587
33588
33589
33590
33591
33592
33593
33594
33595
33596
33597
33598
33599
33600
33601
33602
33603
33604
33605
33606
33607
33608
33609
33610
33611
33612
33613
33614
33615
33616
33617
33618
33619
33620
33621
33622
33623
33624
33625
33626
33627
33628
33629
33630
33631
33632
33633
33634
33635
33636
33637
33638
33639
33640
33641
33642
33643
33644
33645
33646
33647
33648
33649
33650
33651
33652
33653
33654
33655
33656
33657
33658
33659
33660
33661
33662
33663
33664
33665
33666
33667
33668
33669
33670
33671
33672
33673
33674
33675
33676
33677
33678
33679
33680
33681
33682
33683
33684
33685
33686
33687
33688
33689
33690
33691
33692
33693
33694
33695
33696
33697
33698
33699
33700
33701
33702
33703
33704
33705
33706
33707
33708
33709
33710
33711
33712
33713
33714
33715
33716
33717
33718
33719
33720
33721
33722
33723
33724
33725
33726
33727
33728
33729
33730
33731
33732
33733
33734
33735
33736
33737
33738
33739
33740
33741
33742
33743
33744
33745
33746
33747
33748
33749
33750
33751
33752
33753
33754
33755
33756
33757
33758
33759
33760
33761
33762
33763
33764
33765
33766
33767
33768
33769
33770
33771
33772
33773
33774
33775
33776
33777
33778
33779
33780
33781
33782
33783
33784
33785
33786
33787
33788
33789
33790
33791
33792
33793
33794
33795
33796
33797
33798
33799
33800
33801
33802
33803
33804
33805
33806
33807
33808
33809
33810
33811
33812
33813
33814
33815
33816
33817
33818
33819
33820
33821
33822
33823
33824
33825
33826
33827
33828
33829
33830
33831
33832
33833
33834
33835
33836
33837
33838
33839
33840
33841
33842
33843
33844
33845
33846
33847
33848
33849
33850
33851
33852
33853
33854
33855
33856
33857
33858
33859
33860
33861
33862
33863
33864
33865
33866
33867
33868
33869
33870
33871
33872
33873
33874
33875
33876
33877
33878
33879
33880
33881
33882
33883
33884
33885
33886
33887
33888
33889
33890
33891
33892
33893
33894
33895
33896
33897
33898
33899
33900
33901
33902
33903
33904
33905
33906
33907
33908
33909
33910
33911
33912
33913
33914
33915
33916
33917
33918
33919
33920
33921
33922
33923
33924
33925
33926
33927
33928
33929
33930
33931
33932
33933
33934
33935
33936
33937
33938
33939
33940
33941
33942
33943
33944
33945
33946
33947
33948
33949
33950
33951
33952
33953
33954
33955
33956
33957
33958
33959
33960
33961
33962
33963
33964
33965
33966
33967
33968
33969
33970
33971
33972
33973
33974
33975
33976
33977
33978
33979
33980
33981
33982
33983
33984
33985
33986
33987
33988
33989
33990
33991
33992
33993
33994
33995
33996
33997
33998
33999
34000
34001
34002
34003
34004
34005
34006
34007
34008
34009
34010
34011
34012
34013
34014
34015
34016
34017
34018
34019
34020
34021
34022
34023
34024
34025
34026
34027
34028
34029
34030
34031
34032
34033
34034
34035
34036
34037
34038
34039
34040
34041
34042
34043
34044
34045
34046
34047
34048
34049
34050
34051
34052
34053
34054
34055
34056
34057
34058
34059
34060
34061
34062
34063
34064
34065
34066
34067
34068
34069
34070
34071
34072
34073
34074
34075
34076
34077
34078
34079
34080
34081
34082
34083
34084
34085
34086
34087
34088
34089
34090
34091
34092
34093
34094
34095
34096
34097
34098
34099
34100
34101
34102
34103
34104
34105
34106
34107
34108
34109
34110
34111
34112
34113
34114
34115
34116
34117
34118
34119
34120
34121
34122
34123
34124
34125
34126
34127
34128
34129
34130
34131
34132
34133
34134
34135
34136
34137
34138
34139
34140
34141
34142
34143
34144
34145
34146
34147
34148
34149
34150
34151
34152
34153
34154
34155
34156
34157
34158
34159
34160
34161
34162
34163
34164
34165
34166
34167
34168
34169
34170
34171
34172
34173
34174
34175
34176
34177
34178
34179
34180
34181
34182
34183
34184
34185
34186
34187
34188
34189
34190
34191
34192
34193
34194
34195
34196
34197
34198
34199
34200
34201
34202
34203
34204
34205
34206
34207
34208
34209
34210
34211
34212
34213
34214
34215
34216
34217
34218
34219
34220
34221
34222
34223
34224
34225
34226
34227
34228
34229
34230
34231
34232
34233
34234
34235
34236
34237
34238
34239
34240
34241
34242
34243
34244
34245
34246
34247
34248
34249
34250
34251
34252
34253
34254
34255
34256
34257
34258
34259
34260
34261
34262
34263
34264
34265
34266
34267
34268
34269
34270
34271
34272
34273
34274
34275
34276
34277
34278
34279
34280
34281
34282
34283
34284
34285
34286
34287
34288
34289
34290
34291
34292
34293
34294
34295
34296
34297
34298
34299
34300
34301
34302
34303
34304
34305
34306
34307
34308
34309
34310
34311
34312
34313
34314
34315
34316
34317
34318
34319
34320
34321
34322
34323
34324
34325
34326
34327
34328
34329
34330
34331
34332
34333
34334
34335
34336
34337
34338
34339
34340
34341
34342
34343
34344
34345
34346
34347
34348
34349
34350
34351
34352
34353
34354
34355
34356
34357
34358
34359
34360
34361
34362
34363
34364
34365
34366
34367
34368
34369
34370
34371
34372
34373
34374
34375
34376
34377
34378
34379
34380
34381
34382
34383
34384
34385
34386
34387
34388
34389
34390
34391
34392
34393
34394
34395
34396
34397
34398
34399
34400
34401
34402
34403
34404
34405
34406
34407
34408
34409
34410
34411
34412
34413
34414
34415
34416
34417
34418
34419
34420
34421
34422
34423
34424
34425
34426
34427
34428
34429
34430
34431
34432
34433
34434
34435
34436
34437
34438
34439
34440
34441
34442
34443
34444
34445
34446
34447
34448
34449
34450
34451
34452
34453
34454
34455
34456
34457
34458
34459
34460
34461
34462
34463
34464
34465
34466
34467
34468
34469
34470
34471
34472
34473
34474
34475
34476
34477
34478
34479
34480
34481
34482
34483
34484
34485
34486
34487
34488
34489
34490
34491
34492
34493
34494
34495
34496
34497
34498
34499
34500
34501
34502
34503
34504
34505
34506
34507
34508
34509
34510
34511
34512
34513
34514
34515
34516
34517
34518
34519
34520
34521
34522
34523
34524
34525
34526
34527
34528
34529
34530
34531
34532
34533
34534
34535
34536
34537
34538
34539
34540
34541
34542
34543
34544
34545
34546
34547
34548
34549
34550
34551
34552
34553
34554
34555
34556
34557
34558
34559
34560
34561
34562
34563
34564
34565
34566
34567
34568
34569
34570
34571
34572
34573
34574
34575
34576
34577
34578
34579
34580
34581
34582
34583
34584
34585
34586
34587
34588
34589
34590
34591
34592
34593
34594
34595
34596
34597
34598
34599
34600
34601
34602
34603
34604
34605
34606
34607
34608
34609
34610
34611
34612
34613
34614
34615
34616
34617
34618
34619
34620
34621
34622
34623
34624
34625
34626
34627
34628
34629
34630
34631
34632
34633
34634
34635
34636
34637
34638
34639
34640
34641
34642
34643
34644
34645
34646
34647
34648
34649
34650
34651
34652
34653
34654
34655
34656
34657
34658
34659
34660
34661
34662
34663
34664
34665
34666
34667
34668
34669
34670
34671
34672
34673
34674
34675
34676
34677
34678
34679
34680
34681
34682
34683
34684
34685
34686
34687
34688
34689
34690
34691
34692
34693
34694
34695
34696
34697
34698
34699
34700
34701
34702
34703
34704
34705
34706
34707
34708
34709
34710
34711
34712
34713
34714
34715
34716
34717
34718
34719
34720
34721
34722
34723
34724
34725
34726
34727
34728
34729
34730
34731
34732
34733
34734
34735
34736
34737
34738
34739
34740
34741
34742
34743
34744
34745
34746
34747
34748
34749
34750
34751
34752
34753
34754
34755
34756
34757
34758
34759
34760
34761
34762
34763
34764
34765
34766
34767
34768
34769
34770
34771
34772
34773
34774
34775
34776
34777
34778
34779
34780
34781
34782
34783
34784
34785
34786
34787
34788
34789
34790
34791
34792
34793
34794
34795
34796
34797
34798
34799
34800
34801
34802
34803
34804
34805
34806
34807
34808
34809
34810
34811
34812
34813
34814
34815
34816
34817
34818
34819
34820
34821
34822
34823
34824
34825
34826
34827
34828
34829
34830
34831
34832
34833
34834
34835
34836
34837
34838
34839
34840
34841
34842
34843
34844
34845
34846
34847
34848
34849
34850
34851
34852
34853
34854
34855
34856
34857
34858
34859
34860
34861
34862
34863
34864
34865
34866
34867
34868
34869
34870
34871
34872
34873
34874
34875
34876
34877
34878
34879
34880
34881
34882
34883
34884
34885
34886
34887
34888
34889
34890
34891
34892
34893
34894
34895
34896
34897
34898
34899
34900
34901
34902
34903
34904
34905
34906
34907
34908
34909
34910
34911
34912
34913
34914
34915
34916
34917
34918
34919
34920
34921
34922
34923
34924
34925
34926
34927
34928
34929
34930
34931
34932
34933
34934
34935
34936
34937
34938
34939
34940
34941
34942
34943
34944
34945
34946
34947
34948
34949
34950
34951
34952
34953
34954
34955
34956
34957
34958
34959
34960
34961
34962
34963
34964
34965
34966
34967
34968
34969
34970
34971
34972
34973
34974
34975
34976
34977
34978
34979
34980
34981
34982
34983
34984
34985
34986
34987
34988
34989
34990
34991
34992
34993
34994
34995
34996
34997
34998
34999
35000
35001
35002
35003
35004
35005
35006
35007
35008
35009
35010
35011
35012
35013
35014
35015
35016
35017
35018
35019
35020
35021
35022
35023
35024
35025
35026
35027
35028
35029
35030
35031
35032
35033
35034
35035
35036
35037
35038
35039
35040
35041
35042
35043
35044
35045
35046
35047
35048
35049
35050
35051
35052
35053
35054
35055
35056
35057
35058
35059
35060
35061
35062
35063
35064
35065
35066
35067
35068
35069
35070
35071
35072
35073
35074
35075
35076
35077
35078
35079
35080
35081
35082
35083
35084
35085
35086
35087
35088
35089
35090
35091
35092
35093
35094
35095
35096
35097
35098
35099
35100
35101
35102
35103
35104
35105
35106
35107
35108
35109
35110
35111
35112
35113
35114
35115
35116
35117
35118
35119
35120
35121
35122
35123
35124
35125
35126
35127
35128
35129
35130
35131
35132
35133
35134
35135
35136
35137
35138
35139
35140
35141
35142
35143
35144
35145
35146
35147
35148
35149
35150
35151
35152
35153
35154
35155
35156
35157
35158
35159
35160
35161
35162
35163
35164
35165
35166
35167
35168
35169
35170
35171
35172
35173
35174
35175
35176
35177
35178
35179
35180
35181
35182
35183
35184
35185
35186
35187
35188
35189
35190
35191
35192
35193
35194
35195
35196
35197
35198
35199
35200
35201
35202
35203
35204
35205
35206
35207
35208
35209
35210
35211
35212
35213
35214
35215
35216
35217
35218
35219
35220
35221
35222
35223
35224
35225
35226
35227
35228
35229
35230
35231
35232
35233
35234
35235
35236
35237
35238
35239
35240
35241
35242
35243
35244
35245
35246
35247
35248
35249
35250
35251
35252
35253
35254
35255
35256
35257
35258
35259
35260
35261
35262
35263
35264
35265
35266
35267
35268
35269
35270
35271
35272
35273
35274
35275
35276
35277
35278
35279
35280
35281
35282
35283
35284
35285
35286
35287
35288
35289
35290
35291
35292
35293
35294
35295
35296
35297
35298
35299
35300
35301
35302
35303
35304
35305
35306
35307
35308
35309
35310
35311
35312
35313
35314
35315
35316
35317
35318
35319
35320
35321
35322
35323
35324
35325
35326
35327
35328
35329
35330
35331
35332
35333
35334
35335
35336
35337
35338
35339
35340
35341
35342
35343
35344
35345
35346
35347
35348
35349
35350
35351
35352
35353
35354
35355
35356
35357
35358
35359
35360
35361
35362
35363
35364
35365
35366
35367
35368
35369
35370
35371
35372
35373
35374
35375
35376
35377
35378
35379
35380
35381
35382
35383
35384
35385
35386
35387
35388
35389
35390
35391
35392
35393
35394
35395
35396
35397
35398
35399
35400
35401
35402
35403
35404
35405
35406
35407
35408
35409
35410
35411
35412
35413
35414
35415
35416
35417
35418
35419
35420
35421
35422
35423
35424
35425
35426
35427
35428
35429
35430
35431
35432
35433
35434
35435
35436
35437
35438
35439
35440
35441
35442
35443
35444
35445
35446
35447
35448
35449
35450
35451
35452
35453
35454
35455
35456
35457
35458
35459
35460
35461
35462
35463
35464
35465
35466
35467
35468
35469
35470
35471
35472
35473
35474
35475
35476
35477
35478
35479
35480
35481
35482
35483
35484
35485
35486
35487
35488
35489
35490
35491
35492
35493
35494
35495
35496
35497
35498
35499
35500
35501
35502
35503
35504
35505
35506
35507
35508
35509
35510
35511
35512
35513
35514
35515
35516
35517
35518
35519
35520
35521
35522
35523
35524
35525
35526
35527
35528
35529
35530
35531
35532
35533
35534
35535
35536
35537
35538
35539
35540
35541
35542
35543
35544
35545
35546
35547
35548
35549
35550
35551
35552
35553
35554
35555
35556
35557
35558
35559
35560
35561
35562
35563
35564
35565
35566
35567
35568
35569
35570
35571
35572
35573
35574
35575
35576
35577
35578
35579
35580
35581
35582
35583
35584
35585
35586
35587
35588
35589
35590
35591
35592
35593
35594
35595
35596
35597
35598
35599
35600
35601
35602
35603
35604
35605
35606
35607
35608
35609
35610
35611
35612
35613
35614
35615
35616
35617
35618
35619
35620
35621
35622
35623
35624
35625
35626
35627
35628
35629
35630
35631
35632
35633
35634
35635
35636
35637
35638
35639
35640
35641
35642
35643
35644
35645
35646
35647
35648
35649
35650
35651
35652
35653
35654
35655
35656
35657
35658
35659
35660
35661
35662
35663
35664
35665
35666
35667
35668
35669
35670
35671
35672
35673
35674
35675
35676
35677
35678
35679
35680
35681
35682
35683
35684
35685
35686
35687
35688
35689
35690
35691
35692
35693
35694
35695
35696
35697
35698
35699
35700
35701
35702
35703
35704
35705
35706
35707
35708
35709
35710
35711
35712
35713
35714
35715
35716
35717
35718
35719
35720
35721
35722
35723
35724
35725
35726
35727
35728
35729
35730
35731
35732
35733
35734
35735
35736
35737
35738
35739
35740
35741
35742
35743
35744
35745
35746
35747
35748
35749
35750
35751
35752
35753
35754
35755
35756
35757
35758
35759
35760
35761
35762
35763
35764
35765
35766
35767
35768
35769
35770
35771
35772
35773
35774
35775
35776
35777
35778
35779
35780
35781
35782
35783
35784
35785
35786
35787
35788
35789
35790
35791
35792
35793
35794
35795
35796
35797
35798
35799
35800
35801
35802
35803
35804
35805
35806
35807
35808
35809
35810
35811
35812
35813
35814
35815
35816
35817
35818
35819
35820
35821
35822
35823
35824
35825
35826
35827
35828
35829
35830
35831
35832
35833
35834
35835
35836
35837
35838
35839
35840
35841
35842
35843
35844
35845
35846
35847
35848
35849
35850
35851
35852
35853
35854
35855
35856
35857
35858
35859
35860
35861
35862
35863
35864
35865
35866
35867
35868
35869
35870
35871
35872
35873
35874
35875
35876
35877
35878
35879
35880
35881
35882
35883
35884
35885
35886
35887
35888
35889
35890
35891
35892
35893
35894
35895
35896
35897
35898
35899
35900
35901
35902
35903
35904
35905
35906
35907
35908
35909
35910
35911
35912
35913
35914
35915
35916
35917
35918
35919
35920
35921
35922
35923
35924
35925
35926
35927
35928
35929
35930
35931
35932
35933
35934
35935
35936
35937
35938
35939
35940
35941
35942
35943
35944
35945
35946
35947
35948
35949
35950
35951
35952
35953
35954
35955
35956
35957
35958
35959
35960
35961
35962
35963
35964
35965
35966
35967
35968
35969
35970
35971
35972
35973
35974
35975
35976
35977
35978
35979
35980
35981
35982
35983
35984
35985
35986
35987
35988
35989
35990
35991
35992
35993
35994
35995
35996
35997
35998
35999
36000
36001
36002
36003
36004
36005
36006
36007
36008
36009
36010
36011
36012
36013
36014
36015
36016
36017
36018
36019
36020
36021
36022
36023
36024
36025
36026
36027
36028
36029
36030
36031
36032
36033
36034
36035
36036
36037
36038
36039
36040
36041
36042
36043
36044
36045
36046
36047
36048
36049
36050
36051
36052
36053
36054
36055
36056
36057
36058
36059
36060
36061
36062
36063
36064
36065
36066
36067
36068
36069
36070
36071
36072
36073
36074
36075
36076
36077
36078
36079
36080
36081
36082
36083
36084
36085
36086
36087
36088
36089
36090
36091
36092
36093
36094
36095
36096
36097
36098
36099
36100
36101
36102
36103
36104
36105
36106
36107
36108
36109
36110
36111
36112
36113
36114
36115
36116
36117
36118
36119
36120
36121
36122
36123
36124
36125
36126
36127
36128
36129
36130
36131
36132
36133
36134
36135
36136
36137
36138
36139
36140
36141
36142
36143
36144
36145
36146
36147
36148
36149
36150
36151
36152
36153
36154
36155
36156
36157
36158
36159
36160
36161
36162
36163
36164
36165
36166
36167
36168
36169
36170
36171
36172
36173
36174
36175
36176
36177
36178
36179
36180
36181
36182
36183
36184
36185
36186
36187
36188
36189
36190
36191
36192
36193
36194
36195
36196
36197
36198
36199
36200
36201
36202
36203
36204
36205
36206
36207
36208
36209
36210
36211
36212
36213
36214
36215
36216
36217
36218
36219
36220
36221
36222
36223
36224
36225
36226
36227
36228
36229
36230
36231
36232
36233
36234
36235
36236
36237
36238
36239
36240
36241
36242
36243
36244
36245
36246
36247
36248
36249
36250
36251
36252
36253
36254
36255
36256
36257
36258
36259
36260
36261
36262
36263
36264
36265
36266
36267
36268
36269
36270
36271
36272
36273
36274
36275
36276
36277
36278
36279
36280
36281
36282
36283
36284
36285
36286
36287
36288
36289
36290
36291
36292
36293
36294
36295
36296
36297
36298
36299
36300
36301
36302
36303
36304
36305
36306
36307
36308
36309
36310
36311
36312
36313
36314
36315
36316
36317
36318
36319
36320
36321
36322
36323
36324
36325
36326
36327
36328
36329
36330
36331
36332
36333
36334
36335
36336
36337
36338
36339
36340
36341
36342
36343
36344
36345
36346
36347
36348
36349
36350
36351
36352
36353
36354
36355
36356
36357
36358
36359
36360
36361
36362
36363
36364
36365
36366
36367
36368
36369
36370
36371
36372
36373
36374
36375
36376
36377
36378
36379
36380
36381
36382
36383
36384
36385
36386
36387
36388
36389
36390
36391
36392
36393
36394
36395
36396
36397
36398
36399
36400
36401
36402
36403
36404
36405
36406
36407
36408
36409
36410
36411
36412
36413
36414
36415
36416
36417
36418
36419
36420
36421
36422
36423
36424
36425
36426
36427
36428
36429
36430
36431
36432
36433
36434
36435
36436
36437
36438
36439
36440
36441
36442
36443
36444
36445
36446
36447
36448
36449
36450
36451
36452
36453
36454
36455
36456
36457
36458
36459
36460
36461
36462
36463
36464
36465
36466
36467
36468
36469
36470
36471
36472
36473
36474
36475
36476
36477
36478
36479
36480
36481
36482
36483
36484
36485
36486
36487
36488
36489
36490
36491
36492
36493
36494
36495
36496
36497
36498
36499
36500
36501
36502
36503
36504
36505
36506
36507
36508
36509
36510
36511
36512
36513
36514
36515
36516
36517
36518
36519
36520
36521
36522
36523
36524
36525
36526
36527
36528
36529
36530
36531
36532
36533
36534
36535
36536
36537
36538
36539
36540
36541
36542
36543
36544
36545
36546
36547
36548
36549
36550
36551
36552
36553
36554
36555
36556
36557
36558
36559
36560
36561
36562
36563
36564
36565
36566
36567
36568
36569
36570
36571
36572
36573
36574
36575
36576
36577
36578
36579
36580
36581
36582
36583
36584
36585
36586
36587
36588
36589
36590
36591
36592
36593
36594
36595
36596
36597
36598
36599
36600
36601
36602
36603
36604
36605
36606
36607
36608
36609
36610
36611
36612
36613
36614
36615
36616
36617
36618
36619
36620
36621
36622
36623
36624
36625
36626
36627
36628
36629
36630
36631
36632
36633
36634
36635
36636
36637
36638
36639
36640
36641
36642
36643
36644
36645
36646
36647
36648
36649
36650
36651
36652
36653
36654
36655
36656
36657
36658
36659
36660
36661
36662
36663
36664
36665
36666
36667
36668
36669
36670
36671
36672
36673
36674
36675
36676
36677
36678
36679
36680
36681
36682
36683
36684
36685
36686
36687
36688
36689
36690
36691
36692
36693
36694
36695
36696
36697
36698
36699
36700
36701
36702
36703
36704
36705
36706
36707
36708
36709
36710
36711
36712
36713
36714
36715
36716
36717
36718
36719
36720
36721
36722
36723
36724
36725
36726
36727
36728
36729
36730
36731
36732
36733
36734
36735
36736
36737
36738
36739
36740
36741
36742
36743
36744
36745
36746
36747
36748
36749
36750
36751
36752
36753
36754
36755
36756
36757
36758
36759
36760
36761
36762
36763
36764
36765
36766
36767
36768
36769
36770
36771
36772
36773
36774
36775
36776
36777
36778
36779
36780
36781
36782
36783
36784
36785
36786
36787
36788
36789
36790
36791
36792
36793
36794
36795
36796
36797
36798
36799
36800
36801
36802
36803
36804
36805
36806
36807
36808
36809
36810
36811
36812
36813
36814
36815
36816
36817
36818
36819
36820
36821
36822
36823
36824
36825
36826
36827
36828
36829
36830
36831
36832
36833
36834
36835
36836
36837
36838
36839
36840
36841
36842
36843
36844
36845
36846
36847
36848
36849
36850
36851
36852
36853
36854
36855
36856
36857
36858
36859
36860
36861
36862
36863
36864
36865
36866
36867
36868
36869
36870
36871
36872
36873
36874
36875
36876
36877
36878
36879
36880
36881
36882
36883
36884
36885
36886
36887
36888
36889
36890
36891
36892
36893
36894
36895
36896
36897
36898
36899
36900
36901
36902
36903
36904
36905
36906
36907
36908
36909
36910
36911
36912
36913
36914
36915
36916
36917
36918
36919
36920
36921
36922
36923
36924
36925
36926
36927
36928
36929
36930
36931
36932
36933
36934
36935
36936
36937
36938
36939
36940
36941
36942
36943
36944
36945
36946
36947
36948
36949
36950
36951
36952
36953
36954
36955
36956
36957
36958
36959
36960
36961
36962
36963
36964
36965
36966
36967
36968
36969
36970
36971
36972
36973
36974
36975
36976
36977
36978
36979
36980
36981
36982
36983
36984
36985
36986
36987
36988
36989
36990
36991
36992
36993
36994
36995
36996
36997
36998
36999
37000
37001
37002
37003
37004
37005
37006
37007
37008
37009
37010
37011
37012
37013
37014
37015
37016
37017
37018
37019
37020
37021
37022
37023
37024
37025
37026
37027
37028
37029
37030
37031
37032
37033
37034
37035
37036
37037
37038
37039
37040
37041
37042
37043
37044
37045
37046
37047
37048
37049
37050
37051
37052
37053
37054
37055
37056
37057
37058
37059
37060
37061
37062
37063
37064
37065
37066
37067
37068
37069
37070
37071
37072
37073
37074
37075
37076
37077
37078
37079
37080
37081
37082
37083
37084
37085
37086
37087
37088
37089
37090
37091
37092
37093
37094
37095
37096
37097
37098
37099
37100
37101
37102
37103
37104
37105
37106
37107
37108
37109
37110
37111
37112
37113
37114
37115
37116
37117
37118
37119
37120
37121
37122
37123
37124
37125
37126
37127
37128
37129
37130
37131
37132
37133
37134
37135
37136
37137
37138
37139
37140
37141
37142
37143
37144
37145
37146
37147
37148
37149
37150
37151
37152
37153
37154
37155
37156
37157
37158
37159
37160
37161
37162
37163
37164
37165
37166
37167
37168
37169
37170
37171
37172
37173
37174
37175
37176
37177
37178
37179
37180
37181
37182
37183
37184
37185
37186
37187
37188
37189
37190
37191
37192
37193
37194
37195
37196
37197
37198
37199
37200
37201
37202
37203
37204
37205
37206
37207
37208
37209
37210
37211
37212
37213
37214
37215
37216
37217
37218
37219
37220
37221
37222
37223
37224
37225
37226
37227
37228
37229
37230
37231
37232
37233
37234
37235
37236
37237
37238
37239
37240
37241
37242
37243
37244
37245
37246
37247
37248
37249
37250
37251
37252
37253
37254
37255
37256
37257
37258
37259
37260
37261
37262
37263
37264
37265
37266
37267
37268
37269
37270
37271
37272
37273
37274
37275
37276
37277
37278
37279
37280
37281
37282
37283
37284
37285
37286
37287
37288
37289
37290
37291
37292
37293
37294
37295
37296
37297
37298
37299
37300
37301
37302
37303
37304
37305
37306
37307
37308
37309
37310
37311
37312
37313
37314
37315
37316
37317
37318
37319
37320
37321
37322
37323
37324
37325
37326
37327
37328
37329
37330
37331
37332
37333
37334
37335
37336
37337
37338
37339
37340
37341
37342
37343
37344
37345
37346
37347
37348
37349
37350
37351
37352
37353
37354
37355
37356
37357
37358
37359
37360
37361
37362
37363
37364
37365
37366
37367
37368
37369
37370
37371
37372
37373
37374
37375
37376
37377
37378
37379
37380
37381
37382
37383
37384
37385
37386
37387
37388
37389
37390
37391
37392
37393
37394
37395
37396
37397
37398
37399
37400
37401
37402
37403
37404
37405
37406
37407
37408
37409
37410
37411
37412
37413
37414
37415
37416
37417
37418
37419
37420
37421
37422
37423
37424
37425
37426
37427
37428
37429
37430
37431
37432
37433
37434
37435
37436
37437
37438
37439
37440
37441
37442
37443
37444
37445
37446
37447
37448
37449
37450
37451
37452
37453
37454
37455
37456
37457
37458
37459
37460
37461
37462
37463
37464
37465
37466
37467
37468
37469
37470
37471
37472
37473
37474
37475
37476
37477
37478
37479
37480
37481
37482
37483
37484
37485
37486
37487
37488
37489
37490
37491
37492
37493
37494
37495
37496
37497
37498
37499
37500
37501
37502
37503
37504
37505
37506
37507
37508
37509
37510
37511
37512
37513
37514
37515
37516
37517
37518
37519
37520
37521
37522
37523
37524
37525
37526
37527
37528
37529
37530
37531
37532
37533
37534
37535
37536
37537
37538
37539
37540
37541
37542
37543
37544
37545
37546
37547
37548
37549
37550
37551
37552
37553
37554
37555
37556
37557
37558
37559
37560
37561
37562
37563
37564
37565
37566
37567
37568
37569
37570
37571
37572
37573
37574
37575
37576
37577
37578
37579
37580
37581
37582
37583
37584
37585
37586
37587
37588
37589
37590
37591
37592
37593
37594
37595
37596
37597
37598
37599
37600
37601
37602
37603
37604
37605
37606
37607
37608
37609
37610
37611
37612
37613
37614
37615
37616
37617
37618
37619
37620
37621
37622
37623
37624
37625
37626
37627
37628
37629
37630
37631
37632
37633
37634
37635
37636
37637
37638
37639
37640
37641
37642
37643
37644
37645
37646
37647
37648
37649
37650
37651
37652
37653
37654
37655
37656
37657
37658
37659
37660
37661
37662
37663
37664
37665
37666
37667
37668
37669
37670
37671
37672
37673
37674
37675
37676
37677
37678
37679
37680
37681
37682
37683
37684
37685
37686
37687
37688
37689
37690
37691
37692
37693
37694
37695
37696
37697
37698
37699
37700
37701
37702
37703
37704
37705
37706
37707
37708
37709
37710
37711
37712
37713
37714
37715
37716
37717
37718
37719
37720
37721
37722
37723
37724
37725
37726
37727
37728
37729
37730
37731
37732
37733
37734
37735
37736
37737
37738
37739
37740
37741
37742
37743
37744
37745
37746
37747
37748
37749
37750
37751
37752
37753
37754
37755
37756
37757
37758
37759
37760
37761
37762
37763
37764
37765
37766
37767
37768
37769
37770
37771
37772
37773
37774
37775
37776
37777
37778
37779
37780
37781
37782
37783
37784
37785
37786
37787
37788
37789
37790
37791
37792
37793
37794
37795
37796
37797
37798
37799
37800
37801
37802
37803
37804
37805
37806
37807
37808
37809
37810
37811
37812
37813
37814
37815
37816
37817
37818
37819
37820
37821
37822
37823
37824
37825
37826
37827
37828
37829
37830
37831
37832
37833
37834
37835
37836
37837
37838
37839
37840
37841
37842
37843
37844
37845
37846
37847
37848
37849
37850
37851
37852
37853
37854
37855
37856
37857
37858
37859
37860
37861
37862
37863
37864
37865
37866
37867
37868
37869
37870
37871
37872
37873
37874
37875
37876
37877
37878
37879
37880
37881
37882
37883
37884
37885
37886
37887
37888
37889
37890
37891
37892
37893
37894
37895
37896
37897
37898
37899
37900
37901
37902
37903
37904
37905
37906
37907
37908
37909
37910
37911
37912
37913
37914
37915
37916
37917
37918
37919
37920
37921
37922
37923
37924
37925
37926
37927
37928
37929
37930
37931
37932
37933
37934
37935
37936
37937
37938
37939
37940
37941
37942
37943
37944
37945
37946
37947
37948
37949
37950
37951
37952
37953
37954
37955
37956
37957
37958
37959
37960
37961
37962
37963
37964
37965
37966
37967
37968
37969
37970
37971
37972
37973
37974
37975
37976
37977
37978
37979
37980
37981
37982
37983
37984
37985
37986
37987
37988
37989
37990
37991
37992
37993
37994
37995
37996
37997
37998
37999
38000
38001
38002
38003
38004
38005
38006
38007
38008
38009
38010
38011
38012
38013
38014
38015
38016
38017
38018
38019
38020
38021
38022
38023
38024
38025
38026
38027
38028
38029
38030
38031
38032
38033
38034
38035
38036
38037
38038
38039
38040
38041
38042
38043
38044
38045
38046
38047
38048
38049
38050
38051
38052
38053
38054
38055
38056
38057
38058
38059
38060
38061
38062
38063
38064
38065
38066
38067
38068
38069
38070
38071
38072
38073
38074
38075
38076
38077
38078
38079
38080
38081
38082
38083
38084
38085
38086
38087
38088
38089
38090
38091
38092
38093
38094
38095
38096
38097
38098
38099
38100
38101
38102
38103
38104
38105
38106
38107
38108
38109
38110
38111
38112
38113
38114
38115
38116
38117
38118
38119
38120
38121
38122
38123
38124
38125
38126
38127
38128
38129
38130
38131
38132
38133
38134
38135
38136
38137
38138
38139
38140
38141
38142
38143
38144
38145
38146
38147
38148
38149
38150
38151
38152
38153
38154
38155
38156
38157
38158
38159
38160
38161
38162
38163
38164
38165
38166
38167
38168
38169
38170
38171
38172
38173
38174
38175
38176
38177
38178
38179
38180
38181
38182
38183
38184
38185
38186
38187
38188
38189
38190
38191
38192
38193
38194
38195
38196
38197
38198
38199
38200
38201
38202
38203
38204
38205
38206
38207
38208
38209
38210
38211
38212
38213
38214
38215
38216
38217
38218
38219
38220
38221
38222
38223
38224
38225
38226
38227
38228
38229
38230
38231
38232
38233
38234
38235
38236
38237
38238
38239
38240
38241
38242
38243
38244
38245
38246
38247
38248
38249
38250
38251
38252
38253
38254
38255
38256
38257
38258
38259
38260
38261
38262
38263
38264
38265
38266
38267
38268
38269
38270
38271
38272
38273
38274
38275
38276
38277
38278
38279
38280
38281
38282
38283
38284
38285
38286
38287
38288
38289
38290
38291
38292
38293
38294
38295
38296
38297
38298
38299
38300
38301
38302
38303
38304
38305
38306
38307
38308
38309
38310
38311
38312
38313
38314
38315
38316
38317
38318
38319
38320
38321
38322
38323
38324
38325
38326
38327
38328
38329
38330
38331
38332
38333
38334
38335
38336
38337
38338
38339
38340
38341
38342
38343
38344
38345
38346
38347
38348
38349
38350
38351
38352
38353
38354
38355
38356
38357
38358
38359
38360
38361
38362
38363
38364
38365
38366
38367
38368
38369
38370
38371
38372
38373
38374
38375
38376
38377
38378
38379
38380
38381
38382
38383
38384
38385
38386
38387
38388
38389
38390
38391
38392
38393
38394
38395
38396
38397
38398
38399
38400
38401
38402
38403
38404
38405
38406
38407
38408
38409
38410
38411
38412
38413
38414
38415
38416
38417
38418
38419
38420
38421
38422
38423
38424
38425
38426
38427
38428
38429
38430
38431
38432
38433
38434
38435
38436
38437
38438
38439
38440
38441
38442
38443
38444
38445
38446
38447
38448
38449
38450
38451
38452
38453
38454
38455
38456
38457
38458
38459
38460
38461
38462
38463
38464
38465
38466
38467
38468
38469
38470
38471
38472
38473
38474
38475
38476
38477
38478
38479
38480
38481
38482
38483
38484
38485
38486
38487
38488
38489
38490
38491
38492
38493
38494
38495
38496
38497
38498
38499
38500
38501
38502
38503
38504
38505
38506
38507
38508
38509
38510
38511
38512
38513
38514
38515
38516
38517
38518
38519
38520
38521
38522
38523
38524
38525
38526
38527
38528
38529
38530
38531
38532
38533
38534
38535
38536
38537
38538
38539
38540
38541
38542
38543
38544
38545
38546
38547
38548
38549
38550
38551
38552
38553
38554
38555
38556
38557
38558
38559
38560
38561
38562
38563
38564
38565
38566
38567
38568
38569
38570
38571
38572
38573
38574
38575
38576
38577
38578
38579
38580
38581
38582
38583
38584
38585
38586
38587
38588
38589
38590
38591
38592
38593
38594
38595
38596
38597
38598
38599
38600
38601
38602
38603
38604
38605
38606
38607
38608
38609
38610
38611
38612
38613
38614
38615
38616
38617
38618
38619
38620
38621
38622
38623
38624
38625
38626
38627
38628
38629
38630
38631
38632
38633
38634
38635
38636
38637
38638
38639
38640
38641
38642
38643
38644
38645
38646
38647
38648
38649
38650
38651
38652
38653
38654
38655
38656
38657
38658
38659
38660
38661
38662
38663
38664
38665
38666
38667
38668
38669
38670
38671
38672
38673
38674
38675
38676
38677
38678
38679
38680
38681
38682
38683
38684
38685
38686
38687
38688
38689
38690
38691
38692
38693
38694
38695
38696
38697
38698
38699
38700
38701
38702
38703
38704
38705
38706
38707
38708
38709
38710
38711
38712
38713
38714
38715
38716
38717
38718
38719
38720
38721
38722
38723
38724
38725
38726
38727
38728
38729
38730
38731
38732
38733
38734
38735
38736
38737
38738
38739
38740
38741
38742
38743
38744
38745
38746
38747
38748
38749
38750
38751
38752
38753
38754
38755
38756
38757
38758
38759
38760
38761
38762
38763
38764
38765
38766
38767
38768
38769
38770
38771
38772
38773
38774
38775
38776
38777
38778
38779
38780
38781
38782
38783
38784
38785
38786
38787
38788
38789
38790
38791
38792
38793
38794
38795
38796
38797
38798
38799
38800
38801
38802
38803
38804
38805
38806
38807
38808
38809
38810
38811
38812
38813
38814
38815
38816
38817
38818
38819
38820
38821
38822
38823
38824
38825
38826
38827
38828
38829
38830
38831
38832
38833
38834
38835
38836
38837
38838
38839
38840
38841
38842
38843
38844
38845
38846
38847
38848
38849
38850
38851
38852
38853
38854
38855
38856
38857
38858
38859
38860
38861
38862
38863
38864
38865
38866
38867
38868
38869
38870
38871
38872
38873
38874
38875
38876
38877
38878
38879
38880
38881
38882
38883
38884
38885
38886
38887
38888
38889
38890
38891
38892
38893
38894
38895
38896
38897
38898
38899
38900
38901
38902
38903
38904
38905
38906
38907
38908
38909
38910
38911
38912
38913
38914
38915
38916
38917
38918
38919
38920
38921
38922
38923
38924
38925
38926
38927
38928
38929
38930
38931
38932
38933
38934
38935
38936
38937
38938
38939
38940
38941
38942
38943
38944
38945
38946
38947
38948
38949
38950
38951
38952
38953
38954
38955
38956
38957
38958
38959
38960
38961
38962
38963
38964
38965
38966
38967
38968
38969
38970
38971
38972
38973
38974
38975
38976
38977
38978
38979
38980
38981
38982
38983
38984
38985
38986
38987
38988
38989
38990
38991
38992
38993
38994
38995
38996
38997
38998
38999
39000
39001
39002
39003
39004
39005
39006
39007
39008
39009
39010
39011
39012
39013
39014
39015
39016
39017
39018
39019
39020
39021
39022
39023
39024
39025
39026
39027
39028
39029
39030
39031
39032
39033
39034
39035
39036
39037
39038
39039
39040
39041
39042
39043
39044
39045
39046
39047
39048
39049
39050
39051
39052
39053
39054
39055
39056
39057
39058
39059
39060
39061
39062
39063
39064
39065
39066
39067
39068
39069
39070
39071
39072
39073
39074
39075
39076
39077
39078
39079
39080
39081
39082
39083
39084
39085
39086
39087
39088
39089
39090
39091
39092
39093
39094
39095
39096
39097
39098
39099
39100
39101
39102
39103
39104
39105
39106
39107
39108
39109
39110
39111
39112
39113
39114
39115
39116
39117
39118
39119
39120
39121
39122
39123
39124
39125
39126
39127
39128
39129
39130
39131
39132
39133
39134
39135
39136
39137
39138
39139
39140
39141
39142
39143
39144
39145
39146
39147
39148
39149
39150
39151
39152
39153
39154
39155
39156
39157
39158
39159
39160
39161
39162
39163
39164
39165
39166
39167
39168
39169
39170
39171
39172
39173
39174
39175
39176
39177
39178
39179
39180
39181
39182
39183
39184
39185
39186
39187
39188
39189
39190
39191
39192
39193
39194
39195
39196
39197
39198
39199
39200
39201
39202
39203
39204
39205
39206
39207
39208
39209
39210
39211
39212
39213
39214
39215
39216
39217
39218
39219
39220
39221
39222
39223
39224
39225
39226
39227
39228
39229
39230
39231
39232
39233
39234
39235
39236
39237
39238
39239
39240
39241
39242
39243
39244
39245
39246
39247
39248
39249
39250
39251
39252
39253
39254
39255
39256
39257
39258
39259
39260
39261
39262
39263
39264
39265
39266
39267
39268
39269
39270
39271
39272
39273
39274
39275
39276
39277
39278
39279
39280
39281
39282
39283
39284
39285
39286
39287
39288
39289
39290
39291
39292
39293
39294
39295
39296
39297
39298
39299
39300
39301
39302
39303
39304
39305
39306
39307
39308
39309
39310
39311
39312
39313
39314
39315
39316
39317
39318
39319
39320
39321
39322
39323
39324
39325
39326
39327
39328
39329
39330
39331
39332
39333
39334
39335
39336
39337
39338
39339
39340
39341
39342
39343
39344
39345
39346
39347
39348
39349
39350
39351
39352
39353
39354
39355
39356
39357
39358
39359
39360
39361
39362
39363
39364
39365
39366
39367
39368
39369
39370
39371
39372
39373
39374
39375
39376
39377
39378
39379
39380
39381
39382
39383
39384
39385
39386
39387
39388
39389
39390
39391
39392
39393
39394
39395
39396
39397
39398
39399
39400
39401
39402
39403
39404
39405
39406
39407
39408
39409
39410
39411
39412
39413
39414
39415
39416
39417
39418
39419
39420
39421
39422
39423
39424
39425
39426
39427
39428
39429
39430
39431
39432
39433
39434
39435
39436
39437
39438
39439
39440
39441
39442
39443
39444
39445
39446
39447
39448
39449
39450
39451
39452
39453
39454
39455
39456
39457
39458
39459
39460
39461
39462
39463
39464
39465
39466
39467
39468
39469
39470
39471
39472
39473
39474
39475
39476
39477
39478
39479
39480
39481
39482
39483
39484
39485
39486
39487
39488
39489
39490
39491
39492
39493
39494
39495
39496
39497
39498
39499
39500
39501
39502
39503
39504
39505
39506
39507
39508
39509
39510
39511
39512
39513
39514
39515
39516
39517
39518
39519
39520
39521
39522
39523
39524
39525
39526
39527
39528
39529
39530
39531
39532
39533
39534
39535
39536
39537
39538
39539
39540
39541
39542
39543
39544
39545
39546
39547
39548
39549
39550
39551
39552
39553
39554
39555
39556
39557
39558
39559
39560
39561
39562
39563
39564
39565
39566
39567
39568
39569
39570
39571
39572
39573
39574
39575
39576
39577
39578
39579
39580
39581
39582
39583
39584
39585
39586
39587
39588
39589
39590
39591
39592
39593
39594
39595
39596
39597
39598
39599
39600
39601
39602
39603
39604
39605
39606
39607
39608
39609
39610
39611
39612
39613
39614
39615
39616
39617
39618
39619
39620
39621
39622
39623
39624
39625
39626
39627
39628
39629
39630
39631
39632
39633
39634
39635
39636
39637
39638
39639
39640
39641
39642
39643
39644
39645
39646
39647
39648
39649
39650
39651
39652
39653
39654
39655
39656
39657
39658
39659
39660
39661
39662
39663
39664
39665
39666
39667
39668
39669
39670
39671
39672
39673
39674
39675
39676
39677
39678
39679
39680
39681
39682
39683
39684
39685
39686
39687
39688
39689
39690
39691
39692
39693
39694
39695
39696
39697
39698
39699
39700
39701
39702
39703
39704
39705
39706
39707
39708
39709
39710
39711
39712
39713
39714
39715
39716
39717
39718
39719
39720
39721
39722
39723
39724
39725
39726
39727
39728
39729
39730
39731
39732
39733
39734
39735
39736
39737
39738
39739
39740
39741
39742
39743
39744
39745
39746
39747
39748
39749
39750
39751
39752
39753
39754
39755
39756
39757
39758
39759
39760
39761
39762
39763
39764
39765
39766
39767
39768
39769
39770
39771
39772
39773
39774
39775
39776
39777
39778
39779
39780
39781
39782
39783
39784
39785
39786
39787
39788
39789
39790
39791
39792
39793
39794
39795
39796
39797
39798
39799
39800
39801
39802
39803
39804
39805
39806
39807
39808
39809
39810
39811
39812
39813
39814
39815
39816
39817
39818
39819
39820
39821
39822
39823
39824
39825
39826
39827
39828
39829
39830
39831
39832
39833
39834
39835
39836
39837
39838
39839
39840
39841
39842
39843
39844
39845
39846
39847
39848
39849
39850
39851
39852
39853
39854
39855
39856
39857
39858
39859
39860
39861
39862
39863
39864
39865
39866
39867
39868
39869
39870
39871
39872
39873
39874
39875
39876
39877
39878
39879
39880
39881
39882
39883
39884
39885
39886
39887
39888
39889
39890
39891
39892
39893
39894
39895
39896
39897
39898
39899
39900
39901
39902
39903
39904
39905
39906
39907
39908
39909
39910
39911
39912
39913
39914
39915
39916
39917
39918
39919
39920
39921
39922
39923
39924
39925
39926
39927
39928
39929
39930
39931
39932
39933
39934
39935
39936
39937
39938
39939
39940
39941
39942
39943
39944
39945
39946
39947
39948
39949
39950
39951
39952
39953
39954
39955
39956
39957
39958
39959
39960
39961
39962
39963
39964
39965
39966
39967
39968
39969
39970
39971
39972
39973
39974
39975
39976
39977
39978
39979
39980
39981
39982
39983
39984
39985
39986
39987
39988
39989
39990
39991
39992
39993
39994
39995
39996
39997
39998
39999
40000
40001
40002
40003
40004
40005
40006
40007
40008
40009
40010
40011
40012
40013
40014
40015
40016
40017
40018
40019
40020
40021
40022
40023
40024
40025
40026
40027
40028
40029
40030
40031
40032
40033
40034
40035
40036
40037
40038
40039
40040
40041
40042
40043
40044
40045
40046
40047
40048
40049
40050
40051
40052
40053
40054
40055
40056
40057
40058
40059
40060
40061
40062
40063
40064
40065
40066
40067
40068
40069
40070
40071
40072
40073
40074
40075
40076
40077
40078
40079
40080
40081
40082
40083
40084
40085
40086
40087
40088
40089
40090
40091
40092
40093
40094
40095
40096
40097
40098
40099
40100
40101
40102
40103
40104
40105
40106
40107
40108
40109
40110
40111
40112
40113
40114
40115
40116
40117
40118
40119
40120
40121
40122
40123
40124
40125
40126
40127
40128
40129
40130
40131
40132
40133
40134
40135
40136
40137
40138
40139
40140
40141
40142
40143
40144
40145
40146
40147
40148
40149
40150
40151
40152
40153
40154
40155
40156
40157
40158
40159
40160
40161
40162
40163
40164
40165
40166
40167
40168
40169
40170
40171
40172
40173
40174
40175
40176
40177
40178
40179
40180
40181
40182
40183
40184
40185
40186
40187
40188
40189
40190
40191
40192
40193
40194
40195
40196
40197
40198
40199
40200
40201
40202
40203
40204
40205
40206
40207
40208
40209
40210
40211
40212
40213
40214
40215
40216
40217
40218
40219
40220
40221
40222
40223
40224
40225
40226
40227
40228
40229
40230
40231
40232
40233
40234
40235
40236
40237
40238
40239
40240
40241
40242
40243
40244
40245
40246
40247
40248
40249
40250
40251
40252
40253
40254
40255
40256
40257
40258
40259
40260
40261
40262
40263
40264
40265
40266
40267
40268
40269
40270
40271
40272
40273
40274
40275
40276
40277
40278
40279
40280
40281
40282
40283
40284
40285
40286
40287
40288
40289
40290
40291
40292
40293
40294
40295
40296
40297
40298
40299
40300
40301
40302
40303
40304
40305
40306
40307
40308
40309
40310
40311
40312
40313
40314
40315
40316
40317
40318
40319
40320
40321
40322
40323
40324
40325
40326
40327
40328
40329
40330
40331
40332
40333
40334
40335
40336
40337
40338
40339
40340
40341
40342
40343
40344
40345
40346
40347
40348
40349
40350
40351
40352
40353
40354
40355
40356
40357
40358
40359
40360
40361
40362
40363
40364
40365
40366
40367
40368
40369
40370
40371
40372
40373
40374
40375
40376
40377
40378
40379
40380
40381
40382
40383
40384
40385
40386
40387
40388
40389
40390
40391
40392
40393
40394
40395
40396
40397
40398
40399
40400
40401
40402
40403
40404
40405
40406
40407
40408
40409
40410
40411
40412
40413
40414
40415
40416
40417
40418
40419
40420
40421
40422
40423
40424
40425
40426
40427
40428
40429
40430
40431
40432
40433
40434
40435
40436
40437
40438
40439
40440
40441
40442
40443
40444
40445
40446
40447
40448
40449
40450
40451
40452
40453
40454
40455
40456
40457
40458
40459
40460
40461
40462
40463
40464
40465
40466
40467
40468
40469
40470
40471
40472
40473
40474
40475
40476
40477
40478
40479
40480
40481
40482
40483
40484
40485
40486
40487
40488
40489
40490
40491
40492
40493
40494
40495
40496
40497
40498
40499
40500
40501
40502
40503
40504
40505
40506
40507
40508
40509
40510
40511
40512
40513
40514
40515
40516
40517
40518
40519
40520
40521
40522
40523
40524
40525
40526
40527
40528
40529
40530
40531
40532
40533
40534
40535
40536
40537
40538
40539
40540
40541
40542
40543
40544
40545
40546
40547
40548
40549
40550
40551
40552
40553
40554
40555
40556
40557
40558
40559
40560
40561
40562
40563
40564
40565
40566
40567
40568
40569
40570
40571
40572
40573
40574
40575
40576
40577
40578
40579
40580
40581
40582
40583
40584
40585
40586
40587
40588
40589
40590
40591
40592
40593
40594
40595
40596
40597
40598
40599
40600
40601
40602
40603
40604
40605
40606
40607
40608
40609
40610
40611
40612
40613
40614
40615
40616
40617
40618
40619
40620
40621
40622
40623
40624
40625
40626
40627
40628
40629
40630
40631
40632
40633
40634
40635
40636
40637
40638
40639
40640
40641
40642
40643
40644
40645
40646
40647
40648
40649
40650
40651
40652
40653
40654
40655
40656
40657
40658
40659
40660
40661
40662
40663
40664
40665
40666
40667
40668
40669
40670
40671
40672
40673
40674
40675
40676
40677
40678
40679
40680
40681
40682
40683
40684
40685
40686
40687
40688
40689
40690
40691
40692
40693
40694
40695
40696
40697
40698
40699
40700
40701
40702
40703
40704
40705
40706
40707
40708
40709
40710
40711
40712
40713
40714
40715
40716
40717
40718
40719
40720
40721
40722
40723
40724
40725
40726
40727
40728
40729
40730
40731
40732
40733
40734
40735
40736
40737
40738
40739
40740
40741
40742
40743
40744
40745
40746
40747
40748
40749
40750
40751
40752
40753
40754
40755
40756
40757
40758
40759
40760
40761
40762
40763
40764
40765
40766
40767
40768
40769
40770
40771
40772
40773
40774
40775
40776
40777
40778
40779
40780
40781
40782
40783
40784
40785
40786
40787
40788
40789
40790
40791
40792
40793
40794
40795
40796
40797
40798
40799
40800
40801
40802
40803
40804
40805
40806
40807
40808
40809
40810
40811
40812
40813
40814
40815
40816
40817
40818
40819
40820
40821
40822
40823
40824
40825
40826
40827
40828
40829
40830
40831
40832
40833
40834
40835
40836
40837
40838
40839
40840
40841
40842
40843
40844
40845
40846
40847
40848
40849
40850
40851
40852
40853
40854
40855
40856
40857
40858
40859
40860
40861
40862
40863
40864
40865
40866
40867
40868
40869
40870
40871
40872
40873
40874
40875
40876
40877
40878
40879
40880
40881
40882
40883
40884
40885
40886
40887
40888
40889
40890
40891
40892
40893
40894
40895
40896
40897
40898
40899
40900
40901
40902
40903
40904
40905
40906
40907
40908
40909
40910
40911
40912
40913
40914
40915
40916
40917
40918
40919
40920
40921
40922
40923
40924
40925
40926
40927
40928
40929
40930
40931
40932
40933
40934
40935
40936
40937
40938
40939
40940
40941
40942
40943
40944
40945
40946
40947
40948
40949
40950
40951
40952
40953
40954
40955
40956
40957
40958
40959
40960
40961
40962
40963
40964
40965
40966
40967
40968
40969
40970
40971
40972
40973
40974
40975
40976
40977
40978
40979
40980
40981
40982
40983
40984
40985
40986
40987
40988
40989
40990
40991
40992
40993
40994
40995
40996
40997
40998
40999
41000
41001
41002
41003
41004
41005
41006
41007
41008
41009
41010
41011
41012
41013
41014
41015
41016
41017
41018
41019
41020
41021
41022
41023
41024
41025
41026
41027
41028
41029
41030
41031
41032
41033
41034
41035
41036
41037
41038
41039
41040
41041
41042
41043
41044
41045
41046
41047
41048
41049
41050
41051
41052
41053
41054
41055
41056
41057
41058
41059
41060
41061
41062
41063
41064
41065
41066
41067
41068
41069
41070
41071
41072
41073
41074
41075
41076
41077
41078
41079
41080
41081
41082
41083
41084
41085
41086
41087
41088
41089
41090
41091
41092
41093
41094
41095
41096
41097
41098
41099
41100
41101
41102
41103
41104
41105
41106
41107
41108
41109
41110
41111
41112
41113
41114
41115
41116
41117
41118
41119
41120
41121
41122
41123
41124
41125
41126
41127
41128
41129
41130
41131
41132
41133
41134
41135
41136
41137
41138
41139
41140
41141
41142
41143
41144
41145
41146
41147
41148
41149
41150
41151
41152
41153
41154
41155
41156
41157
41158
41159
41160
41161
41162
41163
41164
41165
41166
41167
41168
41169
41170
41171
41172
41173
41174
41175
41176
41177
41178
41179
41180
41181
41182
41183
41184
41185
41186
41187
41188
41189
41190
41191
41192
41193
41194
41195
41196
41197
41198
41199
41200
41201
41202
41203
41204
41205
41206
41207
41208
41209
41210
41211
41212
41213
41214
41215
41216
41217
41218
41219
41220
41221
41222
41223
41224
41225
41226
41227
41228
41229
41230
41231
41232
41233
41234
41235
41236
41237
41238
41239
41240
41241
41242
41243
41244
41245
41246
41247
41248
41249
41250
41251
41252
41253
41254
41255
41256
41257
41258
41259
41260
41261
41262
41263
41264
41265
41266
41267
41268
41269
41270
41271
41272
41273
41274
41275
41276
41277
41278
41279
41280
41281
41282
41283
41284
41285
41286
41287
41288
41289
41290
41291
41292
41293
41294
41295
41296
41297
41298
41299
41300
41301
41302
41303
41304
41305
41306
41307
41308
41309
41310
41311
41312
41313
41314
41315
41316
41317
41318
41319
41320
41321
41322
41323
41324
41325
41326
41327
41328
41329
41330
41331
41332
41333
41334
41335
41336
41337
41338
41339
41340
41341
41342
41343
41344
41345
41346
41347
41348
41349
41350
41351
41352
41353
41354
41355
41356
41357
41358
41359
41360
41361
41362
41363
41364
41365
41366
41367
41368
41369
41370
41371
41372
41373
41374
41375
41376
41377
41378
41379
41380
41381
41382
41383
41384
41385
41386
41387
41388
41389
41390
41391
41392
41393
41394
41395
41396
41397
41398
41399
41400
41401
41402
41403
41404
41405
41406
41407
41408
41409
41410
41411
41412
41413
41414
41415
41416
41417
41418
41419
41420
41421
41422
41423
41424
41425
41426
41427
41428
41429
41430
41431
41432
41433
41434
41435
41436
41437
41438
41439
41440
41441
41442
41443
41444
41445
41446
41447
41448
41449
41450
41451
41452
41453
41454
41455
41456
41457
41458
41459
41460
41461
41462
41463
41464
41465
41466
41467
41468
41469
41470
41471
41472
41473
41474
41475
41476
41477
41478
41479
41480
41481
41482
41483
41484
41485
41486
41487
41488
41489
41490
41491
41492
41493
41494
41495
41496
41497
41498
41499
41500
41501
41502
41503
41504
41505
41506
41507
41508
41509
41510
41511
41512
41513
41514
41515
41516
41517
41518
41519
41520
41521
41522
41523
41524
41525
41526
41527
41528
41529
41530
41531
41532
41533
41534
41535
41536
41537
41538
41539
41540
41541
41542
41543
41544
41545
41546
41547
41548
41549
41550
41551
41552
41553
41554
41555
41556
41557
41558
41559
41560
41561
41562
41563
41564
41565
41566
41567
41568
41569
41570
41571
41572
41573
41574
41575
41576
41577
41578
41579
41580
41581
41582
41583
41584
41585
41586
41587
41588
41589
41590
41591
41592
41593
41594
41595
41596
41597
41598
41599
41600
41601
41602
41603
41604
41605
41606
41607
41608
41609
41610
41611
41612
41613
41614
41615
41616
41617
41618
41619
41620
41621
41622
41623
41624
41625
41626
41627
41628
41629
41630
41631
41632
41633
41634
41635
41636
41637
41638
41639
41640
41641
41642
41643
41644
41645
41646
41647
41648
41649
41650
41651
41652
41653
41654
41655
41656
41657
41658
41659
41660
41661
41662
41663
41664
41665
41666
41667
41668
41669
41670
41671
41672
41673
41674
41675
41676
41677
41678
41679
41680
41681
41682
41683
41684
41685
41686
41687
41688
41689
41690
41691
41692
41693
41694
41695
41696
41697
41698
41699
41700
41701
41702
41703
41704
41705
41706
41707
41708
41709
41710
41711
41712
41713
41714
41715
41716
41717
41718
41719
41720
41721
41722
41723
41724
41725
41726
41727
41728
41729
41730
41731
41732
41733
41734
41735
41736
41737
41738
41739
41740
41741
41742
41743
41744
41745
41746
41747
41748
41749
41750
41751
41752
41753
41754
41755
41756
41757
41758
41759
41760
41761
41762
41763
41764
41765
41766
41767
41768
41769
41770
41771
41772
41773
41774
41775
41776
41777
41778
41779
41780
41781
41782
41783
41784
41785
41786
41787
41788
41789
41790
41791
41792
41793
41794
41795
41796
41797
41798
41799
41800
41801
41802
41803
41804
41805
41806
41807
41808
41809
41810
41811
41812
41813
41814
41815
41816
41817
41818
41819
41820
41821
41822
41823
41824
41825
41826
41827
41828
41829
41830
41831
41832
41833
41834
41835
41836
41837
41838
41839
41840
41841
41842
41843
41844
41845
41846
41847
41848
41849
41850
41851
41852
41853
41854
41855
41856
41857
41858
41859
41860
41861
41862
41863
41864
41865
41866
41867
41868
41869
41870
41871
41872
41873
41874
41875
41876
41877
41878
41879
41880
41881
41882
41883
41884
41885
41886
41887
41888
41889
41890
41891
41892
41893
41894
41895
41896
41897
41898
41899
41900
41901
41902
41903
41904
41905
41906
41907
41908
41909
41910
41911
41912
41913
41914
41915
41916
41917
41918
41919
41920
41921
41922
41923
41924
41925
41926
41927
41928
41929
41930
41931
41932
41933
41934
41935
41936
41937
41938
41939
41940
41941
41942
41943
41944
41945
41946
41947
41948
41949
41950
41951
41952
41953
41954
41955
41956
41957
41958
41959
41960
41961
41962
41963
41964
41965
41966
41967
41968
41969
41970
41971
41972
41973
41974
41975
41976
41977
41978
41979
41980
41981
41982
41983
41984
41985
41986
41987
41988
41989
41990
41991
41992
41993
41994
41995
41996
41997
41998
41999
42000
42001
42002
42003
42004
42005
42006
42007
42008
42009
42010
42011
42012
42013
42014
42015
42016
42017
42018
42019
42020
42021
42022
42023
42024
42025
42026
42027
42028
42029
42030
42031
42032
42033
42034
42035
42036
42037
42038
42039
42040
42041
42042
42043
42044
42045
42046
42047
42048
42049
42050
42051
42052
42053
42054
42055
42056
42057
42058
42059
42060
42061
42062
42063
42064
42065
42066
42067
42068
42069
42070
42071
42072
42073
42074
42075
42076
42077
42078
42079
42080
42081
42082
42083
42084
42085
42086
42087
42088
42089
42090
42091
42092
42093
42094
42095
42096
42097
42098
42099
42100
42101
42102
42103
42104
42105
42106
42107
42108
42109
42110
42111
42112
42113
42114
42115
42116
42117
42118
42119
42120
42121
42122
42123
42124
42125
42126
42127
42128
42129
42130
42131
42132
42133
42134
42135
42136
42137
42138
42139
42140
42141
42142
42143
42144
42145
42146
42147
42148
42149
42150
42151
42152
42153
42154
42155
42156
42157
42158
42159
42160
42161
42162
42163
42164
42165
42166
42167
42168
42169
42170
42171
42172
42173
42174
42175
42176
42177
42178
42179
42180
42181
42182
42183
42184
42185
42186
42187
42188
42189
42190
42191
42192
42193
42194
42195
42196
42197
42198
42199
42200
42201
42202
42203
42204
42205
42206
42207
42208
42209
42210
42211
42212
42213
42214
42215
42216
42217
42218
42219
42220
42221
42222
42223
42224
42225
42226
42227
42228
42229
42230
42231
42232
42233
42234
42235
42236
42237
42238
42239
42240
42241
42242
42243
42244
42245
42246
42247
42248
42249
42250
42251
42252
42253
42254
42255
42256
42257
42258
42259
42260
42261
42262
42263
42264
42265
42266
42267
42268
42269
42270
42271
42272
42273
42274
42275
42276
42277
42278
42279
42280
42281
42282
42283
42284
42285
42286
42287
42288
42289
42290
42291
42292
42293
42294
42295
42296
42297
42298
42299
42300
42301
42302
42303
42304
42305
42306
42307
42308
42309
42310
42311
42312
42313
42314
42315
42316
42317
42318
42319
42320
42321
42322
42323
42324
42325
42326
42327
42328
42329
42330
42331
42332
42333
42334
42335
42336
42337
42338
42339
42340
42341
42342
42343
42344
42345
42346
42347
42348
42349
42350
42351
42352
42353
42354
42355
42356
42357
42358
42359
42360
42361
42362
42363
42364
42365
42366
42367
42368
42369
42370
42371
42372
42373
42374
42375
42376
42377
42378
42379
42380
42381
42382
42383
42384
42385
42386
42387
42388
42389
42390
42391
42392
42393
42394
42395
42396
42397
42398
42399
42400
42401
42402
42403
42404
42405
42406
42407
42408
42409
42410
42411
42412
42413
42414
42415
42416
42417
42418
42419
42420
42421
42422
42423
42424
42425
42426
42427
42428
42429
42430
42431
42432
42433
42434
42435
42436
42437
42438
42439
42440
42441
42442
42443
42444
42445
42446
42447
42448
42449
42450
42451
42452
42453
42454
42455
42456
42457
42458
42459
42460
42461
42462
42463
42464
42465
42466
42467
42468
42469
42470
42471
42472
42473
42474
42475
42476
42477
42478
42479
42480
42481
42482
42483
42484
42485
42486
42487
42488
42489
42490
42491
42492
42493
42494
42495
42496
42497
42498
42499
42500
42501
42502
42503
42504
42505
42506
42507
42508
42509
42510
42511
42512
42513
42514
42515
42516
42517
42518
42519
42520
42521
42522
42523
42524
42525
42526
42527
42528
42529
42530
42531
42532
42533
42534
42535
42536
42537
42538
42539
42540
42541
42542
42543
42544
42545
42546
42547
42548
42549
42550
42551
42552
42553
42554
42555
42556
42557
42558
42559
42560
42561
42562
42563
42564
42565
42566
42567
42568
42569
42570
42571
42572
42573
42574
42575
42576
42577
42578
42579
42580
42581
42582
42583
42584
42585
42586
42587
42588
42589
42590
42591
42592
42593
42594
42595
42596
42597
42598
42599
42600
42601
42602
42603
42604
42605
42606
42607
42608
42609
42610
42611
42612
42613
42614
42615
42616
42617
42618
42619
42620
42621
42622
42623
42624
42625
42626
42627
42628
42629
42630
42631
42632
42633
42634
42635
42636
42637
42638
42639
42640
42641
42642
42643
42644
42645
42646
42647
42648
42649
42650
42651
42652
42653
42654
42655
42656
42657
42658
42659
42660
42661
42662
42663
42664
42665
42666
42667
42668
42669
42670
42671
42672
42673
42674
42675
42676
42677
42678
42679
42680
42681
42682
42683
42684
42685
42686
42687
42688
42689
42690
42691
42692
42693
42694
42695
42696
42697
42698
42699
42700
42701
42702
42703
42704
42705
42706
42707
42708
42709
42710
42711
42712
42713
42714
42715
42716
42717
42718
42719
42720
42721
42722
42723
42724
42725
42726
42727
42728
42729
42730
42731
42732
42733
42734
42735
42736
42737
42738
42739
42740
42741
42742
42743
42744
42745
42746
42747
42748
42749
42750
42751
42752
42753
42754
42755
42756
42757
42758
42759
42760
42761
42762
42763
42764
42765
42766
42767
42768
42769
42770
42771
42772
42773
42774
42775
42776
42777
42778
42779
42780
42781
42782
42783
42784
42785
42786
42787
42788
42789
42790
42791
42792
42793
42794
42795
42796
42797
42798
42799
42800
42801
42802
42803
42804
42805
42806
42807
42808
42809
42810
42811
42812
42813
42814
42815
42816
42817
42818
42819
42820
42821
42822
42823
42824
42825
42826
42827
42828
42829
42830
42831
42832
42833
42834
42835
42836
42837
42838
42839
42840
42841
42842
42843
42844
42845
42846
42847
42848
42849
42850
42851
42852
42853
42854
42855
42856
42857
42858
42859
42860
42861
42862
42863
42864
42865
42866
42867
42868
42869
42870
42871
42872
42873
42874
42875
42876
42877
42878
42879
42880
42881
42882
42883
42884
42885
42886
42887
42888
42889
42890
42891
42892
42893
42894
42895
42896
42897
42898
42899
42900
42901
42902
42903
42904
42905
42906
42907
42908
42909
42910
42911
42912
42913
42914
42915
42916
42917
42918
42919
42920
42921
42922
42923
42924
42925
42926
42927
42928
42929
42930
42931
42932
42933
42934
42935
42936
42937
42938
42939
42940
42941
42942
42943
42944
42945
42946
42947
42948
42949
42950
42951
42952
42953
42954
42955
42956
42957
42958
42959
42960
42961
42962
42963
42964
42965
42966
42967
42968
42969
42970
42971
42972
42973
42974
42975
42976
42977
42978
42979
42980
42981
42982
42983
42984
42985
42986
42987
42988
42989
42990
42991
42992
42993
42994
42995
42996
42997
42998
42999
43000
43001
43002
43003
43004
43005
43006
43007
43008
43009
43010
43011
43012
43013
43014
43015
43016
43017
43018
43019
43020
43021
43022
43023
43024
43025
43026
43027
43028
43029
43030
43031
43032
43033
43034
43035
43036
43037
43038
43039
43040
43041
43042
43043
43044
43045
43046
43047
43048
43049
43050
43051
43052
43053
43054
43055
43056
43057
43058
43059
43060
43061
43062
43063
43064
43065
43066
43067
43068
43069
43070
43071
43072
43073
43074
43075
43076
43077
43078
43079
43080
43081
43082
43083
43084
43085
43086
43087
43088
43089
43090
43091
43092
43093
43094
43095
43096
43097
43098
43099
43100
43101
43102
43103
43104
43105
43106
43107
43108
43109
43110
43111
43112
43113
43114
43115
43116
43117
43118
43119
43120
43121
43122
43123
43124
43125
43126
43127
43128
43129
43130
43131
43132
43133
43134
43135
43136
43137
43138
43139
43140
43141
43142
43143
43144
43145
43146
43147
43148
43149
43150
43151
43152
43153
43154
43155
43156
43157
43158
43159
43160
43161
43162
43163
43164
43165
43166
43167
43168
43169
43170
43171
43172
43173
43174
43175
43176
43177
43178
43179
43180
43181
43182
43183
43184
43185
43186
43187
43188
43189
43190
43191
43192
43193
43194
43195
43196
43197
43198
43199
43200
43201
43202
43203
43204
43205
43206
43207
43208
43209
43210
43211
43212
43213
43214
43215
43216
43217
43218
43219
43220
43221
43222
43223
43224
43225
43226
43227
43228
43229
43230
43231
43232
43233
43234
43235
43236
43237
43238
43239
43240
43241
43242
43243
43244
43245
43246
43247
43248
43249
43250
43251
43252
43253
43254
43255
43256
43257
43258
43259
43260
43261
43262
43263
43264
43265
43266
43267
43268
43269
43270
43271
43272
43273
43274
43275
43276
43277
43278
43279
43280
43281
43282
43283
43284
43285
43286
43287
43288
43289
43290
43291
43292
43293
43294
43295
43296
43297
43298
43299
43300
43301
43302
43303
43304
43305
43306
43307
43308
43309
43310
43311
43312
43313
43314
43315
43316
43317
43318
43319
43320
43321
43322
43323
43324
43325
43326
43327
43328
43329
43330
43331
43332
43333
43334
43335
43336
43337
43338
43339
43340
43341
43342
43343
43344
43345
43346
43347
43348
43349
43350
43351
43352
43353
43354
43355
43356
43357
43358
43359
43360
43361
43362
43363
43364
43365
43366
43367
43368
43369
43370
43371
43372
43373
43374
43375
43376
43377
43378
43379
43380
43381
43382
43383
43384
43385
43386
43387
43388
43389
43390
43391
43392
43393
43394
43395
43396
43397
43398
43399
43400
43401
43402
43403
43404
43405
43406
43407
43408
43409
43410
43411
43412
43413
43414
43415
43416
43417
43418
43419
43420
43421
43422
43423
43424
43425
43426
43427
43428
43429
43430
43431
43432
43433
43434
43435
43436
43437
43438
43439
43440
43441
43442
43443
43444
43445
43446
43447
43448
43449
43450
43451
43452
43453
43454
43455
43456
43457
43458
43459
43460
43461
43462
43463
43464
43465
43466
43467
43468
43469
43470
43471
43472
43473
43474
43475
43476
43477
43478
43479
43480
43481
43482
43483
43484
43485
43486
43487
43488
43489
43490
43491
43492
43493
43494
43495
43496
43497
43498
43499
43500
43501
43502
43503
43504
43505
43506
43507
43508
43509
43510
43511
43512
43513
43514
43515
43516
43517
43518
43519
43520
43521
43522
43523
43524
43525
43526
43527
43528
43529
43530
43531
43532
43533
43534
43535
43536
43537
43538
43539
43540
43541
43542
43543
43544
43545
43546
43547
43548
43549
43550
43551
43552
43553
43554
43555
43556
43557
43558
43559
43560
43561
43562
43563
43564
43565
43566
43567
43568
43569
43570
43571
43572
43573
43574
43575
43576
43577
43578
43579
43580
43581
43582
43583
43584
43585
43586
43587
43588
43589
43590
43591
43592
43593
43594
43595
43596
43597
43598
43599
43600
43601
43602
43603
43604
43605
43606
43607
43608
43609
43610
43611
43612
43613
43614
43615
43616
43617
43618
43619
43620
43621
43622
43623
43624
43625
43626
43627
43628
43629
43630
43631
43632
43633
43634
43635
43636
43637
43638
43639
43640
43641
43642
43643
43644
43645
43646
43647
43648
43649
43650
43651
43652
43653
43654
43655
43656
43657
43658
43659
43660
43661
43662
43663
43664
43665
43666
43667
43668
43669
43670
43671
43672
43673
43674
43675
43676
43677
43678
43679
43680
43681
43682
43683
43684
43685
43686
43687
43688
43689
43690
43691
43692
43693
43694
43695
43696
43697
43698
43699
43700
43701
43702
43703
43704
43705
43706
43707
43708
43709
43710
43711
43712
43713
43714
43715
43716
43717
43718
43719
43720
43721
43722
43723
43724
43725
43726
43727
43728
43729
43730
43731
43732
43733
43734
43735
43736
43737
43738
43739
43740
43741
43742
43743
43744
43745
43746
43747
43748
43749
43750
43751
43752
43753
43754
43755
43756
43757
43758
43759
43760
43761
43762
43763
43764
43765
43766
43767
43768
43769
43770
43771
43772
43773
43774
43775
43776
43777
43778
43779
43780
43781
43782
43783
43784
43785
43786
43787
43788
43789
43790
43791
43792
43793
43794
43795
43796
43797
43798
43799
43800
43801
43802
43803
43804
43805
43806
43807
43808
43809
43810
43811
43812
43813
43814
43815
43816
43817
43818
43819
43820
43821
43822
43823
43824
43825
43826
43827
43828
43829
43830
43831
43832
43833
43834
43835
43836
43837
43838
43839
43840
43841
43842
43843
43844
43845
43846
43847
43848
43849
43850
43851
43852
43853
43854
43855
43856
43857
43858
43859
43860
43861
43862
43863
43864
43865
43866
43867
43868
43869
43870
43871
43872
43873
43874
43875
43876
43877
43878
43879
43880
43881
43882
43883
43884
43885
43886
43887
43888
43889
43890
43891
43892
43893
43894
43895
43896
43897
43898
43899
43900
43901
43902
43903
43904
43905
43906
43907
43908
43909
43910
43911
43912
43913
43914
43915
43916
43917
43918
43919
43920
43921
43922
43923
43924
43925
43926
43927
43928
43929
43930
43931
43932
43933
43934
43935
43936
43937
43938
43939
43940
43941
43942
43943
43944
43945
43946
43947
43948
43949
43950
43951
43952
43953
43954
43955
43956
43957
43958
43959
43960
43961
43962
43963
43964
43965
43966
43967
43968
43969
43970
43971
43972
43973
43974
43975
43976
43977
43978
43979
43980
43981
43982
43983
43984
43985
43986
43987
43988
43989
43990
43991
43992
43993
43994
43995
43996
43997
43998
43999
44000
44001
44002
44003
44004
44005
44006
44007
44008
44009
44010
44011
44012
44013
44014
44015
44016
44017
44018
44019
44020
44021
44022
44023
44024
44025
44026
44027
44028
44029
44030
44031
44032
44033
44034
44035
44036
44037
44038
44039
44040
44041
44042
44043
44044
44045
44046
44047
44048
44049
44050
44051
44052
44053
44054
44055
44056
44057
44058
44059
44060
44061
44062
44063
44064
44065
44066
44067
44068
44069
44070
44071
44072
44073
44074
44075
44076
44077
44078
44079
44080
44081
44082
44083
44084
44085
44086
44087
44088
44089
44090
44091
44092
44093
44094
44095
44096
44097
44098
44099
44100
44101
44102
44103
44104
44105
44106
44107
44108
44109
44110
44111
44112
44113
44114
44115
44116
44117
44118
44119
44120
44121
44122
44123
44124
44125
44126
44127
44128
44129
44130
44131
44132
44133
44134
44135
44136
44137
44138
44139
44140
44141
44142
44143
44144
44145
44146
44147
44148
44149
44150
44151
44152
44153
44154
44155
44156
44157
44158
44159
44160
44161
44162
44163
44164
44165
44166
44167
44168
44169
44170
44171
44172
44173
44174
44175
44176
44177
44178
44179
44180
44181
44182
44183
44184
44185
44186
44187
44188
44189
44190
44191
44192
44193
44194
44195
44196
44197
44198
44199
44200
44201
44202
44203
44204
44205
44206
44207
44208
44209
44210
44211
44212
44213
44214
44215
44216
44217
44218
44219
44220
44221
44222
44223
44224
44225
44226
44227
44228
44229
44230
44231
44232
44233
44234
44235
44236
44237
44238
44239
44240
44241
44242
44243
44244
44245
44246
44247
44248
44249
44250
44251
44252
44253
44254
44255
44256
44257
44258
44259
44260
44261
44262
44263
44264
44265
44266
44267
44268
44269
44270
44271
44272
44273
44274
44275
44276
44277
44278
44279
44280
44281
44282
44283
44284
44285
44286
44287
44288
44289
44290
44291
44292
44293
44294
44295
44296
44297
44298
44299
44300
44301
44302
44303
44304
44305
44306
44307
44308
44309
44310
44311
44312
44313
44314
44315
44316
44317
44318
44319
44320
44321
44322
44323
44324
44325
44326
44327
44328
44329
44330
44331
44332
44333
44334
44335
44336
44337
44338
44339
44340
44341
44342
44343
44344
44345
44346
44347
44348
44349
44350
44351
44352
44353
44354
44355
44356
44357
44358
44359
44360
44361
44362
44363
44364
44365
44366
44367
44368
44369
44370
44371
44372
44373
44374
44375
44376
44377
44378
44379
44380
44381
44382
44383
44384
44385
44386
44387
44388
44389
44390
44391
44392
44393
44394
44395
44396
44397
44398
44399
44400
44401
44402
44403
44404
44405
44406
44407
44408
44409
44410
44411
44412
44413
44414
44415
44416
44417
44418
44419
44420
44421
44422
44423
44424
44425
44426
44427
44428
44429
44430
44431
44432
44433
44434
44435
44436
44437
44438
44439
44440
44441
44442
44443
44444
44445
44446
44447
44448
44449
44450
44451
44452
44453
44454
44455
44456
44457
44458
44459
44460
44461
44462
44463
44464
44465
44466
44467
44468
44469
44470
44471
44472
44473
44474
44475
44476
44477
44478
44479
44480
44481
44482
44483
44484
44485
44486
44487
44488
44489
44490
44491
44492
44493
44494
44495
44496
44497
44498
44499
44500
44501
44502
44503
44504
44505
44506
44507
44508
44509
44510
44511
44512
44513
44514
44515
44516
44517
44518
44519
44520
44521
44522
44523
44524
44525
44526
44527
44528
44529
44530
44531
44532
44533
44534
44535
44536
44537
44538
44539
44540
44541
44542
44543
44544
44545
44546
44547
44548
44549
44550
44551
44552
44553
44554
44555
44556
44557
44558
44559
44560
44561
44562
44563
44564
44565
44566
44567
44568
44569
44570
44571
44572
44573
44574
44575
44576
44577
44578
44579
44580
44581
44582
44583
44584
44585
44586
44587
44588
44589
44590
44591
44592
44593
44594
44595
44596
44597
44598
44599
44600
44601
44602
44603
44604
44605
44606
44607
44608
44609
44610
44611
44612
44613
44614
44615
44616
44617
44618
44619
44620
44621
44622
44623
44624
44625
44626
44627
44628
44629
44630
44631
44632
44633
44634
44635
44636
44637
44638
44639
44640
44641
44642
44643
44644
44645
44646
44647
44648
44649
44650
44651
44652
44653
44654
44655
44656
44657
44658
44659
44660
44661
44662
44663
44664
44665
44666
44667
44668
44669
44670
44671
44672
44673
44674
44675
44676
44677
44678
44679
44680
44681
44682
44683
44684
44685
44686
44687
44688
44689
44690
44691
44692
44693
44694
44695
44696
44697
44698
44699
44700
44701
44702
44703
44704
44705
44706
44707
44708
44709
44710
44711
44712
44713
44714
44715
44716
44717
44718
44719
44720
44721
44722
44723
44724
44725
44726
44727
44728
44729
44730
44731
44732
44733
44734
44735
44736
44737
44738
44739
44740
44741
44742
44743
44744
44745
44746
44747
44748
44749
44750
44751
44752
44753
44754
44755
44756
44757
44758
44759
44760
44761
44762
44763
44764
44765
44766
44767
44768
44769
44770
44771
44772
44773
44774
44775
44776
44777
44778
44779
44780
44781
44782
44783
44784
44785
44786
44787
44788
44789
44790
44791
44792
44793
44794
44795
44796
44797
44798
44799
44800
44801
44802
44803
44804
44805
44806
44807
44808
44809
44810
44811
44812
44813
44814
44815
44816
44817
44818
44819
44820
44821
44822
44823
44824
44825
44826
44827
44828
44829
44830
44831
44832
44833
44834
44835
44836
44837
44838
44839
44840
44841
44842
44843
44844
44845
44846
44847
44848
44849
44850
44851
44852
44853
44854
44855
44856
44857
44858
44859
44860
44861
44862
44863
44864
44865
44866
44867
44868
44869
44870
44871
44872
44873
44874
44875
44876
44877
44878
44879
44880
44881
44882
44883
44884
44885
44886
44887
44888
44889
44890
44891
44892
44893
44894
44895
44896
44897
44898
44899
44900
44901
44902
44903
44904
44905
44906
44907
44908
44909
44910
44911
44912
44913
44914
44915
44916
44917
44918
44919
44920
44921
44922
44923
44924
44925
44926
44927
44928
44929
44930
44931
44932
44933
44934
44935
44936
44937
44938
44939
44940
44941
44942
44943
44944
44945
44946
44947
44948
44949
44950
44951
44952
44953
44954
44955
44956
44957
44958
44959
44960
44961
44962
44963
44964
44965
44966
44967
44968
44969
44970
44971
44972
44973
44974
44975
44976
44977
44978
44979
44980
44981
44982
44983
44984
44985
44986
44987
44988
44989
44990
44991
44992
44993
44994
44995
44996
44997
44998
44999
45000
45001
45002
45003
45004
45005
45006
45007
45008
45009
45010
45011
45012
45013
45014
45015
45016
45017
45018
45019
45020
45021
45022
45023
45024
45025
45026
45027
45028
45029
45030
45031
45032
45033
45034
45035
45036
45037
45038
45039
45040
45041
45042
45043
45044
45045
45046
45047
45048
45049
45050
45051
45052
45053
45054
45055
45056
45057
45058
45059
45060
45061
45062
45063
45064
45065
45066
45067
45068
45069
45070
45071
45072
45073
45074
45075
45076
45077
45078
45079
45080
45081
45082
45083
45084
45085
45086
45087
45088
45089
45090
45091
45092
45093
45094
45095
45096
45097
45098
45099
45100
45101
45102
45103
45104
45105
45106
45107
45108
45109
45110
45111
45112
45113
45114
45115
45116
45117
45118
45119
45120
45121
45122
45123
45124
45125
45126
45127
45128
45129
45130
45131
45132
45133
45134
45135
45136
45137
45138
45139
45140
45141
45142
45143
45144
45145
45146
45147
45148
45149
45150
45151
45152
45153
45154
45155
45156
45157
45158
45159
45160
45161
45162
45163
45164
45165
45166
45167
45168
45169
45170
45171
45172
45173
45174
45175
45176
45177
45178
45179
45180
45181
45182
45183
45184
45185
45186
45187
45188
45189
45190
45191
45192
45193
45194
45195
45196
45197
45198
45199
45200
45201
45202
45203
45204
45205
45206
45207
45208
45209
45210
45211
45212
45213
45214
45215
45216
45217
45218
45219
45220
45221
45222
45223
45224
45225
45226
45227
45228
45229
45230
45231
45232
45233
45234
45235
45236
45237
45238
45239
45240
45241
45242
45243
45244
45245
45246
45247
45248
45249
45250
45251
45252
45253
45254
45255
45256
45257
45258
45259
45260
45261
45262
45263
45264
45265
45266
45267
45268
45269
45270
45271
45272
45273
45274
45275
45276
45277
45278
45279
45280
45281
45282
45283
45284
45285
45286
45287
45288
45289
45290
45291
45292
45293
45294
45295
45296
45297
45298
45299
45300
45301
45302
45303
45304
45305
45306
45307
45308
45309
45310
45311
45312
45313
45314
45315
45316
45317
45318
45319
45320
45321
45322
45323
45324
45325
45326
45327
45328
45329
45330
45331
45332
45333
45334
45335
45336
45337
45338
45339
45340
45341
45342
45343
45344
45345
45346
45347
45348
45349
45350
45351
45352
45353
45354
45355
45356
45357
45358
45359
45360
45361
45362
45363
45364
45365
45366
45367
45368
45369
45370
45371
45372
45373
45374
45375
45376
45377
45378
45379
45380
45381
45382
45383
45384
45385
45386
45387
45388
45389
45390
45391
45392
45393
45394
45395
45396
45397
45398
45399
45400
45401
45402
45403
45404
45405
45406
45407
45408
45409
45410
45411
45412
45413
45414
45415
45416
45417
45418
45419
45420
45421
45422
45423
45424
45425
45426
45427
45428
45429
45430
45431
45432
45433
45434
45435
45436
45437
45438
45439
45440
45441
45442
45443
45444
45445
45446
45447
45448
45449
45450
45451
45452
45453
45454
45455
45456
45457
45458
45459
45460
45461
45462
45463
45464
45465
45466
45467
45468
45469
45470
45471
45472
45473
45474
45475
45476
45477
45478
45479
45480
45481
45482
45483
45484
45485
45486
45487
45488
45489
45490
45491
45492
45493
45494
45495
45496
45497
45498
45499
45500
45501
45502
45503
45504
45505
45506
45507
45508
45509
45510
45511
45512
45513
45514
45515
45516
45517
45518
45519
45520
45521
45522
45523
45524
45525
45526
45527
45528
45529
45530
45531
45532
45533
45534
45535
45536
45537
45538
45539
45540
45541
45542
45543
45544
45545
45546
45547
45548
45549
45550
45551
45552
45553
45554
45555
45556
45557
45558
45559
45560
45561
45562
45563
45564
45565
45566
45567
45568
45569
45570
45571
45572
45573
45574
45575
45576
45577
45578
45579
45580
45581
45582
45583
45584
45585
45586
45587
45588
45589
45590
45591
45592
45593
45594
45595
45596
45597
45598
45599
45600
45601
45602
45603
45604
45605
45606
45607
45608
45609
45610
45611
45612
45613
45614
45615
45616
45617
45618
45619
45620
45621
45622
45623
45624
45625
45626
45627
45628
45629
45630
45631
45632
45633
45634
45635
45636
45637
45638
45639
45640
45641
45642
45643
45644
45645
45646
45647
45648
45649
45650
45651
45652
45653
45654
45655
45656
45657
45658
45659
45660
45661
45662
45663
45664
45665
45666
45667
45668
45669
45670
45671
45672
45673
45674
45675
45676
45677
45678
45679
45680
45681
45682
45683
45684
45685
45686
45687
45688
45689
45690
45691
45692
45693
45694
45695
45696
45697
45698
45699
45700
45701
45702
45703
45704
45705
45706
45707
45708
45709
45710
45711
45712
45713
45714
45715
45716
45717
45718
45719
45720
45721
45722
45723
45724
45725
45726
45727
45728
45729
45730
45731
45732
45733
45734
45735
45736
45737
45738
45739
45740
45741
45742
45743
45744
45745
45746
45747
45748
45749
45750
45751
45752
45753
45754
45755
45756
45757
45758
45759
45760
45761
45762
45763
45764
45765
45766
45767
45768
45769
45770
45771
45772
45773
45774
45775
45776
45777
45778
45779
45780
45781
45782
45783
45784
45785
45786
45787
45788
45789
45790
45791
45792
45793
45794
45795
45796
45797
45798
45799
45800
45801
45802
45803
45804
45805
45806
45807
45808
45809
45810
45811
45812
45813
45814
45815
45816
45817
45818
45819
45820
45821
45822
45823
45824
45825
45826
45827
45828
45829
45830
45831
45832
45833
45834
45835
45836
45837
45838
45839
45840
45841
45842
45843
45844
45845
45846
45847
45848
45849
45850
45851
45852
45853
45854
45855
45856
45857
45858
45859
45860
45861
45862
45863
45864
45865
45866
45867
45868
45869
45870
45871
45872
45873
45874
45875
45876
45877
45878
45879
45880
45881
45882
45883
45884
45885
45886
45887
45888
45889
45890
45891
45892
45893
45894
45895
45896
45897
45898
45899
45900
45901
45902
45903
45904
45905
45906
45907
45908
45909
45910
45911
45912
45913
45914
45915
45916
45917
45918
45919
45920
45921
45922
45923
45924
45925
45926
45927
45928
45929
45930
45931
45932
45933
45934
45935
45936
45937
45938
45939
45940
45941
45942
45943
45944
45945
45946
45947
45948
45949
45950
45951
45952
45953
45954
45955
45956
45957
45958
45959
45960
45961
45962
45963
45964
45965
45966
45967
45968
45969
45970
45971
45972
45973
45974
45975
45976
45977
45978
45979
45980
45981
45982
45983
45984
45985
45986
45987
45988
45989
45990
45991
45992
45993
45994
45995
45996
45997
45998
45999
46000
46001
46002
46003
46004
46005
46006
46007
46008
46009
46010
46011
46012
46013
46014
46015
46016
46017
46018
46019
46020
46021
46022
46023
46024
46025
46026
46027
46028
46029
46030
46031
46032
46033
46034
46035
46036
46037
46038
46039
46040
46041
46042
46043
46044
46045
46046
46047
46048
46049
46050
46051
46052
46053
46054
46055
46056
46057
46058
46059
46060
46061
46062
46063
46064
46065
46066
46067
46068
46069
46070
46071
46072
46073
46074
46075
46076
46077
46078
46079
46080
46081
46082
46083
46084
46085
46086
46087
46088
46089
46090
46091
46092
46093
46094
46095
46096
46097
46098
46099
46100
46101
46102
46103
46104
46105
46106
46107
46108
46109
46110
46111
46112
46113
46114
46115
46116
46117
46118
46119
46120
46121
46122
46123
46124
46125
46126
46127
46128
46129
46130
46131
46132
46133
46134
46135
46136
46137
46138
46139
46140
46141
46142
46143
46144
46145
46146
46147
46148
46149
46150
46151
46152
46153
46154
46155
46156
46157
46158
46159
46160
46161
46162
46163
46164
46165
46166
46167
46168
46169
46170
46171
46172
46173
46174
46175
46176
46177
46178
46179
46180
46181
46182
46183
46184
46185
46186
46187
46188
46189
46190
46191
46192
46193
46194
46195
46196
46197
46198
46199
46200
46201
46202
46203
46204
46205
46206
46207
46208
46209
46210
46211
46212
46213
46214
46215
46216
46217
46218
46219
46220
46221
46222
46223
46224
46225
46226
46227
46228
46229
46230
46231
46232
46233
46234
46235
46236
46237
46238
46239
46240
46241
46242
46243
46244
46245
46246
46247
46248
46249
46250
46251
46252
46253
46254
46255
46256
46257
46258
46259
46260
46261
46262
46263
46264
46265
46266
46267
46268
46269
46270
46271
46272
46273
46274
46275
46276
46277
46278
46279
46280
46281
46282
46283
46284
46285
46286
46287
46288
46289
46290
46291
46292
46293
46294
46295
46296
46297
46298
46299
46300
46301
46302
46303
46304
46305
46306
46307
46308
46309
46310
46311
46312
46313
46314
46315
46316
46317
46318
46319
46320
46321
46322
46323
46324
46325
46326
46327
46328
46329
46330
46331
46332
46333
46334
46335
46336
46337
46338
46339
46340
46341
46342
46343
46344
46345
46346
46347
46348
46349
46350
46351
46352
46353
46354
46355
46356
46357
46358
46359
46360
46361
46362
46363
46364
46365
46366
46367
46368
46369
46370
46371
46372
46373
46374
46375
46376
46377
46378
46379
46380
46381
46382
46383
46384
46385
46386
46387
46388
46389
46390
46391
46392
46393
46394
46395
46396
46397
46398
46399
46400
46401
46402
46403
46404
46405
46406
46407
46408
46409
46410
46411
46412
46413
46414
46415
46416
46417
46418
46419
46420
46421
46422
46423
46424
46425
46426
46427
46428
46429
46430
46431
46432
46433
46434
46435
46436
46437
46438
46439
46440
46441
46442
46443
46444
46445
46446
46447
46448
46449
46450
46451
46452
46453
46454
46455
46456
46457
46458
46459
46460
46461
46462
46463
46464
46465
46466
46467
46468
46469
46470
46471
46472
46473
46474
46475
46476
46477
46478
46479
46480
46481
46482
46483
46484
46485
46486
46487
46488
46489
46490
46491
46492
46493
46494
46495
46496
46497
46498
46499
46500
46501
46502
46503
46504
46505
46506
46507
46508
46509
46510
46511
46512
46513
46514
46515
46516
46517
46518
46519
46520
46521
46522
46523
46524
46525
46526
46527
46528
46529
46530
46531
46532
46533
46534
46535
46536
46537
46538
46539
46540
46541
46542
46543
46544
46545
46546
46547
46548
46549
46550
46551
46552
46553
46554
46555
46556
46557
46558
46559
46560
46561
46562
46563
46564
46565
46566
46567
46568
46569
46570
46571
46572
46573
46574
46575
46576
46577
46578
46579
46580
46581
46582
46583
46584
46585
46586
46587
46588
46589
46590
46591
46592
46593
46594
46595
46596
46597
46598
46599
46600
46601
46602
46603
46604
46605
46606
46607
46608
46609
46610
46611
46612
46613
46614
46615
46616
46617
46618
46619
46620
46621
46622
46623
46624
46625
46626
46627
46628
46629
46630
46631
46632
46633
46634
46635
46636
46637
46638
46639
46640
46641
46642
46643
46644
46645
46646
46647
46648
46649
46650
46651
46652
46653
46654
46655
46656
46657
46658
46659
46660
46661
46662
46663
46664
46665
46666
46667
46668
46669
46670
46671
46672
46673
46674
46675
46676
46677
46678
46679
46680
46681
46682
46683
46684
46685
46686
46687
46688
46689
46690
46691
46692
46693
46694
46695
46696
46697
46698
46699
46700
46701
46702
46703
46704
46705
46706
46707
46708
46709
46710
46711
46712
46713
46714
46715
46716
46717
46718
46719
46720
46721
46722
46723
46724
46725
46726
46727
46728
46729
46730
46731
46732
46733
46734
46735
46736
46737
46738
46739
46740
46741
46742
46743
46744
46745
46746
46747
46748
46749
46750
46751
46752
46753
46754
46755
46756
46757
46758
46759
46760
46761
46762
46763
46764
46765
46766
46767
46768
46769
46770
46771
46772
46773
46774
46775
46776
46777
46778
46779
46780
46781
46782
46783
46784
46785
46786
46787
46788
46789
46790
46791
46792
46793
46794
46795
46796
46797
46798
46799
46800
46801
46802
46803
46804
46805
46806
46807
46808
46809
46810
46811
46812
46813
46814
46815
46816
46817
46818
46819
46820
46821
46822
46823
46824
46825
46826
46827
46828
46829
46830
46831
46832
46833
46834
46835
46836
46837
46838
46839
46840
46841
46842
46843
46844
46845
46846
46847
46848
46849
46850
46851
46852
46853
46854
46855
46856
46857
46858
46859
46860
46861
46862
46863
46864
46865
46866
46867
46868
46869
46870
46871
46872
46873
46874
46875
46876
46877
46878
46879
46880
46881
46882
46883
46884
46885
46886
46887
46888
46889
46890
46891
46892
46893
46894
46895
46896
46897
46898
46899
46900
46901
46902
46903
46904
46905
46906
46907
46908
46909
46910
46911
46912
46913
46914
46915
46916
46917
46918
46919
46920
46921
46922
46923
46924
46925
46926
46927
46928
46929
46930
46931
46932
46933
46934
46935
46936
46937
46938
46939
46940
46941
46942
46943
46944
46945
46946
46947
46948
46949
46950
46951
46952
46953
46954
46955
46956
46957
46958
46959
46960
46961
46962
46963
46964
46965
46966
46967
46968
46969
46970
46971
46972
46973
46974
46975
46976
46977
46978
46979
46980
46981
46982
46983
46984
46985
46986
46987
46988
46989
46990
46991
46992
46993
46994
46995
46996
46997
46998
46999
47000
47001
47002
47003
47004
47005
47006
47007
47008
47009
47010
47011
47012
47013
47014
47015
47016
47017
47018
47019
47020
47021
47022
47023
47024
47025
47026
47027
47028
47029
47030
47031
47032
47033
47034
47035
47036
47037
47038
47039
47040
47041
47042
47043
47044
47045
47046
47047
47048
47049
47050
47051
47052
47053
47054
47055
47056
47057
47058
47059
47060
47061
47062
47063
47064
47065
47066
47067
47068
47069
47070
47071
47072
47073
47074
47075
47076
47077
47078
47079
47080
47081
47082
47083
47084
47085
47086
47087
47088
47089
47090
47091
47092
47093
47094
47095
47096
47097
47098
47099
47100
47101
47102
47103
47104
47105
47106
47107
47108
47109
47110
47111
47112
47113
47114
47115
47116
47117
47118
47119
47120
47121
47122
47123
47124
47125
47126
47127
47128
47129
47130
47131
47132
47133
47134
47135
47136
47137
47138
47139
47140
47141
47142
47143
47144
47145
47146
47147
47148
47149
47150
47151
47152
47153
47154
47155
47156
47157
47158
47159
47160
47161
47162
47163
47164
47165
47166
47167
47168
47169
47170
47171
47172
47173
47174
47175
47176
47177
47178
47179
47180
47181
47182
47183
47184
47185
47186
47187
47188
47189
47190
47191
47192
47193
47194
47195
47196
47197
47198
47199
47200
47201
47202
47203
47204
47205
47206
47207
47208
47209
47210
47211
47212
47213
47214
47215
47216
47217
47218
47219
47220
47221
47222
47223
47224
47225
47226
47227
47228
47229
47230
47231
47232
47233
47234
47235
47236
47237
47238
47239
47240
47241
47242
47243
47244
47245
47246
47247
47248
47249
47250
47251
47252
47253
47254
47255
47256
47257
47258
47259
47260
47261
47262
47263
47264
47265
47266
47267
47268
47269
47270
47271
47272
47273
47274
47275
47276
47277
47278
47279
47280
47281
47282
47283
47284
47285
47286
47287
47288
47289
47290
47291
47292
47293
47294
47295
47296
47297
47298
47299
47300
47301
47302
47303
47304
47305
47306
47307
47308
47309
47310
47311
47312
47313
47314
47315
47316
47317
47318
47319
47320
47321
47322
47323
47324
47325
47326
47327
47328
47329
47330
47331
47332
47333
47334
47335
47336
47337
47338
47339
47340
47341
47342
47343
47344
47345
47346
47347
47348
47349
47350
47351
47352
47353
47354
47355
47356
47357
47358
47359
47360
47361
47362
47363
47364
47365
47366
47367
47368
47369
47370
47371
47372
47373
47374
47375
47376
47377
47378
47379
47380
47381
47382
47383
47384
47385
47386
47387
47388
47389
47390
47391
47392
47393
47394
47395
47396
47397
47398
47399
47400
47401
47402
47403
47404
47405
47406
47407
47408
47409
47410
47411
47412
47413
47414
47415
47416
47417
47418
47419
47420
47421
47422
47423
47424
47425
47426
47427
47428
47429
47430
47431
47432
47433
47434
47435
47436
47437
47438
47439
47440
47441
47442
47443
47444
47445
47446
47447
47448
47449
47450
47451
47452
47453
47454
47455
47456
47457
47458
47459
47460
47461
47462
47463
47464
47465
47466
47467
47468
47469
47470
47471
47472
47473
47474
47475
47476
47477
47478
47479
47480
47481
47482
47483
47484
47485
47486
47487
47488
47489
47490
47491
47492
47493
47494
47495
47496
47497
47498
47499
47500
47501
47502
47503
47504
47505
47506
47507
47508
47509
47510
47511
47512
47513
47514
47515
47516
47517
47518
47519
47520
47521
47522
47523
47524
47525
47526
47527
47528
47529
47530
47531
47532
47533
47534
47535
47536
47537
47538
47539
47540
47541
47542
47543
47544
47545
47546
47547
47548
47549
47550
47551
47552
47553
47554
47555
47556
47557
47558
47559
47560
47561
47562
47563
47564
47565
47566
47567
47568
47569
47570
47571
47572
47573
47574
47575
47576
47577
47578
47579
47580
47581
47582
47583
47584
47585
47586
47587
47588
47589
47590
47591
47592
47593
47594
47595
47596
47597
47598
47599
47600
47601
47602
47603
47604
47605
47606
47607
47608
47609
47610
47611
47612
47613
47614
47615
47616
47617
47618
47619
47620
47621
47622
47623
47624
47625
47626
47627
47628
47629
47630
47631
47632
47633
47634
47635
47636
47637
47638
47639
47640
47641
47642
47643
47644
47645
47646
47647
47648
47649
47650
47651
47652
47653
47654
47655
47656
47657
47658
47659
47660
47661
47662
47663
47664
47665
47666
47667
47668
47669
47670
47671
47672
47673
47674
47675
47676
47677
47678
47679
47680
47681
47682
47683
47684
47685
47686
47687
47688
47689
47690
47691
47692
47693
47694
47695
47696
47697
47698
47699
47700
47701
47702
47703
47704
47705
47706
47707
47708
47709
47710
47711
47712
47713
47714
47715
47716
47717
47718
47719
47720
47721
47722
47723
47724
47725
47726
47727
47728
47729
47730
47731
47732
47733
47734
47735
47736
47737
47738
47739
47740
47741
47742
47743
47744
47745
47746
47747
47748
47749
47750
47751
47752
47753
47754
47755
47756
47757
47758
47759
47760
47761
47762
47763
47764
47765
47766
47767
47768
47769
47770
47771
47772
47773
47774
47775
47776
47777
47778
47779
47780
47781
47782
47783
47784
47785
47786
47787
47788
47789
47790
47791
47792
47793
47794
47795
47796
47797
47798
47799
47800
47801
47802
47803
47804
47805
47806
47807
47808
47809
47810
47811
47812
47813
47814
47815
47816
47817
47818
47819
47820
47821
47822
47823
47824
47825
47826
47827
47828
47829
47830
47831
47832
47833
47834
47835
47836
47837
47838
47839
47840
47841
47842
47843
47844
47845
47846
47847
47848
47849
47850
47851
47852
47853
47854
47855
47856
47857
47858
47859
47860
47861
47862
47863
47864
47865
47866
47867
47868
47869
47870
47871
47872
47873
47874
47875
47876
47877
47878
47879
47880
47881
47882
47883
47884
47885
47886
47887
47888
47889
47890
47891
47892
47893
47894
47895
47896
47897
47898
47899
47900
47901
47902
47903
47904
47905
47906
47907
47908
47909
47910
47911
47912
47913
47914
47915
47916
47917
47918
47919
47920
47921
47922
47923
47924
47925
47926
47927
47928
47929
47930
47931
47932
47933
47934
47935
47936
47937
47938
47939
47940
47941
47942
47943
47944
47945
47946
47947
47948
47949
47950
47951
47952
47953
47954
47955
47956
47957
47958
47959
47960
47961
47962
47963
47964
47965
47966
47967
47968
47969
47970
47971
47972
47973
47974
47975
47976
47977
47978
47979
47980
47981
47982
47983
47984
47985
47986
47987
47988
47989
47990
47991
47992
47993
47994
47995
47996
47997
47998
47999
48000
48001
48002
48003
48004
48005
48006
48007
48008
48009
48010
48011
48012
48013
48014
48015
48016
48017
48018
48019
48020
48021
48022
48023
48024
48025
48026
48027
48028
48029
48030
48031
48032
48033
48034
48035
48036
48037
48038
48039
48040
48041
48042
48043
48044
48045
48046
48047
48048
48049
48050
48051
48052
48053
48054
48055
48056
48057
48058
48059
48060
48061
48062
48063
48064
48065
48066
48067
48068
48069
48070
48071
48072
48073
48074
48075
48076
48077
48078
48079
48080
48081
48082
48083
48084
48085
48086
48087
48088
48089
48090
48091
48092
48093
48094
48095
48096
48097
48098
48099
48100
48101
48102
48103
48104
48105
48106
48107
48108
48109
48110
48111
48112
48113
48114
48115
48116
48117
48118
48119
48120
48121
48122
48123
48124
48125
48126
48127
48128
48129
48130
48131
48132
48133
48134
48135
48136
48137
48138
48139
48140
48141
48142
48143
48144
48145
48146
48147
48148
48149
48150
48151
48152
48153
48154
48155
48156
48157
48158
48159
48160
48161
48162
48163
48164
48165
48166
48167
48168
48169
48170
48171
48172
48173
48174
48175
48176
48177
48178
48179
48180
48181
48182
48183
48184
48185
48186
48187
48188
48189
48190
48191
48192
48193
48194
48195
48196
48197
48198
48199
48200
48201
48202
48203
48204
48205
48206
48207
48208
48209
48210
48211
48212
48213
48214
48215
48216
48217
48218
48219
48220
48221
48222
48223
48224
48225
48226
48227
48228
48229
48230
48231
48232
48233
48234
48235
48236
48237
48238
48239
48240
48241
48242
48243
48244
48245
48246
48247
48248
48249
48250
48251
48252
48253
48254
48255
48256
48257
48258
48259
48260
48261
48262
48263
48264
48265
48266
48267
48268
48269
48270
48271
48272
48273
48274
48275
48276
48277
48278
48279
48280
48281
48282
48283
48284
48285
48286
48287
48288
48289
48290
48291
48292
48293
48294
48295
48296
48297
48298
48299
48300
48301
48302
48303
48304
48305
48306
48307
48308
48309
48310
48311
48312
48313
48314
48315
48316
48317
48318
48319
48320
48321
48322
48323
48324
48325
48326
48327
48328
48329
48330
48331
48332
48333
48334
48335
48336
48337
48338
48339
48340
48341
48342
48343
48344
48345
48346
48347
48348
48349
48350
48351
48352
48353
48354
48355
48356
48357
48358
48359
48360
48361
48362
48363
48364
48365
48366
48367
48368
48369
48370
48371
48372
48373
48374
48375
48376
48377
48378
48379
48380
48381
48382
48383
48384
48385
48386
48387
48388
48389
48390
48391
48392
48393
48394
48395
48396
48397
48398
48399
48400
48401
48402
48403
48404
48405
48406
48407
48408
48409
48410
48411
48412
48413
48414
48415
48416
48417
48418
48419
48420
48421
48422
48423
48424
48425
48426
48427
48428
48429
48430
48431
48432
48433
48434
48435
48436
48437
48438
48439
48440
48441
48442
48443
48444
48445
48446
48447
48448
48449
48450
48451
48452
48453
48454
48455
48456
48457
48458
48459
48460
48461
48462
48463
48464
48465
48466
48467
48468
48469
48470
48471
48472
48473
48474
48475
48476
48477
48478
48479
48480
48481
48482
48483
48484
48485
48486
48487
48488
48489
48490
48491
48492
48493
48494
48495
48496
48497
48498
48499
48500
48501
48502
48503
48504
48505
48506
48507
48508
48509
48510
48511
48512
48513
48514
48515
48516
48517
48518
48519
48520
48521
48522
48523
48524
48525
48526
48527
48528
48529
48530
48531
48532
48533
48534
48535
48536
48537
48538
48539
48540
48541
48542
48543
48544
48545
48546
48547
48548
48549
48550
48551
48552
48553
48554
48555
48556
48557
48558
48559
48560
48561
48562
48563
48564
48565
48566
48567
48568
48569
48570
48571
48572
48573
48574
48575
48576
48577
48578
48579
48580
48581
48582
48583
48584
48585
48586
48587
48588
48589
48590
48591
48592
48593
48594
48595
48596
48597
48598
48599
48600
48601
48602
48603
48604
48605
48606
48607
48608
48609
48610
48611
48612
48613
48614
48615
48616
48617
48618
48619
48620
48621
48622
48623
48624
48625
48626
48627
48628
48629
48630
48631
48632
48633
48634
48635
48636
48637
48638
48639
48640
48641
48642
48643
48644
48645
48646
48647
48648
48649
48650
48651
48652
48653
48654
48655
48656
48657
48658
48659
48660
48661
48662
48663
48664
48665
48666
48667
48668
48669
48670
48671
48672
48673
48674
48675
48676
48677
48678
48679
48680
48681
48682
48683
48684
48685
48686
48687
48688
48689
48690
48691
48692
48693
48694
48695
48696
48697
48698
48699
48700
48701
48702
48703
48704
48705
48706
48707
48708
48709
48710
48711
48712
48713
48714
48715
48716
48717
48718
48719
48720
48721
48722
48723
48724
48725
48726
48727
48728
48729
48730
48731
48732
48733
48734
48735
48736
48737
48738
48739
48740
48741
48742
48743
48744
48745
48746
48747
48748
48749
48750
48751
48752
48753
48754
48755
48756
48757
48758
48759
48760
48761
48762
48763
48764
48765
48766
48767
48768
48769
48770
48771
48772
48773
48774
48775
48776
48777
48778
48779
48780
48781
48782
48783
48784
48785
48786
48787
48788
48789
48790
48791
48792
48793
48794
48795
48796
48797
48798
48799
48800
48801
48802
48803
48804
48805
48806
48807
48808
48809
48810
48811
48812
48813
48814
48815
48816
48817
48818
48819
48820
48821
48822
48823
48824
48825
48826
48827
48828
48829
48830
48831
48832
48833
48834
48835
48836
48837
48838
48839
48840
48841
48842
48843
48844
48845
48846
48847
48848
48849
48850
48851
48852
48853
48854
48855
48856
48857
48858
48859
48860
48861
48862
48863
48864
48865
48866
48867
48868
48869
48870
48871
48872
48873
48874
48875
48876
48877
48878
48879
48880
48881
48882
48883
48884
48885
48886
48887
48888
48889
48890
48891
48892
48893
48894
48895
48896
48897
48898
48899
48900
48901
48902
48903
48904
48905
48906
48907
48908
48909
48910
48911
48912
48913
48914
48915
48916
48917
48918
48919
48920
48921
48922
48923
48924
48925
48926
48927
48928
48929
48930
48931
48932
48933
48934
48935
48936
48937
48938
48939
48940
48941
48942
48943
48944
48945
48946
48947
48948
48949
48950
48951
48952
48953
48954
48955
48956
48957
48958
48959
48960
48961
48962
48963
48964
48965
48966
48967
48968
48969
48970
48971
48972
48973
48974
48975
48976
48977
48978
48979
48980
48981
48982
48983
48984
48985
48986
48987
48988
48989
48990
48991
48992
48993
48994
48995
48996
48997
48998
48999
49000
49001
49002
49003
49004
49005
49006
49007
49008
49009
49010
49011
49012
49013
49014
49015
49016
49017
49018
49019
49020
49021
49022
49023
49024
49025
49026
49027
49028
49029
49030
49031
49032
49033
49034
49035
49036
49037
49038
49039
49040
49041
49042
49043
49044
49045
49046
49047
49048
49049
49050
49051
49052
49053
49054
49055
49056
49057
49058
49059
49060
49061
49062
49063
49064
49065
49066
49067
49068
49069
49070
49071
49072
49073
49074
49075
49076
49077
49078
49079
49080
49081
49082
49083
49084
49085
49086
49087
49088
49089
49090
49091
49092
49093
49094
49095
49096
49097
49098
49099
49100
49101
49102
49103
49104
49105
49106
49107
49108
49109
49110
49111
49112
49113
49114
49115
49116
49117
49118
49119
49120
49121
49122
49123
49124
49125
49126
49127
49128
49129
49130
49131
49132
49133
49134
49135
49136
49137
49138
49139
49140
49141
49142
49143
49144
49145
49146
49147
49148
49149
49150
49151
49152
49153
49154
49155
49156
49157
49158
49159
49160
49161
49162
49163
49164
49165
49166
49167
49168
49169
49170
49171
49172
49173
49174
49175
49176
49177
49178
49179
49180
49181
49182
49183
49184
49185
49186
49187
49188
49189
49190
49191
49192
49193
49194
49195
49196
49197
49198
49199
49200
49201
49202
49203
49204
49205
49206
49207
49208
49209
49210
49211
49212
49213
49214
49215
49216
49217
49218
49219
49220
49221
49222
49223
49224
49225
49226
49227
49228
49229
49230
49231
49232
49233
49234
49235
49236
49237
49238
49239
49240
49241
49242
49243
49244
49245
49246
49247
49248
49249
49250
49251
49252
49253
49254
49255
49256
49257
49258
49259
49260
49261
49262
49263
49264
49265
49266
49267
49268
49269
49270
49271
49272
49273
49274
49275
49276
49277
49278
49279
49280
49281
49282
49283
49284
49285
49286
49287
49288
49289
49290
49291
49292
49293
49294
49295
49296
49297
49298
49299
49300
49301
49302
49303
49304
49305
49306
49307
49308
49309
49310
49311
49312
49313
49314
49315
49316
49317
49318
49319
49320
49321
49322
49323
49324
49325
49326
49327
49328
49329
49330
49331
49332
49333
49334
49335
49336
49337
49338
49339
49340
49341
49342
49343
49344
49345
49346
49347
49348
49349
49350
49351
49352
49353
49354
49355
49356
49357
49358
49359
49360
49361
49362
49363
49364
49365
49366
49367
49368
49369
49370
49371
49372
49373
49374
49375
49376
49377
49378
49379
49380
49381
49382
49383
49384
49385
49386
49387
49388
49389
49390
49391
49392
49393
49394
49395
49396
49397
49398
49399
49400
49401
49402
49403
49404
49405
49406
49407
49408
49409
49410
49411
49412
49413
49414
49415
49416
49417
49418
49419
49420
49421
49422
49423
49424
49425
49426
49427
49428
49429
49430
49431
49432
49433
49434
49435
49436
49437
49438
49439
49440
49441
49442
49443
49444
49445
49446
49447
49448
49449
49450
49451
49452
49453
49454
49455
49456
49457
49458
49459
49460
49461
49462
49463
49464
49465
49466
49467
49468
49469
49470
49471
49472
49473
49474
49475
49476
49477
49478
49479
49480
49481
49482
49483
49484
49485
49486
49487
49488
49489
49490
49491
49492
49493
49494
49495
49496
49497
49498
49499
49500
49501
49502
49503
49504
49505
49506
49507
49508
49509
49510
49511
49512
49513
49514
49515
49516
49517
49518
49519
49520
49521
49522
49523
49524
49525
49526
49527
49528
49529
49530
49531
49532
49533
49534
49535
49536
49537
49538
49539
49540
49541
49542
49543
49544
49545
49546
49547
49548
49549
49550
49551
49552
49553
49554
49555
49556
49557
49558
49559
49560
49561
49562
49563
49564
49565
49566
49567
49568
49569
49570
49571
49572
49573
49574
49575
49576
49577
49578
49579
49580
49581
49582
49583
49584
49585
49586
49587
49588
49589
49590
49591
49592
49593
49594
49595
49596
49597
49598
49599
49600
49601
49602
49603
49604
49605
49606
49607
49608
49609
49610
49611
49612
49613
49614
49615
49616
49617
49618
49619
49620
49621
49622
49623
49624
49625
49626
49627
49628
49629
49630
49631
49632
49633
49634
49635
49636
49637
49638
49639
49640
49641
49642
49643
49644
49645
49646
49647
49648
49649
49650
49651
49652
49653
49654
49655
49656
49657
49658
49659
49660
49661
49662
49663
49664
49665
49666
49667
49668
49669
49670
49671
49672
49673
49674
49675
49676
49677
49678
49679
49680
49681
49682
49683
49684
49685
49686
49687
49688
49689
49690
49691
49692
49693
49694
49695
49696
49697
49698
49699
49700
49701
49702
49703
49704
49705
49706
49707
49708
49709
49710
49711
49712
49713
49714
49715
49716
49717
49718
49719
49720
49721
49722
49723
49724
49725
49726
49727
49728
49729
49730
49731
49732
49733
49734
49735
49736
49737
49738
49739
49740
49741
49742
49743
49744
49745
49746
49747
49748
49749
49750
49751
49752
49753
49754
49755
49756
49757
49758
49759
49760
49761
49762
49763
49764
49765
49766
49767
49768
49769
49770
49771
49772
49773
49774
49775
49776
49777
49778
49779
49780
49781
49782
49783
49784
49785
49786
49787
49788
49789
49790
49791
49792
49793
49794
49795
49796
49797
49798
49799
49800
49801
49802
49803
49804
49805
49806
49807
49808
49809
49810
49811
49812
49813
49814
49815
49816
49817
49818
49819
49820
49821
49822
49823
49824
49825
49826
49827
49828
49829
49830
49831
49832
49833
49834
49835
49836
49837
49838
49839
49840
49841
49842
49843
49844
49845
49846
49847
49848
49849
49850
49851
49852
49853
49854
49855
49856
49857
49858
49859
49860
49861
49862
49863
49864
49865
49866
49867
49868
49869
49870
49871
49872
49873
49874
49875
49876
49877
49878
49879
49880
49881
49882
49883
49884
49885
49886
49887
49888
49889
49890
49891
49892
49893
49894
49895
49896
49897
49898
49899
49900
49901
49902
49903
49904
49905
49906
49907
49908
49909
49910
49911
49912
49913
49914
49915
49916
49917
49918
49919
49920
49921
49922
49923
49924
49925
49926
49927
49928
49929
49930
49931
49932
49933
49934
49935
49936
49937
49938
49939
49940
49941
49942
49943
49944
49945
49946
49947
49948
49949
49950
49951
49952
49953
49954
49955
49956
49957
49958
49959
49960
49961
49962
49963
49964
49965
49966
49967
49968
49969
49970
49971
49972
49973
49974
49975
49976
49977
49978
49979
49980
49981
49982
49983
49984
49985
49986
49987
49988
49989
49990
49991
49992
49993
49994
49995
49996
49997
49998
49999
50000
50001
50002
50003
50004
50005
50006
50007
50008
50009
50010
50011
50012
50013
50014
50015
50016
50017
50018
50019
50020
50021
50022
50023
50024
50025
50026
50027
50028
50029
50030
50031
50032
50033
50034
50035
50036
50037
50038
50039
50040
50041
50042
50043
50044
50045
50046
50047
50048
50049
50050
50051
50052
50053
50054
50055
50056
50057
50058
50059
50060
50061
50062
50063
50064
50065
50066
50067
50068
50069
50070
50071
50072
50073
50074
50075
50076
50077
50078
50079
50080
50081
50082
50083
50084
50085
50086
50087
50088
50089
50090
50091
50092
50093
50094
50095
50096
50097
50098
50099
50100
50101
50102
50103
50104
50105
50106
50107
50108
50109
50110
50111
50112
50113
50114
50115
50116
50117
50118
50119
50120
50121
50122
50123
50124
50125
50126
50127
50128
50129
50130
50131
50132
50133
50134
50135
50136
50137
50138
50139
50140
50141
50142
50143
50144
50145
50146
50147
50148
50149
50150
50151
50152
50153
50154
50155
50156
50157
50158
50159
50160
50161
50162
50163
50164
50165
50166
50167
50168
50169
50170
50171
50172
50173
50174
50175
50176
50177
50178
50179
50180
50181
50182
50183
50184
50185
50186
50187
50188
50189
50190
50191
50192
50193
50194
50195
50196
50197
50198
50199
50200
50201
50202
50203
50204
50205
50206
50207
50208
50209
50210
50211
50212
50213
50214
50215
50216
50217
50218
50219
50220
50221
50222
50223
50224
50225
50226
50227
50228
50229
50230
50231
50232
50233
50234
50235
50236
50237
50238
50239
50240
50241
50242
50243
50244
50245
50246
50247
50248
50249
50250
50251
50252
50253
50254
50255
50256
50257
50258
50259
50260
50261
50262
50263
50264
50265
50266
50267
50268
50269
50270
50271
50272
50273
50274
50275
50276
50277
50278
50279
50280
50281
50282
50283
50284
50285
50286
50287
50288
50289
50290
50291
50292
50293
50294
50295
50296
50297
50298
50299
50300
50301
50302
50303
50304
50305
50306
50307
50308
50309
50310
50311
50312
50313
50314
50315
50316
50317
50318
50319
50320
50321
50322
50323
50324
50325
50326
50327
50328
50329
50330
50331
50332
50333
50334
50335
50336
50337
50338
50339
50340
50341
50342
50343
50344
50345
50346
50347
50348
50349
50350
50351
50352
50353
50354
50355
50356
50357
50358
50359
50360
50361
50362
50363
50364
50365
50366
50367
50368
50369
50370
50371
50372
50373
50374
50375
50376
50377
50378
50379
50380
50381
50382
50383
50384
50385
50386
50387
50388
50389
50390
50391
50392
50393
50394
50395
50396
50397
50398
50399
50400
50401
50402
50403
50404
50405
50406
50407
50408
50409
50410
50411
50412
50413
50414
50415
50416
50417
50418
50419
50420
50421
50422
50423
50424
50425
50426
50427
50428
50429
50430
50431
50432
50433
50434
50435
50436
50437
50438
50439
50440
50441
50442
50443
50444
50445
50446
50447
50448
50449
50450
50451
50452
50453
50454
50455
50456
50457
50458
50459
50460
50461
50462
50463
50464
50465
50466
50467
50468
50469
50470
50471
50472
50473
50474
50475
50476
50477
50478
50479
50480
50481
50482
50483
50484
50485
50486
50487
50488
50489
50490
50491
50492
50493
50494
50495
50496
50497
50498
50499
50500
50501
50502
50503
50504
50505
50506
50507
50508
50509
50510
50511
50512
50513
50514
50515
50516
50517
50518
50519
50520
50521
50522
50523
50524
50525
50526
50527
50528
50529
50530
50531
50532
50533
50534
50535
50536
50537
50538
50539
50540
50541
50542
50543
50544
50545
50546
50547
50548
50549
50550
50551
50552
50553
50554
50555
50556
50557
50558
50559
50560
50561
50562
50563
50564
50565
50566
50567
50568
50569
50570
50571
50572
50573
50574
50575
50576
50577
50578
50579
50580
50581
50582
50583
50584
50585
50586
50587
50588
50589
50590
50591
50592
50593
50594
50595
50596
50597
50598
50599
50600
50601
50602
50603
50604
50605
50606
50607
50608
50609
50610
50611
50612
50613
50614
50615
50616
50617
50618
50619
50620
50621
50622
50623
50624
50625
50626
50627
50628
50629
50630
50631
50632
50633
50634
50635
50636
50637
50638
50639
50640
50641
50642
50643
50644
50645
50646
50647
50648
50649
50650
50651
50652
50653
50654
50655
50656
50657
50658
50659
50660
50661
50662
50663
50664
50665
50666
50667
50668
50669
50670
50671
50672
50673
50674
50675
50676
50677
50678
50679
50680
50681
50682
50683
50684
50685
50686
50687
50688
50689
50690
50691
50692
50693
50694
50695
50696
50697
50698
50699
50700
50701
50702
50703
50704
50705
50706
50707
50708
50709
50710
50711
50712
50713
50714
50715
50716
50717
50718
50719
50720
50721
50722
50723
50724
50725
50726
50727
50728
50729
50730
50731
50732
50733
50734
50735
50736
50737
50738
50739
50740
50741
50742
50743
50744
50745
50746
50747
50748
50749
50750
50751
50752
50753
50754
50755
50756
50757
50758
50759
50760
50761
50762
50763
50764
50765
50766
50767
50768
50769
50770
50771
50772
50773
50774
50775
50776
50777
50778
50779
50780
50781
50782
50783
50784
50785
50786
50787
50788
50789
50790
50791
50792
50793
50794
50795
50796
50797
50798
50799
50800
50801
50802
50803
50804
50805
50806
50807
50808
50809
50810
50811
50812
50813
50814
50815
50816
50817
50818
50819
50820
50821
50822
50823
50824
50825
50826
50827
50828
50829
50830
50831
50832
50833
50834
50835
50836
50837
50838
50839
50840
50841
50842
50843
50844
50845
50846
50847
50848
50849
50850
50851
50852
50853
50854
50855
50856
50857
50858
50859
50860
50861
50862
50863
50864
50865
50866
50867
50868
50869
50870
50871
50872
50873
50874
50875
50876
50877
50878
50879
50880
50881
50882
50883
50884
50885
50886
50887
50888
50889
50890
50891
50892
50893
50894
50895
50896
50897
50898
50899
50900
50901
50902
50903
50904
50905
50906
50907
50908
50909
50910
50911
50912
50913
50914
50915
50916
50917
50918
50919
50920
50921
50922
50923
50924
50925
50926
50927
50928
50929
50930
50931
50932
50933
50934
50935
50936
50937
50938
50939
50940
50941
50942
50943
50944
50945
50946
50947
50948
50949
50950
50951
50952
50953
50954
50955
50956
50957
50958
50959
50960
50961
50962
50963
50964
50965
50966
50967
50968
50969
50970
50971
50972
50973
50974
50975
50976
50977
50978
50979
50980
50981
50982
50983
50984
50985
50986
50987
50988
50989
50990
50991
50992
50993
50994
50995
50996
50997
50998
50999
51000
51001
51002
51003
51004
51005
51006
51007
51008
51009
51010
51011
51012
51013
51014
51015
51016
51017
51018
51019
51020
51021
51022
51023
51024
51025
51026
51027
51028
51029
51030
51031
51032
51033
51034
51035
51036
51037
51038
51039
51040
51041
51042
51043
51044
51045
51046
51047
51048
51049
51050
51051
51052
51053
51054
51055
51056
51057
51058
51059
51060
51061
51062
51063
51064
51065
51066
51067
51068
51069
51070
51071
51072
51073
51074
51075
51076
51077
51078
51079
51080
51081
51082
51083
51084
51085
51086
51087
51088
51089
51090
51091
51092
51093
51094
51095
51096
51097
51098
51099
51100
51101
51102
51103
51104
51105
51106
51107
51108
51109
51110
51111
51112
51113
51114
51115
51116
51117
51118
51119
51120
51121
51122
51123
51124
51125
51126
51127
51128
51129
51130
51131
51132
51133
51134
51135
51136
51137
51138
51139
51140
51141
51142
51143
51144
51145
51146
51147
51148
51149
51150
51151
51152
51153
51154
51155
51156
51157
51158
51159
51160
51161
51162
51163
51164
51165
51166
51167
51168
51169
51170
51171
51172
51173
51174
51175
51176
51177
51178
51179
51180
51181
51182
51183
51184
51185
51186
51187
51188
51189
51190
51191
51192
51193
51194
51195
51196
51197
51198
51199
51200
51201
51202
51203
51204
51205
51206
51207
51208
51209
51210
51211
51212
51213
51214
51215
51216
51217
51218
51219
51220
51221
51222
51223
51224
51225
51226
51227
51228
51229
51230
51231
51232
51233
51234
51235
51236
51237
51238
51239
51240
51241
51242
51243
51244
51245
51246
51247
51248
51249
51250
51251
51252
51253
51254
51255
51256
51257
51258
51259
51260
51261
51262
51263
51264
51265
51266
51267
51268
51269
51270
51271
51272
51273
51274
51275
51276
51277
51278
51279
51280
51281
51282
51283
51284
51285
51286
51287
51288
51289
51290
51291
51292
51293
51294
51295
51296
51297
51298
51299
51300
51301
51302
51303
51304
51305
51306
51307
51308
51309
51310
51311
51312
51313
51314
51315
51316
51317
51318
51319
51320
51321
51322
51323
51324
51325
51326
51327
51328
51329
51330
51331
51332
51333
51334
51335
51336
51337
51338
51339
51340
51341
51342
51343
51344
51345
51346
51347
51348
51349
51350
51351
51352
51353
51354
51355
51356
51357
51358
51359
51360
51361
51362
51363
51364
51365
51366
51367
51368
51369
51370
51371
51372
51373
51374
51375
51376
51377
51378
51379
51380
51381
51382
51383
51384
51385
51386
51387
51388
51389
51390
51391
51392
51393
51394
51395
51396
51397
51398
51399
51400
51401
51402
51403
51404
51405
51406
51407
51408
51409
51410
51411
51412
51413
51414
51415
51416
51417
51418
51419
51420
51421
51422
51423
51424
51425
51426
51427
51428
51429
51430
51431
51432
51433
51434
51435
51436
51437
51438
51439
51440
51441
51442
51443
51444
51445
51446
51447
51448
51449
51450
51451
51452
51453
51454
51455
51456
51457
51458
51459
51460
51461
51462
51463
51464
51465
51466
51467
51468
51469
51470
51471
51472
51473
51474
51475
51476
51477
51478
51479
51480
51481
51482
51483
51484
51485
51486
51487
51488
51489
51490
51491
51492
51493
51494
51495
51496
51497
51498
51499
51500
51501
51502
51503
51504
51505
51506
51507
51508
51509
51510
51511
51512
51513
51514
51515
51516
51517
51518
51519
51520
51521
51522
51523
51524
51525
51526
51527
51528
51529
51530
51531
51532
51533
51534
51535
51536
51537
51538
51539
51540
51541
51542
51543
51544
51545
51546
51547
51548
51549
51550
51551
51552
51553
51554
51555
51556
51557
51558
51559
51560
51561
51562
51563
51564
51565
51566
51567
51568
51569
51570
51571
51572
51573
51574
51575
51576
51577
51578
51579
51580
51581
51582
51583
51584
51585
51586
51587
51588
51589
51590
51591
51592
51593
51594
51595
51596
51597
51598
51599
51600
51601
51602
51603
51604
51605
51606
51607
51608
51609
51610
51611
51612
51613
51614
51615
51616
51617
51618
51619
51620
51621
51622
51623
51624
51625
51626
51627
51628
51629
51630
51631
51632
51633
51634
51635
51636
51637
51638
51639
51640
51641
51642
51643
51644
51645
51646
51647
51648
51649
51650
51651
51652
51653
51654
51655
51656
51657
51658
51659
51660
51661
51662
51663
51664
51665
51666
51667
51668
51669
51670
51671
51672
51673
51674
51675
51676
51677
51678
51679
51680
51681
51682
51683
51684
51685
51686
51687
51688
51689
51690
51691
51692
51693
51694
51695
51696
51697
51698
51699
51700
51701
51702
51703
51704
51705
51706
51707
51708
51709
51710
51711
51712
51713
51714
51715
51716
51717
51718
51719
51720
51721
51722
51723
51724
51725
51726
51727
51728
51729
51730
51731
51732
51733
51734
51735
51736
51737
51738
51739
51740
51741
51742
51743
51744
51745
51746
51747
51748
51749
51750
51751
51752
51753
51754
51755
51756
51757
51758
51759
51760
51761
51762
51763
51764
51765
51766
51767
51768
51769
51770
51771
51772
51773
51774
51775
51776
51777
51778
51779
51780
51781
51782
51783
51784
51785
51786
51787
51788
51789
51790
51791
51792
51793
51794
51795
51796
51797
51798
51799
51800
51801
51802
51803
51804
51805
51806
51807
51808
51809
51810
51811
51812
51813
51814
51815
51816
51817
51818
51819
51820
51821
51822
51823
51824
51825
51826
51827
51828
51829
51830
51831
51832
51833
51834
51835
51836
51837
51838
51839
51840
51841
51842
51843
51844
51845
51846
51847
51848
51849
51850
51851
51852
51853
51854
51855
51856
51857
51858
51859
51860
51861
51862
51863
51864
51865
51866
51867
51868
51869
51870
51871
51872
51873
51874
51875
51876
51877
51878
51879
51880
51881
51882
51883
51884
51885
51886
51887
51888
51889
51890
51891
51892
51893
51894
51895
51896
51897
51898
51899
51900
51901
51902
51903
51904
51905
51906
51907
51908
51909
51910
51911
51912
51913
51914
51915
51916
51917
51918
51919
51920
51921
51922
51923
51924
51925
51926
51927
51928
51929
51930
51931
51932
51933
51934
51935
51936
51937
51938
51939
51940
51941
51942
51943
51944
51945
51946
51947
51948
51949
51950
51951
51952
51953
51954
51955
51956
51957
51958
51959
51960
51961
51962
51963
51964
51965
51966
51967
51968
51969
51970
51971
51972
51973
51974
51975
51976
51977
51978
51979
51980
51981
51982
51983
51984
51985
51986
51987
51988
51989
51990
51991
51992
51993
51994
51995
51996
51997
51998
51999
52000
52001
52002
52003
52004
52005
52006
52007
52008
52009
52010
52011
52012
52013
52014
52015
52016
52017
52018
52019
52020
52021
52022
52023
52024
52025
52026
52027
52028
52029
52030
52031
52032
52033
52034
52035
52036
52037
52038
52039
52040
52041
52042
52043
52044
52045
52046
52047
52048
52049
52050
52051
52052
52053
52054
52055
52056
52057
52058
52059
52060
52061
52062
52063
52064
52065
52066
52067
52068
52069
52070
52071
52072
52073
52074
52075
52076
52077
52078
52079
52080
52081
52082
52083
52084
52085
52086
52087
52088
52089
52090
52091
52092
52093
52094
52095
52096
52097
52098
52099
52100
52101
52102
52103
52104
52105
52106
52107
52108
52109
52110
52111
52112
52113
52114
52115
52116
52117
52118
52119
52120
52121
52122
52123
52124
52125
52126
52127
52128
52129
52130
52131
52132
52133
52134
52135
52136
52137
52138
52139
52140
52141
52142
52143
52144
52145
52146
52147
52148
52149
52150
52151
52152
52153
52154
52155
52156
52157
52158
52159
52160
52161
52162
52163
52164
52165
52166
52167
52168
52169
52170
52171
52172
52173
52174
52175
52176
52177
52178
52179
52180
52181
52182
52183
52184
52185
52186
52187
52188
52189
52190
52191
52192
52193
52194
52195
52196
52197
52198
52199
52200
52201
52202
52203
52204
52205
52206
52207
52208
52209
52210
52211
52212
52213
52214
52215
52216
52217
52218
52219
52220
52221
52222
52223
52224
52225
52226
52227
52228
52229
52230
52231
52232
52233
52234
52235
52236
52237
52238
52239
52240
52241
52242
52243
52244
52245
52246
52247
52248
52249
52250
52251
52252
52253
52254
52255
52256
52257
52258
52259
52260
52261
52262
52263
52264
52265
52266
52267
52268
52269
52270
52271
52272
52273
52274
52275
52276
52277
52278
52279
52280
52281
52282
52283
52284
52285
52286
52287
52288
52289
52290
52291
52292
52293
52294
52295
52296
52297
52298
52299
52300
52301
52302
52303
52304
52305
52306
52307
52308
52309
52310
52311
52312
52313
52314
52315
52316
52317
52318
52319
52320
52321
52322
52323
52324
52325
52326
52327
52328
52329
52330
52331
52332
52333
52334
52335
52336
52337
52338
52339
52340
52341
52342
52343
52344
52345
52346
52347
52348
52349
52350
52351
52352
52353
52354
52355
52356
52357
52358
52359
52360
52361
52362
52363
52364
52365
52366
52367
52368
52369
52370
52371
52372
52373
52374
52375
52376
52377
52378
52379
52380
52381
52382
52383
52384
52385
52386
52387
52388
52389
52390
52391
52392
52393
52394
52395
52396
52397
52398
52399
52400
52401
52402
52403
52404
52405
52406
52407
52408
52409
52410
52411
52412
52413
52414
52415
52416
52417
52418
52419
52420
52421
52422
52423
52424
52425
52426
52427
52428
52429
52430
52431
52432
52433
52434
52435
52436
52437
52438
52439
52440
52441
52442
52443
52444
52445
52446
52447
52448
52449
52450
52451
52452
52453
52454
52455
52456
52457
52458
52459
52460
52461
52462
52463
52464
52465
52466
52467
52468
52469
52470
52471
52472
52473
52474
52475
52476
52477
52478
52479
52480
52481
52482
52483
52484
52485
52486
52487
52488
52489
52490
52491
52492
52493
52494
52495
52496
52497
52498
52499
52500
52501
52502
52503
52504
52505
52506
52507
52508
52509
52510
52511
52512
52513
52514
52515
52516
52517
52518
52519
52520
52521
52522
52523
52524
52525
52526
52527
52528
52529
52530
52531
52532
52533
52534
52535
52536
52537
52538
52539
52540
52541
52542
52543
52544
52545
52546
52547
52548
52549
52550
52551
52552
52553
52554
52555
52556
52557
52558
52559
52560
52561
52562
52563
52564
52565
52566
52567
52568
52569
52570
52571
52572
52573
52574
52575
52576
52577
52578
52579
52580
52581
52582
52583
52584
52585
52586
52587
52588
52589
52590
52591
52592
52593
52594
52595
52596
52597
52598
52599
52600
52601
52602
52603
52604
52605
52606
52607
52608
52609
52610
52611
52612
52613
52614
52615
52616
52617
52618
52619
52620
52621
52622
52623
52624
52625
52626
52627
52628
52629
52630
52631
52632
52633
52634
52635
52636
52637
52638
52639
52640
52641
52642
52643
52644
52645
52646
52647
52648
52649
52650
52651
52652
52653
52654
52655
52656
52657
52658
52659
52660
52661
52662
52663
52664
52665
52666
52667
52668
52669
52670
52671
52672
52673
52674
52675
52676
52677
52678
52679
52680
52681
52682
52683
52684
52685
52686
52687
52688
52689
52690
52691
52692
52693
52694
52695
52696
52697
52698
52699
52700
52701
52702
52703
52704
52705
52706
52707
52708
52709
52710
52711
52712
52713
52714
52715
52716
52717
52718
52719
52720
52721
52722
52723
52724
52725
52726
52727
52728
52729
52730
52731
52732
52733
52734
52735
52736
52737
52738
52739
52740
52741
52742
52743
52744
52745
52746
52747
52748
52749
52750
52751
52752
52753
52754
52755
52756
52757
52758
52759
52760
52761
52762
52763
52764
52765
52766
52767
52768
52769
52770
52771
52772
52773
52774
52775
52776
52777
52778
52779
52780
52781
52782
52783
52784
52785
52786
52787
52788
52789
52790
52791
52792
52793
52794
52795
52796
52797
52798
52799
52800
52801
52802
52803
52804
52805
52806
52807
52808
52809
52810
52811
52812
52813
52814
52815
52816
52817
52818
52819
52820
52821
52822
52823
52824
52825
52826
52827
52828
52829
52830
52831
52832
52833
52834
52835
52836
52837
52838
52839
52840
52841
52842
52843
52844
52845
52846
52847
52848
52849
52850
52851
52852
52853
52854
52855
52856
52857
52858
52859
52860
52861
52862
52863
52864
52865
52866
52867
52868
52869
52870
52871
52872
52873
52874
52875
52876
52877
52878
52879
52880
52881
52882
52883
52884
52885
52886
52887
52888
52889
52890
52891
52892
52893
52894
52895
52896
52897
52898
52899
52900
52901
52902
52903
52904
52905
52906
52907
52908
52909
52910
52911
52912
52913
52914
52915
52916
52917
52918
52919
52920
52921
52922
52923
52924
52925
52926
52927
52928
52929
52930
52931
52932
52933
52934
52935
52936
52937
52938
52939
52940
52941
52942
52943
52944
52945
52946
52947
52948
52949
52950
52951
52952
52953
52954
52955
52956
52957
52958
52959
52960
52961
52962
52963
52964
52965
52966
52967
52968
52969
52970
52971
52972
52973
52974
52975
52976
52977
52978
52979
52980
52981
52982
52983
52984
52985
52986
52987
52988
52989
52990
52991
52992
52993
52994
52995
52996
52997
52998
52999
53000
53001
53002
53003
53004
53005
53006
53007
53008
53009
53010
53011
53012
53013
53014
53015
53016
53017
53018
53019
53020
53021
53022
53023
53024
53025
53026
53027
53028
53029
53030
53031
53032
53033
53034
53035
53036
53037
53038
53039
53040
53041
53042
53043
53044
53045
53046
53047
53048
53049
53050
53051
53052
53053
53054
53055
53056
53057
53058
53059
53060
53061
53062
53063
53064
53065
53066
53067
53068
53069
53070
53071
53072
53073
53074
53075
53076
53077
53078
53079
53080
53081
53082
53083
53084
53085
53086
53087
53088
53089
53090
53091
53092
53093
53094
53095
53096
53097
53098
53099
53100
53101
53102
53103
53104
53105
53106
53107
53108
53109
53110
53111
53112
53113
53114
53115
53116
53117
53118
53119
53120
53121
53122
53123
53124
53125
53126
53127
53128
53129
53130
53131
53132
53133
53134
53135
53136
53137
53138
53139
53140
53141
53142
53143
53144
53145
53146
53147
53148
53149
53150
53151
53152
53153
53154
53155
53156
53157
53158
53159
53160
53161
53162
53163
53164
53165
53166
53167
53168
53169
53170
53171
53172
53173
53174
53175
53176
53177
53178
53179
53180
53181
53182
53183
53184
53185
53186
53187
53188
53189
53190
53191
53192
53193
53194
53195
53196
53197
53198
53199
53200
53201
53202
53203
53204
53205
53206
53207
53208
53209
53210
53211
53212
53213
53214
53215
53216
53217
53218
53219
53220
53221
53222
53223
53224
53225
53226
53227
53228
53229
53230
53231
53232
53233
53234
53235
53236
53237
53238
53239
53240
53241
53242
53243
53244
53245
53246
53247
53248
53249
53250
53251
53252
53253
53254
53255
53256
53257
53258
53259
53260
53261
53262
53263
53264
53265
53266
53267
53268
53269
53270
53271
53272
53273
53274
53275
53276
53277
53278
53279
53280
53281
53282
53283
53284
53285
53286
53287
53288
53289
53290
53291
53292
53293
53294
53295
53296
53297
53298
53299
53300
53301
53302
53303
53304
53305
53306
53307
53308
53309
53310
53311
53312
53313
53314
53315
53316
53317
53318
53319
53320
53321
53322
53323
53324
53325
53326
53327
53328
53329
53330
53331
53332
53333
53334
53335
53336
53337
53338
53339
53340
53341
53342
53343
53344
53345
53346
53347
53348
53349
53350
53351
53352
53353
53354
53355
53356
53357
53358
53359
53360
53361
53362
53363
53364
53365
53366
53367
53368
53369
53370
53371
53372
53373
53374
53375
53376
53377
53378
53379
53380
53381
53382
53383
53384
53385
53386
53387
53388
53389
53390
53391
53392
53393
53394
53395
53396
53397
53398
53399
53400
53401
53402
53403
53404
53405
53406
53407
53408
53409
53410
53411
53412
53413
53414
53415
53416
53417
53418
53419
53420
53421
53422
53423
53424
53425
53426
53427
53428
53429
53430
53431
53432
53433
53434
53435
53436
53437
53438
53439
53440
53441
53442
53443
53444
53445
53446
53447
53448
53449
53450
53451
53452
53453
53454
53455
53456
53457
53458
53459
53460
53461
53462
53463
53464
53465
53466
53467
53468
53469
53470
53471
53472
53473
53474
53475
53476
53477
53478
53479
53480
53481
53482
53483
53484
53485
53486
53487
53488
53489
53490
53491
53492
53493
53494
53495
53496
53497
53498
53499
53500
53501
53502
53503
53504
53505
53506
53507
53508
53509
53510
53511
53512
53513
53514
53515
53516
53517
53518
53519
53520
53521
53522
53523
53524
53525
53526
53527
53528
53529
53530
53531
53532
53533
53534
53535
53536
53537
53538
53539
53540
53541
53542
53543
53544
53545
53546
53547
53548
53549
53550
53551
53552
53553
53554
53555
53556
53557
53558
53559
53560
53561
53562
53563
53564
53565
53566
53567
53568
53569
53570
53571
53572
53573
53574
53575
53576
53577
53578
53579
53580
53581
53582
53583
53584
53585
53586
53587
53588
53589
53590
53591
53592
53593
53594
53595
53596
53597
53598
53599
53600
53601
53602
53603
53604
53605
53606
53607
53608
53609
53610
53611
53612
53613
53614
53615
53616
53617
53618
53619
53620
53621
53622
53623
53624
53625
53626
53627
53628
53629
53630
53631
53632
53633
53634
53635
53636
53637
53638
53639
53640
53641
53642
53643
53644
53645
53646
53647
53648
53649
53650
53651
53652
53653
53654
53655
53656
53657
53658
53659
53660
53661
53662
53663
53664
53665
53666
53667
53668
53669
53670
53671
53672
53673
53674
53675
53676
53677
53678
53679
53680
53681
53682
53683
53684
53685
53686
53687
53688
53689
53690
53691
53692
53693
53694
53695
53696
53697
53698
53699
53700
53701
53702
53703
53704
53705
53706
53707
53708
53709
53710
53711
53712
53713
53714
53715
53716
53717
53718
53719
53720
53721
53722
53723
53724
53725
53726
53727
53728
53729
53730
53731
53732
53733
53734
53735
53736
53737
53738
53739
53740
53741
53742
53743
53744
53745
53746
53747
53748
53749
53750
53751
53752
53753
53754
53755
53756
53757
53758
53759
53760
53761
53762
53763
53764
53765
53766
53767
53768
53769
53770
53771
53772
53773
53774
53775
53776
53777
53778
53779
53780
53781
53782
53783
53784
53785
53786
53787
53788
53789
53790
53791
53792
53793
53794
53795
53796
53797
53798
53799
53800
53801
53802
53803
53804
53805
53806
53807
53808
53809
53810
53811
53812
53813
53814
53815
53816
53817
53818
53819
53820
53821
53822
53823
53824
53825
53826
53827
53828
53829
53830
53831
53832
53833
53834
53835
53836
53837
53838
53839
53840
53841
53842
53843
53844
53845
53846
53847
53848
53849
53850
53851
53852
53853
53854
53855
53856
53857
53858
53859
53860
53861
53862
53863
53864
53865
53866
53867
53868
53869
53870
53871
53872
53873
53874
53875
53876
53877
53878
53879
53880
53881
53882
53883
53884
53885
53886
53887
53888
53889
53890
53891
53892
53893
53894
53895
53896
53897
53898
53899
53900
53901
53902
53903
53904
53905
53906
53907
53908
53909
53910
53911
53912
53913
53914
53915
53916
53917
53918
53919
53920
53921
53922
53923
53924
53925
53926
53927
53928
53929
53930
53931
53932
53933
53934
53935
53936
53937
53938
53939
53940
53941
53942
53943
53944
53945
53946
53947
53948
53949
53950
53951
53952
53953
53954
53955
53956
53957
53958
53959
53960
53961
53962
53963
53964
53965
53966
53967
53968
53969
53970
53971
53972
53973
53974
53975
53976
53977
53978
53979
53980
53981
53982
53983
53984
53985
53986
53987
53988
53989
53990
53991
53992
53993
53994
53995
53996
53997
53998
53999
54000
54001
54002
54003
54004
54005
54006
54007
54008
54009
54010
54011
54012
54013
54014
54015
54016
54017
54018
54019
54020
54021
54022
54023
54024
54025
54026
54027
54028
54029
54030
54031
54032
54033
54034
54035
54036
54037
54038
54039
54040
54041
54042
54043
54044
54045
54046
54047
54048
54049
54050
54051
54052
54053
54054
54055
54056
54057
54058
54059
54060
54061
54062
54063
54064
54065
54066
54067
54068
54069
54070
54071
54072
54073
54074
54075
54076
54077
54078
54079
54080
54081
54082
54083
54084
54085
54086
54087
54088
54089
54090
54091
54092
54093
54094
54095
54096
54097
54098
54099
54100
54101
54102
54103
54104
54105
54106
54107
54108
54109
54110
54111
54112
54113
54114
54115
54116
54117
54118
54119
54120
54121
54122
54123
54124
54125
54126
54127
54128
54129
54130
54131
54132
54133
54134
54135
54136
54137
54138
54139
54140
54141
54142
54143
54144
54145
54146
54147
54148
54149
54150
54151
54152
54153
54154
54155
54156
54157
54158
54159
54160
54161
54162
54163
54164
54165
54166
54167
54168
54169
54170
54171
54172
54173
54174
54175
54176
54177
54178
54179
54180
54181
54182
54183
54184
54185
54186
54187
54188
54189
54190
54191
54192
54193
54194
54195
54196
54197
54198
54199
54200
54201
54202
54203
54204
54205
54206
54207
54208
54209
54210
54211
54212
54213
54214
54215
54216
54217
54218
54219
54220
54221
54222
54223
54224
54225
54226
54227
54228
54229
54230
54231
54232
54233
54234
54235
54236
54237
54238
54239
54240
54241
54242
54243
54244
54245
54246
54247
54248
54249
54250
54251
54252
54253
54254
54255
54256
54257
54258
54259
54260
54261
54262
54263
54264
54265
54266
54267
54268
54269
54270
54271
54272
54273
54274
54275
54276
54277
54278
54279
54280
54281
54282
54283
54284
54285
54286
54287
54288
54289
54290
54291
54292
54293
54294
54295
54296
54297
54298
54299
54300
54301
54302
54303
54304
54305
54306
54307
54308
54309
54310
54311
54312
54313
54314
54315
54316
54317
54318
54319
54320
54321
54322
54323
54324
54325
54326
54327
54328
54329
54330
54331
54332
54333
54334
54335
54336
54337
54338
54339
54340
54341
54342
54343
54344
54345
54346
54347
54348
54349
54350
54351
54352
54353
54354
54355
54356
54357
54358
54359
54360
54361
54362
54363
54364
54365
54366
54367
54368
54369
54370
54371
54372
54373
54374
54375
54376
54377
54378
54379
54380
54381
54382
54383
54384
54385
54386
54387
54388
54389
54390
54391
54392
54393
54394
54395
54396
54397
54398
54399
54400
54401
54402
54403
54404
54405
54406
54407
54408
54409
54410
54411
54412
54413
54414
54415
54416
54417
54418
54419
54420
54421
54422
54423
54424
54425
54426
54427
54428
54429
54430
54431
54432
54433
54434
54435
54436
54437
54438
54439
54440
54441
54442
54443
54444
54445
54446
54447
54448
54449
54450
54451
54452
54453
54454
54455
54456
54457
54458
54459
54460
54461
54462
54463
54464
54465
54466
54467
54468
54469
54470
54471
54472
54473
54474
54475
54476
54477
54478
54479
54480
54481
54482
54483
54484
54485
54486
54487
54488
54489
54490
54491
54492
54493
54494
54495
54496
54497
54498
54499
54500
54501
54502
54503
54504
54505
54506
54507
54508
54509
54510
54511
54512
54513
54514
54515
54516
54517
54518
54519
54520
54521
54522
54523
54524
54525
54526
54527
54528
54529
54530
54531
54532
54533
54534
54535
54536
54537
54538
54539
54540
54541
54542
54543
54544
54545
54546
54547
54548
54549
54550
54551
54552
54553
54554
54555
54556
54557
54558
54559
54560
54561
54562
54563
54564
54565
54566
54567
54568
54569
54570
54571
54572
54573
54574
54575
54576
54577
54578
54579
54580
54581
54582
54583
54584
54585
54586
54587
54588
54589
54590
54591
54592
54593
54594
54595
54596
54597
54598
54599
54600
54601
54602
54603
54604
54605
54606
54607
54608
54609
54610
54611
54612
54613
54614
54615
54616
54617
54618
54619
54620
54621
54622
54623
54624
54625
54626
54627
54628
54629
54630
54631
54632
54633
54634
54635
54636
54637
54638
54639
54640
54641
54642
54643
54644
54645
54646
54647
54648
54649
54650
54651
54652
54653
54654
54655
54656
54657
54658
54659
54660
54661
54662
54663
54664
54665
54666
54667
54668
54669
54670
54671
54672
54673
54674
54675
54676
54677
54678
54679
54680
54681
54682
54683
54684
54685
54686
54687
54688
54689
54690
54691
54692
54693
54694
54695
54696
54697
54698
54699
54700
54701
54702
54703
54704
54705
54706
54707
54708
54709
54710
54711
54712
54713
54714
54715
54716
54717
54718
54719
54720
54721
54722
54723
54724
54725
54726
54727
54728
54729
54730
54731
54732
54733
54734
54735
54736
54737
54738
54739
54740
54741
54742
54743
54744
54745
54746
54747
54748
54749
54750
54751
54752
54753
54754
54755
54756
54757
54758
54759
54760
54761
54762
54763
54764
54765
54766
54767
54768
54769
54770
54771
54772
54773
54774
54775
54776
54777
54778
54779
54780
54781
54782
54783
54784
54785
54786
54787
54788
54789
54790
54791
54792
54793
54794
54795
54796
54797
54798
54799
54800
54801
54802
54803
54804
54805
54806
54807
54808
54809
54810
54811
54812
54813
54814
54815
54816
54817
54818
54819
54820
54821
54822
54823
54824
54825
54826
54827
54828
54829
54830
54831
54832
54833
54834
54835
54836
54837
54838
54839
54840
54841
54842
54843
54844
54845
54846
54847
54848
54849
54850
54851
54852
54853
54854
54855
54856
54857
54858
54859
54860
54861
54862
54863
54864
54865
54866
54867
54868
54869
54870
54871
54872
54873
54874
54875
54876
54877
54878
54879
54880
54881
54882
54883
54884
54885
54886
54887
54888
54889
54890
54891
54892
54893
54894
54895
54896
54897
54898
54899
54900
54901
54902
54903
54904
54905
54906
54907
54908
54909
54910
54911
54912
54913
54914
54915
54916
54917
54918
54919
54920
54921
54922
54923
54924
54925
54926
54927
54928
54929
54930
54931
54932
54933
54934
54935
54936
54937
54938
54939
54940
54941
54942
54943
54944
54945
54946
54947
54948
54949
54950
54951
54952
54953
54954
54955
54956
54957
54958
54959
54960
54961
54962
54963
54964
54965
54966
54967
54968
54969
54970
54971
54972
54973
54974
54975
54976
54977
54978
54979
54980
54981
54982
54983
54984
54985
54986
54987
54988
54989
54990
54991
54992
54993
54994
54995
54996
54997
54998
54999
55000
55001
55002
55003
55004
55005
55006
55007
55008
55009
55010
55011
55012
55013
55014
55015
55016
55017
55018
55019
55020
55021
55022
55023
55024
55025
55026
55027
55028
55029
55030
55031
55032
55033
55034
55035
55036
55037
55038
55039
55040
55041
55042
55043
55044
55045
55046
55047
55048
55049
55050
55051
55052
55053
55054
55055
55056
55057
55058
55059
55060
55061
55062
55063
55064
55065
55066
55067
55068
55069
55070
55071
55072
55073
55074
55075
55076
55077
55078
55079
55080
55081
55082
55083
55084
55085
55086
55087
55088
55089
55090
55091
55092
55093
55094
55095
55096
55097
55098
55099
55100
55101
55102
55103
55104
55105
55106
55107
55108
55109
55110
55111
55112
55113
55114
55115
55116
55117
55118
55119
55120
55121
55122
55123
55124
55125
55126
55127
55128
55129
55130
55131
55132
55133
55134
55135
55136
55137
55138
55139
55140
55141
55142
55143
55144
55145
55146
55147
55148
55149
55150
55151
55152
55153
55154
55155
55156
55157
55158
55159
55160
55161
55162
55163
55164
55165
55166
55167
55168
55169
55170
55171
55172
55173
55174
55175
55176
55177
55178
55179
55180
55181
55182
55183
55184
55185
55186
55187
55188
55189
55190
55191
55192
55193
55194
55195
55196
55197
55198
55199
55200
55201
55202
55203
55204
55205
55206
55207
55208
55209
55210
55211
55212
55213
55214
55215
55216
55217
55218
55219
55220
55221
55222
55223
55224
55225
55226
55227
55228
55229
55230
/*===- TableGen'erated file -------------------------------------*- C++ -*-===*\
|*                                                                            *|
|* DAG Instruction Selector for the ARM target                                *|
|*                                                                            *|
|* Automatically generated file, do not edit!                                 *|
|*                                                                            *|
\*===----------------------------------------------------------------------===*/

// *** NOTE: This file is #included into the middle of the target
// *** instruction selector class.  These functions are really methods.

// If GET_DAGISEL_DECL is #defined with any value, only function
// declarations will be included when this file is included.
// If GET_DAGISEL_BODY is #defined, its value should be the name of
// the instruction selector class. Function bodies will be emitted
// and each function's name will be qualified with the name of the
// class.
//
// When neither of the GET_DAGISEL* macros is defined, the functions
// are emitted inline.

#if defined(GET_DAGISEL_DECL) && defined(GET_DAGISEL_BODY)
#error GET_DAGISEL_DECL and GET_DAGISEL_BODY cannot be both defined, undef both for inline definitions
#endif

#ifdef GET_DAGISEL_BODY
#define LOCAL_DAGISEL_STRINGIZE(X) LOCAL_DAGISEL_STRINGIZE_(X)
#define LOCAL_DAGISEL_STRINGIZE_(X) #X
static_assert(sizeof(LOCAL_DAGISEL_STRINGIZE(GET_DAGISEL_BODY)) > 1,
   "GET_DAGISEL_BODY is empty: it should be defined with the class name");
#undef LOCAL_DAGISEL_STRINGIZE_
#undef LOCAL_DAGISEL_STRINGIZE
#endif

#if !defined(GET_DAGISEL_DECL) && !defined(GET_DAGISEL_BODY)
#define DAGISEL_INLINE 1
#else
#define DAGISEL_INLINE 0
#endif

#if !DAGISEL_INLINE
#define DAGISEL_CLASS_COLONCOLON GET_DAGISEL_BODY ::
#else
#define DAGISEL_CLASS_COLONCOLON
#endif

#ifdef GET_DAGISEL_DECL
void SelectCode(SDNode *N);
#endif
#if defined(GET_DAGISEL_BODY) || DAGISEL_INLINE
void DAGISEL_CLASS_COLONCOLON SelectCode(SDNode *N)
{
  // Some target values are emitted as 2 bytes, TARGET_VAL handles
  // this.
  #define TARGET_VAL(X) X & 255, unsigned(X) >> 8
  static const unsigned char MatcherTable[] = {
/*     0*/  OPC_SwitchOpcode /*201 cases */, 118|128,53/*6902*/, TARGET_VAL(ISD::OR),// ->6907
/*     5*/    OPC_Scope, 101|128,5/*741*/, /*->749*/ // 26 children in Scope
/*     8*/      OPC_MoveChild0,
/*     9*/      OPC_Scope, 74, /*->85*/ // 9 children in Scope
/*    11*/        OPC_CheckOpcode, TARGET_VAL(ISD::SRA),
/*    14*/        OPC_MoveChild0,
/*    15*/        OPC_CheckOpcode, TARGET_VAL(ISD::SHL),
/*    18*/        OPC_RecordChild0, // #0 = $Rm
/*    19*/        OPC_CheckChild1Integer, 24, 
/*    21*/        OPC_CheckChild1Type, MVT::i32,
/*    23*/        OPC_MoveParent,
/*    24*/        OPC_CheckChild1Integer, 16, 
/*    26*/        OPC_CheckChild1Type, MVT::i32,
/*    28*/        OPC_MoveParent,
/*    29*/        OPC_MoveChild1,
/*    30*/        OPC_CheckAndImm, 127|128,1/*255*/, 
/*    33*/        OPC_MoveChild0,
/*    34*/        OPC_CheckOpcode, TARGET_VAL(ISD::SRL),
/*    37*/        OPC_CheckChild0Same, 0,
/*    39*/        OPC_CheckChild1Integer, 8, 
/*    41*/        OPC_CheckChild1Type, MVT::i32,
/*    43*/        OPC_MoveParent,
/*    44*/        OPC_MoveParent,
/*    45*/        OPC_CheckType, MVT::i32,
/*    47*/        OPC_Scope, 17, /*->66*/ // 2 children in Scope
/*    49*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*    51*/          OPC_EmitInteger, MVT::i32, 14, 
/*    54*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*    57*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::REVSH), 0,
                        MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (or:{ *:[i32] } (sra:{ *:[i32] } (shl:{ *:[i32] } GPR:{ *:[i32] }:$Rm, 24:{ *:[i32] }), 16:{ *:[i32] }), (and:{ *:[i32] } (srl:{ *:[i32] } GPR:{ *:[i32] }:$Rm, 8:{ *:[i32] }), 255:{ *:[i32] })) - Complexity = 35
                    // Dst: (REVSH:{ *:[i32] } GPR:{ *:[i32] }:$Rm)
/*    66*/        /*Scope*/ 17, /*->84*/
/*    67*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/*    69*/          OPC_EmitInteger, MVT::i32, 14, 
/*    72*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*    75*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2REVSH), 0,
                        MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (or:{ *:[i32] } (sra:{ *:[i32] } (shl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 24:{ *:[i32] }), 16:{ *:[i32] }), (and:{ *:[i32] } (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 8:{ *:[i32] }), 255:{ *:[i32] })) - Complexity = 35
                    // Dst: (t2REVSH:{ *:[i32] } rGPR:{ *:[i32] }:$Rm)
/*    84*/        0, /*End of Scope*/
/*    85*/      /*Scope*/ 74, /*->160*/
/*    86*/        OPC_CheckAndImm, 127|128,1/*255*/, 
/*    89*/        OPC_MoveChild0,
/*    90*/        OPC_CheckOpcode, TARGET_VAL(ISD::SRL),
/*    93*/        OPC_RecordChild0, // #0 = $Rm
/*    94*/        OPC_CheckChild1Integer, 8, 
/*    96*/        OPC_CheckChild1Type, MVT::i32,
/*    98*/        OPC_MoveParent,
/*    99*/        OPC_MoveParent,
/*   100*/        OPC_MoveChild1,
/*   101*/        OPC_CheckOpcode, TARGET_VAL(ISD::SRA),
/*   104*/        OPC_MoveChild0,
/*   105*/        OPC_CheckOpcode, TARGET_VAL(ISD::SHL),
/*   108*/        OPC_CheckChild0Same, 0,
/*   110*/        OPC_CheckChild1Integer, 24, 
/*   112*/        OPC_CheckChild1Type, MVT::i32,
/*   114*/        OPC_MoveParent,
/*   115*/        OPC_CheckChild1Integer, 16, 
/*   117*/        OPC_CheckChild1Type, MVT::i32,
/*   119*/        OPC_MoveParent,
/*   120*/        OPC_CheckType, MVT::i32,
/*   122*/        OPC_Scope, 17, /*->141*/ // 2 children in Scope
/*   124*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*   126*/          OPC_EmitInteger, MVT::i32, 14, 
/*   129*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*   132*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::REVSH), 0,
                        MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (or:{ *:[i32] } (and:{ *:[i32] } (srl:{ *:[i32] } GPR:{ *:[i32] }:$Rm, 8:{ *:[i32] }), 255:{ *:[i32] }), (sra:{ *:[i32] } (shl:{ *:[i32] } GPR:{ *:[i32] }:$Rm, 24:{ *:[i32] }), 16:{ *:[i32] })) - Complexity = 35
                    // Dst: (REVSH:{ *:[i32] } GPR:{ *:[i32] }:$Rm)
/*   141*/        /*Scope*/ 17, /*->159*/
/*   142*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/*   144*/          OPC_EmitInteger, MVT::i32, 14, 
/*   147*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*   150*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2REVSH), 0,
                        MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (or:{ *:[i32] } (and:{ *:[i32] } (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 8:{ *:[i32] }), 255:{ *:[i32] }), (sra:{ *:[i32] } (shl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 24:{ *:[i32] }), 16:{ *:[i32] })) - Complexity = 35
                    // Dst: (t2REVSH:{ *:[i32] } rGPR:{ *:[i32] }:$Rm)
/*   159*/        0, /*End of Scope*/
/*   160*/      /*Scope*/ 53, /*->214*/
/*   161*/        OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*   165*/        OPC_RecordChild0, // #0 = $Rn
/*   166*/        OPC_MoveParent,
/*   167*/        OPC_MoveChild1,
/*   168*/        OPC_CheckAndImm, 0|128,0|128,124|128,127|128,15/*4294901760*/, 
/*   174*/        OPC_MoveChild0,
/*   175*/        OPC_CheckOpcode, TARGET_VAL(ISD::SHL),
/*   178*/        OPC_RecordChild0, // #1 = $Rm
/*   179*/        OPC_RecordChild1, // #2 = $sh
/*   180*/        OPC_MoveChild1,
/*   181*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*   184*/        OPC_CheckPredicate, 0, // Predicate_pkh_lsl_amt
/*   186*/        OPC_CheckType, MVT::i32,
/*   188*/        OPC_MoveParent,
/*   189*/        OPC_MoveParent,
/*   190*/        OPC_MoveParent,
/*   191*/        OPC_CheckType, MVT::i32,
/*   193*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*   195*/        OPC_EmitConvertToTarget, 2,
/*   197*/        OPC_EmitInteger, MVT::i32, 14, 
/*   200*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*   203*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::PKHBT), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                  // Src: (or:{ *:[i32] } (and:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, 65535:{ *:[i32] }), (and:{ *:[i32] } (shl:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_pkh_lsl_amt>>:$sh), 4294901760:{ *:[i32] })) - Complexity = 26
                  // Dst: (PKHBT:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] }):$sh)
/*   214*/      /*Scope*/ 94, /*->309*/
/*   215*/        OPC_CheckAndImm, 0|128,0|128,124|128,127|128,15/*4294901760*/, 
/*   221*/        OPC_RecordChild0, // #0 = $Rn
/*   222*/        OPC_MoveParent,
/*   223*/        OPC_MoveChild1,
/*   224*/        OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*   228*/        OPC_MoveChild0,
/*   229*/        OPC_SwitchOpcode /*2 cases */, 36, TARGET_VAL(ISD::SRA),// ->269
/*   233*/          OPC_RecordChild0, // #1 = $Rm
/*   234*/          OPC_RecordChild1, // #2 = $sh
/*   235*/          OPC_MoveChild1,
/*   236*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*   239*/          OPC_CheckPredicate, 1, // Predicate_pkh_asr_amt
/*   241*/          OPC_CheckType, MVT::i32,
/*   243*/          OPC_MoveParent,
/*   244*/          OPC_MoveParent,
/*   245*/          OPC_MoveParent,
/*   246*/          OPC_CheckType, MVT::i32,
/*   248*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*   250*/          OPC_EmitConvertToTarget, 2,
/*   252*/          OPC_EmitInteger, MVT::i32, 14, 
/*   255*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*   258*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::PKHTB), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (or:{ *:[i32] } (and:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, 4294901760:{ *:[i32] }), (and:{ *:[i32] } (sra:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_pkh_asr_amt>>:$sh), 65535:{ *:[i32] })) - Complexity = 26
                    // Dst: (PKHTB:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] }):$sh)
/*   269*/        /*SwitchOpcode*/ 36, TARGET_VAL(ISD::SRL),// ->308
/*   272*/          OPC_RecordChild0, // #1 = $src2
/*   273*/          OPC_RecordChild1, // #2 = $sh
/*   274*/          OPC_MoveChild1,
/*   275*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*   278*/          OPC_CheckPredicate, 2, // Predicate_imm1_15
/*   280*/          OPC_CheckType, MVT::i32,
/*   282*/          OPC_MoveParent,
/*   283*/          OPC_MoveParent,
/*   284*/          OPC_MoveParent,
/*   285*/          OPC_CheckType, MVT::i32,
/*   287*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*   289*/          OPC_EmitConvertToTarget, 2,
/*   291*/          OPC_EmitInteger, MVT::i32, 14, 
/*   294*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*   297*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::PKHTB), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (or:{ *:[i32] } (and:{ *:[i32] } GPRnopc:{ *:[i32] }:$src1, 4294901760:{ *:[i32] }), (and:{ *:[i32] } (srl:{ *:[i32] } GPRnopc:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm1_15>>:$sh), 65535:{ *:[i32] })) - Complexity = 26
                    // Dst: (PKHTB:{ *:[i32] } GPRnopc:{ *:[i32] }:$src1, GPRnopc:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm1_15>>:$sh)
/*   308*/        0, // EndSwitchOpcode
/*   309*/      /*Scope*/ 53, /*->363*/
/*   310*/        OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*   314*/        OPC_RecordChild0, // #0 = $Rn
/*   315*/        OPC_MoveParent,
/*   316*/        OPC_MoveChild1,
/*   317*/        OPC_CheckAndImm, 0|128,0|128,124|128,127|128,15/*4294901760*/, 
/*   323*/        OPC_MoveChild0,
/*   324*/        OPC_CheckOpcode, TARGET_VAL(ISD::SHL),
/*   327*/        OPC_RecordChild0, // #1 = $Rm
/*   328*/        OPC_RecordChild1, // #2 = $sh
/*   329*/        OPC_MoveChild1,
/*   330*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*   333*/        OPC_CheckPredicate, 0, // Predicate_pkh_lsl_amt
/*   335*/        OPC_CheckType, MVT::i32,
/*   337*/        OPC_MoveParent,
/*   338*/        OPC_MoveParent,
/*   339*/        OPC_MoveParent,
/*   340*/        OPC_CheckType, MVT::i32,
/*   342*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*   344*/        OPC_EmitConvertToTarget, 2,
/*   346*/        OPC_EmitInteger, MVT::i32, 14, 
/*   349*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*   352*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2PKHBT), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                  // Src: (or:{ *:[i32] } (and:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, 65535:{ *:[i32] }), (and:{ *:[i32] } (shl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_pkh_lsl_amt>>:$sh), 4294901760:{ *:[i32] })) - Complexity = 26
                  // Dst: (t2PKHBT:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] }):$sh)
/*   363*/      /*Scope*/ 17|128,1/*145*/, /*->510*/
/*   365*/        OPC_CheckAndImm, 0|128,0|128,124|128,127|128,15/*4294901760*/, 
/*   371*/        OPC_Scope, 88, /*->461*/ // 2 children in Scope
/*   373*/          OPC_RecordChild0, // #0 = $Rn
/*   374*/          OPC_MoveParent,
/*   375*/          OPC_MoveChild1,
/*   376*/          OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*   380*/          OPC_MoveChild0,
/*   381*/          OPC_SwitchOpcode /*2 cases */, 36, TARGET_VAL(ISD::SRA),// ->421
/*   385*/            OPC_RecordChild0, // #1 = $Rm
/*   386*/            OPC_RecordChild1, // #2 = $sh
/*   387*/            OPC_MoveChild1,
/*   388*/            OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*   391*/            OPC_CheckPredicate, 1, // Predicate_pkh_asr_amt
/*   393*/            OPC_CheckType, MVT::i32,
/*   395*/            OPC_MoveParent,
/*   396*/            OPC_MoveParent,
/*   397*/            OPC_MoveParent,
/*   398*/            OPC_CheckType, MVT::i32,
/*   400*/            OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*   402*/            OPC_EmitConvertToTarget, 2,
/*   404*/            OPC_EmitInteger, MVT::i32, 14, 
/*   407*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*   410*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2PKHTB), 0,
                          MVT::i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                      // Src: (or:{ *:[i32] } (and:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, 4294901760:{ *:[i32] }), (and:{ *:[i32] } (sra:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_pkh_asr_amt>>:$sh), 65535:{ *:[i32] })) - Complexity = 26
                      // Dst: (t2PKHTB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] }):$sh)
/*   421*/          /*SwitchOpcode*/ 36, TARGET_VAL(ISD::SRL),// ->460
/*   424*/            OPC_RecordChild0, // #1 = $src2
/*   425*/            OPC_RecordChild1, // #2 = $sh
/*   426*/            OPC_MoveChild1,
/*   427*/            OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*   430*/            OPC_CheckPredicate, 2, // Predicate_imm1_15
/*   432*/            OPC_CheckType, MVT::i32,
/*   434*/            OPC_MoveParent,
/*   435*/            OPC_MoveParent,
/*   436*/            OPC_MoveParent,
/*   437*/            OPC_CheckType, MVT::i32,
/*   439*/            OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*   441*/            OPC_EmitConvertToTarget, 2,
/*   443*/            OPC_EmitInteger, MVT::i32, 14, 
/*   446*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*   449*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2PKHTB), 0,
                          MVT::i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                      // Src: (or:{ *:[i32] } (and:{ *:[i32] } rGPR:{ *:[i32] }:$src1, 4294901760:{ *:[i32] }), (and:{ *:[i32] } (srl:{ *:[i32] } rGPR:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm1_15>>:$sh), 65535:{ *:[i32] })) - Complexity = 26
                      // Dst: (t2PKHTB:{ *:[i32] } rGPR:{ *:[i32] }:$src1, rGPR:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm1_15>>:$sh)
/*   460*/          0, // EndSwitchOpcode
/*   461*/        /*Scope*/ 47, /*->509*/
/*   462*/          OPC_MoveChild0,
/*   463*/          OPC_CheckOpcode, TARGET_VAL(ISD::SHL),
/*   466*/          OPC_RecordChild0, // #0 = $Rm
/*   467*/          OPC_RecordChild1, // #1 = $sh
/*   468*/          OPC_MoveChild1,
/*   469*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*   472*/          OPC_CheckPredicate, 0, // Predicate_pkh_lsl_amt
/*   474*/          OPC_CheckType, MVT::i32,
/*   476*/          OPC_MoveParent,
/*   477*/          OPC_MoveParent,
/*   478*/          OPC_MoveParent,
/*   479*/          OPC_MoveChild1,
/*   480*/          OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*   484*/          OPC_RecordChild0, // #2 = $Rn
/*   485*/          OPC_MoveParent,
/*   486*/          OPC_CheckType, MVT::i32,
/*   488*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*   490*/          OPC_EmitConvertToTarget, 1,
/*   492*/          OPC_EmitInteger, MVT::i32, 14, 
/*   495*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*   498*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::PKHBT), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (or:{ *:[i32] } (and:{ *:[i32] } (shl:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_pkh_lsl_amt>>:$sh), 4294901760:{ *:[i32] }), (and:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, 65535:{ *:[i32] })) - Complexity = 26
                    // Dst: (PKHBT:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] }):$sh)
/*   509*/        0, /*End of Scope*/
/*   510*/      /*Scope*/ 53, /*->564*/
/*   511*/        OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*   515*/        OPC_MoveChild0,
/*   516*/        OPC_CheckOpcode, TARGET_VAL(ISD::SRA),
/*   519*/        OPC_RecordChild0, // #0 = $Rm
/*   520*/        OPC_RecordChild1, // #1 = $sh
/*   521*/        OPC_MoveChild1,
/*   522*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*   525*/        OPC_CheckPredicate, 1, // Predicate_pkh_asr_amt
/*   527*/        OPC_CheckType, MVT::i32,
/*   529*/        OPC_MoveParent,
/*   530*/        OPC_MoveParent,
/*   531*/        OPC_MoveParent,
/*   532*/        OPC_MoveChild1,
/*   533*/        OPC_CheckAndImm, 0|128,0|128,124|128,127|128,15/*4294901760*/, 
/*   539*/        OPC_RecordChild0, // #2 = $Rn
/*   540*/        OPC_MoveParent,
/*   541*/        OPC_CheckType, MVT::i32,
/*   543*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*   545*/        OPC_EmitConvertToTarget, 1,
/*   547*/        OPC_EmitInteger, MVT::i32, 14, 
/*   550*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*   553*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::PKHTB), 0,
                      MVT::i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                  // Src: (or:{ *:[i32] } (and:{ *:[i32] } (sra:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_pkh_asr_amt>>:$sh), 65535:{ *:[i32] }), (and:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, 4294901760:{ *:[i32] })) - Complexity = 26
                  // Dst: (PKHTB:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] }):$sh)
/*   564*/      /*Scope*/ 53, /*->618*/
/*   565*/        OPC_CheckAndImm, 0|128,0|128,124|128,127|128,15/*4294901760*/, 
/*   571*/        OPC_MoveChild0,
/*   572*/        OPC_CheckOpcode, TARGET_VAL(ISD::SHL),
/*   575*/        OPC_RecordChild0, // #0 = $Rm
/*   576*/        OPC_RecordChild1, // #1 = $sh
/*   577*/        OPC_MoveChild1,
/*   578*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*   581*/        OPC_CheckPredicate, 0, // Predicate_pkh_lsl_amt
/*   583*/        OPC_CheckType, MVT::i32,
/*   585*/        OPC_MoveParent,
/*   586*/        OPC_MoveParent,
/*   587*/        OPC_MoveParent,
/*   588*/        OPC_MoveChild1,
/*   589*/        OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*   593*/        OPC_RecordChild0, // #2 = $Rn
/*   594*/        OPC_MoveParent,
/*   595*/        OPC_CheckType, MVT::i32,
/*   597*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*   599*/        OPC_EmitConvertToTarget, 1,
/*   601*/        OPC_EmitInteger, MVT::i32, 14, 
/*   604*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*   607*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2PKHBT), 0,
                      MVT::i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                  // Src: (or:{ *:[i32] } (and:{ *:[i32] } (shl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_pkh_lsl_amt>>:$sh), 4294901760:{ *:[i32] }), (and:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, 65535:{ *:[i32] })) - Complexity = 26
                  // Dst: (t2PKHBT:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] }):$sh)
/*   618*/      /*Scope*/ 0|128,1/*128*/, /*->748*/
/*   620*/        OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*   624*/        OPC_MoveChild0,
/*   625*/        OPC_SwitchOpcode /*2 cases */, 45, TARGET_VAL(ISD::SRA),// ->674
/*   629*/          OPC_RecordChild0, // #0 = $Rm
/*   630*/          OPC_RecordChild1, // #1 = $sh
/*   631*/          OPC_MoveChild1,
/*   632*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*   635*/          OPC_CheckPredicate, 1, // Predicate_pkh_asr_amt
/*   637*/          OPC_CheckType, MVT::i32,
/*   639*/          OPC_MoveParent,
/*   640*/          OPC_MoveParent,
/*   641*/          OPC_MoveParent,
/*   642*/          OPC_MoveChild1,
/*   643*/          OPC_CheckAndImm, 0|128,0|128,124|128,127|128,15/*4294901760*/, 
/*   649*/          OPC_RecordChild0, // #2 = $Rn
/*   650*/          OPC_MoveParent,
/*   651*/          OPC_CheckType, MVT::i32,
/*   653*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*   655*/          OPC_EmitConvertToTarget, 1,
/*   657*/          OPC_EmitInteger, MVT::i32, 14, 
/*   660*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*   663*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2PKHTB), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (or:{ *:[i32] } (and:{ *:[i32] } (sra:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_pkh_asr_amt>>:$sh), 65535:{ *:[i32] }), (and:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, 4294901760:{ *:[i32] })) - Complexity = 26
                    // Dst: (t2PKHTB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] }):$sh)
/*   674*/        /*SwitchOpcode*/ 70, TARGET_VAL(ISD::SRL),// ->747
/*   677*/          OPC_RecordChild0, // #0 = $src2
/*   678*/          OPC_RecordChild1, // #1 = $sh
/*   679*/          OPC_MoveChild1,
/*   680*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*   683*/          OPC_CheckPredicate, 2, // Predicate_imm1_15
/*   685*/          OPC_CheckType, MVT::i32,
/*   687*/          OPC_MoveParent,
/*   688*/          OPC_MoveParent,
/*   689*/          OPC_MoveParent,
/*   690*/          OPC_MoveChild1,
/*   691*/          OPC_CheckAndImm, 0|128,0|128,124|128,127|128,15/*4294901760*/, 
/*   697*/          OPC_RecordChild0, // #2 = $src1
/*   698*/          OPC_MoveParent,
/*   699*/          OPC_CheckType, MVT::i32,
/*   701*/          OPC_Scope, 21, /*->724*/ // 2 children in Scope
/*   703*/            OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*   705*/            OPC_EmitConvertToTarget, 1,
/*   707*/            OPC_EmitInteger, MVT::i32, 14, 
/*   710*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*   713*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::PKHTB), 0,
                          MVT::i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                      // Src: (or:{ *:[i32] } (and:{ *:[i32] } (srl:{ *:[i32] } GPRnopc:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm1_15>>:$sh), 65535:{ *:[i32] }), (and:{ *:[i32] } GPRnopc:{ *:[i32] }:$src1, 4294901760:{ *:[i32] })) - Complexity = 26
                      // Dst: (PKHTB:{ *:[i32] } GPRnopc:{ *:[i32] }:$src1, GPRnopc:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm1_15>>:$sh)
/*   724*/          /*Scope*/ 21, /*->746*/
/*   725*/            OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*   727*/            OPC_EmitConvertToTarget, 1,
/*   729*/            OPC_EmitInteger, MVT::i32, 14, 
/*   732*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*   735*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2PKHTB), 0,
                          MVT::i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                      // Src: (or:{ *:[i32] } (and:{ *:[i32] } (srl:{ *:[i32] } rGPR:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm1_15>>:$sh), 65535:{ *:[i32] }), (and:{ *:[i32] } rGPR:{ *:[i32] }:$src1, 4294901760:{ *:[i32] })) - Complexity = 26
                      // Dst: (t2PKHTB:{ *:[i32] } rGPR:{ *:[i32] }:$src1, rGPR:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm1_15>>:$sh)
/*   746*/          0, /*End of Scope*/
/*   747*/        0, // EndSwitchOpcode
/*   748*/      0, /*End of Scope*/
/*   749*/    /*Scope*/ 46, /*->796*/
/*   750*/      OPC_RecordChild0, // #0 = $Rn
/*   751*/      OPC_MoveChild1,
/*   752*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*   755*/      OPC_RecordChild0, // #1 = $ShiftedRm
/*   756*/      OPC_CheckChild1Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/*   767*/      OPC_MoveParent,
/*   768*/      OPC_CheckType, MVT::i32,
/*   770*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/*   772*/      OPC_CheckComplexPat, /*CP*/0, /*#*/1, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/*   775*/      OPC_EmitInteger, MVT::i32, 14, 
/*   778*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*   781*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*   784*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ORNrs), 0,
                    MVT::i32, 6/*#Ops*/, 0, 2, 3, 4, 5, 6, 
                // Src: (or:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (xor:{ *:[i32] } t2_so_reg:{ *:[i32] }:$ShiftedRm, -1:{ *:[i32] })) - Complexity = 20
                // Dst: (t2ORNrs:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/*   796*/    /*Scope*/ 66|128,5/*706*/, /*->1504*/
/*   798*/      OPC_MoveChild0,
/*   799*/      OPC_Scope, 45, /*->846*/ // 11 children in Scope
/*   801*/        OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*   804*/        OPC_RecordChild0, // #0 = $ShiftedRm
/*   805*/        OPC_CheckChild1Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/*   816*/        OPC_MoveParent,
/*   817*/        OPC_RecordChild1, // #1 = $Rn
/*   818*/        OPC_CheckType, MVT::i32,
/*   820*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/*   822*/        OPC_CheckComplexPat, /*CP*/0, /*#*/0, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/*   825*/        OPC_EmitInteger, MVT::i32, 14, 
/*   828*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*   831*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*   834*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ORNrs), 0,
                      MVT::i32, 6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                  // Src: (or:{ *:[i32] } (xor:{ *:[i32] } t2_so_reg:{ *:[i32] }:$ShiftedRm, -1:{ *:[i32] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 20
                  // Dst: (t2ORNrs:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/*   846*/      /*Scope*/ 65, /*->912*/
/*   847*/        OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*   851*/        OPC_RecordChild0, // #0 = $Rn
/*   852*/        OPC_MoveParent,
/*   853*/        OPC_MoveChild1,
/*   854*/        OPC_CheckAndImm, 0|128,0|128,124|128,127|128,15/*4294901760*/, 
/*   860*/        OPC_RecordChild0, // #1 = $Rm
/*   861*/        OPC_MoveParent,
/*   862*/        OPC_CheckType, MVT::i32,
/*   864*/        OPC_Scope, 22, /*->888*/ // 2 children in Scope
/*   866*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*   868*/          OPC_EmitInteger, MVT::i32, 0, 
/*   871*/          OPC_EmitInteger, MVT::i32, 14, 
/*   874*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*   877*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::PKHBT), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (or:{ *:[i32] } (and:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, 65535:{ *:[i32] }), (and:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, 4294901760:{ *:[i32] })) - Complexity = 19
                    // Dst: (PKHBT:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, 0:{ *:[i32] })
/*   888*/        /*Scope*/ 22, /*->911*/
/*   889*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*   891*/          OPC_EmitInteger, MVT::i32, 0, 
/*   894*/          OPC_EmitInteger, MVT::i32, 14, 
/*   897*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*   900*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2PKHBT), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (or:{ *:[i32] } (and:{ *:[i32] } rGPR:{ *:[i32] }:$src1, 65535:{ *:[i32] }), (and:{ *:[i32] } rGPR:{ *:[i32] }:$src2, 4294901760:{ *:[i32] })) - Complexity = 19
                    // Dst: (t2PKHBT:{ *:[i32] } rGPR:{ *:[i32] }:$src1, rGPR:{ *:[i32] }:$src2, 0:{ *:[i32] })
/*   911*/        0, /*End of Scope*/
/*   912*/      /*Scope*/ 65, /*->978*/
/*   913*/        OPC_CheckAndImm, 0|128,0|128,124|128,127|128,15/*4294901760*/, 
/*   919*/        OPC_RecordChild0, // #0 = $Rm
/*   920*/        OPC_MoveParent,
/*   921*/        OPC_MoveChild1,
/*   922*/        OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*   926*/        OPC_RecordChild0, // #1 = $Rn
/*   927*/        OPC_MoveParent,
/*   928*/        OPC_CheckType, MVT::i32,
/*   930*/        OPC_Scope, 22, /*->954*/ // 2 children in Scope
/*   932*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*   934*/          OPC_EmitInteger, MVT::i32, 0, 
/*   937*/          OPC_EmitInteger, MVT::i32, 14, 
/*   940*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*   943*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::PKHBT), 0,
                        MVT::i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                    // Src: (or:{ *:[i32] } (and:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, 4294901760:{ *:[i32] }), (and:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, 65535:{ *:[i32] })) - Complexity = 19
                    // Dst: (PKHBT:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, 0:{ *:[i32] })
/*   954*/        /*Scope*/ 22, /*->977*/
/*   955*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*   957*/          OPC_EmitInteger, MVT::i32, 0, 
/*   960*/          OPC_EmitInteger, MVT::i32, 14, 
/*   963*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*   966*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2PKHBT), 0,
                        MVT::i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                    // Src: (or:{ *:[i32] } (and:{ *:[i32] } rGPR:{ *:[i32] }:$src2, 4294901760:{ *:[i32] }), (and:{ *:[i32] } rGPR:{ *:[i32] }:$src1, 65535:{ *:[i32] })) - Complexity = 19
                    // Dst: (t2PKHBT:{ *:[i32] } rGPR:{ *:[i32] }:$src1, rGPR:{ *:[i32] }:$src2, 0:{ *:[i32] })
/*   977*/        0, /*End of Scope*/
/*   978*/      /*Scope*/ 45, /*->1024*/
/*   979*/        OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*   983*/        OPC_RecordChild0, // #0 = $Rn
/*   984*/        OPC_MoveParent,
/*   985*/        OPC_MoveChild1,
/*   986*/        OPC_CheckOpcode, TARGET_VAL(ISD::SHL),
/*   989*/        OPC_RecordChild0, // #1 = $Rm
/*   990*/        OPC_RecordChild1, // #2 = $sh
/*   991*/        OPC_MoveChild1,
/*   992*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*   995*/        OPC_CheckPredicate, 3, // Predicate_imm16_31
/*   997*/        OPC_CheckType, MVT::i32,
/*   999*/        OPC_MoveParent,
/*  1000*/        OPC_MoveParent,
/*  1001*/        OPC_CheckType, MVT::i32,
/*  1003*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  1005*/        OPC_EmitConvertToTarget, 2,
/*  1007*/        OPC_EmitInteger, MVT::i32, 14, 
/*  1010*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1013*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::PKHBT), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                  // Src: (or:{ *:[i32] } (and:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, 65535:{ *:[i32] }), (shl:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm16_31>>:$sh)) - Complexity = 18
                  // Dst: (PKHBT:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm16_31>>:$sh)
/*  1024*/      /*Scope*/ 87, /*->1112*/
/*  1025*/        OPC_CheckAndImm, 0|128,0|128,124|128,127|128,15/*4294901760*/, 
/*  1031*/        OPC_RecordChild0, // #0 = $src1
/*  1032*/        OPC_MoveParent,
/*  1033*/        OPC_MoveChild1,
/*  1034*/        OPC_SwitchOpcode /*2 cases */, 35, TARGET_VAL(ISD::SRL),// ->1073
/*  1038*/          OPC_RecordChild0, // #1 = $src2
/*  1039*/          OPC_RecordChild1, // #2 = $sh
/*  1040*/          OPC_MoveChild1,
/*  1041*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  1044*/          OPC_CheckPredicate, 4, // Predicate_imm16
/*  1046*/          OPC_CheckType, MVT::i32,
/*  1048*/          OPC_MoveParent,
/*  1049*/          OPC_MoveParent,
/*  1050*/          OPC_CheckType, MVT::i32,
/*  1052*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  1054*/          OPC_EmitConvertToTarget, 2,
/*  1056*/          OPC_EmitInteger, MVT::i32, 14, 
/*  1059*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1062*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::PKHTB), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (or:{ *:[i32] } (and:{ *:[i32] } GPRnopc:{ *:[i32] }:$src1, 4294901760:{ *:[i32] }), (srl:{ *:[i32] } GPRnopc:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm16>>:$sh)) - Complexity = 18
                    // Dst: (PKHTB:{ *:[i32] } GPRnopc:{ *:[i32] }:$src1, GPRnopc:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm16>>:$sh)
/*  1073*/        /*SwitchOpcode*/ 35, TARGET_VAL(ISD::SRA),// ->1111
/*  1076*/          OPC_RecordChild0, // #1 = $src2
/*  1077*/          OPC_RecordChild1, // #2 = $sh
/*  1078*/          OPC_MoveChild1,
/*  1079*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  1082*/          OPC_CheckPredicate, 3, // Predicate_imm16_31
/*  1084*/          OPC_CheckType, MVT::i32,
/*  1086*/          OPC_MoveParent,
/*  1087*/          OPC_MoveParent,
/*  1088*/          OPC_CheckType, MVT::i32,
/*  1090*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  1092*/          OPC_EmitConvertToTarget, 2,
/*  1094*/          OPC_EmitInteger, MVT::i32, 14, 
/*  1097*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1100*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::PKHTB), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (or:{ *:[i32] } (and:{ *:[i32] } GPRnopc:{ *:[i32] }:$src1, 4294901760:{ *:[i32] }), (sra:{ *:[i32] } GPRnopc:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm16_31>>:$sh)) - Complexity = 18
                    // Dst: (PKHTB:{ *:[i32] } GPRnopc:{ *:[i32] }:$src1, GPRnopc:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm16_31>>:$sh)
/*  1111*/        0, // EndSwitchOpcode
/*  1112*/      /*Scope*/ 45, /*->1158*/
/*  1113*/        OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*  1117*/        OPC_RecordChild0, // #0 = $src1
/*  1118*/        OPC_MoveParent,
/*  1119*/        OPC_MoveChild1,
/*  1120*/        OPC_CheckOpcode, TARGET_VAL(ISD::SHL),
/*  1123*/        OPC_RecordChild0, // #1 = $src2
/*  1124*/        OPC_RecordChild1, // #2 = $sh
/*  1125*/        OPC_MoveChild1,
/*  1126*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  1129*/        OPC_CheckPredicate, 3, // Predicate_imm16_31
/*  1131*/        OPC_CheckType, MVT::i32,
/*  1133*/        OPC_MoveParent,
/*  1134*/        OPC_MoveParent,
/*  1135*/        OPC_CheckType, MVT::i32,
/*  1137*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  1139*/        OPC_EmitConvertToTarget, 2,
/*  1141*/        OPC_EmitInteger, MVT::i32, 14, 
/*  1144*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1147*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2PKHBT), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                  // Src: (or:{ *:[i32] } (and:{ *:[i32] } rGPR:{ *:[i32] }:$src1, 65535:{ *:[i32] }), (shl:{ *:[i32] } rGPR:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm16_31>>:$sh)) - Complexity = 18
                  // Dst: (t2PKHBT:{ *:[i32] } rGPR:{ *:[i32] }:$src1, rGPR:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm16_31>>:$sh)
/*  1158*/      /*Scope*/ 87, /*->1246*/
/*  1159*/        OPC_CheckAndImm, 0|128,0|128,124|128,127|128,15/*4294901760*/, 
/*  1165*/        OPC_RecordChild0, // #0 = $src1
/*  1166*/        OPC_MoveParent,
/*  1167*/        OPC_MoveChild1,
/*  1168*/        OPC_SwitchOpcode /*2 cases */, 35, TARGET_VAL(ISD::SRL),// ->1207
/*  1172*/          OPC_RecordChild0, // #1 = $src2
/*  1173*/          OPC_RecordChild1, // #2 = $sh
/*  1174*/          OPC_MoveChild1,
/*  1175*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  1178*/          OPC_CheckPredicate, 4, // Predicate_imm16
/*  1180*/          OPC_CheckType, MVT::i32,
/*  1182*/          OPC_MoveParent,
/*  1183*/          OPC_MoveParent,
/*  1184*/          OPC_CheckType, MVT::i32,
/*  1186*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  1188*/          OPC_EmitConvertToTarget, 2,
/*  1190*/          OPC_EmitInteger, MVT::i32, 14, 
/*  1193*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1196*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2PKHTB), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (or:{ *:[i32] } (and:{ *:[i32] } rGPR:{ *:[i32] }:$src1, 4294901760:{ *:[i32] }), (srl:{ *:[i32] } rGPR:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm16>>:$sh)) - Complexity = 18
                    // Dst: (t2PKHTB:{ *:[i32] } rGPR:{ *:[i32] }:$src1, rGPR:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm16>>:$sh)
/*  1207*/        /*SwitchOpcode*/ 35, TARGET_VAL(ISD::SRA),// ->1245
/*  1210*/          OPC_RecordChild0, // #1 = $src2
/*  1211*/          OPC_RecordChild1, // #2 = $sh
/*  1212*/          OPC_MoveChild1,
/*  1213*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  1216*/          OPC_CheckPredicate, 3, // Predicate_imm16_31
/*  1218*/          OPC_CheckType, MVT::i32,
/*  1220*/          OPC_MoveParent,
/*  1221*/          OPC_MoveParent,
/*  1222*/          OPC_CheckType, MVT::i32,
/*  1224*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  1226*/          OPC_EmitConvertToTarget, 2,
/*  1228*/          OPC_EmitInteger, MVT::i32, 14, 
/*  1231*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1234*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2PKHTB), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (or:{ *:[i32] } (and:{ *:[i32] } rGPR:{ *:[i32] }:$src1, 4294901760:{ *:[i32] }), (sra:{ *:[i32] } rGPR:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm16_31>>:$sh)) - Complexity = 18
                    // Dst: (t2PKHTB:{ *:[i32] } rGPR:{ *:[i32] }:$src1, rGPR:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm16_31>>:$sh)
/*  1245*/        0, // EndSwitchOpcode
/*  1246*/      /*Scope*/ 70, /*->1317*/
/*  1247*/        OPC_CheckOpcode, TARGET_VAL(ISD::SHL),
/*  1250*/        OPC_RecordChild0, // #0 = $Rm
/*  1251*/        OPC_RecordChild1, // #1 = $sh
/*  1252*/        OPC_MoveChild1,
/*  1253*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  1256*/        OPC_CheckPredicate, 3, // Predicate_imm16_31
/*  1258*/        OPC_CheckType, MVT::i32,
/*  1260*/        OPC_MoveParent,
/*  1261*/        OPC_MoveParent,
/*  1262*/        OPC_MoveChild1,
/*  1263*/        OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*  1267*/        OPC_RecordChild0, // #2 = $Rn
/*  1268*/        OPC_MoveParent,
/*  1269*/        OPC_CheckType, MVT::i32,
/*  1271*/        OPC_Scope, 21, /*->1294*/ // 2 children in Scope
/*  1273*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  1275*/          OPC_EmitConvertToTarget, 1,
/*  1277*/          OPC_EmitInteger, MVT::i32, 14, 
/*  1280*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1283*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::PKHBT), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (or:{ *:[i32] } (shl:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm16_31>>:$sh), (and:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, 65535:{ *:[i32] })) - Complexity = 18
                    // Dst: (PKHBT:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm16_31>>:$sh)
/*  1294*/        /*Scope*/ 21, /*->1316*/
/*  1295*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  1297*/          OPC_EmitConvertToTarget, 1,
/*  1299*/          OPC_EmitInteger, MVT::i32, 14, 
/*  1302*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1305*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2PKHBT), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (or:{ *:[i32] } (shl:{ *:[i32] } rGPR:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm16_31>>:$sh), (and:{ *:[i32] } rGPR:{ *:[i32] }:$src1, 65535:{ *:[i32] })) - Complexity = 18
                    // Dst: (t2PKHBT:{ *:[i32] } rGPR:{ *:[i32] }:$src1, rGPR:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm16_31>>:$sh)
/*  1316*/        0, /*End of Scope*/
/*  1317*/      /*Scope*/ 72, /*->1390*/
/*  1318*/        OPC_CheckOpcode, TARGET_VAL(ISD::SRL),
/*  1321*/        OPC_RecordChild0, // #0 = $src2
/*  1322*/        OPC_RecordChild1, // #1 = $sh
/*  1323*/        OPC_MoveChild1,
/*  1324*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  1327*/        OPC_CheckPredicate, 4, // Predicate_imm16
/*  1329*/        OPC_CheckType, MVT::i32,
/*  1331*/        OPC_MoveParent,
/*  1332*/        OPC_MoveParent,
/*  1333*/        OPC_MoveChild1,
/*  1334*/        OPC_CheckAndImm, 0|128,0|128,124|128,127|128,15/*4294901760*/, 
/*  1340*/        OPC_RecordChild0, // #2 = $src1
/*  1341*/        OPC_MoveParent,
/*  1342*/        OPC_CheckType, MVT::i32,
/*  1344*/        OPC_Scope, 21, /*->1367*/ // 2 children in Scope
/*  1346*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  1348*/          OPC_EmitConvertToTarget, 1,
/*  1350*/          OPC_EmitInteger, MVT::i32, 14, 
/*  1353*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1356*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::PKHTB), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (or:{ *:[i32] } (srl:{ *:[i32] } GPRnopc:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm16>>:$sh), (and:{ *:[i32] } GPRnopc:{ *:[i32] }:$src1, 4294901760:{ *:[i32] })) - Complexity = 18
                    // Dst: (PKHTB:{ *:[i32] } GPRnopc:{ *:[i32] }:$src1, GPRnopc:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm16>>:$sh)
/*  1367*/        /*Scope*/ 21, /*->1389*/
/*  1368*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  1370*/          OPC_EmitConvertToTarget, 1,
/*  1372*/          OPC_EmitInteger, MVT::i32, 14, 
/*  1375*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1378*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2PKHTB), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (or:{ *:[i32] } (srl:{ *:[i32] } rGPR:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm16>>:$sh), (and:{ *:[i32] } rGPR:{ *:[i32] }:$src1, 4294901760:{ *:[i32] })) - Complexity = 18
                    // Dst: (t2PKHTB:{ *:[i32] } rGPR:{ *:[i32] }:$src1, rGPR:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm16>>:$sh)
/*  1389*/        0, /*End of Scope*/
/*  1390*/      /*Scope*/ 72, /*->1463*/
/*  1391*/        OPC_CheckOpcode, TARGET_VAL(ISD::SRA),
/*  1394*/        OPC_RecordChild0, // #0 = $src2
/*  1395*/        OPC_RecordChild1, // #1 = $sh
/*  1396*/        OPC_MoveChild1,
/*  1397*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  1400*/        OPC_CheckPredicate, 3, // Predicate_imm16_31
/*  1402*/        OPC_CheckType, MVT::i32,
/*  1404*/        OPC_MoveParent,
/*  1405*/        OPC_MoveParent,
/*  1406*/        OPC_MoveChild1,
/*  1407*/        OPC_CheckAndImm, 0|128,0|128,124|128,127|128,15/*4294901760*/, 
/*  1413*/        OPC_RecordChild0, // #2 = $src1
/*  1414*/        OPC_MoveParent,
/*  1415*/        OPC_CheckType, MVT::i32,
/*  1417*/        OPC_Scope, 21, /*->1440*/ // 2 children in Scope
/*  1419*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  1421*/          OPC_EmitConvertToTarget, 1,
/*  1423*/          OPC_EmitInteger, MVT::i32, 14, 
/*  1426*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1429*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::PKHTB), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (or:{ *:[i32] } (sra:{ *:[i32] } GPRnopc:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm16_31>>:$sh), (and:{ *:[i32] } GPRnopc:{ *:[i32] }:$src1, 4294901760:{ *:[i32] })) - Complexity = 18
                    // Dst: (PKHTB:{ *:[i32] } GPRnopc:{ *:[i32] }:$src1, GPRnopc:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm16_31>>:$sh)
/*  1440*/        /*Scope*/ 21, /*->1462*/
/*  1441*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  1443*/          OPC_EmitConvertToTarget, 1,
/*  1445*/          OPC_EmitInteger, MVT::i32, 14, 
/*  1448*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1451*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2PKHTB), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (or:{ *:[i32] } (sra:{ *:[i32] } rGPR:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm16_31>>:$sh), (and:{ *:[i32] } rGPR:{ *:[i32] }:$src1, 4294901760:{ *:[i32] })) - Complexity = 18
                    // Dst: (t2PKHTB:{ *:[i32] } rGPR:{ *:[i32] }:$src1, rGPR:{ *:[i32] }:$src2, (imm:{ *:[i32] })<<P:Predicate_imm16_31>>:$sh)
/*  1462*/        0, /*End of Scope*/
/*  1463*/      /*Scope*/ 39, /*->1503*/
/*  1464*/        OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*  1468*/        OPC_RecordChild0, // #0 = $src
/*  1469*/        OPC_MoveParent,
/*  1470*/        OPC_RecordChild1, // #1 = $imm
/*  1471*/        OPC_MoveChild1,
/*  1472*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  1475*/        OPC_CheckPredicate, 5, // Predicate_lo16AllZero
/*  1477*/        OPC_MoveParent,
/*  1478*/        OPC_CheckType, MVT::i32,
/*  1480*/        OPC_CheckPatternPredicate, 3, // (Subtarget->hasV6T2Ops()) && (!Subtarget->isThumb())
/*  1482*/        OPC_EmitConvertToTarget, 1,
/*  1484*/        OPC_EmitNodeXForm, 0, 2, // hi16
/*  1487*/        OPC_EmitInteger, MVT::i32, 14, 
/*  1490*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1493*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MOVTi16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 3, 4, 5, 
                  // Src: (or:{ *:[i32] } (and:{ *:[i32] } GPR:{ *:[i32] }:$src, 65535:{ *:[i32] }), (imm:{ *:[i32] })<<P:Predicate_lo16AllZero>><<X:hi16>>:$imm) - Complexity = 15
                  // Dst: (MOVTi16:{ *:[i32] } GPR:{ *:[i32] }:$src, (hi16:{ *:[i32] } (imm:{ *:[i32] }):$imm))
/*  1503*/      0, /*End of Scope*/
/*  1504*/    /*Scope*/ 31, /*->1536*/
/*  1505*/      OPC_RecordChild0, // #0 = $Rn
/*  1506*/      OPC_RecordChild1, // #1 = $shift
/*  1507*/      OPC_CheckType, MVT::i32,
/*  1509*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/*  1511*/      OPC_CheckComplexPat, /*CP*/1, /*#*/1, // SelectRegShifterOperand:$shift #2 #3 #4
/*  1514*/      OPC_EmitInteger, MVT::i32, 14, 
/*  1517*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1520*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1523*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::ORRrsr), 0,
                    MVT::i32, 7/*#Ops*/, 0, 2, 3, 4, 5, 6, 7, 
                // Src: (or:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift) - Complexity = 15
                // Dst: (ORRrsr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/*  1536*/    /*Scope*/ 40, /*->1577*/
/*  1537*/      OPC_MoveChild0,
/*  1538*/      OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*  1542*/      OPC_RecordChild0, // #0 = $src
/*  1543*/      OPC_MoveParent,
/*  1544*/      OPC_RecordChild1, // #1 = $imm
/*  1545*/      OPC_MoveChild1,
/*  1546*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  1549*/      OPC_CheckPredicate, 5, // Predicate_lo16AllZero
/*  1551*/      OPC_MoveParent,
/*  1552*/      OPC_CheckType, MVT::i32,
/*  1554*/      OPC_CheckPatternPredicate, 5, // (Subtarget->hasV8MBaselineOps()) && (Subtarget->isThumb())
/*  1556*/      OPC_EmitConvertToTarget, 1,
/*  1558*/      OPC_EmitNodeXForm, 0, 2, // hi16
/*  1561*/      OPC_EmitInteger, MVT::i32, 14, 
/*  1564*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1567*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MOVTi16), 0,
                    MVT::i32, 4/*#Ops*/, 0, 3, 4, 5, 
                // Src: (or:{ *:[i32] } (and:{ *:[i32] } rGPR:{ *:[i32] }:$src, 65535:{ *:[i32] }), (imm:{ *:[i32] })<<P:Predicate_lo16AllZero>><<X:hi16>>:$imm) - Complexity = 15
                // Dst: (t2MOVTi16:{ *:[i32] } rGPR:{ *:[i32] }:$src, (hi16:{ *:[i32] } (imm:{ *:[i32] }):$imm))
/*  1577*/    /*Scope*/ 8|128,1/*136*/, /*->1715*/
/*  1579*/      OPC_RecordChild0, // #0 = $Rn
/*  1580*/      OPC_Scope, 50, /*->1632*/ // 3 children in Scope
/*  1582*/        OPC_MoveChild1,
/*  1583*/        OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  1586*/        OPC_RecordChild0, // #1 = $imm
/*  1587*/        OPC_MoveChild0,
/*  1588*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  1591*/        OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/*  1593*/        OPC_MoveParent,
/*  1594*/        OPC_CheckChild1Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/*  1605*/        OPC_MoveParent,
/*  1606*/        OPC_CheckType, MVT::i32,
/*  1608*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/*  1610*/        OPC_EmitConvertToTarget, 1,
/*  1612*/        OPC_EmitInteger, MVT::i32, 14, 
/*  1615*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1618*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1621*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ORNri), 0,
                      MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                  // Src: (or:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (xor:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm, -1:{ *:[i32] })) - Complexity = 15
                  // Dst: (t2ORNri:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/*  1632*/      /*Scope*/ 30, /*->1663*/
/*  1633*/        OPC_RecordChild1, // #1 = $Rn
/*  1634*/        OPC_CheckType, MVT::i32,
/*  1636*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/*  1638*/        OPC_CheckComplexPat, /*CP*/1, /*#*/0, // SelectRegShifterOperand:$shift #2 #3 #4
/*  1641*/        OPC_EmitInteger, MVT::i32, 14, 
/*  1644*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1647*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1650*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::ORRrsr), 0,
                      MVT::i32, 7/*#Ops*/, 1, 2, 3, 4, 5, 6, 7, 
                  // Src: (or:{ *:[i32] } so_reg_reg:{ *:[i32] }:$shift, GPR:{ *:[i32] }:$Rn) - Complexity = 15
                  // Dst: (ORRrsr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/*  1663*/      /*Scope*/ 50, /*->1714*/
/*  1664*/        OPC_MoveChild1,
/*  1665*/        OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  1668*/        OPC_CheckChild0Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/*  1679*/        OPC_RecordChild1, // #1 = $imm
/*  1680*/        OPC_MoveChild1,
/*  1681*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  1684*/        OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/*  1686*/        OPC_MoveParent,
/*  1687*/        OPC_MoveParent,
/*  1688*/        OPC_CheckType, MVT::i32,
/*  1690*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/*  1692*/        OPC_EmitConvertToTarget, 1,
/*  1694*/        OPC_EmitInteger, MVT::i32, 14, 
/*  1697*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1700*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1703*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ORNri), 0,
                      MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                  // Src: (or:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (xor:{ *:[i32] } -1:{ *:[i32] }, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm)) - Complexity = 15
                  // Dst: (t2ORNri:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/*  1714*/      0, /*End of Scope*/
/*  1715*/    /*Scope*/ 102, /*->1818*/
/*  1716*/      OPC_MoveChild0,
/*  1717*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  1720*/      OPC_Scope, 47, /*->1769*/ // 2 children in Scope
/*  1722*/        OPC_RecordChild0, // #0 = $imm
/*  1723*/        OPC_MoveChild0,
/*  1724*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  1727*/        OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/*  1729*/        OPC_MoveParent,
/*  1730*/        OPC_CheckChild1Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/*  1741*/        OPC_MoveParent,
/*  1742*/        OPC_RecordChild1, // #1 = $Rn
/*  1743*/        OPC_CheckType, MVT::i32,
/*  1745*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/*  1747*/        OPC_EmitConvertToTarget, 0,
/*  1749*/        OPC_EmitInteger, MVT::i32, 14, 
/*  1752*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1755*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1758*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ORNri), 0,
                      MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                  // Src: (or:{ *:[i32] } (xor:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm, -1:{ *:[i32] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 15
                  // Dst: (t2ORNri:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/*  1769*/      /*Scope*/ 47, /*->1817*/
/*  1770*/        OPC_CheckChild0Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/*  1781*/        OPC_RecordChild1, // #0 = $imm
/*  1782*/        OPC_MoveChild1,
/*  1783*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  1786*/        OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/*  1788*/        OPC_MoveParent,
/*  1789*/        OPC_MoveParent,
/*  1790*/        OPC_RecordChild1, // #1 = $Rn
/*  1791*/        OPC_CheckType, MVT::i32,
/*  1793*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/*  1795*/        OPC_EmitConvertToTarget, 0,
/*  1797*/        OPC_EmitInteger, MVT::i32, 14, 
/*  1800*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1803*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1806*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ORNri), 0,
                      MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                  // Src: (or:{ *:[i32] } (xor:{ *:[i32] } -1:{ *:[i32] }, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm), rGPR:{ *:[i32] }:$Rn) - Complexity = 15
                  // Dst: (t2ORNri:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/*  1817*/      0, /*End of Scope*/
/*  1818*/    /*Scope*/ 43|128,2/*299*/, /*->2119*/
/*  1820*/      OPC_RecordChild0, // #0 = $Rn
/*  1821*/      OPC_Scope, 124|128,1/*252*/, /*->2076*/ // 2 children in Scope
/*  1824*/        OPC_RecordChild1, // #1 = $imm
/*  1825*/        OPC_Scope, 6|128,1/*134*/, /*->1962*/ // 2 children in Scope
/*  1828*/          OPC_MoveChild1,
/*  1829*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  1832*/          OPC_Scope, 32, /*->1866*/ // 4 children in Scope
/*  1834*/            OPC_CheckPredicate, 7, // Predicate_imm0_7
/*  1836*/            OPC_MoveParent,
/*  1837*/            OPC_CheckType, MVT::i32,
/*  1839*/            OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/*  1841*/            OPC_CheckComplexPat, /*CP*/2, /*#*/0, // SelectAddLikeOr:$Rn #2
/*  1844*/            OPC_EmitRegister, MVT::i32, ARM::CPSR,
/*  1847*/            OPC_EmitConvertToTarget, 1,
/*  1849*/            OPC_EmitInteger, MVT::i32, 14, 
/*  1852*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1855*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::tADDi3), 0,
                          MVT::i32, 5/*#Ops*/, 3, 2, 4, 5, 6, 
                      // Src: (or:{ *:[i32] } AddLikeOrOp:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_imm0_7>>:$imm) - Complexity = 13
                      // Dst: (tADDi3:{ *:[i32] } ?:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_imm0_7>>:$imm)
/*  1866*/          /*Scope*/ 32, /*->1899*/
/*  1867*/            OPC_CheckPredicate, 8, // Predicate_imm8_255
/*  1869*/            OPC_MoveParent,
/*  1870*/            OPC_CheckType, MVT::i32,
/*  1872*/            OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/*  1874*/            OPC_CheckComplexPat, /*CP*/2, /*#*/0, // SelectAddLikeOr:$Rn #2
/*  1877*/            OPC_EmitRegister, MVT::i32, ARM::CPSR,
/*  1880*/            OPC_EmitConvertToTarget, 1,
/*  1882*/            OPC_EmitInteger, MVT::i32, 14, 
/*  1885*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1888*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::tADDi8), 0,
                          MVT::i32, 5/*#Ops*/, 3, 2, 4, 5, 6, 
                      // Src: (or:{ *:[i32] } AddLikeOrOp:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_imm8_255>>:$imm) - Complexity = 13
                      // Dst: (tADDi8:{ *:[i32] } ?:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_imm8_255>>:$imm)
/*  1899*/          /*Scope*/ 32, /*->1932*/
/*  1900*/            OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/*  1902*/            OPC_MoveParent,
/*  1903*/            OPC_CheckType, MVT::i32,
/*  1905*/            OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/*  1907*/            OPC_CheckComplexPat, /*CP*/2, /*#*/0, // SelectAddLikeOr:$Rn #2
/*  1910*/            OPC_EmitConvertToTarget, 1,
/*  1912*/            OPC_EmitInteger, MVT::i32, 14, 
/*  1915*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1918*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1921*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ADDri), 0,
                          MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                      // Src: (or:{ *:[i32] } AddLikeOrOp:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm) - Complexity = 13
                      // Dst: (t2ADDri:{ *:[i32] } ?:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm)
/*  1932*/          /*Scope*/ 28, /*->1961*/
/*  1933*/            OPC_CheckPredicate, 9, // Predicate_imm0_4095
/*  1935*/            OPC_MoveParent,
/*  1936*/            OPC_CheckType, MVT::i32,
/*  1938*/            OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/*  1940*/            OPC_CheckComplexPat, /*CP*/2, /*#*/0, // SelectAddLikeOr:$Rn #2
/*  1943*/            OPC_EmitConvertToTarget, 1,
/*  1945*/            OPC_EmitInteger, MVT::i32, 14, 
/*  1948*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1951*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ADDri12), 0,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (or:{ *:[i32] } AddLikeOrOp:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_imm0_4095>>:$Rm) - Complexity = 13
                      // Dst: (t2ADDri12:{ *:[i32] } ?:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_imm0_4095>>:$Rm)
/*  1961*/          0, /*End of Scope*/
/*  1962*/        /*Scope*/ 112, /*->2075*/
/*  1963*/          OPC_CheckType, MVT::i32,
/*  1965*/          OPC_Scope, 26, /*->1993*/ // 4 children in Scope
/*  1967*/            OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/*  1969*/            OPC_CheckComplexPat, /*CP*/3, /*#*/1, // SelectImmShifterOperand:$shift #2 #3
/*  1972*/            OPC_EmitInteger, MVT::i32, 14, 
/*  1975*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1978*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  1981*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::ORRrsi), 0,
                          MVT::i32, 6/*#Ops*/, 0, 2, 3, 4, 5, 6, 
                      // Src: (or:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift) - Complexity = 12
                      // Dst: (ORRrsi:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/*  1993*/          /*Scope*/ 26, /*->2020*/
/*  1994*/            OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/*  1996*/            OPC_CheckComplexPat, /*CP*/0, /*#*/1, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/*  1999*/            OPC_EmitInteger, MVT::i32, 14, 
/*  2002*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2005*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2008*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ORRrs), 0,
                          MVT::i32, 6/*#Ops*/, 0, 2, 3, 4, 5, 6, 
                      // Src: (or:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm) - Complexity = 12
                      // Dst: (t2ORRrs:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/*  2020*/          /*Scope*/ 26, /*->2047*/
/*  2021*/            OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/*  2023*/            OPC_CheckComplexPat, /*CP*/3, /*#*/0, // SelectImmShifterOperand:$shift #2 #3
/*  2026*/            OPC_EmitInteger, MVT::i32, 14, 
/*  2029*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2032*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2035*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::ORRrsi), 0,
                          MVT::i32, 6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                      // Src: (or:{ *:[i32] } so_reg_imm:{ *:[i32] }:$shift, GPR:{ *:[i32] }:$Rn) - Complexity = 12
                      // Dst: (ORRrsi:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/*  2047*/          /*Scope*/ 26, /*->2074*/
/*  2048*/            OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/*  2050*/            OPC_CheckComplexPat, /*CP*/0, /*#*/0, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/*  2053*/            OPC_EmitInteger, MVT::i32, 14, 
/*  2056*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2059*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2062*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ORRrs), 0,
                          MVT::i32, 6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                      // Src: (or:{ *:[i32] } t2_so_reg:{ *:[i32] }:$ShiftedRm, rGPR:{ *:[i32] }:$Rn) - Complexity = 12
                      // Dst: (t2ORRrs:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/*  2074*/          0, /*End of Scope*/
/*  2075*/        0, /*End of Scope*/
/*  2076*/      /*Scope*/ 41, /*->2118*/
/*  2077*/        OPC_MoveChild1,
/*  2078*/        OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  2081*/        OPC_RecordChild0, // #1 = $Rm
/*  2082*/        OPC_CheckChild1Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/*  2093*/        OPC_MoveParent,
/*  2094*/        OPC_CheckType, MVT::i32,
/*  2096*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/*  2098*/        OPC_EmitInteger, MVT::i32, 14, 
/*  2101*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2104*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2107*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ORNrr), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (or:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (xor:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, -1:{ *:[i32] })) - Complexity = 11
                  // Dst: (t2ORNrr:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/*  2118*/      0, /*End of Scope*/
/*  2119*/    /*Scope*/ 42, /*->2162*/
/*  2120*/      OPC_MoveChild0,
/*  2121*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  2124*/      OPC_RecordChild0, // #0 = $Rm
/*  2125*/      OPC_CheckChild1Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/*  2136*/      OPC_MoveParent,
/*  2137*/      OPC_RecordChild1, // #1 = $Rn
/*  2138*/      OPC_CheckType, MVT::i32,
/*  2140*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/*  2142*/      OPC_EmitInteger, MVT::i32, 14, 
/*  2145*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2148*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2151*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ORNrr), 0,
                    MVT::i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                // Src: (or:{ *:[i32] } (xor:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, -1:{ *:[i32] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 11
                // Dst: (t2ORNrr:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/*  2162*/    /*Scope*/ 125, /*->2288*/
/*  2163*/      OPC_RecordChild0, // #0 = $Rn
/*  2164*/      OPC_Scope, 32, /*->2198*/ // 3 children in Scope
/*  2166*/        OPC_RecordChild1, // #1 = $Rm
/*  2167*/        OPC_MoveChild1,
/*  2168*/        OPC_CheckPredicate, 10, // Predicate_non_imm32
/*  2170*/        OPC_MoveParent,
/*  2171*/        OPC_CheckType, MVT::i32,
/*  2173*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/*  2175*/        OPC_CheckComplexPat, /*CP*/2, /*#*/0, // SelectAddLikeOr:$Rn #2
/*  2178*/        OPC_EmitInteger, MVT::i32, 14, 
/*  2181*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2184*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2187*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ADDrr), 0,
                      MVT::i32, 5/*#Ops*/, 2, 1, 3, 4, 5, 
                  // Src: (or:{ *:[i32] } AddLikeOrOp:{ *:[i32] }:$Rn, GPR:{ *:[i32] }<<P:Predicate_non_imm32>>:$Rm) - Complexity = 10
                  // Dst: (t2ADDrr:{ *:[i32] } ?:{ *:[i32] }:$Rn, ?:{ *:[i32] }:$Rm)
/*  2198*/      /*Scope*/ 32, /*->2231*/
/*  2199*/        OPC_MoveChild0,
/*  2200*/        OPC_CheckPredicate, 10, // Predicate_non_imm32
/*  2202*/        OPC_MoveParent,
/*  2203*/        OPC_RecordChild1, // #1 = $Rn
/*  2204*/        OPC_CheckType, MVT::i32,
/*  2206*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/*  2208*/        OPC_CheckComplexPat, /*CP*/2, /*#*/1, // SelectAddLikeOr:$Rn #2
/*  2211*/        OPC_EmitInteger, MVT::i32, 14, 
/*  2214*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2217*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2220*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ADDrr), 0,
                      MVT::i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                  // Src: (or:{ *:[i32] } GPR:{ *:[i32] }<<P:Predicate_non_imm32>>:$Rm, AddLikeOrOp:{ *:[i32] }:$Rn) - Complexity = 10
                  // Dst: (t2ADDrr:{ *:[i32] } ?:{ *:[i32] }:$Rn, ?:{ *:[i32] }:$Rm)
/*  2231*/      /*Scope*/ 55, /*->2287*/
/*  2232*/        OPC_RecordChild1, // #1 = $Rm
/*  2233*/        OPC_CheckType, MVT::i32,
/*  2235*/        OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/*  2237*/        OPC_Scope, 23, /*->2262*/ // 2 children in Scope
/*  2239*/          OPC_CheckComplexPat, /*CP*/2, /*#*/0, // SelectAddLikeOr:$Rn #2
/*  2242*/          OPC_EmitRegister, MVT::i32, ARM::CPSR,
/*  2245*/          OPC_EmitInteger, MVT::i32, 14, 
/*  2248*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2251*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tADDrr), 0,
                        MVT::i32, 5/*#Ops*/, 3, 2, 1, 4, 5, 
                    // Src: (or:{ *:[i32] } AddLikeOrOp:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm) - Complexity = 9
                    // Dst: (tADDrr:{ *:[i32] } ?:{ *:[i32] }:$Rn, ?:{ *:[i32] }:$Rm)
/*  2262*/        /*Scope*/ 23, /*->2286*/
/*  2263*/          OPC_CheckComplexPat, /*CP*/2, /*#*/1, // SelectAddLikeOr:$Rn #2
/*  2266*/          OPC_EmitRegister, MVT::i32, ARM::CPSR,
/*  2269*/          OPC_EmitInteger, MVT::i32, 14, 
/*  2272*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2275*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tADDrr), 0,
                        MVT::i32, 5/*#Ops*/, 3, 2, 0, 4, 5, 
                    // Src: (or:{ *:[i32] } tGPR:{ *:[i32] }:$Rm, AddLikeOrOp:{ *:[i32] }:$Rn) - Complexity = 9
                    // Dst: (tADDrr:{ *:[i32] } ?:{ *:[i32] }:$Rn, ?:{ *:[i32] }:$Rm)
/*  2286*/        0, /*End of Scope*/
/*  2287*/      0, /*End of Scope*/
/*  2288*/    /*Scope*/ 59, /*->2348*/
/*  2289*/      OPC_CheckOrImm, 0|128,0|128,124|128,127|128,15/*4294901760*/, 
/*  2295*/      OPC_RecordChild0, // #0 = $src
/*  2296*/      OPC_CheckType, MVT::i32,
/*  2298*/      OPC_Scope, 23, /*->2323*/ // 2 children in Scope
/*  2300*/        OPC_CheckPatternPredicate, 3, // (Subtarget->hasV6T2Ops()) && (!Subtarget->isThumb())
/*  2302*/        OPC_EmitInteger, MVT::i32, 127|128,127|128,3/*65535*/, 
/*  2307*/        OPC_EmitInteger, MVT::i32, 14, 
/*  2310*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2313*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MOVTi16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (or:{ *:[i32] } GPR:{ *:[i32] }:$src, 4294901760:{ *:[i32] }) - Complexity = 8
                  // Dst: (MOVTi16:{ *:[i32] } GPR:{ *:[i32] }:$src, 65535:{ *:[i32] })
/*  2323*/      /*Scope*/ 23, /*->2347*/
/*  2324*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/*  2326*/        OPC_EmitInteger, MVT::i32, 127|128,127|128,3/*65535*/, 
/*  2331*/        OPC_EmitInteger, MVT::i32, 14, 
/*  2334*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2337*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MOVTi16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (or:{ *:[i32] } rGPR:{ *:[i32] }:$src, 4294901760:{ *:[i32] }) - Complexity = 8
                  // Dst: (t2MOVTi16:{ *:[i32] } rGPR:{ *:[i32] }:$src, 65535:{ *:[i32] })
/*  2347*/      0, /*End of Scope*/
/*  2348*/    /*Scope*/ 50|128,1/*178*/, /*->2528*/
/*  2350*/      OPC_RecordChild0, // #0 = $Rn
/*  2351*/      OPC_RecordChild1, // #1 = $imm
/*  2352*/      OPC_Scope, 99, /*->2453*/ // 2 children in Scope
/*  2354*/        OPC_MoveChild1,
/*  2355*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  2358*/        OPC_Scope, 29, /*->2389*/ // 3 children in Scope
/*  2360*/          OPC_CheckPredicate, 11, // Predicate_mod_imm
/*  2362*/          OPC_MoveParent,
/*  2363*/          OPC_CheckType, MVT::i32,
/*  2365*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/*  2367*/          OPC_EmitConvertToTarget, 1,
/*  2369*/          OPC_EmitInteger, MVT::i32, 14, 
/*  2372*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2375*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2378*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::ORRri), 0,
                        MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                    // Src: (or:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm) - Complexity = 7
                    // Dst: (ORRri:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/*  2389*/        /*Scope*/ 29, /*->2419*/
/*  2390*/          OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/*  2392*/          OPC_MoveParent,
/*  2393*/          OPC_CheckType, MVT::i32,
/*  2395*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/*  2397*/          OPC_EmitConvertToTarget, 1,
/*  2399*/          OPC_EmitInteger, MVT::i32, 14, 
/*  2402*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2405*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2408*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ORRri), 0,
                        MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                    // Src: (or:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm) - Complexity = 7
                    // Dst: (t2ORRri:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/*  2419*/        /*Scope*/ 32, /*->2452*/
/*  2420*/          OPC_CheckPredicate, 12, // Predicate_t2_so_imm_not
/*  2422*/          OPC_MoveParent,
/*  2423*/          OPC_CheckType, MVT::i32,
/*  2425*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/*  2427*/          OPC_EmitConvertToTarget, 1,
/*  2429*/          OPC_EmitNodeXForm, 1, 2, // t2_so_imm_not_XFORM
/*  2432*/          OPC_EmitInteger, MVT::i32, 14, 
/*  2435*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2438*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2441*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ORNri), 0,
                        MVT::i32, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                    // Src: (or:{ *:[i32] } rGPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm_not>><<X:t2_so_imm_not_XFORM>>:$imm) - Complexity = 7
                    // Dst: (t2ORNri:{ *:[i32] } rGPR:{ *:[i32] }:$src, (t2_so_imm_not_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_t2_so_imm_not>>:$imm))
/*  2452*/        0, /*End of Scope*/
/*  2453*/      /*Scope*/ 73, /*->2527*/
/*  2454*/        OPC_CheckType, MVT::i32,
/*  2456*/        OPC_Scope, 22, /*->2480*/ // 3 children in Scope
/*  2458*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/*  2460*/          OPC_EmitInteger, MVT::i32, 14, 
/*  2463*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2466*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2469*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::ORRrr), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (or:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm) - Complexity = 3
                    // Dst: (ORRrr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/*  2480*/        /*Scope*/ 22, /*->2503*/
/*  2481*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/*  2483*/          OPC_EmitRegister, MVT::i32, ARM::CPSR,
/*  2486*/          OPC_EmitInteger, MVT::i32, 14, 
/*  2489*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2492*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tORR), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (or:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm) - Complexity = 3
                    // Dst: (tORR:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm)
/*  2503*/        /*Scope*/ 22, /*->2526*/
/*  2504*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/*  2506*/          OPC_EmitInteger, MVT::i32, 14, 
/*  2509*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2512*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2515*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ORRrr), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (or:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                    // Dst: (t2ORRrr:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/*  2526*/        0, /*End of Scope*/
/*  2527*/      0, /*End of Scope*/
/*  2528*/    /*Scope*/ 126|128,22/*2942*/, /*->5472*/
/*  2530*/      OPC_MoveChild0,
/*  2531*/      OPC_CheckOpcode, TARGET_VAL(ISD::AND),
/*  2534*/      OPC_Scope, 13|128,5/*653*/, /*->3190*/ // 8 children in Scope
/*  2537*/        OPC_RecordChild0, // #0 = $Vn
/*  2538*/        OPC_Scope, 94|128,3/*478*/, /*->3019*/ // 2 children in Scope
/*  2541*/          OPC_RecordChild1, // #1 = $Vd
/*  2542*/          OPC_MoveParent,
/*  2543*/          OPC_MoveChild1,
/*  2544*/          OPC_CheckOpcode, TARGET_VAL(ISD::AND),
/*  2547*/          OPC_Scope, 44|128,1/*172*/, /*->2722*/ // 4 children in Scope
/*  2550*/            OPC_RecordChild0, // #2 = $Vm
/*  2551*/            OPC_MoveChild1,
/*  2552*/            OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  2555*/            OPC_Scope, 119, /*->2676*/ // 2 children in Scope
/*  2557*/              OPC_CheckChild0Same, 1,
/*  2559*/              OPC_MoveChild1,
/*  2560*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  2563*/              OPC_MoveChild0,
/*  2564*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  2567*/              OPC_MoveChild0,
/*  2568*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  2571*/              OPC_MoveParent,
/*  2572*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  2574*/              OPC_SwitchType /*2 cases */, 48, MVT::v8i8,// ->2625
/*  2577*/                OPC_MoveParent,
/*  2578*/                OPC_MoveParent,
/*  2579*/                OPC_MoveParent,
/*  2580*/                OPC_MoveParent,
/*  2581*/                OPC_SwitchType /*2 cases */, 19, MVT::v2i32,// ->2603
/*  2584*/                  OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  2586*/                  OPC_EmitInteger, MVT::i32, 14, 
/*  2589*/                  OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2592*/                  OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                                MVT::v2i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                            // Src: (or:{ *:[v2i32] } (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vd), (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (xor:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)))) - Complexity = 22
                            // Dst: (VBSLd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*  2603*/                /*SwitchType*/ 19, MVT::v1i64,// ->2624
/*  2605*/                  OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  2607*/                  OPC_EmitInteger, MVT::i32, 14, 
/*  2610*/                  OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2613*/                  OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                                MVT::v1i64, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                            // Src: (or:{ *:[v1i64] } (and:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vd), (and:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (xor:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, (bitconvert:{ *:[v1i64] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)))) - Complexity = 22
                            // Dst: (VBSLd:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm)
/*  2624*/                0, // EndSwitchType
/*  2625*/              /*SwitchType*/ 48, MVT::v16i8,// ->2675
/*  2627*/                OPC_MoveParent,
/*  2628*/                OPC_MoveParent,
/*  2629*/                OPC_MoveParent,
/*  2630*/                OPC_MoveParent,
/*  2631*/                OPC_SwitchType /*2 cases */, 19, MVT::v4i32,// ->2653
/*  2634*/                  OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  2636*/                  OPC_EmitInteger, MVT::i32, 14, 
/*  2639*/                  OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2642*/                  OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                                MVT::v4i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                            // Src: (or:{ *:[v4i32] } (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vd), (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (xor:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)))) - Complexity = 22
                            // Dst: (VBSLq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*  2653*/                /*SwitchType*/ 19, MVT::v2i64,// ->2674
/*  2655*/                  OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  2657*/                  OPC_EmitInteger, MVT::i32, 14, 
/*  2660*/                  OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2663*/                  OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                                MVT::v2i64, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                            // Src: (or:{ *:[v2i64] } (and:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vd), (and:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (xor:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)))) - Complexity = 22
                            // Dst: (VBSLq:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/*  2674*/                0, // EndSwitchType
/*  2675*/              0, // EndSwitchType
/*  2676*/            /*Scope*/ 44, /*->2721*/
/*  2677*/              OPC_MoveChild0,
/*  2678*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  2681*/              OPC_MoveChild0,
/*  2682*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  2685*/              OPC_MoveChild0,
/*  2686*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  2689*/              OPC_MoveParent,
/*  2690*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  2692*/              OPC_CheckType, MVT::v8i8,
/*  2694*/              OPC_MoveParent,
/*  2695*/              OPC_MoveParent,
/*  2696*/              OPC_CheckChild1Same, 1,
/*  2698*/              OPC_MoveParent,
/*  2699*/              OPC_MoveParent,
/*  2700*/              OPC_CheckType, MVT::v2i32,
/*  2702*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  2704*/              OPC_EmitInteger, MVT::i32, 14, 
/*  2707*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2710*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                            MVT::v2i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                        // Src: (or:{ *:[v2i32] } (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vd), (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (xor:{ *:[v2i32] } (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), DPR:{ *:[v2i32] }:$Vd))) - Complexity = 22
                        // Dst: (VBSLd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*  2721*/            0, /*End of Scope*/
/*  2722*/          /*Scope*/ 98, /*->2821*/
/*  2723*/            OPC_MoveChild0,
/*  2724*/            OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  2727*/            OPC_Scope, 45, /*->2774*/ // 2 children in Scope
/*  2729*/              OPC_CheckChild0Same, 1,
/*  2731*/              OPC_MoveChild1,
/*  2732*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  2735*/              OPC_MoveChild0,
/*  2736*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  2739*/              OPC_MoveChild0,
/*  2740*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  2743*/              OPC_MoveParent,
/*  2744*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  2746*/              OPC_CheckType, MVT::v8i8,
/*  2748*/              OPC_MoveParent,
/*  2749*/              OPC_MoveParent,
/*  2750*/              OPC_MoveParent,
/*  2751*/              OPC_RecordChild1, // #2 = $Vm
/*  2752*/              OPC_MoveParent,
/*  2753*/              OPC_CheckType, MVT::v2i32,
/*  2755*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  2757*/              OPC_EmitInteger, MVT::i32, 14, 
/*  2760*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2763*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                            MVT::v2i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                        // Src: (or:{ *:[v2i32] } (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vd), (and:{ *:[v2i32] } (xor:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), DPR:{ *:[v2i32] }:$Vm)) - Complexity = 22
                        // Dst: (VBSLd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*  2774*/            /*Scope*/ 45, /*->2820*/
/*  2775*/              OPC_MoveChild0,
/*  2776*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  2779*/              OPC_MoveChild0,
/*  2780*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  2783*/              OPC_MoveChild0,
/*  2784*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  2787*/              OPC_MoveParent,
/*  2788*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  2790*/              OPC_CheckType, MVT::v8i8,
/*  2792*/              OPC_MoveParent,
/*  2793*/              OPC_MoveParent,
/*  2794*/              OPC_CheckChild1Same, 1,
/*  2796*/              OPC_MoveParent,
/*  2797*/              OPC_RecordChild1, // #2 = $Vm
/*  2798*/              OPC_MoveParent,
/*  2799*/              OPC_CheckType, MVT::v2i32,
/*  2801*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  2803*/              OPC_EmitInteger, MVT::i32, 14, 
/*  2806*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2809*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                            MVT::v2i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                        // Src: (or:{ *:[v2i32] } (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vd), (and:{ *:[v2i32] } (xor:{ *:[v2i32] } (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), DPR:{ *:[v2i32] }:$Vd), DPR:{ *:[v2i32] }:$Vm)) - Complexity = 22
                        // Dst: (VBSLd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*  2820*/            0, /*End of Scope*/
/*  2821*/          /*Scope*/ 97, /*->2919*/
/*  2822*/            OPC_RecordChild0, // #2 = $Vm
/*  2823*/            OPC_MoveChild1,
/*  2824*/            OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  2827*/            OPC_Scope, 44, /*->2873*/ // 2 children in Scope
/*  2829*/              OPC_CheckChild0Same, 0,
/*  2831*/              OPC_MoveChild1,
/*  2832*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  2835*/              OPC_MoveChild0,
/*  2836*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  2839*/              OPC_MoveChild0,
/*  2840*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  2843*/              OPC_MoveParent,
/*  2844*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  2846*/              OPC_CheckType, MVT::v8i8,
/*  2848*/              OPC_MoveParent,
/*  2849*/              OPC_MoveParent,
/*  2850*/              OPC_MoveParent,
/*  2851*/              OPC_MoveParent,
/*  2852*/              OPC_CheckType, MVT::v2i32,
/*  2854*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  2856*/              OPC_EmitInteger, MVT::i32, 14, 
/*  2859*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2862*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                            MVT::v2i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                        // Src: (or:{ *:[v2i32] } (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v2i32] }:$Vn), (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (xor:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)))) - Complexity = 22
                        // Dst: (VBSLd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*  2873*/            /*Scope*/ 44, /*->2918*/
/*  2874*/              OPC_MoveChild0,
/*  2875*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  2878*/              OPC_MoveChild0,
/*  2879*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  2882*/              OPC_MoveChild0,
/*  2883*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  2886*/              OPC_MoveParent,
/*  2887*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  2889*/              OPC_CheckType, MVT::v8i8,
/*  2891*/              OPC_MoveParent,
/*  2892*/              OPC_MoveParent,
/*  2893*/              OPC_CheckChild1Same, 0,
/*  2895*/              OPC_MoveParent,
/*  2896*/              OPC_MoveParent,
/*  2897*/              OPC_CheckType, MVT::v2i32,
/*  2899*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  2901*/              OPC_EmitInteger, MVT::i32, 14, 
/*  2904*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2907*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                            MVT::v2i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                        // Src: (or:{ *:[v2i32] } (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v2i32] }:$Vn), (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (xor:{ *:[v2i32] } (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), DPR:{ *:[v2i32] }:$Vd))) - Complexity = 22
                        // Dst: (VBSLd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*  2918*/            0, /*End of Scope*/
/*  2919*/          /*Scope*/ 98, /*->3018*/
/*  2920*/            OPC_MoveChild0,
/*  2921*/            OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  2924*/            OPC_Scope, 45, /*->2971*/ // 2 children in Scope
/*  2926*/              OPC_CheckChild0Same, 0,
/*  2928*/              OPC_MoveChild1,
/*  2929*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  2932*/              OPC_MoveChild0,
/*  2933*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  2936*/              OPC_MoveChild0,
/*  2937*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  2940*/              OPC_MoveParent,
/*  2941*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  2943*/              OPC_CheckType, MVT::v8i8,
/*  2945*/              OPC_MoveParent,
/*  2946*/              OPC_MoveParent,
/*  2947*/              OPC_MoveParent,
/*  2948*/              OPC_RecordChild1, // #2 = $Vm
/*  2949*/              OPC_MoveParent,
/*  2950*/              OPC_CheckType, MVT::v2i32,
/*  2952*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  2954*/              OPC_EmitInteger, MVT::i32, 14, 
/*  2957*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  2960*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                            MVT::v2i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                        // Src: (or:{ *:[v2i32] } (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v2i32] }:$Vn), (and:{ *:[v2i32] } (xor:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), DPR:{ *:[v2i32] }:$Vm)) - Complexity = 22
                        // Dst: (VBSLd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*  2971*/            /*Scope*/ 45, /*->3017*/
/*  2972*/              OPC_MoveChild0,
/*  2973*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  2976*/              OPC_MoveChild0,
/*  2977*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  2980*/              OPC_MoveChild0,
/*  2981*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  2984*/              OPC_MoveParent,
/*  2985*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  2987*/              OPC_CheckType, MVT::v8i8,
/*  2989*/              OPC_MoveParent,
/*  2990*/              OPC_MoveParent,
/*  2991*/              OPC_CheckChild1Same, 0,
/*  2993*/              OPC_MoveParent,
/*  2994*/              OPC_RecordChild1, // #2 = $Vm
/*  2995*/              OPC_MoveParent,
/*  2996*/              OPC_CheckType, MVT::v2i32,
/*  2998*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  3000*/              OPC_EmitInteger, MVT::i32, 14, 
/*  3003*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  3006*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                            MVT::v2i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                        // Src: (or:{ *:[v2i32] } (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v2i32] }:$Vn), (and:{ *:[v2i32] } (xor:{ *:[v2i32] } (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), DPR:{ *:[v2i32] }:$Vd), DPR:{ *:[v2i32] }:$Vm)) - Complexity = 22
                        // Dst: (VBSLd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*  3017*/            0, /*End of Scope*/
/*  3018*/          0, /*End of Scope*/
/*  3019*/        /*Scope*/ 40|128,1/*168*/, /*->3189*/
/*  3021*/          OPC_MoveChild1,
/*  3022*/          OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  3025*/          OPC_Scope, 80, /*->3107*/ // 2 children in Scope
/*  3027*/            OPC_RecordChild0, // #1 = $Vd
/*  3028*/            OPC_MoveChild1,
/*  3029*/            OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  3032*/            OPC_MoveChild0,
/*  3033*/            OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  3036*/            OPC_MoveChild0,
/*  3037*/            OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  3040*/            OPC_MoveParent,
/*  3041*/            OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  3043*/            OPC_CheckType, MVT::v8i8,
/*  3045*/            OPC_MoveParent,
/*  3046*/            OPC_MoveParent,
/*  3047*/            OPC_MoveParent,
/*  3048*/            OPC_MoveParent,
/*  3049*/            OPC_MoveChild1,
/*  3050*/            OPC_CheckOpcode, TARGET_VAL(ISD::AND),
/*  3053*/            OPC_Scope, 25, /*->3080*/ // 2 children in Scope
/*  3055*/              OPC_RecordChild0, // #2 = $Vn
/*  3056*/              OPC_CheckChild1Same, 1,
/*  3058*/              OPC_MoveParent,
/*  3059*/              OPC_CheckType, MVT::v2i32,
/*  3061*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  3063*/              OPC_EmitInteger, MVT::i32, 14, 
/*  3066*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  3069*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                            MVT::v2i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                        // Src: (or:{ *:[v2i32] } (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (xor:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>))), (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vd)) - Complexity = 22
                        // Dst: (VBSLd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*  3080*/            /*Scope*/ 25, /*->3106*/
/*  3081*/              OPC_CheckChild0Same, 1,
/*  3083*/              OPC_RecordChild1, // #2 = $Vn
/*  3084*/              OPC_MoveParent,
/*  3085*/              OPC_CheckType, MVT::v2i32,
/*  3087*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  3089*/              OPC_EmitInteger, MVT::i32, 14, 
/*  3092*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  3095*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                            MVT::v2i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                        // Src: (or:{ *:[v2i32] } (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (xor:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>))), (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v2i32] }:$Vn)) - Complexity = 22
                        // Dst: (VBSLd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*  3106*/            0, /*End of Scope*/
/*  3107*/          /*Scope*/ 80, /*->3188*/
/*  3108*/            OPC_MoveChild0,
/*  3109*/            OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  3112*/            OPC_MoveChild0,
/*  3113*/            OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  3116*/            OPC_MoveChild0,
/*  3117*/            OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  3120*/            OPC_MoveParent,
/*  3121*/            OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  3123*/            OPC_CheckType, MVT::v8i8,
/*  3125*/            OPC_MoveParent,
/*  3126*/            OPC_MoveParent,
/*  3127*/            OPC_RecordChild1, // #1 = $Vd
/*  3128*/            OPC_MoveParent,
/*  3129*/            OPC_MoveParent,
/*  3130*/            OPC_MoveChild1,
/*  3131*/            OPC_CheckOpcode, TARGET_VAL(ISD::AND),
/*  3134*/            OPC_Scope, 25, /*->3161*/ // 2 children in Scope
/*  3136*/              OPC_RecordChild0, // #2 = $Vn
/*  3137*/              OPC_CheckChild1Same, 1,
/*  3139*/              OPC_MoveParent,
/*  3140*/              OPC_CheckType, MVT::v2i32,
/*  3142*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  3144*/              OPC_EmitInteger, MVT::i32, 14, 
/*  3147*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  3150*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                            MVT::v2i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                        // Src: (or:{ *:[v2i32] } (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (xor:{ *:[v2i32] } (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), DPR:{ *:[v2i32] }:$Vd)), (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vd)) - Complexity = 22
                        // Dst: (VBSLd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*  3161*/            /*Scope*/ 25, /*->3187*/
/*  3162*/              OPC_CheckChild0Same, 1,
/*  3164*/              OPC_RecordChild1, // #2 = $Vn
/*  3165*/              OPC_MoveParent,
/*  3166*/              OPC_CheckType, MVT::v2i32,
/*  3168*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  3170*/              OPC_EmitInteger, MVT::i32, 14, 
/*  3173*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  3176*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                            MVT::v2i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                        // Src: (or:{ *:[v2i32] } (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (xor:{ *:[v2i32] } (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), DPR:{ *:[v2i32] }:$Vd)), (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v2i32] }:$Vn)) - Complexity = 22
                        // Dst: (VBSLd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*  3187*/            0, /*End of Scope*/
/*  3188*/          0, /*End of Scope*/
/*  3189*/        0, /*End of Scope*/
/*  3190*/      /*Scope*/ 42|128,1/*170*/, /*->3362*/
/*  3192*/        OPC_MoveChild0,
/*  3193*/        OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  3196*/        OPC_Scope, 81, /*->3279*/ // 2 children in Scope
/*  3198*/          OPC_RecordChild0, // #0 = $Vd
/*  3199*/          OPC_MoveChild1,
/*  3200*/          OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  3203*/          OPC_MoveChild0,
/*  3204*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  3207*/          OPC_MoveChild0,
/*  3208*/          OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  3211*/          OPC_MoveParent,
/*  3212*/          OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  3214*/          OPC_CheckType, MVT::v8i8,
/*  3216*/          OPC_MoveParent,
/*  3217*/          OPC_MoveParent,
/*  3218*/          OPC_MoveParent,
/*  3219*/          OPC_RecordChild1, // #1 = $Vm
/*  3220*/          OPC_MoveParent,
/*  3221*/          OPC_MoveChild1,
/*  3222*/          OPC_CheckOpcode, TARGET_VAL(ISD::AND),
/*  3225*/          OPC_Scope, 25, /*->3252*/ // 2 children in Scope
/*  3227*/            OPC_RecordChild0, // #2 = $Vn
/*  3228*/            OPC_CheckChild1Same, 0,
/*  3230*/            OPC_MoveParent,
/*  3231*/            OPC_CheckType, MVT::v2i32,
/*  3233*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  3235*/            OPC_EmitInteger, MVT::i32, 14, 
/*  3238*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  3241*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                          MVT::v2i32, 5/*#Ops*/, 0, 2, 1, 3, 4, 
                      // Src: (or:{ *:[v2i32] } (and:{ *:[v2i32] } (xor:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), DPR:{ *:[v2i32] }:$Vm), (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vd)) - Complexity = 22
                      // Dst: (VBSLd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*  3252*/          /*Scope*/ 25, /*->3278*/
/*  3253*/            OPC_CheckChild0Same, 0,
/*  3255*/            OPC_RecordChild1, // #2 = $Vn
/*  3256*/            OPC_MoveParent,
/*  3257*/            OPC_CheckType, MVT::v2i32,
/*  3259*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  3261*/            OPC_EmitInteger, MVT::i32, 14, 
/*  3264*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  3267*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                          MVT::v2i32, 5/*#Ops*/, 0, 2, 1, 3, 4, 
                      // Src: (or:{ *:[v2i32] } (and:{ *:[v2i32] } (xor:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), DPR:{ *:[v2i32] }:$Vm), (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v2i32] }:$Vn)) - Complexity = 22
                      // Dst: (VBSLd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*  3278*/          0, /*End of Scope*/
/*  3279*/        /*Scope*/ 81, /*->3361*/
/*  3280*/          OPC_MoveChild0,
/*  3281*/          OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  3284*/          OPC_MoveChild0,
/*  3285*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  3288*/          OPC_MoveChild0,
/*  3289*/          OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  3292*/          OPC_MoveParent,
/*  3293*/          OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  3295*/          OPC_CheckType, MVT::v8i8,
/*  3297*/          OPC_MoveParent,
/*  3298*/          OPC_MoveParent,
/*  3299*/          OPC_RecordChild1, // #0 = $Vd
/*  3300*/          OPC_MoveParent,
/*  3301*/          OPC_RecordChild1, // #1 = $Vm
/*  3302*/          OPC_MoveParent,
/*  3303*/          OPC_MoveChild1,
/*  3304*/          OPC_CheckOpcode, TARGET_VAL(ISD::AND),
/*  3307*/          OPC_Scope, 25, /*->3334*/ // 2 children in Scope
/*  3309*/            OPC_RecordChild0, // #2 = $Vn
/*  3310*/            OPC_CheckChild1Same, 0,
/*  3312*/            OPC_MoveParent,
/*  3313*/            OPC_CheckType, MVT::v2i32,
/*  3315*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  3317*/            OPC_EmitInteger, MVT::i32, 14, 
/*  3320*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  3323*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                          MVT::v2i32, 5/*#Ops*/, 0, 2, 1, 3, 4, 
                      // Src: (or:{ *:[v2i32] } (and:{ *:[v2i32] } (xor:{ *:[v2i32] } (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), DPR:{ *:[v2i32] }:$Vd), DPR:{ *:[v2i32] }:$Vm), (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vd)) - Complexity = 22
                      // Dst: (VBSLd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*  3334*/          /*Scope*/ 25, /*->3360*/
/*  3335*/            OPC_CheckChild0Same, 0,
/*  3337*/            OPC_RecordChild1, // #2 = $Vn
/*  3338*/            OPC_MoveParent,
/*  3339*/            OPC_CheckType, MVT::v2i32,
/*  3341*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  3343*/            OPC_EmitInteger, MVT::i32, 14, 
/*  3346*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  3349*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                          MVT::v2i32, 5/*#Ops*/, 0, 2, 1, 3, 4, 
                      // Src: (or:{ *:[v2i32] } (and:{ *:[v2i32] } (xor:{ *:[v2i32] } (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), DPR:{ *:[v2i32] }:$Vd), DPR:{ *:[v2i32] }:$Vm), (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v2i32] }:$Vn)) - Complexity = 22
                      // Dst: (VBSLd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*  3360*/          0, /*End of Scope*/
/*  3361*/        0, /*End of Scope*/
/*  3362*/      /*Scope*/ 17|128,4/*529*/, /*->3893*/
/*  3364*/        OPC_RecordChild0, // #0 = $Vn
/*  3365*/        OPC_Scope, 98|128,2/*354*/, /*->3722*/ // 2 children in Scope
/*  3368*/          OPC_RecordChild1, // #1 = $Vd
/*  3369*/          OPC_MoveParent,
/*  3370*/          OPC_MoveChild1,
/*  3371*/          OPC_CheckOpcode, TARGET_VAL(ISD::AND),
/*  3374*/          OPC_Scope, 49, /*->3425*/ // 4 children in Scope
/*  3376*/            OPC_RecordChild0, // #2 = $Vm
/*  3377*/            OPC_MoveChild1,
/*  3378*/            OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  3381*/            OPC_MoveChild0,
/*  3382*/            OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  3385*/            OPC_MoveChild0,
/*  3386*/            OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  3389*/            OPC_MoveChild0,
/*  3390*/            OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  3393*/            OPC_MoveParent,
/*  3394*/            OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  3396*/            OPC_CheckType, MVT::v8i8,
/*  3398*/            OPC_MoveParent,
/*  3399*/            OPC_MoveParent,
/*  3400*/            OPC_CheckChild1Same, 1,
/*  3402*/            OPC_MoveParent,
/*  3403*/            OPC_MoveParent,
/*  3404*/            OPC_CheckType, MVT::v1i64,
/*  3406*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  3408*/            OPC_EmitInteger, MVT::i32, 14, 
/*  3411*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  3414*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                          MVT::v1i64, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                      // Src: (or:{ *:[v1i64] } (and:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vd), (and:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (xor:{ *:[v1i64] } (bitconvert:{ *:[v1i64] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), DPR:{ *:[v1i64] }:$Vd))) - Complexity = 22
                      // Dst: (VBSLd:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm)
/*  3425*/          /*Scope*/ 98, /*->3524*/
/*  3426*/            OPC_MoveChild0,
/*  3427*/            OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  3430*/            OPC_Scope, 45, /*->3477*/ // 2 children in Scope
/*  3432*/              OPC_CheckChild0Same, 1,
/*  3434*/              OPC_MoveChild1,
/*  3435*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  3438*/              OPC_MoveChild0,
/*  3439*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  3442*/              OPC_MoveChild0,
/*  3443*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  3446*/              OPC_MoveParent,
/*  3447*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  3449*/              OPC_CheckType, MVT::v8i8,
/*  3451*/              OPC_MoveParent,
/*  3452*/              OPC_MoveParent,
/*  3453*/              OPC_MoveParent,
/*  3454*/              OPC_RecordChild1, // #2 = $Vm
/*  3455*/              OPC_MoveParent,
/*  3456*/              OPC_CheckType, MVT::v1i64,
/*  3458*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  3460*/              OPC_EmitInteger, MVT::i32, 14, 
/*  3463*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  3466*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                            MVT::v1i64, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                        // Src: (or:{ *:[v1i64] } (and:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vd), (and:{ *:[v1i64] } (xor:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, (bitconvert:{ *:[v1i64] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), DPR:{ *:[v1i64] }:$Vm)) - Complexity = 22
                        // Dst: (VBSLd:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm)
/*  3477*/            /*Scope*/ 45, /*->3523*/
/*  3478*/              OPC_MoveChild0,
/*  3479*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  3482*/              OPC_MoveChild0,
/*  3483*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  3486*/              OPC_MoveChild0,
/*  3487*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  3490*/              OPC_MoveParent,
/*  3491*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  3493*/              OPC_CheckType, MVT::v8i8,
/*  3495*/              OPC_MoveParent,
/*  3496*/              OPC_MoveParent,
/*  3497*/              OPC_CheckChild1Same, 1,
/*  3499*/              OPC_MoveParent,
/*  3500*/              OPC_RecordChild1, // #2 = $Vm
/*  3501*/              OPC_MoveParent,
/*  3502*/              OPC_CheckType, MVT::v1i64,
/*  3504*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  3506*/              OPC_EmitInteger, MVT::i32, 14, 
/*  3509*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  3512*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                            MVT::v1i64, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                        // Src: (or:{ *:[v1i64] } (and:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vd), (and:{ *:[v1i64] } (xor:{ *:[v1i64] } (bitconvert:{ *:[v1i64] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), DPR:{ *:[v1i64] }:$Vd), DPR:{ *:[v1i64] }:$Vm)) - Complexity = 22
                        // Dst: (VBSLd:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm)
/*  3523*/            0, /*End of Scope*/
/*  3524*/          /*Scope*/ 97, /*->3622*/
/*  3525*/            OPC_RecordChild0, // #2 = $Vm
/*  3526*/            OPC_MoveChild1,
/*  3527*/            OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  3530*/            OPC_Scope, 44, /*->3576*/ // 2 children in Scope
/*  3532*/              OPC_CheckChild0Same, 0,
/*  3534*/              OPC_MoveChild1,
/*  3535*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  3538*/              OPC_MoveChild0,
/*  3539*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  3542*/              OPC_MoveChild0,
/*  3543*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  3546*/              OPC_MoveParent,
/*  3547*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  3549*/              OPC_CheckType, MVT::v8i8,
/*  3551*/              OPC_MoveParent,
/*  3552*/              OPC_MoveParent,
/*  3553*/              OPC_MoveParent,
/*  3554*/              OPC_MoveParent,
/*  3555*/              OPC_CheckType, MVT::v1i64,
/*  3557*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  3559*/              OPC_EmitInteger, MVT::i32, 14, 
/*  3562*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  3565*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                            MVT::v1i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                        // Src: (or:{ *:[v1i64] } (and:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, DPR:{ *:[v1i64] }:$Vn), (and:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (xor:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, (bitconvert:{ *:[v1i64] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)))) - Complexity = 22
                        // Dst: (VBSLd:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm)
/*  3576*/            /*Scope*/ 44, /*->3621*/
/*  3577*/              OPC_MoveChild0,
/*  3578*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  3581*/              OPC_MoveChild0,
/*  3582*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  3585*/              OPC_MoveChild0,
/*  3586*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  3589*/              OPC_MoveParent,
/*  3590*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  3592*/              OPC_CheckType, MVT::v8i8,
/*  3594*/              OPC_MoveParent,
/*  3595*/              OPC_MoveParent,
/*  3596*/              OPC_CheckChild1Same, 0,
/*  3598*/              OPC_MoveParent,
/*  3599*/              OPC_MoveParent,
/*  3600*/              OPC_CheckType, MVT::v1i64,
/*  3602*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  3604*/              OPC_EmitInteger, MVT::i32, 14, 
/*  3607*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  3610*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                            MVT::v1i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                        // Src: (or:{ *:[v1i64] } (and:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, DPR:{ *:[v1i64] }:$Vn), (and:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (xor:{ *:[v1i64] } (bitconvert:{ *:[v1i64] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), DPR:{ *:[v1i64] }:$Vd))) - Complexity = 22
                        // Dst: (VBSLd:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm)
/*  3621*/            0, /*End of Scope*/
/*  3622*/          /*Scope*/ 98, /*->3721*/
/*  3623*/            OPC_MoveChild0,
/*  3624*/            OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  3627*/            OPC_Scope, 45, /*->3674*/ // 2 children in Scope
/*  3629*/              OPC_CheckChild0Same, 0,
/*  3631*/              OPC_MoveChild1,
/*  3632*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  3635*/              OPC_MoveChild0,
/*  3636*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  3639*/              OPC_MoveChild0,
/*  3640*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  3643*/              OPC_MoveParent,
/*  3644*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  3646*/              OPC_CheckType, MVT::v8i8,
/*  3648*/              OPC_MoveParent,
/*  3649*/              OPC_MoveParent,
/*  3650*/              OPC_MoveParent,
/*  3651*/              OPC_RecordChild1, // #2 = $Vm
/*  3652*/              OPC_MoveParent,
/*  3653*/              OPC_CheckType, MVT::v1i64,
/*  3655*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  3657*/              OPC_EmitInteger, MVT::i32, 14, 
/*  3660*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  3663*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                            MVT::v1i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                        // Src: (or:{ *:[v1i64] } (and:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, DPR:{ *:[v1i64] }:$Vn), (and:{ *:[v1i64] } (xor:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, (bitconvert:{ *:[v1i64] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), DPR:{ *:[v1i64] }:$Vm)) - Complexity = 22
                        // Dst: (VBSLd:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm)
/*  3674*/            /*Scope*/ 45, /*->3720*/
/*  3675*/              OPC_MoveChild0,
/*  3676*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  3679*/              OPC_MoveChild0,
/*  3680*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  3683*/              OPC_MoveChild0,
/*  3684*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  3687*/              OPC_MoveParent,
/*  3688*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  3690*/              OPC_CheckType, MVT::v8i8,
/*  3692*/              OPC_MoveParent,
/*  3693*/              OPC_MoveParent,
/*  3694*/              OPC_CheckChild1Same, 0,
/*  3696*/              OPC_MoveParent,
/*  3697*/              OPC_RecordChild1, // #2 = $Vm
/*  3698*/              OPC_MoveParent,
/*  3699*/              OPC_CheckType, MVT::v1i64,
/*  3701*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  3703*/              OPC_EmitInteger, MVT::i32, 14, 
/*  3706*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  3709*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                            MVT::v1i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                        // Src: (or:{ *:[v1i64] } (and:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, DPR:{ *:[v1i64] }:$Vn), (and:{ *:[v1i64] } (xor:{ *:[v1i64] } (bitconvert:{ *:[v1i64] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), DPR:{ *:[v1i64] }:$Vd), DPR:{ *:[v1i64] }:$Vm)) - Complexity = 22
                        // Dst: (VBSLd:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm)
/*  3720*/            0, /*End of Scope*/
/*  3721*/          0, /*End of Scope*/
/*  3722*/        /*Scope*/ 40|128,1/*168*/, /*->3892*/
/*  3724*/          OPC_MoveChild1,
/*  3725*/          OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  3728*/          OPC_Scope, 80, /*->3810*/ // 2 children in Scope
/*  3730*/            OPC_RecordChild0, // #1 = $Vd
/*  3731*/            OPC_MoveChild1,
/*  3732*/            OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  3735*/            OPC_MoveChild0,
/*  3736*/            OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  3739*/            OPC_MoveChild0,
/*  3740*/            OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  3743*/            OPC_MoveParent,
/*  3744*/            OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  3746*/            OPC_CheckType, MVT::v8i8,
/*  3748*/            OPC_MoveParent,
/*  3749*/            OPC_MoveParent,
/*  3750*/            OPC_MoveParent,
/*  3751*/            OPC_MoveParent,
/*  3752*/            OPC_MoveChild1,
/*  3753*/            OPC_CheckOpcode, TARGET_VAL(ISD::AND),
/*  3756*/            OPC_Scope, 25, /*->3783*/ // 2 children in Scope
/*  3758*/              OPC_RecordChild0, // #2 = $Vn
/*  3759*/              OPC_CheckChild1Same, 1,
/*  3761*/              OPC_MoveParent,
/*  3762*/              OPC_CheckType, MVT::v1i64,
/*  3764*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  3766*/              OPC_EmitInteger, MVT::i32, 14, 
/*  3769*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  3772*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                            MVT::v1i64, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                        // Src: (or:{ *:[v1i64] } (and:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (xor:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, (bitconvert:{ *:[v1i64] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>))), (and:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vd)) - Complexity = 22
                        // Dst: (VBSLd:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm)
/*  3783*/            /*Scope*/ 25, /*->3809*/
/*  3784*/              OPC_CheckChild0Same, 1,
/*  3786*/              OPC_RecordChild1, // #2 = $Vn
/*  3787*/              OPC_MoveParent,
/*  3788*/              OPC_CheckType, MVT::v1i64,
/*  3790*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  3792*/              OPC_EmitInteger, MVT::i32, 14, 
/*  3795*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  3798*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                            MVT::v1i64, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                        // Src: (or:{ *:[v1i64] } (and:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (xor:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, (bitconvert:{ *:[v1i64] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>))), (and:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, DPR:{ *:[v1i64] }:$Vn)) - Complexity = 22
                        // Dst: (VBSLd:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm)
/*  3809*/            0, /*End of Scope*/
/*  3810*/          /*Scope*/ 80, /*->3891*/
/*  3811*/            OPC_MoveChild0,
/*  3812*/            OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  3815*/            OPC_MoveChild0,
/*  3816*/            OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  3819*/            OPC_MoveChild0,
/*  3820*/            OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  3823*/            OPC_MoveParent,
/*  3824*/            OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  3826*/            OPC_CheckType, MVT::v8i8,
/*  3828*/            OPC_MoveParent,
/*  3829*/            OPC_MoveParent,
/*  3830*/            OPC_RecordChild1, // #1 = $Vd
/*  3831*/            OPC_MoveParent,
/*  3832*/            OPC_MoveParent,
/*  3833*/            OPC_MoveChild1,
/*  3834*/            OPC_CheckOpcode, TARGET_VAL(ISD::AND),
/*  3837*/            OPC_Scope, 25, /*->3864*/ // 2 children in Scope
/*  3839*/              OPC_RecordChild0, // #2 = $Vn
/*  3840*/              OPC_CheckChild1Same, 1,
/*  3842*/              OPC_MoveParent,
/*  3843*/              OPC_CheckType, MVT::v1i64,
/*  3845*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  3847*/              OPC_EmitInteger, MVT::i32, 14, 
/*  3850*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  3853*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                            MVT::v1i64, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                        // Src: (or:{ *:[v1i64] } (and:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (xor:{ *:[v1i64] } (bitconvert:{ *:[v1i64] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), DPR:{ *:[v1i64] }:$Vd)), (and:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vd)) - Complexity = 22
                        // Dst: (VBSLd:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm)
/*  3864*/            /*Scope*/ 25, /*->3890*/
/*  3865*/              OPC_CheckChild0Same, 1,
/*  3867*/              OPC_RecordChild1, // #2 = $Vn
/*  3868*/              OPC_MoveParent,
/*  3869*/              OPC_CheckType, MVT::v1i64,
/*  3871*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  3873*/              OPC_EmitInteger, MVT::i32, 14, 
/*  3876*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  3879*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                            MVT::v1i64, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                        // Src: (or:{ *:[v1i64] } (and:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (xor:{ *:[v1i64] } (bitconvert:{ *:[v1i64] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), DPR:{ *:[v1i64] }:$Vd)), (and:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, DPR:{ *:[v1i64] }:$Vn)) - Complexity = 22
                        // Dst: (VBSLd:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm)
/*  3890*/            0, /*End of Scope*/
/*  3891*/          0, /*End of Scope*/
/*  3892*/        0, /*End of Scope*/
/*  3893*/      /*Scope*/ 42|128,1/*170*/, /*->4065*/
/*  3895*/        OPC_MoveChild0,
/*  3896*/        OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  3899*/        OPC_Scope, 81, /*->3982*/ // 2 children in Scope
/*  3901*/          OPC_RecordChild0, // #0 = $Vd
/*  3902*/          OPC_MoveChild1,
/*  3903*/          OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  3906*/          OPC_MoveChild0,
/*  3907*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  3910*/          OPC_MoveChild0,
/*  3911*/          OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  3914*/          OPC_MoveParent,
/*  3915*/          OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  3917*/          OPC_CheckType, MVT::v8i8,
/*  3919*/          OPC_MoveParent,
/*  3920*/          OPC_MoveParent,
/*  3921*/          OPC_MoveParent,
/*  3922*/          OPC_RecordChild1, // #1 = $Vm
/*  3923*/          OPC_MoveParent,
/*  3924*/          OPC_MoveChild1,
/*  3925*/          OPC_CheckOpcode, TARGET_VAL(ISD::AND),
/*  3928*/          OPC_Scope, 25, /*->3955*/ // 2 children in Scope
/*  3930*/            OPC_RecordChild0, // #2 = $Vn
/*  3931*/            OPC_CheckChild1Same, 0,
/*  3933*/            OPC_MoveParent,
/*  3934*/            OPC_CheckType, MVT::v1i64,
/*  3936*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  3938*/            OPC_EmitInteger, MVT::i32, 14, 
/*  3941*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  3944*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                          MVT::v1i64, 5/*#Ops*/, 0, 2, 1, 3, 4, 
                      // Src: (or:{ *:[v1i64] } (and:{ *:[v1i64] } (xor:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, (bitconvert:{ *:[v1i64] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), DPR:{ *:[v1i64] }:$Vm), (and:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vd)) - Complexity = 22
                      // Dst: (VBSLd:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm)
/*  3955*/          /*Scope*/ 25, /*->3981*/
/*  3956*/            OPC_CheckChild0Same, 0,
/*  3958*/            OPC_RecordChild1, // #2 = $Vn
/*  3959*/            OPC_MoveParent,
/*  3960*/            OPC_CheckType, MVT::v1i64,
/*  3962*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  3964*/            OPC_EmitInteger, MVT::i32, 14, 
/*  3967*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  3970*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                          MVT::v1i64, 5/*#Ops*/, 0, 2, 1, 3, 4, 
                      // Src: (or:{ *:[v1i64] } (and:{ *:[v1i64] } (xor:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, (bitconvert:{ *:[v1i64] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), DPR:{ *:[v1i64] }:$Vm), (and:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, DPR:{ *:[v1i64] }:$Vn)) - Complexity = 22
                      // Dst: (VBSLd:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm)
/*  3981*/          0, /*End of Scope*/
/*  3982*/        /*Scope*/ 81, /*->4064*/
/*  3983*/          OPC_MoveChild0,
/*  3984*/          OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  3987*/          OPC_MoveChild0,
/*  3988*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  3991*/          OPC_MoveChild0,
/*  3992*/          OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  3995*/          OPC_MoveParent,
/*  3996*/          OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  3998*/          OPC_CheckType, MVT::v8i8,
/*  4000*/          OPC_MoveParent,
/*  4001*/          OPC_MoveParent,
/*  4002*/          OPC_RecordChild1, // #0 = $Vd
/*  4003*/          OPC_MoveParent,
/*  4004*/          OPC_RecordChild1, // #1 = $Vm
/*  4005*/          OPC_MoveParent,
/*  4006*/          OPC_MoveChild1,
/*  4007*/          OPC_CheckOpcode, TARGET_VAL(ISD::AND),
/*  4010*/          OPC_Scope, 25, /*->4037*/ // 2 children in Scope
/*  4012*/            OPC_RecordChild0, // #2 = $Vn
/*  4013*/            OPC_CheckChild1Same, 0,
/*  4015*/            OPC_MoveParent,
/*  4016*/            OPC_CheckType, MVT::v1i64,
/*  4018*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  4020*/            OPC_EmitInteger, MVT::i32, 14, 
/*  4023*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  4026*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                          MVT::v1i64, 5/*#Ops*/, 0, 2, 1, 3, 4, 
                      // Src: (or:{ *:[v1i64] } (and:{ *:[v1i64] } (xor:{ *:[v1i64] } (bitconvert:{ *:[v1i64] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), DPR:{ *:[v1i64] }:$Vd), DPR:{ *:[v1i64] }:$Vm), (and:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vd)) - Complexity = 22
                      // Dst: (VBSLd:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm)
/*  4037*/          /*Scope*/ 25, /*->4063*/
/*  4038*/            OPC_CheckChild0Same, 0,
/*  4040*/            OPC_RecordChild1, // #2 = $Vn
/*  4041*/            OPC_MoveParent,
/*  4042*/            OPC_CheckType, MVT::v1i64,
/*  4044*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  4046*/            OPC_EmitInteger, MVT::i32, 14, 
/*  4049*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  4052*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                          MVT::v1i64, 5/*#Ops*/, 0, 2, 1, 3, 4, 
                      // Src: (or:{ *:[v1i64] } (and:{ *:[v1i64] } (xor:{ *:[v1i64] } (bitconvert:{ *:[v1i64] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), DPR:{ *:[v1i64] }:$Vd), DPR:{ *:[v1i64] }:$Vm), (and:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, DPR:{ *:[v1i64] }:$Vn)) - Complexity = 22
                      // Dst: (VBSLd:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vd, DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm)
/*  4063*/          0, /*End of Scope*/
/*  4064*/        0, /*End of Scope*/
/*  4065*/      /*Scope*/ 17|128,4/*529*/, /*->4596*/
/*  4067*/        OPC_RecordChild0, // #0 = $Vn
/*  4068*/        OPC_Scope, 98|128,2/*354*/, /*->4425*/ // 2 children in Scope
/*  4071*/          OPC_RecordChild1, // #1 = $Vd
/*  4072*/          OPC_MoveParent,
/*  4073*/          OPC_MoveChild1,
/*  4074*/          OPC_CheckOpcode, TARGET_VAL(ISD::AND),
/*  4077*/          OPC_Scope, 49, /*->4128*/ // 4 children in Scope
/*  4079*/            OPC_RecordChild0, // #2 = $Vm
/*  4080*/            OPC_MoveChild1,
/*  4081*/            OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  4084*/            OPC_MoveChild0,
/*  4085*/            OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  4088*/            OPC_MoveChild0,
/*  4089*/            OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  4092*/            OPC_MoveChild0,
/*  4093*/            OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  4096*/            OPC_MoveParent,
/*  4097*/            OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  4099*/            OPC_CheckType, MVT::v16i8,
/*  4101*/            OPC_MoveParent,
/*  4102*/            OPC_MoveParent,
/*  4103*/            OPC_CheckChild1Same, 1,
/*  4105*/            OPC_MoveParent,
/*  4106*/            OPC_MoveParent,
/*  4107*/            OPC_CheckType, MVT::v4i32,
/*  4109*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  4111*/            OPC_EmitInteger, MVT::i32, 14, 
/*  4114*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  4117*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                          MVT::v4i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                      // Src: (or:{ *:[v4i32] } (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vd), (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (xor:{ *:[v4i32] } (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), QPR:{ *:[v4i32] }:$Vd))) - Complexity = 22
                      // Dst: (VBSLq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*  4128*/          /*Scope*/ 98, /*->4227*/
/*  4129*/            OPC_MoveChild0,
/*  4130*/            OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  4133*/            OPC_Scope, 45, /*->4180*/ // 2 children in Scope
/*  4135*/              OPC_CheckChild0Same, 1,
/*  4137*/              OPC_MoveChild1,
/*  4138*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  4141*/              OPC_MoveChild0,
/*  4142*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  4145*/              OPC_MoveChild0,
/*  4146*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  4149*/              OPC_MoveParent,
/*  4150*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  4152*/              OPC_CheckType, MVT::v16i8,
/*  4154*/              OPC_MoveParent,
/*  4155*/              OPC_MoveParent,
/*  4156*/              OPC_MoveParent,
/*  4157*/              OPC_RecordChild1, // #2 = $Vm
/*  4158*/              OPC_MoveParent,
/*  4159*/              OPC_CheckType, MVT::v4i32,
/*  4161*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  4163*/              OPC_EmitInteger, MVT::i32, 14, 
/*  4166*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  4169*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                            MVT::v4i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                        // Src: (or:{ *:[v4i32] } (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vd), (and:{ *:[v4i32] } (xor:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), QPR:{ *:[v4i32] }:$Vm)) - Complexity = 22
                        // Dst: (VBSLq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*  4180*/            /*Scope*/ 45, /*->4226*/
/*  4181*/              OPC_MoveChild0,
/*  4182*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  4185*/              OPC_MoveChild0,
/*  4186*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  4189*/              OPC_MoveChild0,
/*  4190*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  4193*/              OPC_MoveParent,
/*  4194*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  4196*/              OPC_CheckType, MVT::v16i8,
/*  4198*/              OPC_MoveParent,
/*  4199*/              OPC_MoveParent,
/*  4200*/              OPC_CheckChild1Same, 1,
/*  4202*/              OPC_MoveParent,
/*  4203*/              OPC_RecordChild1, // #2 = $Vm
/*  4204*/              OPC_MoveParent,
/*  4205*/              OPC_CheckType, MVT::v4i32,
/*  4207*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  4209*/              OPC_EmitInteger, MVT::i32, 14, 
/*  4212*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  4215*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                            MVT::v4i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                        // Src: (or:{ *:[v4i32] } (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vd), (and:{ *:[v4i32] } (xor:{ *:[v4i32] } (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), QPR:{ *:[v4i32] }:$Vd), QPR:{ *:[v4i32] }:$Vm)) - Complexity = 22
                        // Dst: (VBSLq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*  4226*/            0, /*End of Scope*/
/*  4227*/          /*Scope*/ 97, /*->4325*/
/*  4228*/            OPC_RecordChild0, // #2 = $Vm
/*  4229*/            OPC_MoveChild1,
/*  4230*/            OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  4233*/            OPC_Scope, 44, /*->4279*/ // 2 children in Scope
/*  4235*/              OPC_CheckChild0Same, 0,
/*  4237*/              OPC_MoveChild1,
/*  4238*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  4241*/              OPC_MoveChild0,
/*  4242*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  4245*/              OPC_MoveChild0,
/*  4246*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  4249*/              OPC_MoveParent,
/*  4250*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  4252*/              OPC_CheckType, MVT::v16i8,
/*  4254*/              OPC_MoveParent,
/*  4255*/              OPC_MoveParent,
/*  4256*/              OPC_MoveParent,
/*  4257*/              OPC_MoveParent,
/*  4258*/              OPC_CheckType, MVT::v4i32,
/*  4260*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  4262*/              OPC_EmitInteger, MVT::i32, 14, 
/*  4265*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  4268*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                            MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                        // Src: (or:{ *:[v4i32] } (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v4i32] }:$Vn), (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (xor:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)))) - Complexity = 22
                        // Dst: (VBSLq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*  4279*/            /*Scope*/ 44, /*->4324*/
/*  4280*/              OPC_MoveChild0,
/*  4281*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  4284*/              OPC_MoveChild0,
/*  4285*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  4288*/              OPC_MoveChild0,
/*  4289*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  4292*/              OPC_MoveParent,
/*  4293*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  4295*/              OPC_CheckType, MVT::v16i8,
/*  4297*/              OPC_MoveParent,
/*  4298*/              OPC_MoveParent,
/*  4299*/              OPC_CheckChild1Same, 0,
/*  4301*/              OPC_MoveParent,
/*  4302*/              OPC_MoveParent,
/*  4303*/              OPC_CheckType, MVT::v4i32,
/*  4305*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  4307*/              OPC_EmitInteger, MVT::i32, 14, 
/*  4310*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  4313*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                            MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                        // Src: (or:{ *:[v4i32] } (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v4i32] }:$Vn), (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (xor:{ *:[v4i32] } (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), QPR:{ *:[v4i32] }:$Vd))) - Complexity = 22
                        // Dst: (VBSLq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*  4324*/            0, /*End of Scope*/
/*  4325*/          /*Scope*/ 98, /*->4424*/
/*  4326*/            OPC_MoveChild0,
/*  4327*/            OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  4330*/            OPC_Scope, 45, /*->4377*/ // 2 children in Scope
/*  4332*/              OPC_CheckChild0Same, 0,
/*  4334*/              OPC_MoveChild1,
/*  4335*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  4338*/              OPC_MoveChild0,
/*  4339*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  4342*/              OPC_MoveChild0,
/*  4343*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  4346*/              OPC_MoveParent,
/*  4347*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  4349*/              OPC_CheckType, MVT::v16i8,
/*  4351*/              OPC_MoveParent,
/*  4352*/              OPC_MoveParent,
/*  4353*/              OPC_MoveParent,
/*  4354*/              OPC_RecordChild1, // #2 = $Vm
/*  4355*/              OPC_MoveParent,
/*  4356*/              OPC_CheckType, MVT::v4i32,
/*  4358*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  4360*/              OPC_EmitInteger, MVT::i32, 14, 
/*  4363*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  4366*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                            MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                        // Src: (or:{ *:[v4i32] } (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v4i32] }:$Vn), (and:{ *:[v4i32] } (xor:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), QPR:{ *:[v4i32] }:$Vm)) - Complexity = 22
                        // Dst: (VBSLq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*  4377*/            /*Scope*/ 45, /*->4423*/
/*  4378*/              OPC_MoveChild0,
/*  4379*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  4382*/              OPC_MoveChild0,
/*  4383*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  4386*/              OPC_MoveChild0,
/*  4387*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  4390*/              OPC_MoveParent,
/*  4391*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  4393*/              OPC_CheckType, MVT::v16i8,
/*  4395*/              OPC_MoveParent,
/*  4396*/              OPC_MoveParent,
/*  4397*/              OPC_CheckChild1Same, 0,
/*  4399*/              OPC_MoveParent,
/*  4400*/              OPC_RecordChild1, // #2 = $Vm
/*  4401*/              OPC_MoveParent,
/*  4402*/              OPC_CheckType, MVT::v4i32,
/*  4404*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  4406*/              OPC_EmitInteger, MVT::i32, 14, 
/*  4409*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  4412*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                            MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                        // Src: (or:{ *:[v4i32] } (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v4i32] }:$Vn), (and:{ *:[v4i32] } (xor:{ *:[v4i32] } (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), QPR:{ *:[v4i32] }:$Vd), QPR:{ *:[v4i32] }:$Vm)) - Complexity = 22
                        // Dst: (VBSLq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*  4423*/            0, /*End of Scope*/
/*  4424*/          0, /*End of Scope*/
/*  4425*/        /*Scope*/ 40|128,1/*168*/, /*->4595*/
/*  4427*/          OPC_MoveChild1,
/*  4428*/          OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  4431*/          OPC_Scope, 80, /*->4513*/ // 2 children in Scope
/*  4433*/            OPC_RecordChild0, // #1 = $Vd
/*  4434*/            OPC_MoveChild1,
/*  4435*/            OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  4438*/            OPC_MoveChild0,
/*  4439*/            OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  4442*/            OPC_MoveChild0,
/*  4443*/            OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  4446*/            OPC_MoveParent,
/*  4447*/            OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  4449*/            OPC_CheckType, MVT::v16i8,
/*  4451*/            OPC_MoveParent,
/*  4452*/            OPC_MoveParent,
/*  4453*/            OPC_MoveParent,
/*  4454*/            OPC_MoveParent,
/*  4455*/            OPC_MoveChild1,
/*  4456*/            OPC_CheckOpcode, TARGET_VAL(ISD::AND),
/*  4459*/            OPC_Scope, 25, /*->4486*/ // 2 children in Scope
/*  4461*/              OPC_RecordChild0, // #2 = $Vn
/*  4462*/              OPC_CheckChild1Same, 1,
/*  4464*/              OPC_MoveParent,
/*  4465*/              OPC_CheckType, MVT::v4i32,
/*  4467*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  4469*/              OPC_EmitInteger, MVT::i32, 14, 
/*  4472*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  4475*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                            MVT::v4i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                        // Src: (or:{ *:[v4i32] } (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (xor:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>))), (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vd)) - Complexity = 22
                        // Dst: (VBSLq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*  4486*/            /*Scope*/ 25, /*->4512*/
/*  4487*/              OPC_CheckChild0Same, 1,
/*  4489*/              OPC_RecordChild1, // #2 = $Vn
/*  4490*/              OPC_MoveParent,
/*  4491*/              OPC_CheckType, MVT::v4i32,
/*  4493*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  4495*/              OPC_EmitInteger, MVT::i32, 14, 
/*  4498*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  4501*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                            MVT::v4i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                        // Src: (or:{ *:[v4i32] } (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (xor:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>))), (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v4i32] }:$Vn)) - Complexity = 22
                        // Dst: (VBSLq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*  4512*/            0, /*End of Scope*/
/*  4513*/          /*Scope*/ 80, /*->4594*/
/*  4514*/            OPC_MoveChild0,
/*  4515*/            OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  4518*/            OPC_MoveChild0,
/*  4519*/            OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  4522*/            OPC_MoveChild0,
/*  4523*/            OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  4526*/            OPC_MoveParent,
/*  4527*/            OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  4529*/            OPC_CheckType, MVT::v16i8,
/*  4531*/            OPC_MoveParent,
/*  4532*/            OPC_MoveParent,
/*  4533*/            OPC_RecordChild1, // #1 = $Vd
/*  4534*/            OPC_MoveParent,
/*  4535*/            OPC_MoveParent,
/*  4536*/            OPC_MoveChild1,
/*  4537*/            OPC_CheckOpcode, TARGET_VAL(ISD::AND),
/*  4540*/            OPC_Scope, 25, /*->4567*/ // 2 children in Scope
/*  4542*/              OPC_RecordChild0, // #2 = $Vn
/*  4543*/              OPC_CheckChild1Same, 1,
/*  4545*/              OPC_MoveParent,
/*  4546*/              OPC_CheckType, MVT::v4i32,
/*  4548*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  4550*/              OPC_EmitInteger, MVT::i32, 14, 
/*  4553*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  4556*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                            MVT::v4i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                        // Src: (or:{ *:[v4i32] } (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (xor:{ *:[v4i32] } (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), QPR:{ *:[v4i32] }:$Vd)), (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vd)) - Complexity = 22
                        // Dst: (VBSLq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*  4567*/            /*Scope*/ 25, /*->4593*/
/*  4568*/              OPC_CheckChild0Same, 1,
/*  4570*/              OPC_RecordChild1, // #2 = $Vn
/*  4571*/              OPC_MoveParent,
/*  4572*/              OPC_CheckType, MVT::v4i32,
/*  4574*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  4576*/              OPC_EmitInteger, MVT::i32, 14, 
/*  4579*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  4582*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                            MVT::v4i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                        // Src: (or:{ *:[v4i32] } (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (xor:{ *:[v4i32] } (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), QPR:{ *:[v4i32] }:$Vd)), (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v4i32] }:$Vn)) - Complexity = 22
                        // Dst: (VBSLq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*  4593*/            0, /*End of Scope*/
/*  4594*/          0, /*End of Scope*/
/*  4595*/        0, /*End of Scope*/
/*  4596*/      /*Scope*/ 42|128,1/*170*/, /*->4768*/
/*  4598*/        OPC_MoveChild0,
/*  4599*/        OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  4602*/        OPC_Scope, 81, /*->4685*/ // 2 children in Scope
/*  4604*/          OPC_RecordChild0, // #0 = $Vd
/*  4605*/          OPC_MoveChild1,
/*  4606*/          OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  4609*/          OPC_MoveChild0,
/*  4610*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  4613*/          OPC_MoveChild0,
/*  4614*/          OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  4617*/          OPC_MoveParent,
/*  4618*/          OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  4620*/          OPC_CheckType, MVT::v16i8,
/*  4622*/          OPC_MoveParent,
/*  4623*/          OPC_MoveParent,
/*  4624*/          OPC_MoveParent,
/*  4625*/          OPC_RecordChild1, // #1 = $Vm
/*  4626*/          OPC_MoveParent,
/*  4627*/          OPC_MoveChild1,
/*  4628*/          OPC_CheckOpcode, TARGET_VAL(ISD::AND),
/*  4631*/          OPC_Scope, 25, /*->4658*/ // 2 children in Scope
/*  4633*/            OPC_RecordChild0, // #2 = $Vn
/*  4634*/            OPC_CheckChild1Same, 0,
/*  4636*/            OPC_MoveParent,
/*  4637*/            OPC_CheckType, MVT::v4i32,
/*  4639*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  4641*/            OPC_EmitInteger, MVT::i32, 14, 
/*  4644*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  4647*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                          MVT::v4i32, 5/*#Ops*/, 0, 2, 1, 3, 4, 
                      // Src: (or:{ *:[v4i32] } (and:{ *:[v4i32] } (xor:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), QPR:{ *:[v4i32] }:$Vm), (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vd)) - Complexity = 22
                      // Dst: (VBSLq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*  4658*/          /*Scope*/ 25, /*->4684*/
/*  4659*/            OPC_CheckChild0Same, 0,
/*  4661*/            OPC_RecordChild1, // #2 = $Vn
/*  4662*/            OPC_MoveParent,
/*  4663*/            OPC_CheckType, MVT::v4i32,
/*  4665*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  4667*/            OPC_EmitInteger, MVT::i32, 14, 
/*  4670*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  4673*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                          MVT::v4i32, 5/*#Ops*/, 0, 2, 1, 3, 4, 
                      // Src: (or:{ *:[v4i32] } (and:{ *:[v4i32] } (xor:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), QPR:{ *:[v4i32] }:$Vm), (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v4i32] }:$Vn)) - Complexity = 22
                      // Dst: (VBSLq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*  4684*/          0, /*End of Scope*/
/*  4685*/        /*Scope*/ 81, /*->4767*/
/*  4686*/          OPC_MoveChild0,
/*  4687*/          OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  4690*/          OPC_MoveChild0,
/*  4691*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  4694*/          OPC_MoveChild0,
/*  4695*/          OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  4698*/          OPC_MoveParent,
/*  4699*/          OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  4701*/          OPC_CheckType, MVT::v16i8,
/*  4703*/          OPC_MoveParent,
/*  4704*/          OPC_MoveParent,
/*  4705*/          OPC_RecordChild1, // #0 = $Vd
/*  4706*/          OPC_MoveParent,
/*  4707*/          OPC_RecordChild1, // #1 = $Vm
/*  4708*/          OPC_MoveParent,
/*  4709*/          OPC_MoveChild1,
/*  4710*/          OPC_CheckOpcode, TARGET_VAL(ISD::AND),
/*  4713*/          OPC_Scope, 25, /*->4740*/ // 2 children in Scope
/*  4715*/            OPC_RecordChild0, // #2 = $Vn
/*  4716*/            OPC_CheckChild1Same, 0,
/*  4718*/            OPC_MoveParent,
/*  4719*/            OPC_CheckType, MVT::v4i32,
/*  4721*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  4723*/            OPC_EmitInteger, MVT::i32, 14, 
/*  4726*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  4729*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                          MVT::v4i32, 5/*#Ops*/, 0, 2, 1, 3, 4, 
                      // Src: (or:{ *:[v4i32] } (and:{ *:[v4i32] } (xor:{ *:[v4i32] } (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), QPR:{ *:[v4i32] }:$Vd), QPR:{ *:[v4i32] }:$Vm), (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vd)) - Complexity = 22
                      // Dst: (VBSLq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*  4740*/          /*Scope*/ 25, /*->4766*/
/*  4741*/            OPC_CheckChild0Same, 0,
/*  4743*/            OPC_RecordChild1, // #2 = $Vn
/*  4744*/            OPC_MoveParent,
/*  4745*/            OPC_CheckType, MVT::v4i32,
/*  4747*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  4749*/            OPC_EmitInteger, MVT::i32, 14, 
/*  4752*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  4755*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                          MVT::v4i32, 5/*#Ops*/, 0, 2, 1, 3, 4, 
                      // Src: (or:{ *:[v4i32] } (and:{ *:[v4i32] } (xor:{ *:[v4i32] } (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), QPR:{ *:[v4i32] }:$Vd), QPR:{ *:[v4i32] }:$Vm), (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v4i32] }:$Vn)) - Complexity = 22
                      // Dst: (VBSLq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*  4766*/          0, /*End of Scope*/
/*  4767*/        0, /*End of Scope*/
/*  4768*/      /*Scope*/ 17|128,4/*529*/, /*->5299*/
/*  4770*/        OPC_RecordChild0, // #0 = $Vn
/*  4771*/        OPC_Scope, 98|128,2/*354*/, /*->5128*/ // 2 children in Scope
/*  4774*/          OPC_RecordChild1, // #1 = $Vd
/*  4775*/          OPC_MoveParent,
/*  4776*/          OPC_MoveChild1,
/*  4777*/          OPC_CheckOpcode, TARGET_VAL(ISD::AND),
/*  4780*/          OPC_Scope, 49, /*->4831*/ // 4 children in Scope
/*  4782*/            OPC_RecordChild0, // #2 = $Vm
/*  4783*/            OPC_MoveChild1,
/*  4784*/            OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  4787*/            OPC_MoveChild0,
/*  4788*/            OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  4791*/            OPC_MoveChild0,
/*  4792*/            OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  4795*/            OPC_MoveChild0,
/*  4796*/            OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  4799*/            OPC_MoveParent,
/*  4800*/            OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  4802*/            OPC_CheckType, MVT::v16i8,
/*  4804*/            OPC_MoveParent,
/*  4805*/            OPC_MoveParent,
/*  4806*/            OPC_CheckChild1Same, 1,
/*  4808*/            OPC_MoveParent,
/*  4809*/            OPC_MoveParent,
/*  4810*/            OPC_CheckType, MVT::v2i64,
/*  4812*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  4814*/            OPC_EmitInteger, MVT::i32, 14, 
/*  4817*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  4820*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                          MVT::v2i64, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                      // Src: (or:{ *:[v2i64] } (and:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vd), (and:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (xor:{ *:[v2i64] } (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), QPR:{ *:[v2i64] }:$Vd))) - Complexity = 22
                      // Dst: (VBSLq:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/*  4831*/          /*Scope*/ 98, /*->4930*/
/*  4832*/            OPC_MoveChild0,
/*  4833*/            OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  4836*/            OPC_Scope, 45, /*->4883*/ // 2 children in Scope
/*  4838*/              OPC_CheckChild0Same, 1,
/*  4840*/              OPC_MoveChild1,
/*  4841*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  4844*/              OPC_MoveChild0,
/*  4845*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  4848*/              OPC_MoveChild0,
/*  4849*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  4852*/              OPC_MoveParent,
/*  4853*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  4855*/              OPC_CheckType, MVT::v16i8,
/*  4857*/              OPC_MoveParent,
/*  4858*/              OPC_MoveParent,
/*  4859*/              OPC_MoveParent,
/*  4860*/              OPC_RecordChild1, // #2 = $Vm
/*  4861*/              OPC_MoveParent,
/*  4862*/              OPC_CheckType, MVT::v2i64,
/*  4864*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  4866*/              OPC_EmitInteger, MVT::i32, 14, 
/*  4869*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  4872*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                            MVT::v2i64, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                        // Src: (or:{ *:[v2i64] } (and:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vd), (and:{ *:[v2i64] } (xor:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), QPR:{ *:[v2i64] }:$Vm)) - Complexity = 22
                        // Dst: (VBSLq:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/*  4883*/            /*Scope*/ 45, /*->4929*/
/*  4884*/              OPC_MoveChild0,
/*  4885*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  4888*/              OPC_MoveChild0,
/*  4889*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  4892*/              OPC_MoveChild0,
/*  4893*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  4896*/              OPC_MoveParent,
/*  4897*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  4899*/              OPC_CheckType, MVT::v16i8,
/*  4901*/              OPC_MoveParent,
/*  4902*/              OPC_MoveParent,
/*  4903*/              OPC_CheckChild1Same, 1,
/*  4905*/              OPC_MoveParent,
/*  4906*/              OPC_RecordChild1, // #2 = $Vm
/*  4907*/              OPC_MoveParent,
/*  4908*/              OPC_CheckType, MVT::v2i64,
/*  4910*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  4912*/              OPC_EmitInteger, MVT::i32, 14, 
/*  4915*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  4918*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                            MVT::v2i64, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                        // Src: (or:{ *:[v2i64] } (and:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vd), (and:{ *:[v2i64] } (xor:{ *:[v2i64] } (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), QPR:{ *:[v2i64] }:$Vd), QPR:{ *:[v2i64] }:$Vm)) - Complexity = 22
                        // Dst: (VBSLq:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/*  4929*/            0, /*End of Scope*/
/*  4930*/          /*Scope*/ 97, /*->5028*/
/*  4931*/            OPC_RecordChild0, // #2 = $Vm
/*  4932*/            OPC_MoveChild1,
/*  4933*/            OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  4936*/            OPC_Scope, 44, /*->4982*/ // 2 children in Scope
/*  4938*/              OPC_CheckChild0Same, 0,
/*  4940*/              OPC_MoveChild1,
/*  4941*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  4944*/              OPC_MoveChild0,
/*  4945*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  4948*/              OPC_MoveChild0,
/*  4949*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  4952*/              OPC_MoveParent,
/*  4953*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  4955*/              OPC_CheckType, MVT::v16i8,
/*  4957*/              OPC_MoveParent,
/*  4958*/              OPC_MoveParent,
/*  4959*/              OPC_MoveParent,
/*  4960*/              OPC_MoveParent,
/*  4961*/              OPC_CheckType, MVT::v2i64,
/*  4963*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  4965*/              OPC_EmitInteger, MVT::i32, 14, 
/*  4968*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  4971*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                            MVT::v2i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                        // Src: (or:{ *:[v2i64] } (and:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, QPR:{ *:[v2i64] }:$Vn), (and:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (xor:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)))) - Complexity = 22
                        // Dst: (VBSLq:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/*  4982*/            /*Scope*/ 44, /*->5027*/
/*  4983*/              OPC_MoveChild0,
/*  4984*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  4987*/              OPC_MoveChild0,
/*  4988*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  4991*/              OPC_MoveChild0,
/*  4992*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  4995*/              OPC_MoveParent,
/*  4996*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  4998*/              OPC_CheckType, MVT::v16i8,
/*  5000*/              OPC_MoveParent,
/*  5001*/              OPC_MoveParent,
/*  5002*/              OPC_CheckChild1Same, 0,
/*  5004*/              OPC_MoveParent,
/*  5005*/              OPC_MoveParent,
/*  5006*/              OPC_CheckType, MVT::v2i64,
/*  5008*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  5010*/              OPC_EmitInteger, MVT::i32, 14, 
/*  5013*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  5016*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                            MVT::v2i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                        // Src: (or:{ *:[v2i64] } (and:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, QPR:{ *:[v2i64] }:$Vn), (and:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (xor:{ *:[v2i64] } (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), QPR:{ *:[v2i64] }:$Vd))) - Complexity = 22
                        // Dst: (VBSLq:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/*  5027*/            0, /*End of Scope*/
/*  5028*/          /*Scope*/ 98, /*->5127*/
/*  5029*/            OPC_MoveChild0,
/*  5030*/            OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  5033*/            OPC_Scope, 45, /*->5080*/ // 2 children in Scope
/*  5035*/              OPC_CheckChild0Same, 0,
/*  5037*/              OPC_MoveChild1,
/*  5038*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  5041*/              OPC_MoveChild0,
/*  5042*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  5045*/              OPC_MoveChild0,
/*  5046*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  5049*/              OPC_MoveParent,
/*  5050*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  5052*/              OPC_CheckType, MVT::v16i8,
/*  5054*/              OPC_MoveParent,
/*  5055*/              OPC_MoveParent,
/*  5056*/              OPC_MoveParent,
/*  5057*/              OPC_RecordChild1, // #2 = $Vm
/*  5058*/              OPC_MoveParent,
/*  5059*/              OPC_CheckType, MVT::v2i64,
/*  5061*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  5063*/              OPC_EmitInteger, MVT::i32, 14, 
/*  5066*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  5069*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                            MVT::v2i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                        // Src: (or:{ *:[v2i64] } (and:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, QPR:{ *:[v2i64] }:$Vn), (and:{ *:[v2i64] } (xor:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), QPR:{ *:[v2i64] }:$Vm)) - Complexity = 22
                        // Dst: (VBSLq:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/*  5080*/            /*Scope*/ 45, /*->5126*/
/*  5081*/              OPC_MoveChild0,
/*  5082*/              OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  5085*/              OPC_MoveChild0,
/*  5086*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  5089*/              OPC_MoveChild0,
/*  5090*/              OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  5093*/              OPC_MoveParent,
/*  5094*/              OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  5096*/              OPC_CheckType, MVT::v16i8,
/*  5098*/              OPC_MoveParent,
/*  5099*/              OPC_MoveParent,
/*  5100*/              OPC_CheckChild1Same, 0,
/*  5102*/              OPC_MoveParent,
/*  5103*/              OPC_RecordChild1, // #2 = $Vm
/*  5104*/              OPC_MoveParent,
/*  5105*/              OPC_CheckType, MVT::v2i64,
/*  5107*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  5109*/              OPC_EmitInteger, MVT::i32, 14, 
/*  5112*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  5115*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                            MVT::v2i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                        // Src: (or:{ *:[v2i64] } (and:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, QPR:{ *:[v2i64] }:$Vn), (and:{ *:[v2i64] } (xor:{ *:[v2i64] } (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), QPR:{ *:[v2i64] }:$Vd), QPR:{ *:[v2i64] }:$Vm)) - Complexity = 22
                        // Dst: (VBSLq:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/*  5126*/            0, /*End of Scope*/
/*  5127*/          0, /*End of Scope*/
/*  5128*/        /*Scope*/ 40|128,1/*168*/, /*->5298*/
/*  5130*/          OPC_MoveChild1,
/*  5131*/          OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  5134*/          OPC_Scope, 80, /*->5216*/ // 2 children in Scope
/*  5136*/            OPC_RecordChild0, // #1 = $Vd
/*  5137*/            OPC_MoveChild1,
/*  5138*/            OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  5141*/            OPC_MoveChild0,
/*  5142*/            OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  5145*/            OPC_MoveChild0,
/*  5146*/            OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  5149*/            OPC_MoveParent,
/*  5150*/            OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  5152*/            OPC_CheckType, MVT::v16i8,
/*  5154*/            OPC_MoveParent,
/*  5155*/            OPC_MoveParent,
/*  5156*/            OPC_MoveParent,
/*  5157*/            OPC_MoveParent,
/*  5158*/            OPC_MoveChild1,
/*  5159*/            OPC_CheckOpcode, TARGET_VAL(ISD::AND),
/*  5162*/            OPC_Scope, 25, /*->5189*/ // 2 children in Scope
/*  5164*/              OPC_RecordChild0, // #2 = $Vn
/*  5165*/              OPC_CheckChild1Same, 1,
/*  5167*/              OPC_MoveParent,
/*  5168*/              OPC_CheckType, MVT::v2i64,
/*  5170*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  5172*/              OPC_EmitInteger, MVT::i32, 14, 
/*  5175*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  5178*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                            MVT::v2i64, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                        // Src: (or:{ *:[v2i64] } (and:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (xor:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>))), (and:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vd)) - Complexity = 22
                        // Dst: (VBSLq:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/*  5189*/            /*Scope*/ 25, /*->5215*/
/*  5190*/              OPC_CheckChild0Same, 1,
/*  5192*/              OPC_RecordChild1, // #2 = $Vn
/*  5193*/              OPC_MoveParent,
/*  5194*/              OPC_CheckType, MVT::v2i64,
/*  5196*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  5198*/              OPC_EmitInteger, MVT::i32, 14, 
/*  5201*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  5204*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                            MVT::v2i64, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                        // Src: (or:{ *:[v2i64] } (and:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (xor:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>))), (and:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, QPR:{ *:[v2i64] }:$Vn)) - Complexity = 22
                        // Dst: (VBSLq:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/*  5215*/            0, /*End of Scope*/
/*  5216*/          /*Scope*/ 80, /*->5297*/
/*  5217*/            OPC_MoveChild0,
/*  5218*/            OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  5221*/            OPC_MoveChild0,
/*  5222*/            OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  5225*/            OPC_MoveChild0,
/*  5226*/            OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  5229*/            OPC_MoveParent,
/*  5230*/            OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  5232*/            OPC_CheckType, MVT::v16i8,
/*  5234*/            OPC_MoveParent,
/*  5235*/            OPC_MoveParent,
/*  5236*/            OPC_RecordChild1, // #1 = $Vd
/*  5237*/            OPC_MoveParent,
/*  5238*/            OPC_MoveParent,
/*  5239*/            OPC_MoveChild1,
/*  5240*/            OPC_CheckOpcode, TARGET_VAL(ISD::AND),
/*  5243*/            OPC_Scope, 25, /*->5270*/ // 2 children in Scope
/*  5245*/              OPC_RecordChild0, // #2 = $Vn
/*  5246*/              OPC_CheckChild1Same, 1,
/*  5248*/              OPC_MoveParent,
/*  5249*/              OPC_CheckType, MVT::v2i64,
/*  5251*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  5253*/              OPC_EmitInteger, MVT::i32, 14, 
/*  5256*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  5259*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                            MVT::v2i64, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                        // Src: (or:{ *:[v2i64] } (and:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (xor:{ *:[v2i64] } (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), QPR:{ *:[v2i64] }:$Vd)), (and:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vd)) - Complexity = 22
                        // Dst: (VBSLq:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/*  5270*/            /*Scope*/ 25, /*->5296*/
/*  5271*/              OPC_CheckChild0Same, 1,
/*  5273*/              OPC_RecordChild1, // #2 = $Vn
/*  5274*/              OPC_MoveParent,
/*  5275*/              OPC_CheckType, MVT::v2i64,
/*  5277*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  5279*/              OPC_EmitInteger, MVT::i32, 14, 
/*  5282*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  5285*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                            MVT::v2i64, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                        // Src: (or:{ *:[v2i64] } (and:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (xor:{ *:[v2i64] } (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), QPR:{ *:[v2i64] }:$Vd)), (and:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, QPR:{ *:[v2i64] }:$Vn)) - Complexity = 22
                        // Dst: (VBSLq:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/*  5296*/            0, /*End of Scope*/
/*  5297*/          0, /*End of Scope*/
/*  5298*/        0, /*End of Scope*/
/*  5299*/      /*Scope*/ 42|128,1/*170*/, /*->5471*/
/*  5301*/        OPC_MoveChild0,
/*  5302*/        OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  5305*/        OPC_Scope, 81, /*->5388*/ // 2 children in Scope
/*  5307*/          OPC_RecordChild0, // #0 = $Vd
/*  5308*/          OPC_MoveChild1,
/*  5309*/          OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  5312*/          OPC_MoveChild0,
/*  5313*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  5316*/          OPC_MoveChild0,
/*  5317*/          OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  5320*/          OPC_MoveParent,
/*  5321*/          OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  5323*/          OPC_CheckType, MVT::v16i8,
/*  5325*/          OPC_MoveParent,
/*  5326*/          OPC_MoveParent,
/*  5327*/          OPC_MoveParent,
/*  5328*/          OPC_RecordChild1, // #1 = $Vm
/*  5329*/          OPC_MoveParent,
/*  5330*/          OPC_MoveChild1,
/*  5331*/          OPC_CheckOpcode, TARGET_VAL(ISD::AND),
/*  5334*/          OPC_Scope, 25, /*->5361*/ // 2 children in Scope
/*  5336*/            OPC_RecordChild0, // #2 = $Vn
/*  5337*/            OPC_CheckChild1Same, 0,
/*  5339*/            OPC_MoveParent,
/*  5340*/            OPC_CheckType, MVT::v2i64,
/*  5342*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  5344*/            OPC_EmitInteger, MVT::i32, 14, 
/*  5347*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  5350*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                          MVT::v2i64, 5/*#Ops*/, 0, 2, 1, 3, 4, 
                      // Src: (or:{ *:[v2i64] } (and:{ *:[v2i64] } (xor:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), QPR:{ *:[v2i64] }:$Vm), (and:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vd)) - Complexity = 22
                      // Dst: (VBSLq:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/*  5361*/          /*Scope*/ 25, /*->5387*/
/*  5362*/            OPC_CheckChild0Same, 0,
/*  5364*/            OPC_RecordChild1, // #2 = $Vn
/*  5365*/            OPC_MoveParent,
/*  5366*/            OPC_CheckType, MVT::v2i64,
/*  5368*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  5370*/            OPC_EmitInteger, MVT::i32, 14, 
/*  5373*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  5376*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                          MVT::v2i64, 5/*#Ops*/, 0, 2, 1, 3, 4, 
                      // Src: (or:{ *:[v2i64] } (and:{ *:[v2i64] } (xor:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), QPR:{ *:[v2i64] }:$Vm), (and:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, QPR:{ *:[v2i64] }:$Vn)) - Complexity = 22
                      // Dst: (VBSLq:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/*  5387*/          0, /*End of Scope*/
/*  5388*/        /*Scope*/ 81, /*->5470*/
/*  5389*/          OPC_MoveChild0,
/*  5390*/          OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  5393*/          OPC_MoveChild0,
/*  5394*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  5397*/          OPC_MoveChild0,
/*  5398*/          OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  5401*/          OPC_MoveParent,
/*  5402*/          OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  5404*/          OPC_CheckType, MVT::v16i8,
/*  5406*/          OPC_MoveParent,
/*  5407*/          OPC_MoveParent,
/*  5408*/          OPC_RecordChild1, // #0 = $Vd
/*  5409*/          OPC_MoveParent,
/*  5410*/          OPC_RecordChild1, // #1 = $Vm
/*  5411*/          OPC_MoveParent,
/*  5412*/          OPC_MoveChild1,
/*  5413*/          OPC_CheckOpcode, TARGET_VAL(ISD::AND),
/*  5416*/          OPC_Scope, 25, /*->5443*/ // 2 children in Scope
/*  5418*/            OPC_RecordChild0, // #2 = $Vn
/*  5419*/            OPC_CheckChild1Same, 0,
/*  5421*/            OPC_MoveParent,
/*  5422*/            OPC_CheckType, MVT::v2i64,
/*  5424*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  5426*/            OPC_EmitInteger, MVT::i32, 14, 
/*  5429*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  5432*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                          MVT::v2i64, 5/*#Ops*/, 0, 2, 1, 3, 4, 
                      // Src: (or:{ *:[v2i64] } (and:{ *:[v2i64] } (xor:{ *:[v2i64] } (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), QPR:{ *:[v2i64] }:$Vd), QPR:{ *:[v2i64] }:$Vm), (and:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vd)) - Complexity = 22
                      // Dst: (VBSLq:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/*  5443*/          /*Scope*/ 25, /*->5469*/
/*  5444*/            OPC_CheckChild0Same, 0,
/*  5446*/            OPC_RecordChild1, // #2 = $Vn
/*  5447*/            OPC_MoveParent,
/*  5448*/            OPC_CheckType, MVT::v2i64,
/*  5450*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  5452*/            OPC_EmitInteger, MVT::i32, 14, 
/*  5455*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  5458*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                          MVT::v2i64, 5/*#Ops*/, 0, 2, 1, 3, 4, 
                      // Src: (or:{ *:[v2i64] } (and:{ *:[v2i64] } (xor:{ *:[v2i64] } (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), QPR:{ *:[v2i64] }:$Vd), QPR:{ *:[v2i64] }:$Vm), (and:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, QPR:{ *:[v2i64] }:$Vn)) - Complexity = 22
                      // Dst: (VBSLq:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vd, QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/*  5469*/          0, /*End of Scope*/
/*  5470*/        0, /*End of Scope*/
/*  5471*/      0, /*End of Scope*/
/*  5472*/    /*Scope*/ 76|128,1/*204*/, /*->5678*/
/*  5474*/      OPC_RecordChild0, // #0 = $Vn
/*  5475*/      OPC_MoveChild1,
/*  5476*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  5479*/      OPC_Scope, 25|128,1/*153*/, /*->5635*/ // 2 children in Scope
/*  5482*/        OPC_RecordChild0, // #1 = $Vm
/*  5483*/        OPC_MoveChild1,
/*  5484*/        OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  5487*/        OPC_MoveChild0,
/*  5488*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  5491*/        OPC_MoveChild0,
/*  5492*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  5495*/        OPC_MoveParent,
/*  5496*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  5498*/        OPC_SwitchType /*2 cases */, 23, MVT::v8i8,// ->5524
/*  5501*/          OPC_MoveParent,
/*  5502*/          OPC_MoveParent,
/*  5503*/          OPC_MoveParent,
/*  5504*/          OPC_CheckType, MVT::v2i32,
/*  5506*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  5508*/          OPC_EmitInteger, MVT::i32, 14, 
/*  5511*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  5514*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VORNd), 0,
                        MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (or:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, (xor:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>))) - Complexity = 16
                    // Dst: (VORNd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*  5524*/        /*SwitchType*/ 108, MVT::v16i8,// ->5634
/*  5526*/          OPC_MoveParent,
/*  5527*/          OPC_MoveParent,
/*  5528*/          OPC_MoveParent,
/*  5529*/          OPC_SwitchType /*3 cases */, 47, MVT::v4i32,// ->5579
/*  5532*/            OPC_Scope, 18, /*->5552*/ // 2 children in Scope
/*  5534*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  5536*/              OPC_EmitInteger, MVT::i32, 14, 
/*  5539*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  5542*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VORNq), 0,
                            MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                        // Src: (or:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, (xor:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>))) - Complexity = 16
                        // Dst: (VORNq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*  5552*/            /*Scope*/ 25, /*->5578*/
/*  5553*/              OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*  5555*/              OPC_EmitInteger, MVT::i32, 0, 
/*  5558*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  5561*/              OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                            MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*  5567*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VORN), 0,
                            MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                        // Src: (or:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, (xor:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val2, (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>))) - Complexity = 16
                        // Dst: (MVE_VORN:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, MQPR:{ *:[v4i32] }:$val2)
/*  5578*/            0, /*End of Scope*/
/*  5579*/          /*SwitchType*/ 25, MVT::v8i16,// ->5606
/*  5581*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*  5583*/            OPC_EmitInteger, MVT::i32, 0, 
/*  5586*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  5589*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*  5595*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VORN), 0,
                          MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (or:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, (xor:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val2, (bitconvert:{ *:[v8i16] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>))) - Complexity = 16
                      // Dst: (MVE_VORN:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, MQPR:{ *:[v8i16] }:$val2)
/*  5606*/          /*SwitchType*/ 25, MVT::v2i64,// ->5633
/*  5608*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*  5610*/            OPC_EmitInteger, MVT::i32, 0, 
/*  5613*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  5616*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*  5622*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VORN), 0,
                          MVT::v2i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (or:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val1, (xor:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val2, (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>))) - Complexity = 16
                      // Dst: (MVE_VORN:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val1, MQPR:{ *:[v2i64] }:$val2)
/*  5633*/          0, // EndSwitchType
/*  5634*/        0, // EndSwitchType
/*  5635*/      /*Scope*/ 41, /*->5677*/
/*  5636*/        OPC_MoveChild0,
/*  5637*/        OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  5640*/        OPC_MoveChild0,
/*  5641*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  5644*/        OPC_MoveChild0,
/*  5645*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  5648*/        OPC_MoveParent,
/*  5649*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  5651*/        OPC_CheckType, MVT::v8i8,
/*  5653*/        OPC_MoveParent,
/*  5654*/        OPC_MoveParent,
/*  5655*/        OPC_RecordChild1, // #1 = $Vm
/*  5656*/        OPC_MoveParent,
/*  5657*/        OPC_CheckType, MVT::v2i32,
/*  5659*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  5661*/        OPC_EmitInteger, MVT::i32, 14, 
/*  5664*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  5667*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VORNd), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (or:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, (xor:{ *:[v2i32] } (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), DPR:{ *:[v2i32] }:$Vm)) - Complexity = 16
                  // Dst: (VORNd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*  5677*/      0, /*End of Scope*/
/*  5678*/    /*Scope*/ 92, /*->5771*/
/*  5679*/      OPC_MoveChild0,
/*  5680*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  5683*/      OPC_Scope, 42, /*->5727*/ // 2 children in Scope
/*  5685*/        OPC_RecordChild0, // #0 = $Vm
/*  5686*/        OPC_MoveChild1,
/*  5687*/        OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  5690*/        OPC_MoveChild0,
/*  5691*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  5694*/        OPC_MoveChild0,
/*  5695*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  5698*/        OPC_MoveParent,
/*  5699*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  5701*/        OPC_CheckType, MVT::v8i8,
/*  5703*/        OPC_MoveParent,
/*  5704*/        OPC_MoveParent,
/*  5705*/        OPC_MoveParent,
/*  5706*/        OPC_RecordChild1, // #1 = $Vn
/*  5707*/        OPC_CheckType, MVT::v2i32,
/*  5709*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  5711*/        OPC_EmitInteger, MVT::i32, 14, 
/*  5714*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  5717*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VORNd), 0,
                      MVT::v2i32, 4/*#Ops*/, 1, 0, 2, 3, 
                  // Src: (or:{ *:[v2i32] } (xor:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), DPR:{ *:[v2i32] }:$Vn) - Complexity = 16
                  // Dst: (VORNd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*  5727*/      /*Scope*/ 42, /*->5770*/
/*  5728*/        OPC_MoveChild0,
/*  5729*/        OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  5732*/        OPC_MoveChild0,
/*  5733*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  5736*/        OPC_MoveChild0,
/*  5737*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  5740*/        OPC_MoveParent,
/*  5741*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  5743*/        OPC_CheckType, MVT::v8i8,
/*  5745*/        OPC_MoveParent,
/*  5746*/        OPC_MoveParent,
/*  5747*/        OPC_RecordChild1, // #0 = $Vm
/*  5748*/        OPC_MoveParent,
/*  5749*/        OPC_RecordChild1, // #1 = $Vn
/*  5750*/        OPC_CheckType, MVT::v2i32,
/*  5752*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  5754*/        OPC_EmitInteger, MVT::i32, 14, 
/*  5757*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  5760*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VORNd), 0,
                      MVT::v2i32, 4/*#Ops*/, 1, 0, 2, 3, 
                  // Src: (or:{ *:[v2i32] } (xor:{ *:[v2i32] } (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), DPR:{ *:[v2i32] }:$Vm), DPR:{ *:[v2i32] }:$Vn) - Complexity = 16
                  // Dst: (VORNd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*  5770*/      0, /*End of Scope*/
/*  5771*/    /*Scope*/ 46, /*->5818*/
/*  5772*/      OPC_RecordChild0, // #0 = $Vn
/*  5773*/      OPC_MoveChild1,
/*  5774*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  5777*/      OPC_MoveChild0,
/*  5778*/      OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  5781*/      OPC_MoveChild0,
/*  5782*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  5785*/      OPC_MoveChild0,
/*  5786*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  5789*/      OPC_MoveParent,
/*  5790*/      OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  5792*/      OPC_CheckType, MVT::v16i8,
/*  5794*/      OPC_MoveParent,
/*  5795*/      OPC_MoveParent,
/*  5796*/      OPC_RecordChild1, // #1 = $Vm
/*  5797*/      OPC_MoveParent,
/*  5798*/      OPC_CheckType, MVT::v4i32,
/*  5800*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  5802*/      OPC_EmitInteger, MVT::i32, 14, 
/*  5805*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  5808*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VORNq), 0,
                    MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (or:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, (xor:{ *:[v4i32] } (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), QPR:{ *:[v4i32] }:$Vm)) - Complexity = 16
                // Dst: (VORNq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*  5818*/    /*Scope*/ 92, /*->5911*/
/*  5819*/      OPC_MoveChild0,
/*  5820*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  5823*/      OPC_Scope, 42, /*->5867*/ // 2 children in Scope
/*  5825*/        OPC_RecordChild0, // #0 = $Vm
/*  5826*/        OPC_MoveChild1,
/*  5827*/        OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  5830*/        OPC_MoveChild0,
/*  5831*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  5834*/        OPC_MoveChild0,
/*  5835*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  5838*/        OPC_MoveParent,
/*  5839*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  5841*/        OPC_CheckType, MVT::v16i8,
/*  5843*/        OPC_MoveParent,
/*  5844*/        OPC_MoveParent,
/*  5845*/        OPC_MoveParent,
/*  5846*/        OPC_RecordChild1, // #1 = $Vn
/*  5847*/        OPC_CheckType, MVT::v4i32,
/*  5849*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  5851*/        OPC_EmitInteger, MVT::i32, 14, 
/*  5854*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  5857*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VORNq), 0,
                      MVT::v4i32, 4/*#Ops*/, 1, 0, 2, 3, 
                  // Src: (or:{ *:[v4i32] } (xor:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), QPR:{ *:[v4i32] }:$Vn) - Complexity = 16
                  // Dst: (VORNq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*  5867*/      /*Scope*/ 42, /*->5910*/
/*  5868*/        OPC_MoveChild0,
/*  5869*/        OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  5872*/        OPC_MoveChild0,
/*  5873*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  5876*/        OPC_MoveChild0,
/*  5877*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  5880*/        OPC_MoveParent,
/*  5881*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  5883*/        OPC_CheckType, MVT::v16i8,
/*  5885*/        OPC_MoveParent,
/*  5886*/        OPC_MoveParent,
/*  5887*/        OPC_RecordChild1, // #0 = $Vm
/*  5888*/        OPC_MoveParent,
/*  5889*/        OPC_RecordChild1, // #1 = $Vn
/*  5890*/        OPC_CheckType, MVT::v4i32,
/*  5892*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  5894*/        OPC_EmitInteger, MVT::i32, 14, 
/*  5897*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  5900*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VORNq), 0,
                      MVT::v4i32, 4/*#Ops*/, 1, 0, 2, 3, 
                  // Src: (or:{ *:[v4i32] } (xor:{ *:[v4i32] } (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), QPR:{ *:[v4i32] }:$Vm), QPR:{ *:[v4i32] }:$Vn) - Complexity = 16
                  // Dst: (VORNq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*  5910*/      0, /*End of Scope*/
/*  5911*/    /*Scope*/ 53, /*->5965*/
/*  5912*/      OPC_RecordChild0, // #0 = $val1
/*  5913*/      OPC_MoveChild1,
/*  5914*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  5917*/      OPC_MoveChild0,
/*  5918*/      OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  5921*/      OPC_MoveChild0,
/*  5922*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  5925*/      OPC_MoveChild0,
/*  5926*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  5929*/      OPC_MoveParent,
/*  5930*/      OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  5932*/      OPC_CheckType, MVT::v16i8,
/*  5934*/      OPC_MoveParent,
/*  5935*/      OPC_MoveParent,
/*  5936*/      OPC_RecordChild1, // #1 = $val2
/*  5937*/      OPC_MoveParent,
/*  5938*/      OPC_CheckType, MVT::v8i16,
/*  5940*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*  5942*/      OPC_EmitInteger, MVT::i32, 0, 
/*  5945*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  5948*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*  5954*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VORN), 0,
                    MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (or:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, (xor:{ *:[v8i16] } (bitconvert:{ *:[v8i16] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), MQPR:{ *:[v8i16] }:$val2)) - Complexity = 16
                // Dst: (MVE_VORN:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, MQPR:{ *:[v8i16] }:$val2)
/*  5965*/    /*Scope*/ 106, /*->6072*/
/*  5966*/      OPC_MoveChild0,
/*  5967*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  5970*/      OPC_Scope, 49, /*->6021*/ // 2 children in Scope
/*  5972*/        OPC_RecordChild0, // #0 = $val2
/*  5973*/        OPC_MoveChild1,
/*  5974*/        OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  5977*/        OPC_MoveChild0,
/*  5978*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  5981*/        OPC_MoveChild0,
/*  5982*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  5985*/        OPC_MoveParent,
/*  5986*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  5988*/        OPC_CheckType, MVT::v16i8,
/*  5990*/        OPC_MoveParent,
/*  5991*/        OPC_MoveParent,
/*  5992*/        OPC_MoveParent,
/*  5993*/        OPC_RecordChild1, // #1 = $val1
/*  5994*/        OPC_CheckType, MVT::v8i16,
/*  5996*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*  5998*/        OPC_EmitInteger, MVT::i32, 0, 
/*  6001*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6004*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*  6010*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VORN), 0,
                      MVT::v8i16, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (or:{ *:[v8i16] } (xor:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val2, (bitconvert:{ *:[v8i16] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), MQPR:{ *:[v8i16] }:$val1) - Complexity = 16
                  // Dst: (MVE_VORN:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, MQPR:{ *:[v8i16] }:$val2)
/*  6021*/      /*Scope*/ 49, /*->6071*/
/*  6022*/        OPC_MoveChild0,
/*  6023*/        OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  6026*/        OPC_MoveChild0,
/*  6027*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  6030*/        OPC_MoveChild0,
/*  6031*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  6034*/        OPC_MoveParent,
/*  6035*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  6037*/        OPC_CheckType, MVT::v16i8,
/*  6039*/        OPC_MoveParent,
/*  6040*/        OPC_MoveParent,
/*  6041*/        OPC_RecordChild1, // #0 = $val2
/*  6042*/        OPC_MoveParent,
/*  6043*/        OPC_RecordChild1, // #1 = $val1
/*  6044*/        OPC_CheckType, MVT::v8i16,
/*  6046*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*  6048*/        OPC_EmitInteger, MVT::i32, 0, 
/*  6051*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6054*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*  6060*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VORN), 0,
                      MVT::v8i16, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (or:{ *:[v8i16] } (xor:{ *:[v8i16] } (bitconvert:{ *:[v8i16] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), MQPR:{ *:[v8i16] }:$val2), MQPR:{ *:[v8i16] }:$val1) - Complexity = 16
                  // Dst: (MVE_VORN:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, MQPR:{ *:[v8i16] }:$val2)
/*  6071*/      0, /*End of Scope*/
/*  6072*/    /*Scope*/ 53, /*->6126*/
/*  6073*/      OPC_RecordChild0, // #0 = $val1
/*  6074*/      OPC_MoveChild1,
/*  6075*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  6078*/      OPC_MoveChild0,
/*  6079*/      OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  6082*/      OPC_MoveChild0,
/*  6083*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  6086*/      OPC_MoveChild0,
/*  6087*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  6090*/      OPC_MoveParent,
/*  6091*/      OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  6093*/      OPC_CheckType, MVT::v16i8,
/*  6095*/      OPC_MoveParent,
/*  6096*/      OPC_MoveParent,
/*  6097*/      OPC_RecordChild1, // #1 = $val2
/*  6098*/      OPC_MoveParent,
/*  6099*/      OPC_CheckType, MVT::v4i32,
/*  6101*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*  6103*/      OPC_EmitInteger, MVT::i32, 0, 
/*  6106*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6109*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*  6115*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VORN), 0,
                    MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (or:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, (xor:{ *:[v4i32] } (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), MQPR:{ *:[v4i32] }:$val2)) - Complexity = 16
                // Dst: (MVE_VORN:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, MQPR:{ *:[v4i32] }:$val2)
/*  6126*/    /*Scope*/ 106, /*->6233*/
/*  6127*/      OPC_MoveChild0,
/*  6128*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  6131*/      OPC_Scope, 49, /*->6182*/ // 2 children in Scope
/*  6133*/        OPC_RecordChild0, // #0 = $val2
/*  6134*/        OPC_MoveChild1,
/*  6135*/        OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  6138*/        OPC_MoveChild0,
/*  6139*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  6142*/        OPC_MoveChild0,
/*  6143*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  6146*/        OPC_MoveParent,
/*  6147*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  6149*/        OPC_CheckType, MVT::v16i8,
/*  6151*/        OPC_MoveParent,
/*  6152*/        OPC_MoveParent,
/*  6153*/        OPC_MoveParent,
/*  6154*/        OPC_RecordChild1, // #1 = $val1
/*  6155*/        OPC_CheckType, MVT::v4i32,
/*  6157*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*  6159*/        OPC_EmitInteger, MVT::i32, 0, 
/*  6162*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6165*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*  6171*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VORN), 0,
                      MVT::v4i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (or:{ *:[v4i32] } (xor:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val2, (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), MQPR:{ *:[v4i32] }:$val1) - Complexity = 16
                  // Dst: (MVE_VORN:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, MQPR:{ *:[v4i32] }:$val2)
/*  6182*/      /*Scope*/ 49, /*->6232*/
/*  6183*/        OPC_MoveChild0,
/*  6184*/        OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  6187*/        OPC_MoveChild0,
/*  6188*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  6191*/        OPC_MoveChild0,
/*  6192*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  6195*/        OPC_MoveParent,
/*  6196*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  6198*/        OPC_CheckType, MVT::v16i8,
/*  6200*/        OPC_MoveParent,
/*  6201*/        OPC_MoveParent,
/*  6202*/        OPC_RecordChild1, // #0 = $val2
/*  6203*/        OPC_MoveParent,
/*  6204*/        OPC_RecordChild1, // #1 = $val1
/*  6205*/        OPC_CheckType, MVT::v4i32,
/*  6207*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*  6209*/        OPC_EmitInteger, MVT::i32, 0, 
/*  6212*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6215*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*  6221*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VORN), 0,
                      MVT::v4i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (or:{ *:[v4i32] } (xor:{ *:[v4i32] } (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), MQPR:{ *:[v4i32] }:$val2), MQPR:{ *:[v4i32] }:$val1) - Complexity = 16
                  // Dst: (MVE_VORN:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, MQPR:{ *:[v4i32] }:$val2)
/*  6232*/      0, /*End of Scope*/
/*  6233*/    /*Scope*/ 53, /*->6287*/
/*  6234*/      OPC_RecordChild0, // #0 = $val1
/*  6235*/      OPC_MoveChild1,
/*  6236*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  6239*/      OPC_MoveChild0,
/*  6240*/      OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  6243*/      OPC_MoveChild0,
/*  6244*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  6247*/      OPC_MoveChild0,
/*  6248*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  6251*/      OPC_MoveParent,
/*  6252*/      OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  6254*/      OPC_CheckType, MVT::v16i8,
/*  6256*/      OPC_MoveParent,
/*  6257*/      OPC_MoveParent,
/*  6258*/      OPC_RecordChild1, // #1 = $val2
/*  6259*/      OPC_MoveParent,
/*  6260*/      OPC_CheckType, MVT::v2i64,
/*  6262*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*  6264*/      OPC_EmitInteger, MVT::i32, 0, 
/*  6267*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6270*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*  6276*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VORN), 0,
                    MVT::v2i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (or:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val1, (xor:{ *:[v2i64] } (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), MQPR:{ *:[v2i64] }:$val2)) - Complexity = 16
                // Dst: (MVE_VORN:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val1, MQPR:{ *:[v2i64] }:$val2)
/*  6287*/    /*Scope*/ 106, /*->6394*/
/*  6288*/      OPC_MoveChild0,
/*  6289*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  6292*/      OPC_Scope, 49, /*->6343*/ // 2 children in Scope
/*  6294*/        OPC_RecordChild0, // #0 = $val2
/*  6295*/        OPC_MoveChild1,
/*  6296*/        OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  6299*/        OPC_MoveChild0,
/*  6300*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  6303*/        OPC_MoveChild0,
/*  6304*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  6307*/        OPC_MoveParent,
/*  6308*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  6310*/        OPC_CheckType, MVT::v16i8,
/*  6312*/        OPC_MoveParent,
/*  6313*/        OPC_MoveParent,
/*  6314*/        OPC_MoveParent,
/*  6315*/        OPC_RecordChild1, // #1 = $val1
/*  6316*/        OPC_CheckType, MVT::v2i64,
/*  6318*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*  6320*/        OPC_EmitInteger, MVT::i32, 0, 
/*  6323*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6326*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*  6332*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VORN), 0,
                      MVT::v2i64, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (or:{ *:[v2i64] } (xor:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val2, (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), MQPR:{ *:[v2i64] }:$val1) - Complexity = 16
                  // Dst: (MVE_VORN:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val1, MQPR:{ *:[v2i64] }:$val2)
/*  6343*/      /*Scope*/ 49, /*->6393*/
/*  6344*/        OPC_MoveChild0,
/*  6345*/        OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/*  6348*/        OPC_MoveChild0,
/*  6349*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  6352*/        OPC_MoveChild0,
/*  6353*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  6356*/        OPC_MoveParent,
/*  6357*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  6359*/        OPC_CheckType, MVT::v16i8,
/*  6361*/        OPC_MoveParent,
/*  6362*/        OPC_MoveParent,
/*  6363*/        OPC_RecordChild1, // #0 = $val2
/*  6364*/        OPC_MoveParent,
/*  6365*/        OPC_RecordChild1, // #1 = $val1
/*  6366*/        OPC_CheckType, MVT::v2i64,
/*  6368*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*  6370*/        OPC_EmitInteger, MVT::i32, 0, 
/*  6373*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6376*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*  6382*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VORN), 0,
                      MVT::v2i64, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (or:{ *:[v2i64] } (xor:{ *:[v2i64] } (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), MQPR:{ *:[v2i64] }:$val2), MQPR:{ *:[v2i64] }:$val1) - Complexity = 16
                  // Dst: (MVE_VORN:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val1, MQPR:{ *:[v2i64] }:$val2)
/*  6393*/      0, /*End of Scope*/
/*  6394*/    /*Scope*/ 91, /*->6486*/
/*  6395*/      OPC_RecordChild0, // #0 = $val1
/*  6396*/      OPC_MoveChild1,
/*  6397*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  6400*/      OPC_Scope, 41, /*->6443*/ // 2 children in Scope
/*  6402*/        OPC_RecordChild0, // #1 = $val2
/*  6403*/        OPC_MoveChild1,
/*  6404*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  6407*/        OPC_MoveChild0,
/*  6408*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  6411*/        OPC_MoveParent,
/*  6412*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  6414*/        OPC_MoveParent,
/*  6415*/        OPC_MoveParent,
/*  6416*/        OPC_CheckType, MVT::v16i8,
/*  6418*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*  6420*/        OPC_EmitInteger, MVT::i32, 0, 
/*  6423*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6426*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*  6432*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VORN), 0,
                      MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (or:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, (xor:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val2, (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)) - Complexity = 13
                  // Dst: (MVE_VORN:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, MQPR:{ *:[v16i8] }:$val2)
/*  6443*/      /*Scope*/ 41, /*->6485*/
/*  6444*/        OPC_MoveChild0,
/*  6445*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  6448*/        OPC_MoveChild0,
/*  6449*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  6452*/        OPC_MoveParent,
/*  6453*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  6455*/        OPC_MoveParent,
/*  6456*/        OPC_RecordChild1, // #1 = $val2
/*  6457*/        OPC_MoveParent,
/*  6458*/        OPC_CheckType, MVT::v16i8,
/*  6460*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*  6462*/        OPC_EmitInteger, MVT::i32, 0, 
/*  6465*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6468*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*  6474*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VORN), 0,
                      MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (or:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, (xor:{ *:[v16i8] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>, MQPR:{ *:[v16i8] }:$val2)) - Complexity = 13
                  // Dst: (MVE_VORN:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, MQPR:{ *:[v16i8] }:$val2)
/*  6485*/      0, /*End of Scope*/
/*  6486*/    /*Scope*/ 92, /*->6579*/
/*  6487*/      OPC_MoveChild0,
/*  6488*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/*  6491*/      OPC_Scope, 42, /*->6535*/ // 2 children in Scope
/*  6493*/        OPC_RecordChild0, // #0 = $val2
/*  6494*/        OPC_MoveChild1,
/*  6495*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  6498*/        OPC_MoveChild0,
/*  6499*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  6502*/        OPC_MoveParent,
/*  6503*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  6505*/        OPC_MoveParent,
/*  6506*/        OPC_MoveParent,
/*  6507*/        OPC_RecordChild1, // #1 = $val1
/*  6508*/        OPC_CheckType, MVT::v16i8,
/*  6510*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*  6512*/        OPC_EmitInteger, MVT::i32, 0, 
/*  6515*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6518*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*  6524*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VORN), 0,
                      MVT::v16i8, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (or:{ *:[v16i8] } (xor:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val2, (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), MQPR:{ *:[v16i8] }:$val1) - Complexity = 13
                  // Dst: (MVE_VORN:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, MQPR:{ *:[v16i8] }:$val2)
/*  6535*/      /*Scope*/ 42, /*->6578*/
/*  6536*/        OPC_MoveChild0,
/*  6537*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*  6540*/        OPC_MoveChild0,
/*  6541*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*  6544*/        OPC_MoveParent,
/*  6545*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/*  6547*/        OPC_MoveParent,
/*  6548*/        OPC_RecordChild1, // #0 = $val2
/*  6549*/        OPC_MoveParent,
/*  6550*/        OPC_RecordChild1, // #1 = $val1
/*  6551*/        OPC_CheckType, MVT::v16i8,
/*  6553*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*  6555*/        OPC_EmitInteger, MVT::i32, 0, 
/*  6558*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6561*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*  6567*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VORN), 0,
                      MVT::v16i8, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (or:{ *:[v16i8] } (xor:{ *:[v16i8] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>, MQPR:{ *:[v16i8] }:$val2), MQPR:{ *:[v16i8] }:$val1) - Complexity = 13
                  // Dst: (MVE_VORN:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, MQPR:{ *:[v16i8] }:$val2)
/*  6578*/      0, /*End of Scope*/
/*  6579*/    /*Scope*/ 69|128,2/*325*/, /*->6906*/
/*  6581*/      OPC_RecordChild0, // #0 = $Vn
/*  6582*/      OPC_RecordChild1, // #1 = $Vm
/*  6583*/      OPC_SwitchType /*8 cases */, 18, MVT::v2i32,// ->6604
/*  6586*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  6588*/        OPC_EmitInteger, MVT::i32, 14, 
/*  6591*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6594*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VORRd), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (or:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 3
                  // Dst: (VORRd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*  6604*/      /*SwitchType*/ 47, MVT::v4i32,// ->6653
/*  6606*/        OPC_Scope, 18, /*->6626*/ // 2 children in Scope
/*  6608*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*  6610*/          OPC_EmitInteger, MVT::i32, 14, 
/*  6613*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6616*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VORRq), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (or:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 3
                    // Dst: (VORRq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*  6626*/        /*Scope*/ 25, /*->6652*/
/*  6627*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*  6629*/          OPC_EmitInteger, MVT::i32, 0, 
/*  6632*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6635*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*  6641*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VORR), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (or:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, MQPR:{ *:[v4i32] }:$val2) - Complexity = 3
                    // Dst: (MVE_VORR:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, MQPR:{ *:[v4i32] }:$val2)
/*  6652*/        0, /*End of Scope*/
/*  6653*/      /*SwitchType*/ 25, MVT::v16i8,// ->6680
/*  6655*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*  6657*/        OPC_EmitInteger, MVT::i32, 0, 
/*  6660*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6663*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*  6669*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VORR), 0,
                      MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (or:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, MQPR:{ *:[v16i8] }:$val2) - Complexity = 3
                  // Dst: (MVE_VORR:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, MQPR:{ *:[v16i8] }:$val2)
/*  6680*/      /*SwitchType*/ 25, MVT::v8i16,// ->6707
/*  6682*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*  6684*/        OPC_EmitInteger, MVT::i32, 0, 
/*  6687*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6690*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*  6696*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VORR), 0,
                      MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (or:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, MQPR:{ *:[v8i16] }:$val2) - Complexity = 3
                  // Dst: (MVE_VORR:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, MQPR:{ *:[v8i16] }:$val2)
/*  6707*/      /*SwitchType*/ 25, MVT::v2i64,// ->6734
/*  6709*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*  6711*/        OPC_EmitInteger, MVT::i32, 0, 
/*  6714*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6717*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*  6723*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VORR), 0,
                      MVT::v2i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (or:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val1, MQPR:{ *:[v2i64] }:$val2) - Complexity = 3
                  // Dst: (MVE_VORR:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val1, MQPR:{ *:[v2i64] }:$val2)
/*  6734*/      /*SwitchType*/ 55, MVT::v16i1,// ->6791
/*  6736*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*  6738*/        OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/*  6741*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::i32, 2/*#Ops*/, 0, 2,  // Results = #3
/*  6749*/        OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/*  6752*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::i32, 2/*#Ops*/, 1, 4,  // Results = #5
/*  6760*/        OPC_EmitInteger, MVT::i32, 14, 
/*  6763*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6766*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6769*/        OPC_EmitNode1, TARGET_VAL(ARM::t2ORRrr), 0,
                      MVT::i32, 5/*#Ops*/, 3, 5, 6, 7, 8,  // Results = #9
/*  6780*/        OPC_EmitInteger, MVT::i32, ARM::VCCRRegClassID,
/*  6783*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v16i1, 2/*#Ops*/, 9, 10, 
                  // Src: (or:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, VCCR:{ *:[v16i1] }:$p2) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[v16i1] } (t2ORRrr:{ *:[i32] } (COPY_TO_REGCLASS:{ *:[i32] } VCCR:{ *:[v16i1] }:$p1, rGPR:{ *:[i32] }), (COPY_TO_REGCLASS:{ *:[i32] } VCCR:{ *:[v16i1] }:$p2, rGPR:{ *:[i32] })), VCCR:{ *:[i32] })
/*  6791*/      /*SwitchType*/ 55, MVT::v8i1,// ->6848
/*  6793*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*  6795*/        OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/*  6798*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::i32, 2/*#Ops*/, 0, 2,  // Results = #3
/*  6806*/        OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/*  6809*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::i32, 2/*#Ops*/, 1, 4,  // Results = #5
/*  6817*/        OPC_EmitInteger, MVT::i32, 14, 
/*  6820*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6823*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6826*/        OPC_EmitNode1, TARGET_VAL(ARM::t2ORRrr), 0,
                      MVT::i32, 5/*#Ops*/, 3, 5, 6, 7, 8,  // Results = #9
/*  6837*/        OPC_EmitInteger, MVT::i32, ARM::VCCRRegClassID,
/*  6840*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v8i1, 2/*#Ops*/, 9, 10, 
                  // Src: (or:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, VCCR:{ *:[v8i1] }:$p2) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[v8i1] } (t2ORRrr:{ *:[i32] } (COPY_TO_REGCLASS:{ *:[i32] } VCCR:{ *:[v8i1] }:$p1, rGPR:{ *:[i32] }), (COPY_TO_REGCLASS:{ *:[i32] } VCCR:{ *:[v8i1] }:$p2, rGPR:{ *:[i32] })), VCCR:{ *:[i32] })
/*  6848*/      /*SwitchType*/ 55, MVT::v4i1,// ->6905
/*  6850*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*  6852*/        OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/*  6855*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::i32, 2/*#Ops*/, 0, 2,  // Results = #3
/*  6863*/        OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/*  6866*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::i32, 2/*#Ops*/, 1, 4,  // Results = #5
/*  6874*/        OPC_EmitInteger, MVT::i32, 14, 
/*  6877*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6880*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6883*/        OPC_EmitNode1, TARGET_VAL(ARM::t2ORRrr), 0,
                      MVT::i32, 5/*#Ops*/, 3, 5, 6, 7, 8,  // Results = #9
/*  6894*/        OPC_EmitInteger, MVT::i32, ARM::VCCRRegClassID,
/*  6897*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v4i1, 2/*#Ops*/, 9, 10, 
                  // Src: (or:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, VCCR:{ *:[v4i1] }:$p2) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[v4i1] } (t2ORRrr:{ *:[i32] } (COPY_TO_REGCLASS:{ *:[i32] } VCCR:{ *:[v4i1] }:$p1, rGPR:{ *:[i32] }), (COPY_TO_REGCLASS:{ *:[i32] } VCCR:{ *:[v4i1] }:$p2, rGPR:{ *:[i32] })), VCCR:{ *:[i32] })
/*  6905*/      0, // EndSwitchType
/*  6906*/    0, /*End of Scope*/
/*  6907*/  /*SwitchOpcode*/ 21|128,88/*11285*/, TARGET_VAL(ISD::ADD),// ->18196
/*  6911*/    OPC_Scope, 0|128,3/*384*/, /*->7298*/ // 63 children in Scope
/*  6914*/      OPC_RecordChild0, // #0 = $Rn
/*  6915*/      OPC_MoveChild1,
/*  6916*/      OPC_Scope, 46, /*->6964*/ // 8 children in Scope
/*  6918*/        OPC_CheckAndImm, 127|128,1/*255*/, 
/*  6921*/        OPC_MoveChild0,
/*  6922*/        OPC_CheckOpcode, TARGET_VAL(ISD::ROTR),
/*  6925*/        OPC_RecordChild0, // #1 = $Rm
/*  6926*/        OPC_RecordChild1, // #2 = $rot
/*  6927*/        OPC_MoveChild1,
/*  6928*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  6931*/        OPC_CheckPredicate, 14, // Predicate_rot_imm
/*  6933*/        OPC_CheckType, MVT::i32,
/*  6935*/        OPC_MoveParent,
/*  6936*/        OPC_MoveParent,
/*  6937*/        OPC_MoveParent,
/*  6938*/        OPC_CheckType, MVT::i32,
/*  6940*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  6942*/        OPC_EmitConvertToTarget, 2,
/*  6944*/        OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  6947*/        OPC_EmitInteger, MVT::i32, 14, 
/*  6950*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  6953*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UXTAB), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 4, 5, 6, 
                  // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (and:{ *:[i32] } (rotr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), 255:{ *:[i32] })) - Complexity = 34
                  // Dst: (UXTAB:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$rot))
/*  6964*/      /*Scope*/ 47, /*->7012*/
/*  6965*/        OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*  6969*/        OPC_MoveChild0,
/*  6970*/        OPC_CheckOpcode, TARGET_VAL(ISD::ROTR),
/*  6973*/        OPC_RecordChild0, // #1 = $Rm
/*  6974*/        OPC_RecordChild1, // #2 = $rot
/*  6975*/        OPC_MoveChild1,
/*  6976*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  6979*/        OPC_CheckPredicate, 14, // Predicate_rot_imm
/*  6981*/        OPC_CheckType, MVT::i32,
/*  6983*/        OPC_MoveParent,
/*  6984*/        OPC_MoveParent,
/*  6985*/        OPC_MoveParent,
/*  6986*/        OPC_CheckType, MVT::i32,
/*  6988*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  6990*/        OPC_EmitConvertToTarget, 2,
/*  6992*/        OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  6995*/        OPC_EmitInteger, MVT::i32, 14, 
/*  6998*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  7001*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UXTAH), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 4, 5, 6, 
                  // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (and:{ *:[i32] } (rotr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), 65535:{ *:[i32] })) - Complexity = 34
                  // Dst: (UXTAH:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$rot))
/*  7012*/      /*Scope*/ 46, /*->7059*/
/*  7013*/        OPC_CheckAndImm, 127|128,1/*255*/, 
/*  7016*/        OPC_MoveChild0,
/*  7017*/        OPC_CheckOpcode, TARGET_VAL(ISD::SRL),
/*  7020*/        OPC_RecordChild0, // #1 = $Rm
/*  7021*/        OPC_RecordChild1, // #2 = $rot
/*  7022*/        OPC_MoveChild1,
/*  7023*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  7026*/        OPC_CheckPredicate, 14, // Predicate_rot_imm
/*  7028*/        OPC_CheckType, MVT::i32,
/*  7030*/        OPC_MoveParent,
/*  7031*/        OPC_MoveParent,
/*  7032*/        OPC_MoveParent,
/*  7033*/        OPC_CheckType, MVT::i32,
/*  7035*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  7037*/        OPC_EmitConvertToTarget, 2,
/*  7039*/        OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  7042*/        OPC_EmitInteger, MVT::i32, 14, 
/*  7045*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  7048*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UXTAB), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 4, 5, 6, 
                  // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (and:{ *:[i32] } (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), 255:{ *:[i32] })) - Complexity = 34
                  // Dst: (UXTAB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/*  7059*/      /*Scope*/ 47, /*->7107*/
/*  7060*/        OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*  7064*/        OPC_MoveChild0,
/*  7065*/        OPC_CheckOpcode, TARGET_VAL(ISD::SRL),
/*  7068*/        OPC_RecordChild0, // #1 = $Rm
/*  7069*/        OPC_RecordChild1, // #2 = $rot
/*  7070*/        OPC_MoveChild1,
/*  7071*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  7074*/        OPC_CheckPredicate, 15, // Predicate_imm8_or_16
/*  7076*/        OPC_CheckType, MVT::i32,
/*  7078*/        OPC_MoveParent,
/*  7079*/        OPC_MoveParent,
/*  7080*/        OPC_MoveParent,
/*  7081*/        OPC_CheckType, MVT::i32,
/*  7083*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  7085*/        OPC_EmitConvertToTarget, 2,
/*  7087*/        OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  7090*/        OPC_EmitInteger, MVT::i32, 14, 
/*  7093*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  7096*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UXTAH), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 4, 5, 6, 
                  // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (and:{ *:[i32] } (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm8_or_16>>:$rot), 65535:{ *:[i32] })) - Complexity = 34
                  // Dst: (UXTAH:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/*  7107*/      /*Scope*/ 46, /*->7154*/
/*  7108*/        OPC_CheckAndImm, 127|128,1/*255*/, 
/*  7111*/        OPC_MoveChild0,
/*  7112*/        OPC_CheckOpcode, TARGET_VAL(ISD::ROTR),
/*  7115*/        OPC_RecordChild0, // #1 = $Rm
/*  7116*/        OPC_RecordChild1, // #2 = $rot
/*  7117*/        OPC_MoveChild1,
/*  7118*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  7121*/        OPC_CheckPredicate, 14, // Predicate_rot_imm
/*  7123*/        OPC_CheckType, MVT::i32,
/*  7125*/        OPC_MoveParent,
/*  7126*/        OPC_MoveParent,
/*  7127*/        OPC_MoveParent,
/*  7128*/        OPC_CheckType, MVT::i32,
/*  7130*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  7132*/        OPC_EmitConvertToTarget, 2,
/*  7134*/        OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  7137*/        OPC_EmitInteger, MVT::i32, 14, 
/*  7140*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  7143*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UXTAB), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 4, 5, 6, 
                  // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (and:{ *:[i32] } (rotr:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), 255:{ *:[i32] })) - Complexity = 34
                  // Dst: (t2UXTAB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/*  7154*/      /*Scope*/ 47, /*->7202*/
/*  7155*/        OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*  7159*/        OPC_MoveChild0,
/*  7160*/        OPC_CheckOpcode, TARGET_VAL(ISD::ROTR),
/*  7163*/        OPC_RecordChild0, // #1 = $Rm
/*  7164*/        OPC_RecordChild1, // #2 = $rot
/*  7165*/        OPC_MoveChild1,
/*  7166*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  7169*/        OPC_CheckPredicate, 14, // Predicate_rot_imm
/*  7171*/        OPC_CheckType, MVT::i32,
/*  7173*/        OPC_MoveParent,
/*  7174*/        OPC_MoveParent,
/*  7175*/        OPC_MoveParent,
/*  7176*/        OPC_CheckType, MVT::i32,
/*  7178*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  7180*/        OPC_EmitConvertToTarget, 2,
/*  7182*/        OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  7185*/        OPC_EmitInteger, MVT::i32, 14, 
/*  7188*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  7191*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UXTAH), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 4, 5, 6, 
                  // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (and:{ *:[i32] } (rotr:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), 65535:{ *:[i32] })) - Complexity = 34
                  // Dst: (t2UXTAH:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/*  7202*/      /*Scope*/ 46, /*->7249*/
/*  7203*/        OPC_CheckAndImm, 127|128,1/*255*/, 
/*  7206*/        OPC_MoveChild0,
/*  7207*/        OPC_CheckOpcode, TARGET_VAL(ISD::SRL),
/*  7210*/        OPC_RecordChild0, // #1 = $Rm
/*  7211*/        OPC_RecordChild1, // #2 = $rot
/*  7212*/        OPC_MoveChild1,
/*  7213*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  7216*/        OPC_CheckPredicate, 14, // Predicate_rot_imm
/*  7218*/        OPC_CheckType, MVT::i32,
/*  7220*/        OPC_MoveParent,
/*  7221*/        OPC_MoveParent,
/*  7222*/        OPC_MoveParent,
/*  7223*/        OPC_CheckType, MVT::i32,
/*  7225*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  7227*/        OPC_EmitConvertToTarget, 2,
/*  7229*/        OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  7232*/        OPC_EmitInteger, MVT::i32, 14, 
/*  7235*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  7238*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UXTAB), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 4, 5, 6, 
                  // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (and:{ *:[i32] } (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), 255:{ *:[i32] })) - Complexity = 34
                  // Dst: (t2UXTAB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/*  7249*/      /*Scope*/ 47, /*->7297*/
/*  7250*/        OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*  7254*/        OPC_MoveChild0,
/*  7255*/        OPC_CheckOpcode, TARGET_VAL(ISD::SRL),
/*  7258*/        OPC_RecordChild0, // #1 = $Rm
/*  7259*/        OPC_RecordChild1, // #2 = $rot
/*  7260*/        OPC_MoveChild1,
/*  7261*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  7264*/        OPC_CheckPredicate, 15, // Predicate_imm8_or_16
/*  7266*/        OPC_CheckType, MVT::i32,
/*  7268*/        OPC_MoveParent,
/*  7269*/        OPC_MoveParent,
/*  7270*/        OPC_MoveParent,
/*  7271*/        OPC_CheckType, MVT::i32,
/*  7273*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  7275*/        OPC_EmitConvertToTarget, 2,
/*  7277*/        OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  7280*/        OPC_EmitInteger, MVT::i32, 14, 
/*  7283*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  7286*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UXTAH), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 4, 5, 6, 
                  // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (and:{ *:[i32] } (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm8_or_16>>:$rot), 65535:{ *:[i32] })) - Complexity = 34
                  // Dst: (t2UXTAH:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/*  7297*/      0, /*End of Scope*/
/*  7298*/    /*Scope*/ 7|128,3/*391*/, /*->7691*/
/*  7300*/      OPC_MoveChild0,
/*  7301*/      OPC_Scope, 47, /*->7350*/ // 8 children in Scope
/*  7303*/        OPC_CheckAndImm, 127|128,1/*255*/, 
/*  7306*/        OPC_MoveChild0,
/*  7307*/        OPC_CheckOpcode, TARGET_VAL(ISD::ROTR),
/*  7310*/        OPC_RecordChild0, // #0 = $Rm
/*  7311*/        OPC_RecordChild1, // #1 = $rot
/*  7312*/        OPC_MoveChild1,
/*  7313*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  7316*/        OPC_CheckPredicate, 14, // Predicate_rot_imm
/*  7318*/        OPC_CheckType, MVT::i32,
/*  7320*/        OPC_MoveParent,
/*  7321*/        OPC_MoveParent,
/*  7322*/        OPC_MoveParent,
/*  7323*/        OPC_RecordChild1, // #2 = $Rn
/*  7324*/        OPC_CheckType, MVT::i32,
/*  7326*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  7328*/        OPC_EmitConvertToTarget, 1,
/*  7330*/        OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  7333*/        OPC_EmitInteger, MVT::i32, 14, 
/*  7336*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  7339*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UXTAB), 0,
                      MVT::i32, 5/*#Ops*/, 2, 0, 4, 5, 6, 
                  // Src: (add:{ *:[i32] } (and:{ *:[i32] } (rotr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), 255:{ *:[i32] }), GPR:{ *:[i32] }:$Rn) - Complexity = 34
                  // Dst: (UXTAB:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$rot))
/*  7350*/      /*Scope*/ 48, /*->7399*/
/*  7351*/        OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*  7355*/        OPC_MoveChild0,
/*  7356*/        OPC_CheckOpcode, TARGET_VAL(ISD::ROTR),
/*  7359*/        OPC_RecordChild0, // #0 = $Rm
/*  7360*/        OPC_RecordChild1, // #1 = $rot
/*  7361*/        OPC_MoveChild1,
/*  7362*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  7365*/        OPC_CheckPredicate, 14, // Predicate_rot_imm
/*  7367*/        OPC_CheckType, MVT::i32,
/*  7369*/        OPC_MoveParent,
/*  7370*/        OPC_MoveParent,
/*  7371*/        OPC_MoveParent,
/*  7372*/        OPC_RecordChild1, // #2 = $Rn
/*  7373*/        OPC_CheckType, MVT::i32,
/*  7375*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  7377*/        OPC_EmitConvertToTarget, 1,
/*  7379*/        OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  7382*/        OPC_EmitInteger, MVT::i32, 14, 
/*  7385*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  7388*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UXTAH), 0,
                      MVT::i32, 5/*#Ops*/, 2, 0, 4, 5, 6, 
                  // Src: (add:{ *:[i32] } (and:{ *:[i32] } (rotr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), 65535:{ *:[i32] }), GPR:{ *:[i32] }:$Rn) - Complexity = 34
                  // Dst: (UXTAH:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$rot))
/*  7399*/      /*Scope*/ 47, /*->7447*/
/*  7400*/        OPC_CheckAndImm, 127|128,1/*255*/, 
/*  7403*/        OPC_MoveChild0,
/*  7404*/        OPC_CheckOpcode, TARGET_VAL(ISD::SRL),
/*  7407*/        OPC_RecordChild0, // #0 = $Rm
/*  7408*/        OPC_RecordChild1, // #1 = $rot
/*  7409*/        OPC_MoveChild1,
/*  7410*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  7413*/        OPC_CheckPredicate, 14, // Predicate_rot_imm
/*  7415*/        OPC_CheckType, MVT::i32,
/*  7417*/        OPC_MoveParent,
/*  7418*/        OPC_MoveParent,
/*  7419*/        OPC_MoveParent,
/*  7420*/        OPC_RecordChild1, // #2 = $Rn
/*  7421*/        OPC_CheckType, MVT::i32,
/*  7423*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  7425*/        OPC_EmitConvertToTarget, 1,
/*  7427*/        OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  7430*/        OPC_EmitInteger, MVT::i32, 14, 
/*  7433*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  7436*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UXTAB), 0,
                      MVT::i32, 5/*#Ops*/, 2, 0, 4, 5, 6, 
                  // Src: (add:{ *:[i32] } (and:{ *:[i32] } (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), 255:{ *:[i32] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 34
                  // Dst: (UXTAB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/*  7447*/      /*Scope*/ 48, /*->7496*/
/*  7448*/        OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*  7452*/        OPC_MoveChild0,
/*  7453*/        OPC_CheckOpcode, TARGET_VAL(ISD::SRL),
/*  7456*/        OPC_RecordChild0, // #0 = $Rm
/*  7457*/        OPC_RecordChild1, // #1 = $rot
/*  7458*/        OPC_MoveChild1,
/*  7459*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  7462*/        OPC_CheckPredicate, 15, // Predicate_imm8_or_16
/*  7464*/        OPC_CheckType, MVT::i32,
/*  7466*/        OPC_MoveParent,
/*  7467*/        OPC_MoveParent,
/*  7468*/        OPC_MoveParent,
/*  7469*/        OPC_RecordChild1, // #2 = $Rn
/*  7470*/        OPC_CheckType, MVT::i32,
/*  7472*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  7474*/        OPC_EmitConvertToTarget, 1,
/*  7476*/        OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  7479*/        OPC_EmitInteger, MVT::i32, 14, 
/*  7482*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  7485*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UXTAH), 0,
                      MVT::i32, 5/*#Ops*/, 2, 0, 4, 5, 6, 
                  // Src: (add:{ *:[i32] } (and:{ *:[i32] } (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm8_or_16>>:$rot), 65535:{ *:[i32] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 34
                  // Dst: (UXTAH:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/*  7496*/      /*Scope*/ 47, /*->7544*/
/*  7497*/        OPC_CheckAndImm, 127|128,1/*255*/, 
/*  7500*/        OPC_MoveChild0,
/*  7501*/        OPC_CheckOpcode, TARGET_VAL(ISD::ROTR),
/*  7504*/        OPC_RecordChild0, // #0 = $Rm
/*  7505*/        OPC_RecordChild1, // #1 = $rot
/*  7506*/        OPC_MoveChild1,
/*  7507*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  7510*/        OPC_CheckPredicate, 14, // Predicate_rot_imm
/*  7512*/        OPC_CheckType, MVT::i32,
/*  7514*/        OPC_MoveParent,
/*  7515*/        OPC_MoveParent,
/*  7516*/        OPC_MoveParent,
/*  7517*/        OPC_RecordChild1, // #2 = $Rn
/*  7518*/        OPC_CheckType, MVT::i32,
/*  7520*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  7522*/        OPC_EmitConvertToTarget, 1,
/*  7524*/        OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  7527*/        OPC_EmitInteger, MVT::i32, 14, 
/*  7530*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  7533*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UXTAB), 0,
                      MVT::i32, 5/*#Ops*/, 2, 0, 4, 5, 6, 
                  // Src: (add:{ *:[i32] } (and:{ *:[i32] } (rotr:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), 255:{ *:[i32] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 34
                  // Dst: (t2UXTAB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/*  7544*/      /*Scope*/ 48, /*->7593*/
/*  7545*/        OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*  7549*/        OPC_MoveChild0,
/*  7550*/        OPC_CheckOpcode, TARGET_VAL(ISD::ROTR),
/*  7553*/        OPC_RecordChild0, // #0 = $Rm
/*  7554*/        OPC_RecordChild1, // #1 = $rot
/*  7555*/        OPC_MoveChild1,
/*  7556*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  7559*/        OPC_CheckPredicate, 14, // Predicate_rot_imm
/*  7561*/        OPC_CheckType, MVT::i32,
/*  7563*/        OPC_MoveParent,
/*  7564*/        OPC_MoveParent,
/*  7565*/        OPC_MoveParent,
/*  7566*/        OPC_RecordChild1, // #2 = $Rn
/*  7567*/        OPC_CheckType, MVT::i32,
/*  7569*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  7571*/        OPC_EmitConvertToTarget, 1,
/*  7573*/        OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  7576*/        OPC_EmitInteger, MVT::i32, 14, 
/*  7579*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  7582*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UXTAH), 0,
                      MVT::i32, 5/*#Ops*/, 2, 0, 4, 5, 6, 
                  // Src: (add:{ *:[i32] } (and:{ *:[i32] } (rotr:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), 65535:{ *:[i32] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 34
                  // Dst: (t2UXTAH:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/*  7593*/      /*Scope*/ 47, /*->7641*/
/*  7594*/        OPC_CheckAndImm, 127|128,1/*255*/, 
/*  7597*/        OPC_MoveChild0,
/*  7598*/        OPC_CheckOpcode, TARGET_VAL(ISD::SRL),
/*  7601*/        OPC_RecordChild0, // #0 = $Rm
/*  7602*/        OPC_RecordChild1, // #1 = $rot
/*  7603*/        OPC_MoveChild1,
/*  7604*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  7607*/        OPC_CheckPredicate, 14, // Predicate_rot_imm
/*  7609*/        OPC_CheckType, MVT::i32,
/*  7611*/        OPC_MoveParent,
/*  7612*/        OPC_MoveParent,
/*  7613*/        OPC_MoveParent,
/*  7614*/        OPC_RecordChild1, // #2 = $Rn
/*  7615*/        OPC_CheckType, MVT::i32,
/*  7617*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  7619*/        OPC_EmitConvertToTarget, 1,
/*  7621*/        OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  7624*/        OPC_EmitInteger, MVT::i32, 14, 
/*  7627*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  7630*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UXTAB), 0,
                      MVT::i32, 5/*#Ops*/, 2, 0, 4, 5, 6, 
                  // Src: (add:{ *:[i32] } (and:{ *:[i32] } (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), 255:{ *:[i32] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 34
                  // Dst: (t2UXTAB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/*  7641*/      /*Scope*/ 48, /*->7690*/
/*  7642*/        OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*  7646*/        OPC_MoveChild0,
/*  7647*/        OPC_CheckOpcode, TARGET_VAL(ISD::SRL),
/*  7650*/        OPC_RecordChild0, // #0 = $Rm
/*  7651*/        OPC_RecordChild1, // #1 = $rot
/*  7652*/        OPC_MoveChild1,
/*  7653*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  7656*/        OPC_CheckPredicate, 15, // Predicate_imm8_or_16
/*  7658*/        OPC_CheckType, MVT::i32,
/*  7660*/        OPC_MoveParent,
/*  7661*/        OPC_MoveParent,
/*  7662*/        OPC_MoveParent,
/*  7663*/        OPC_RecordChild1, // #2 = $Rn
/*  7664*/        OPC_CheckType, MVT::i32,
/*  7666*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  7668*/        OPC_EmitConvertToTarget, 1,
/*  7670*/        OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  7673*/        OPC_EmitInteger, MVT::i32, 14, 
/*  7676*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  7679*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UXTAH), 0,
                      MVT::i32, 5/*#Ops*/, 2, 0, 4, 5, 6, 
                  // Src: (add:{ *:[i32] } (and:{ *:[i32] } (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm8_or_16>>:$rot), 65535:{ *:[i32] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 34
                  // Dst: (t2UXTAH:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/*  7690*/      0, /*End of Scope*/
/*  7691*/    /*Scope*/ 126, /*->7818*/
/*  7692*/      OPC_RecordChild0, // #0 = $Rn
/*  7693*/      OPC_MoveChild1,
/*  7694*/      OPC_Scope, 29, /*->7725*/ // 4 children in Scope
/*  7696*/        OPC_CheckAndImm, 127|128,1/*255*/, 
/*  7699*/        OPC_RecordChild0, // #1 = $Rm
/*  7700*/        OPC_MoveParent,
/*  7701*/        OPC_CheckType, MVT::i32,
/*  7703*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  7705*/        OPC_EmitInteger, MVT::i32, 0, 
/*  7708*/        OPC_EmitInteger, MVT::i32, 14, 
/*  7711*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  7714*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UXTAB), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (and:{ *:[i32] } GPR:{ *:[i32] }:$Rm, 255:{ *:[i32] })) - Complexity = 27
                  // Dst: (UXTAB:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm, 0:{ *:[i32] })
/*  7725*/      /*Scope*/ 30, /*->7756*/
/*  7726*/        OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*  7730*/        OPC_RecordChild0, // #1 = $Rm
/*  7731*/        OPC_MoveParent,
/*  7732*/        OPC_CheckType, MVT::i32,
/*  7734*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  7736*/        OPC_EmitInteger, MVT::i32, 0, 
/*  7739*/        OPC_EmitInteger, MVT::i32, 14, 
/*  7742*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  7745*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UXTAH), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (and:{ *:[i32] } GPR:{ *:[i32] }:$Rm, 65535:{ *:[i32] })) - Complexity = 27
                  // Dst: (UXTAH:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm, 0:{ *:[i32] })
/*  7756*/      /*Scope*/ 29, /*->7786*/
/*  7757*/        OPC_CheckAndImm, 127|128,1/*255*/, 
/*  7760*/        OPC_RecordChild0, // #1 = $Rm
/*  7761*/        OPC_MoveParent,
/*  7762*/        OPC_CheckType, MVT::i32,
/*  7764*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  7766*/        OPC_EmitInteger, MVT::i32, 0, 
/*  7769*/        OPC_EmitInteger, MVT::i32, 14, 
/*  7772*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  7775*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UXTAB), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (and:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 255:{ *:[i32] })) - Complexity = 27
                  // Dst: (t2UXTAB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, 0:{ *:[i32] })
/*  7786*/      /*Scope*/ 30, /*->7817*/
/*  7787*/        OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*  7791*/        OPC_RecordChild0, // #1 = $Rm
/*  7792*/        OPC_MoveParent,
/*  7793*/        OPC_CheckType, MVT::i32,
/*  7795*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  7797*/        OPC_EmitInteger, MVT::i32, 0, 
/*  7800*/        OPC_EmitInteger, MVT::i32, 14, 
/*  7803*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  7806*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UXTAH), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (and:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 65535:{ *:[i32] })) - Complexity = 27
                  // Dst: (t2UXTAH:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, 0:{ *:[i32] })
/*  7817*/      0, /*End of Scope*/
/*  7818*/    /*Scope*/ 1|128,1/*129*/, /*->7949*/
/*  7820*/      OPC_MoveChild0,
/*  7821*/      OPC_Scope, 30, /*->7853*/ // 4 children in Scope
/*  7823*/        OPC_CheckAndImm, 127|128,1/*255*/, 
/*  7826*/        OPC_RecordChild0, // #0 = $Rm
/*  7827*/        OPC_MoveParent,
/*  7828*/        OPC_RecordChild1, // #1 = $Rn
/*  7829*/        OPC_CheckType, MVT::i32,
/*  7831*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  7833*/        OPC_EmitInteger, MVT::i32, 0, 
/*  7836*/        OPC_EmitInteger, MVT::i32, 14, 
/*  7839*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  7842*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UXTAB), 0,
                      MVT::i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (and:{ *:[i32] } GPR:{ *:[i32] }:$Rm, 255:{ *:[i32] }), GPR:{ *:[i32] }:$Rn) - Complexity = 27
                  // Dst: (UXTAB:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm, 0:{ *:[i32] })
/*  7853*/      /*Scope*/ 31, /*->7885*/
/*  7854*/        OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*  7858*/        OPC_RecordChild0, // #0 = $Rm
/*  7859*/        OPC_MoveParent,
/*  7860*/        OPC_RecordChild1, // #1 = $Rn
/*  7861*/        OPC_CheckType, MVT::i32,
/*  7863*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  7865*/        OPC_EmitInteger, MVT::i32, 0, 
/*  7868*/        OPC_EmitInteger, MVT::i32, 14, 
/*  7871*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  7874*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UXTAH), 0,
                      MVT::i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (and:{ *:[i32] } GPR:{ *:[i32] }:$Rm, 65535:{ *:[i32] }), GPR:{ *:[i32] }:$Rn) - Complexity = 27
                  // Dst: (UXTAH:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm, 0:{ *:[i32] })
/*  7885*/      /*Scope*/ 30, /*->7916*/
/*  7886*/        OPC_CheckAndImm, 127|128,1/*255*/, 
/*  7889*/        OPC_RecordChild0, // #0 = $Rm
/*  7890*/        OPC_MoveParent,
/*  7891*/        OPC_RecordChild1, // #1 = $Rn
/*  7892*/        OPC_CheckType, MVT::i32,
/*  7894*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  7896*/        OPC_EmitInteger, MVT::i32, 0, 
/*  7899*/        OPC_EmitInteger, MVT::i32, 14, 
/*  7902*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  7905*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UXTAB), 0,
                      MVT::i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (and:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 255:{ *:[i32] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 27
                  // Dst: (t2UXTAB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, 0:{ *:[i32] })
/*  7916*/      /*Scope*/ 31, /*->7948*/
/*  7917*/        OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/*  7921*/        OPC_RecordChild0, // #0 = $Rm
/*  7922*/        OPC_MoveParent,
/*  7923*/        OPC_RecordChild1, // #1 = $Rn
/*  7924*/        OPC_CheckType, MVT::i32,
/*  7926*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  7928*/        OPC_EmitInteger, MVT::i32, 0, 
/*  7931*/        OPC_EmitInteger, MVT::i32, 14, 
/*  7934*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  7937*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UXTAH), 0,
                      MVT::i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (and:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 65535:{ *:[i32] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 27
                  // Dst: (t2UXTAH:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, 0:{ *:[i32] })
/*  7948*/      0, /*End of Scope*/
/*  7949*/    /*Scope*/ 108, /*->8058*/
/*  7950*/      OPC_RecordChild0, // #0 = $Rn
/*  7951*/      OPC_MoveChild1,
/*  7952*/      OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/*  7955*/      OPC_MoveChild0,
/*  7956*/      OPC_CheckOpcode, TARGET_VAL(ISD::OR),
/*  7959*/      OPC_MoveChild0,
/*  7960*/      OPC_SwitchOpcode /*2 cases */, 45, TARGET_VAL(ISD::SRL),// ->8009
/*  7964*/        OPC_RecordChild0, // #1 = $Rm
/*  7965*/        OPC_CheckChild1Integer, 24, 
/*  7967*/        OPC_CheckChild1Type, MVT::i32,
/*  7969*/        OPC_MoveParent,
/*  7970*/        OPC_MoveChild1,
/*  7971*/        OPC_CheckOpcode, TARGET_VAL(ISD::SHL),
/*  7974*/        OPC_CheckChild0Same, 1,
/*  7976*/        OPC_CheckChild1Integer, 8, 
/*  7978*/        OPC_CheckChild1Type, MVT::i32,
/*  7980*/        OPC_MoveParent,
/*  7981*/        OPC_MoveParent,
/*  7982*/        OPC_MoveChild1,
/*  7983*/        OPC_CheckValueType, MVT::i16,
/*  7985*/        OPC_MoveParent,
/*  7986*/        OPC_MoveParent,
/*  7987*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  7989*/        OPC_EmitInteger, MVT::i32, 3, 
/*  7992*/        OPC_EmitInteger, MVT::i32, 14, 
/*  7995*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  7998*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTAH), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (sext_inreg:{ *:[i32] } (or:{ *:[i32] } (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 24:{ *:[i32] }), (shl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 8:{ *:[i32] })), i16:{ *:[Other] })) - Complexity = 25
                  // Dst: (t2SXTAH:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, 3:{ *:[i32] })
/*  8009*/      /*SwitchOpcode*/ 45, TARGET_VAL(ISD::SHL),// ->8057
/*  8012*/        OPC_RecordChild0, // #1 = $Rm
/*  8013*/        OPC_CheckChild1Integer, 8, 
/*  8015*/        OPC_CheckChild1Type, MVT::i32,
/*  8017*/        OPC_MoveParent,
/*  8018*/        OPC_MoveChild1,
/*  8019*/        OPC_CheckOpcode, TARGET_VAL(ISD::SRL),
/*  8022*/        OPC_CheckChild0Same, 1,
/*  8024*/        OPC_CheckChild1Integer, 24, 
/*  8026*/        OPC_CheckChild1Type, MVT::i32,
/*  8028*/        OPC_MoveParent,
/*  8029*/        OPC_MoveParent,
/*  8030*/        OPC_MoveChild1,
/*  8031*/        OPC_CheckValueType, MVT::i16,
/*  8033*/        OPC_MoveParent,
/*  8034*/        OPC_MoveParent,
/*  8035*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  8037*/        OPC_EmitInteger, MVT::i32, 3, 
/*  8040*/        OPC_EmitInteger, MVT::i32, 14, 
/*  8043*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8046*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTAH), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (sext_inreg:{ *:[i32] } (or:{ *:[i32] } (shl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 8:{ *:[i32] }), (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 24:{ *:[i32] })), i16:{ *:[Other] })) - Complexity = 25
                  // Dst: (t2SXTAH:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, 3:{ *:[i32] })
/*  8057*/      0, // EndSwitchOpcode
/*  8058*/    /*Scope*/ 109, /*->8168*/
/*  8059*/      OPC_MoveChild0,
/*  8060*/      OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/*  8063*/      OPC_MoveChild0,
/*  8064*/      OPC_CheckOpcode, TARGET_VAL(ISD::OR),
/*  8067*/      OPC_MoveChild0,
/*  8068*/      OPC_SwitchOpcode /*2 cases */, 46, TARGET_VAL(ISD::SRL),// ->8118
/*  8072*/        OPC_RecordChild0, // #0 = $Rm
/*  8073*/        OPC_CheckChild1Integer, 24, 
/*  8075*/        OPC_CheckChild1Type, MVT::i32,
/*  8077*/        OPC_MoveParent,
/*  8078*/        OPC_MoveChild1,
/*  8079*/        OPC_CheckOpcode, TARGET_VAL(ISD::SHL),
/*  8082*/        OPC_CheckChild0Same, 0,
/*  8084*/        OPC_CheckChild1Integer, 8, 
/*  8086*/        OPC_CheckChild1Type, MVT::i32,
/*  8088*/        OPC_MoveParent,
/*  8089*/        OPC_MoveParent,
/*  8090*/        OPC_MoveChild1,
/*  8091*/        OPC_CheckValueType, MVT::i16,
/*  8093*/        OPC_MoveParent,
/*  8094*/        OPC_MoveParent,
/*  8095*/        OPC_RecordChild1, // #1 = $Rn
/*  8096*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  8098*/        OPC_EmitInteger, MVT::i32, 3, 
/*  8101*/        OPC_EmitInteger, MVT::i32, 14, 
/*  8104*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8107*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTAH), 0,
                      MVT::i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (sext_inreg:{ *:[i32] } (or:{ *:[i32] } (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 24:{ *:[i32] }), (shl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 8:{ *:[i32] })), i16:{ *:[Other] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 25
                  // Dst: (t2SXTAH:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, 3:{ *:[i32] })
/*  8118*/      /*SwitchOpcode*/ 46, TARGET_VAL(ISD::SHL),// ->8167
/*  8121*/        OPC_RecordChild0, // #0 = $Rm
/*  8122*/        OPC_CheckChild1Integer, 8, 
/*  8124*/        OPC_CheckChild1Type, MVT::i32,
/*  8126*/        OPC_MoveParent,
/*  8127*/        OPC_MoveChild1,
/*  8128*/        OPC_CheckOpcode, TARGET_VAL(ISD::SRL),
/*  8131*/        OPC_CheckChild0Same, 0,
/*  8133*/        OPC_CheckChild1Integer, 24, 
/*  8135*/        OPC_CheckChild1Type, MVT::i32,
/*  8137*/        OPC_MoveParent,
/*  8138*/        OPC_MoveParent,
/*  8139*/        OPC_MoveChild1,
/*  8140*/        OPC_CheckValueType, MVT::i16,
/*  8142*/        OPC_MoveParent,
/*  8143*/        OPC_MoveParent,
/*  8144*/        OPC_RecordChild1, // #1 = $Rn
/*  8145*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  8147*/        OPC_EmitInteger, MVT::i32, 3, 
/*  8150*/        OPC_EmitInteger, MVT::i32, 14, 
/*  8153*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8156*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTAH), 0,
                      MVT::i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (sext_inreg:{ *:[i32] } (or:{ *:[i32] } (shl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 8:{ *:[i32] }), (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 24:{ *:[i32] })), i16:{ *:[Other] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 25
                  // Dst: (t2SXTAH:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, 3:{ *:[i32] })
/*  8167*/      0, // EndSwitchOpcode
/*  8168*/    /*Scope*/ 70, /*->8239*/
/*  8169*/      OPC_RecordChild0, // #0 = $Ra
/*  8170*/      OPC_MoveChild1,
/*  8171*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/*  8174*/      OPC_MoveChild0,
/*  8175*/      OPC_CheckOpcode, TARGET_VAL(ISD::SRA),
/*  8178*/      OPC_RecordChild0, // #1 = $Rn
/*  8179*/      OPC_CheckChild1Integer, 16, 
/*  8181*/      OPC_CheckChild1Type, MVT::i32,
/*  8183*/      OPC_MoveParent,
/*  8184*/      OPC_MoveChild1,
/*  8185*/      OPC_CheckOpcode, TARGET_VAL(ISD::SRA),
/*  8188*/      OPC_RecordChild0, // #2 = $Rm
/*  8189*/      OPC_CheckChild1Integer, 16, 
/*  8191*/      OPC_CheckChild1Type, MVT::i32,
/*  8193*/      OPC_MoveParent,
/*  8194*/      OPC_MoveParent,
/*  8195*/      OPC_CheckType, MVT::i32,
/*  8197*/      OPC_Scope, 19, /*->8218*/ // 2 children in Scope
/*  8199*/        OPC_CheckPatternPredicate, 9, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/*  8201*/        OPC_EmitInteger, MVT::i32, 14, 
/*  8204*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8207*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLATT), 0,
                      MVT::i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                  // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$Ra, (mul:{ *:[i32] } (sra:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, 16:{ *:[i32] }), (sra:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, 16:{ *:[i32] }))) - Complexity = 22
                  // Dst: (SMLATT:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra)
/*  8218*/      /*Scope*/ 19, /*->8238*/
/*  8219*/        OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/*  8221*/        OPC_EmitInteger, MVT::i32, 14, 
/*  8224*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8227*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLATT), 0,
                      MVT::i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                  // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Ra, (mul:{ *:[i32] } (sra:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, 16:{ *:[i32] }), (sra:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 16:{ *:[i32] }))) - Complexity = 22
                  // Dst: (t2SMLATT:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/*  8238*/      0, /*End of Scope*/
/*  8239*/    /*Scope*/ 70, /*->8310*/
/*  8240*/      OPC_MoveChild0,
/*  8241*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/*  8244*/      OPC_MoveChild0,
/*  8245*/      OPC_CheckOpcode, TARGET_VAL(ISD::SRA),
/*  8248*/      OPC_RecordChild0, // #0 = $Rn
/*  8249*/      OPC_CheckChild1Integer, 16, 
/*  8251*/      OPC_CheckChild1Type, MVT::i32,
/*  8253*/      OPC_MoveParent,
/*  8254*/      OPC_MoveChild1,
/*  8255*/      OPC_CheckOpcode, TARGET_VAL(ISD::SRA),
/*  8258*/      OPC_RecordChild0, // #1 = $Rm
/*  8259*/      OPC_CheckChild1Integer, 16, 
/*  8261*/      OPC_CheckChild1Type, MVT::i32,
/*  8263*/      OPC_MoveParent,
/*  8264*/      OPC_MoveParent,
/*  8265*/      OPC_RecordChild1, // #2 = $Ra
/*  8266*/      OPC_CheckType, MVT::i32,
/*  8268*/      OPC_Scope, 19, /*->8289*/ // 2 children in Scope
/*  8270*/        OPC_CheckPatternPredicate, 9, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/*  8272*/        OPC_EmitInteger, MVT::i32, 14, 
/*  8275*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8278*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLATT), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (mul:{ *:[i32] } (sra:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, 16:{ *:[i32] }), (sra:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, 16:{ *:[i32] })), GPR:{ *:[i32] }:$Ra) - Complexity = 22
                  // Dst: (SMLATT:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra)
/*  8289*/      /*Scope*/ 19, /*->8309*/
/*  8290*/        OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/*  8292*/        OPC_EmitInteger, MVT::i32, 14, 
/*  8295*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8298*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLATT), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (mul:{ *:[i32] } (sra:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, 16:{ *:[i32] }), (sra:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 16:{ *:[i32] })), rGPR:{ *:[i32] }:$Ra) - Complexity = 22
                  // Dst: (t2SMLATT:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/*  8309*/      0, /*End of Scope*/
/*  8310*/    /*Scope*/ 4|128,1/*132*/, /*->8444*/
/*  8312*/      OPC_RecordChild0, // #0 = $Ra
/*  8313*/      OPC_MoveChild1,
/*  8314*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/*  8317*/      OPC_MoveChild0,
/*  8318*/      OPC_SwitchOpcode /*2 cases */, 59, TARGET_VAL(ISD::SIGN_EXTEND_INREG),// ->8381
/*  8322*/        OPC_RecordChild0, // #1 = $Rn
/*  8323*/        OPC_MoveChild1,
/*  8324*/        OPC_CheckValueType, MVT::i16,
/*  8326*/        OPC_MoveParent,
/*  8327*/        OPC_MoveParent,
/*  8328*/        OPC_MoveChild1,
/*  8329*/        OPC_CheckOpcode, TARGET_VAL(ISD::SRA),
/*  8332*/        OPC_RecordChild0, // #2 = $Rm
/*  8333*/        OPC_CheckChild1Integer, 16, 
/*  8335*/        OPC_CheckChild1Type, MVT::i32,
/*  8337*/        OPC_MoveParent,
/*  8338*/        OPC_MoveParent,
/*  8339*/        OPC_Scope, 19, /*->8360*/ // 2 children in Scope
/*  8341*/          OPC_CheckPatternPredicate, 9, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/*  8343*/          OPC_EmitInteger, MVT::i32, 14, 
/*  8346*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8349*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLABT), 0,
                        MVT::i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                    // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$Ra, (mul:{ *:[i32] } (sext_inreg:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, i16:{ *:[Other] }), (sra:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, 16:{ *:[i32] }))) - Complexity = 17
                    // Dst: (SMLABT:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra)
/*  8360*/        /*Scope*/ 19, /*->8380*/
/*  8361*/          OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/*  8363*/          OPC_EmitInteger, MVT::i32, 14, 
/*  8366*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8369*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLABT), 0,
                        MVT::i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                    // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Ra, (mul:{ *:[i32] } (sext_inreg:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, i16:{ *:[Other] }), (sra:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 16:{ *:[i32] }))) - Complexity = 17
                    // Dst: (t2SMLABT:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/*  8380*/        0, /*End of Scope*/
/*  8381*/      /*SwitchOpcode*/ 59, TARGET_VAL(ISD::SRA),// ->8443
/*  8384*/        OPC_RecordChild0, // #1 = $Rn
/*  8385*/        OPC_CheckChild1Integer, 16, 
/*  8387*/        OPC_CheckChild1Type, MVT::i32,
/*  8389*/        OPC_MoveParent,
/*  8390*/        OPC_MoveChild1,
/*  8391*/        OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/*  8394*/        OPC_RecordChild0, // #2 = $Rm
/*  8395*/        OPC_MoveChild1,
/*  8396*/        OPC_CheckValueType, MVT::i16,
/*  8398*/        OPC_MoveParent,
/*  8399*/        OPC_MoveParent,
/*  8400*/        OPC_MoveParent,
/*  8401*/        OPC_Scope, 19, /*->8422*/ // 2 children in Scope
/*  8403*/          OPC_CheckPatternPredicate, 9, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/*  8405*/          OPC_EmitInteger, MVT::i32, 14, 
/*  8408*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8411*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLATB), 0,
                        MVT::i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                    // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$Ra, (mul:{ *:[i32] } (sra:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, 16:{ *:[i32] }), (sext_inreg:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, i16:{ *:[Other] }))) - Complexity = 17
                    // Dst: (SMLATB:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra)
/*  8422*/        /*Scope*/ 19, /*->8442*/
/*  8423*/          OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/*  8425*/          OPC_EmitInteger, MVT::i32, 14, 
/*  8428*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8431*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLATB), 0,
                        MVT::i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                    // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Ra, (mul:{ *:[i32] } (sra:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, 16:{ *:[i32] }), (sext_inreg:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, i16:{ *:[Other] }))) - Complexity = 17
                    // Dst: (t2SMLATB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/*  8442*/        0, /*End of Scope*/
/*  8443*/      0, // EndSwitchOpcode
/*  8444*/    /*Scope*/ 5|128,1/*133*/, /*->8579*/
/*  8446*/      OPC_MoveChild0,
/*  8447*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/*  8450*/      OPC_MoveChild0,
/*  8451*/      OPC_SwitchOpcode /*2 cases */, 60, TARGET_VAL(ISD::SIGN_EXTEND_INREG),// ->8515
/*  8455*/        OPC_RecordChild0, // #0 = $Rn
/*  8456*/        OPC_MoveChild1,
/*  8457*/        OPC_CheckValueType, MVT::i16,
/*  8459*/        OPC_MoveParent,
/*  8460*/        OPC_MoveParent,
/*  8461*/        OPC_MoveChild1,
/*  8462*/        OPC_CheckOpcode, TARGET_VAL(ISD::SRA),
/*  8465*/        OPC_RecordChild0, // #1 = $Rm
/*  8466*/        OPC_CheckChild1Integer, 16, 
/*  8468*/        OPC_CheckChild1Type, MVT::i32,
/*  8470*/        OPC_MoveParent,
/*  8471*/        OPC_MoveParent,
/*  8472*/        OPC_RecordChild1, // #2 = $Ra
/*  8473*/        OPC_Scope, 19, /*->8494*/ // 2 children in Scope
/*  8475*/          OPC_CheckPatternPredicate, 9, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/*  8477*/          OPC_EmitInteger, MVT::i32, 14, 
/*  8480*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8483*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLABT), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[i32] } (mul:{ *:[i32] } (sext_inreg:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, i16:{ *:[Other] }), (sra:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, 16:{ *:[i32] })), GPR:{ *:[i32] }:$Ra) - Complexity = 17
                    // Dst: (SMLABT:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra)
/*  8494*/        /*Scope*/ 19, /*->8514*/
/*  8495*/          OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/*  8497*/          OPC_EmitInteger, MVT::i32, 14, 
/*  8500*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8503*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLABT), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[i32] } (mul:{ *:[i32] } (sext_inreg:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, i16:{ *:[Other] }), (sra:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 16:{ *:[i32] })), rGPR:{ *:[i32] }:$Ra) - Complexity = 17
                    // Dst: (t2SMLABT:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/*  8514*/        0, /*End of Scope*/
/*  8515*/      /*SwitchOpcode*/ 60, TARGET_VAL(ISD::SRA),// ->8578
/*  8518*/        OPC_RecordChild0, // #0 = $Rm
/*  8519*/        OPC_CheckChild1Integer, 16, 
/*  8521*/        OPC_CheckChild1Type, MVT::i32,
/*  8523*/        OPC_MoveParent,
/*  8524*/        OPC_MoveChild1,
/*  8525*/        OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/*  8528*/        OPC_RecordChild0, // #1 = $Rn
/*  8529*/        OPC_MoveChild1,
/*  8530*/        OPC_CheckValueType, MVT::i16,
/*  8532*/        OPC_MoveParent,
/*  8533*/        OPC_MoveParent,
/*  8534*/        OPC_MoveParent,
/*  8535*/        OPC_RecordChild1, // #2 = $Ra
/*  8536*/        OPC_Scope, 19, /*->8557*/ // 2 children in Scope
/*  8538*/          OPC_CheckPatternPredicate, 9, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/*  8540*/          OPC_EmitInteger, MVT::i32, 14, 
/*  8543*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8546*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLABT), 0,
                        MVT::i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                    // Src: (add:{ *:[i32] } (mul:{ *:[i32] } (sra:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, 16:{ *:[i32] }), (sext_inreg:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, i16:{ *:[Other] })), GPR:{ *:[i32] }:$Ra) - Complexity = 17
                    // Dst: (SMLABT:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra)
/*  8557*/        /*Scope*/ 19, /*->8577*/
/*  8558*/          OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/*  8560*/          OPC_EmitInteger, MVT::i32, 14, 
/*  8563*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8566*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLABT), 0,
                        MVT::i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                    // Src: (add:{ *:[i32] } (mul:{ *:[i32] } (sra:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 16:{ *:[i32] }), (sext_inreg:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, i16:{ *:[Other] })), rGPR:{ *:[i32] }:$Ra) - Complexity = 17
                    // Dst: (t2SMLABT:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/*  8577*/        0, /*End of Scope*/
/*  8578*/      0, // EndSwitchOpcode
/*  8579*/    /*Scope*/ 97|128,1/*225*/, /*->8806*/
/*  8581*/      OPC_RecordChild0, // #0 = $Rn
/*  8582*/      OPC_Scope, 30, /*->8614*/ // 3 children in Scope
/*  8584*/        OPC_RecordChild1, // #1 = $shift
/*  8585*/        OPC_CheckType, MVT::i32,
/*  8587*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/*  8589*/        OPC_CheckComplexPat, /*CP*/1, /*#*/1, // SelectRegShifterOperand:$shift #2 #3 #4
/*  8592*/        OPC_EmitInteger, MVT::i32, 14, 
/*  8595*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8598*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8601*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::ADDrsr), 0,
                      MVT::i32, 7/*#Ops*/, 0, 2, 3, 4, 5, 6, 7, 
                  // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift) - Complexity = 15
                  // Dst: (ADDrsr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/*  8614*/      /*Scope*/ 30|128,1/*158*/, /*->8774*/
/*  8616*/        OPC_MoveChild1,
/*  8617*/        OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/*  8620*/        OPC_Scope, 37, /*->8659*/ // 4 children in Scope
/*  8622*/          OPC_RecordChild0, // #1 = $a
/*  8623*/          OPC_MoveChild0,
/*  8624*/          OPC_CheckPredicate, 16, // Predicate_sext_16_node
/*  8626*/          OPC_MoveParent,
/*  8627*/          OPC_MoveChild1,
/*  8628*/          OPC_CheckOpcode, TARGET_VAL(ISD::SRA),
/*  8631*/          OPC_RecordChild0, // #2 = $b
/*  8632*/          OPC_CheckChild1Integer, 16, 
/*  8634*/          OPC_CheckChild1Type, MVT::i32,
/*  8636*/          OPC_MoveParent,
/*  8637*/          OPC_MoveParent,
/*  8638*/          OPC_CheckType, MVT::i32,
/*  8640*/          OPC_CheckPatternPredicate, 9, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/*  8642*/          OPC_EmitInteger, MVT::i32, 14, 
/*  8645*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8648*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLABT), 0,
                        MVT::i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                    // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$acc, (mul:{ *:[i32] } GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$a, (sra:{ *:[i32] } GPR:{ *:[i32] }:$b, 16:{ *:[i32] }))) - Complexity = 15
                    // Dst: (SMLABT:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc)
/*  8659*/        /*Scope*/ 37, /*->8697*/
/*  8660*/          OPC_MoveChild0,
/*  8661*/          OPC_CheckOpcode, TARGET_VAL(ISD::SRA),
/*  8664*/          OPC_RecordChild0, // #1 = $a
/*  8665*/          OPC_CheckChild1Integer, 16, 
/*  8667*/          OPC_CheckChild1Type, MVT::i32,
/*  8669*/          OPC_MoveParent,
/*  8670*/          OPC_RecordChild1, // #2 = $b
/*  8671*/          OPC_MoveChild1,
/*  8672*/          OPC_CheckPredicate, 16, // Predicate_sext_16_node
/*  8674*/          OPC_MoveParent,
/*  8675*/          OPC_MoveParent,
/*  8676*/          OPC_CheckType, MVT::i32,
/*  8678*/          OPC_CheckPatternPredicate, 9, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/*  8680*/          OPC_EmitInteger, MVT::i32, 14, 
/*  8683*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8686*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLATB), 0,
                        MVT::i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                    // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$acc, (mul:{ *:[i32] } (sra:{ *:[i32] } GPR:{ *:[i32] }:$a, 16:{ *:[i32] }), GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$b)) - Complexity = 15
                    // Dst: (SMLATB:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc)
/*  8697*/        /*Scope*/ 37, /*->8735*/
/*  8698*/          OPC_RecordChild0, // #1 = $Rn
/*  8699*/          OPC_MoveChild0,
/*  8700*/          OPC_CheckPredicate, 16, // Predicate_sext_16_node
/*  8702*/          OPC_MoveParent,
/*  8703*/          OPC_MoveChild1,
/*  8704*/          OPC_CheckOpcode, TARGET_VAL(ISD::SRA),
/*  8707*/          OPC_RecordChild0, // #2 = $Rm
/*  8708*/          OPC_CheckChild1Integer, 16, 
/*  8710*/          OPC_CheckChild1Type, MVT::i32,
/*  8712*/          OPC_MoveParent,
/*  8713*/          OPC_MoveParent,
/*  8714*/          OPC_CheckType, MVT::i32,
/*  8716*/          OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/*  8718*/          OPC_EmitInteger, MVT::i32, 14, 
/*  8721*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8724*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLABT), 0,
                        MVT::i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                    // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Ra, (mul:{ *:[i32] } GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$Rn, (sra:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 16:{ *:[i32] }))) - Complexity = 15
                    // Dst: (t2SMLABT:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/*  8735*/        /*Scope*/ 37, /*->8773*/
/*  8736*/          OPC_MoveChild0,
/*  8737*/          OPC_CheckOpcode, TARGET_VAL(ISD::SRA),
/*  8740*/          OPC_RecordChild0, // #1 = $Rn
/*  8741*/          OPC_CheckChild1Integer, 16, 
/*  8743*/          OPC_CheckChild1Type, MVT::i32,
/*  8745*/          OPC_MoveParent,
/*  8746*/          OPC_RecordChild1, // #2 = $Rm
/*  8747*/          OPC_MoveChild1,
/*  8748*/          OPC_CheckPredicate, 16, // Predicate_sext_16_node
/*  8750*/          OPC_MoveParent,
/*  8751*/          OPC_MoveParent,
/*  8752*/          OPC_CheckType, MVT::i32,
/*  8754*/          OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/*  8756*/          OPC_EmitInteger, MVT::i32, 14, 
/*  8759*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8762*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLATB), 0,
                        MVT::i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                    // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Ra, (mul:{ *:[i32] } (sra:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, 16:{ *:[i32] }), GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$Rm)) - Complexity = 15
                    // Dst: (t2SMLATB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/*  8773*/        0, /*End of Scope*/
/*  8774*/      /*Scope*/ 30, /*->8805*/
/*  8775*/        OPC_RecordChild1, // #1 = $Rn
/*  8776*/        OPC_CheckType, MVT::i32,
/*  8778*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/*  8780*/        OPC_CheckComplexPat, /*CP*/1, /*#*/0, // SelectRegShifterOperand:$shift #2 #3 #4
/*  8783*/        OPC_EmitInteger, MVT::i32, 14, 
/*  8786*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8789*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8792*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::ADDrsr), 0,
                      MVT::i32, 7/*#Ops*/, 1, 2, 3, 4, 5, 6, 7, 
                  // Src: (add:{ *:[i32] } so_reg_reg:{ *:[i32] }:$shift, GPR:{ *:[i32] }:$Rn) - Complexity = 15
                  // Dst: (ADDrsr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/*  8805*/      0, /*End of Scope*/
/*  8806*/    /*Scope*/ 34|128,1/*162*/, /*->8970*/
/*  8808*/      OPC_MoveChild0,
/*  8809*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/*  8812*/      OPC_Scope, 38, /*->8852*/ // 4 children in Scope
/*  8814*/        OPC_RecordChild0, // #0 = $a
/*  8815*/        OPC_MoveChild0,
/*  8816*/        OPC_CheckPredicate, 16, // Predicate_sext_16_node
/*  8818*/        OPC_MoveParent,
/*  8819*/        OPC_MoveChild1,
/*  8820*/        OPC_CheckOpcode, TARGET_VAL(ISD::SRA),
/*  8823*/        OPC_RecordChild0, // #1 = $b
/*  8824*/        OPC_CheckChild1Integer, 16, 
/*  8826*/        OPC_CheckChild1Type, MVT::i32,
/*  8828*/        OPC_MoveParent,
/*  8829*/        OPC_MoveParent,
/*  8830*/        OPC_RecordChild1, // #2 = $acc
/*  8831*/        OPC_CheckType, MVT::i32,
/*  8833*/        OPC_CheckPatternPredicate, 9, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/*  8835*/        OPC_EmitInteger, MVT::i32, 14, 
/*  8838*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8841*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLABT), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (mul:{ *:[i32] } GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$a, (sra:{ *:[i32] } GPR:{ *:[i32] }:$b, 16:{ *:[i32] })), GPR:{ *:[i32] }:$acc) - Complexity = 15
                  // Dst: (SMLABT:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc)
/*  8852*/      /*Scope*/ 38, /*->8891*/
/*  8853*/        OPC_MoveChild0,
/*  8854*/        OPC_CheckOpcode, TARGET_VAL(ISD::SRA),
/*  8857*/        OPC_RecordChild0, // #0 = $b
/*  8858*/        OPC_CheckChild1Integer, 16, 
/*  8860*/        OPC_CheckChild1Type, MVT::i32,
/*  8862*/        OPC_MoveParent,
/*  8863*/        OPC_RecordChild1, // #1 = $a
/*  8864*/        OPC_MoveChild1,
/*  8865*/        OPC_CheckPredicate, 16, // Predicate_sext_16_node
/*  8867*/        OPC_MoveParent,
/*  8868*/        OPC_MoveParent,
/*  8869*/        OPC_RecordChild1, // #2 = $acc
/*  8870*/        OPC_CheckType, MVT::i32,
/*  8872*/        OPC_CheckPatternPredicate, 9, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/*  8874*/        OPC_EmitInteger, MVT::i32, 14, 
/*  8877*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8880*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLABT), 0,
                      MVT::i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (mul:{ *:[i32] } (sra:{ *:[i32] } GPR:{ *:[i32] }:$b, 16:{ *:[i32] }), GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$a), GPR:{ *:[i32] }:$acc) - Complexity = 15
                  // Dst: (SMLABT:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc)
/*  8891*/      /*Scope*/ 38, /*->8930*/
/*  8892*/        OPC_RecordChild0, // #0 = $Rn
/*  8893*/        OPC_MoveChild0,
/*  8894*/        OPC_CheckPredicate, 16, // Predicate_sext_16_node
/*  8896*/        OPC_MoveParent,
/*  8897*/        OPC_MoveChild1,
/*  8898*/        OPC_CheckOpcode, TARGET_VAL(ISD::SRA),
/*  8901*/        OPC_RecordChild0, // #1 = $Rm
/*  8902*/        OPC_CheckChild1Integer, 16, 
/*  8904*/        OPC_CheckChild1Type, MVT::i32,
/*  8906*/        OPC_MoveParent,
/*  8907*/        OPC_MoveParent,
/*  8908*/        OPC_RecordChild1, // #2 = $Ra
/*  8909*/        OPC_CheckType, MVT::i32,
/*  8911*/        OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/*  8913*/        OPC_EmitInteger, MVT::i32, 14, 
/*  8916*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8919*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLABT), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (mul:{ *:[i32] } GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$Rn, (sra:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 16:{ *:[i32] })), rGPR:{ *:[i32] }:$Ra) - Complexity = 15
                  // Dst: (t2SMLABT:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/*  8930*/      /*Scope*/ 38, /*->8969*/
/*  8931*/        OPC_MoveChild0,
/*  8932*/        OPC_CheckOpcode, TARGET_VAL(ISD::SRA),
/*  8935*/        OPC_RecordChild0, // #0 = $Rm
/*  8936*/        OPC_CheckChild1Integer, 16, 
/*  8938*/        OPC_CheckChild1Type, MVT::i32,
/*  8940*/        OPC_MoveParent,
/*  8941*/        OPC_RecordChild1, // #1 = $Rn
/*  8942*/        OPC_MoveChild1,
/*  8943*/        OPC_CheckPredicate, 16, // Predicate_sext_16_node
/*  8945*/        OPC_MoveParent,
/*  8946*/        OPC_MoveParent,
/*  8947*/        OPC_RecordChild1, // #2 = $Ra
/*  8948*/        OPC_CheckType, MVT::i32,
/*  8950*/        OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/*  8952*/        OPC_EmitInteger, MVT::i32, 14, 
/*  8955*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  8958*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLABT), 0,
                      MVT::i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (mul:{ *:[i32] } (sra:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 16:{ *:[i32] }), GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$Rn), rGPR:{ *:[i32] }:$Ra) - Complexity = 15
                  // Dst: (t2SMLABT:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/*  8969*/      0, /*End of Scope*/
/*  8970*/    /*Scope*/ 42, /*->9013*/
/*  8971*/      OPC_RecordChild0, // #0 = $Rn
/*  8972*/      OPC_MoveChild1,
/*  8973*/      OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/*  8976*/      OPC_MoveChild0,
/*  8977*/      OPC_CheckOpcode, TARGET_VAL(ISD::ROTR),
/*  8980*/      OPC_RecordChild0, // #1 = $Rm
/*  8981*/      OPC_CheckChild1Integer, 24, 
/*  8983*/      OPC_CheckChild1Type, MVT::i32,
/*  8985*/      OPC_MoveParent,
/*  8986*/      OPC_MoveChild1,
/*  8987*/      OPC_CheckValueType, MVT::i16,
/*  8989*/      OPC_MoveParent,
/*  8990*/      OPC_MoveParent,
/*  8991*/      OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  8993*/      OPC_EmitInteger, MVT::i32, 3, 
/*  8996*/      OPC_EmitInteger, MVT::i32, 14, 
/*  8999*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9002*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTAH), 0,
                    MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (sext_inreg:{ *:[i32] } (rotr:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 24:{ *:[i32] }), i16:{ *:[Other] })) - Complexity = 14
                // Dst: (t2SXTAH:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, 3:{ *:[i32] })
/*  9013*/    /*Scope*/ 42, /*->9056*/
/*  9014*/      OPC_MoveChild0,
/*  9015*/      OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/*  9018*/      OPC_MoveChild0,
/*  9019*/      OPC_CheckOpcode, TARGET_VAL(ISD::ROTR),
/*  9022*/      OPC_RecordChild0, // #0 = $Rm
/*  9023*/      OPC_CheckChild1Integer, 24, 
/*  9025*/      OPC_CheckChild1Type, MVT::i32,
/*  9027*/      OPC_MoveParent,
/*  9028*/      OPC_MoveChild1,
/*  9029*/      OPC_CheckValueType, MVT::i16,
/*  9031*/      OPC_MoveParent,
/*  9032*/      OPC_MoveParent,
/*  9033*/      OPC_RecordChild1, // #1 = $Rn
/*  9034*/      OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  9036*/      OPC_EmitInteger, MVT::i32, 3, 
/*  9039*/      OPC_EmitInteger, MVT::i32, 14, 
/*  9042*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9045*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTAH), 0,
                    MVT::i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                // Src: (add:{ *:[i32] } (sext_inreg:{ *:[i32] } (rotr:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 24:{ *:[i32] }), i16:{ *:[Other] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 14
                // Dst: (t2SXTAH:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, 3:{ *:[i32] })
/*  9056*/    /*Scope*/ 35|128,2/*291*/, /*->9349*/
/*  9058*/      OPC_RecordChild0, // #0 = $Rn
/*  9059*/      OPC_MoveChild1,
/*  9060*/      OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/*  9063*/      OPC_MoveChild0,
/*  9064*/      OPC_SwitchOpcode /*2 cases */, 1|128,1/*129*/, TARGET_VAL(ISD::ROTR),// ->9198
/*  9069*/        OPC_RecordChild0, // #1 = $Rm
/*  9070*/        OPC_RecordChild1, // #2 = $rot
/*  9071*/        OPC_MoveChild1,
/*  9072*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  9075*/        OPC_CheckPredicate, 14, // Predicate_rot_imm
/*  9077*/        OPC_CheckType, MVT::i32,
/*  9079*/        OPC_MoveParent,
/*  9080*/        OPC_MoveParent,
/*  9081*/        OPC_MoveChild1,
/*  9082*/        OPC_Scope, 56, /*->9140*/ // 2 children in Scope
/*  9084*/          OPC_CheckValueType, MVT::i8,
/*  9086*/          OPC_MoveParent,
/*  9087*/          OPC_MoveParent,
/*  9088*/          OPC_Scope, 24, /*->9114*/ // 2 children in Scope
/*  9090*/            OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  9092*/            OPC_EmitConvertToTarget, 2,
/*  9094*/            OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  9097*/            OPC_EmitInteger, MVT::i32, 14, 
/*  9100*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9103*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::SXTAB), 0,
                          MVT::i32, 5/*#Ops*/, 0, 1, 4, 5, 6, 
                      // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (sext_inreg:{ *:[i32] } (rotr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), i8:{ *:[Other] })) - Complexity = 13
                      // Dst: (SXTAB:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$rot))
/*  9114*/          /*Scope*/ 24, /*->9139*/
/*  9115*/            OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  9117*/            OPC_EmitConvertToTarget, 2,
/*  9119*/            OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  9122*/            OPC_EmitInteger, MVT::i32, 14, 
/*  9125*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9128*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTAB), 0,
                          MVT::i32, 5/*#Ops*/, 0, 1, 4, 5, 6, 
                      // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (sext_inreg:{ *:[i32] } (rotr:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), i8:{ *:[Other] })) - Complexity = 13
                      // Dst: (t2SXTAB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/*  9139*/          0, /*End of Scope*/
/*  9140*/        /*Scope*/ 56, /*->9197*/
/*  9141*/          OPC_CheckValueType, MVT::i16,
/*  9143*/          OPC_MoveParent,
/*  9144*/          OPC_MoveParent,
/*  9145*/          OPC_Scope, 24, /*->9171*/ // 2 children in Scope
/*  9147*/            OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  9149*/            OPC_EmitConvertToTarget, 2,
/*  9151*/            OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  9154*/            OPC_EmitInteger, MVT::i32, 14, 
/*  9157*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9160*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::SXTAH), 0,
                          MVT::i32, 5/*#Ops*/, 0, 1, 4, 5, 6, 
                      // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (sext_inreg:{ *:[i32] } (rotr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), i16:{ *:[Other] })) - Complexity = 13
                      // Dst: (SXTAH:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$rot))
/*  9171*/          /*Scope*/ 24, /*->9196*/
/*  9172*/            OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  9174*/            OPC_EmitConvertToTarget, 2,
/*  9176*/            OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  9179*/            OPC_EmitInteger, MVT::i32, 14, 
/*  9182*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9185*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTAH), 0,
                          MVT::i32, 5/*#Ops*/, 0, 1, 4, 5, 6, 
                      // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (sext_inreg:{ *:[i32] } (rotr:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), i16:{ *:[Other] })) - Complexity = 13
                      // Dst: (t2SXTAH:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/*  9196*/          0, /*End of Scope*/
/*  9197*/        0, /*End of Scope*/
/*  9198*/      /*SwitchOpcode*/ 18|128,1/*146*/, TARGET_VAL(ISD::SRL),// ->9348
/*  9202*/        OPC_RecordChild0, // #1 = $Rm
/*  9203*/        OPC_RecordChild1, // #2 = $rot
/*  9204*/        OPC_MoveChild1,
/*  9205*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  9208*/        OPC_CheckType, MVT::i32,
/*  9210*/        OPC_Scope, 33, /*->9245*/ // 4 children in Scope
/*  9212*/          OPC_CheckPredicate, 14, // Predicate_rot_imm
/*  9214*/          OPC_MoveParent,
/*  9215*/          OPC_MoveParent,
/*  9216*/          OPC_MoveChild1,
/*  9217*/          OPC_CheckValueType, MVT::i8,
/*  9219*/          OPC_MoveParent,
/*  9220*/          OPC_MoveParent,
/*  9221*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  9223*/          OPC_EmitConvertToTarget, 2,
/*  9225*/          OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  9228*/          OPC_EmitInteger, MVT::i32, 14, 
/*  9231*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9234*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SXTAB), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 4, 5, 6, 
                    // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (sext_inreg:{ *:[i32] } (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), i8:{ *:[Other] })) - Complexity = 13
                    // Dst: (SXTAB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/*  9245*/        /*Scope*/ 33, /*->9279*/
/*  9246*/          OPC_CheckPredicate, 15, // Predicate_imm8_or_16
/*  9248*/          OPC_MoveParent,
/*  9249*/          OPC_MoveParent,
/*  9250*/          OPC_MoveChild1,
/*  9251*/          OPC_CheckValueType, MVT::i16,
/*  9253*/          OPC_MoveParent,
/*  9254*/          OPC_MoveParent,
/*  9255*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  9257*/          OPC_EmitConvertToTarget, 2,
/*  9259*/          OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  9262*/          OPC_EmitInteger, MVT::i32, 14, 
/*  9265*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9268*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SXTAH), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 4, 5, 6, 
                    // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (sext_inreg:{ *:[i32] } (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm8_or_16>>:$rot), i16:{ *:[Other] })) - Complexity = 13
                    // Dst: (SXTAH:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/*  9279*/        /*Scope*/ 33, /*->9313*/
/*  9280*/          OPC_CheckPredicate, 14, // Predicate_rot_imm
/*  9282*/          OPC_MoveParent,
/*  9283*/          OPC_MoveParent,
/*  9284*/          OPC_MoveChild1,
/*  9285*/          OPC_CheckValueType, MVT::i8,
/*  9287*/          OPC_MoveParent,
/*  9288*/          OPC_MoveParent,
/*  9289*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  9291*/          OPC_EmitConvertToTarget, 2,
/*  9293*/          OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  9296*/          OPC_EmitInteger, MVT::i32, 14, 
/*  9299*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9302*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTAB), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 4, 5, 6, 
                    // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (sext_inreg:{ *:[i32] } (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), i8:{ *:[Other] })) - Complexity = 13
                    // Dst: (t2SXTAB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/*  9313*/        /*Scope*/ 33, /*->9347*/
/*  9314*/          OPC_CheckPredicate, 15, // Predicate_imm8_or_16
/*  9316*/          OPC_MoveParent,
/*  9317*/          OPC_MoveParent,
/*  9318*/          OPC_MoveChild1,
/*  9319*/          OPC_CheckValueType, MVT::i16,
/*  9321*/          OPC_MoveParent,
/*  9322*/          OPC_MoveParent,
/*  9323*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  9325*/          OPC_EmitConvertToTarget, 2,
/*  9327*/          OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  9330*/          OPC_EmitInteger, MVT::i32, 14, 
/*  9333*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9336*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTAH), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 4, 5, 6, 
                    // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (sext_inreg:{ *:[i32] } (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm8_or_16>>:$rot), i16:{ *:[Other] })) - Complexity = 13
                    // Dst: (t2SXTAH:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/*  9347*/        0, /*End of Scope*/
/*  9348*/      0, // EndSwitchOpcode
/*  9349*/    /*Scope*/ 40|128,2/*296*/, /*->9647*/
/*  9351*/      OPC_MoveChild0,
/*  9352*/      OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/*  9355*/      OPC_MoveChild0,
/*  9356*/      OPC_SwitchOpcode /*2 cases */, 3|128,1/*131*/, TARGET_VAL(ISD::ROTR),// ->9492
/*  9361*/        OPC_RecordChild0, // #0 = $Rm
/*  9362*/        OPC_RecordChild1, // #1 = $rot
/*  9363*/        OPC_MoveChild1,
/*  9364*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  9367*/        OPC_CheckPredicate, 14, // Predicate_rot_imm
/*  9369*/        OPC_CheckType, MVT::i32,
/*  9371*/        OPC_MoveParent,
/*  9372*/        OPC_MoveParent,
/*  9373*/        OPC_MoveChild1,
/*  9374*/        OPC_Scope, 57, /*->9433*/ // 2 children in Scope
/*  9376*/          OPC_CheckValueType, MVT::i8,
/*  9378*/          OPC_MoveParent,
/*  9379*/          OPC_MoveParent,
/*  9380*/          OPC_RecordChild1, // #2 = $Rn
/*  9381*/          OPC_Scope, 24, /*->9407*/ // 2 children in Scope
/*  9383*/            OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  9385*/            OPC_EmitConvertToTarget, 1,
/*  9387*/            OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  9390*/            OPC_EmitInteger, MVT::i32, 14, 
/*  9393*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9396*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::SXTAB), 0,
                          MVT::i32, 5/*#Ops*/, 2, 0, 4, 5, 6, 
                      // Src: (add:{ *:[i32] } (sext_inreg:{ *:[i32] } (rotr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), i8:{ *:[Other] }), GPR:{ *:[i32] }:$Rn) - Complexity = 13
                      // Dst: (SXTAB:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$rot))
/*  9407*/          /*Scope*/ 24, /*->9432*/
/*  9408*/            OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  9410*/            OPC_EmitConvertToTarget, 1,
/*  9412*/            OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  9415*/            OPC_EmitInteger, MVT::i32, 14, 
/*  9418*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9421*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTAB), 0,
                          MVT::i32, 5/*#Ops*/, 2, 0, 4, 5, 6, 
                      // Src: (add:{ *:[i32] } (sext_inreg:{ *:[i32] } (rotr:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), i8:{ *:[Other] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 13
                      // Dst: (t2SXTAB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/*  9432*/          0, /*End of Scope*/
/*  9433*/        /*Scope*/ 57, /*->9491*/
/*  9434*/          OPC_CheckValueType, MVT::i16,
/*  9436*/          OPC_MoveParent,
/*  9437*/          OPC_MoveParent,
/*  9438*/          OPC_RecordChild1, // #2 = $Rn
/*  9439*/          OPC_Scope, 24, /*->9465*/ // 2 children in Scope
/*  9441*/            OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  9443*/            OPC_EmitConvertToTarget, 1,
/*  9445*/            OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  9448*/            OPC_EmitInteger, MVT::i32, 14, 
/*  9451*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9454*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::SXTAH), 0,
                          MVT::i32, 5/*#Ops*/, 2, 0, 4, 5, 6, 
                      // Src: (add:{ *:[i32] } (sext_inreg:{ *:[i32] } (rotr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), i16:{ *:[Other] }), GPR:{ *:[i32] }:$Rn) - Complexity = 13
                      // Dst: (SXTAH:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$rot))
/*  9465*/          /*Scope*/ 24, /*->9490*/
/*  9466*/            OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  9468*/            OPC_EmitConvertToTarget, 1,
/*  9470*/            OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  9473*/            OPC_EmitInteger, MVT::i32, 14, 
/*  9476*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9479*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTAH), 0,
                          MVT::i32, 5/*#Ops*/, 2, 0, 4, 5, 6, 
                      // Src: (add:{ *:[i32] } (sext_inreg:{ *:[i32] } (rotr:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), i16:{ *:[Other] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 13
                      // Dst: (t2SXTAH:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/*  9490*/          0, /*End of Scope*/
/*  9491*/        0, /*End of Scope*/
/*  9492*/      /*SwitchOpcode*/ 22|128,1/*150*/, TARGET_VAL(ISD::SRL),// ->9646
/*  9496*/        OPC_RecordChild0, // #0 = $Rm
/*  9497*/        OPC_RecordChild1, // #1 = $rot
/*  9498*/        OPC_MoveChild1,
/*  9499*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*  9502*/        OPC_CheckType, MVT::i32,
/*  9504*/        OPC_Scope, 34, /*->9540*/ // 4 children in Scope
/*  9506*/          OPC_CheckPredicate, 14, // Predicate_rot_imm
/*  9508*/          OPC_MoveParent,
/*  9509*/          OPC_MoveParent,
/*  9510*/          OPC_MoveChild1,
/*  9511*/          OPC_CheckValueType, MVT::i8,
/*  9513*/          OPC_MoveParent,
/*  9514*/          OPC_MoveParent,
/*  9515*/          OPC_RecordChild1, // #2 = $Rn
/*  9516*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  9518*/          OPC_EmitConvertToTarget, 1,
/*  9520*/          OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  9523*/          OPC_EmitInteger, MVT::i32, 14, 
/*  9526*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9529*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SXTAB), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 4, 5, 6, 
                    // Src: (add:{ *:[i32] } (sext_inreg:{ *:[i32] } (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), i8:{ *:[Other] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 13
                    // Dst: (SXTAB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/*  9540*/        /*Scope*/ 34, /*->9575*/
/*  9541*/          OPC_CheckPredicate, 15, // Predicate_imm8_or_16
/*  9543*/          OPC_MoveParent,
/*  9544*/          OPC_MoveParent,
/*  9545*/          OPC_MoveChild1,
/*  9546*/          OPC_CheckValueType, MVT::i16,
/*  9548*/          OPC_MoveParent,
/*  9549*/          OPC_MoveParent,
/*  9550*/          OPC_RecordChild1, // #2 = $Rn
/*  9551*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/*  9553*/          OPC_EmitConvertToTarget, 1,
/*  9555*/          OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  9558*/          OPC_EmitInteger, MVT::i32, 14, 
/*  9561*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9564*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SXTAH), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 4, 5, 6, 
                    // Src: (add:{ *:[i32] } (sext_inreg:{ *:[i32] } (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm8_or_16>>:$rot), i16:{ *:[Other] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 13
                    // Dst: (SXTAH:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/*  9575*/        /*Scope*/ 34, /*->9610*/
/*  9576*/          OPC_CheckPredicate, 14, // Predicate_rot_imm
/*  9578*/          OPC_MoveParent,
/*  9579*/          OPC_MoveParent,
/*  9580*/          OPC_MoveChild1,
/*  9581*/          OPC_CheckValueType, MVT::i8,
/*  9583*/          OPC_MoveParent,
/*  9584*/          OPC_MoveParent,
/*  9585*/          OPC_RecordChild1, // #2 = $Rn
/*  9586*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  9588*/          OPC_EmitConvertToTarget, 1,
/*  9590*/          OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  9593*/          OPC_EmitInteger, MVT::i32, 14, 
/*  9596*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9599*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTAB), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 4, 5, 6, 
                    // Src: (add:{ *:[i32] } (sext_inreg:{ *:[i32] } (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), i8:{ *:[Other] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 13
                    // Dst: (t2SXTAB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/*  9610*/        /*Scope*/ 34, /*->9645*/
/*  9611*/          OPC_CheckPredicate, 15, // Predicate_imm8_or_16
/*  9613*/          OPC_MoveParent,
/*  9614*/          OPC_MoveParent,
/*  9615*/          OPC_MoveChild1,
/*  9616*/          OPC_CheckValueType, MVT::i16,
/*  9618*/          OPC_MoveParent,
/*  9619*/          OPC_MoveParent,
/*  9620*/          OPC_RecordChild1, // #2 = $Rn
/*  9621*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/*  9623*/          OPC_EmitConvertToTarget, 1,
/*  9625*/          OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/*  9628*/          OPC_EmitInteger, MVT::i32, 14, 
/*  9631*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9634*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTAH), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 4, 5, 6, 
                    // Src: (add:{ *:[i32] } (sext_inreg:{ *:[i32] } (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm8_or_16>>:$rot), i16:{ *:[Other] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 13
                    // Dst: (t2SXTAH:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/*  9645*/        0, /*End of Scope*/
/*  9646*/      0, // EndSwitchOpcode
/*  9647*/    /*Scope*/ 55|128,1/*183*/, /*->9832*/
/*  9649*/      OPC_RecordChild0, // #0 = $Rn
/*  9650*/      OPC_Scope, 29, /*->9681*/ // 5 children in Scope
/*  9652*/        OPC_RecordChild1, // #1 = $shift
/*  9653*/        OPC_CheckType, MVT::i32,
/*  9655*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/*  9657*/        OPC_CheckComplexPat, /*CP*/3, /*#*/1, // SelectImmShifterOperand:$shift #2 #3
/*  9660*/        OPC_EmitInteger, MVT::i32, 14, 
/*  9663*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9666*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9669*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::ADDrsi), 0,
                      MVT::i32, 6/*#Ops*/, 0, 2, 3, 4, 5, 6, 
                  // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift) - Complexity = 12
                  // Dst: (ADDrsi:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/*  9681*/      /*Scope*/ 44, /*->9726*/
/*  9682*/        OPC_MoveChild1,
/*  9683*/        OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/*  9686*/        OPC_MoveChild0,
/*  9687*/        OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/*  9690*/        OPC_RecordChild0, // #1 = $Rn
/*  9691*/        OPC_MoveChild1,
/*  9692*/        OPC_CheckValueType, MVT::i16,
/*  9694*/        OPC_MoveParent,
/*  9695*/        OPC_MoveParent,
/*  9696*/        OPC_MoveChild1,
/*  9697*/        OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/*  9700*/        OPC_RecordChild0, // #2 = $Rm
/*  9701*/        OPC_MoveChild1,
/*  9702*/        OPC_CheckValueType, MVT::i16,
/*  9704*/        OPC_MoveParent,
/*  9705*/        OPC_MoveParent,
/*  9706*/        OPC_MoveParent,
/*  9707*/        OPC_CheckPatternPredicate, 9, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/*  9709*/        OPC_EmitInteger, MVT::i32, 14, 
/*  9712*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9715*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLABB), 0,
                      MVT::i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                  // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$Ra, (mul:{ *:[i32] } (sext_inreg:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, i16:{ *:[Other] }), (sext_inreg:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, i16:{ *:[Other] }))) - Complexity = 12
                  // Dst: (SMLABB:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra)
/*  9726*/      /*Scope*/ 29, /*->9756*/
/*  9727*/        OPC_RecordChild1, // #1 = $ShiftedRm
/*  9728*/        OPC_CheckType, MVT::i32,
/*  9730*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/*  9732*/        OPC_CheckComplexPat, /*CP*/0, /*#*/1, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/*  9735*/        OPC_EmitInteger, MVT::i32, 14, 
/*  9738*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9741*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9744*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ADDrs), 0,
                      MVT::i32, 6/*#Ops*/, 0, 2, 3, 4, 5, 6, 
                  // Src: (add:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm) - Complexity = 12
                  // Dst: (t2ADDrs:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/*  9756*/      /*Scope*/ 44, /*->9801*/
/*  9757*/        OPC_MoveChild1,
/*  9758*/        OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/*  9761*/        OPC_MoveChild0,
/*  9762*/        OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/*  9765*/        OPC_RecordChild0, // #1 = $Rn
/*  9766*/        OPC_MoveChild1,
/*  9767*/        OPC_CheckValueType, MVT::i16,
/*  9769*/        OPC_MoveParent,
/*  9770*/        OPC_MoveParent,
/*  9771*/        OPC_MoveChild1,
/*  9772*/        OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/*  9775*/        OPC_RecordChild0, // #2 = $Rm
/*  9776*/        OPC_MoveChild1,
/*  9777*/        OPC_CheckValueType, MVT::i16,
/*  9779*/        OPC_MoveParent,
/*  9780*/        OPC_MoveParent,
/*  9781*/        OPC_MoveParent,
/*  9782*/        OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/*  9784*/        OPC_EmitInteger, MVT::i32, 14, 
/*  9787*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9790*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLABB), 0,
                      MVT::i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                  // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Ra, (mul:{ *:[i32] } (sext_inreg:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, i16:{ *:[Other] }), (sext_inreg:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, i16:{ *:[Other] }))) - Complexity = 12
                  // Dst: (t2SMLABB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/*  9801*/      /*Scope*/ 29, /*->9831*/
/*  9802*/        OPC_RecordChild1, // #1 = $Rn
/*  9803*/        OPC_CheckType, MVT::i32,
/*  9805*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/*  9807*/        OPC_CheckComplexPat, /*CP*/3, /*#*/0, // SelectImmShifterOperand:$shift #2 #3
/*  9810*/        OPC_EmitInteger, MVT::i32, 14, 
/*  9813*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9816*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9819*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::ADDrsi), 0,
                      MVT::i32, 6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                  // Src: (add:{ *:[i32] } so_reg_imm:{ *:[i32] }:$shift, GPR:{ *:[i32] }:$Rn) - Complexity = 12
                  // Dst: (ADDrsi:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/*  9831*/      0, /*End of Scope*/
/*  9832*/    /*Scope*/ 45, /*->9878*/
/*  9833*/      OPC_MoveChild0,
/*  9834*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/*  9837*/      OPC_MoveChild0,
/*  9838*/      OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/*  9841*/      OPC_RecordChild0, // #0 = $Rn
/*  9842*/      OPC_MoveChild1,
/*  9843*/      OPC_CheckValueType, MVT::i16,
/*  9845*/      OPC_MoveParent,
/*  9846*/      OPC_MoveParent,
/*  9847*/      OPC_MoveChild1,
/*  9848*/      OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/*  9851*/      OPC_RecordChild0, // #1 = $Rm
/*  9852*/      OPC_MoveChild1,
/*  9853*/      OPC_CheckValueType, MVT::i16,
/*  9855*/      OPC_MoveParent,
/*  9856*/      OPC_MoveParent,
/*  9857*/      OPC_MoveParent,
/*  9858*/      OPC_RecordChild1, // #2 = $Ra
/*  9859*/      OPC_CheckPatternPredicate, 9, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/*  9861*/      OPC_EmitInteger, MVT::i32, 14, 
/*  9864*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9867*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLABB), 0,
                    MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (add:{ *:[i32] } (mul:{ *:[i32] } (sext_inreg:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, i16:{ *:[Other] }), (sext_inreg:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, i16:{ *:[Other] })), GPR:{ *:[i32] }:$Ra) - Complexity = 12
                // Dst: (SMLABB:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra)
/*  9878*/    /*Scope*/ 30, /*->9909*/
/*  9879*/      OPC_RecordChild0, // #0 = $ShiftedRm
/*  9880*/      OPC_RecordChild1, // #1 = $Rn
/*  9881*/      OPC_CheckType, MVT::i32,
/*  9883*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/*  9885*/      OPC_CheckComplexPat, /*CP*/0, /*#*/0, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/*  9888*/      OPC_EmitInteger, MVT::i32, 14, 
/*  9891*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9894*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9897*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ADDrs), 0,
                    MVT::i32, 6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                // Src: (add:{ *:[i32] } t2_so_reg:{ *:[i32] }:$ShiftedRm, GPRnopc:{ *:[i32] }:$Rn) - Complexity = 12
                // Dst: (t2ADDrs:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/*  9909*/    /*Scope*/ 45, /*->9955*/
/*  9910*/      OPC_MoveChild0,
/*  9911*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/*  9914*/      OPC_MoveChild0,
/*  9915*/      OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/*  9918*/      OPC_RecordChild0, // #0 = $Rn
/*  9919*/      OPC_MoveChild1,
/*  9920*/      OPC_CheckValueType, MVT::i16,
/*  9922*/      OPC_MoveParent,
/*  9923*/      OPC_MoveParent,
/*  9924*/      OPC_MoveChild1,
/*  9925*/      OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/*  9928*/      OPC_RecordChild0, // #1 = $Rm
/*  9929*/      OPC_MoveChild1,
/*  9930*/      OPC_CheckValueType, MVT::i16,
/*  9932*/      OPC_MoveParent,
/*  9933*/      OPC_MoveParent,
/*  9934*/      OPC_MoveParent,
/*  9935*/      OPC_RecordChild1, // #2 = $Ra
/*  9936*/      OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/*  9938*/      OPC_EmitInteger, MVT::i32, 14, 
/*  9941*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9944*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLABB), 0,
                    MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (add:{ *:[i32] } (mul:{ *:[i32] } (sext_inreg:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, i16:{ *:[Other] }), (sext_inreg:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, i16:{ *:[Other] })), rGPR:{ *:[i32] }:$Ra) - Complexity = 12
                // Dst: (t2SMLABB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/*  9955*/    /*Scope*/ 102, /*->10058*/
/*  9956*/      OPC_RecordChild0, // #0 = $acc
/*  9957*/      OPC_MoveChild1,
/*  9958*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/*  9961*/      OPC_Scope, 58, /*->10021*/ // 2 children in Scope
/*  9963*/        OPC_RecordChild0, // #1 = $a
/*  9964*/        OPC_MoveChild0,
/*  9965*/        OPC_CheckPredicate, 16, // Predicate_sext_16_node
/*  9967*/        OPC_MoveParent,
/*  9968*/        OPC_MoveChild1,
/*  9969*/        OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/*  9972*/        OPC_RecordChild0, // #2 = $b
/*  9973*/        OPC_MoveChild1,
/*  9974*/        OPC_CheckValueType, MVT::i16,
/*  9976*/        OPC_MoveParent,
/*  9977*/        OPC_MoveParent,
/*  9978*/        OPC_MoveParent,
/*  9979*/        OPC_Scope, 19, /*->10000*/ // 2 children in Scope
/*  9981*/          OPC_CheckPatternPredicate, 9, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/*  9983*/          OPC_EmitInteger, MVT::i32, 14, 
/*  9986*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*  9989*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLABB), 0,
                        MVT::i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                    // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$acc, (mul:{ *:[i32] } GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$a, (sext_inreg:{ *:[i32] } GPR:{ *:[i32] }:$b, i16:{ *:[Other] }))) - Complexity = 10
                    // Dst: (SMLABB:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc)
/* 10000*/        /*Scope*/ 19, /*->10020*/
/* 10001*/          OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/* 10003*/          OPC_EmitInteger, MVT::i32, 14, 
/* 10006*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10009*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLABB), 0,
                        MVT::i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                    // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Ra, (mul:{ *:[i32] } GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$Rn, (sext_inreg:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, i16:{ *:[Other] }))) - Complexity = 10
                    // Dst: (t2SMLABB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/* 10020*/        0, /*End of Scope*/
/* 10021*/      /*Scope*/ 35, /*->10057*/
/* 10022*/        OPC_MoveChild0,
/* 10023*/        OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/* 10026*/        OPC_RecordChild0, // #1 = $b
/* 10027*/        OPC_MoveChild1,
/* 10028*/        OPC_CheckValueType, MVT::i16,
/* 10030*/        OPC_MoveParent,
/* 10031*/        OPC_MoveParent,
/* 10032*/        OPC_RecordChild1, // #2 = $a
/* 10033*/        OPC_MoveChild1,
/* 10034*/        OPC_CheckPredicate, 16, // Predicate_sext_16_node
/* 10036*/        OPC_MoveParent,
/* 10037*/        OPC_MoveParent,
/* 10038*/        OPC_CheckPatternPredicate, 9, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/* 10040*/        OPC_EmitInteger, MVT::i32, 14, 
/* 10043*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10046*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLABB), 0,
                      MVT::i32, 5/*#Ops*/, 2, 1, 0, 3, 4, 
                  // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$acc, (mul:{ *:[i32] } (sext_inreg:{ *:[i32] } GPR:{ *:[i32] }:$b, i16:{ *:[Other] }), GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$a)) - Complexity = 10
                  // Dst: (SMLABB:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc)
/* 10057*/      0, /*End of Scope*/
/* 10058*/    /*Scope*/ 80, /*->10139*/
/* 10059*/      OPC_MoveChild0,
/* 10060*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/* 10063*/      OPC_Scope, 36, /*->10101*/ // 2 children in Scope
/* 10065*/        OPC_RecordChild0, // #0 = $a
/* 10066*/        OPC_MoveChild0,
/* 10067*/        OPC_CheckPredicate, 16, // Predicate_sext_16_node
/* 10069*/        OPC_MoveParent,
/* 10070*/        OPC_MoveChild1,
/* 10071*/        OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/* 10074*/        OPC_RecordChild0, // #1 = $b
/* 10075*/        OPC_MoveChild1,
/* 10076*/        OPC_CheckValueType, MVT::i16,
/* 10078*/        OPC_MoveParent,
/* 10079*/        OPC_MoveParent,
/* 10080*/        OPC_MoveParent,
/* 10081*/        OPC_RecordChild1, // #2 = $acc
/* 10082*/        OPC_CheckPatternPredicate, 9, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/* 10084*/        OPC_EmitInteger, MVT::i32, 14, 
/* 10087*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10090*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLABB), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (mul:{ *:[i32] } GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$a, (sext_inreg:{ *:[i32] } GPR:{ *:[i32] }:$b, i16:{ *:[Other] })), GPR:{ *:[i32] }:$acc) - Complexity = 10
                  // Dst: (SMLABB:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc)
/* 10101*/      /*Scope*/ 36, /*->10138*/
/* 10102*/        OPC_MoveChild0,
/* 10103*/        OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/* 10106*/        OPC_RecordChild0, // #0 = $b
/* 10107*/        OPC_MoveChild1,
/* 10108*/        OPC_CheckValueType, MVT::i16,
/* 10110*/        OPC_MoveParent,
/* 10111*/        OPC_MoveParent,
/* 10112*/        OPC_RecordChild1, // #1 = $a
/* 10113*/        OPC_MoveChild1,
/* 10114*/        OPC_CheckPredicate, 16, // Predicate_sext_16_node
/* 10116*/        OPC_MoveParent,
/* 10117*/        OPC_MoveParent,
/* 10118*/        OPC_RecordChild1, // #2 = $acc
/* 10119*/        OPC_CheckPatternPredicate, 9, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/* 10121*/        OPC_EmitInteger, MVT::i32, 14, 
/* 10124*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10127*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLABB), 0,
                      MVT::i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (mul:{ *:[i32] } (sext_inreg:{ *:[i32] } GPR:{ *:[i32] }:$b, i16:{ *:[Other] }), GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$a), GPR:{ *:[i32] }:$acc) - Complexity = 10
                  // Dst: (SMLABB:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc)
/* 10138*/      0, /*End of Scope*/
/* 10139*/    /*Scope*/ 40, /*->10180*/
/* 10140*/      OPC_RecordChild0, // #0 = $Ra
/* 10141*/      OPC_MoveChild1,
/* 10142*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/* 10145*/      OPC_MoveChild0,
/* 10146*/      OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/* 10149*/      OPC_RecordChild0, // #1 = $Rm
/* 10150*/      OPC_MoveChild1,
/* 10151*/      OPC_CheckValueType, MVT::i16,
/* 10153*/      OPC_MoveParent,
/* 10154*/      OPC_MoveParent,
/* 10155*/      OPC_RecordChild1, // #2 = $Rn
/* 10156*/      OPC_MoveChild1,
/* 10157*/      OPC_CheckPredicate, 16, // Predicate_sext_16_node
/* 10159*/      OPC_MoveParent,
/* 10160*/      OPC_MoveParent,
/* 10161*/      OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/* 10163*/      OPC_EmitInteger, MVT::i32, 14, 
/* 10166*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10169*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLABB), 0,
                    MVT::i32, 5/*#Ops*/, 2, 1, 0, 3, 4, 
                // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Ra, (mul:{ *:[i32] } (sext_inreg:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, i16:{ *:[Other] }), GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$Rn)) - Complexity = 10
                // Dst: (t2SMLABB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/* 10180*/    /*Scope*/ 80, /*->10261*/
/* 10181*/      OPC_MoveChild0,
/* 10182*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/* 10185*/      OPC_Scope, 36, /*->10223*/ // 2 children in Scope
/* 10187*/        OPC_RecordChild0, // #0 = $Rn
/* 10188*/        OPC_MoveChild0,
/* 10189*/        OPC_CheckPredicate, 16, // Predicate_sext_16_node
/* 10191*/        OPC_MoveParent,
/* 10192*/        OPC_MoveChild1,
/* 10193*/        OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/* 10196*/        OPC_RecordChild0, // #1 = $Rm
/* 10197*/        OPC_MoveChild1,
/* 10198*/        OPC_CheckValueType, MVT::i16,
/* 10200*/        OPC_MoveParent,
/* 10201*/        OPC_MoveParent,
/* 10202*/        OPC_MoveParent,
/* 10203*/        OPC_RecordChild1, // #2 = $Ra
/* 10204*/        OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/* 10206*/        OPC_EmitInteger, MVT::i32, 14, 
/* 10209*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10212*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLABB), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (mul:{ *:[i32] } GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$Rn, (sext_inreg:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, i16:{ *:[Other] })), rGPR:{ *:[i32] }:$Ra) - Complexity = 10
                  // Dst: (t2SMLABB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/* 10223*/      /*Scope*/ 36, /*->10260*/
/* 10224*/        OPC_MoveChild0,
/* 10225*/        OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/* 10228*/        OPC_RecordChild0, // #0 = $Rm
/* 10229*/        OPC_MoveChild1,
/* 10230*/        OPC_CheckValueType, MVT::i16,
/* 10232*/        OPC_MoveParent,
/* 10233*/        OPC_MoveParent,
/* 10234*/        OPC_RecordChild1, // #1 = $Rn
/* 10235*/        OPC_MoveChild1,
/* 10236*/        OPC_CheckPredicate, 16, // Predicate_sext_16_node
/* 10238*/        OPC_MoveParent,
/* 10239*/        OPC_MoveParent,
/* 10240*/        OPC_RecordChild1, // #2 = $Ra
/* 10241*/        OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/* 10243*/        OPC_EmitInteger, MVT::i32, 14, 
/* 10246*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10249*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLABB), 0,
                      MVT::i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (mul:{ *:[i32] } (sext_inreg:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, i16:{ *:[Other] }), GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$Rn), rGPR:{ *:[i32] }:$Ra) - Complexity = 10
                  // Dst: (t2SMLABB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/* 10260*/      0, /*End of Scope*/
/* 10261*/    /*Scope*/ 115, /*->10377*/
/* 10262*/      OPC_RecordChild0, // #0 = $acc
/* 10263*/      OPC_Scope, 36, /*->10301*/ // 3 children in Scope
/* 10265*/        OPC_MoveChild1,
/* 10266*/        OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/* 10269*/        OPC_RecordChild0, // #1 = $a
/* 10270*/        OPC_MoveChild0,
/* 10271*/        OPC_CheckPredicate, 16, // Predicate_sext_16_node
/* 10273*/        OPC_MoveParent,
/* 10274*/        OPC_RecordChild1, // #2 = $b
/* 10275*/        OPC_MoveChild1,
/* 10276*/        OPC_CheckPredicate, 16, // Predicate_sext_16_node
/* 10278*/        OPC_MoveParent,
/* 10279*/        OPC_MoveParent,
/* 10280*/        OPC_CheckType, MVT::i32,
/* 10282*/        OPC_CheckPatternPredicate, 9, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/* 10284*/        OPC_EmitInteger, MVT::i32, 14, 
/* 10287*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10290*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLABB), 0,
                      MVT::i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                  // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$acc, (mul:{ *:[i32] } GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$a, GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$b)) - Complexity = 8
                  // Dst: (SMLABB:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc)
/* 10301*/      /*Scope*/ 37, /*->10339*/
/* 10302*/        OPC_RecordChild1, // #1 = $imm
/* 10303*/        OPC_MoveChild1,
/* 10304*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 10307*/        OPC_CheckPredicate, 17, // Predicate_imm1_255_neg
/* 10309*/        OPC_MoveParent,
/* 10310*/        OPC_CheckType, MVT::i32,
/* 10312*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 10314*/        OPC_EmitConvertToTarget, 1,
/* 10316*/        OPC_EmitNodeXForm, 3, 2, // imm_neg_XFORM
/* 10319*/        OPC_EmitInteger, MVT::i32, 14, 
/* 10322*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10325*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10328*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SUBri), 0,
                      MVT::i32, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                  // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm1_255_neg>><<X:imm_neg_XFORM>>:$imm) - Complexity = 8
                  // Dst: (t2SUBri:{ *:[i32] } GPR:{ *:[i32] }:$src, (imm_neg_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_imm1_255_neg>>:$imm))
/* 10339*/      /*Scope*/ 36, /*->10376*/
/* 10340*/        OPC_MoveChild1,
/* 10341*/        OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/* 10344*/        OPC_RecordChild0, // #1 = $Rn
/* 10345*/        OPC_MoveChild0,
/* 10346*/        OPC_CheckPredicate, 16, // Predicate_sext_16_node
/* 10348*/        OPC_MoveParent,
/* 10349*/        OPC_RecordChild1, // #2 = $Rm
/* 10350*/        OPC_MoveChild1,
/* 10351*/        OPC_CheckPredicate, 16, // Predicate_sext_16_node
/* 10353*/        OPC_MoveParent,
/* 10354*/        OPC_MoveParent,
/* 10355*/        OPC_CheckType, MVT::i32,
/* 10357*/        OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/* 10359*/        OPC_EmitInteger, MVT::i32, 14, 
/* 10362*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10365*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLABB), 0,
                      MVT::i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                  // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Ra, (mul:{ *:[i32] } GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$Rn, GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$Rm)) - Complexity = 8
                  // Dst: (t2SMLABB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/* 10376*/      0, /*End of Scope*/
/* 10377*/    /*Scope*/ 60, /*->10438*/
/* 10378*/      OPC_MoveChild0,
/* 10379*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/* 10382*/      OPC_RecordChild0, // #0 = $a
/* 10383*/      OPC_MoveChild0,
/* 10384*/      OPC_CheckPredicate, 16, // Predicate_sext_16_node
/* 10386*/      OPC_MoveParent,
/* 10387*/      OPC_RecordChild1, // #1 = $b
/* 10388*/      OPC_MoveChild1,
/* 10389*/      OPC_CheckPredicate, 16, // Predicate_sext_16_node
/* 10391*/      OPC_MoveParent,
/* 10392*/      OPC_MoveParent,
/* 10393*/      OPC_RecordChild1, // #2 = $acc
/* 10394*/      OPC_CheckType, MVT::i32,
/* 10396*/      OPC_Scope, 19, /*->10417*/ // 2 children in Scope
/* 10398*/        OPC_CheckPatternPredicate, 9, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/* 10400*/        OPC_EmitInteger, MVT::i32, 14, 
/* 10403*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10406*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLABB), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (mul:{ *:[i32] } GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$a, GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$b), GPR:{ *:[i32] }:$acc) - Complexity = 8
                  // Dst: (SMLABB:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc)
/* 10417*/      /*Scope*/ 19, /*->10437*/
/* 10418*/        OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/* 10420*/        OPC_EmitInteger, MVT::i32, 14, 
/* 10423*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10426*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLABB), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (mul:{ *:[i32] } GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$Rn, GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$Rm), rGPR:{ *:[i32] }:$Ra) - Complexity = 8
                  // Dst: (t2SMLABB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/* 10437*/      0, /*End of Scope*/
/* 10438*/    /*Scope*/ 69|128,3/*453*/, /*->10893*/
/* 10440*/      OPC_RecordChild0, // #0 = $Rn
/* 10441*/      OPC_RecordChild1, // #1 = $imm
/* 10442*/      OPC_MoveChild1,
/* 10443*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 10446*/      OPC_Scope, 29, /*->10477*/ // 11 children in Scope
/* 10448*/        OPC_CheckPredicate, 11, // Predicate_mod_imm
/* 10450*/        OPC_MoveParent,
/* 10451*/        OPC_CheckType, MVT::i32,
/* 10453*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 10455*/        OPC_EmitConvertToTarget, 1,
/* 10457*/        OPC_EmitInteger, MVT::i32, 14, 
/* 10460*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10463*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10466*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::ADDri), 0,
                      MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                  // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm) - Complexity = 7
                  // Dst: (ADDri:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 10477*/      /*Scope*/ 32, /*->10510*/
/* 10478*/        OPC_CheckPredicate, 18, // Predicate_mod_imm_neg
/* 10480*/        OPC_MoveParent,
/* 10481*/        OPC_CheckType, MVT::i32,
/* 10483*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 10485*/        OPC_EmitConvertToTarget, 1,
/* 10487*/        OPC_EmitNodeXForm, 3, 2, // imm_neg_XFORM
/* 10490*/        OPC_EmitInteger, MVT::i32, 14, 
/* 10493*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10496*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10499*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SUBri), 0,
                      MVT::i32, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                  // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_mod_imm_neg>><<X:imm_neg_XFORM>>:$imm) - Complexity = 7
                  // Dst: (SUBri:{ *:[i32] } GPR:{ *:[i32] }:$src, (imm_neg_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_mod_imm_neg>>:$imm))
/* 10510*/      /*Scope*/ 29, /*->10540*/
/* 10511*/        OPC_CheckPredicate, 7, // Predicate_imm0_7
/* 10513*/        OPC_MoveParent,
/* 10514*/        OPC_CheckType, MVT::i32,
/* 10516*/        OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 10518*/        OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 10521*/        OPC_EmitConvertToTarget, 1,
/* 10523*/        OPC_EmitInteger, MVT::i32, 14, 
/* 10526*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10529*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tADDi3), 0,
                      MVT::i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                  // Src: (add:{ *:[i32] } tGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm0_7>>:$imm3) - Complexity = 7
                  // Dst: (tADDi3:{ *:[i32] } tGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] }):$imm3)
/* 10540*/      /*Scope*/ 29, /*->10570*/
/* 10541*/        OPC_CheckPredicate, 8, // Predicate_imm8_255
/* 10543*/        OPC_MoveParent,
/* 10544*/        OPC_CheckType, MVT::i32,
/* 10546*/        OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 10548*/        OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 10551*/        OPC_EmitConvertToTarget, 1,
/* 10553*/        OPC_EmitInteger, MVT::i32, 14, 
/* 10556*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10559*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tADDi8), 0,
                      MVT::i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                  // Src: (add:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_imm8_255>>:$imm8) - Complexity = 7
                  // Dst: (tADDi8:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm8)
/* 10570*/      /*Scope*/ 32, /*->10603*/
/* 10571*/        OPC_CheckPredicate, 19, // Predicate_imm0_7_neg
/* 10573*/        OPC_MoveParent,
/* 10574*/        OPC_CheckType, MVT::i32,
/* 10576*/        OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 10578*/        OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 10581*/        OPC_EmitConvertToTarget, 1,
/* 10583*/        OPC_EmitNodeXForm, 3, 3, // imm_neg_XFORM
/* 10586*/        OPC_EmitInteger, MVT::i32, 14, 
/* 10589*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10592*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tSUBi3), 0,
                      MVT::i32, 5/*#Ops*/, 2, 0, 4, 5, 6, 
                  // Src: (add:{ *:[i32] } tGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm0_7_neg>><<X:imm_neg_XFORM>>:$imm3) - Complexity = 7
                  // Dst: (tSUBi3:{ *:[i32] } tGPR:{ *:[i32] }:$Rm, (imm_neg_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$imm3))
/* 10603*/      /*Scope*/ 32, /*->10636*/
/* 10604*/        OPC_CheckPredicate, 20, // Predicate_imm8_255_neg
/* 10606*/        OPC_MoveParent,
/* 10607*/        OPC_CheckType, MVT::i32,
/* 10609*/        OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 10611*/        OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 10614*/        OPC_EmitConvertToTarget, 1,
/* 10616*/        OPC_EmitNodeXForm, 3, 3, // imm_neg_XFORM
/* 10619*/        OPC_EmitInteger, MVT::i32, 14, 
/* 10622*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10625*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tSUBi8), 0,
                      MVT::i32, 5/*#Ops*/, 2, 0, 4, 5, 6, 
                  // Src: (add:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_imm8_255_neg>><<X:imm_neg_XFORM>>:$imm8) - Complexity = 7
                  // Dst: (tSUBi8:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, (imm_neg_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$imm8))
/* 10636*/      /*Scope*/ 29, /*->10666*/
/* 10637*/        OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/* 10639*/        OPC_MoveParent,
/* 10640*/        OPC_CheckType, MVT::i32,
/* 10642*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 10644*/        OPC_EmitConvertToTarget, 1,
/* 10646*/        OPC_EmitInteger, MVT::i32, 14, 
/* 10649*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10652*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10655*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ADDri), 0,
                      MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                  // Src: (add:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm) - Complexity = 7
                  // Dst: (t2ADDri:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 10666*/      /*Scope*/ 25, /*->10692*/
/* 10667*/        OPC_CheckPredicate, 9, // Predicate_imm0_4095
/* 10669*/        OPC_MoveParent,
/* 10670*/        OPC_CheckType, MVT::i32,
/* 10672*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 10674*/        OPC_EmitConvertToTarget, 1,
/* 10676*/        OPC_EmitInteger, MVT::i32, 14, 
/* 10679*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10682*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ADDri12), 0,
                      MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_imm0_4095>>:$imm) - Complexity = 7
                  // Dst: (t2ADDri12:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 10692*/      /*Scope*/ 32, /*->10725*/
/* 10693*/        OPC_CheckPredicate, 21, // Predicate_t2_so_imm_neg
/* 10695*/        OPC_MoveParent,
/* 10696*/        OPC_CheckType, MVT::i32,
/* 10698*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 10700*/        OPC_EmitConvertToTarget, 1,
/* 10702*/        OPC_EmitNodeXForm, 4, 2, // t2_so_imm_neg_XFORM
/* 10705*/        OPC_EmitInteger, MVT::i32, 14, 
/* 10708*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10711*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10714*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SUBri), 0,
                      MVT::i32, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                  // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm_neg>><<X:t2_so_imm_neg_XFORM>>:$imm) - Complexity = 7
                  // Dst: (t2SUBri:{ *:[i32] } GPR:{ *:[i32] }:$src, (t2_so_imm_neg_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_t2_so_imm_neg>>:$imm))
/* 10725*/      /*Scope*/ 28, /*->10754*/
/* 10726*/        OPC_CheckPredicate, 22, // Predicate_imm0_4095_neg
/* 10728*/        OPC_MoveParent,
/* 10729*/        OPC_CheckType, MVT::i32,
/* 10731*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 10733*/        OPC_EmitConvertToTarget, 1,
/* 10735*/        OPC_EmitNodeXForm, 3, 2, // imm_neg_XFORM
/* 10738*/        OPC_EmitInteger, MVT::i32, 14, 
/* 10741*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10744*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SUBri12), 0,
                      MVT::i32, 4/*#Ops*/, 0, 3, 4, 5, 
                  // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_4095_neg>><<X:imm_neg_XFORM>>:$imm) - Complexity = 7
                  // Dst: (t2SUBri12:{ *:[i32] } GPR:{ *:[i32] }:$src, (imm_neg_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_imm0_4095_neg>>:$imm))
/* 10754*/      /*Scope*/ 8|128,1/*136*/, /*->10892*/
/* 10756*/        OPC_CheckPredicate, 23, // Predicate_imm0_65535_neg
/* 10758*/        OPC_MoveParent,
/* 10759*/        OPC_CheckType, MVT::i32,
/* 10761*/        OPC_Scope, 42, /*->10805*/ // 3 children in Scope
/* 10763*/          OPC_CheckPatternPredicate, 3, // (Subtarget->hasV6T2Ops()) && (!Subtarget->isThumb())
/* 10765*/          OPC_EmitConvertToTarget, 1,
/* 10767*/          OPC_EmitNodeXForm, 3, 2, // imm_neg_XFORM
/* 10770*/          OPC_EmitInteger, MVT::i32, 14, 
/* 10773*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10776*/          OPC_EmitNode1, TARGET_VAL(ARM::MOVi16), 0,
                        MVT::i32, 3/*#Ops*/, 3, 4, 5,  // Results = #6
/* 10785*/          OPC_EmitInteger, MVT::i32, 14, 
/* 10788*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10791*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10794*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SUBrr), 0,
                        MVT::i32, 5/*#Ops*/, 0, 6, 7, 8, 9, 
                    // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_65535_neg>>:$imm) - Complexity = 7
                    // Dst: (SUBrr:{ *:[i32] } GPR:{ *:[i32] }:$src, (MOVi16:{ *:[i32] } (imm_neg_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$imm)))
/* 10805*/        /*Scope*/ 42, /*->10848*/
/* 10806*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 10808*/          OPC_EmitConvertToTarget, 1,
/* 10810*/          OPC_EmitNodeXForm, 3, 2, // imm_neg_XFORM
/* 10813*/          OPC_EmitInteger, MVT::i32, 14, 
/* 10816*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10819*/          OPC_EmitNode1, TARGET_VAL(ARM::t2MOVi16), 0,
                        MVT::i32, 3/*#Ops*/, 3, 4, 5,  // Results = #6
/* 10828*/          OPC_EmitInteger, MVT::i32, 14, 
/* 10831*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10834*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10837*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SUBrr), 0,
                        MVT::i32, 5/*#Ops*/, 0, 6, 7, 8, 9, 
                    // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_65535_neg>>:$imm) - Complexity = 7
                    // Dst: (t2SUBrr:{ *:[i32] } GPR:{ *:[i32] }:$src, (t2MOVi16:{ *:[i32] } (imm_neg_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$imm)))
/* 10848*/        /*Scope*/ 42, /*->10891*/
/* 10849*/          OPC_CheckPatternPredicate, 11, // (Subtarget->hasV8MBaselineOps())
/* 10851*/          OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 10854*/          OPC_EmitConvertToTarget, 1,
/* 10856*/          OPC_EmitNodeXForm, 3, 3, // imm_neg_XFORM
/* 10859*/          OPC_EmitInteger, MVT::i32, 14, 
/* 10862*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10865*/          OPC_EmitNode1, TARGET_VAL(ARM::t2MOVi16), 0,
                        MVT::i32, 3/*#Ops*/, 4, 5, 6,  // Results = #7
/* 10874*/          OPC_EmitInteger, MVT::i32, 14, 
/* 10877*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10880*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tSUBrr), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 7, 8, 9, 
                    // Src: (add:{ *:[i32] } tGPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_65535_neg>>:$imm) - Complexity = 7
                    // Dst: (tSUBrr:{ *:[i32] } tGPR:{ *:[i32] }:$src, (t2MOVi16:{ *:[i32] } (imm_neg_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$imm)))
/* 10891*/        0, /*End of Scope*/
/* 10892*/      0, /*End of Scope*/
/* 10893*/    /*Scope*/ 90, /*->10984*/
/* 10894*/      OPC_MoveChild0,
/* 10895*/      OPC_SwitchOpcode /*2 cases */, 56, TARGET_VAL(ISD::MUL),// ->10955
/* 10899*/        OPC_RecordChild0, // #0 = $Rn
/* 10900*/        OPC_RecordChild1, // #1 = $Rm
/* 10901*/        OPC_MoveParent,
/* 10902*/        OPC_RecordChild1, // #2 = $Ra
/* 10903*/        OPC_CheckType, MVT::i32,
/* 10905*/        OPC_Scope, 23, /*->10930*/ // 2 children in Scope
/* 10907*/          OPC_CheckPatternPredicate, 12, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/* 10909*/          OPC_EmitInteger, MVT::i32, 14, 
/* 10912*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10915*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10918*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MLA), 0,
                        MVT::i32, 6/*#Ops*/, 0, 1, 2, 3, 4, 5, 
                    // Src: (add:{ *:[i32] } (mul:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm), GPRnopc:{ *:[i32] }:$Ra) - Complexity = 6
                    // Dst: (MLA:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$Ra)
/* 10930*/        /*Scope*/ 23, /*->10954*/
/* 10931*/          OPC_CheckPatternPredicate, 13, // (!Subtarget->isThumb()) && (!Subtarget->hasV6Ops())
/* 10933*/          OPC_EmitInteger, MVT::i32, 14, 
/* 10936*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10939*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10942*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MLAv5), 0,
                        MVT::i32, 6/*#Ops*/, 0, 1, 2, 3, 4, 5, 
                    // Src: (add:{ *:[i32] } (mul:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm), GPRnopc:{ *:[i32] }:$Ra) - Complexity = 6
                    // Dst: (MLAv5:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$Ra)
/* 10954*/        0, /*End of Scope*/
/* 10955*/      /*SwitchOpcode*/ 25, TARGET_VAL(ISD::MULHS),// ->10983
/* 10958*/        OPC_RecordChild0, // #0 = $Rn
/* 10959*/        OPC_RecordChild1, // #1 = $Rm
/* 10960*/        OPC_MoveParent,
/* 10961*/        OPC_RecordChild1, // #2 = $Ra
/* 10962*/        OPC_CheckType, MVT::i32,
/* 10964*/        OPC_CheckPatternPredicate, 12, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/* 10966*/        OPC_EmitInteger, MVT::i32, 14, 
/* 10969*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 10972*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMMLA), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (mulhs:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm), GPR:{ *:[i32] }:$Ra) - Complexity = 6
                  // Dst: (SMMLA:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra)
/* 10983*/      0, // EndSwitchOpcode
/* 10984*/    /*Scope*/ 119, /*->11104*/
/* 10985*/      OPC_RecordChild0, // #0 = $Ra
/* 10986*/      OPC_MoveChild1,
/* 10987*/      OPC_SwitchOpcode /*3 cases */, 24, TARGET_VAL(ARMISD::SMULWB),// ->11015
/* 10991*/        OPC_RecordChild0, // #1 = $Rn
/* 10992*/        OPC_RecordChild1, // #2 = $Rm
/* 10993*/        OPC_MoveParent,
/* 10994*/        OPC_CheckType, MVT::i32,
/* 10996*/        OPC_CheckPatternPredicate, 9, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/* 10998*/        OPC_EmitInteger, MVT::i32, 14, 
/* 11001*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11004*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLAWB), 0,
                      MVT::i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                  // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$Ra, (ARMsmulwb:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)) - Complexity = 6
                  // Dst: (SMLAWB:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra)
/* 11015*/      /*SwitchOpcode*/ 24, TARGET_VAL(ARMISD::SMULWT),// ->11042
/* 11018*/        OPC_RecordChild0, // #1 = $Rn
/* 11019*/        OPC_RecordChild1, // #2 = $Rm
/* 11020*/        OPC_MoveParent,
/* 11021*/        OPC_CheckType, MVT::i32,
/* 11023*/        OPC_CheckPatternPredicate, 9, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/* 11025*/        OPC_EmitInteger, MVT::i32, 14, 
/* 11028*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11031*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLAWT), 0,
                      MVT::i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                  // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$Ra, (ARMsmulwt:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)) - Complexity = 6
                  // Dst: (SMLAWT:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra)
/* 11042*/      /*SwitchOpcode*/ 58, TARGET_VAL(ISD::SIGN_EXTEND_INREG),// ->11103
/* 11045*/        OPC_RecordChild0, // #1 = $Rm
/* 11046*/        OPC_MoveChild1,
/* 11047*/        OPC_Scope, 26, /*->11075*/ // 2 children in Scope
/* 11049*/          OPC_CheckValueType, MVT::i8,
/* 11051*/          OPC_MoveParent,
/* 11052*/          OPC_MoveParent,
/* 11053*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 11055*/          OPC_EmitInteger, MVT::i32, 0, 
/* 11058*/          OPC_EmitInteger, MVT::i32, 14, 
/* 11061*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11064*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SXTAB), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (sext_inreg:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, i8:{ *:[Other] })) - Complexity = 6
                    // Dst: (SXTAB:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, 0:{ *:[i32] })
/* 11075*/        /*Scope*/ 26, /*->11102*/
/* 11076*/          OPC_CheckValueType, MVT::i16,
/* 11078*/          OPC_MoveParent,
/* 11079*/          OPC_MoveParent,
/* 11080*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 11082*/          OPC_EmitInteger, MVT::i32, 0, 
/* 11085*/          OPC_EmitInteger, MVT::i32, 14, 
/* 11088*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11091*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SXTAH), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (sext_inreg:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, i16:{ *:[Other] })) - Complexity = 6
                    // Dst: (SXTAH:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, 0:{ *:[i32] })
/* 11102*/        0, /*End of Scope*/
/* 11103*/      0, // EndSwitchOpcode
/* 11104*/    /*Scope*/ 59, /*->11164*/
/* 11105*/      OPC_MoveChild0,
/* 11106*/      OPC_SwitchOpcode /*2 cases */, 25, TARGET_VAL(ISD::MUL),// ->11135
/* 11110*/        OPC_RecordChild0, // #0 = $Rn
/* 11111*/        OPC_RecordChild1, // #1 = $Rm
/* 11112*/        OPC_MoveParent,
/* 11113*/        OPC_RecordChild1, // #2 = $Ra
/* 11114*/        OPC_CheckType, MVT::i32,
/* 11116*/        OPC_CheckPatternPredicate, 14, // (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/* 11118*/        OPC_EmitInteger, MVT::i32, 14, 
/* 11121*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11124*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MLA), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (mul:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm), rGPR:{ *:[i32] }:$Ra) - Complexity = 6
                  // Dst: (t2MLA:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/* 11135*/      /*SwitchOpcode*/ 25, TARGET_VAL(ISD::MULHS),// ->11163
/* 11138*/        OPC_RecordChild0, // #0 = $Rm
/* 11139*/        OPC_RecordChild1, // #1 = $Rn
/* 11140*/        OPC_MoveParent,
/* 11141*/        OPC_RecordChild1, // #2 = $Ra
/* 11142*/        OPC_CheckType, MVT::i32,
/* 11144*/        OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/* 11146*/        OPC_EmitInteger, MVT::i32, 14, 
/* 11149*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11152*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMMLA), 0,
                      MVT::i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (mulhs:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn), rGPR:{ *:[i32] }:$Ra) - Complexity = 6
                  // Dst: (t2SMMLA:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/* 11163*/      0, // EndSwitchOpcode
/* 11164*/    /*Scope*/ 119, /*->11284*/
/* 11165*/      OPC_RecordChild0, // #0 = $Ra
/* 11166*/      OPC_MoveChild1,
/* 11167*/      OPC_SwitchOpcode /*3 cases */, 24, TARGET_VAL(ARMISD::SMULWB),// ->11195
/* 11171*/        OPC_RecordChild0, // #1 = $Rn
/* 11172*/        OPC_RecordChild1, // #2 = $Rm
/* 11173*/        OPC_MoveParent,
/* 11174*/        OPC_CheckType, MVT::i32,
/* 11176*/        OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/* 11178*/        OPC_EmitInteger, MVT::i32, 14, 
/* 11181*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11184*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLAWB), 0,
                      MVT::i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                  // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Ra, (ARMsmulwb:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)) - Complexity = 6
                  // Dst: (t2SMLAWB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/* 11195*/      /*SwitchOpcode*/ 24, TARGET_VAL(ARMISD::SMULWT),// ->11222
/* 11198*/        OPC_RecordChild0, // #1 = $Rn
/* 11199*/        OPC_RecordChild1, // #2 = $Rm
/* 11200*/        OPC_MoveParent,
/* 11201*/        OPC_CheckType, MVT::i32,
/* 11203*/        OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/* 11205*/        OPC_EmitInteger, MVT::i32, 14, 
/* 11208*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11211*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLAWT), 0,
                      MVT::i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                  // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Ra, (ARMsmulwt:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)) - Complexity = 6
                  // Dst: (t2SMLAWT:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/* 11222*/      /*SwitchOpcode*/ 58, TARGET_VAL(ISD::SIGN_EXTEND_INREG),// ->11283
/* 11225*/        OPC_RecordChild0, // #1 = $Rm
/* 11226*/        OPC_MoveChild1,
/* 11227*/        OPC_Scope, 26, /*->11255*/ // 2 children in Scope
/* 11229*/          OPC_CheckValueType, MVT::i8,
/* 11231*/          OPC_MoveParent,
/* 11232*/          OPC_MoveParent,
/* 11233*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 11235*/          OPC_EmitInteger, MVT::i32, 0, 
/* 11238*/          OPC_EmitInteger, MVT::i32, 14, 
/* 11241*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11244*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTAB), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (sext_inreg:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, i8:{ *:[Other] })) - Complexity = 6
                    // Dst: (t2SXTAB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, 0:{ *:[i32] })
/* 11255*/        /*Scope*/ 26, /*->11282*/
/* 11256*/          OPC_CheckValueType, MVT::i16,
/* 11258*/          OPC_MoveParent,
/* 11259*/          OPC_MoveParent,
/* 11260*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 11262*/          OPC_EmitInteger, MVT::i32, 0, 
/* 11265*/          OPC_EmitInteger, MVT::i32, 14, 
/* 11268*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11271*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTAH), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (sext_inreg:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, i16:{ *:[Other] })) - Complexity = 6
                    // Dst: (t2SXTAH:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, 0:{ *:[i32] })
/* 11282*/        0, /*End of Scope*/
/* 11283*/      0, // EndSwitchOpcode
/* 11284*/    /*Scope*/ 82, /*->11367*/
/* 11285*/      OPC_MoveChild0,
/* 11286*/      OPC_CheckOpcode, TARGET_VAL(ISD::VECREDUCE_ADD),
/* 11289*/      OPC_RecordChild0, // #0 = $src1
/* 11290*/      OPC_Scope, 24, /*->11316*/ // 3 children in Scope
/* 11292*/        OPC_CheckChild0Type, MVT::v4i32,
/* 11294*/        OPC_MoveParent,
/* 11295*/        OPC_RecordChild1, // #1 = $src2
/* 11296*/        OPC_CheckType, MVT::i32,
/* 11298*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 11300*/        OPC_EmitInteger, MVT::i32, 0, 
/* 11303*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11306*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADDVu32acc), 0,
                      MVT::i32, 4/*#Ops*/, 1, 0, 2, 3, 
                  // Src: (add:{ *:[i32] } (vecreduce_add:{ *:[i32] } MQPR:{ *:[v4i32] }:$src1), tGPR:{ *:[i32] }:$src2) - Complexity = 6
                  // Dst: (MVE_VADDVu32acc:{ *:[i32] } ?:{ *:[i32] }:$src2, ?:{ *:[v4i32] }:$src1)
/* 11316*/      /*Scope*/ 24, /*->11341*/
/* 11317*/        OPC_CheckChild0Type, MVT::v8i16,
/* 11319*/        OPC_MoveParent,
/* 11320*/        OPC_RecordChild1, // #1 = $src2
/* 11321*/        OPC_CheckType, MVT::i32,
/* 11323*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 11325*/        OPC_EmitInteger, MVT::i32, 0, 
/* 11328*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11331*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADDVu16acc), 0,
                      MVT::i32, 4/*#Ops*/, 1, 0, 2, 3, 
                  // Src: (add:{ *:[i32] } (vecreduce_add:{ *:[i32] } MQPR:{ *:[v8i16] }:$src1), tGPR:{ *:[i32] }:$src2) - Complexity = 6
                  // Dst: (MVE_VADDVu16acc:{ *:[i32] } ?:{ *:[i32] }:$src2, ?:{ *:[v8i16] }:$src1)
/* 11341*/      /*Scope*/ 24, /*->11366*/
/* 11342*/        OPC_CheckChild0Type, MVT::v16i8,
/* 11344*/        OPC_MoveParent,
/* 11345*/        OPC_RecordChild1, // #1 = $src2
/* 11346*/        OPC_CheckType, MVT::i32,
/* 11348*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 11350*/        OPC_EmitInteger, MVT::i32, 0, 
/* 11353*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11356*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADDVu8acc), 0,
                      MVT::i32, 4/*#Ops*/, 1, 0, 2, 3, 
                  // Src: (add:{ *:[i32] } (vecreduce_add:{ *:[i32] } MQPR:{ *:[v16i8] }:$src1), tGPR:{ *:[i32] }:$src2) - Complexity = 6
                  // Dst: (MVE_VADDVu8acc:{ *:[i32] } ?:{ *:[i32] }:$src2, ?:{ *:[v16i8] }:$src1)
/* 11366*/      0, /*End of Scope*/
/* 11367*/    /*Scope*/ 89, /*->11457*/
/* 11368*/      OPC_RecordChild0, // #0 = $Ra
/* 11369*/      OPC_MoveChild1,
/* 11370*/      OPC_SwitchOpcode /*2 cases */, 55, TARGET_VAL(ISD::MUL),// ->11429
/* 11374*/        OPC_RecordChild0, // #1 = $Rn
/* 11375*/        OPC_RecordChild1, // #2 = $Rm
/* 11376*/        OPC_MoveParent,
/* 11377*/        OPC_CheckType, MVT::i32,
/* 11379*/        OPC_Scope, 23, /*->11404*/ // 2 children in Scope
/* 11381*/          OPC_CheckPatternPredicate, 12, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/* 11383*/          OPC_EmitInteger, MVT::i32, 14, 
/* 11386*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11389*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11392*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MLA), 0,
                        MVT::i32, 6/*#Ops*/, 1, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[i32] } GPRnopc:{ *:[i32] }:$Ra, (mul:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)) - Complexity = 6
                    // Dst: (MLA:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$Ra)
/* 11404*/        /*Scope*/ 23, /*->11428*/
/* 11405*/          OPC_CheckPatternPredicate, 13, // (!Subtarget->isThumb()) && (!Subtarget->hasV6Ops())
/* 11407*/          OPC_EmitInteger, MVT::i32, 14, 
/* 11410*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11413*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11416*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MLAv5), 0,
                        MVT::i32, 6/*#Ops*/, 1, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[i32] } GPRnopc:{ *:[i32] }:$Ra, (mul:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)) - Complexity = 6
                    // Dst: (MLAv5:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$Ra)
/* 11428*/        0, /*End of Scope*/
/* 11429*/      /*SwitchOpcode*/ 24, TARGET_VAL(ISD::MULHS),// ->11456
/* 11432*/        OPC_RecordChild0, // #1 = $Rn
/* 11433*/        OPC_RecordChild1, // #2 = $Rm
/* 11434*/        OPC_MoveParent,
/* 11435*/        OPC_CheckType, MVT::i32,
/* 11437*/        OPC_CheckPatternPredicate, 12, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/* 11439*/        OPC_EmitInteger, MVT::i32, 14, 
/* 11442*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11445*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMMLA), 0,
                      MVT::i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                  // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$Ra, (mulhs:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)) - Complexity = 6
                  // Dst: (SMMLA:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra)
/* 11456*/      0, // EndSwitchOpcode
/* 11457*/    /*Scope*/ 59, /*->11517*/
/* 11458*/      OPC_MoveChild0,
/* 11459*/      OPC_SwitchOpcode /*2 cases */, 25, TARGET_VAL(ARMISD::SMULWB),// ->11488
/* 11463*/        OPC_RecordChild0, // #0 = $Rn
/* 11464*/        OPC_RecordChild1, // #1 = $Rm
/* 11465*/        OPC_MoveParent,
/* 11466*/        OPC_RecordChild1, // #2 = $Ra
/* 11467*/        OPC_CheckType, MVT::i32,
/* 11469*/        OPC_CheckPatternPredicate, 9, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/* 11471*/        OPC_EmitInteger, MVT::i32, 14, 
/* 11474*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11477*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLAWB), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (ARMsmulwb:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm), GPR:{ *:[i32] }:$Ra) - Complexity = 6
                  // Dst: (SMLAWB:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra)
/* 11488*/      /*SwitchOpcode*/ 25, TARGET_VAL(ARMISD::SMULWT),// ->11516
/* 11491*/        OPC_RecordChild0, // #0 = $Rn
/* 11492*/        OPC_RecordChild1, // #1 = $Rm
/* 11493*/        OPC_MoveParent,
/* 11494*/        OPC_RecordChild1, // #2 = $Ra
/* 11495*/        OPC_CheckType, MVT::i32,
/* 11497*/        OPC_CheckPatternPredicate, 9, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/* 11499*/        OPC_EmitInteger, MVT::i32, 14, 
/* 11502*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11505*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLAWT), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (ARMsmulwt:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm), GPR:{ *:[i32] }:$Ra) - Complexity = 6
                  // Dst: (SMLAWT:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra)
/* 11516*/      0, // EndSwitchOpcode
/* 11517*/    /*Scope*/ 58, /*->11576*/
/* 11518*/      OPC_RecordChild0, // #0 = $Ra
/* 11519*/      OPC_MoveChild1,
/* 11520*/      OPC_SwitchOpcode /*2 cases */, 24, TARGET_VAL(ISD::MUL),// ->11548
/* 11524*/        OPC_RecordChild0, // #1 = $Rn
/* 11525*/        OPC_RecordChild1, // #2 = $Rm
/* 11526*/        OPC_MoveParent,
/* 11527*/        OPC_CheckType, MVT::i32,
/* 11529*/        OPC_CheckPatternPredicate, 14, // (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/* 11531*/        OPC_EmitInteger, MVT::i32, 14, 
/* 11534*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11537*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MLA), 0,
                      MVT::i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                  // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Ra, (mul:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)) - Complexity = 6
                  // Dst: (t2MLA:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/* 11548*/      /*SwitchOpcode*/ 24, TARGET_VAL(ISD::MULHS),// ->11575
/* 11551*/        OPC_RecordChild0, // #1 = $Rm
/* 11552*/        OPC_RecordChild1, // #2 = $Rn
/* 11553*/        OPC_MoveParent,
/* 11554*/        OPC_CheckType, MVT::i32,
/* 11556*/        OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/* 11558*/        OPC_EmitInteger, MVT::i32, 14, 
/* 11561*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11564*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMMLA), 0,
                      MVT::i32, 5/*#Ops*/, 2, 1, 0, 3, 4, 
                  // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Ra, (mulhs:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn)) - Complexity = 6
                  // Dst: (t2SMMLA:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/* 11575*/      0, // EndSwitchOpcode
/* 11576*/    /*Scope*/ 46|128,1/*174*/, /*->11752*/
/* 11578*/      OPC_MoveChild0,
/* 11579*/      OPC_SwitchOpcode /*3 cases */, 25, TARGET_VAL(ARMISD::SMULWB),// ->11608
/* 11583*/        OPC_RecordChild0, // #0 = $Rn
/* 11584*/        OPC_RecordChild1, // #1 = $Rm
/* 11585*/        OPC_MoveParent,
/* 11586*/        OPC_RecordChild1, // #2 = $Ra
/* 11587*/        OPC_CheckType, MVT::i32,
/* 11589*/        OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/* 11591*/        OPC_EmitInteger, MVT::i32, 14, 
/* 11594*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11597*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLAWB), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (ARMsmulwb:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm), rGPR:{ *:[i32] }:$Ra) - Complexity = 6
                  // Dst: (t2SMLAWB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/* 11608*/      /*SwitchOpcode*/ 25, TARGET_VAL(ARMISD::SMULWT),// ->11636
/* 11611*/        OPC_RecordChild0, // #0 = $Rn
/* 11612*/        OPC_RecordChild1, // #1 = $Rm
/* 11613*/        OPC_MoveParent,
/* 11614*/        OPC_RecordChild1, // #2 = $Ra
/* 11615*/        OPC_CheckType, MVT::i32,
/* 11617*/        OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/* 11619*/        OPC_EmitInteger, MVT::i32, 14, 
/* 11622*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11625*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLAWT), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (add:{ *:[i32] } (ARMsmulwt:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm), rGPR:{ *:[i32] }:$Ra) - Complexity = 6
                  // Dst: (t2SMLAWT:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/* 11636*/      /*SwitchOpcode*/ 112, TARGET_VAL(ISD::SIGN_EXTEND_INREG),// ->11751
/* 11639*/        OPC_RecordChild0, // #0 = $Rm
/* 11640*/        OPC_MoveChild1,
/* 11641*/        OPC_Scope, 53, /*->11696*/ // 2 children in Scope
/* 11643*/          OPC_CheckValueType, MVT::i8,
/* 11645*/          OPC_MoveParent,
/* 11646*/          OPC_MoveParent,
/* 11647*/          OPC_RecordChild1, // #1 = $Rn
/* 11648*/          OPC_Scope, 22, /*->11672*/ // 2 children in Scope
/* 11650*/            OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 11652*/            OPC_EmitInteger, MVT::i32, 0, 
/* 11655*/            OPC_EmitInteger, MVT::i32, 14, 
/* 11658*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11661*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::SXTAB), 0,
                          MVT::i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                      // Src: (add:{ *:[i32] } (sext_inreg:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, i8:{ *:[Other] }), GPR:{ *:[i32] }:$Rn) - Complexity = 6
                      // Dst: (SXTAB:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, 0:{ *:[i32] })
/* 11672*/          /*Scope*/ 22, /*->11695*/
/* 11673*/            OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 11675*/            OPC_EmitInteger, MVT::i32, 0, 
/* 11678*/            OPC_EmitInteger, MVT::i32, 14, 
/* 11681*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11684*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTAB), 0,
                          MVT::i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                      // Src: (add:{ *:[i32] } (sext_inreg:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, i8:{ *:[Other] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 6
                      // Dst: (t2SXTAB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, 0:{ *:[i32] })
/* 11695*/          0, /*End of Scope*/
/* 11696*/        /*Scope*/ 53, /*->11750*/
/* 11697*/          OPC_CheckValueType, MVT::i16,
/* 11699*/          OPC_MoveParent,
/* 11700*/          OPC_MoveParent,
/* 11701*/          OPC_RecordChild1, // #1 = $Rn
/* 11702*/          OPC_Scope, 22, /*->11726*/ // 2 children in Scope
/* 11704*/            OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 11706*/            OPC_EmitInteger, MVT::i32, 0, 
/* 11709*/            OPC_EmitInteger, MVT::i32, 14, 
/* 11712*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11715*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::SXTAH), 0,
                          MVT::i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                      // Src: (add:{ *:[i32] } (sext_inreg:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, i16:{ *:[Other] }), GPR:{ *:[i32] }:$Rn) - Complexity = 6
                      // Dst: (SXTAH:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, 0:{ *:[i32] })
/* 11726*/          /*Scope*/ 22, /*->11749*/
/* 11727*/            OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 11729*/            OPC_EmitInteger, MVT::i32, 0, 
/* 11732*/            OPC_EmitInteger, MVT::i32, 14, 
/* 11735*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11738*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTAH), 0,
                          MVT::i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                      // Src: (add:{ *:[i32] } (sext_inreg:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, i16:{ *:[Other] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 6
                      // Dst: (t2SXTAH:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, 0:{ *:[i32] })
/* 11749*/          0, /*End of Scope*/
/* 11750*/        0, /*End of Scope*/
/* 11751*/      0, // EndSwitchOpcode
/* 11752*/    /*Scope*/ 125|128,2/*381*/, /*->12135*/
/* 11754*/      OPC_RecordChild0, // #0 = $src2
/* 11755*/      OPC_Scope, 79, /*->11836*/ // 3 children in Scope
/* 11757*/        OPC_MoveChild1,
/* 11758*/        OPC_CheckOpcode, TARGET_VAL(ISD::VECREDUCE_ADD),
/* 11761*/        OPC_RecordChild0, // #1 = $src1
/* 11762*/        OPC_Scope, 23, /*->11787*/ // 3 children in Scope
/* 11764*/          OPC_CheckChild0Type, MVT::v4i32,
/* 11766*/          OPC_MoveParent,
/* 11767*/          OPC_CheckType, MVT::i32,
/* 11769*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 11771*/          OPC_EmitInteger, MVT::i32, 0, 
/* 11774*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11777*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADDVu32acc), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (add:{ *:[i32] } tGPR:{ *:[i32] }:$src2, (vecreduce_add:{ *:[i32] } MQPR:{ *:[v4i32] }:$src1)) - Complexity = 6
                    // Dst: (MVE_VADDVu32acc:{ *:[i32] } ?:{ *:[i32] }:$src2, ?:{ *:[v4i32] }:$src1)
/* 11787*/        /*Scope*/ 23, /*->11811*/
/* 11788*/          OPC_CheckChild0Type, MVT::v8i16,
/* 11790*/          OPC_MoveParent,
/* 11791*/          OPC_CheckType, MVT::i32,
/* 11793*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 11795*/          OPC_EmitInteger, MVT::i32, 0, 
/* 11798*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11801*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADDVu16acc), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (add:{ *:[i32] } tGPR:{ *:[i32] }:$src2, (vecreduce_add:{ *:[i32] } MQPR:{ *:[v8i16] }:$src1)) - Complexity = 6
                    // Dst: (MVE_VADDVu16acc:{ *:[i32] } ?:{ *:[i32] }:$src2, ?:{ *:[v8i16] }:$src1)
/* 11811*/        /*Scope*/ 23, /*->11835*/
/* 11812*/          OPC_CheckChild0Type, MVT::v16i8,
/* 11814*/          OPC_MoveParent,
/* 11815*/          OPC_CheckType, MVT::i32,
/* 11817*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 11819*/          OPC_EmitInteger, MVT::i32, 0, 
/* 11822*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11825*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADDVu8acc), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (add:{ *:[i32] } tGPR:{ *:[i32] }:$src2, (vecreduce_add:{ *:[i32] } MQPR:{ *:[v16i8] }:$src1)) - Complexity = 6
                    // Dst: (MVE_VADDVu8acc:{ *:[i32] } ?:{ *:[i32] }:$src2, ?:{ *:[v16i8] }:$src1)
/* 11835*/        0, /*End of Scope*/
/* 11836*/      /*Scope*/ 89, /*->11926*/
/* 11837*/        OPC_RecordChild1, // #1 = $Rm
/* 11838*/        OPC_CheckType, MVT::i32,
/* 11840*/        OPC_Scope, 22, /*->11864*/ // 3 children in Scope
/* 11842*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 11844*/          OPC_EmitInteger, MVT::i32, 14, 
/* 11847*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11850*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11853*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::ADDrr), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm) - Complexity = 3
                    // Dst: (ADDrr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 11864*/        /*Scope*/ 22, /*->11887*/
/* 11865*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 11867*/          OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 11870*/          OPC_EmitInteger, MVT::i32, 14, 
/* 11873*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11876*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tADDrr), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (add:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm) - Complexity = 3
                    // Dst: (tADDrr:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm)
/* 11887*/        /*Scope*/ 37, /*->11925*/
/* 11888*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 11890*/          OPC_EmitInteger, MVT::i32, 14, 
/* 11893*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11896*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11899*/          OPC_Scope, 11, /*->11912*/ // 2 children in Scope
/* 11901*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ADDrr), 0,
                          MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (add:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                      // Dst: (t2ADDrr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 11912*/          /*Scope*/ 11, /*->11924*/
/* 11913*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ADDrr), 0,
                          MVT::i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                      // Src: (add:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$Rn) - Complexity = 3
                      // Dst: (t2ADDrr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 11924*/          0, /*End of Scope*/
/* 11925*/        0, /*End of Scope*/
/* 11926*/      /*Scope*/ 78|128,1/*206*/, /*->12134*/
/* 11928*/        OPC_MoveChild1,
/* 11929*/        OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 11932*/        OPC_MoveChild0,
/* 11933*/        OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 11936*/        OPC_Scope, 97, /*->12035*/ // 2 children in Scope
/* 11938*/          OPC_CheckChild0Integer, 88|128,9/*1240*/, 
/* 11941*/          OPC_RecordChild1, // #1 = $Vn
/* 11942*/          OPC_Scope, 30, /*->11974*/ // 3 children in Scope
/* 11944*/            OPC_CheckChild1Type, MVT::v8i8,
/* 11946*/            OPC_RecordChild2, // #2 = $Vm
/* 11947*/            OPC_CheckChild2Type, MVT::v8i8,
/* 11949*/            OPC_CheckType, MVT::v8i8,
/* 11951*/            OPC_MoveParent,
/* 11952*/            OPC_MoveParent,
/* 11953*/            OPC_CheckType, MVT::v8i16,
/* 11955*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 11957*/            OPC_EmitInteger, MVT::i32, 14, 
/* 11960*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11963*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VABALsv8i16), 0,
                          MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (add:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (zext:{ *:[v8i16] } (intrinsic_wo_chain:{ *:[v8i8] } 1240:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm))) - Complexity = 14
                      // Dst: (VABALsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 11974*/          /*Scope*/ 30, /*->12005*/
/* 11975*/            OPC_CheckChild1Type, MVT::v4i16,
/* 11977*/            OPC_RecordChild2, // #2 = $Vm
/* 11978*/            OPC_CheckChild2Type, MVT::v4i16,
/* 11980*/            OPC_CheckType, MVT::v4i16,
/* 11982*/            OPC_MoveParent,
/* 11983*/            OPC_MoveParent,
/* 11984*/            OPC_CheckType, MVT::v4i32,
/* 11986*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 11988*/            OPC_EmitInteger, MVT::i32, 14, 
/* 11991*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 11994*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VABALsv4i32), 0,
                          MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (add:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (zext:{ *:[v4i32] } (intrinsic_wo_chain:{ *:[v4i16] } 1240:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm))) - Complexity = 14
                      // Dst: (VABALsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 12005*/          /*Scope*/ 28, /*->12034*/
/* 12006*/            OPC_CheckChild1Type, MVT::v2i32,
/* 12008*/            OPC_RecordChild2, // #2 = $Vm
/* 12009*/            OPC_CheckChild2Type, MVT::v2i32,
/* 12011*/            OPC_MoveParent,
/* 12012*/            OPC_MoveParent,
/* 12013*/            OPC_CheckType, MVT::v2i64,
/* 12015*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12017*/            OPC_EmitInteger, MVT::i32, 14, 
/* 12020*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12023*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VABALsv2i64), 0,
                          MVT::v2i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (add:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, (zext:{ *:[v2i64] } (intrinsic_wo_chain:{ *:[v2i32] } 1240:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm))) - Complexity = 14
                      // Dst: (VABALsv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 12034*/          0, /*End of Scope*/
/* 12035*/        /*Scope*/ 97, /*->12133*/
/* 12036*/          OPC_CheckChild0Integer, 89|128,9/*1241*/, 
/* 12039*/          OPC_RecordChild1, // #1 = $Vn
/* 12040*/          OPC_Scope, 30, /*->12072*/ // 3 children in Scope
/* 12042*/            OPC_CheckChild1Type, MVT::v8i8,
/* 12044*/            OPC_RecordChild2, // #2 = $Vm
/* 12045*/            OPC_CheckChild2Type, MVT::v8i8,
/* 12047*/            OPC_CheckType, MVT::v8i8,
/* 12049*/            OPC_MoveParent,
/* 12050*/            OPC_MoveParent,
/* 12051*/            OPC_CheckType, MVT::v8i16,
/* 12053*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12055*/            OPC_EmitInteger, MVT::i32, 14, 
/* 12058*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12061*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VABALuv8i16), 0,
                          MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (add:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (zext:{ *:[v8i16] } (intrinsic_wo_chain:{ *:[v8i8] } 1241:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm))) - Complexity = 14
                      // Dst: (VABALuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 12072*/          /*Scope*/ 30, /*->12103*/
/* 12073*/            OPC_CheckChild1Type, MVT::v4i16,
/* 12075*/            OPC_RecordChild2, // #2 = $Vm
/* 12076*/            OPC_CheckChild2Type, MVT::v4i16,
/* 12078*/            OPC_CheckType, MVT::v4i16,
/* 12080*/            OPC_MoveParent,
/* 12081*/            OPC_MoveParent,
/* 12082*/            OPC_CheckType, MVT::v4i32,
/* 12084*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12086*/            OPC_EmitInteger, MVT::i32, 14, 
/* 12089*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12092*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VABALuv4i32), 0,
                          MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (add:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (zext:{ *:[v4i32] } (intrinsic_wo_chain:{ *:[v4i16] } 1241:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm))) - Complexity = 14
                      // Dst: (VABALuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 12103*/          /*Scope*/ 28, /*->12132*/
/* 12104*/            OPC_CheckChild1Type, MVT::v2i32,
/* 12106*/            OPC_RecordChild2, // #2 = $Vm
/* 12107*/            OPC_CheckChild2Type, MVT::v2i32,
/* 12109*/            OPC_MoveParent,
/* 12110*/            OPC_MoveParent,
/* 12111*/            OPC_CheckType, MVT::v2i64,
/* 12113*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12115*/            OPC_EmitInteger, MVT::i32, 14, 
/* 12118*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12121*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VABALuv2i64), 0,
                          MVT::v2i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (add:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, (zext:{ *:[v2i64] } (intrinsic_wo_chain:{ *:[v2i32] } 1241:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm))) - Complexity = 14
                      // Dst: (VABALuv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 12132*/          0, /*End of Scope*/
/* 12133*/        0, /*End of Scope*/
/* 12134*/      0, /*End of Scope*/
/* 12135*/    /*Scope*/ 84|128,1/*212*/, /*->12349*/
/* 12137*/      OPC_MoveChild0,
/* 12138*/      OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 12141*/      OPC_MoveChild0,
/* 12142*/      OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 12145*/      OPC_Scope, 100, /*->12247*/ // 2 children in Scope
/* 12147*/        OPC_CheckChild0Integer, 88|128,9/*1240*/, 
/* 12150*/        OPC_RecordChild1, // #0 = $Vn
/* 12151*/        OPC_Scope, 31, /*->12184*/ // 3 children in Scope
/* 12153*/          OPC_CheckChild1Type, MVT::v8i8,
/* 12155*/          OPC_RecordChild2, // #1 = $Vm
/* 12156*/          OPC_CheckChild2Type, MVT::v8i8,
/* 12158*/          OPC_CheckType, MVT::v8i8,
/* 12160*/          OPC_MoveParent,
/* 12161*/          OPC_MoveParent,
/* 12162*/          OPC_RecordChild1, // #2 = $src1
/* 12163*/          OPC_CheckType, MVT::v8i16,
/* 12165*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12167*/          OPC_EmitInteger, MVT::i32, 14, 
/* 12170*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12173*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABALsv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (add:{ *:[v8i16] } (zext:{ *:[v8i16] } (intrinsic_wo_chain:{ *:[v8i8] } 1240:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)), QPR:{ *:[v8i16] }:$src1) - Complexity = 14
                    // Dst: (VABALsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 12184*/        /*Scope*/ 31, /*->12216*/
/* 12185*/          OPC_CheckChild1Type, MVT::v4i16,
/* 12187*/          OPC_RecordChild2, // #1 = $Vm
/* 12188*/          OPC_CheckChild2Type, MVT::v4i16,
/* 12190*/          OPC_CheckType, MVT::v4i16,
/* 12192*/          OPC_MoveParent,
/* 12193*/          OPC_MoveParent,
/* 12194*/          OPC_RecordChild1, // #2 = $src1
/* 12195*/          OPC_CheckType, MVT::v4i32,
/* 12197*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12199*/          OPC_EmitInteger, MVT::i32, 14, 
/* 12202*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12205*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABALsv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (add:{ *:[v4i32] } (zext:{ *:[v4i32] } (intrinsic_wo_chain:{ *:[v4i16] } 1240:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)), QPR:{ *:[v4i32] }:$src1) - Complexity = 14
                    // Dst: (VABALsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 12216*/        /*Scope*/ 29, /*->12246*/
/* 12217*/          OPC_CheckChild1Type, MVT::v2i32,
/* 12219*/          OPC_RecordChild2, // #1 = $Vm
/* 12220*/          OPC_CheckChild2Type, MVT::v2i32,
/* 12222*/          OPC_MoveParent,
/* 12223*/          OPC_MoveParent,
/* 12224*/          OPC_RecordChild1, // #2 = $src1
/* 12225*/          OPC_CheckType, MVT::v2i64,
/* 12227*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12229*/          OPC_EmitInteger, MVT::i32, 14, 
/* 12232*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12235*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABALsv2i64), 0,
                        MVT::v2i64, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (add:{ *:[v2i64] } (zext:{ *:[v2i64] } (intrinsic_wo_chain:{ *:[v2i32] } 1240:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)), QPR:{ *:[v2i64] }:$src1) - Complexity = 14
                    // Dst: (VABALsv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 12246*/        0, /*End of Scope*/
/* 12247*/      /*Scope*/ 100, /*->12348*/
/* 12248*/        OPC_CheckChild0Integer, 89|128,9/*1241*/, 
/* 12251*/        OPC_RecordChild1, // #0 = $Vn
/* 12252*/        OPC_Scope, 31, /*->12285*/ // 3 children in Scope
/* 12254*/          OPC_CheckChild1Type, MVT::v8i8,
/* 12256*/          OPC_RecordChild2, // #1 = $Vm
/* 12257*/          OPC_CheckChild2Type, MVT::v8i8,
/* 12259*/          OPC_CheckType, MVT::v8i8,
/* 12261*/          OPC_MoveParent,
/* 12262*/          OPC_MoveParent,
/* 12263*/          OPC_RecordChild1, // #2 = $src1
/* 12264*/          OPC_CheckType, MVT::v8i16,
/* 12266*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12268*/          OPC_EmitInteger, MVT::i32, 14, 
/* 12271*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12274*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABALuv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (add:{ *:[v8i16] } (zext:{ *:[v8i16] } (intrinsic_wo_chain:{ *:[v8i8] } 1241:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)), QPR:{ *:[v8i16] }:$src1) - Complexity = 14
                    // Dst: (VABALuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 12285*/        /*Scope*/ 31, /*->12317*/
/* 12286*/          OPC_CheckChild1Type, MVT::v4i16,
/* 12288*/          OPC_RecordChild2, // #1 = $Vm
/* 12289*/          OPC_CheckChild2Type, MVT::v4i16,
/* 12291*/          OPC_CheckType, MVT::v4i16,
/* 12293*/          OPC_MoveParent,
/* 12294*/          OPC_MoveParent,
/* 12295*/          OPC_RecordChild1, // #2 = $src1
/* 12296*/          OPC_CheckType, MVT::v4i32,
/* 12298*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12300*/          OPC_EmitInteger, MVT::i32, 14, 
/* 12303*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12306*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABALuv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (add:{ *:[v4i32] } (zext:{ *:[v4i32] } (intrinsic_wo_chain:{ *:[v4i16] } 1241:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)), QPR:{ *:[v4i32] }:$src1) - Complexity = 14
                    // Dst: (VABALuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 12317*/        /*Scope*/ 29, /*->12347*/
/* 12318*/          OPC_CheckChild1Type, MVT::v2i32,
/* 12320*/          OPC_RecordChild2, // #1 = $Vm
/* 12321*/          OPC_CheckChild2Type, MVT::v2i32,
/* 12323*/          OPC_MoveParent,
/* 12324*/          OPC_MoveParent,
/* 12325*/          OPC_RecordChild1, // #2 = $src1
/* 12326*/          OPC_CheckType, MVT::v2i64,
/* 12328*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12330*/          OPC_EmitInteger, MVT::i32, 14, 
/* 12333*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12336*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABALuv2i64), 0,
                        MVT::v2i64, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (add:{ *:[v2i64] } (zext:{ *:[v2i64] } (intrinsic_wo_chain:{ *:[v2i32] } 1241:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)), QPR:{ *:[v2i64] }:$src1) - Complexity = 14
                    // Dst: (VABALuv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 12347*/        0, /*End of Scope*/
/* 12348*/      0, /*End of Scope*/
/* 12349*/    /*Scope*/ 107|128,2/*363*/, /*->12714*/
/* 12351*/      OPC_RecordChild0, // #0 = $src1
/* 12352*/      OPC_MoveChild1,
/* 12353*/      OPC_SwitchOpcode /*3 cases */, 47|128,1/*175*/, TARGET_VAL(ISD::MUL),// ->12533
/* 12358*/        OPC_Scope, 2|128,1/*130*/, /*->12491*/ // 2 children in Scope
/* 12361*/          OPC_RecordChild0, // #1 = $Vn
/* 12362*/          OPC_MoveChild1,
/* 12363*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 12366*/          OPC_RecordChild0, // #2 = $Vm
/* 12367*/          OPC_Scope, 60, /*->12429*/ // 2 children in Scope
/* 12369*/            OPC_CheckChild0Type, MVT::v4i16,
/* 12371*/            OPC_RecordChild1, // #3 = $lane
/* 12372*/            OPC_MoveChild1,
/* 12373*/            OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 12376*/            OPC_MoveParent,
/* 12377*/            OPC_MoveParent,
/* 12378*/            OPC_MoveParent,
/* 12379*/            OPC_SwitchType /*2 cases */, 22, MVT::v4i16,// ->12404
/* 12382*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12384*/              OPC_EmitConvertToTarget, 3,
/* 12386*/              OPC_EmitInteger, MVT::i32, 14, 
/* 12389*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12392*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslv4i16), 0,
                            MVT::v4i16, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                        // Src: (add:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, (mul:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 12
                        // Dst: (VMLAslv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 12404*/            /*SwitchType*/ 22, MVT::v8i16,// ->12428
/* 12406*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12408*/              OPC_EmitConvertToTarget, 3,
/* 12410*/              OPC_EmitInteger, MVT::i32, 14, 
/* 12413*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12416*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslv8i16), 0,
                            MVT::v8i16, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                        // Src: (add:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (mul:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, (ARMvduplane:{ *:[v8i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 12
                        // Dst: (VMLAslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 12428*/            0, // EndSwitchType
/* 12429*/          /*Scope*/ 60, /*->12490*/
/* 12430*/            OPC_CheckChild0Type, MVT::v2i32,
/* 12432*/            OPC_RecordChild1, // #3 = $lane
/* 12433*/            OPC_MoveChild1,
/* 12434*/            OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 12437*/            OPC_MoveParent,
/* 12438*/            OPC_MoveParent,
/* 12439*/            OPC_MoveParent,
/* 12440*/            OPC_SwitchType /*2 cases */, 22, MVT::v2i32,// ->12465
/* 12443*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12445*/              OPC_EmitConvertToTarget, 3,
/* 12447*/              OPC_EmitInteger, MVT::i32, 14, 
/* 12450*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12453*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslv2i32), 0,
                            MVT::v2i32, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                        // Src: (add:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, (mul:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 12
                        // Dst: (VMLAslv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 12465*/            /*SwitchType*/ 22, MVT::v4i32,// ->12489
/* 12467*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12469*/              OPC_EmitConvertToTarget, 3,
/* 12471*/              OPC_EmitInteger, MVT::i32, 14, 
/* 12474*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12477*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslv4i32), 0,
                            MVT::v4i32, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                        // Src: (add:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (mul:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, (ARMvduplane:{ *:[v4i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 12
                        // Dst: (VMLAslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 12489*/            0, // EndSwitchType
/* 12490*/          0, /*End of Scope*/
/* 12491*/        /*Scope*/ 40, /*->12532*/
/* 12492*/          OPC_MoveChild0,
/* 12493*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 12496*/          OPC_RecordChild0, // #1 = $Vm
/* 12497*/          OPC_CheckChild0Type, MVT::v4i16,
/* 12499*/          OPC_RecordChild1, // #2 = $lane
/* 12500*/          OPC_MoveChild1,
/* 12501*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 12504*/          OPC_MoveParent,
/* 12505*/          OPC_MoveParent,
/* 12506*/          OPC_RecordChild1, // #3 = $Vn
/* 12507*/          OPC_MoveParent,
/* 12508*/          OPC_CheckType, MVT::v4i16,
/* 12510*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12512*/          OPC_EmitConvertToTarget, 2,
/* 12514*/          OPC_EmitInteger, MVT::i32, 14, 
/* 12517*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12520*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslv4i16), 0,
                        MVT::v4i16, 6/*#Ops*/, 0, 3, 1, 4, 5, 6, 
                    // Src: (add:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, (mul:{ *:[v4i16] } (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v4i16] }:$Vn)) - Complexity = 12
                    // Dst: (VMLAslv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 12532*/        0, /*End of Scope*/
/* 12533*/      /*SwitchOpcode*/ 87, TARGET_VAL(ARMISD::VMULLs),// ->12623
/* 12536*/        OPC_RecordChild0, // #1 = $Vn
/* 12537*/        OPC_Scope, 41, /*->12580*/ // 2 children in Scope
/* 12539*/          OPC_CheckChild0Type, MVT::v4i16,
/* 12541*/          OPC_MoveChild1,
/* 12542*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 12545*/          OPC_RecordChild0, // #2 = $Vm
/* 12546*/          OPC_CheckChild0Type, MVT::v4i16,
/* 12548*/          OPC_RecordChild1, // #3 = $lane
/* 12549*/          OPC_MoveChild1,
/* 12550*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 12553*/          OPC_MoveParent,
/* 12554*/          OPC_MoveParent,
/* 12555*/          OPC_MoveParent,
/* 12556*/          OPC_CheckType, MVT::v4i32,
/* 12558*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12560*/          OPC_EmitConvertToTarget, 3,
/* 12562*/          OPC_EmitInteger, MVT::i32, 14, 
/* 12565*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12568*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLALslsv4i16), 0,
                        MVT::v4i32, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                    // Src: (add:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (NEONvmulls:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 12
                    // Dst: (VMLALslsv4i16:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 12580*/        /*Scope*/ 41, /*->12622*/
/* 12581*/          OPC_CheckChild0Type, MVT::v2i32,
/* 12583*/          OPC_MoveChild1,
/* 12584*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 12587*/          OPC_RecordChild0, // #2 = $Vm
/* 12588*/          OPC_CheckChild0Type, MVT::v2i32,
/* 12590*/          OPC_RecordChild1, // #3 = $lane
/* 12591*/          OPC_MoveChild1,
/* 12592*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 12595*/          OPC_MoveParent,
/* 12596*/          OPC_MoveParent,
/* 12597*/          OPC_MoveParent,
/* 12598*/          OPC_CheckType, MVT::v2i64,
/* 12600*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12602*/          OPC_EmitConvertToTarget, 3,
/* 12604*/          OPC_EmitInteger, MVT::i32, 14, 
/* 12607*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12610*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLALslsv2i32), 0,
                        MVT::v2i64, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                    // Src: (add:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, (NEONvmulls:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 12
                    // Dst: (VMLALslsv2i32:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 12622*/        0, /*End of Scope*/
/* 12623*/      /*SwitchOpcode*/ 87, TARGET_VAL(ARMISD::VMULLu),// ->12713
/* 12626*/        OPC_RecordChild0, // #1 = $Vn
/* 12627*/        OPC_Scope, 41, /*->12670*/ // 2 children in Scope
/* 12629*/          OPC_CheckChild0Type, MVT::v4i16,
/* 12631*/          OPC_MoveChild1,
/* 12632*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 12635*/          OPC_RecordChild0, // #2 = $Vm
/* 12636*/          OPC_CheckChild0Type, MVT::v4i16,
/* 12638*/          OPC_RecordChild1, // #3 = $lane
/* 12639*/          OPC_MoveChild1,
/* 12640*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 12643*/          OPC_MoveParent,
/* 12644*/          OPC_MoveParent,
/* 12645*/          OPC_MoveParent,
/* 12646*/          OPC_CheckType, MVT::v4i32,
/* 12648*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12650*/          OPC_EmitConvertToTarget, 3,
/* 12652*/          OPC_EmitInteger, MVT::i32, 14, 
/* 12655*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12658*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLALsluv4i16), 0,
                        MVT::v4i32, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                    // Src: (add:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (NEONvmullu:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 12
                    // Dst: (VMLALsluv4i16:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 12670*/        /*Scope*/ 41, /*->12712*/
/* 12671*/          OPC_CheckChild0Type, MVT::v2i32,
/* 12673*/          OPC_MoveChild1,
/* 12674*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 12677*/          OPC_RecordChild0, // #2 = $Vm
/* 12678*/          OPC_CheckChild0Type, MVT::v2i32,
/* 12680*/          OPC_RecordChild1, // #3 = $lane
/* 12681*/          OPC_MoveChild1,
/* 12682*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 12685*/          OPC_MoveParent,
/* 12686*/          OPC_MoveParent,
/* 12687*/          OPC_MoveParent,
/* 12688*/          OPC_CheckType, MVT::v2i64,
/* 12690*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12692*/          OPC_EmitConvertToTarget, 3,
/* 12694*/          OPC_EmitInteger, MVT::i32, 14, 
/* 12697*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12700*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLALsluv2i32), 0,
                        MVT::v2i64, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                    // Src: (add:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, (NEONvmullu:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 12
                    // Dst: (VMLALsluv2i32:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 12712*/        0, /*End of Scope*/
/* 12713*/      0, // EndSwitchOpcode
/* 12714*/    /*Scope*/ 90, /*->12805*/
/* 12715*/      OPC_MoveChild0,
/* 12716*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/* 12719*/      OPC_Scope, 41, /*->12762*/ // 2 children in Scope
/* 12721*/        OPC_RecordChild0, // #0 = $Vn
/* 12722*/        OPC_MoveChild1,
/* 12723*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 12726*/        OPC_RecordChild0, // #1 = $Vm
/* 12727*/        OPC_CheckChild0Type, MVT::v4i16,
/* 12729*/        OPC_RecordChild1, // #2 = $lane
/* 12730*/        OPC_MoveChild1,
/* 12731*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 12734*/        OPC_MoveParent,
/* 12735*/        OPC_MoveParent,
/* 12736*/        OPC_MoveParent,
/* 12737*/        OPC_RecordChild1, // #3 = $src1
/* 12738*/        OPC_CheckType, MVT::v4i16,
/* 12740*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12742*/        OPC_EmitConvertToTarget, 2,
/* 12744*/        OPC_EmitInteger, MVT::i32, 14, 
/* 12747*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12750*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslv4i16), 0,
                      MVT::v4i16, 6/*#Ops*/, 3, 0, 1, 4, 5, 6, 
                  // Src: (add:{ *:[v4i16] } (mul:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)), DPR:{ *:[v4i16] }:$src1) - Complexity = 12
                  // Dst: (VMLAslv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 12762*/      /*Scope*/ 41, /*->12804*/
/* 12763*/        OPC_MoveChild0,
/* 12764*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 12767*/        OPC_RecordChild0, // #0 = $Vm
/* 12768*/        OPC_CheckChild0Type, MVT::v4i16,
/* 12770*/        OPC_RecordChild1, // #1 = $lane
/* 12771*/        OPC_MoveChild1,
/* 12772*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 12775*/        OPC_MoveParent,
/* 12776*/        OPC_MoveParent,
/* 12777*/        OPC_RecordChild1, // #2 = $Vn
/* 12778*/        OPC_MoveParent,
/* 12779*/        OPC_RecordChild1, // #3 = $src1
/* 12780*/        OPC_CheckType, MVT::v4i16,
/* 12782*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12784*/        OPC_EmitConvertToTarget, 1,
/* 12786*/        OPC_EmitInteger, MVT::i32, 14, 
/* 12789*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12792*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslv4i16), 0,
                      MVT::v4i16, 6/*#Ops*/, 3, 2, 0, 4, 5, 6, 
                  // Src: (add:{ *:[v4i16] } (mul:{ *:[v4i16] } (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v4i16] }:$Vn), DPR:{ *:[v4i16] }:$src1) - Complexity = 12
                  // Dst: (VMLAslv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 12804*/      0, /*End of Scope*/
/* 12805*/    /*Scope*/ 45, /*->12851*/
/* 12806*/      OPC_RecordChild0, // #0 = $src1
/* 12807*/      OPC_MoveChild1,
/* 12808*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/* 12811*/      OPC_MoveChild0,
/* 12812*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 12815*/      OPC_RecordChild0, // #1 = $Vm
/* 12816*/      OPC_CheckChild0Type, MVT::v2i32,
/* 12818*/      OPC_RecordChild1, // #2 = $lane
/* 12819*/      OPC_MoveChild1,
/* 12820*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 12823*/      OPC_MoveParent,
/* 12824*/      OPC_MoveParent,
/* 12825*/      OPC_RecordChild1, // #3 = $Vn
/* 12826*/      OPC_MoveParent,
/* 12827*/      OPC_CheckType, MVT::v2i32,
/* 12829*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12831*/      OPC_EmitConvertToTarget, 2,
/* 12833*/      OPC_EmitInteger, MVT::i32, 14, 
/* 12836*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12839*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslv2i32), 0,
                    MVT::v2i32, 6/*#Ops*/, 0, 3, 1, 4, 5, 6, 
                // Src: (add:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, (mul:{ *:[v2i32] } (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v2i32] }:$Vn)) - Complexity = 12
                // Dst: (VMLAslv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 12851*/    /*Scope*/ 90, /*->12942*/
/* 12852*/      OPC_MoveChild0,
/* 12853*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/* 12856*/      OPC_Scope, 41, /*->12899*/ // 2 children in Scope
/* 12858*/        OPC_RecordChild0, // #0 = $Vn
/* 12859*/        OPC_MoveChild1,
/* 12860*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 12863*/        OPC_RecordChild0, // #1 = $Vm
/* 12864*/        OPC_CheckChild0Type, MVT::v2i32,
/* 12866*/        OPC_RecordChild1, // #2 = $lane
/* 12867*/        OPC_MoveChild1,
/* 12868*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 12871*/        OPC_MoveParent,
/* 12872*/        OPC_MoveParent,
/* 12873*/        OPC_MoveParent,
/* 12874*/        OPC_RecordChild1, // #3 = $src1
/* 12875*/        OPC_CheckType, MVT::v2i32,
/* 12877*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12879*/        OPC_EmitConvertToTarget, 2,
/* 12881*/        OPC_EmitInteger, MVT::i32, 14, 
/* 12884*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12887*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslv2i32), 0,
                      MVT::v2i32, 6/*#Ops*/, 3, 0, 1, 4, 5, 6, 
                  // Src: (add:{ *:[v2i32] } (mul:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)), DPR:{ *:[v2i32] }:$src1) - Complexity = 12
                  // Dst: (VMLAslv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 12899*/      /*Scope*/ 41, /*->12941*/
/* 12900*/        OPC_MoveChild0,
/* 12901*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 12904*/        OPC_RecordChild0, // #0 = $Vm
/* 12905*/        OPC_CheckChild0Type, MVT::v2i32,
/* 12907*/        OPC_RecordChild1, // #1 = $lane
/* 12908*/        OPC_MoveChild1,
/* 12909*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 12912*/        OPC_MoveParent,
/* 12913*/        OPC_MoveParent,
/* 12914*/        OPC_RecordChild1, // #2 = $Vn
/* 12915*/        OPC_MoveParent,
/* 12916*/        OPC_RecordChild1, // #3 = $src1
/* 12917*/        OPC_CheckType, MVT::v2i32,
/* 12919*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12921*/        OPC_EmitConvertToTarget, 1,
/* 12923*/        OPC_EmitInteger, MVT::i32, 14, 
/* 12926*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12929*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslv2i32), 0,
                      MVT::v2i32, 6/*#Ops*/, 3, 2, 0, 4, 5, 6, 
                  // Src: (add:{ *:[v2i32] } (mul:{ *:[v2i32] } (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v2i32] }:$Vn), DPR:{ *:[v2i32] }:$src1) - Complexity = 12
                  // Dst: (VMLAslv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 12941*/      0, /*End of Scope*/
/* 12942*/    /*Scope*/ 45, /*->12988*/
/* 12943*/      OPC_RecordChild0, // #0 = $src1
/* 12944*/      OPC_MoveChild1,
/* 12945*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/* 12948*/      OPC_MoveChild0,
/* 12949*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 12952*/      OPC_RecordChild0, // #1 = $Vm
/* 12953*/      OPC_CheckChild0Type, MVT::v4i16,
/* 12955*/      OPC_RecordChild1, // #2 = $lane
/* 12956*/      OPC_MoveChild1,
/* 12957*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 12960*/      OPC_MoveParent,
/* 12961*/      OPC_MoveParent,
/* 12962*/      OPC_RecordChild1, // #3 = $Vn
/* 12963*/      OPC_MoveParent,
/* 12964*/      OPC_CheckType, MVT::v8i16,
/* 12966*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 12968*/      OPC_EmitConvertToTarget, 2,
/* 12970*/      OPC_EmitInteger, MVT::i32, 14, 
/* 12973*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 12976*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslv8i16), 0,
                    MVT::v8i16, 6/*#Ops*/, 0, 3, 1, 4, 5, 6, 
                // Src: (add:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (mul:{ *:[v8i16] } (ARMvduplane:{ *:[v8i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane), QPR:{ *:[v8i16] }:$Vn)) - Complexity = 12
                // Dst: (VMLAslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 12988*/    /*Scope*/ 90, /*->13079*/
/* 12989*/      OPC_MoveChild0,
/* 12990*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/* 12993*/      OPC_Scope, 41, /*->13036*/ // 2 children in Scope
/* 12995*/        OPC_RecordChild0, // #0 = $Vn
/* 12996*/        OPC_MoveChild1,
/* 12997*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 13000*/        OPC_RecordChild0, // #1 = $Vm
/* 13001*/        OPC_CheckChild0Type, MVT::v4i16,
/* 13003*/        OPC_RecordChild1, // #2 = $lane
/* 13004*/        OPC_MoveChild1,
/* 13005*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 13008*/        OPC_MoveParent,
/* 13009*/        OPC_MoveParent,
/* 13010*/        OPC_MoveParent,
/* 13011*/        OPC_RecordChild1, // #3 = $src1
/* 13012*/        OPC_CheckType, MVT::v8i16,
/* 13014*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 13016*/        OPC_EmitConvertToTarget, 2,
/* 13018*/        OPC_EmitInteger, MVT::i32, 14, 
/* 13021*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 13024*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslv8i16), 0,
                      MVT::v8i16, 6/*#Ops*/, 3, 0, 1, 4, 5, 6, 
                  // Src: (add:{ *:[v8i16] } (mul:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, (ARMvduplane:{ *:[v8i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)), QPR:{ *:[v8i16] }:$src1) - Complexity = 12
                  // Dst: (VMLAslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 13036*/      /*Scope*/ 41, /*->13078*/
/* 13037*/        OPC_MoveChild0,
/* 13038*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 13041*/        OPC_RecordChild0, // #0 = $Vm
/* 13042*/        OPC_CheckChild0Type, MVT::v4i16,
/* 13044*/        OPC_RecordChild1, // #1 = $lane
/* 13045*/        OPC_MoveChild1,
/* 13046*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 13049*/        OPC_MoveParent,
/* 13050*/        OPC_MoveParent,
/* 13051*/        OPC_RecordChild1, // #2 = $Vn
/* 13052*/        OPC_MoveParent,
/* 13053*/        OPC_RecordChild1, // #3 = $src1
/* 13054*/        OPC_CheckType, MVT::v8i16,
/* 13056*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 13058*/        OPC_EmitConvertToTarget, 1,
/* 13060*/        OPC_EmitInteger, MVT::i32, 14, 
/* 13063*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 13066*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslv8i16), 0,
                      MVT::v8i16, 6/*#Ops*/, 3, 2, 0, 4, 5, 6, 
                  // Src: (add:{ *:[v8i16] } (mul:{ *:[v8i16] } (ARMvduplane:{ *:[v8i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane), QPR:{ *:[v8i16] }:$Vn), QPR:{ *:[v8i16] }:$src1) - Complexity = 12
                  // Dst: (VMLAslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 13078*/      0, /*End of Scope*/
/* 13079*/    /*Scope*/ 45, /*->13125*/
/* 13080*/      OPC_RecordChild0, // #0 = $src1
/* 13081*/      OPC_MoveChild1,
/* 13082*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/* 13085*/      OPC_MoveChild0,
/* 13086*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 13089*/      OPC_RecordChild0, // #1 = $Vm
/* 13090*/      OPC_CheckChild0Type, MVT::v2i32,
/* 13092*/      OPC_RecordChild1, // #2 = $lane
/* 13093*/      OPC_MoveChild1,
/* 13094*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 13097*/      OPC_MoveParent,
/* 13098*/      OPC_MoveParent,
/* 13099*/      OPC_RecordChild1, // #3 = $Vn
/* 13100*/      OPC_MoveParent,
/* 13101*/      OPC_CheckType, MVT::v4i32,
/* 13103*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 13105*/      OPC_EmitConvertToTarget, 2,
/* 13107*/      OPC_EmitInteger, MVT::i32, 14, 
/* 13110*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 13113*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslv4i32), 0,
                    MVT::v4i32, 6/*#Ops*/, 0, 3, 1, 4, 5, 6, 
                // Src: (add:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (mul:{ *:[v4i32] } (ARMvduplane:{ *:[v4i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane), QPR:{ *:[v4i32] }:$Vn)) - Complexity = 12
                // Dst: (VMLAslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 13125*/    /*Scope*/ 20|128,2/*276*/, /*->13403*/
/* 13127*/      OPC_MoveChild0,
/* 13128*/      OPC_SwitchOpcode /*3 cases */, 86, TARGET_VAL(ISD::MUL),// ->13218
/* 13132*/        OPC_Scope, 41, /*->13175*/ // 2 children in Scope
/* 13134*/          OPC_RecordChild0, // #0 = $Vn
/* 13135*/          OPC_MoveChild1,
/* 13136*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 13139*/          OPC_RecordChild0, // #1 = $Vm
/* 13140*/          OPC_CheckChild0Type, MVT::v2i32,
/* 13142*/          OPC_RecordChild1, // #2 = $lane
/* 13143*/          OPC_MoveChild1,
/* 13144*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 13147*/          OPC_MoveParent,
/* 13148*/          OPC_MoveParent,
/* 13149*/          OPC_MoveParent,
/* 13150*/          OPC_RecordChild1, // #3 = $src1
/* 13151*/          OPC_CheckType, MVT::v4i32,
/* 13153*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 13155*/          OPC_EmitConvertToTarget, 2,
/* 13157*/          OPC_EmitInteger, MVT::i32, 14, 
/* 13160*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 13163*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslv4i32), 0,
                        MVT::v4i32, 6/*#Ops*/, 3, 0, 1, 4, 5, 6, 
                    // Src: (add:{ *:[v4i32] } (mul:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, (ARMvduplane:{ *:[v4i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)), QPR:{ *:[v4i32] }:$src1) - Complexity = 12
                    // Dst: (VMLAslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 13175*/        /*Scope*/ 41, /*->13217*/
/* 13176*/          OPC_MoveChild0,
/* 13177*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 13180*/          OPC_RecordChild0, // #0 = $Vm
/* 13181*/          OPC_CheckChild0Type, MVT::v2i32,
/* 13183*/          OPC_RecordChild1, // #1 = $lane
/* 13184*/          OPC_MoveChild1,
/* 13185*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 13188*/          OPC_MoveParent,
/* 13189*/          OPC_MoveParent,
/* 13190*/          OPC_RecordChild1, // #2 = $Vn
/* 13191*/          OPC_MoveParent,
/* 13192*/          OPC_RecordChild1, // #3 = $src1
/* 13193*/          OPC_CheckType, MVT::v4i32,
/* 13195*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 13197*/          OPC_EmitConvertToTarget, 1,
/* 13199*/          OPC_EmitInteger, MVT::i32, 14, 
/* 13202*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 13205*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslv4i32), 0,
                        MVT::v4i32, 6/*#Ops*/, 3, 2, 0, 4, 5, 6, 
                    // Src: (add:{ *:[v4i32] } (mul:{ *:[v4i32] } (ARMvduplane:{ *:[v4i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane), QPR:{ *:[v4i32] }:$Vn), QPR:{ *:[v4i32] }:$src1) - Complexity = 12
                    // Dst: (VMLAslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 13217*/        0, /*End of Scope*/
/* 13218*/      /*SwitchOpcode*/ 89, TARGET_VAL(ARMISD::VMULLs),// ->13310
/* 13221*/        OPC_RecordChild0, // #0 = $Vn
/* 13222*/        OPC_Scope, 42, /*->13266*/ // 2 children in Scope
/* 13224*/          OPC_CheckChild0Type, MVT::v4i16,
/* 13226*/          OPC_MoveChild1,
/* 13227*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 13230*/          OPC_RecordChild0, // #1 = $Vm
/* 13231*/          OPC_CheckChild0Type, MVT::v4i16,
/* 13233*/          OPC_RecordChild1, // #2 = $lane
/* 13234*/          OPC_MoveChild1,
/* 13235*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 13238*/          OPC_MoveParent,
/* 13239*/          OPC_MoveParent,
/* 13240*/          OPC_MoveParent,
/* 13241*/          OPC_RecordChild1, // #3 = $src1
/* 13242*/          OPC_CheckType, MVT::v4i32,
/* 13244*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 13246*/          OPC_EmitConvertToTarget, 2,
/* 13248*/          OPC_EmitInteger, MVT::i32, 14, 
/* 13251*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 13254*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLALslsv4i16), 0,
                        MVT::v4i32, 6/*#Ops*/, 3, 0, 1, 4, 5, 6, 
                    // Src: (add:{ *:[v4i32] } (NEONvmulls:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)), QPR:{ *:[v4i32] }:$src1) - Complexity = 12
                    // Dst: (VMLALslsv4i16:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 13266*/        /*Scope*/ 42, /*->13309*/
/* 13267*/          OPC_CheckChild0Type, MVT::v2i32,
/* 13269*/          OPC_MoveChild1,
/* 13270*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 13273*/          OPC_RecordChild0, // #1 = $Vm
/* 13274*/          OPC_CheckChild0Type, MVT::v2i32,
/* 13276*/          OPC_RecordChild1, // #2 = $lane
/* 13277*/          OPC_MoveChild1,
/* 13278*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 13281*/          OPC_MoveParent,
/* 13282*/          OPC_MoveParent,
/* 13283*/          OPC_MoveParent,
/* 13284*/          OPC_RecordChild1, // #3 = $src1
/* 13285*/          OPC_CheckType, MVT::v2i64,
/* 13287*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 13289*/          OPC_EmitConvertToTarget, 2,
/* 13291*/          OPC_EmitInteger, MVT::i32, 14, 
/* 13294*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 13297*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLALslsv2i32), 0,
                        MVT::v2i64, 6/*#Ops*/, 3, 0, 1, 4, 5, 6, 
                    // Src: (add:{ *:[v2i64] } (NEONvmulls:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)), QPR:{ *:[v2i64] }:$src1) - Complexity = 12
                    // Dst: (VMLALslsv2i32:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 13309*/        0, /*End of Scope*/
/* 13310*/      /*SwitchOpcode*/ 89, TARGET_VAL(ARMISD::VMULLu),// ->13402
/* 13313*/        OPC_RecordChild0, // #0 = $Vn
/* 13314*/        OPC_Scope, 42, /*->13358*/ // 2 children in Scope
/* 13316*/          OPC_CheckChild0Type, MVT::v4i16,
/* 13318*/          OPC_MoveChild1,
/* 13319*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 13322*/          OPC_RecordChild0, // #1 = $Vm
/* 13323*/          OPC_CheckChild0Type, MVT::v4i16,
/* 13325*/          OPC_RecordChild1, // #2 = $lane
/* 13326*/          OPC_MoveChild1,
/* 13327*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 13330*/          OPC_MoveParent,
/* 13331*/          OPC_MoveParent,
/* 13332*/          OPC_MoveParent,
/* 13333*/          OPC_RecordChild1, // #3 = $src1
/* 13334*/          OPC_CheckType, MVT::v4i32,
/* 13336*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 13338*/          OPC_EmitConvertToTarget, 2,
/* 13340*/          OPC_EmitInteger, MVT::i32, 14, 
/* 13343*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 13346*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLALsluv4i16), 0,
                        MVT::v4i32, 6/*#Ops*/, 3, 0, 1, 4, 5, 6, 
                    // Src: (add:{ *:[v4i32] } (NEONvmullu:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)), QPR:{ *:[v4i32] }:$src1) - Complexity = 12
                    // Dst: (VMLALsluv4i16:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 13358*/        /*Scope*/ 42, /*->13401*/
/* 13359*/          OPC_CheckChild0Type, MVT::v2i32,
/* 13361*/          OPC_MoveChild1,
/* 13362*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 13365*/          OPC_RecordChild0, // #1 = $Vm
/* 13366*/          OPC_CheckChild0Type, MVT::v2i32,
/* 13368*/          OPC_RecordChild1, // #2 = $lane
/* 13369*/          OPC_MoveChild1,
/* 13370*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 13373*/          OPC_MoveParent,
/* 13374*/          OPC_MoveParent,
/* 13375*/          OPC_MoveParent,
/* 13376*/          OPC_RecordChild1, // #3 = $src1
/* 13377*/          OPC_CheckType, MVT::v2i64,
/* 13379*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 13381*/          OPC_EmitConvertToTarget, 2,
/* 13383*/          OPC_EmitInteger, MVT::i32, 14, 
/* 13386*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 13389*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLALsluv2i32), 0,
                        MVT::v2i64, 6/*#Ops*/, 3, 0, 1, 4, 5, 6, 
                    // Src: (add:{ *:[v2i64] } (NEONvmullu:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)), QPR:{ *:[v2i64] }:$src1) - Complexity = 12
                    // Dst: (VMLALsluv2i32:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 13401*/        0, /*End of Scope*/
/* 13402*/      0, // EndSwitchOpcode
/* 13403*/    /*Scope*/ 47|128,1/*175*/, /*->13580*/
/* 13405*/      OPC_RecordChild0, // #0 = $src1
/* 13406*/      OPC_MoveChild1,
/* 13407*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/* 13410*/      OPC_Scope, 110, /*->13522*/ // 2 children in Scope
/* 13412*/        OPC_RecordChild0, // #1 = $src2
/* 13413*/        OPC_MoveChild1,
/* 13414*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 13417*/        OPC_RecordChild0, // #2 = $src3
/* 13418*/        OPC_Scope, 50, /*->13470*/ // 2 children in Scope
/* 13420*/          OPC_CheckChild0Type, MVT::v8i16,
/* 13422*/          OPC_RecordChild1, // #3 = $lane
/* 13423*/          OPC_MoveChild1,
/* 13424*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 13427*/          OPC_MoveParent,
/* 13428*/          OPC_MoveParent,
/* 13429*/          OPC_MoveParent,
/* 13430*/          OPC_CheckType, MVT::v8i16,
/* 13432*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 13434*/          OPC_EmitConvertToTarget, 3,
/* 13436*/          OPC_EmitNodeXForm, 5, 4, // DSubReg_i16_reg
/* 13439*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::v4i16, 2/*#Ops*/, 2, 5,  // Results = #6
/* 13447*/          OPC_EmitConvertToTarget, 3,
/* 13449*/          OPC_EmitNodeXForm, 6, 7, // SubReg_i16_lane
/* 13452*/          OPC_EmitInteger, MVT::i32, 14, 
/* 13455*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 13458*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslv8i16), 0,
                        MVT::v8i16, 6/*#Ops*/, 0, 1, 6, 8, 9, 10, 
                    // Src: (add:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (mul:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src2, (ARMvduplane:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src3, (imm:{ *:[i32] }):$lane))) - Complexity = 12
                    // Dst: (VMLAslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$src2, (EXTRACT_SUBREG:{ *:[v4i16] } QPR:{ *:[v8i16] }:$src3, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 13470*/        /*Scope*/ 50, /*->13521*/
/* 13471*/          OPC_CheckChild0Type, MVT::v4i32,
/* 13473*/          OPC_RecordChild1, // #3 = $lane
/* 13474*/          OPC_MoveChild1,
/* 13475*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 13478*/          OPC_MoveParent,
/* 13479*/          OPC_MoveParent,
/* 13480*/          OPC_MoveParent,
/* 13481*/          OPC_CheckType, MVT::v4i32,
/* 13483*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 13485*/          OPC_EmitConvertToTarget, 3,
/* 13487*/          OPC_EmitNodeXForm, 7, 4, // DSubReg_i32_reg
/* 13490*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::v2i32, 2/*#Ops*/, 2, 5,  // Results = #6
/* 13498*/          OPC_EmitConvertToTarget, 3,
/* 13500*/          OPC_EmitNodeXForm, 8, 7, // SubReg_i32_lane
/* 13503*/          OPC_EmitInteger, MVT::i32, 14, 
/* 13506*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 13509*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslv4i32), 0,
                        MVT::v4i32, 6/*#Ops*/, 0, 1, 6, 8, 9, 10, 
                    // Src: (add:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (mul:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src2, (ARMvduplane:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src3, (imm:{ *:[i32] }):$lane))) - Complexity = 12
                    // Dst: (VMLAslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$src2, (EXTRACT_SUBREG:{ *:[v2i32] } QPR:{ *:[v4i32] }:$src3, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 13521*/        0, /*End of Scope*/
/* 13522*/      /*Scope*/ 56, /*->13579*/
/* 13523*/        OPC_MoveChild0,
/* 13524*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 13527*/        OPC_RecordChild0, // #1 = $src3
/* 13528*/        OPC_CheckChild0Type, MVT::v8i16,
/* 13530*/        OPC_RecordChild1, // #2 = $lane
/* 13531*/        OPC_MoveChild1,
/* 13532*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 13535*/        OPC_MoveParent,
/* 13536*/        OPC_MoveParent,
/* 13537*/        OPC_RecordChild1, // #3 = $src2
/* 13538*/        OPC_MoveParent,
/* 13539*/        OPC_CheckType, MVT::v8i16,
/* 13541*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 13543*/        OPC_EmitConvertToTarget, 2,
/* 13545*/        OPC_EmitNodeXForm, 5, 4, // DSubReg_i16_reg
/* 13548*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v4i16, 2/*#Ops*/, 1, 5,  // Results = #6
/* 13556*/        OPC_EmitConvertToTarget, 2,
/* 13558*/        OPC_EmitNodeXForm, 6, 7, // SubReg_i16_lane
/* 13561*/        OPC_EmitInteger, MVT::i32, 14, 
/* 13564*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 13567*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslv8i16), 0,
                      MVT::v8i16, 6/*#Ops*/, 0, 3, 6, 8, 9, 10, 
                  // Src: (add:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (mul:{ *:[v8i16] } (ARMvduplane:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src3, (imm:{ *:[i32] }):$lane), QPR:{ *:[v8i16] }:$src2)) - Complexity = 12
                  // Dst: (VMLAslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$src2, (EXTRACT_SUBREG:{ *:[v4i16] } QPR:{ *:[v8i16] }:$src3, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 13579*/      0, /*End of Scope*/
/* 13580*/    /*Scope*/ 122, /*->13703*/
/* 13581*/      OPC_MoveChild0,
/* 13582*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/* 13585*/      OPC_Scope, 57, /*->13644*/ // 2 children in Scope
/* 13587*/        OPC_RecordChild0, // #0 = $src2
/* 13588*/        OPC_MoveChild1,
/* 13589*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 13592*/        OPC_RecordChild0, // #1 = $src3
/* 13593*/        OPC_CheckChild0Type, MVT::v8i16,
/* 13595*/        OPC_RecordChild1, // #2 = $lane
/* 13596*/        OPC_MoveChild1,
/* 13597*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 13600*/        OPC_MoveParent,
/* 13601*/        OPC_MoveParent,
/* 13602*/        OPC_MoveParent,
/* 13603*/        OPC_RecordChild1, // #3 = $src1
/* 13604*/        OPC_CheckType, MVT::v8i16,
/* 13606*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 13608*/        OPC_EmitConvertToTarget, 2,
/* 13610*/        OPC_EmitNodeXForm, 5, 4, // DSubReg_i16_reg
/* 13613*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v4i16, 2/*#Ops*/, 1, 5,  // Results = #6
/* 13621*/        OPC_EmitConvertToTarget, 2,
/* 13623*/        OPC_EmitNodeXForm, 6, 7, // SubReg_i16_lane
/* 13626*/        OPC_EmitInteger, MVT::i32, 14, 
/* 13629*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 13632*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslv8i16), 0,
                      MVT::v8i16, 6/*#Ops*/, 3, 0, 6, 8, 9, 10, 
                  // Src: (add:{ *:[v8i16] } (mul:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src2, (ARMvduplane:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src3, (imm:{ *:[i32] }):$lane)), QPR:{ *:[v8i16] }:$src1) - Complexity = 12
                  // Dst: (VMLAslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$src2, (EXTRACT_SUBREG:{ *:[v4i16] } QPR:{ *:[v8i16] }:$src3, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 13644*/      /*Scope*/ 57, /*->13702*/
/* 13645*/        OPC_MoveChild0,
/* 13646*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 13649*/        OPC_RecordChild0, // #0 = $src3
/* 13650*/        OPC_CheckChild0Type, MVT::v8i16,
/* 13652*/        OPC_RecordChild1, // #1 = $lane
/* 13653*/        OPC_MoveChild1,
/* 13654*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 13657*/        OPC_MoveParent,
/* 13658*/        OPC_MoveParent,
/* 13659*/        OPC_RecordChild1, // #2 = $src2
/* 13660*/        OPC_MoveParent,
/* 13661*/        OPC_RecordChild1, // #3 = $src1
/* 13662*/        OPC_CheckType, MVT::v8i16,
/* 13664*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 13666*/        OPC_EmitConvertToTarget, 1,
/* 13668*/        OPC_EmitNodeXForm, 5, 4, // DSubReg_i16_reg
/* 13671*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v4i16, 2/*#Ops*/, 0, 5,  // Results = #6
/* 13679*/        OPC_EmitConvertToTarget, 1,
/* 13681*/        OPC_EmitNodeXForm, 6, 7, // SubReg_i16_lane
/* 13684*/        OPC_EmitInteger, MVT::i32, 14, 
/* 13687*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 13690*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslv8i16), 0,
                      MVT::v8i16, 6/*#Ops*/, 3, 2, 6, 8, 9, 10, 
                  // Src: (add:{ *:[v8i16] } (mul:{ *:[v8i16] } (ARMvduplane:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src3, (imm:{ *:[i32] }):$lane), QPR:{ *:[v8i16] }:$src2), QPR:{ *:[v8i16] }:$src1) - Complexity = 12
                  // Dst: (VMLAslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$src2, (EXTRACT_SUBREG:{ *:[v4i16] } QPR:{ *:[v8i16] }:$src3, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 13702*/      0, /*End of Scope*/
/* 13703*/    /*Scope*/ 61, /*->13765*/
/* 13704*/      OPC_RecordChild0, // #0 = $src1
/* 13705*/      OPC_MoveChild1,
/* 13706*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/* 13709*/      OPC_MoveChild0,
/* 13710*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 13713*/      OPC_RecordChild0, // #1 = $src3
/* 13714*/      OPC_CheckChild0Type, MVT::v4i32,
/* 13716*/      OPC_RecordChild1, // #2 = $lane
/* 13717*/      OPC_MoveChild1,
/* 13718*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 13721*/      OPC_MoveParent,
/* 13722*/      OPC_MoveParent,
/* 13723*/      OPC_RecordChild1, // #3 = $src2
/* 13724*/      OPC_MoveParent,
/* 13725*/      OPC_CheckType, MVT::v4i32,
/* 13727*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 13729*/      OPC_EmitConvertToTarget, 2,
/* 13731*/      OPC_EmitNodeXForm, 7, 4, // DSubReg_i32_reg
/* 13734*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                    MVT::v2i32, 2/*#Ops*/, 1, 5,  // Results = #6
/* 13742*/      OPC_EmitConvertToTarget, 2,
/* 13744*/      OPC_EmitNodeXForm, 8, 7, // SubReg_i32_lane
/* 13747*/      OPC_EmitInteger, MVT::i32, 14, 
/* 13750*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 13753*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslv4i32), 0,
                    MVT::v4i32, 6/*#Ops*/, 0, 3, 6, 8, 9, 10, 
                // Src: (add:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (mul:{ *:[v4i32] } (ARMvduplane:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src3, (imm:{ *:[i32] }):$lane), QPR:{ *:[v4i32] }:$src2)) - Complexity = 12
                // Dst: (VMLAslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$src2, (EXTRACT_SUBREG:{ *:[v2i32] } QPR:{ *:[v4i32] }:$src3, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 13765*/    /*Scope*/ 122, /*->13888*/
/* 13766*/      OPC_MoveChild0,
/* 13767*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/* 13770*/      OPC_Scope, 57, /*->13829*/ // 2 children in Scope
/* 13772*/        OPC_RecordChild0, // #0 = $src2
/* 13773*/        OPC_MoveChild1,
/* 13774*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 13777*/        OPC_RecordChild0, // #1 = $src3
/* 13778*/        OPC_CheckChild0Type, MVT::v4i32,
/* 13780*/        OPC_RecordChild1, // #2 = $lane
/* 13781*/        OPC_MoveChild1,
/* 13782*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 13785*/        OPC_MoveParent,
/* 13786*/        OPC_MoveParent,
/* 13787*/        OPC_MoveParent,
/* 13788*/        OPC_RecordChild1, // #3 = $src1
/* 13789*/        OPC_CheckType, MVT::v4i32,
/* 13791*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 13793*/        OPC_EmitConvertToTarget, 2,
/* 13795*/        OPC_EmitNodeXForm, 7, 4, // DSubReg_i32_reg
/* 13798*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v2i32, 2/*#Ops*/, 1, 5,  // Results = #6
/* 13806*/        OPC_EmitConvertToTarget, 2,
/* 13808*/        OPC_EmitNodeXForm, 8, 7, // SubReg_i32_lane
/* 13811*/        OPC_EmitInteger, MVT::i32, 14, 
/* 13814*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 13817*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslv4i32), 0,
                      MVT::v4i32, 6/*#Ops*/, 3, 0, 6, 8, 9, 10, 
                  // Src: (add:{ *:[v4i32] } (mul:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src2, (ARMvduplane:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src3, (imm:{ *:[i32] }):$lane)), QPR:{ *:[v4i32] }:$src1) - Complexity = 12
                  // Dst: (VMLAslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$src2, (EXTRACT_SUBREG:{ *:[v2i32] } QPR:{ *:[v4i32] }:$src3, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 13829*/      /*Scope*/ 57, /*->13887*/
/* 13830*/        OPC_MoveChild0,
/* 13831*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 13834*/        OPC_RecordChild0, // #0 = $src3
/* 13835*/        OPC_CheckChild0Type, MVT::v4i32,
/* 13837*/        OPC_RecordChild1, // #1 = $lane
/* 13838*/        OPC_MoveChild1,
/* 13839*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 13842*/        OPC_MoveParent,
/* 13843*/        OPC_MoveParent,
/* 13844*/        OPC_RecordChild1, // #2 = $src2
/* 13845*/        OPC_MoveParent,
/* 13846*/        OPC_RecordChild1, // #3 = $src1
/* 13847*/        OPC_CheckType, MVT::v4i32,
/* 13849*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 13851*/        OPC_EmitConvertToTarget, 1,
/* 13853*/        OPC_EmitNodeXForm, 7, 4, // DSubReg_i32_reg
/* 13856*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v2i32, 2/*#Ops*/, 0, 5,  // Results = #6
/* 13864*/        OPC_EmitConvertToTarget, 1,
/* 13866*/        OPC_EmitNodeXForm, 8, 7, // SubReg_i32_lane
/* 13869*/        OPC_EmitInteger, MVT::i32, 14, 
/* 13872*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 13875*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslv4i32), 0,
                      MVT::v4i32, 6/*#Ops*/, 3, 2, 6, 8, 9, 10, 
                  // Src: (add:{ *:[v4i32] } (mul:{ *:[v4i32] } (ARMvduplane:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src3, (imm:{ *:[i32] }):$lane), QPR:{ *:[v4i32] }:$src2), QPR:{ *:[v4i32] }:$src1) - Complexity = 12
                  // Dst: (VMLAslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$src2, (EXTRACT_SUBREG:{ *:[v2i32] } QPR:{ *:[v4i32] }:$src3, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 13887*/      0, /*End of Scope*/
/* 13888*/    /*Scope*/ 103|128,2/*359*/, /*->14249*/
/* 13890*/      OPC_RecordChild0, // #0 = $src1
/* 13891*/      OPC_MoveChild1,
/* 13892*/      OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 13895*/      OPC_Scope, 46|128,1/*174*/, /*->14072*/ // 2 children in Scope
/* 13898*/        OPC_CheckChild0Integer, 88|128,9/*1240*/, 
/* 13901*/        OPC_RecordChild1, // #1 = $Vn
/* 13902*/        OPC_Scope, 27, /*->13931*/ // 6 children in Scope
/* 13904*/          OPC_CheckChild1Type, MVT::v8i8,
/* 13906*/          OPC_RecordChild2, // #2 = $Vm
/* 13907*/          OPC_CheckChild2Type, MVT::v8i8,
/* 13909*/          OPC_MoveParent,
/* 13910*/          OPC_CheckType, MVT::v8i8,
/* 13912*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 13914*/          OPC_EmitInteger, MVT::i32, 14, 
/* 13917*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 13920*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABAsv8i8), 0,
                        MVT::v8i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, (intrinsic_wo_chain:{ *:[v8i8] } 1240:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)) - Complexity = 11
                    // Dst: (VABAsv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 13931*/        /*Scope*/ 27, /*->13959*/
/* 13932*/          OPC_CheckChild1Type, MVT::v4i16,
/* 13934*/          OPC_RecordChild2, // #2 = $Vm
/* 13935*/          OPC_CheckChild2Type, MVT::v4i16,
/* 13937*/          OPC_MoveParent,
/* 13938*/          OPC_CheckType, MVT::v4i16,
/* 13940*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 13942*/          OPC_EmitInteger, MVT::i32, 14, 
/* 13945*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 13948*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABAsv4i16), 0,
                        MVT::v4i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, (intrinsic_wo_chain:{ *:[v4i16] } 1240:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)) - Complexity = 11
                    // Dst: (VABAsv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 13959*/        /*Scope*/ 27, /*->13987*/
/* 13960*/          OPC_CheckChild1Type, MVT::v2i32,
/* 13962*/          OPC_RecordChild2, // #2 = $Vm
/* 13963*/          OPC_CheckChild2Type, MVT::v2i32,
/* 13965*/          OPC_MoveParent,
/* 13966*/          OPC_CheckType, MVT::v2i32,
/* 13968*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 13970*/          OPC_EmitInteger, MVT::i32, 14, 
/* 13973*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 13976*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABAsv2i32), 0,
                        MVT::v2i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, (intrinsic_wo_chain:{ *:[v2i32] } 1240:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)) - Complexity = 11
                    // Dst: (VABAsv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 13987*/        /*Scope*/ 27, /*->14015*/
/* 13988*/          OPC_CheckChild1Type, MVT::v16i8,
/* 13990*/          OPC_RecordChild2, // #2 = $Vm
/* 13991*/          OPC_CheckChild2Type, MVT::v16i8,
/* 13993*/          OPC_MoveParent,
/* 13994*/          OPC_CheckType, MVT::v16i8,
/* 13996*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 13998*/          OPC_EmitInteger, MVT::i32, 14, 
/* 14001*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14004*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABAsv16i8), 0,
                        MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, (intrinsic_wo_chain:{ *:[v16i8] } 1240:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)) - Complexity = 11
                    // Dst: (VABAsv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 14015*/        /*Scope*/ 27, /*->14043*/
/* 14016*/          OPC_CheckChild1Type, MVT::v8i16,
/* 14018*/          OPC_RecordChild2, // #2 = $Vm
/* 14019*/          OPC_CheckChild2Type, MVT::v8i16,
/* 14021*/          OPC_MoveParent,
/* 14022*/          OPC_CheckType, MVT::v8i16,
/* 14024*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14026*/          OPC_EmitInteger, MVT::i32, 14, 
/* 14029*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14032*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABAsv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (intrinsic_wo_chain:{ *:[v8i16] } 1240:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)) - Complexity = 11
                    // Dst: (VABAsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 14043*/        /*Scope*/ 27, /*->14071*/
/* 14044*/          OPC_CheckChild1Type, MVT::v4i32,
/* 14046*/          OPC_RecordChild2, // #2 = $Vm
/* 14047*/          OPC_CheckChild2Type, MVT::v4i32,
/* 14049*/          OPC_MoveParent,
/* 14050*/          OPC_CheckType, MVT::v4i32,
/* 14052*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14054*/          OPC_EmitInteger, MVT::i32, 14, 
/* 14057*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14060*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABAsv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (intrinsic_wo_chain:{ *:[v4i32] } 1240:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)) - Complexity = 11
                    // Dst: (VABAsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 14071*/        0, /*End of Scope*/
/* 14072*/      /*Scope*/ 46|128,1/*174*/, /*->14248*/
/* 14074*/        OPC_CheckChild0Integer, 89|128,9/*1241*/, 
/* 14077*/        OPC_RecordChild1, // #1 = $Vn
/* 14078*/        OPC_Scope, 27, /*->14107*/ // 6 children in Scope
/* 14080*/          OPC_CheckChild1Type, MVT::v8i8,
/* 14082*/          OPC_RecordChild2, // #2 = $Vm
/* 14083*/          OPC_CheckChild2Type, MVT::v8i8,
/* 14085*/          OPC_MoveParent,
/* 14086*/          OPC_CheckType, MVT::v8i8,
/* 14088*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14090*/          OPC_EmitInteger, MVT::i32, 14, 
/* 14093*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14096*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABAuv8i8), 0,
                        MVT::v8i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, (intrinsic_wo_chain:{ *:[v8i8] } 1241:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)) - Complexity = 11
                    // Dst: (VABAuv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 14107*/        /*Scope*/ 27, /*->14135*/
/* 14108*/          OPC_CheckChild1Type, MVT::v4i16,
/* 14110*/          OPC_RecordChild2, // #2 = $Vm
/* 14111*/          OPC_CheckChild2Type, MVT::v4i16,
/* 14113*/          OPC_MoveParent,
/* 14114*/          OPC_CheckType, MVT::v4i16,
/* 14116*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14118*/          OPC_EmitInteger, MVT::i32, 14, 
/* 14121*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14124*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABAuv4i16), 0,
                        MVT::v4i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, (intrinsic_wo_chain:{ *:[v4i16] } 1241:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)) - Complexity = 11
                    // Dst: (VABAuv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 14135*/        /*Scope*/ 27, /*->14163*/
/* 14136*/          OPC_CheckChild1Type, MVT::v2i32,
/* 14138*/          OPC_RecordChild2, // #2 = $Vm
/* 14139*/          OPC_CheckChild2Type, MVT::v2i32,
/* 14141*/          OPC_MoveParent,
/* 14142*/          OPC_CheckType, MVT::v2i32,
/* 14144*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14146*/          OPC_EmitInteger, MVT::i32, 14, 
/* 14149*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14152*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABAuv2i32), 0,
                        MVT::v2i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, (intrinsic_wo_chain:{ *:[v2i32] } 1241:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)) - Complexity = 11
                    // Dst: (VABAuv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 14163*/        /*Scope*/ 27, /*->14191*/
/* 14164*/          OPC_CheckChild1Type, MVT::v16i8,
/* 14166*/          OPC_RecordChild2, // #2 = $Vm
/* 14167*/          OPC_CheckChild2Type, MVT::v16i8,
/* 14169*/          OPC_MoveParent,
/* 14170*/          OPC_CheckType, MVT::v16i8,
/* 14172*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14174*/          OPC_EmitInteger, MVT::i32, 14, 
/* 14177*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14180*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABAuv16i8), 0,
                        MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, (intrinsic_wo_chain:{ *:[v16i8] } 1241:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)) - Complexity = 11
                    // Dst: (VABAuv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 14191*/        /*Scope*/ 27, /*->14219*/
/* 14192*/          OPC_CheckChild1Type, MVT::v8i16,
/* 14194*/          OPC_RecordChild2, // #2 = $Vm
/* 14195*/          OPC_CheckChild2Type, MVT::v8i16,
/* 14197*/          OPC_MoveParent,
/* 14198*/          OPC_CheckType, MVT::v8i16,
/* 14200*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14202*/          OPC_EmitInteger, MVT::i32, 14, 
/* 14205*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14208*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABAuv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (intrinsic_wo_chain:{ *:[v8i16] } 1241:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)) - Complexity = 11
                    // Dst: (VABAuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 14219*/        /*Scope*/ 27, /*->14247*/
/* 14220*/          OPC_CheckChild1Type, MVT::v4i32,
/* 14222*/          OPC_RecordChild2, // #2 = $Vm
/* 14223*/          OPC_CheckChild2Type, MVT::v4i32,
/* 14225*/          OPC_MoveParent,
/* 14226*/          OPC_CheckType, MVT::v4i32,
/* 14228*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14230*/          OPC_EmitInteger, MVT::i32, 14, 
/* 14233*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14236*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABAuv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (intrinsic_wo_chain:{ *:[v4i32] } 1241:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)) - Complexity = 11
                    // Dst: (VABAuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 14247*/        0, /*End of Scope*/
/* 14248*/      0, /*End of Scope*/
/* 14249*/    /*Scope*/ 57|128,4/*569*/, /*->14820*/
/* 14251*/      OPC_MoveChild0,
/* 14252*/      OPC_SwitchOpcode /*3 cases */, 110|128,2/*366*/, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),// ->14623
/* 14257*/        OPC_Scope, 52|128,1/*180*/, /*->14440*/ // 2 children in Scope
/* 14260*/          OPC_CheckChild0Integer, 88|128,9/*1240*/, 
/* 14263*/          OPC_RecordChild1, // #0 = $Vn
/* 14264*/          OPC_Scope, 28, /*->14294*/ // 6 children in Scope
/* 14266*/            OPC_CheckChild1Type, MVT::v8i8,
/* 14268*/            OPC_RecordChild2, // #1 = $Vm
/* 14269*/            OPC_CheckChild2Type, MVT::v8i8,
/* 14271*/            OPC_MoveParent,
/* 14272*/            OPC_RecordChild1, // #2 = $src1
/* 14273*/            OPC_CheckType, MVT::v8i8,
/* 14275*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14277*/            OPC_EmitInteger, MVT::i32, 14, 
/* 14280*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14283*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VABAsv8i8), 0,
                          MVT::v8i8, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (add:{ *:[v8i8] } (intrinsic_wo_chain:{ *:[v8i8] } 1240:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm), DPR:{ *:[v8i8] }:$src1) - Complexity = 11
                      // Dst: (VABAsv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 14294*/          /*Scope*/ 28, /*->14323*/
/* 14295*/            OPC_CheckChild1Type, MVT::v4i16,
/* 14297*/            OPC_RecordChild2, // #1 = $Vm
/* 14298*/            OPC_CheckChild2Type, MVT::v4i16,
/* 14300*/            OPC_MoveParent,
/* 14301*/            OPC_RecordChild1, // #2 = $src1
/* 14302*/            OPC_CheckType, MVT::v4i16,
/* 14304*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14306*/            OPC_EmitInteger, MVT::i32, 14, 
/* 14309*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14312*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VABAsv4i16), 0,
                          MVT::v4i16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (add:{ *:[v4i16] } (intrinsic_wo_chain:{ *:[v4i16] } 1240:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm), DPR:{ *:[v4i16] }:$src1) - Complexity = 11
                      // Dst: (VABAsv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 14323*/          /*Scope*/ 28, /*->14352*/
/* 14324*/            OPC_CheckChild1Type, MVT::v2i32,
/* 14326*/            OPC_RecordChild2, // #1 = $Vm
/* 14327*/            OPC_CheckChild2Type, MVT::v2i32,
/* 14329*/            OPC_MoveParent,
/* 14330*/            OPC_RecordChild1, // #2 = $src1
/* 14331*/            OPC_CheckType, MVT::v2i32,
/* 14333*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14335*/            OPC_EmitInteger, MVT::i32, 14, 
/* 14338*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14341*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VABAsv2i32), 0,
                          MVT::v2i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (add:{ *:[v2i32] } (intrinsic_wo_chain:{ *:[v2i32] } 1240:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm), DPR:{ *:[v2i32] }:$src1) - Complexity = 11
                      // Dst: (VABAsv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 14352*/          /*Scope*/ 28, /*->14381*/
/* 14353*/            OPC_CheckChild1Type, MVT::v16i8,
/* 14355*/            OPC_RecordChild2, // #1 = $Vm
/* 14356*/            OPC_CheckChild2Type, MVT::v16i8,
/* 14358*/            OPC_MoveParent,
/* 14359*/            OPC_RecordChild1, // #2 = $src1
/* 14360*/            OPC_CheckType, MVT::v16i8,
/* 14362*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14364*/            OPC_EmitInteger, MVT::i32, 14, 
/* 14367*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14370*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VABAsv16i8), 0,
                          MVT::v16i8, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (add:{ *:[v16i8] } (intrinsic_wo_chain:{ *:[v16i8] } 1240:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm), QPR:{ *:[v16i8] }:$src1) - Complexity = 11
                      // Dst: (VABAsv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 14381*/          /*Scope*/ 28, /*->14410*/
/* 14382*/            OPC_CheckChild1Type, MVT::v8i16,
/* 14384*/            OPC_RecordChild2, // #1 = $Vm
/* 14385*/            OPC_CheckChild2Type, MVT::v8i16,
/* 14387*/            OPC_MoveParent,
/* 14388*/            OPC_RecordChild1, // #2 = $src1
/* 14389*/            OPC_CheckType, MVT::v8i16,
/* 14391*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14393*/            OPC_EmitInteger, MVT::i32, 14, 
/* 14396*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14399*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VABAsv8i16), 0,
                          MVT::v8i16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (add:{ *:[v8i16] } (intrinsic_wo_chain:{ *:[v8i16] } 1240:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm), QPR:{ *:[v8i16] }:$src1) - Complexity = 11
                      // Dst: (VABAsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 14410*/          /*Scope*/ 28, /*->14439*/
/* 14411*/            OPC_CheckChild1Type, MVT::v4i32,
/* 14413*/            OPC_RecordChild2, // #1 = $Vm
/* 14414*/            OPC_CheckChild2Type, MVT::v4i32,
/* 14416*/            OPC_MoveParent,
/* 14417*/            OPC_RecordChild1, // #2 = $src1
/* 14418*/            OPC_CheckType, MVT::v4i32,
/* 14420*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14422*/            OPC_EmitInteger, MVT::i32, 14, 
/* 14425*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14428*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VABAsv4i32), 0,
                          MVT::v4i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (add:{ *:[v4i32] } (intrinsic_wo_chain:{ *:[v4i32] } 1240:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm), QPR:{ *:[v4i32] }:$src1) - Complexity = 11
                      // Dst: (VABAsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 14439*/          0, /*End of Scope*/
/* 14440*/        /*Scope*/ 52|128,1/*180*/, /*->14622*/
/* 14442*/          OPC_CheckChild0Integer, 89|128,9/*1241*/, 
/* 14445*/          OPC_RecordChild1, // #0 = $Vn
/* 14446*/          OPC_Scope, 28, /*->14476*/ // 6 children in Scope
/* 14448*/            OPC_CheckChild1Type, MVT::v8i8,
/* 14450*/            OPC_RecordChild2, // #1 = $Vm
/* 14451*/            OPC_CheckChild2Type, MVT::v8i8,
/* 14453*/            OPC_MoveParent,
/* 14454*/            OPC_RecordChild1, // #2 = $src1
/* 14455*/            OPC_CheckType, MVT::v8i8,
/* 14457*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14459*/            OPC_EmitInteger, MVT::i32, 14, 
/* 14462*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14465*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VABAuv8i8), 0,
                          MVT::v8i8, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (add:{ *:[v8i8] } (intrinsic_wo_chain:{ *:[v8i8] } 1241:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm), DPR:{ *:[v8i8] }:$src1) - Complexity = 11
                      // Dst: (VABAuv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 14476*/          /*Scope*/ 28, /*->14505*/
/* 14477*/            OPC_CheckChild1Type, MVT::v4i16,
/* 14479*/            OPC_RecordChild2, // #1 = $Vm
/* 14480*/            OPC_CheckChild2Type, MVT::v4i16,
/* 14482*/            OPC_MoveParent,
/* 14483*/            OPC_RecordChild1, // #2 = $src1
/* 14484*/            OPC_CheckType, MVT::v4i16,
/* 14486*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14488*/            OPC_EmitInteger, MVT::i32, 14, 
/* 14491*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14494*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VABAuv4i16), 0,
                          MVT::v4i16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (add:{ *:[v4i16] } (intrinsic_wo_chain:{ *:[v4i16] } 1241:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm), DPR:{ *:[v4i16] }:$src1) - Complexity = 11
                      // Dst: (VABAuv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 14505*/          /*Scope*/ 28, /*->14534*/
/* 14506*/            OPC_CheckChild1Type, MVT::v2i32,
/* 14508*/            OPC_RecordChild2, // #1 = $Vm
/* 14509*/            OPC_CheckChild2Type, MVT::v2i32,
/* 14511*/            OPC_MoveParent,
/* 14512*/            OPC_RecordChild1, // #2 = $src1
/* 14513*/            OPC_CheckType, MVT::v2i32,
/* 14515*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14517*/            OPC_EmitInteger, MVT::i32, 14, 
/* 14520*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14523*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VABAuv2i32), 0,
                          MVT::v2i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (add:{ *:[v2i32] } (intrinsic_wo_chain:{ *:[v2i32] } 1241:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm), DPR:{ *:[v2i32] }:$src1) - Complexity = 11
                      // Dst: (VABAuv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 14534*/          /*Scope*/ 28, /*->14563*/
/* 14535*/            OPC_CheckChild1Type, MVT::v16i8,
/* 14537*/            OPC_RecordChild2, // #1 = $Vm
/* 14538*/            OPC_CheckChild2Type, MVT::v16i8,
/* 14540*/            OPC_MoveParent,
/* 14541*/            OPC_RecordChild1, // #2 = $src1
/* 14542*/            OPC_CheckType, MVT::v16i8,
/* 14544*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14546*/            OPC_EmitInteger, MVT::i32, 14, 
/* 14549*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14552*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VABAuv16i8), 0,
                          MVT::v16i8, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (add:{ *:[v16i8] } (intrinsic_wo_chain:{ *:[v16i8] } 1241:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm), QPR:{ *:[v16i8] }:$src1) - Complexity = 11
                      // Dst: (VABAuv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 14563*/          /*Scope*/ 28, /*->14592*/
/* 14564*/            OPC_CheckChild1Type, MVT::v8i16,
/* 14566*/            OPC_RecordChild2, // #1 = $Vm
/* 14567*/            OPC_CheckChild2Type, MVT::v8i16,
/* 14569*/            OPC_MoveParent,
/* 14570*/            OPC_RecordChild1, // #2 = $src1
/* 14571*/            OPC_CheckType, MVT::v8i16,
/* 14573*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14575*/            OPC_EmitInteger, MVT::i32, 14, 
/* 14578*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14581*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VABAuv8i16), 0,
                          MVT::v8i16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (add:{ *:[v8i16] } (intrinsic_wo_chain:{ *:[v8i16] } 1241:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm), QPR:{ *:[v8i16] }:$src1) - Complexity = 11
                      // Dst: (VABAuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 14592*/          /*Scope*/ 28, /*->14621*/
/* 14593*/            OPC_CheckChild1Type, MVT::v4i32,
/* 14595*/            OPC_RecordChild2, // #1 = $Vm
/* 14596*/            OPC_CheckChild2Type, MVT::v4i32,
/* 14598*/            OPC_MoveParent,
/* 14599*/            OPC_RecordChild1, // #2 = $src1
/* 14600*/            OPC_CheckType, MVT::v4i32,
/* 14602*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14604*/            OPC_EmitInteger, MVT::i32, 14, 
/* 14607*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14610*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VABAuv4i32), 0,
                          MVT::v4i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (add:{ *:[v4i32] } (intrinsic_wo_chain:{ *:[v4i32] } 1241:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm), QPR:{ *:[v4i32] }:$src1) - Complexity = 11
                      // Dst: (VABAuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 14621*/          0, /*End of Scope*/
/* 14622*/        0, /*End of Scope*/
/* 14623*/      /*SwitchOpcode*/ 95, TARGET_VAL(ISD::SIGN_EXTEND),// ->14721
/* 14626*/        OPC_RecordChild0, // #0 = $Vn
/* 14627*/        OPC_Scope, 31, /*->14660*/ // 3 children in Scope
/* 14629*/          OPC_CheckChild0Type, MVT::v8i8,
/* 14631*/          OPC_MoveParent,
/* 14632*/          OPC_MoveChild1,
/* 14633*/          OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND),
/* 14636*/          OPC_RecordChild0, // #1 = $Vm
/* 14637*/          OPC_CheckChild0Type, MVT::v8i8,
/* 14639*/          OPC_MoveParent,
/* 14640*/          OPC_CheckType, MVT::v8i16,
/* 14642*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14644*/          OPC_EmitInteger, MVT::i32, 14, 
/* 14647*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14650*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDLsv8i16), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (add:{ *:[v8i16] } (sext:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vn), (sext:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vm)) - Complexity = 9
                    // Dst: (VADDLsv8i16:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 14660*/        /*Scope*/ 31, /*->14692*/
/* 14661*/          OPC_CheckChild0Type, MVT::v4i16,
/* 14663*/          OPC_MoveParent,
/* 14664*/          OPC_MoveChild1,
/* 14665*/          OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND),
/* 14668*/          OPC_RecordChild0, // #1 = $Vm
/* 14669*/          OPC_CheckChild0Type, MVT::v4i16,
/* 14671*/          OPC_MoveParent,
/* 14672*/          OPC_CheckType, MVT::v4i32,
/* 14674*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14676*/          OPC_EmitInteger, MVT::i32, 14, 
/* 14679*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14682*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDLsv4i32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (add:{ *:[v4i32] } (sext:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn), (sext:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vm)) - Complexity = 9
                    // Dst: (VADDLsv4i32:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 14692*/        /*Scope*/ 27, /*->14720*/
/* 14693*/          OPC_MoveParent,
/* 14694*/          OPC_MoveChild1,
/* 14695*/          OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND),
/* 14698*/          OPC_RecordChild0, // #1 = $Vm
/* 14699*/          OPC_MoveParent,
/* 14700*/          OPC_CheckType, MVT::v2i64,
/* 14702*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14704*/          OPC_EmitInteger, MVT::i32, 14, 
/* 14707*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14710*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDLsv2i64), 0,
                        MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (add:{ *:[v2i64] } (sext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn), (sext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vm)) - Complexity = 9
                    // Dst: (VADDLsv2i64:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 14720*/        0, /*End of Scope*/
/* 14721*/      /*SwitchOpcode*/ 95, TARGET_VAL(ISD::ZERO_EXTEND),// ->14819
/* 14724*/        OPC_RecordChild0, // #0 = $Vn
/* 14725*/        OPC_Scope, 31, /*->14758*/ // 3 children in Scope
/* 14727*/          OPC_CheckChild0Type, MVT::v8i8,
/* 14729*/          OPC_MoveParent,
/* 14730*/          OPC_MoveChild1,
/* 14731*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 14734*/          OPC_RecordChild0, // #1 = $Vm
/* 14735*/          OPC_CheckChild0Type, MVT::v8i8,
/* 14737*/          OPC_MoveParent,
/* 14738*/          OPC_CheckType, MVT::v8i16,
/* 14740*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14742*/          OPC_EmitInteger, MVT::i32, 14, 
/* 14745*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14748*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDLuv8i16), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (add:{ *:[v8i16] } (zext:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vn), (zext:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vm)) - Complexity = 9
                    // Dst: (VADDLuv8i16:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 14758*/        /*Scope*/ 31, /*->14790*/
/* 14759*/          OPC_CheckChild0Type, MVT::v4i16,
/* 14761*/          OPC_MoveParent,
/* 14762*/          OPC_MoveChild1,
/* 14763*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 14766*/          OPC_RecordChild0, // #1 = $Vm
/* 14767*/          OPC_CheckChild0Type, MVT::v4i16,
/* 14769*/          OPC_MoveParent,
/* 14770*/          OPC_CheckType, MVT::v4i32,
/* 14772*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14774*/          OPC_EmitInteger, MVT::i32, 14, 
/* 14777*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14780*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDLuv4i32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (add:{ *:[v4i32] } (zext:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn), (zext:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vm)) - Complexity = 9
                    // Dst: (VADDLuv4i32:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 14790*/        /*Scope*/ 27, /*->14818*/
/* 14791*/          OPC_MoveParent,
/* 14792*/          OPC_MoveChild1,
/* 14793*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 14796*/          OPC_RecordChild0, // #1 = $Vm
/* 14797*/          OPC_MoveParent,
/* 14798*/          OPC_CheckType, MVT::v2i64,
/* 14800*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14802*/          OPC_EmitInteger, MVT::i32, 14, 
/* 14805*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14808*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDLuv2i64), 0,
                        MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (add:{ *:[v2i64] } (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn), (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vm)) - Complexity = 9
                    // Dst: (VADDLuv2i64:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 14818*/        0, /*End of Scope*/
/* 14819*/      0, // EndSwitchOpcode
/* 14820*/    /*Scope*/ 106|128,6/*874*/, /*->15696*/
/* 14822*/      OPC_RecordChild0, // #0 = $src1
/* 14823*/      OPC_MoveChild1,
/* 14824*/      OPC_SwitchOpcode /*5 cases */, 66|128,1/*194*/, TARGET_VAL(ARMISD::VSHRsIMM),// ->15023
/* 14829*/        OPC_RecordChild0, // #1 = $Vm
/* 14830*/        OPC_RecordChild1, // #2 = $SIMM
/* 14831*/        OPC_MoveChild1,
/* 14832*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 14835*/        OPC_MoveParent,
/* 14836*/        OPC_MoveParent,
/* 14837*/        OPC_SwitchType /*8 cases */, 21, MVT::v8i8,// ->14861
/* 14840*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14842*/          OPC_EmitConvertToTarget, 2,
/* 14844*/          OPC_EmitInteger, MVT::i32, 14, 
/* 14847*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14850*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAsv8i8), 0,
                        MVT::v8i8, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, (ARMvshrsImm:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VSRAsv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 14861*/        /*SwitchType*/ 21, MVT::v4i16,// ->14884
/* 14863*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14865*/          OPC_EmitConvertToTarget, 2,
/* 14867*/          OPC_EmitInteger, MVT::i32, 14, 
/* 14870*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14873*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAsv4i16), 0,
                        MVT::v4i16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, (ARMvshrsImm:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VSRAsv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 14884*/        /*SwitchType*/ 21, MVT::v2i32,// ->14907
/* 14886*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14888*/          OPC_EmitConvertToTarget, 2,
/* 14890*/          OPC_EmitInteger, MVT::i32, 14, 
/* 14893*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14896*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAsv2i32), 0,
                        MVT::v2i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, (ARMvshrsImm:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VSRAsv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 14907*/        /*SwitchType*/ 21, MVT::v1i64,// ->14930
/* 14909*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14911*/          OPC_EmitConvertToTarget, 2,
/* 14913*/          OPC_EmitInteger, MVT::i32, 14, 
/* 14916*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14919*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAsv1i64), 0,
                        MVT::v1i64, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v1i64] } DPR:{ *:[v1i64] }:$src1, (ARMvshrsImm:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VSRAsv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$src1, DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 14930*/        /*SwitchType*/ 21, MVT::v16i8,// ->14953
/* 14932*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14934*/          OPC_EmitConvertToTarget, 2,
/* 14936*/          OPC_EmitInteger, MVT::i32, 14, 
/* 14939*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14942*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAsv16i8), 0,
                        MVT::v16i8, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, (ARMvshrsImm:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VSRAsv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 14953*/        /*SwitchType*/ 21, MVT::v8i16,// ->14976
/* 14955*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14957*/          OPC_EmitConvertToTarget, 2,
/* 14959*/          OPC_EmitInteger, MVT::i32, 14, 
/* 14962*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14965*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAsv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (ARMvshrsImm:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VSRAsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 14976*/        /*SwitchType*/ 21, MVT::v4i32,// ->14999
/* 14978*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 14980*/          OPC_EmitConvertToTarget, 2,
/* 14982*/          OPC_EmitInteger, MVT::i32, 14, 
/* 14985*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 14988*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAsv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (ARMvshrsImm:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VSRAsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 14999*/        /*SwitchType*/ 21, MVT::v2i64,// ->15022
/* 15001*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15003*/          OPC_EmitConvertToTarget, 2,
/* 15005*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15008*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15011*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAsv2i64), 0,
                        MVT::v2i64, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, (ARMvshrsImm:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VSRAsv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15022*/        0, // EndSwitchType
/* 15023*/      /*SwitchOpcode*/ 66|128,1/*194*/, TARGET_VAL(ARMISD::VSHRuIMM),// ->15221
/* 15027*/        OPC_RecordChild0, // #1 = $Vm
/* 15028*/        OPC_RecordChild1, // #2 = $SIMM
/* 15029*/        OPC_MoveChild1,
/* 15030*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 15033*/        OPC_MoveParent,
/* 15034*/        OPC_MoveParent,
/* 15035*/        OPC_SwitchType /*8 cases */, 21, MVT::v8i8,// ->15059
/* 15038*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15040*/          OPC_EmitConvertToTarget, 2,
/* 15042*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15045*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15048*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAuv8i8), 0,
                        MVT::v8i8, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, (ARMvshruImm:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VSRAuv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15059*/        /*SwitchType*/ 21, MVT::v4i16,// ->15082
/* 15061*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15063*/          OPC_EmitConvertToTarget, 2,
/* 15065*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15068*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15071*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAuv4i16), 0,
                        MVT::v4i16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, (ARMvshruImm:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VSRAuv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15082*/        /*SwitchType*/ 21, MVT::v2i32,// ->15105
/* 15084*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15086*/          OPC_EmitConvertToTarget, 2,
/* 15088*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15091*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15094*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAuv2i32), 0,
                        MVT::v2i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, (ARMvshruImm:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VSRAuv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15105*/        /*SwitchType*/ 21, MVT::v1i64,// ->15128
/* 15107*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15109*/          OPC_EmitConvertToTarget, 2,
/* 15111*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15114*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15117*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAuv1i64), 0,
                        MVT::v1i64, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v1i64] } DPR:{ *:[v1i64] }:$src1, (ARMvshruImm:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VSRAuv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$src1, DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15128*/        /*SwitchType*/ 21, MVT::v16i8,// ->15151
/* 15130*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15132*/          OPC_EmitConvertToTarget, 2,
/* 15134*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15137*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15140*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAuv16i8), 0,
                        MVT::v16i8, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, (ARMvshruImm:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VSRAuv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15151*/        /*SwitchType*/ 21, MVT::v8i16,// ->15174
/* 15153*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15155*/          OPC_EmitConvertToTarget, 2,
/* 15157*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15160*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15163*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAuv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (ARMvshruImm:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VSRAuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15174*/        /*SwitchType*/ 21, MVT::v4i32,// ->15197
/* 15176*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15178*/          OPC_EmitConvertToTarget, 2,
/* 15180*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15183*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15186*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAuv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (ARMvshruImm:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VSRAuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15197*/        /*SwitchType*/ 21, MVT::v2i64,// ->15220
/* 15199*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15201*/          OPC_EmitConvertToTarget, 2,
/* 15203*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15206*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15209*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAuv2i64), 0,
                        MVT::v2i64, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, (ARMvshruImm:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VSRAuv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15220*/        0, // EndSwitchType
/* 15221*/      /*SwitchOpcode*/ 66|128,1/*194*/, TARGET_VAL(ARMISD::VRSHRsIMM),// ->15419
/* 15225*/        OPC_RecordChild0, // #1 = $Vm
/* 15226*/        OPC_RecordChild1, // #2 = $SIMM
/* 15227*/        OPC_MoveChild1,
/* 15228*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 15231*/        OPC_MoveParent,
/* 15232*/        OPC_MoveParent,
/* 15233*/        OPC_SwitchType /*8 cases */, 21, MVT::v8i8,// ->15257
/* 15236*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15238*/          OPC_EmitConvertToTarget, 2,
/* 15240*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15243*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15246*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAsv8i8), 0,
                        MVT::v8i8, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, (NEONvrshrsImm:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VRSRAsv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15257*/        /*SwitchType*/ 21, MVT::v4i16,// ->15280
/* 15259*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15261*/          OPC_EmitConvertToTarget, 2,
/* 15263*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15266*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15269*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAsv4i16), 0,
                        MVT::v4i16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, (NEONvrshrsImm:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VRSRAsv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15280*/        /*SwitchType*/ 21, MVT::v2i32,// ->15303
/* 15282*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15284*/          OPC_EmitConvertToTarget, 2,
/* 15286*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15289*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15292*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAsv2i32), 0,
                        MVT::v2i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, (NEONvrshrsImm:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VRSRAsv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15303*/        /*SwitchType*/ 21, MVT::v1i64,// ->15326
/* 15305*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15307*/          OPC_EmitConvertToTarget, 2,
/* 15309*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15312*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15315*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAsv1i64), 0,
                        MVT::v1i64, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v1i64] } DPR:{ *:[v1i64] }:$src1, (NEONvrshrsImm:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VRSRAsv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$src1, DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15326*/        /*SwitchType*/ 21, MVT::v16i8,// ->15349
/* 15328*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15330*/          OPC_EmitConvertToTarget, 2,
/* 15332*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15335*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15338*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAsv16i8), 0,
                        MVT::v16i8, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, (NEONvrshrsImm:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VRSRAsv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15349*/        /*SwitchType*/ 21, MVT::v8i16,// ->15372
/* 15351*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15353*/          OPC_EmitConvertToTarget, 2,
/* 15355*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15358*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15361*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAsv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (NEONvrshrsImm:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VRSRAsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15372*/        /*SwitchType*/ 21, MVT::v4i32,// ->15395
/* 15374*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15376*/          OPC_EmitConvertToTarget, 2,
/* 15378*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15381*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15384*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAsv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (NEONvrshrsImm:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VRSRAsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15395*/        /*SwitchType*/ 21, MVT::v2i64,// ->15418
/* 15397*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15399*/          OPC_EmitConvertToTarget, 2,
/* 15401*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15404*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15407*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAsv2i64), 0,
                        MVT::v2i64, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, (NEONvrshrsImm:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VRSRAsv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15418*/        0, // EndSwitchType
/* 15419*/      /*SwitchOpcode*/ 66|128,1/*194*/, TARGET_VAL(ARMISD::VRSHRuIMM),// ->15617
/* 15423*/        OPC_RecordChild0, // #1 = $Vm
/* 15424*/        OPC_RecordChild1, // #2 = $SIMM
/* 15425*/        OPC_MoveChild1,
/* 15426*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 15429*/        OPC_MoveParent,
/* 15430*/        OPC_MoveParent,
/* 15431*/        OPC_SwitchType /*8 cases */, 21, MVT::v8i8,// ->15455
/* 15434*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15436*/          OPC_EmitConvertToTarget, 2,
/* 15438*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15441*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15444*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAuv8i8), 0,
                        MVT::v8i8, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, (NEONvrshruImm:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VRSRAuv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15455*/        /*SwitchType*/ 21, MVT::v4i16,// ->15478
/* 15457*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15459*/          OPC_EmitConvertToTarget, 2,
/* 15461*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15464*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15467*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAuv4i16), 0,
                        MVT::v4i16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, (NEONvrshruImm:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VRSRAuv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15478*/        /*SwitchType*/ 21, MVT::v2i32,// ->15501
/* 15480*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15482*/          OPC_EmitConvertToTarget, 2,
/* 15484*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15487*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15490*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAuv2i32), 0,
                        MVT::v2i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, (NEONvrshruImm:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VRSRAuv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15501*/        /*SwitchType*/ 21, MVT::v1i64,// ->15524
/* 15503*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15505*/          OPC_EmitConvertToTarget, 2,
/* 15507*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15510*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15513*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAuv1i64), 0,
                        MVT::v1i64, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v1i64] } DPR:{ *:[v1i64] }:$src1, (NEONvrshruImm:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VRSRAuv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$src1, DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15524*/        /*SwitchType*/ 21, MVT::v16i8,// ->15547
/* 15526*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15528*/          OPC_EmitConvertToTarget, 2,
/* 15530*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15533*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15536*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAuv16i8), 0,
                        MVT::v16i8, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, (NEONvrshruImm:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VRSRAuv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15547*/        /*SwitchType*/ 21, MVT::v8i16,// ->15570
/* 15549*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15551*/          OPC_EmitConvertToTarget, 2,
/* 15553*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15556*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15559*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAuv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (NEONvrshruImm:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VRSRAuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15570*/        /*SwitchType*/ 21, MVT::v4i32,// ->15593
/* 15572*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15574*/          OPC_EmitConvertToTarget, 2,
/* 15576*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15579*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15582*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAuv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (NEONvrshruImm:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VRSRAuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15593*/        /*SwitchType*/ 21, MVT::v2i64,// ->15616
/* 15595*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15597*/          OPC_EmitConvertToTarget, 2,
/* 15599*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15602*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15605*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAuv2i64), 0,
                        MVT::v2i64, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (add:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, (NEONvrshruImm:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)) - Complexity = 9
                    // Dst: (VRSRAuv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15616*/        0, // EndSwitchType
/* 15617*/      /*SwitchOpcode*/ 75, TARGET_VAL(ISD::MUL),// ->15695
/* 15620*/        OPC_RecordChild0, // #1 = $src2
/* 15621*/        OPC_MoveChild1,
/* 15622*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/* 15625*/        OPC_RecordChild0, // #2 = $x
/* 15626*/        OPC_CheckChild0Type, MVT::i32,
/* 15628*/        OPC_MoveParent,
/* 15629*/        OPC_MoveParent,
/* 15630*/        OPC_SwitchType /*3 cases */, 19, MVT::v4i32,// ->15652
/* 15633*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 15635*/          OPC_EmitInteger, MVT::i32, 0, 
/* 15638*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15641*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMLA_qr_u32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$src1, (mul:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$src2, (ARMvdup:{ *:[v4i32] } rGPR:{ *:[i32] }:$x))) - Complexity = 9
                    // Dst: (MVE_VMLA_qr_u32:{ *:[v4i32] } ?:{ *:[v4i32] }:$src1, ?:{ *:[v4i32] }:$src2, ?:{ *:[i32] }:$x)
/* 15652*/        /*SwitchType*/ 19, MVT::v8i16,// ->15673
/* 15654*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 15656*/          OPC_EmitInteger, MVT::i32, 0, 
/* 15659*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15662*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMLA_qr_u16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$src1, (mul:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$src2, (ARMvdup:{ *:[v8i16] } rGPR:{ *:[i32] }:$x))) - Complexity = 9
                    // Dst: (MVE_VMLA_qr_u16:{ *:[v8i16] } ?:{ *:[v8i16] }:$src1, ?:{ *:[v8i16] }:$src2, ?:{ *:[i32] }:$x)
/* 15673*/        /*SwitchType*/ 19, MVT::v16i8,// ->15694
/* 15675*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 15677*/          OPC_EmitInteger, MVT::i32, 0, 
/* 15680*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15683*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMLA_qr_u8), 0,
                        MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$src1, (mul:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$src2, (ARMvdup:{ *:[v16i8] } rGPR:{ *:[i32] }:$x))) - Complexity = 9
                    // Dst: (MVE_VMLA_qr_u8:{ *:[v16i8] } ?:{ *:[v16i8] }:$src1, ?:{ *:[v16i8] }:$src2, ?:{ *:[i32] }:$x)
/* 15694*/        0, // EndSwitchType
/* 15695*/      0, // EndSwitchOpcode
/* 15696*/    /*Scope*/ 31|128,6/*799*/, /*->16497*/
/* 15698*/      OPC_MoveChild0,
/* 15699*/      OPC_SwitchOpcode /*4 cases */, 67|128,1/*195*/, TARGET_VAL(ARMISD::VSHRsIMM),// ->15899
/* 15704*/        OPC_RecordChild0, // #0 = $Vm
/* 15705*/        OPC_RecordChild1, // #1 = $SIMM
/* 15706*/        OPC_MoveChild1,
/* 15707*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 15710*/        OPC_MoveParent,
/* 15711*/        OPC_MoveParent,
/* 15712*/        OPC_RecordChild1, // #2 = $src1
/* 15713*/        OPC_SwitchType /*8 cases */, 21, MVT::v8i8,// ->15737
/* 15716*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15718*/          OPC_EmitConvertToTarget, 1,
/* 15720*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15723*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15726*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAsv8i8), 0,
                        MVT::v8i8, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v8i8] } (ARMvshrsImm:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM), DPR:{ *:[v8i8] }:$src1) - Complexity = 9
                    // Dst: (VSRAsv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15737*/        /*SwitchType*/ 21, MVT::v4i16,// ->15760
/* 15739*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15741*/          OPC_EmitConvertToTarget, 1,
/* 15743*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15746*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15749*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAsv4i16), 0,
                        MVT::v4i16, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v4i16] } (ARMvshrsImm:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM), DPR:{ *:[v4i16] }:$src1) - Complexity = 9
                    // Dst: (VSRAsv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15760*/        /*SwitchType*/ 21, MVT::v2i32,// ->15783
/* 15762*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15764*/          OPC_EmitConvertToTarget, 1,
/* 15766*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15769*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15772*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAsv2i32), 0,
                        MVT::v2i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v2i32] } (ARMvshrsImm:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM), DPR:{ *:[v2i32] }:$src1) - Complexity = 9
                    // Dst: (VSRAsv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15783*/        /*SwitchType*/ 21, MVT::v1i64,// ->15806
/* 15785*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15787*/          OPC_EmitConvertToTarget, 1,
/* 15789*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15792*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15795*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAsv1i64), 0,
                        MVT::v1i64, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v1i64] } (ARMvshrsImm:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM), DPR:{ *:[v1i64] }:$src1) - Complexity = 9
                    // Dst: (VSRAsv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$src1, DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15806*/        /*SwitchType*/ 21, MVT::v16i8,// ->15829
/* 15808*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15810*/          OPC_EmitConvertToTarget, 1,
/* 15812*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15815*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15818*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAsv16i8), 0,
                        MVT::v16i8, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v16i8] } (ARMvshrsImm:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM), QPR:{ *:[v16i8] }:$src1) - Complexity = 9
                    // Dst: (VSRAsv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15829*/        /*SwitchType*/ 21, MVT::v8i16,// ->15852
/* 15831*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15833*/          OPC_EmitConvertToTarget, 1,
/* 15835*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15838*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15841*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAsv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v8i16] } (ARMvshrsImm:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM), QPR:{ *:[v8i16] }:$src1) - Complexity = 9
                    // Dst: (VSRAsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15852*/        /*SwitchType*/ 21, MVT::v4i32,// ->15875
/* 15854*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15856*/          OPC_EmitConvertToTarget, 1,
/* 15858*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15861*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15864*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAsv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v4i32] } (ARMvshrsImm:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM), QPR:{ *:[v4i32] }:$src1) - Complexity = 9
                    // Dst: (VSRAsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15875*/        /*SwitchType*/ 21, MVT::v2i64,// ->15898
/* 15877*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15879*/          OPC_EmitConvertToTarget, 1,
/* 15881*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15884*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15887*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAsv2i64), 0,
                        MVT::v2i64, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v2i64] } (ARMvshrsImm:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM), QPR:{ *:[v2i64] }:$src1) - Complexity = 9
                    // Dst: (VSRAsv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15898*/        0, // EndSwitchType
/* 15899*/      /*SwitchOpcode*/ 67|128,1/*195*/, TARGET_VAL(ARMISD::VSHRuIMM),// ->16098
/* 15903*/        OPC_RecordChild0, // #0 = $Vm
/* 15904*/        OPC_RecordChild1, // #1 = $SIMM
/* 15905*/        OPC_MoveChild1,
/* 15906*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 15909*/        OPC_MoveParent,
/* 15910*/        OPC_MoveParent,
/* 15911*/        OPC_RecordChild1, // #2 = $src1
/* 15912*/        OPC_SwitchType /*8 cases */, 21, MVT::v8i8,// ->15936
/* 15915*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15917*/          OPC_EmitConvertToTarget, 1,
/* 15919*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15922*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15925*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAuv8i8), 0,
                        MVT::v8i8, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v8i8] } (ARMvshruImm:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM), DPR:{ *:[v8i8] }:$src1) - Complexity = 9
                    // Dst: (VSRAuv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15936*/        /*SwitchType*/ 21, MVT::v4i16,// ->15959
/* 15938*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15940*/          OPC_EmitConvertToTarget, 1,
/* 15942*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15945*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15948*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAuv4i16), 0,
                        MVT::v4i16, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v4i16] } (ARMvshruImm:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM), DPR:{ *:[v4i16] }:$src1) - Complexity = 9
                    // Dst: (VSRAuv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15959*/        /*SwitchType*/ 21, MVT::v2i32,// ->15982
/* 15961*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15963*/          OPC_EmitConvertToTarget, 1,
/* 15965*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15968*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15971*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAuv2i32), 0,
                        MVT::v2i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v2i32] } (ARMvshruImm:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM), DPR:{ *:[v2i32] }:$src1) - Complexity = 9
                    // Dst: (VSRAuv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 15982*/        /*SwitchType*/ 21, MVT::v1i64,// ->16005
/* 15984*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 15986*/          OPC_EmitConvertToTarget, 1,
/* 15988*/          OPC_EmitInteger, MVT::i32, 14, 
/* 15991*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 15994*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAuv1i64), 0,
                        MVT::v1i64, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v1i64] } (ARMvshruImm:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM), DPR:{ *:[v1i64] }:$src1) - Complexity = 9
                    // Dst: (VSRAuv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$src1, DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 16005*/        /*SwitchType*/ 21, MVT::v16i8,// ->16028
/* 16007*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16009*/          OPC_EmitConvertToTarget, 1,
/* 16011*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16014*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16017*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAuv16i8), 0,
                        MVT::v16i8, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v16i8] } (ARMvshruImm:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM), QPR:{ *:[v16i8] }:$src1) - Complexity = 9
                    // Dst: (VSRAuv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 16028*/        /*SwitchType*/ 21, MVT::v8i16,// ->16051
/* 16030*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16032*/          OPC_EmitConvertToTarget, 1,
/* 16034*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16037*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16040*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAuv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v8i16] } (ARMvshruImm:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM), QPR:{ *:[v8i16] }:$src1) - Complexity = 9
                    // Dst: (VSRAuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 16051*/        /*SwitchType*/ 21, MVT::v4i32,// ->16074
/* 16053*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16055*/          OPC_EmitConvertToTarget, 1,
/* 16057*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16060*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16063*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAuv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v4i32] } (ARMvshruImm:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM), QPR:{ *:[v4i32] }:$src1) - Complexity = 9
                    // Dst: (VSRAuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 16074*/        /*SwitchType*/ 21, MVT::v2i64,// ->16097
/* 16076*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16078*/          OPC_EmitConvertToTarget, 1,
/* 16080*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16083*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16086*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRAuv2i64), 0,
                        MVT::v2i64, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v2i64] } (ARMvshruImm:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM), QPR:{ *:[v2i64] }:$src1) - Complexity = 9
                    // Dst: (VSRAuv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 16097*/        0, // EndSwitchType
/* 16098*/      /*SwitchOpcode*/ 67|128,1/*195*/, TARGET_VAL(ARMISD::VRSHRsIMM),// ->16297
/* 16102*/        OPC_RecordChild0, // #0 = $Vm
/* 16103*/        OPC_RecordChild1, // #1 = $SIMM
/* 16104*/        OPC_MoveChild1,
/* 16105*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 16108*/        OPC_MoveParent,
/* 16109*/        OPC_MoveParent,
/* 16110*/        OPC_RecordChild1, // #2 = $src1
/* 16111*/        OPC_SwitchType /*8 cases */, 21, MVT::v8i8,// ->16135
/* 16114*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16116*/          OPC_EmitConvertToTarget, 1,
/* 16118*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16121*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16124*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAsv8i8), 0,
                        MVT::v8i8, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v8i8] } (NEONvrshrsImm:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM), DPR:{ *:[v8i8] }:$src1) - Complexity = 9
                    // Dst: (VRSRAsv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 16135*/        /*SwitchType*/ 21, MVT::v4i16,// ->16158
/* 16137*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16139*/          OPC_EmitConvertToTarget, 1,
/* 16141*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16144*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16147*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAsv4i16), 0,
                        MVT::v4i16, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v4i16] } (NEONvrshrsImm:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM), DPR:{ *:[v4i16] }:$src1) - Complexity = 9
                    // Dst: (VRSRAsv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 16158*/        /*SwitchType*/ 21, MVT::v2i32,// ->16181
/* 16160*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16162*/          OPC_EmitConvertToTarget, 1,
/* 16164*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16167*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16170*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAsv2i32), 0,
                        MVT::v2i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v2i32] } (NEONvrshrsImm:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM), DPR:{ *:[v2i32] }:$src1) - Complexity = 9
                    // Dst: (VRSRAsv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 16181*/        /*SwitchType*/ 21, MVT::v1i64,// ->16204
/* 16183*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16185*/          OPC_EmitConvertToTarget, 1,
/* 16187*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16190*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16193*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAsv1i64), 0,
                        MVT::v1i64, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v1i64] } (NEONvrshrsImm:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM), DPR:{ *:[v1i64] }:$src1) - Complexity = 9
                    // Dst: (VRSRAsv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$src1, DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 16204*/        /*SwitchType*/ 21, MVT::v16i8,// ->16227
/* 16206*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16208*/          OPC_EmitConvertToTarget, 1,
/* 16210*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16213*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16216*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAsv16i8), 0,
                        MVT::v16i8, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v16i8] } (NEONvrshrsImm:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM), QPR:{ *:[v16i8] }:$src1) - Complexity = 9
                    // Dst: (VRSRAsv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 16227*/        /*SwitchType*/ 21, MVT::v8i16,// ->16250
/* 16229*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16231*/          OPC_EmitConvertToTarget, 1,
/* 16233*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16236*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16239*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAsv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v8i16] } (NEONvrshrsImm:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM), QPR:{ *:[v8i16] }:$src1) - Complexity = 9
                    // Dst: (VRSRAsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 16250*/        /*SwitchType*/ 21, MVT::v4i32,// ->16273
/* 16252*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16254*/          OPC_EmitConvertToTarget, 1,
/* 16256*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16259*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16262*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAsv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v4i32] } (NEONvrshrsImm:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM), QPR:{ *:[v4i32] }:$src1) - Complexity = 9
                    // Dst: (VRSRAsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 16273*/        /*SwitchType*/ 21, MVT::v2i64,// ->16296
/* 16275*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16277*/          OPC_EmitConvertToTarget, 1,
/* 16279*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16282*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16285*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAsv2i64), 0,
                        MVT::v2i64, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v2i64] } (NEONvrshrsImm:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM), QPR:{ *:[v2i64] }:$src1) - Complexity = 9
                    // Dst: (VRSRAsv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 16296*/        0, // EndSwitchType
/* 16297*/      /*SwitchOpcode*/ 67|128,1/*195*/, TARGET_VAL(ARMISD::VRSHRuIMM),// ->16496
/* 16301*/        OPC_RecordChild0, // #0 = $Vm
/* 16302*/        OPC_RecordChild1, // #1 = $SIMM
/* 16303*/        OPC_MoveChild1,
/* 16304*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 16307*/        OPC_MoveParent,
/* 16308*/        OPC_MoveParent,
/* 16309*/        OPC_RecordChild1, // #2 = $src1
/* 16310*/        OPC_SwitchType /*8 cases */, 21, MVT::v8i8,// ->16334
/* 16313*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16315*/          OPC_EmitConvertToTarget, 1,
/* 16317*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16320*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16323*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAuv8i8), 0,
                        MVT::v8i8, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v8i8] } (NEONvrshruImm:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM), DPR:{ *:[v8i8] }:$src1) - Complexity = 9
                    // Dst: (VRSRAuv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 16334*/        /*SwitchType*/ 21, MVT::v4i16,// ->16357
/* 16336*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16338*/          OPC_EmitConvertToTarget, 1,
/* 16340*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16343*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16346*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAuv4i16), 0,
                        MVT::v4i16, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v4i16] } (NEONvrshruImm:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM), DPR:{ *:[v4i16] }:$src1) - Complexity = 9
                    // Dst: (VRSRAuv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 16357*/        /*SwitchType*/ 21, MVT::v2i32,// ->16380
/* 16359*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16361*/          OPC_EmitConvertToTarget, 1,
/* 16363*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16366*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16369*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAuv2i32), 0,
                        MVT::v2i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v2i32] } (NEONvrshruImm:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM), DPR:{ *:[v2i32] }:$src1) - Complexity = 9
                    // Dst: (VRSRAuv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 16380*/        /*SwitchType*/ 21, MVT::v1i64,// ->16403
/* 16382*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16384*/          OPC_EmitConvertToTarget, 1,
/* 16386*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16389*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16392*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAuv1i64), 0,
                        MVT::v1i64, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v1i64] } (NEONvrshruImm:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM), DPR:{ *:[v1i64] }:$src1) - Complexity = 9
                    // Dst: (VRSRAuv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$src1, DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 16403*/        /*SwitchType*/ 21, MVT::v16i8,// ->16426
/* 16405*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16407*/          OPC_EmitConvertToTarget, 1,
/* 16409*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16412*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16415*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAuv16i8), 0,
                        MVT::v16i8, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v16i8] } (NEONvrshruImm:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM), QPR:{ *:[v16i8] }:$src1) - Complexity = 9
                    // Dst: (VRSRAuv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 16426*/        /*SwitchType*/ 21, MVT::v8i16,// ->16449
/* 16428*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16430*/          OPC_EmitConvertToTarget, 1,
/* 16432*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16435*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16438*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAuv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v8i16] } (NEONvrshruImm:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM), QPR:{ *:[v8i16] }:$src1) - Complexity = 9
                    // Dst: (VRSRAuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 16449*/        /*SwitchType*/ 21, MVT::v4i32,// ->16472
/* 16451*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16453*/          OPC_EmitConvertToTarget, 1,
/* 16455*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16458*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16461*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAuv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v4i32] } (NEONvrshruImm:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM), QPR:{ *:[v4i32] }:$src1) - Complexity = 9
                    // Dst: (VRSRAuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 16472*/        /*SwitchType*/ 21, MVT::v2i64,// ->16495
/* 16474*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16476*/          OPC_EmitConvertToTarget, 1,
/* 16478*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16481*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16484*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSRAuv2i64), 0,
                        MVT::v2i64, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (add:{ *:[v2i64] } (NEONvrshruImm:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM), QPR:{ *:[v2i64] }:$src1) - Complexity = 9
                    // Dst: (VRSRAuv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 16495*/        0, // EndSwitchType
/* 16496*/      0, // EndSwitchOpcode
/* 16497*/    /*Scope*/ 36, /*->16534*/
/* 16498*/      OPC_RecordChild0, // #0 = $src1
/* 16499*/      OPC_MoveChild1,
/* 16500*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/* 16503*/      OPC_MoveChild0,
/* 16504*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/* 16507*/      OPC_RecordChild0, // #1 = $x
/* 16508*/      OPC_CheckChild0Type, MVT::i32,
/* 16510*/      OPC_MoveParent,
/* 16511*/      OPC_RecordChild1, // #2 = $src2
/* 16512*/      OPC_MoveParent,
/* 16513*/      OPC_CheckType, MVT::v4i32,
/* 16515*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 16517*/      OPC_EmitInteger, MVT::i32, 0, 
/* 16520*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16523*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMLA_qr_u32), 0,
                    MVT::v4i32, 5/*#Ops*/, 0, 2, 1, 3, 4, 
                // Src: (add:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$src1, (mul:{ *:[v4i32] } (ARMvdup:{ *:[v4i32] } rGPR:{ *:[i32] }:$x), MQPR:{ *:[v4i32] }:$src2)) - Complexity = 9
                // Dst: (MVE_VMLA_qr_u32:{ *:[v4i32] } ?:{ *:[v4i32] }:$src1, ?:{ *:[v4i32] }:$src2, ?:{ *:[i32] }:$x)
/* 16534*/    /*Scope*/ 72, /*->16607*/
/* 16535*/      OPC_MoveChild0,
/* 16536*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/* 16539*/      OPC_Scope, 32, /*->16573*/ // 2 children in Scope
/* 16541*/        OPC_RecordChild0, // #0 = $src2
/* 16542*/        OPC_MoveChild1,
/* 16543*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/* 16546*/        OPC_RecordChild0, // #1 = $x
/* 16547*/        OPC_CheckChild0Type, MVT::i32,
/* 16549*/        OPC_MoveParent,
/* 16550*/        OPC_MoveParent,
/* 16551*/        OPC_RecordChild1, // #2 = $src1
/* 16552*/        OPC_CheckType, MVT::v4i32,
/* 16554*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 16556*/        OPC_EmitInteger, MVT::i32, 0, 
/* 16559*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16562*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMLA_qr_u32), 0,
                      MVT::v4i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                  // Src: (add:{ *:[v4i32] } (mul:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$src2, (ARMvdup:{ *:[v4i32] } rGPR:{ *:[i32] }:$x)), MQPR:{ *:[v4i32] }:$src1) - Complexity = 9
                  // Dst: (MVE_VMLA_qr_u32:{ *:[v4i32] } ?:{ *:[v4i32] }:$src1, ?:{ *:[v4i32] }:$src2, ?:{ *:[i32] }:$x)
/* 16573*/      /*Scope*/ 32, /*->16606*/
/* 16574*/        OPC_MoveChild0,
/* 16575*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/* 16578*/        OPC_RecordChild0, // #0 = $x
/* 16579*/        OPC_CheckChild0Type, MVT::i32,
/* 16581*/        OPC_MoveParent,
/* 16582*/        OPC_RecordChild1, // #1 = $src2
/* 16583*/        OPC_MoveParent,
/* 16584*/        OPC_RecordChild1, // #2 = $src1
/* 16585*/        OPC_CheckType, MVT::v4i32,
/* 16587*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 16589*/        OPC_EmitInteger, MVT::i32, 0, 
/* 16592*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16595*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMLA_qr_u32), 0,
                      MVT::v4i32, 5/*#Ops*/, 2, 1, 0, 3, 4, 
                  // Src: (add:{ *:[v4i32] } (mul:{ *:[v4i32] } (ARMvdup:{ *:[v4i32] } rGPR:{ *:[i32] }:$x), MQPR:{ *:[v4i32] }:$src2), MQPR:{ *:[v4i32] }:$src1) - Complexity = 9
                  // Dst: (MVE_VMLA_qr_u32:{ *:[v4i32] } ?:{ *:[v4i32] }:$src1, ?:{ *:[v4i32] }:$src2, ?:{ *:[i32] }:$x)
/* 16606*/      0, /*End of Scope*/
/* 16607*/    /*Scope*/ 36, /*->16644*/
/* 16608*/      OPC_RecordChild0, // #0 = $src1
/* 16609*/      OPC_MoveChild1,
/* 16610*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/* 16613*/      OPC_MoveChild0,
/* 16614*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/* 16617*/      OPC_RecordChild0, // #1 = $x
/* 16618*/      OPC_CheckChild0Type, MVT::i32,
/* 16620*/      OPC_MoveParent,
/* 16621*/      OPC_RecordChild1, // #2 = $src2
/* 16622*/      OPC_MoveParent,
/* 16623*/      OPC_CheckType, MVT::v8i16,
/* 16625*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 16627*/      OPC_EmitInteger, MVT::i32, 0, 
/* 16630*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16633*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMLA_qr_u16), 0,
                    MVT::v8i16, 5/*#Ops*/, 0, 2, 1, 3, 4, 
                // Src: (add:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$src1, (mul:{ *:[v8i16] } (ARMvdup:{ *:[v8i16] } rGPR:{ *:[i32] }:$x), MQPR:{ *:[v8i16] }:$src2)) - Complexity = 9
                // Dst: (MVE_VMLA_qr_u16:{ *:[v8i16] } ?:{ *:[v8i16] }:$src1, ?:{ *:[v8i16] }:$src2, ?:{ *:[i32] }:$x)
/* 16644*/    /*Scope*/ 72, /*->16717*/
/* 16645*/      OPC_MoveChild0,
/* 16646*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/* 16649*/      OPC_Scope, 32, /*->16683*/ // 2 children in Scope
/* 16651*/        OPC_RecordChild0, // #0 = $src2
/* 16652*/        OPC_MoveChild1,
/* 16653*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/* 16656*/        OPC_RecordChild0, // #1 = $x
/* 16657*/        OPC_CheckChild0Type, MVT::i32,
/* 16659*/        OPC_MoveParent,
/* 16660*/        OPC_MoveParent,
/* 16661*/        OPC_RecordChild1, // #2 = $src1
/* 16662*/        OPC_CheckType, MVT::v8i16,
/* 16664*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 16666*/        OPC_EmitInteger, MVT::i32, 0, 
/* 16669*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16672*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMLA_qr_u16), 0,
                      MVT::v8i16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                  // Src: (add:{ *:[v8i16] } (mul:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$src2, (ARMvdup:{ *:[v8i16] } rGPR:{ *:[i32] }:$x)), MQPR:{ *:[v8i16] }:$src1) - Complexity = 9
                  // Dst: (MVE_VMLA_qr_u16:{ *:[v8i16] } ?:{ *:[v8i16] }:$src1, ?:{ *:[v8i16] }:$src2, ?:{ *:[i32] }:$x)
/* 16683*/      /*Scope*/ 32, /*->16716*/
/* 16684*/        OPC_MoveChild0,
/* 16685*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/* 16688*/        OPC_RecordChild0, // #0 = $x
/* 16689*/        OPC_CheckChild0Type, MVT::i32,
/* 16691*/        OPC_MoveParent,
/* 16692*/        OPC_RecordChild1, // #1 = $src2
/* 16693*/        OPC_MoveParent,
/* 16694*/        OPC_RecordChild1, // #2 = $src1
/* 16695*/        OPC_CheckType, MVT::v8i16,
/* 16697*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 16699*/        OPC_EmitInteger, MVT::i32, 0, 
/* 16702*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16705*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMLA_qr_u16), 0,
                      MVT::v8i16, 5/*#Ops*/, 2, 1, 0, 3, 4, 
                  // Src: (add:{ *:[v8i16] } (mul:{ *:[v8i16] } (ARMvdup:{ *:[v8i16] } rGPR:{ *:[i32] }:$x), MQPR:{ *:[v8i16] }:$src2), MQPR:{ *:[v8i16] }:$src1) - Complexity = 9
                  // Dst: (MVE_VMLA_qr_u16:{ *:[v8i16] } ?:{ *:[v8i16] }:$src1, ?:{ *:[v8i16] }:$src2, ?:{ *:[i32] }:$x)
/* 16716*/      0, /*End of Scope*/
/* 16717*/    /*Scope*/ 36, /*->16754*/
/* 16718*/      OPC_RecordChild0, // #0 = $src1
/* 16719*/      OPC_MoveChild1,
/* 16720*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/* 16723*/      OPC_MoveChild0,
/* 16724*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/* 16727*/      OPC_RecordChild0, // #1 = $x
/* 16728*/      OPC_CheckChild0Type, MVT::i32,
/* 16730*/      OPC_MoveParent,
/* 16731*/      OPC_RecordChild1, // #2 = $src2
/* 16732*/      OPC_MoveParent,
/* 16733*/      OPC_CheckType, MVT::v16i8,
/* 16735*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 16737*/      OPC_EmitInteger, MVT::i32, 0, 
/* 16740*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16743*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMLA_qr_u8), 0,
                    MVT::v16i8, 5/*#Ops*/, 0, 2, 1, 3, 4, 
                // Src: (add:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$src1, (mul:{ *:[v16i8] } (ARMvdup:{ *:[v16i8] } rGPR:{ *:[i32] }:$x), MQPR:{ *:[v16i8] }:$src2)) - Complexity = 9
                // Dst: (MVE_VMLA_qr_u8:{ *:[v16i8] } ?:{ *:[v16i8] }:$src1, ?:{ *:[v16i8] }:$src2, ?:{ *:[i32] }:$x)
/* 16754*/    /*Scope*/ 72, /*->16827*/
/* 16755*/      OPC_MoveChild0,
/* 16756*/      OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/* 16759*/      OPC_Scope, 32, /*->16793*/ // 2 children in Scope
/* 16761*/        OPC_RecordChild0, // #0 = $src2
/* 16762*/        OPC_MoveChild1,
/* 16763*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/* 16766*/        OPC_RecordChild0, // #1 = $x
/* 16767*/        OPC_CheckChild0Type, MVT::i32,
/* 16769*/        OPC_MoveParent,
/* 16770*/        OPC_MoveParent,
/* 16771*/        OPC_RecordChild1, // #2 = $src1
/* 16772*/        OPC_CheckType, MVT::v16i8,
/* 16774*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 16776*/        OPC_EmitInteger, MVT::i32, 0, 
/* 16779*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16782*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMLA_qr_u8), 0,
                      MVT::v16i8, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                  // Src: (add:{ *:[v16i8] } (mul:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$src2, (ARMvdup:{ *:[v16i8] } rGPR:{ *:[i32] }:$x)), MQPR:{ *:[v16i8] }:$src1) - Complexity = 9
                  // Dst: (MVE_VMLA_qr_u8:{ *:[v16i8] } ?:{ *:[v16i8] }:$src1, ?:{ *:[v16i8] }:$src2, ?:{ *:[i32] }:$x)
/* 16793*/      /*Scope*/ 32, /*->16826*/
/* 16794*/        OPC_MoveChild0,
/* 16795*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/* 16798*/        OPC_RecordChild0, // #0 = $x
/* 16799*/        OPC_CheckChild0Type, MVT::i32,
/* 16801*/        OPC_MoveParent,
/* 16802*/        OPC_RecordChild1, // #1 = $src2
/* 16803*/        OPC_MoveParent,
/* 16804*/        OPC_RecordChild1, // #2 = $src1
/* 16805*/        OPC_CheckType, MVT::v16i8,
/* 16807*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 16809*/        OPC_EmitInteger, MVT::i32, 0, 
/* 16812*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16815*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMLA_qr_u8), 0,
                      MVT::v16i8, 5/*#Ops*/, 2, 1, 0, 3, 4, 
                  // Src: (add:{ *:[v16i8] } (mul:{ *:[v16i8] } (ARMvdup:{ *:[v16i8] } rGPR:{ *:[i32] }:$x), MQPR:{ *:[v16i8] }:$src2), MQPR:{ *:[v16i8] }:$src1) - Complexity = 9
                  // Dst: (MVE_VMLA_qr_u8:{ *:[v16i8] } ?:{ *:[v16i8] }:$src1, ?:{ *:[v16i8] }:$src2, ?:{ *:[i32] }:$x)
/* 16826*/      0, /*End of Scope*/
/* 16827*/    /*Scope*/ 37|128,4/*549*/, /*->17378*/
/* 16829*/      OPC_RecordChild0, // #0 = $Vn
/* 16830*/      OPC_MoveChild1,
/* 16831*/      OPC_SwitchOpcode /*6 cases */, 73, TARGET_VAL(ISD::SIGN_EXTEND),// ->16908
/* 16835*/        OPC_RecordChild0, // #1 = $Vm
/* 16836*/        OPC_Scope, 23, /*->16861*/ // 3 children in Scope
/* 16838*/          OPC_CheckChild0Type, MVT::v8i8,
/* 16840*/          OPC_MoveParent,
/* 16841*/          OPC_CheckType, MVT::v8i16,
/* 16843*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16845*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16848*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16851*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDWsv8i16), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (add:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, (sext:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vm)) - Complexity = 6
                    // Dst: (VADDWsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 16861*/        /*Scope*/ 23, /*->16885*/
/* 16862*/          OPC_CheckChild0Type, MVT::v4i16,
/* 16864*/          OPC_MoveParent,
/* 16865*/          OPC_CheckType, MVT::v4i32,
/* 16867*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16869*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16872*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16875*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDWsv4i32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (add:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, (sext:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vm)) - Complexity = 6
                    // Dst: (VADDWsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 16885*/        /*Scope*/ 21, /*->16907*/
/* 16886*/          OPC_MoveParent,
/* 16887*/          OPC_CheckType, MVT::v2i64,
/* 16889*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16891*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16894*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16897*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDWsv2i64), 0,
                        MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (add:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, (sext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vm)) - Complexity = 6
                    // Dst: (VADDWsv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 16907*/        0, /*End of Scope*/
/* 16908*/      /*SwitchOpcode*/ 73, TARGET_VAL(ISD::ZERO_EXTEND),// ->16984
/* 16911*/        OPC_RecordChild0, // #1 = $Vm
/* 16912*/        OPC_Scope, 23, /*->16937*/ // 3 children in Scope
/* 16914*/          OPC_CheckChild0Type, MVT::v8i8,
/* 16916*/          OPC_MoveParent,
/* 16917*/          OPC_CheckType, MVT::v8i16,
/* 16919*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16921*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16924*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16927*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDWuv8i16), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (add:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, (zext:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vm)) - Complexity = 6
                    // Dst: (VADDWuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 16937*/        /*Scope*/ 23, /*->16961*/
/* 16938*/          OPC_CheckChild0Type, MVT::v4i16,
/* 16940*/          OPC_MoveParent,
/* 16941*/          OPC_CheckType, MVT::v4i32,
/* 16943*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16945*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16948*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16951*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDWuv4i32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (add:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, (zext:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vm)) - Complexity = 6
                    // Dst: (VADDWuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 16961*/        /*Scope*/ 21, /*->16983*/
/* 16962*/          OPC_MoveParent,
/* 16963*/          OPC_CheckType, MVT::v2i64,
/* 16965*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16967*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16970*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 16973*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDWuv2i64), 0,
                        MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (add:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vm)) - Complexity = 6
                    // Dst: (VADDWuv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 16983*/        0, /*End of Scope*/
/* 16984*/      /*SwitchOpcode*/ 3|128,1/*131*/, TARGET_VAL(ISD::MUL),// ->17119
/* 16988*/        OPC_RecordChild0, // #1 = $Vn
/* 16989*/        OPC_RecordChild1, // #2 = $Vm
/* 16990*/        OPC_MoveParent,
/* 16991*/        OPC_SwitchType /*6 cases */, 19, MVT::v8i8,// ->17013
/* 16994*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 16996*/          OPC_EmitInteger, MVT::i32, 14, 
/* 16999*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17002*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAv8i8), 0,
                        MVT::v8i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, (mul:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)) - Complexity = 6
                    // Dst: (VMLAv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 17013*/        /*SwitchType*/ 19, MVT::v4i16,// ->17034
/* 17015*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17017*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17020*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17023*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAv4i16), 0,
                        MVT::v4i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, (mul:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)) - Complexity = 6
                    // Dst: (VMLAv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 17034*/        /*SwitchType*/ 19, MVT::v2i32,// ->17055
/* 17036*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17038*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17041*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17044*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAv2i32), 0,
                        MVT::v2i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, (mul:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)) - Complexity = 6
                    // Dst: (VMLAv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 17055*/        /*SwitchType*/ 19, MVT::v16i8,// ->17076
/* 17057*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17059*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17062*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17065*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAv16i8), 0,
                        MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, (mul:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)) - Complexity = 6
                    // Dst: (VMLAv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 17076*/        /*SwitchType*/ 19, MVT::v8i16,// ->17097
/* 17078*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17080*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17083*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17086*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (mul:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)) - Complexity = 6
                    // Dst: (VMLAv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 17097*/        /*SwitchType*/ 19, MVT::v4i32,// ->17118
/* 17099*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17101*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17104*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17107*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (mul:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)) - Complexity = 6
                    // Dst: (VMLAv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 17118*/        0, // EndSwitchType
/* 17119*/      /*SwitchOpcode*/ 81, TARGET_VAL(ARMISD::VMULLs),// ->17203
/* 17122*/        OPC_RecordChild0, // #1 = $Vn
/* 17123*/        OPC_Scope, 25, /*->17150*/ // 3 children in Scope
/* 17125*/          OPC_CheckChild0Type, MVT::v8i8,
/* 17127*/          OPC_RecordChild1, // #2 = $Vm
/* 17128*/          OPC_MoveParent,
/* 17129*/          OPC_CheckType, MVT::v8i16,
/* 17131*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17133*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17136*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17139*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLALsv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (NEONvmulls:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)) - Complexity = 6
                    // Dst: (VMLALsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 17150*/        /*Scope*/ 25, /*->17176*/
/* 17151*/          OPC_CheckChild0Type, MVT::v4i16,
/* 17153*/          OPC_RecordChild1, // #2 = $Vm
/* 17154*/          OPC_MoveParent,
/* 17155*/          OPC_CheckType, MVT::v4i32,
/* 17157*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17159*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17162*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17165*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLALsv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (NEONvmulls:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)) - Complexity = 6
                    // Dst: (VMLALsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 17176*/        /*Scope*/ 25, /*->17202*/
/* 17177*/          OPC_CheckChild0Type, MVT::v2i32,
/* 17179*/          OPC_RecordChild1, // #2 = $Vm
/* 17180*/          OPC_MoveParent,
/* 17181*/          OPC_CheckType, MVT::v2i64,
/* 17183*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17185*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17188*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17191*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLALsv2i64), 0,
                        MVT::v2i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, (NEONvmulls:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)) - Complexity = 6
                    // Dst: (VMLALsv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 17202*/        0, /*End of Scope*/
/* 17203*/      /*SwitchOpcode*/ 81, TARGET_VAL(ARMISD::VMULLu),// ->17287
/* 17206*/        OPC_RecordChild0, // #1 = $Vn
/* 17207*/        OPC_Scope, 25, /*->17234*/ // 3 children in Scope
/* 17209*/          OPC_CheckChild0Type, MVT::v8i8,
/* 17211*/          OPC_RecordChild1, // #2 = $Vm
/* 17212*/          OPC_MoveParent,
/* 17213*/          OPC_CheckType, MVT::v8i16,
/* 17215*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17217*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17220*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17223*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLALuv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (NEONvmullu:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)) - Complexity = 6
                    // Dst: (VMLALuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 17234*/        /*Scope*/ 25, /*->17260*/
/* 17235*/          OPC_CheckChild0Type, MVT::v4i16,
/* 17237*/          OPC_RecordChild1, // #2 = $Vm
/* 17238*/          OPC_MoveParent,
/* 17239*/          OPC_CheckType, MVT::v4i32,
/* 17241*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17243*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17246*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17249*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLALuv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (NEONvmullu:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)) - Complexity = 6
                    // Dst: (VMLALuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 17260*/        /*Scope*/ 25, /*->17286*/
/* 17261*/          OPC_CheckChild0Type, MVT::v2i32,
/* 17263*/          OPC_RecordChild1, // #2 = $Vm
/* 17264*/          OPC_MoveParent,
/* 17265*/          OPC_CheckType, MVT::v2i64,
/* 17267*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17269*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17272*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17275*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLALuv2i64), 0,
                        MVT::v2i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, (NEONvmullu:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)) - Complexity = 6
                    // Dst: (VMLALuv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 17286*/        0, /*End of Scope*/
/* 17287*/      /*SwitchOpcode*/ 87, TARGET_VAL(ARMISD::VDUP),// ->17377
/* 17290*/        OPC_RecordChild0, // #1 = $val2
/* 17291*/        OPC_CheckChild0Type, MVT::i32,
/* 17293*/        OPC_MoveParent,
/* 17294*/        OPC_SwitchType /*3 cases */, 25, MVT::v16i8,// ->17322
/* 17297*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 17299*/          OPC_EmitInteger, MVT::i32, 0, 
/* 17302*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17305*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 17311*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADD_qr_i8), 0,
                        MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$val2)) - Complexity = 6
                    // Dst: (MVE_VADD_qr_i8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, GPR:{ *:[i32] }:$val2)
/* 17322*/        /*SwitchType*/ 25, MVT::v8i16,// ->17349
/* 17324*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 17326*/          OPC_EmitInteger, MVT::i32, 0, 
/* 17329*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17332*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 17338*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADD_qr_i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$val2)) - Complexity = 6
                    // Dst: (MVE_VADD_qr_i16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, GPR:{ *:[i32] }:$val2)
/* 17349*/        /*SwitchType*/ 25, MVT::v4i32,// ->17376
/* 17351*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 17353*/          OPC_EmitInteger, MVT::i32, 0, 
/* 17356*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17359*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 17365*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADD_qr_i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$val2)) - Complexity = 6
                    // Dst: (MVE_VADD_qr_i32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, GPR:{ *:[i32] }:$val2)
/* 17376*/        0, // EndSwitchType
/* 17377*/      0, // EndSwitchOpcode
/* 17378*/    /*Scope*/ 50|128,4/*562*/, /*->17942*/
/* 17380*/      OPC_MoveChild0,
/* 17381*/      OPC_SwitchOpcode /*6 cases */, 76, TARGET_VAL(ISD::SIGN_EXTEND),// ->17461
/* 17385*/        OPC_RecordChild0, // #0 = $Vm
/* 17386*/        OPC_Scope, 24, /*->17412*/ // 3 children in Scope
/* 17388*/          OPC_CheckChild0Type, MVT::v8i8,
/* 17390*/          OPC_MoveParent,
/* 17391*/          OPC_RecordChild1, // #1 = $Vn
/* 17392*/          OPC_CheckType, MVT::v8i16,
/* 17394*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17396*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17399*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17402*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDWsv8i16), 0,
                        MVT::v8i16, 4/*#Ops*/, 1, 0, 2, 3, 
                    // Src: (add:{ *:[v8i16] } (sext:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vm), QPR:{ *:[v8i16] }:$Vn) - Complexity = 6
                    // Dst: (VADDWsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 17412*/        /*Scope*/ 24, /*->17437*/
/* 17413*/          OPC_CheckChild0Type, MVT::v4i16,
/* 17415*/          OPC_MoveParent,
/* 17416*/          OPC_RecordChild1, // #1 = $Vn
/* 17417*/          OPC_CheckType, MVT::v4i32,
/* 17419*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17421*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17424*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17427*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDWsv4i32), 0,
                        MVT::v4i32, 4/*#Ops*/, 1, 0, 2, 3, 
                    // Src: (add:{ *:[v4i32] } (sext:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vm), QPR:{ *:[v4i32] }:$Vn) - Complexity = 6
                    // Dst: (VADDWsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 17437*/        /*Scope*/ 22, /*->17460*/
/* 17438*/          OPC_MoveParent,
/* 17439*/          OPC_RecordChild1, // #1 = $Vn
/* 17440*/          OPC_CheckType, MVT::v2i64,
/* 17442*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17444*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17447*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17450*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDWsv2i64), 0,
                        MVT::v2i64, 4/*#Ops*/, 1, 0, 2, 3, 
                    // Src: (add:{ *:[v2i64] } (sext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vm), QPR:{ *:[v2i64] }:$Vn) - Complexity = 6
                    // Dst: (VADDWsv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 17460*/        0, /*End of Scope*/
/* 17461*/      /*SwitchOpcode*/ 76, TARGET_VAL(ISD::ZERO_EXTEND),// ->17540
/* 17464*/        OPC_RecordChild0, // #0 = $Vm
/* 17465*/        OPC_Scope, 24, /*->17491*/ // 3 children in Scope
/* 17467*/          OPC_CheckChild0Type, MVT::v8i8,
/* 17469*/          OPC_MoveParent,
/* 17470*/          OPC_RecordChild1, // #1 = $Vn
/* 17471*/          OPC_CheckType, MVT::v8i16,
/* 17473*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17475*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17478*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17481*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDWuv8i16), 0,
                        MVT::v8i16, 4/*#Ops*/, 1, 0, 2, 3, 
                    // Src: (add:{ *:[v8i16] } (zext:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vm), QPR:{ *:[v8i16] }:$Vn) - Complexity = 6
                    // Dst: (VADDWuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 17491*/        /*Scope*/ 24, /*->17516*/
/* 17492*/          OPC_CheckChild0Type, MVT::v4i16,
/* 17494*/          OPC_MoveParent,
/* 17495*/          OPC_RecordChild1, // #1 = $Vn
/* 17496*/          OPC_CheckType, MVT::v4i32,
/* 17498*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17500*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17503*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17506*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDWuv4i32), 0,
                        MVT::v4i32, 4/*#Ops*/, 1, 0, 2, 3, 
                    // Src: (add:{ *:[v4i32] } (zext:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vm), QPR:{ *:[v4i32] }:$Vn) - Complexity = 6
                    // Dst: (VADDWuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 17516*/        /*Scope*/ 22, /*->17539*/
/* 17517*/          OPC_MoveParent,
/* 17518*/          OPC_RecordChild1, // #1 = $Vn
/* 17519*/          OPC_CheckType, MVT::v2i64,
/* 17521*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17523*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17526*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17529*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDWuv2i64), 0,
                        MVT::v2i64, 4/*#Ops*/, 1, 0, 2, 3, 
                    // Src: (add:{ *:[v2i64] } (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vm), QPR:{ *:[v2i64] }:$Vn) - Complexity = 6
                    // Dst: (VADDWuv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 17539*/        0, /*End of Scope*/
/* 17540*/      /*SwitchOpcode*/ 4|128,1/*132*/, TARGET_VAL(ISD::MUL),// ->17676
/* 17544*/        OPC_RecordChild0, // #0 = $Vn
/* 17545*/        OPC_RecordChild1, // #1 = $Vm
/* 17546*/        OPC_MoveParent,
/* 17547*/        OPC_RecordChild1, // #2 = $src1
/* 17548*/        OPC_SwitchType /*6 cases */, 19, MVT::v8i8,// ->17570
/* 17551*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17553*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17556*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17559*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAv8i8), 0,
                        MVT::v8i8, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (add:{ *:[v8i8] } (mul:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm), DPR:{ *:[v8i8] }:$src1) - Complexity = 6
                    // Dst: (VMLAv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 17570*/        /*SwitchType*/ 19, MVT::v4i16,// ->17591
/* 17572*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17574*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17577*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17580*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAv4i16), 0,
                        MVT::v4i16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (add:{ *:[v4i16] } (mul:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm), DPR:{ *:[v4i16] }:$src1) - Complexity = 6
                    // Dst: (VMLAv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 17591*/        /*SwitchType*/ 19, MVT::v2i32,// ->17612
/* 17593*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17595*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17598*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17601*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAv2i32), 0,
                        MVT::v2i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (add:{ *:[v2i32] } (mul:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm), DPR:{ *:[v2i32] }:$src1) - Complexity = 6
                    // Dst: (VMLAv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 17612*/        /*SwitchType*/ 19, MVT::v16i8,// ->17633
/* 17614*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17616*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17619*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17622*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAv16i8), 0,
                        MVT::v16i8, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (add:{ *:[v16i8] } (mul:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm), QPR:{ *:[v16i8] }:$src1) - Complexity = 6
                    // Dst: (VMLAv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 17633*/        /*SwitchType*/ 19, MVT::v8i16,// ->17654
/* 17635*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17637*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17640*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17643*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (add:{ *:[v8i16] } (mul:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm), QPR:{ *:[v8i16] }:$src1) - Complexity = 6
                    // Dst: (VMLAv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 17654*/        /*SwitchType*/ 19, MVT::v4i32,// ->17675
/* 17656*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17658*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17661*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17664*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (add:{ *:[v4i32] } (mul:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm), QPR:{ *:[v4i32] }:$src1) - Complexity = 6
                    // Dst: (VMLAv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 17675*/        0, // EndSwitchType
/* 17676*/      /*SwitchOpcode*/ 84, TARGET_VAL(ARMISD::VMULLs),// ->17763
/* 17679*/        OPC_RecordChild0, // #0 = $Vn
/* 17680*/        OPC_Scope, 26, /*->17708*/ // 3 children in Scope
/* 17682*/          OPC_CheckChild0Type, MVT::v8i8,
/* 17684*/          OPC_RecordChild1, // #1 = $Vm
/* 17685*/          OPC_MoveParent,
/* 17686*/          OPC_RecordChild1, // #2 = $src1
/* 17687*/          OPC_CheckType, MVT::v8i16,
/* 17689*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17691*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17694*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17697*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLALsv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (add:{ *:[v8i16] } (NEONvmulls:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm), QPR:{ *:[v8i16] }:$src1) - Complexity = 6
                    // Dst: (VMLALsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 17708*/        /*Scope*/ 26, /*->17735*/
/* 17709*/          OPC_CheckChild0Type, MVT::v4i16,
/* 17711*/          OPC_RecordChild1, // #1 = $Vm
/* 17712*/          OPC_MoveParent,
/* 17713*/          OPC_RecordChild1, // #2 = $src1
/* 17714*/          OPC_CheckType, MVT::v4i32,
/* 17716*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17718*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17721*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17724*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLALsv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (add:{ *:[v4i32] } (NEONvmulls:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm), QPR:{ *:[v4i32] }:$src1) - Complexity = 6
                    // Dst: (VMLALsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 17735*/        /*Scope*/ 26, /*->17762*/
/* 17736*/          OPC_CheckChild0Type, MVT::v2i32,
/* 17738*/          OPC_RecordChild1, // #1 = $Vm
/* 17739*/          OPC_MoveParent,
/* 17740*/          OPC_RecordChild1, // #2 = $src1
/* 17741*/          OPC_CheckType, MVT::v2i64,
/* 17743*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17745*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17748*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17751*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLALsv2i64), 0,
                        MVT::v2i64, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (add:{ *:[v2i64] } (NEONvmulls:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm), QPR:{ *:[v2i64] }:$src1) - Complexity = 6
                    // Dst: (VMLALsv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 17762*/        0, /*End of Scope*/
/* 17763*/      /*SwitchOpcode*/ 84, TARGET_VAL(ARMISD::VMULLu),// ->17850
/* 17766*/        OPC_RecordChild0, // #0 = $Vn
/* 17767*/        OPC_Scope, 26, /*->17795*/ // 3 children in Scope
/* 17769*/          OPC_CheckChild0Type, MVT::v8i8,
/* 17771*/          OPC_RecordChild1, // #1 = $Vm
/* 17772*/          OPC_MoveParent,
/* 17773*/          OPC_RecordChild1, // #2 = $src1
/* 17774*/          OPC_CheckType, MVT::v8i16,
/* 17776*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17778*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17781*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17784*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLALuv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (add:{ *:[v8i16] } (NEONvmullu:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm), QPR:{ *:[v8i16] }:$src1) - Complexity = 6
                    // Dst: (VMLALuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 17795*/        /*Scope*/ 26, /*->17822*/
/* 17796*/          OPC_CheckChild0Type, MVT::v4i16,
/* 17798*/          OPC_RecordChild1, // #1 = $Vm
/* 17799*/          OPC_MoveParent,
/* 17800*/          OPC_RecordChild1, // #2 = $src1
/* 17801*/          OPC_CheckType, MVT::v4i32,
/* 17803*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17805*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17808*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17811*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLALuv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (add:{ *:[v4i32] } (NEONvmullu:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm), QPR:{ *:[v4i32] }:$src1) - Complexity = 6
                    // Dst: (VMLALuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 17822*/        /*Scope*/ 26, /*->17849*/
/* 17823*/          OPC_CheckChild0Type, MVT::v2i32,
/* 17825*/          OPC_RecordChild1, // #1 = $Vm
/* 17826*/          OPC_MoveParent,
/* 17827*/          OPC_RecordChild1, // #2 = $src1
/* 17828*/          OPC_CheckType, MVT::v2i64,
/* 17830*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17832*/          OPC_EmitInteger, MVT::i32, 14, 
/* 17835*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17838*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLALuv2i64), 0,
                        MVT::v2i64, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (add:{ *:[v2i64] } (NEONvmullu:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm), QPR:{ *:[v2i64] }:$src1) - Complexity = 6
                    // Dst: (VMLALuv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 17849*/        0, /*End of Scope*/
/* 17850*/      /*SwitchOpcode*/ 88, TARGET_VAL(ARMISD::VDUP),// ->17941
/* 17853*/        OPC_RecordChild0, // #0 = $val2
/* 17854*/        OPC_CheckChild0Type, MVT::i32,
/* 17856*/        OPC_MoveParent,
/* 17857*/        OPC_RecordChild1, // #1 = $val1
/* 17858*/        OPC_SwitchType /*3 cases */, 25, MVT::v16i8,// ->17886
/* 17861*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 17863*/          OPC_EmitInteger, MVT::i32, 0, 
/* 17866*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17869*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 17875*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADD_qr_i8), 0,
                        MVT::v16i8, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                    // Src: (add:{ *:[v16i8] } (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$val2), MQPR:{ *:[v16i8] }:$val1) - Complexity = 6
                    // Dst: (MVE_VADD_qr_i8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, GPR:{ *:[i32] }:$val2)
/* 17886*/        /*SwitchType*/ 25, MVT::v8i16,// ->17913
/* 17888*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 17890*/          OPC_EmitInteger, MVT::i32, 0, 
/* 17893*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17896*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 17902*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADD_qr_i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                    // Src: (add:{ *:[v8i16] } (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$val2), MQPR:{ *:[v8i16] }:$val1) - Complexity = 6
                    // Dst: (MVE_VADD_qr_i16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, GPR:{ *:[i32] }:$val2)
/* 17913*/        /*SwitchType*/ 25, MVT::v4i32,// ->17940
/* 17915*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 17917*/          OPC_EmitInteger, MVT::i32, 0, 
/* 17920*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17923*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 17929*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADD_qr_i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                    // Src: (add:{ *:[v4i32] } (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$val2), MQPR:{ *:[v4i32] }:$val1) - Complexity = 6
                    // Dst: (MVE_VADD_qr_i32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, GPR:{ *:[i32] }:$val2)
/* 17940*/        0, // EndSwitchType
/* 17941*/      0, // EndSwitchOpcode
/* 17942*/    /*Scope*/ 123|128,1/*251*/, /*->18195*/
/* 17944*/      OPC_RecordChild0, // #0 = $Vn
/* 17945*/      OPC_RecordChild1, // #1 = $Vm
/* 17946*/      OPC_SwitchType /*8 cases */, 18, MVT::v8i8,// ->17967
/* 17949*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17951*/        OPC_EmitInteger, MVT::i32, 14, 
/* 17954*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17957*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (add:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 3
                  // Dst: (VADDv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 17967*/      /*SwitchType*/ 18, MVT::v4i16,// ->17987
/* 17969*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17971*/        OPC_EmitInteger, MVT::i32, 14, 
/* 17974*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17977*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (add:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 3
                  // Dst: (VADDv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 17987*/      /*SwitchType*/ 18, MVT::v2i32,// ->18007
/* 17989*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 17991*/        OPC_EmitInteger, MVT::i32, 14, 
/* 17994*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 17997*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (add:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 3
                  // Dst: (VADDv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 18007*/      /*SwitchType*/ 47, MVT::v16i8,// ->18056
/* 18009*/        OPC_Scope, 18, /*->18029*/ // 2 children in Scope
/* 18011*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 18013*/          OPC_EmitInteger, MVT::i32, 14, 
/* 18016*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18019*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDv16i8), 0,
                        MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (add:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm) - Complexity = 3
                    // Dst: (VADDv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 18029*/        /*Scope*/ 25, /*->18055*/
/* 18030*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 18032*/          OPC_EmitInteger, MVT::i32, 0, 
/* 18035*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18038*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 18044*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADDi8), 0,
                        MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qm, MQPR:{ *:[v16i8] }:$Qn) - Complexity = 3
                    // Dst: (MVE_VADDi8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qm, MQPR:{ *:[v16i8] }:$Qn)
/* 18055*/        0, /*End of Scope*/
/* 18056*/      /*SwitchType*/ 47, MVT::v8i16,// ->18105
/* 18058*/        OPC_Scope, 18, /*->18078*/ // 2 children in Scope
/* 18060*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 18062*/          OPC_EmitInteger, MVT::i32, 14, 
/* 18065*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18068*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDv8i16), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (add:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 3
                    // Dst: (VADDv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 18078*/        /*Scope*/ 25, /*->18104*/
/* 18079*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 18081*/          OPC_EmitInteger, MVT::i32, 0, 
/* 18084*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18087*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 18093*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADDi16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qm, MQPR:{ *:[v8i16] }:$Qn) - Complexity = 3
                    // Dst: (MVE_VADDi16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qm, MQPR:{ *:[v8i16] }:$Qn)
/* 18104*/        0, /*End of Scope*/
/* 18105*/      /*SwitchType*/ 47, MVT::v4i32,// ->18154
/* 18107*/        OPC_Scope, 18, /*->18127*/ // 2 children in Scope
/* 18109*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 18111*/          OPC_EmitInteger, MVT::i32, 14, 
/* 18114*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18117*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDv4i32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (add:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 3
                    // Dst: (VADDv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 18127*/        /*Scope*/ 25, /*->18153*/
/* 18128*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 18130*/          OPC_EmitInteger, MVT::i32, 0, 
/* 18133*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18136*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 18142*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADDi32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (add:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$Qm, MQPR:{ *:[v4i32] }:$Qn) - Complexity = 3
                    // Dst: (MVE_VADDi32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$Qm, MQPR:{ *:[v4i32] }:$Qn)
/* 18153*/        0, /*End of Scope*/
/* 18154*/      /*SwitchType*/ 18, MVT::v1i64,// ->18174
/* 18156*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 18158*/        OPC_EmitInteger, MVT::i32, 14, 
/* 18161*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18164*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDv1i64), 0,
                      MVT::v1i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (add:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm) - Complexity = 3
                  // Dst: (VADDv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm)
/* 18174*/      /*SwitchType*/ 18, MVT::v2i64,// ->18194
/* 18176*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 18178*/        OPC_EmitInteger, MVT::i32, 14, 
/* 18181*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18184*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDv2i64), 0,
                      MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (add:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm) - Complexity = 3
                  // Dst: (VADDv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/* 18194*/      0, // EndSwitchType
/* 18195*/    0, /*End of Scope*/
/* 18196*/  /*SwitchOpcode*/ 41|128,81/*10409*/, TARGET_VAL(ISD::AND),// ->28609
/* 18200*/    OPC_Scope, 63, /*->18265*/ // 49 children in Scope
/* 18202*/      OPC_CheckAndImm, 127|128,1|128,124|128,7/*16711935*/, 
/* 18207*/      OPC_MoveChild0,
/* 18208*/      OPC_CheckOpcode, TARGET_VAL(ISD::SRL),
/* 18211*/      OPC_RecordChild0, // #0 = $Src
/* 18212*/      OPC_CheckChild1Integer, 8, 
/* 18214*/      OPC_CheckChild1Type, MVT::i32,
/* 18216*/      OPC_MoveParent,
/* 18217*/      OPC_CheckType, MVT::i32,
/* 18219*/      OPC_Scope, 21, /*->18242*/ // 2 children in Scope
/* 18221*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 18223*/        OPC_EmitInteger, MVT::i32, 1, 
/* 18226*/        OPC_EmitInteger, MVT::i32, 14, 
/* 18229*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18232*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UXTB16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (and:{ *:[i32] } (srl:{ *:[i32] } GPR:{ *:[i32] }:$Src, 8:{ *:[i32] }), 16711935:{ *:[i32] }) - Complexity = 32
                  // Dst: (UXTB16:{ *:[i32] } GPR:{ *:[i32] }:$Src, 1:{ *:[i32] })
/* 18242*/      /*Scope*/ 21, /*->18264*/
/* 18243*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 18245*/        OPC_EmitInteger, MVT::i32, 1, 
/* 18248*/        OPC_EmitInteger, MVT::i32, 14, 
/* 18251*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18254*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UXTB16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (and:{ *:[i32] } (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Src, 8:{ *:[i32] }), 16711935:{ *:[i32] }) - Complexity = 32
                  // Dst: (t2UXTB16:{ *:[i32] } rGPR:{ *:[i32] }:$Src, 1:{ *:[i32] })
/* 18264*/      0, /*End of Scope*/
/* 18265*/    /*Scope*/ 44, /*->18310*/
/* 18266*/      OPC_CheckAndImm, 127|128,1/*255*/, 
/* 18269*/      OPC_MoveChild0,
/* 18270*/      OPC_CheckOpcode, TARGET_VAL(ISD::ROTR),
/* 18273*/      OPC_RecordChild0, // #0 = $Rm
/* 18274*/      OPC_RecordChild1, // #1 = $rot
/* 18275*/      OPC_MoveChild1,
/* 18276*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 18279*/      OPC_CheckPredicate, 14, // Predicate_rot_imm
/* 18281*/      OPC_CheckType, MVT::i32,
/* 18283*/      OPC_MoveParent,
/* 18284*/      OPC_MoveParent,
/* 18285*/      OPC_CheckType, MVT::i32,
/* 18287*/      OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 18289*/      OPC_EmitConvertToTarget, 1,
/* 18291*/      OPC_EmitNodeXForm, 2, 2, // rot_imm_XFORM
/* 18294*/      OPC_EmitInteger, MVT::i32, 14, 
/* 18297*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18300*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::UXTB), 0,
                    MVT::i32, 4/*#Ops*/, 0, 3, 4, 5, 
                // Src: (and:{ *:[i32] } (rotr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), 255:{ *:[i32] }) - Complexity = 31
                // Dst: (UXTB:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$rot))
/* 18310*/    /*Scope*/ 45, /*->18356*/
/* 18311*/      OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/* 18315*/      OPC_MoveChild0,
/* 18316*/      OPC_CheckOpcode, TARGET_VAL(ISD::ROTR),
/* 18319*/      OPC_RecordChild0, // #0 = $Rm
/* 18320*/      OPC_RecordChild1, // #1 = $rot
/* 18321*/      OPC_MoveChild1,
/* 18322*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 18325*/      OPC_CheckPredicate, 14, // Predicate_rot_imm
/* 18327*/      OPC_CheckType, MVT::i32,
/* 18329*/      OPC_MoveParent,
/* 18330*/      OPC_MoveParent,
/* 18331*/      OPC_CheckType, MVT::i32,
/* 18333*/      OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 18335*/      OPC_EmitConvertToTarget, 1,
/* 18337*/      OPC_EmitNodeXForm, 2, 2, // rot_imm_XFORM
/* 18340*/      OPC_EmitInteger, MVT::i32, 14, 
/* 18343*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18346*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::UXTH), 0,
                    MVT::i32, 4/*#Ops*/, 0, 3, 4, 5, 
                // Src: (and:{ *:[i32] } (rotr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), 65535:{ *:[i32] }) - Complexity = 31
                // Dst: (UXTH:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$rot))
/* 18356*/    /*Scope*/ 46, /*->18403*/
/* 18357*/      OPC_CheckAndImm, 127|128,1|128,124|128,7/*16711935*/, 
/* 18362*/      OPC_MoveChild0,
/* 18363*/      OPC_CheckOpcode, TARGET_VAL(ISD::ROTR),
/* 18366*/      OPC_RecordChild0, // #0 = $Rm
/* 18367*/      OPC_RecordChild1, // #1 = $rot
/* 18368*/      OPC_MoveChild1,
/* 18369*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 18372*/      OPC_CheckPredicate, 14, // Predicate_rot_imm
/* 18374*/      OPC_CheckType, MVT::i32,
/* 18376*/      OPC_MoveParent,
/* 18377*/      OPC_MoveParent,
/* 18378*/      OPC_CheckType, MVT::i32,
/* 18380*/      OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 18382*/      OPC_EmitConvertToTarget, 1,
/* 18384*/      OPC_EmitNodeXForm, 2, 2, // rot_imm_XFORM
/* 18387*/      OPC_EmitInteger, MVT::i32, 14, 
/* 18390*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18393*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::UXTB16), 0,
                    MVT::i32, 4/*#Ops*/, 0, 3, 4, 5, 
                // Src: (and:{ *:[i32] } (rotr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), 16711935:{ *:[i32] }) - Complexity = 31
                // Dst: (UXTB16:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$rot))
/* 18403*/    /*Scope*/ 44, /*->18448*/
/* 18404*/      OPC_CheckAndImm, 127|128,1/*255*/, 
/* 18407*/      OPC_MoveChild0,
/* 18408*/      OPC_CheckOpcode, TARGET_VAL(ISD::ROTR),
/* 18411*/      OPC_RecordChild0, // #0 = $Rm
/* 18412*/      OPC_RecordChild1, // #1 = $rot
/* 18413*/      OPC_MoveChild1,
/* 18414*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 18417*/      OPC_CheckPredicate, 14, // Predicate_rot_imm
/* 18419*/      OPC_CheckType, MVT::i32,
/* 18421*/      OPC_MoveParent,
/* 18422*/      OPC_MoveParent,
/* 18423*/      OPC_CheckType, MVT::i32,
/* 18425*/      OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 18427*/      OPC_EmitConvertToTarget, 1,
/* 18429*/      OPC_EmitNodeXForm, 2, 2, // rot_imm_XFORM
/* 18432*/      OPC_EmitInteger, MVT::i32, 14, 
/* 18435*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18438*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UXTB), 0,
                    MVT::i32, 4/*#Ops*/, 0, 3, 4, 5, 
                // Src: (and:{ *:[i32] } (rotr:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), 255:{ *:[i32] }) - Complexity = 31
                // Dst: (t2UXTB:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/* 18448*/    /*Scope*/ 45, /*->18494*/
/* 18449*/      OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/* 18453*/      OPC_MoveChild0,
/* 18454*/      OPC_CheckOpcode, TARGET_VAL(ISD::ROTR),
/* 18457*/      OPC_RecordChild0, // #0 = $Rm
/* 18458*/      OPC_RecordChild1, // #1 = $rot
/* 18459*/      OPC_MoveChild1,
/* 18460*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 18463*/      OPC_CheckPredicate, 14, // Predicate_rot_imm
/* 18465*/      OPC_CheckType, MVT::i32,
/* 18467*/      OPC_MoveParent,
/* 18468*/      OPC_MoveParent,
/* 18469*/      OPC_CheckType, MVT::i32,
/* 18471*/      OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 18473*/      OPC_EmitConvertToTarget, 1,
/* 18475*/      OPC_EmitNodeXForm, 2, 2, // rot_imm_XFORM
/* 18478*/      OPC_EmitInteger, MVT::i32, 14, 
/* 18481*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18484*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UXTH), 0,
                    MVT::i32, 4/*#Ops*/, 0, 3, 4, 5, 
                // Src: (and:{ *:[i32] } (rotr:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), 65535:{ *:[i32] }) - Complexity = 31
                // Dst: (t2UXTH:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/* 18494*/    /*Scope*/ 46, /*->18541*/
/* 18495*/      OPC_CheckAndImm, 127|128,1|128,124|128,7/*16711935*/, 
/* 18500*/      OPC_MoveChild0,
/* 18501*/      OPC_CheckOpcode, TARGET_VAL(ISD::ROTR),
/* 18504*/      OPC_RecordChild0, // #0 = $Rm
/* 18505*/      OPC_RecordChild1, // #1 = $rot
/* 18506*/      OPC_MoveChild1,
/* 18507*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 18510*/      OPC_CheckPredicate, 14, // Predicate_rot_imm
/* 18512*/      OPC_CheckType, MVT::i32,
/* 18514*/      OPC_MoveParent,
/* 18515*/      OPC_MoveParent,
/* 18516*/      OPC_CheckType, MVT::i32,
/* 18518*/      OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 18520*/      OPC_EmitConvertToTarget, 1,
/* 18522*/      OPC_EmitNodeXForm, 2, 2, // rot_imm_XFORM
/* 18525*/      OPC_EmitInteger, MVT::i32, 14, 
/* 18528*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18531*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UXTB16), 0,
                    MVT::i32, 4/*#Ops*/, 0, 3, 4, 5, 
                // Src: (and:{ *:[i32] } (rotr:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), 16711935:{ *:[i32] }) - Complexity = 31
                // Dst: (t2UXTB16:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/* 18541*/    /*Scope*/ 27, /*->18569*/
/* 18542*/      OPC_CheckAndImm, 127|128,1/*255*/, 
/* 18545*/      OPC_RecordChild0, // #0 = $Src
/* 18546*/      OPC_CheckType, MVT::i32,
/* 18548*/      OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 18550*/      OPC_EmitInteger, MVT::i32, 0, 
/* 18553*/      OPC_EmitInteger, MVT::i32, 14, 
/* 18556*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18559*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::UXTB), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (and:{ *:[i32] } GPR:{ *:[i32] }:$Src, 255:{ *:[i32] }) - Complexity = 24
                // Dst: (UXTB:{ *:[i32] } GPR:{ *:[i32] }:$Src, 0:{ *:[i32] })
/* 18569*/    /*Scope*/ 28, /*->18598*/
/* 18570*/      OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/* 18574*/      OPC_RecordChild0, // #0 = $Src
/* 18575*/      OPC_CheckType, MVT::i32,
/* 18577*/      OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 18579*/      OPC_EmitInteger, MVT::i32, 0, 
/* 18582*/      OPC_EmitInteger, MVT::i32, 14, 
/* 18585*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18588*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::UXTH), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (and:{ *:[i32] } GPR:{ *:[i32] }:$Src, 65535:{ *:[i32] }) - Complexity = 24
                // Dst: (UXTH:{ *:[i32] } GPR:{ *:[i32] }:$Src, 0:{ *:[i32] })
/* 18598*/    /*Scope*/ 29, /*->18628*/
/* 18599*/      OPC_CheckAndImm, 127|128,1|128,124|128,7/*16711935*/, 
/* 18604*/      OPC_RecordChild0, // #0 = $Src
/* 18605*/      OPC_CheckType, MVT::i32,
/* 18607*/      OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 18609*/      OPC_EmitInteger, MVT::i32, 0, 
/* 18612*/      OPC_EmitInteger, MVT::i32, 14, 
/* 18615*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18618*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::UXTB16), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (and:{ *:[i32] } GPR:{ *:[i32] }:$Src, 16711935:{ *:[i32] }) - Complexity = 24
                // Dst: (UXTB16:{ *:[i32] } GPR:{ *:[i32] }:$Src, 0:{ *:[i32] })
/* 18628*/    /*Scope*/ 27, /*->18656*/
/* 18629*/      OPC_CheckAndImm, 127|128,1/*255*/, 
/* 18632*/      OPC_RecordChild0, // #0 = $Rm
/* 18633*/      OPC_CheckType, MVT::i32,
/* 18635*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 18637*/      OPC_EmitInteger, MVT::i32, 0, 
/* 18640*/      OPC_EmitInteger, MVT::i32, 14, 
/* 18643*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18646*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UXTB), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (and:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 255:{ *:[i32] }) - Complexity = 24
                // Dst: (t2UXTB:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 0:{ *:[i32] })
/* 18656*/    /*Scope*/ 28, /*->18685*/
/* 18657*/      OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/* 18661*/      OPC_RecordChild0, // #0 = $Rm
/* 18662*/      OPC_CheckType, MVT::i32,
/* 18664*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 18666*/      OPC_EmitInteger, MVT::i32, 0, 
/* 18669*/      OPC_EmitInteger, MVT::i32, 14, 
/* 18672*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18675*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UXTH), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (and:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 65535:{ *:[i32] }) - Complexity = 24
                // Dst: (t2UXTH:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 0:{ *:[i32] })
/* 18685*/    /*Scope*/ 29, /*->18715*/
/* 18686*/      OPC_CheckAndImm, 127|128,1|128,124|128,7/*16711935*/, 
/* 18691*/      OPC_RecordChild0, // #0 = $Rm
/* 18692*/      OPC_CheckType, MVT::i32,
/* 18694*/      OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 18696*/      OPC_EmitInteger, MVT::i32, 0, 
/* 18699*/      OPC_EmitInteger, MVT::i32, 14, 
/* 18702*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18705*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UXTB16), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (and:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 16711935:{ *:[i32] }) - Complexity = 24
                // Dst: (t2UXTB16:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 0:{ *:[i32] })
/* 18715*/    /*Scope*/ 47, /*->18763*/
/* 18716*/      OPC_RecordChild0, // #0 = $Rn
/* 18717*/      OPC_MoveChild1,
/* 18718*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 18721*/      OPC_RecordChild0, // #1 = $shift
/* 18722*/      OPC_CheckChild1Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/* 18733*/      OPC_MoveParent,
/* 18734*/      OPC_CheckType, MVT::i32,
/* 18736*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 18738*/      OPC_CheckComplexPat, /*CP*/1, /*#*/1, // SelectRegShifterOperand:$shift #2 #3 #4
/* 18741*/      OPC_EmitInteger, MVT::i32, 14, 
/* 18744*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18747*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18750*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::BICrsr), 0,
                    MVT::i32, 7/*#Ops*/, 0, 2, 3, 4, 5, 6, 7, 
                // Src: (and:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (xor:{ *:[i32] } so_reg_reg:{ *:[i32] }:$shift, -1:{ *:[i32] })) - Complexity = 23
                // Dst: (BICrsr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/* 18763*/    /*Scope*/ 39, /*->18803*/
/* 18764*/      OPC_CheckAndImm, 127|128,1/*255*/, 
/* 18767*/      OPC_MoveChild0,
/* 18768*/      OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_W_CHAIN),
/* 18771*/      OPC_RecordNode, // #0 = 'intrinsic_w_chain' chained node
/* 18772*/      OPC_CheckFoldableChainNode,
/* 18773*/      OPC_CheckChild1Integer, 43|128,9/*1195*/, 
/* 18776*/      OPC_RecordChild2, // #1 = $addr
/* 18777*/      OPC_CheckChild2Type, MVT::i32,
/* 18779*/      OPC_CheckPredicate, 24, // Predicate_ldrex_1
/* 18781*/      OPC_MoveParent,
/* 18782*/      OPC_CheckPatternPredicate, 5, // (Subtarget->hasV8MBaselineOps()) && (Subtarget->isThumb())
/* 18784*/      OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #2
/* 18787*/      OPC_EmitMergeInputChains1_0,
/* 18788*/      OPC_EmitInteger, MVT::i32, 14, 
/* 18791*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18794*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDREXB), 0|OPFL_Chain,
                    MVT::i32, 3/*#Ops*/, 2, 3, 4, 
                // Src: (and:{ *:[i32] } (intrinsic_w_chain:{ *:[i32] } 1195:{ *:[iPTR] }, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_ldrex_1>>, 255:{ *:[i32] }) - Complexity = 23
                // Dst: (t2LDREXB:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)
/* 18803*/    /*Scope*/ 40, /*->18844*/
/* 18804*/      OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/* 18808*/      OPC_MoveChild0,
/* 18809*/      OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_W_CHAIN),
/* 18812*/      OPC_RecordNode, // #0 = 'intrinsic_w_chain' chained node
/* 18813*/      OPC_CheckFoldableChainNode,
/* 18814*/      OPC_CheckChild1Integer, 43|128,9/*1195*/, 
/* 18817*/      OPC_RecordChild2, // #1 = $addr
/* 18818*/      OPC_CheckChild2Type, MVT::i32,
/* 18820*/      OPC_CheckPredicate, 25, // Predicate_ldrex_2
/* 18822*/      OPC_MoveParent,
/* 18823*/      OPC_CheckPatternPredicate, 5, // (Subtarget->hasV8MBaselineOps()) && (Subtarget->isThumb())
/* 18825*/      OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #2
/* 18828*/      OPC_EmitMergeInputChains1_0,
/* 18829*/      OPC_EmitInteger, MVT::i32, 14, 
/* 18832*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18835*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDREXH), 0|OPFL_Chain,
                    MVT::i32, 3/*#Ops*/, 2, 3, 4, 
                // Src: (and:{ *:[i32] } (intrinsic_w_chain:{ *:[i32] } 1195:{ *:[iPTR] }, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_ldrex_2>>, 65535:{ *:[i32] }) - Complexity = 23
                // Dst: (t2LDREXH:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)
/* 18844*/    /*Scope*/ 39, /*->18884*/
/* 18845*/      OPC_CheckAndImm, 127|128,1/*255*/, 
/* 18848*/      OPC_MoveChild0,
/* 18849*/      OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_W_CHAIN),
/* 18852*/      OPC_RecordNode, // #0 = 'intrinsic_w_chain' chained node
/* 18853*/      OPC_CheckFoldableChainNode,
/* 18854*/      OPC_CheckChild1Integer, 37|128,9/*1189*/, 
/* 18857*/      OPC_RecordChild2, // #1 = $addr
/* 18858*/      OPC_CheckChild2Type, MVT::i32,
/* 18860*/      OPC_CheckPredicate, 24, // Predicate_ldaex_1
/* 18862*/      OPC_MoveParent,
/* 18863*/      OPC_CheckPatternPredicate, 15, // (Subtarget->hasAcquireRelease()) && (Subtarget->hasV7Clrex()) && (Subtarget->isThumb())
/* 18865*/      OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #2
/* 18868*/      OPC_EmitMergeInputChains1_0,
/* 18869*/      OPC_EmitInteger, MVT::i32, 14, 
/* 18872*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18875*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDAEXB), 0|OPFL_Chain,
                    MVT::i32, 3/*#Ops*/, 2, 3, 4, 
                // Src: (and:{ *:[i32] } (intrinsic_w_chain:{ *:[i32] } 1189:{ *:[iPTR] }, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_ldaex_1>>, 255:{ *:[i32] }) - Complexity = 23
                // Dst: (t2LDAEXB:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)
/* 18884*/    /*Scope*/ 40, /*->18925*/
/* 18885*/      OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/* 18889*/      OPC_MoveChild0,
/* 18890*/      OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_W_CHAIN),
/* 18893*/      OPC_RecordNode, // #0 = 'intrinsic_w_chain' chained node
/* 18894*/      OPC_CheckFoldableChainNode,
/* 18895*/      OPC_CheckChild1Integer, 37|128,9/*1189*/, 
/* 18898*/      OPC_RecordChild2, // #1 = $addr
/* 18899*/      OPC_CheckChild2Type, MVT::i32,
/* 18901*/      OPC_CheckPredicate, 25, // Predicate_ldaex_2
/* 18903*/      OPC_MoveParent,
/* 18904*/      OPC_CheckPatternPredicate, 15, // (Subtarget->hasAcquireRelease()) && (Subtarget->hasV7Clrex()) && (Subtarget->isThumb())
/* 18906*/      OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #2
/* 18909*/      OPC_EmitMergeInputChains1_0,
/* 18910*/      OPC_EmitInteger, MVT::i32, 14, 
/* 18913*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18916*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDAEXH), 0|OPFL_Chain,
                    MVT::i32, 3/*#Ops*/, 2, 3, 4, 
                // Src: (and:{ *:[i32] } (intrinsic_w_chain:{ *:[i32] } 1189:{ *:[iPTR] }, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_ldaex_2>>, 65535:{ *:[i32] }) - Complexity = 23
                // Dst: (t2LDAEXH:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)
/* 18925*/    /*Scope*/ 47, /*->18973*/
/* 18926*/      OPC_MoveChild0,
/* 18927*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 18930*/      OPC_RecordChild0, // #0 = $shift
/* 18931*/      OPC_CheckChild1Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/* 18942*/      OPC_MoveParent,
/* 18943*/      OPC_RecordChild1, // #1 = $Rn
/* 18944*/      OPC_CheckType, MVT::i32,
/* 18946*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 18948*/      OPC_CheckComplexPat, /*CP*/1, /*#*/0, // SelectRegShifterOperand:$shift #2 #3 #4
/* 18951*/      OPC_EmitInteger, MVT::i32, 14, 
/* 18954*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18957*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 18960*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::BICrsr), 0,
                    MVT::i32, 7/*#Ops*/, 1, 2, 3, 4, 5, 6, 7, 
                // Src: (and:{ *:[i32] } (xor:{ *:[i32] } so_reg_reg:{ *:[i32] }:$shift, -1:{ *:[i32] }), GPR:{ *:[i32] }:$Rn) - Complexity = 23
                // Dst: (BICrsr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/* 18973*/    /*Scope*/ 76, /*->19050*/
/* 18974*/      OPC_RecordChild0, // #0 = $Rn
/* 18975*/      OPC_MoveChild1,
/* 18976*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 18979*/      OPC_RecordChild0, // #1 = $shift
/* 18980*/      OPC_CheckChild1Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/* 18991*/      OPC_MoveParent,
/* 18992*/      OPC_CheckType, MVT::i32,
/* 18994*/      OPC_Scope, 26, /*->19022*/ // 2 children in Scope
/* 18996*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 18998*/        OPC_CheckComplexPat, /*CP*/3, /*#*/1, // SelectImmShifterOperand:$shift #2 #3
/* 19001*/        OPC_EmitInteger, MVT::i32, 14, 
/* 19004*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19007*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19010*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::BICrsi), 0,
                      MVT::i32, 6/*#Ops*/, 0, 2, 3, 4, 5, 6, 
                  // Src: (and:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (xor:{ *:[i32] } so_reg_imm:{ *:[i32] }:$shift, -1:{ *:[i32] })) - Complexity = 20
                  // Dst: (BICrsi:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/* 19022*/      /*Scope*/ 26, /*->19049*/
/* 19023*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 19025*/        OPC_CheckComplexPat, /*CP*/0, /*#*/1, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/* 19028*/        OPC_EmitInteger, MVT::i32, 14, 
/* 19031*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19034*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19037*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2BICrs), 0,
                      MVT::i32, 6/*#Ops*/, 0, 2, 3, 4, 5, 6, 
                  // Src: (and:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (xor:{ *:[i32] } t2_so_reg:{ *:[i32] }:$ShiftedRm, -1:{ *:[i32] })) - Complexity = 20
                  // Dst: (t2BICrs:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/* 19049*/      0, /*End of Scope*/
/* 19050*/    /*Scope*/ 76, /*->19127*/
/* 19051*/      OPC_MoveChild0,
/* 19052*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 19055*/      OPC_RecordChild0, // #0 = $shift
/* 19056*/      OPC_CheckChild1Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/* 19067*/      OPC_MoveParent,
/* 19068*/      OPC_RecordChild1, // #1 = $Rn
/* 19069*/      OPC_CheckType, MVT::i32,
/* 19071*/      OPC_Scope, 26, /*->19099*/ // 2 children in Scope
/* 19073*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 19075*/        OPC_CheckComplexPat, /*CP*/3, /*#*/0, // SelectImmShifterOperand:$shift #2 #3
/* 19078*/        OPC_EmitInteger, MVT::i32, 14, 
/* 19081*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19084*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19087*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::BICrsi), 0,
                      MVT::i32, 6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                  // Src: (and:{ *:[i32] } (xor:{ *:[i32] } so_reg_imm:{ *:[i32] }:$shift, -1:{ *:[i32] }), GPR:{ *:[i32] }:$Rn) - Complexity = 20
                  // Dst: (BICrsi:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/* 19099*/      /*Scope*/ 26, /*->19126*/
/* 19100*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 19102*/        OPC_CheckComplexPat, /*CP*/0, /*#*/0, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/* 19105*/        OPC_EmitInteger, MVT::i32, 14, 
/* 19108*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19111*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19114*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2BICrs), 0,
                      MVT::i32, 6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                  // Src: (and:{ *:[i32] } (xor:{ *:[i32] } t2_so_reg:{ *:[i32] }:$ShiftedRm, -1:{ *:[i32] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 20
                  // Dst: (t2BICrs:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/* 19126*/      0, /*End of Scope*/
/* 19127*/    /*Scope*/ 84|128,1/*212*/, /*->19341*/
/* 19129*/      OPC_RecordChild0, // #0 = $Rn
/* 19130*/      OPC_Scope, 30, /*->19162*/ // 4 children in Scope
/* 19132*/        OPC_RecordChild1, // #1 = $shift
/* 19133*/        OPC_CheckType, MVT::i32,
/* 19135*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 19137*/        OPC_CheckComplexPat, /*CP*/1, /*#*/1, // SelectRegShifterOperand:$shift #2 #3 #4
/* 19140*/        OPC_EmitInteger, MVT::i32, 14, 
/* 19143*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19146*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19149*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::ANDrsr), 0,
                      MVT::i32, 7/*#Ops*/, 0, 2, 3, 4, 5, 6, 7, 
                  // Src: (and:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift) - Complexity = 15
                  // Dst: (ANDrsr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/* 19162*/      /*Scope*/ 95, /*->19258*/
/* 19163*/        OPC_MoveChild1,
/* 19164*/        OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 19167*/        OPC_RecordChild0, // #1 = $imm
/* 19168*/        OPC_MoveChild0,
/* 19169*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 19172*/        OPC_Scope, 41, /*->19215*/ // 2 children in Scope
/* 19174*/          OPC_CheckPredicate, 11, // Predicate_mod_imm
/* 19176*/          OPC_MoveParent,
/* 19177*/          OPC_CheckChild1Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/* 19188*/          OPC_MoveParent,
/* 19189*/          OPC_CheckType, MVT::i32,
/* 19191*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 19193*/          OPC_EmitConvertToTarget, 1,
/* 19195*/          OPC_EmitInteger, MVT::i32, 14, 
/* 19198*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19201*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19204*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::BICri), 0,
                        MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                    // Src: (and:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (xor:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm, -1:{ *:[i32] })) - Complexity = 15
                    // Dst: (BICri:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 19215*/        /*Scope*/ 41, /*->19257*/
/* 19216*/          OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/* 19218*/          OPC_MoveParent,
/* 19219*/          OPC_CheckChild1Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/* 19230*/          OPC_MoveParent,
/* 19231*/          OPC_CheckType, MVT::i32,
/* 19233*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 19235*/          OPC_EmitConvertToTarget, 1,
/* 19237*/          OPC_EmitInteger, MVT::i32, 14, 
/* 19240*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19243*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19246*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2BICri), 0,
                        MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                    // Src: (and:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (xor:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm, -1:{ *:[i32] })) - Complexity = 15
                    // Dst: (t2BICri:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 19257*/        0, /*End of Scope*/
/* 19258*/      /*Scope*/ 30, /*->19289*/
/* 19259*/        OPC_RecordChild1, // #1 = $Rn
/* 19260*/        OPC_CheckType, MVT::i32,
/* 19262*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 19264*/        OPC_CheckComplexPat, /*CP*/1, /*#*/0, // SelectRegShifterOperand:$shift #2 #3 #4
/* 19267*/        OPC_EmitInteger, MVT::i32, 14, 
/* 19270*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19273*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19276*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::ANDrsr), 0,
                      MVT::i32, 7/*#Ops*/, 1, 2, 3, 4, 5, 6, 7, 
                  // Src: (and:{ *:[i32] } so_reg_reg:{ *:[i32] }:$shift, GPR:{ *:[i32] }:$Rn) - Complexity = 15
                  // Dst: (ANDrsr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/* 19289*/      /*Scope*/ 50, /*->19340*/
/* 19290*/        OPC_MoveChild1,
/* 19291*/        OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 19294*/        OPC_CheckChild0Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/* 19305*/        OPC_RecordChild1, // #1 = $imm
/* 19306*/        OPC_MoveChild1,
/* 19307*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 19310*/        OPC_CheckPredicate, 11, // Predicate_mod_imm
/* 19312*/        OPC_MoveParent,
/* 19313*/        OPC_MoveParent,
/* 19314*/        OPC_CheckType, MVT::i32,
/* 19316*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 19318*/        OPC_EmitConvertToTarget, 1,
/* 19320*/        OPC_EmitInteger, MVT::i32, 14, 
/* 19323*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19326*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19329*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::BICri), 0,
                      MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                  // Src: (and:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (xor:{ *:[i32] } -1:{ *:[i32] }, (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm)) - Complexity = 15
                  // Dst: (BICri:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 19340*/      0, /*End of Scope*/
/* 19341*/    /*Scope*/ 102, /*->19444*/
/* 19342*/      OPC_MoveChild0,
/* 19343*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 19346*/      OPC_Scope, 47, /*->19395*/ // 2 children in Scope
/* 19348*/        OPC_RecordChild0, // #0 = $imm
/* 19349*/        OPC_MoveChild0,
/* 19350*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 19353*/        OPC_CheckPredicate, 11, // Predicate_mod_imm
/* 19355*/        OPC_MoveParent,
/* 19356*/        OPC_CheckChild1Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/* 19367*/        OPC_MoveParent,
/* 19368*/        OPC_RecordChild1, // #1 = $Rn
/* 19369*/        OPC_CheckType, MVT::i32,
/* 19371*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 19373*/        OPC_EmitConvertToTarget, 0,
/* 19375*/        OPC_EmitInteger, MVT::i32, 14, 
/* 19378*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19381*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19384*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::BICri), 0,
                      MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                  // Src: (and:{ *:[i32] } (xor:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm, -1:{ *:[i32] }), GPR:{ *:[i32] }:$Rn) - Complexity = 15
                  // Dst: (BICri:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 19395*/      /*Scope*/ 47, /*->19443*/
/* 19396*/        OPC_CheckChild0Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/* 19407*/        OPC_RecordChild1, // #0 = $imm
/* 19408*/        OPC_MoveChild1,
/* 19409*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 19412*/        OPC_CheckPredicate, 11, // Predicate_mod_imm
/* 19414*/        OPC_MoveParent,
/* 19415*/        OPC_MoveParent,
/* 19416*/        OPC_RecordChild1, // #1 = $Rn
/* 19417*/        OPC_CheckType, MVT::i32,
/* 19419*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 19421*/        OPC_EmitConvertToTarget, 0,
/* 19423*/        OPC_EmitInteger, MVT::i32, 14, 
/* 19426*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19429*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19432*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::BICri), 0,
                      MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                  // Src: (and:{ *:[i32] } (xor:{ *:[i32] } -1:{ *:[i32] }, (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm), GPR:{ *:[i32] }:$Rn) - Complexity = 15
                  // Dst: (BICri:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 19443*/      0, /*End of Scope*/
/* 19444*/    /*Scope*/ 51, /*->19496*/
/* 19445*/      OPC_RecordChild0, // #0 = $Rn
/* 19446*/      OPC_MoveChild1,
/* 19447*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 19450*/      OPC_CheckChild0Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/* 19461*/      OPC_RecordChild1, // #1 = $imm
/* 19462*/      OPC_MoveChild1,
/* 19463*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 19466*/      OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/* 19468*/      OPC_MoveParent,
/* 19469*/      OPC_MoveParent,
/* 19470*/      OPC_CheckType, MVT::i32,
/* 19472*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 19474*/      OPC_EmitConvertToTarget, 1,
/* 19476*/      OPC_EmitInteger, MVT::i32, 14, 
/* 19479*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19482*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19485*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2BICri), 0,
                    MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                // Src: (and:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (xor:{ *:[i32] } -1:{ *:[i32] }, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm)) - Complexity = 15
                // Dst: (t2BICri:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 19496*/    /*Scope*/ 102, /*->19599*/
/* 19497*/      OPC_MoveChild0,
/* 19498*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 19501*/      OPC_Scope, 47, /*->19550*/ // 2 children in Scope
/* 19503*/        OPC_RecordChild0, // #0 = $imm
/* 19504*/        OPC_MoveChild0,
/* 19505*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 19508*/        OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/* 19510*/        OPC_MoveParent,
/* 19511*/        OPC_CheckChild1Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/* 19522*/        OPC_MoveParent,
/* 19523*/        OPC_RecordChild1, // #1 = $Rn
/* 19524*/        OPC_CheckType, MVT::i32,
/* 19526*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 19528*/        OPC_EmitConvertToTarget, 0,
/* 19530*/        OPC_EmitInteger, MVT::i32, 14, 
/* 19533*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19536*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19539*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2BICri), 0,
                      MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                  // Src: (and:{ *:[i32] } (xor:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm, -1:{ *:[i32] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 15
                  // Dst: (t2BICri:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 19550*/      /*Scope*/ 47, /*->19598*/
/* 19551*/        OPC_CheckChild0Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/* 19562*/        OPC_RecordChild1, // #0 = $imm
/* 19563*/        OPC_MoveChild1,
/* 19564*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 19567*/        OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/* 19569*/        OPC_MoveParent,
/* 19570*/        OPC_MoveParent,
/* 19571*/        OPC_RecordChild1, // #1 = $Rn
/* 19572*/        OPC_CheckType, MVT::i32,
/* 19574*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 19576*/        OPC_EmitConvertToTarget, 0,
/* 19578*/        OPC_EmitInteger, MVT::i32, 14, 
/* 19581*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19584*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19587*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2BICri), 0,
                      MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                  // Src: (and:{ *:[i32] } (xor:{ *:[i32] } -1:{ *:[i32] }, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm), rGPR:{ *:[i32] }:$Rn) - Complexity = 15
                  // Dst: (t2BICri:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 19598*/      0, /*End of Scope*/
/* 19599*/    /*Scope*/ 80|128,1/*208*/, /*->19809*/
/* 19601*/      OPC_RecordChild0, // #0 = $Rn
/* 19602*/      OPC_Scope, 113, /*->19717*/ // 2 children in Scope
/* 19604*/        OPC_RecordChild1, // #1 = $shift
/* 19605*/        OPC_CheckType, MVT::i32,
/* 19607*/        OPC_Scope, 26, /*->19635*/ // 4 children in Scope
/* 19609*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 19611*/          OPC_CheckComplexPat, /*CP*/3, /*#*/1, // SelectImmShifterOperand:$shift #2 #3
/* 19614*/          OPC_EmitInteger, MVT::i32, 14, 
/* 19617*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19620*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19623*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::ANDrsi), 0,
                        MVT::i32, 6/*#Ops*/, 0, 2, 3, 4, 5, 6, 
                    // Src: (and:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift) - Complexity = 12
                    // Dst: (ANDrsi:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/* 19635*/        /*Scope*/ 26, /*->19662*/
/* 19636*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 19638*/          OPC_CheckComplexPat, /*CP*/0, /*#*/1, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/* 19641*/          OPC_EmitInteger, MVT::i32, 14, 
/* 19644*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19647*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19650*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ANDrs), 0,
                        MVT::i32, 6/*#Ops*/, 0, 2, 3, 4, 5, 6, 
                    // Src: (and:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm) - Complexity = 12
                    // Dst: (t2ANDrs:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/* 19662*/        /*Scope*/ 26, /*->19689*/
/* 19663*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 19665*/          OPC_CheckComplexPat, /*CP*/3, /*#*/0, // SelectImmShifterOperand:$shift #2 #3
/* 19668*/          OPC_EmitInteger, MVT::i32, 14, 
/* 19671*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19674*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19677*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::ANDrsi), 0,
                        MVT::i32, 6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                    // Src: (and:{ *:[i32] } so_reg_imm:{ *:[i32] }:$shift, GPR:{ *:[i32] }:$Rn) - Complexity = 12
                    // Dst: (ANDrsi:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/* 19689*/        /*Scope*/ 26, /*->19716*/
/* 19690*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 19692*/          OPC_CheckComplexPat, /*CP*/0, /*#*/0, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/* 19695*/          OPC_EmitInteger, MVT::i32, 14, 
/* 19698*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19701*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19704*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ANDrs), 0,
                        MVT::i32, 6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                    // Src: (and:{ *:[i32] } t2_so_reg:{ *:[i32] }:$ShiftedRm, rGPR:{ *:[i32] }:$Rn) - Complexity = 12
                    // Dst: (t2ANDrs:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/* 19716*/        0, /*End of Scope*/
/* 19717*/      /*Scope*/ 90, /*->19808*/
/* 19718*/        OPC_MoveChild1,
/* 19719*/        OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 19722*/        OPC_RecordChild0, // #1 = $Rm
/* 19723*/        OPC_CheckChild1Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/* 19734*/        OPC_MoveParent,
/* 19735*/        OPC_CheckType, MVT::i32,
/* 19737*/        OPC_Scope, 22, /*->19761*/ // 3 children in Scope
/* 19739*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 19741*/          OPC_EmitInteger, MVT::i32, 14, 
/* 19744*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19747*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19750*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::BICrr), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (and:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (xor:{ *:[i32] } GPR:{ *:[i32] }:$Rm, -1:{ *:[i32] })) - Complexity = 11
                    // Dst: (BICrr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 19761*/        /*Scope*/ 22, /*->19784*/
/* 19762*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 19764*/          OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 19767*/          OPC_EmitInteger, MVT::i32, 14, 
/* 19770*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19773*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tBIC), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (and:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, (xor:{ *:[i32] } tGPR:{ *:[i32] }:$Rm, -1:{ *:[i32] })) - Complexity = 11
                    // Dst: (tBIC:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm)
/* 19784*/        /*Scope*/ 22, /*->19807*/
/* 19785*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 19787*/          OPC_EmitInteger, MVT::i32, 14, 
/* 19790*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19793*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19796*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2BICrr), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (and:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (xor:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, -1:{ *:[i32] })) - Complexity = 11
                    // Dst: (t2BICrr:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 19807*/        0, /*End of Scope*/
/* 19808*/      0, /*End of Scope*/
/* 19809*/    /*Scope*/ 91, /*->19901*/
/* 19810*/      OPC_MoveChild0,
/* 19811*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 19814*/      OPC_RecordChild0, // #0 = $Rm
/* 19815*/      OPC_CheckChild1Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/* 19826*/      OPC_MoveParent,
/* 19827*/      OPC_RecordChild1, // #1 = $Rn
/* 19828*/      OPC_CheckType, MVT::i32,
/* 19830*/      OPC_Scope, 22, /*->19854*/ // 3 children in Scope
/* 19832*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 19834*/        OPC_EmitInteger, MVT::i32, 14, 
/* 19837*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19840*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19843*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::BICrr), 0,
                      MVT::i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (and:{ *:[i32] } (xor:{ *:[i32] } GPR:{ *:[i32] }:$Rm, -1:{ *:[i32] }), GPR:{ *:[i32] }:$Rn) - Complexity = 11
                  // Dst: (BICrr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 19854*/      /*Scope*/ 22, /*->19877*/
/* 19855*/        OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 19857*/        OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 19860*/        OPC_EmitInteger, MVT::i32, 14, 
/* 19863*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19866*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tBIC), 0,
                      MVT::i32, 5/*#Ops*/, 2, 1, 0, 3, 4, 
                  // Src: (and:{ *:[i32] } (xor:{ *:[i32] } tGPR:{ *:[i32] }:$Rm, -1:{ *:[i32] }), tGPR:{ *:[i32] }:$Rn) - Complexity = 11
                  // Dst: (tBIC:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm)
/* 19877*/      /*Scope*/ 22, /*->19900*/
/* 19878*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 19880*/        OPC_EmitInteger, MVT::i32, 14, 
/* 19883*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19886*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19889*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2BICrr), 0,
                      MVT::i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (and:{ *:[i32] } (xor:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, -1:{ *:[i32] }), rGPR:{ *:[i32] }:$Rn) - Complexity = 11
                  // Dst: (t2BICrr:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 19900*/      0, /*End of Scope*/
/* 19901*/    /*Scope*/ 38, /*->19940*/
/* 19902*/      OPC_RecordChild0, // #0 = $src
/* 19903*/      OPC_RecordChild1, // #1 = $imm
/* 19904*/      OPC_MoveChild1,
/* 19905*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 19908*/      OPC_CheckPredicate, 26, // Predicate_mod_imm_not
/* 19910*/      OPC_MoveParent,
/* 19911*/      OPC_CheckType, MVT::i32,
/* 19913*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 19915*/      OPC_EmitConvertToTarget, 1,
/* 19917*/      OPC_EmitNodeXForm, 9, 2, // imm_not_XFORM
/* 19920*/      OPC_EmitInteger, MVT::i32, 14, 
/* 19923*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19926*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19929*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::BICri), 0,
                    MVT::i32, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                // Src: (and:{ *:[i32] } GPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_mod_imm_not>><<X:imm_not_XFORM>>:$imm) - Complexity = 8
                // Dst: (BICri:{ *:[i32] } GPR:{ *:[i32] }:$src, (imm_not_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_mod_imm_not>>:$imm))
/* 19940*/    /*Scope*/ 23, /*->19964*/
/* 19941*/      OPC_CheckAndImm, 127|128,1/*255*/, 
/* 19944*/      OPC_RecordChild0, // #0 = $Rm
/* 19945*/      OPC_CheckType, MVT::i32,
/* 19947*/      OPC_CheckPatternPredicate, 16, // (Subtarget->hasV6Ops()) && (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 19949*/      OPC_EmitInteger, MVT::i32, 14, 
/* 19952*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19955*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::tUXTB), 0,
                    MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (and:{ *:[i32] } tGPR:{ *:[i32] }:$Rm, 255:{ *:[i32] }) - Complexity = 8
                // Dst: (tUXTB:{ *:[i32] } tGPR:{ *:[i32] }:$Rm)
/* 19964*/    /*Scope*/ 24, /*->19989*/
/* 19965*/      OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/* 19969*/      OPC_RecordChild0, // #0 = $Rm
/* 19970*/      OPC_CheckType, MVT::i32,
/* 19972*/      OPC_CheckPatternPredicate, 16, // (Subtarget->hasV6Ops()) && (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 19974*/      OPC_EmitInteger, MVT::i32, 14, 
/* 19977*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 19980*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::tUXTH), 0,
                    MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (and:{ *:[i32] } tGPR:{ *:[i32] }:$Rm, 65535:{ *:[i32] }) - Complexity = 8
                // Dst: (tUXTH:{ *:[i32] } tGPR:{ *:[i32] }:$Rm)
/* 19989*/    /*Scope*/ 102|128,3/*486*/, /*->20477*/
/* 19991*/      OPC_RecordChild0, // #0 = $src
/* 19992*/      OPC_Scope, 37, /*->20031*/ // 4 children in Scope
/* 19994*/        OPC_RecordChild1, // #1 = $imm
/* 19995*/        OPC_MoveChild1,
/* 19996*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 19999*/        OPC_CheckPredicate, 12, // Predicate_t2_so_imm_not
/* 20001*/        OPC_MoveParent,
/* 20002*/        OPC_CheckType, MVT::i32,
/* 20004*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 20006*/        OPC_EmitConvertToTarget, 1,
/* 20008*/        OPC_EmitNodeXForm, 1, 2, // t2_so_imm_not_XFORM
/* 20011*/        OPC_EmitInteger, MVT::i32, 14, 
/* 20014*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20017*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20020*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2BICri), 0,
                      MVT::i32, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                  // Src: (and:{ *:[i32] } rGPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm_not>><<X:t2_so_imm_not_XFORM>>:$imm) - Complexity = 8
                  // Dst: (t2BICri:{ *:[i32] } rGPR:{ *:[i32] }:$src, (t2_so_imm_not_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_t2_so_imm_not>>:$imm))
/* 20031*/      /*Scope*/ 41, /*->20073*/
/* 20032*/        OPC_MoveChild0,
/* 20033*/        OPC_CheckPredicate, 27, // Predicate_top16Zero
/* 20035*/        OPC_MoveParent,
/* 20036*/        OPC_RecordChild1, // #1 = $imm
/* 20037*/        OPC_MoveChild1,
/* 20038*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 20041*/        OPC_CheckPredicate, 28, // Predicate_t2_so_imm_notSext
/* 20043*/        OPC_MoveParent,
/* 20044*/        OPC_CheckType, MVT::i32,
/* 20046*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 20048*/        OPC_EmitConvertToTarget, 1,
/* 20050*/        OPC_EmitNodeXForm, 10, 2, // t2_so_imm_notSext16_XFORM
/* 20053*/        OPC_EmitInteger, MVT::i32, 14, 
/* 20056*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20059*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20062*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2BICri), 0,
                      MVT::i32, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                  // Src: (and:{ *:[i32] } rGPR:{ *:[i32] }<<P:Predicate_top16Zero>>:$src, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm_notSext>><<X:t2_so_imm_notSext16_XFORM>>:$imm) - Complexity = 8
                  // Dst: (t2BICri:{ *:[i32] } rGPR:{ *:[i32] }:$src, (t2_so_imm_notSext16_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_t2_so_imm_notSext>>:$imm))
/* 20073*/      /*Scope*/ 68|128,1/*196*/, /*->20271*/
/* 20075*/        OPC_RecordChild1, // #1 = $imm
/* 20076*/        OPC_Scope, 118, /*->20196*/ // 2 children in Scope
/* 20078*/          OPC_MoveChild1,
/* 20079*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 20082*/          OPC_Scope, 29, /*->20113*/ // 4 children in Scope
/* 20084*/            OPC_CheckPredicate, 11, // Predicate_mod_imm
/* 20086*/            OPC_MoveParent,
/* 20087*/            OPC_CheckType, MVT::i32,
/* 20089*/            OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 20091*/            OPC_EmitConvertToTarget, 1,
/* 20093*/            OPC_EmitInteger, MVT::i32, 14, 
/* 20096*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20099*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20102*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::ANDri), 0,
                          MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                      // Src: (and:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm) - Complexity = 7
                      // Dst: (ANDri:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 20113*/          /*Scope*/ 25, /*->20139*/
/* 20114*/            OPC_CheckPredicate, 29, // Predicate_bf_inv_mask_imm
/* 20116*/            OPC_MoveParent,
/* 20117*/            OPC_CheckType, MVT::i32,
/* 20119*/            OPC_CheckPatternPredicate, 3, // (Subtarget->hasV6T2Ops()) && (!Subtarget->isThumb())
/* 20121*/            OPC_EmitConvertToTarget, 1,
/* 20123*/            OPC_EmitInteger, MVT::i32, 14, 
/* 20126*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20129*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::BFC), 0,
                          MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                      // Src: (and:{ *:[i32] } GPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_bf_inv_mask_imm>>:$imm) - Complexity = 7
                      // Dst: (BFC:{ *:[i32] } GPR:{ *:[i32] }:$src, (imm:{ *:[i32] }):$imm)
/* 20139*/          /*Scope*/ 29, /*->20169*/
/* 20140*/            OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/* 20142*/            OPC_MoveParent,
/* 20143*/            OPC_CheckType, MVT::i32,
/* 20145*/            OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 20147*/            OPC_EmitConvertToTarget, 1,
/* 20149*/            OPC_EmitInteger, MVT::i32, 14, 
/* 20152*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20155*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20158*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ANDri), 0,
                          MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                      // Src: (and:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm) - Complexity = 7
                      // Dst: (t2ANDri:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 20169*/          /*Scope*/ 25, /*->20195*/
/* 20170*/            OPC_CheckPredicate, 29, // Predicate_bf_inv_mask_imm
/* 20172*/            OPC_MoveParent,
/* 20173*/            OPC_CheckType, MVT::i32,
/* 20175*/            OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 20177*/            OPC_EmitConvertToTarget, 1,
/* 20179*/            OPC_EmitInteger, MVT::i32, 14, 
/* 20182*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20185*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2BFC), 0,
                          MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                      // Src: (and:{ *:[i32] } rGPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_bf_inv_mask_imm>>:$imm) - Complexity = 7
                      // Dst: (t2BFC:{ *:[i32] } rGPR:{ *:[i32] }:$src, (imm:{ *:[i32] }):$imm)
/* 20195*/          0, /*End of Scope*/
/* 20196*/        /*Scope*/ 73, /*->20270*/
/* 20197*/          OPC_CheckType, MVT::i32,
/* 20199*/          OPC_Scope, 22, /*->20223*/ // 3 children in Scope
/* 20201*/            OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 20203*/            OPC_EmitInteger, MVT::i32, 14, 
/* 20206*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20209*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20212*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::ANDrr), 0,
                          MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (and:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm) - Complexity = 3
                      // Dst: (ANDrr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 20223*/          /*Scope*/ 22, /*->20246*/
/* 20224*/            OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 20226*/            OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 20229*/            OPC_EmitInteger, MVT::i32, 14, 
/* 20232*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20235*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::tAND), 0,
                          MVT::i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (and:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm) - Complexity = 3
                      // Dst: (tAND:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm)
/* 20246*/          /*Scope*/ 22, /*->20269*/
/* 20247*/            OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 20249*/            OPC_EmitInteger, MVT::i32, 14, 
/* 20252*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20255*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20258*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ANDrr), 0,
                          MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (and:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                      // Dst: (t2ANDrr:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 20269*/          0, /*End of Scope*/
/* 20270*/        0, /*End of Scope*/
/* 20271*/      /*Scope*/ 75|128,1/*203*/, /*->20476*/
/* 20273*/        OPC_MoveChild1,
/* 20274*/        OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 20277*/        OPC_Scope, 25|128,1/*153*/, /*->20433*/ // 2 children in Scope
/* 20280*/          OPC_RecordChild0, // #1 = $Vm
/* 20281*/          OPC_MoveChild1,
/* 20282*/          OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 20285*/          OPC_MoveChild0,
/* 20286*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 20289*/          OPC_MoveChild0,
/* 20290*/          OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 20293*/          OPC_MoveParent,
/* 20294*/          OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/* 20296*/          OPC_SwitchType /*2 cases */, 23, MVT::v8i8,// ->20322
/* 20299*/            OPC_MoveParent,
/* 20300*/            OPC_MoveParent,
/* 20301*/            OPC_MoveParent,
/* 20302*/            OPC_CheckType, MVT::v2i32,
/* 20304*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 20306*/            OPC_EmitInteger, MVT::i32, 14, 
/* 20309*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20312*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VBICd), 0,
                          MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, (xor:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>))) - Complexity = 16
                      // Dst: (VBICd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 20322*/          /*SwitchType*/ 108, MVT::v16i8,// ->20432
/* 20324*/            OPC_MoveParent,
/* 20325*/            OPC_MoveParent,
/* 20326*/            OPC_MoveParent,
/* 20327*/            OPC_SwitchType /*3 cases */, 47, MVT::v4i32,// ->20377
/* 20330*/              OPC_Scope, 18, /*->20350*/ // 2 children in Scope
/* 20332*/                OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 20334*/                OPC_EmitInteger, MVT::i32, 14, 
/* 20337*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20340*/                OPC_MorphNodeTo1, TARGET_VAL(ARM::VBICq), 0,
                              MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                          // Src: (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, (xor:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>))) - Complexity = 16
                          // Dst: (VBICq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 20350*/              /*Scope*/ 25, /*->20376*/
/* 20351*/                OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 20353*/                OPC_EmitInteger, MVT::i32, 0, 
/* 20356*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20359*/                OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                              MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 20365*/                OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VBIC), 0,
                              MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                          // Src: (and:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, (xor:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val2, (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>))) - Complexity = 16
                          // Dst: (MVE_VBIC:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, MQPR:{ *:[v4i32] }:$val2)
/* 20376*/              0, /*End of Scope*/
/* 20377*/            /*SwitchType*/ 25, MVT::v8i16,// ->20404
/* 20379*/              OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 20381*/              OPC_EmitInteger, MVT::i32, 0, 
/* 20384*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20387*/              OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                            MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 20393*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VBIC), 0,
                            MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                        // Src: (and:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, (xor:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val2, (bitconvert:{ *:[v8i16] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>))) - Complexity = 16
                        // Dst: (MVE_VBIC:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, MQPR:{ *:[v8i16] }:$val2)
/* 20404*/            /*SwitchType*/ 25, MVT::v2i64,// ->20431
/* 20406*/              OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 20408*/              OPC_EmitInteger, MVT::i32, 0, 
/* 20411*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20414*/              OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                            MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 20420*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VBIC), 0,
                            MVT::v2i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                        // Src: (and:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val1, (xor:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val2, (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>))) - Complexity = 16
                        // Dst: (MVE_VBIC:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val1, MQPR:{ *:[v2i64] }:$val2)
/* 20431*/            0, // EndSwitchType
/* 20432*/          0, // EndSwitchType
/* 20433*/        /*Scope*/ 41, /*->20475*/
/* 20434*/          OPC_MoveChild0,
/* 20435*/          OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 20438*/          OPC_MoveChild0,
/* 20439*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 20442*/          OPC_MoveChild0,
/* 20443*/          OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 20446*/          OPC_MoveParent,
/* 20447*/          OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/* 20449*/          OPC_CheckType, MVT::v8i8,
/* 20451*/          OPC_MoveParent,
/* 20452*/          OPC_MoveParent,
/* 20453*/          OPC_RecordChild1, // #1 = $Vm
/* 20454*/          OPC_MoveParent,
/* 20455*/          OPC_CheckType, MVT::v2i32,
/* 20457*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 20459*/          OPC_EmitInteger, MVT::i32, 14, 
/* 20462*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20465*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VBICd), 0,
                        MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, (xor:{ *:[v2i32] } (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), DPR:{ *:[v2i32] }:$Vm)) - Complexity = 16
                    // Dst: (VBICd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 20475*/        0, /*End of Scope*/
/* 20476*/      0, /*End of Scope*/
/* 20477*/    /*Scope*/ 92, /*->20570*/
/* 20478*/      OPC_MoveChild0,
/* 20479*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 20482*/      OPC_Scope, 42, /*->20526*/ // 2 children in Scope
/* 20484*/        OPC_RecordChild0, // #0 = $Vm
/* 20485*/        OPC_MoveChild1,
/* 20486*/        OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 20489*/        OPC_MoveChild0,
/* 20490*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 20493*/        OPC_MoveChild0,
/* 20494*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 20497*/        OPC_MoveParent,
/* 20498*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/* 20500*/        OPC_CheckType, MVT::v8i8,
/* 20502*/        OPC_MoveParent,
/* 20503*/        OPC_MoveParent,
/* 20504*/        OPC_MoveParent,
/* 20505*/        OPC_RecordChild1, // #1 = $Vn
/* 20506*/        OPC_CheckType, MVT::v2i32,
/* 20508*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 20510*/        OPC_EmitInteger, MVT::i32, 14, 
/* 20513*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20516*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VBICd), 0,
                      MVT::v2i32, 4/*#Ops*/, 1, 0, 2, 3, 
                  // Src: (and:{ *:[v2i32] } (xor:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), DPR:{ *:[v2i32] }:$Vn) - Complexity = 16
                  // Dst: (VBICd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 20526*/      /*Scope*/ 42, /*->20569*/
/* 20527*/        OPC_MoveChild0,
/* 20528*/        OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 20531*/        OPC_MoveChild0,
/* 20532*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 20535*/        OPC_MoveChild0,
/* 20536*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 20539*/        OPC_MoveParent,
/* 20540*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/* 20542*/        OPC_CheckType, MVT::v8i8,
/* 20544*/        OPC_MoveParent,
/* 20545*/        OPC_MoveParent,
/* 20546*/        OPC_RecordChild1, // #0 = $Vm
/* 20547*/        OPC_MoveParent,
/* 20548*/        OPC_RecordChild1, // #1 = $Vn
/* 20549*/        OPC_CheckType, MVT::v2i32,
/* 20551*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 20553*/        OPC_EmitInteger, MVT::i32, 14, 
/* 20556*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20559*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VBICd), 0,
                      MVT::v2i32, 4/*#Ops*/, 1, 0, 2, 3, 
                  // Src: (and:{ *:[v2i32] } (xor:{ *:[v2i32] } (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), DPR:{ *:[v2i32] }:$Vm), DPR:{ *:[v2i32] }:$Vn) - Complexity = 16
                  // Dst: (VBICd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 20569*/      0, /*End of Scope*/
/* 20570*/    /*Scope*/ 46, /*->20617*/
/* 20571*/      OPC_RecordChild0, // #0 = $Vn
/* 20572*/      OPC_MoveChild1,
/* 20573*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 20576*/      OPC_MoveChild0,
/* 20577*/      OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 20580*/      OPC_MoveChild0,
/* 20581*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 20584*/      OPC_MoveChild0,
/* 20585*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 20588*/      OPC_MoveParent,
/* 20589*/      OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/* 20591*/      OPC_CheckType, MVT::v16i8,
/* 20593*/      OPC_MoveParent,
/* 20594*/      OPC_MoveParent,
/* 20595*/      OPC_RecordChild1, // #1 = $Vm
/* 20596*/      OPC_MoveParent,
/* 20597*/      OPC_CheckType, MVT::v4i32,
/* 20599*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 20601*/      OPC_EmitInteger, MVT::i32, 14, 
/* 20604*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20607*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VBICq), 0,
                    MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, (xor:{ *:[v4i32] } (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), QPR:{ *:[v4i32] }:$Vm)) - Complexity = 16
                // Dst: (VBICq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 20617*/    /*Scope*/ 92, /*->20710*/
/* 20618*/      OPC_MoveChild0,
/* 20619*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 20622*/      OPC_Scope, 42, /*->20666*/ // 2 children in Scope
/* 20624*/        OPC_RecordChild0, // #0 = $Vm
/* 20625*/        OPC_MoveChild1,
/* 20626*/        OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 20629*/        OPC_MoveChild0,
/* 20630*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 20633*/        OPC_MoveChild0,
/* 20634*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 20637*/        OPC_MoveParent,
/* 20638*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/* 20640*/        OPC_CheckType, MVT::v16i8,
/* 20642*/        OPC_MoveParent,
/* 20643*/        OPC_MoveParent,
/* 20644*/        OPC_MoveParent,
/* 20645*/        OPC_RecordChild1, // #1 = $Vn
/* 20646*/        OPC_CheckType, MVT::v4i32,
/* 20648*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 20650*/        OPC_EmitInteger, MVT::i32, 14, 
/* 20653*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20656*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VBICq), 0,
                      MVT::v4i32, 4/*#Ops*/, 1, 0, 2, 3, 
                  // Src: (and:{ *:[v4i32] } (xor:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), QPR:{ *:[v4i32] }:$Vn) - Complexity = 16
                  // Dst: (VBICq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 20666*/      /*Scope*/ 42, /*->20709*/
/* 20667*/        OPC_MoveChild0,
/* 20668*/        OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 20671*/        OPC_MoveChild0,
/* 20672*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 20675*/        OPC_MoveChild0,
/* 20676*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 20679*/        OPC_MoveParent,
/* 20680*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/* 20682*/        OPC_CheckType, MVT::v16i8,
/* 20684*/        OPC_MoveParent,
/* 20685*/        OPC_MoveParent,
/* 20686*/        OPC_RecordChild1, // #0 = $Vm
/* 20687*/        OPC_MoveParent,
/* 20688*/        OPC_RecordChild1, // #1 = $Vn
/* 20689*/        OPC_CheckType, MVT::v4i32,
/* 20691*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 20693*/        OPC_EmitInteger, MVT::i32, 14, 
/* 20696*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20699*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VBICq), 0,
                      MVT::v4i32, 4/*#Ops*/, 1, 0, 2, 3, 
                  // Src: (and:{ *:[v4i32] } (xor:{ *:[v4i32] } (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), QPR:{ *:[v4i32] }:$Vm), QPR:{ *:[v4i32] }:$Vn) - Complexity = 16
                  // Dst: (VBICq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 20709*/      0, /*End of Scope*/
/* 20710*/    /*Scope*/ 53, /*->20764*/
/* 20711*/      OPC_RecordChild0, // #0 = $val1
/* 20712*/      OPC_MoveChild1,
/* 20713*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 20716*/      OPC_MoveChild0,
/* 20717*/      OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 20720*/      OPC_MoveChild0,
/* 20721*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 20724*/      OPC_MoveChild0,
/* 20725*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 20728*/      OPC_MoveParent,
/* 20729*/      OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/* 20731*/      OPC_CheckType, MVT::v16i8,
/* 20733*/      OPC_MoveParent,
/* 20734*/      OPC_MoveParent,
/* 20735*/      OPC_RecordChild1, // #1 = $val2
/* 20736*/      OPC_MoveParent,
/* 20737*/      OPC_CheckType, MVT::v8i16,
/* 20739*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 20741*/      OPC_EmitInteger, MVT::i32, 0, 
/* 20744*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20747*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 20753*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VBIC), 0,
                    MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (and:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, (xor:{ *:[v8i16] } (bitconvert:{ *:[v8i16] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), MQPR:{ *:[v8i16] }:$val2)) - Complexity = 16
                // Dst: (MVE_VBIC:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, MQPR:{ *:[v8i16] }:$val2)
/* 20764*/    /*Scope*/ 106, /*->20871*/
/* 20765*/      OPC_MoveChild0,
/* 20766*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 20769*/      OPC_Scope, 49, /*->20820*/ // 2 children in Scope
/* 20771*/        OPC_RecordChild0, // #0 = $val2
/* 20772*/        OPC_MoveChild1,
/* 20773*/        OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 20776*/        OPC_MoveChild0,
/* 20777*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 20780*/        OPC_MoveChild0,
/* 20781*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 20784*/        OPC_MoveParent,
/* 20785*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/* 20787*/        OPC_CheckType, MVT::v16i8,
/* 20789*/        OPC_MoveParent,
/* 20790*/        OPC_MoveParent,
/* 20791*/        OPC_MoveParent,
/* 20792*/        OPC_RecordChild1, // #1 = $val1
/* 20793*/        OPC_CheckType, MVT::v8i16,
/* 20795*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 20797*/        OPC_EmitInteger, MVT::i32, 0, 
/* 20800*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20803*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 20809*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VBIC), 0,
                      MVT::v8i16, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (and:{ *:[v8i16] } (xor:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val2, (bitconvert:{ *:[v8i16] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), MQPR:{ *:[v8i16] }:$val1) - Complexity = 16
                  // Dst: (MVE_VBIC:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, MQPR:{ *:[v8i16] }:$val2)
/* 20820*/      /*Scope*/ 49, /*->20870*/
/* 20821*/        OPC_MoveChild0,
/* 20822*/        OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 20825*/        OPC_MoveChild0,
/* 20826*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 20829*/        OPC_MoveChild0,
/* 20830*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 20833*/        OPC_MoveParent,
/* 20834*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/* 20836*/        OPC_CheckType, MVT::v16i8,
/* 20838*/        OPC_MoveParent,
/* 20839*/        OPC_MoveParent,
/* 20840*/        OPC_RecordChild1, // #0 = $val2
/* 20841*/        OPC_MoveParent,
/* 20842*/        OPC_RecordChild1, // #1 = $val1
/* 20843*/        OPC_CheckType, MVT::v8i16,
/* 20845*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 20847*/        OPC_EmitInteger, MVT::i32, 0, 
/* 20850*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20853*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 20859*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VBIC), 0,
                      MVT::v8i16, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (and:{ *:[v8i16] } (xor:{ *:[v8i16] } (bitconvert:{ *:[v8i16] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), MQPR:{ *:[v8i16] }:$val2), MQPR:{ *:[v8i16] }:$val1) - Complexity = 16
                  // Dst: (MVE_VBIC:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, MQPR:{ *:[v8i16] }:$val2)
/* 20870*/      0, /*End of Scope*/
/* 20871*/    /*Scope*/ 53, /*->20925*/
/* 20872*/      OPC_RecordChild0, // #0 = $val1
/* 20873*/      OPC_MoveChild1,
/* 20874*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 20877*/      OPC_MoveChild0,
/* 20878*/      OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 20881*/      OPC_MoveChild0,
/* 20882*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 20885*/      OPC_MoveChild0,
/* 20886*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 20889*/      OPC_MoveParent,
/* 20890*/      OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/* 20892*/      OPC_CheckType, MVT::v16i8,
/* 20894*/      OPC_MoveParent,
/* 20895*/      OPC_MoveParent,
/* 20896*/      OPC_RecordChild1, // #1 = $val2
/* 20897*/      OPC_MoveParent,
/* 20898*/      OPC_CheckType, MVT::v4i32,
/* 20900*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 20902*/      OPC_EmitInteger, MVT::i32, 0, 
/* 20905*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20908*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 20914*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VBIC), 0,
                    MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (and:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, (xor:{ *:[v4i32] } (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), MQPR:{ *:[v4i32] }:$val2)) - Complexity = 16
                // Dst: (MVE_VBIC:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, MQPR:{ *:[v4i32] }:$val2)
/* 20925*/    /*Scope*/ 106, /*->21032*/
/* 20926*/      OPC_MoveChild0,
/* 20927*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 20930*/      OPC_Scope, 49, /*->20981*/ // 2 children in Scope
/* 20932*/        OPC_RecordChild0, // #0 = $val2
/* 20933*/        OPC_MoveChild1,
/* 20934*/        OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 20937*/        OPC_MoveChild0,
/* 20938*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 20941*/        OPC_MoveChild0,
/* 20942*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 20945*/        OPC_MoveParent,
/* 20946*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/* 20948*/        OPC_CheckType, MVT::v16i8,
/* 20950*/        OPC_MoveParent,
/* 20951*/        OPC_MoveParent,
/* 20952*/        OPC_MoveParent,
/* 20953*/        OPC_RecordChild1, // #1 = $val1
/* 20954*/        OPC_CheckType, MVT::v4i32,
/* 20956*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 20958*/        OPC_EmitInteger, MVT::i32, 0, 
/* 20961*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 20964*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 20970*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VBIC), 0,
                      MVT::v4i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (and:{ *:[v4i32] } (xor:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val2, (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), MQPR:{ *:[v4i32] }:$val1) - Complexity = 16
                  // Dst: (MVE_VBIC:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, MQPR:{ *:[v4i32] }:$val2)
/* 20981*/      /*Scope*/ 49, /*->21031*/
/* 20982*/        OPC_MoveChild0,
/* 20983*/        OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 20986*/        OPC_MoveChild0,
/* 20987*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 20990*/        OPC_MoveChild0,
/* 20991*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 20994*/        OPC_MoveParent,
/* 20995*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/* 20997*/        OPC_CheckType, MVT::v16i8,
/* 20999*/        OPC_MoveParent,
/* 21000*/        OPC_MoveParent,
/* 21001*/        OPC_RecordChild1, // #0 = $val2
/* 21002*/        OPC_MoveParent,
/* 21003*/        OPC_RecordChild1, // #1 = $val1
/* 21004*/        OPC_CheckType, MVT::v4i32,
/* 21006*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21008*/        OPC_EmitInteger, MVT::i32, 0, 
/* 21011*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 21014*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 21020*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VBIC), 0,
                      MVT::v4i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (and:{ *:[v4i32] } (xor:{ *:[v4i32] } (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), MQPR:{ *:[v4i32] }:$val2), MQPR:{ *:[v4i32] }:$val1) - Complexity = 16
                  // Dst: (MVE_VBIC:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, MQPR:{ *:[v4i32] }:$val2)
/* 21031*/      0, /*End of Scope*/
/* 21032*/    /*Scope*/ 53, /*->21086*/
/* 21033*/      OPC_RecordChild0, // #0 = $val1
/* 21034*/      OPC_MoveChild1,
/* 21035*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 21038*/      OPC_MoveChild0,
/* 21039*/      OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 21042*/      OPC_MoveChild0,
/* 21043*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 21046*/      OPC_MoveChild0,
/* 21047*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 21050*/      OPC_MoveParent,
/* 21051*/      OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/* 21053*/      OPC_CheckType, MVT::v16i8,
/* 21055*/      OPC_MoveParent,
/* 21056*/      OPC_MoveParent,
/* 21057*/      OPC_RecordChild1, // #1 = $val2
/* 21058*/      OPC_MoveParent,
/* 21059*/      OPC_CheckType, MVT::v2i64,
/* 21061*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21063*/      OPC_EmitInteger, MVT::i32, 0, 
/* 21066*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 21069*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 21075*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VBIC), 0,
                    MVT::v2i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (and:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val1, (xor:{ *:[v2i64] } (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), MQPR:{ *:[v2i64] }:$val2)) - Complexity = 16
                // Dst: (MVE_VBIC:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val1, MQPR:{ *:[v2i64] }:$val2)
/* 21086*/    /*Scope*/ 106, /*->21193*/
/* 21087*/      OPC_MoveChild0,
/* 21088*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 21091*/      OPC_Scope, 49, /*->21142*/ // 2 children in Scope
/* 21093*/        OPC_RecordChild0, // #0 = $val2
/* 21094*/        OPC_MoveChild1,
/* 21095*/        OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 21098*/        OPC_MoveChild0,
/* 21099*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 21102*/        OPC_MoveChild0,
/* 21103*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 21106*/        OPC_MoveParent,
/* 21107*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/* 21109*/        OPC_CheckType, MVT::v16i8,
/* 21111*/        OPC_MoveParent,
/* 21112*/        OPC_MoveParent,
/* 21113*/        OPC_MoveParent,
/* 21114*/        OPC_RecordChild1, // #1 = $val1
/* 21115*/        OPC_CheckType, MVT::v2i64,
/* 21117*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21119*/        OPC_EmitInteger, MVT::i32, 0, 
/* 21122*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 21125*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 21131*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VBIC), 0,
                      MVT::v2i64, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (and:{ *:[v2i64] } (xor:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val2, (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)), MQPR:{ *:[v2i64] }:$val1) - Complexity = 16
                  // Dst: (MVE_VBIC:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val1, MQPR:{ *:[v2i64] }:$val2)
/* 21142*/      /*Scope*/ 49, /*->21192*/
/* 21143*/        OPC_MoveChild0,
/* 21144*/        OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 21147*/        OPC_MoveChild0,
/* 21148*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 21151*/        OPC_MoveChild0,
/* 21152*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 21155*/        OPC_MoveParent,
/* 21156*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/* 21158*/        OPC_CheckType, MVT::v16i8,
/* 21160*/        OPC_MoveParent,
/* 21161*/        OPC_MoveParent,
/* 21162*/        OPC_RecordChild1, // #0 = $val2
/* 21163*/        OPC_MoveParent,
/* 21164*/        OPC_RecordChild1, // #1 = $val1
/* 21165*/        OPC_CheckType, MVT::v2i64,
/* 21167*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21169*/        OPC_EmitInteger, MVT::i32, 0, 
/* 21172*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 21175*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 21181*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VBIC), 0,
                      MVT::v2i64, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (and:{ *:[v2i64] } (xor:{ *:[v2i64] } (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), MQPR:{ *:[v2i64] }:$val2), MQPR:{ *:[v2i64] }:$val1) - Complexity = 16
                  // Dst: (MVE_VBIC:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val1, MQPR:{ *:[v2i64] }:$val2)
/* 21192*/      0, /*End of Scope*/
/* 21193*/    /*Scope*/ 58|128,5/*698*/, /*->21893*/
/* 21195*/      OPC_RecordChild0, // #0 = $p1
/* 21196*/      OPC_MoveChild1,
/* 21197*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VCMP),
/* 21200*/      OPC_RecordChild0, // #1 = $v1
/* 21201*/      OPC_Scope, 100|128,1/*228*/, /*->21432*/ // 3 children in Scope
/* 21204*/        OPC_CheckChild0Type, MVT::v16i8,
/* 21206*/        OPC_MoveChild1,
/* 21207*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/* 21210*/        OPC_RecordChild0, // #2 = $v2
/* 21211*/        OPC_CheckChild0Type, MVT::i32,
/* 21213*/        OPC_MoveParent,
/* 21214*/        OPC_Scope, 26, /*->21242*/ // 8 children in Scope
/* 21216*/          OPC_CheckChild2Integer, 0, 
/* 21218*/          OPC_CheckChild2Type, MVT::i32,
/* 21220*/          OPC_MoveParent,
/* 21221*/          OPC_CheckType, MVT::v16i1,
/* 21223*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21225*/          OPC_EmitInteger, MVT::i32, 0, 
/* 21228*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21231*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                    // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$v2), 0:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPi8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, GPR:{ *:[i32] }:$v2, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 21242*/        /*Scope*/ 26, /*->21269*/
/* 21243*/          OPC_CheckChild2Integer, 1, 
/* 21245*/          OPC_CheckChild2Type, MVT::i32,
/* 21247*/          OPC_MoveParent,
/* 21248*/          OPC_CheckType, MVT::v16i1,
/* 21250*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21252*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21255*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21258*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                    // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$v2), 1:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPi8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, GPR:{ *:[i32] }:$v2, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 21269*/        /*Scope*/ 26, /*->21296*/
/* 21270*/          OPC_CheckChild2Integer, 10, 
/* 21272*/          OPC_CheckChild2Type, MVT::i32,
/* 21274*/          OPC_MoveParent,
/* 21275*/          OPC_CheckType, MVT::v16i1,
/* 21277*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21279*/          OPC_EmitInteger, MVT::i32, 10, 
/* 21282*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21285*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                    // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$v2), 10:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPs8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, GPR:{ *:[i32] }:$v2, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 21296*/        /*Scope*/ 26, /*->21323*/
/* 21297*/          OPC_CheckChild2Integer, 11, 
/* 21299*/          OPC_CheckChild2Type, MVT::i32,
/* 21301*/          OPC_MoveParent,
/* 21302*/          OPC_CheckType, MVT::v16i1,
/* 21304*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21306*/          OPC_EmitInteger, MVT::i32, 11, 
/* 21309*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21312*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                    // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$v2), 11:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPs8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, GPR:{ *:[i32] }:$v2, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 21323*/        /*Scope*/ 26, /*->21350*/
/* 21324*/          OPC_CheckChild2Integer, 12, 
/* 21326*/          OPC_CheckChild2Type, MVT::i32,
/* 21328*/          OPC_MoveParent,
/* 21329*/          OPC_CheckType, MVT::v16i1,
/* 21331*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21333*/          OPC_EmitInteger, MVT::i32, 12, 
/* 21336*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21339*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                    // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$v2), 12:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPs8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, GPR:{ *:[i32] }:$v2, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 21350*/        /*Scope*/ 26, /*->21377*/
/* 21351*/          OPC_CheckChild2Integer, 13, 
/* 21353*/          OPC_CheckChild2Type, MVT::i32,
/* 21355*/          OPC_MoveParent,
/* 21356*/          OPC_CheckType, MVT::v16i1,
/* 21358*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21360*/          OPC_EmitInteger, MVT::i32, 13, 
/* 21363*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21366*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                    // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$v2), 13:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPs8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, GPR:{ *:[i32] }:$v2, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 21377*/        /*Scope*/ 26, /*->21404*/
/* 21378*/          OPC_CheckChild2Integer, 8, 
/* 21380*/          OPC_CheckChild2Type, MVT::i32,
/* 21382*/          OPC_MoveParent,
/* 21383*/          OPC_CheckType, MVT::v16i1,
/* 21385*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21387*/          OPC_EmitInteger, MVT::i32, 8, 
/* 21390*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21393*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                    // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$v2), 8:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPu8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, GPR:{ *:[i32] }:$v2, 8:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 21404*/        /*Scope*/ 26, /*->21431*/
/* 21405*/          OPC_CheckChild2Integer, 2, 
/* 21407*/          OPC_CheckChild2Type, MVT::i32,
/* 21409*/          OPC_MoveParent,
/* 21410*/          OPC_CheckType, MVT::v16i1,
/* 21412*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21414*/          OPC_EmitInteger, MVT::i32, 2, 
/* 21417*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21420*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                    // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$v2), 2:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPu8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, GPR:{ *:[i32] }:$v2, 2:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 21431*/        0, /*End of Scope*/
/* 21432*/      /*Scope*/ 100|128,1/*228*/, /*->21662*/
/* 21434*/        OPC_CheckChild0Type, MVT::v8i16,
/* 21436*/        OPC_MoveChild1,
/* 21437*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/* 21440*/        OPC_RecordChild0, // #2 = $v2
/* 21441*/        OPC_CheckChild0Type, MVT::i32,
/* 21443*/        OPC_MoveParent,
/* 21444*/        OPC_Scope, 26, /*->21472*/ // 8 children in Scope
/* 21446*/          OPC_CheckChild2Integer, 0, 
/* 21448*/          OPC_CheckChild2Type, MVT::i32,
/* 21450*/          OPC_MoveParent,
/* 21451*/          OPC_CheckType, MVT::v8i1,
/* 21453*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21455*/          OPC_EmitInteger, MVT::i32, 0, 
/* 21458*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21461*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                    // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$v2), 0:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPi16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, GPR:{ *:[i32] }:$v2, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 21472*/        /*Scope*/ 26, /*->21499*/
/* 21473*/          OPC_CheckChild2Integer, 1, 
/* 21475*/          OPC_CheckChild2Type, MVT::i32,
/* 21477*/          OPC_MoveParent,
/* 21478*/          OPC_CheckType, MVT::v8i1,
/* 21480*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21482*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21485*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21488*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                    // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$v2), 1:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPi16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, GPR:{ *:[i32] }:$v2, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 21499*/        /*Scope*/ 26, /*->21526*/
/* 21500*/          OPC_CheckChild2Integer, 10, 
/* 21502*/          OPC_CheckChild2Type, MVT::i32,
/* 21504*/          OPC_MoveParent,
/* 21505*/          OPC_CheckType, MVT::v8i1,
/* 21507*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21509*/          OPC_EmitInteger, MVT::i32, 10, 
/* 21512*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21515*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                    // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$v2), 10:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPs16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, GPR:{ *:[i32] }:$v2, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 21526*/        /*Scope*/ 26, /*->21553*/
/* 21527*/          OPC_CheckChild2Integer, 11, 
/* 21529*/          OPC_CheckChild2Type, MVT::i32,
/* 21531*/          OPC_MoveParent,
/* 21532*/          OPC_CheckType, MVT::v8i1,
/* 21534*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21536*/          OPC_EmitInteger, MVT::i32, 11, 
/* 21539*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21542*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                    // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$v2), 11:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPs16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, GPR:{ *:[i32] }:$v2, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 21553*/        /*Scope*/ 26, /*->21580*/
/* 21554*/          OPC_CheckChild2Integer, 12, 
/* 21556*/          OPC_CheckChild2Type, MVT::i32,
/* 21558*/          OPC_MoveParent,
/* 21559*/          OPC_CheckType, MVT::v8i1,
/* 21561*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21563*/          OPC_EmitInteger, MVT::i32, 12, 
/* 21566*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21569*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                    // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$v2), 12:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPs16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, GPR:{ *:[i32] }:$v2, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 21580*/        /*Scope*/ 26, /*->21607*/
/* 21581*/          OPC_CheckChild2Integer, 13, 
/* 21583*/          OPC_CheckChild2Type, MVT::i32,
/* 21585*/          OPC_MoveParent,
/* 21586*/          OPC_CheckType, MVT::v8i1,
/* 21588*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21590*/          OPC_EmitInteger, MVT::i32, 13, 
/* 21593*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21596*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                    // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$v2), 13:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPs16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, GPR:{ *:[i32] }:$v2, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 21607*/        /*Scope*/ 26, /*->21634*/
/* 21608*/          OPC_CheckChild2Integer, 8, 
/* 21610*/          OPC_CheckChild2Type, MVT::i32,
/* 21612*/          OPC_MoveParent,
/* 21613*/          OPC_CheckType, MVT::v8i1,
/* 21615*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21617*/          OPC_EmitInteger, MVT::i32, 8, 
/* 21620*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21623*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                    // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$v2), 8:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPu16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, GPR:{ *:[i32] }:$v2, 8:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 21634*/        /*Scope*/ 26, /*->21661*/
/* 21635*/          OPC_CheckChild2Integer, 2, 
/* 21637*/          OPC_CheckChild2Type, MVT::i32,
/* 21639*/          OPC_MoveParent,
/* 21640*/          OPC_CheckType, MVT::v8i1,
/* 21642*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21644*/          OPC_EmitInteger, MVT::i32, 2, 
/* 21647*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21650*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                    // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$v2), 2:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPu16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, GPR:{ *:[i32] }:$v2, 2:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 21661*/        0, /*End of Scope*/
/* 21662*/      /*Scope*/ 100|128,1/*228*/, /*->21892*/
/* 21664*/        OPC_CheckChild0Type, MVT::v4i32,
/* 21666*/        OPC_MoveChild1,
/* 21667*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/* 21670*/        OPC_RecordChild0, // #2 = $v2
/* 21671*/        OPC_CheckChild0Type, MVT::i32,
/* 21673*/        OPC_MoveParent,
/* 21674*/        OPC_Scope, 26, /*->21702*/ // 8 children in Scope
/* 21676*/          OPC_CheckChild2Integer, 0, 
/* 21678*/          OPC_CheckChild2Type, MVT::i32,
/* 21680*/          OPC_MoveParent,
/* 21681*/          OPC_CheckType, MVT::v4i1,
/* 21683*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21685*/          OPC_EmitInteger, MVT::i32, 0, 
/* 21688*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21691*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                    // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$v2), 0:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPi32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, GPR:{ *:[i32] }:$v2, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 21702*/        /*Scope*/ 26, /*->21729*/
/* 21703*/          OPC_CheckChild2Integer, 1, 
/* 21705*/          OPC_CheckChild2Type, MVT::i32,
/* 21707*/          OPC_MoveParent,
/* 21708*/          OPC_CheckType, MVT::v4i1,
/* 21710*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21712*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21715*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21718*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                    // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$v2), 1:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPi32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, GPR:{ *:[i32] }:$v2, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 21729*/        /*Scope*/ 26, /*->21756*/
/* 21730*/          OPC_CheckChild2Integer, 10, 
/* 21732*/          OPC_CheckChild2Type, MVT::i32,
/* 21734*/          OPC_MoveParent,
/* 21735*/          OPC_CheckType, MVT::v4i1,
/* 21737*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21739*/          OPC_EmitInteger, MVT::i32, 10, 
/* 21742*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21745*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                    // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$v2), 10:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPs32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, GPR:{ *:[i32] }:$v2, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 21756*/        /*Scope*/ 26, /*->21783*/
/* 21757*/          OPC_CheckChild2Integer, 11, 
/* 21759*/          OPC_CheckChild2Type, MVT::i32,
/* 21761*/          OPC_MoveParent,
/* 21762*/          OPC_CheckType, MVT::v4i1,
/* 21764*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21766*/          OPC_EmitInteger, MVT::i32, 11, 
/* 21769*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21772*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                    // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$v2), 11:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPs32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, GPR:{ *:[i32] }:$v2, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 21783*/        /*Scope*/ 26, /*->21810*/
/* 21784*/          OPC_CheckChild2Integer, 12, 
/* 21786*/          OPC_CheckChild2Type, MVT::i32,
/* 21788*/          OPC_MoveParent,
/* 21789*/          OPC_CheckType, MVT::v4i1,
/* 21791*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21793*/          OPC_EmitInteger, MVT::i32, 12, 
/* 21796*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21799*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                    // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$v2), 12:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPs32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, GPR:{ *:[i32] }:$v2, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 21810*/        /*Scope*/ 26, /*->21837*/
/* 21811*/          OPC_CheckChild2Integer, 13, 
/* 21813*/          OPC_CheckChild2Type, MVT::i32,
/* 21815*/          OPC_MoveParent,
/* 21816*/          OPC_CheckType, MVT::v4i1,
/* 21818*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21820*/          OPC_EmitInteger, MVT::i32, 13, 
/* 21823*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21826*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                    // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$v2), 13:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPs32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, GPR:{ *:[i32] }:$v2, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 21837*/        /*Scope*/ 26, /*->21864*/
/* 21838*/          OPC_CheckChild2Integer, 8, 
/* 21840*/          OPC_CheckChild2Type, MVT::i32,
/* 21842*/          OPC_MoveParent,
/* 21843*/          OPC_CheckType, MVT::v4i1,
/* 21845*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21847*/          OPC_EmitInteger, MVT::i32, 8, 
/* 21850*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21853*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                    // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$v2), 8:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPu32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, GPR:{ *:[i32] }:$v2, 8:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 21864*/        /*Scope*/ 26, /*->21891*/
/* 21865*/          OPC_CheckChild2Integer, 2, 
/* 21867*/          OPC_CheckChild2Type, MVT::i32,
/* 21869*/          OPC_MoveParent,
/* 21870*/          OPC_CheckType, MVT::v4i1,
/* 21872*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21874*/          OPC_EmitInteger, MVT::i32, 2, 
/* 21877*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21880*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                    // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$v2), 2:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPu32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, GPR:{ *:[i32] }:$v2, 2:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 21891*/        0, /*End of Scope*/
/* 21892*/      0, /*End of Scope*/
/* 21893*/    /*Scope*/ 81|128,5/*721*/, /*->22616*/
/* 21895*/      OPC_MoveChild0,
/* 21896*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VCMP),
/* 21899*/      OPC_RecordChild0, // #0 = $v1
/* 21900*/      OPC_Scope, 108|128,1/*236*/, /*->22139*/ // 3 children in Scope
/* 21903*/        OPC_CheckChild0Type, MVT::v16i8,
/* 21905*/        OPC_MoveChild1,
/* 21906*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/* 21909*/        OPC_RecordChild0, // #1 = $v2
/* 21910*/        OPC_CheckChild0Type, MVT::i32,
/* 21912*/        OPC_MoveParent,
/* 21913*/        OPC_Scope, 27, /*->21942*/ // 8 children in Scope
/* 21915*/          OPC_CheckChild2Integer, 0, 
/* 21917*/          OPC_CheckChild2Type, MVT::i32,
/* 21919*/          OPC_MoveParent,
/* 21920*/          OPC_RecordChild1, // #2 = $p1
/* 21921*/          OPC_CheckType, MVT::v16i1,
/* 21923*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21925*/          OPC_EmitInteger, MVT::i32, 0, 
/* 21928*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21931*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                    // Src: (and:{ *:[v16i1] } (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$v2), 0:{ *:[i32] }), VCCR:{ *:[v16i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPi8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, GPR:{ *:[i32] }:$v2, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 21942*/        /*Scope*/ 27, /*->21970*/
/* 21943*/          OPC_CheckChild2Integer, 1, 
/* 21945*/          OPC_CheckChild2Type, MVT::i32,
/* 21947*/          OPC_MoveParent,
/* 21948*/          OPC_RecordChild1, // #2 = $p1
/* 21949*/          OPC_CheckType, MVT::v16i1,
/* 21951*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21953*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21956*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21959*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                    // Src: (and:{ *:[v16i1] } (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$v2), 1:{ *:[i32] }), VCCR:{ *:[v16i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPi8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, GPR:{ *:[i32] }:$v2, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 21970*/        /*Scope*/ 27, /*->21998*/
/* 21971*/          OPC_CheckChild2Integer, 10, 
/* 21973*/          OPC_CheckChild2Type, MVT::i32,
/* 21975*/          OPC_MoveParent,
/* 21976*/          OPC_RecordChild1, // #2 = $p1
/* 21977*/          OPC_CheckType, MVT::v16i1,
/* 21979*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 21981*/          OPC_EmitInteger, MVT::i32, 10, 
/* 21984*/          OPC_EmitInteger, MVT::i32, 1, 
/* 21987*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                    // Src: (and:{ *:[v16i1] } (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$v2), 10:{ *:[i32] }), VCCR:{ *:[v16i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPs8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, GPR:{ *:[i32] }:$v2, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 21998*/        /*Scope*/ 27, /*->22026*/
/* 21999*/          OPC_CheckChild2Integer, 11, 
/* 22001*/          OPC_CheckChild2Type, MVT::i32,
/* 22003*/          OPC_MoveParent,
/* 22004*/          OPC_RecordChild1, // #2 = $p1
/* 22005*/          OPC_CheckType, MVT::v16i1,
/* 22007*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 22009*/          OPC_EmitInteger, MVT::i32, 11, 
/* 22012*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22015*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                    // Src: (and:{ *:[v16i1] } (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$v2), 11:{ *:[i32] }), VCCR:{ *:[v16i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPs8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, GPR:{ *:[i32] }:$v2, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 22026*/        /*Scope*/ 27, /*->22054*/
/* 22027*/          OPC_CheckChild2Integer, 12, 
/* 22029*/          OPC_CheckChild2Type, MVT::i32,
/* 22031*/          OPC_MoveParent,
/* 22032*/          OPC_RecordChild1, // #2 = $p1
/* 22033*/          OPC_CheckType, MVT::v16i1,
/* 22035*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 22037*/          OPC_EmitInteger, MVT::i32, 12, 
/* 22040*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22043*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                    // Src: (and:{ *:[v16i1] } (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$v2), 12:{ *:[i32] }), VCCR:{ *:[v16i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPs8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, GPR:{ *:[i32] }:$v2, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 22054*/        /*Scope*/ 27, /*->22082*/
/* 22055*/          OPC_CheckChild2Integer, 13, 
/* 22057*/          OPC_CheckChild2Type, MVT::i32,
/* 22059*/          OPC_MoveParent,
/* 22060*/          OPC_RecordChild1, // #2 = $p1
/* 22061*/          OPC_CheckType, MVT::v16i1,
/* 22063*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 22065*/          OPC_EmitInteger, MVT::i32, 13, 
/* 22068*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22071*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                    // Src: (and:{ *:[v16i1] } (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$v2), 13:{ *:[i32] }), VCCR:{ *:[v16i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPs8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, GPR:{ *:[i32] }:$v2, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 22082*/        /*Scope*/ 27, /*->22110*/
/* 22083*/          OPC_CheckChild2Integer, 8, 
/* 22085*/          OPC_CheckChild2Type, MVT::i32,
/* 22087*/          OPC_MoveParent,
/* 22088*/          OPC_RecordChild1, // #2 = $p1
/* 22089*/          OPC_CheckType, MVT::v16i1,
/* 22091*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 22093*/          OPC_EmitInteger, MVT::i32, 8, 
/* 22096*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22099*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                    // Src: (and:{ *:[v16i1] } (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$v2), 8:{ *:[i32] }), VCCR:{ *:[v16i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPu8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, GPR:{ *:[i32] }:$v2, 8:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 22110*/        /*Scope*/ 27, /*->22138*/
/* 22111*/          OPC_CheckChild2Integer, 2, 
/* 22113*/          OPC_CheckChild2Type, MVT::i32,
/* 22115*/          OPC_MoveParent,
/* 22116*/          OPC_RecordChild1, // #2 = $p1
/* 22117*/          OPC_CheckType, MVT::v16i1,
/* 22119*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 22121*/          OPC_EmitInteger, MVT::i32, 2, 
/* 22124*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22127*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                    // Src: (and:{ *:[v16i1] } (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$v2), 2:{ *:[i32] }), VCCR:{ *:[v16i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPu8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, GPR:{ *:[i32] }:$v2, 2:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 22138*/        0, /*End of Scope*/
/* 22139*/      /*Scope*/ 108|128,1/*236*/, /*->22377*/
/* 22141*/        OPC_CheckChild0Type, MVT::v8i16,
/* 22143*/        OPC_MoveChild1,
/* 22144*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/* 22147*/        OPC_RecordChild0, // #1 = $v2
/* 22148*/        OPC_CheckChild0Type, MVT::i32,
/* 22150*/        OPC_MoveParent,
/* 22151*/        OPC_Scope, 27, /*->22180*/ // 8 children in Scope
/* 22153*/          OPC_CheckChild2Integer, 0, 
/* 22155*/          OPC_CheckChild2Type, MVT::i32,
/* 22157*/          OPC_MoveParent,
/* 22158*/          OPC_RecordChild1, // #2 = $p1
/* 22159*/          OPC_CheckType, MVT::v8i1,
/* 22161*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 22163*/          OPC_EmitInteger, MVT::i32, 0, 
/* 22166*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22169*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                    // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$v2), 0:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPi16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, GPR:{ *:[i32] }:$v2, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 22180*/        /*Scope*/ 27, /*->22208*/
/* 22181*/          OPC_CheckChild2Integer, 1, 
/* 22183*/          OPC_CheckChild2Type, MVT::i32,
/* 22185*/          OPC_MoveParent,
/* 22186*/          OPC_RecordChild1, // #2 = $p1
/* 22187*/          OPC_CheckType, MVT::v8i1,
/* 22189*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 22191*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22194*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22197*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                    // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$v2), 1:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPi16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, GPR:{ *:[i32] }:$v2, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 22208*/        /*Scope*/ 27, /*->22236*/
/* 22209*/          OPC_CheckChild2Integer, 10, 
/* 22211*/          OPC_CheckChild2Type, MVT::i32,
/* 22213*/          OPC_MoveParent,
/* 22214*/          OPC_RecordChild1, // #2 = $p1
/* 22215*/          OPC_CheckType, MVT::v8i1,
/* 22217*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 22219*/          OPC_EmitInteger, MVT::i32, 10, 
/* 22222*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22225*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                    // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$v2), 10:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPs16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, GPR:{ *:[i32] }:$v2, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 22236*/        /*Scope*/ 27, /*->22264*/
/* 22237*/          OPC_CheckChild2Integer, 11, 
/* 22239*/          OPC_CheckChild2Type, MVT::i32,
/* 22241*/          OPC_MoveParent,
/* 22242*/          OPC_RecordChild1, // #2 = $p1
/* 22243*/          OPC_CheckType, MVT::v8i1,
/* 22245*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 22247*/          OPC_EmitInteger, MVT::i32, 11, 
/* 22250*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22253*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                    // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$v2), 11:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPs16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, GPR:{ *:[i32] }:$v2, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 22264*/        /*Scope*/ 27, /*->22292*/
/* 22265*/          OPC_CheckChild2Integer, 12, 
/* 22267*/          OPC_CheckChild2Type, MVT::i32,
/* 22269*/          OPC_MoveParent,
/* 22270*/          OPC_RecordChild1, // #2 = $p1
/* 22271*/          OPC_CheckType, MVT::v8i1,
/* 22273*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 22275*/          OPC_EmitInteger, MVT::i32, 12, 
/* 22278*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22281*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                    // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$v2), 12:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPs16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, GPR:{ *:[i32] }:$v2, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 22292*/        /*Scope*/ 27, /*->22320*/
/* 22293*/          OPC_CheckChild2Integer, 13, 
/* 22295*/          OPC_CheckChild2Type, MVT::i32,
/* 22297*/          OPC_MoveParent,
/* 22298*/          OPC_RecordChild1, // #2 = $p1
/* 22299*/          OPC_CheckType, MVT::v8i1,
/* 22301*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 22303*/          OPC_EmitInteger, MVT::i32, 13, 
/* 22306*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22309*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                    // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$v2), 13:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPs16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, GPR:{ *:[i32] }:$v2, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 22320*/        /*Scope*/ 27, /*->22348*/
/* 22321*/          OPC_CheckChild2Integer, 8, 
/* 22323*/          OPC_CheckChild2Type, MVT::i32,
/* 22325*/          OPC_MoveParent,
/* 22326*/          OPC_RecordChild1, // #2 = $p1
/* 22327*/          OPC_CheckType, MVT::v8i1,
/* 22329*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 22331*/          OPC_EmitInteger, MVT::i32, 8, 
/* 22334*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22337*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                    // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$v2), 8:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPu16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, GPR:{ *:[i32] }:$v2, 8:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 22348*/        /*Scope*/ 27, /*->22376*/
/* 22349*/          OPC_CheckChild2Integer, 2, 
/* 22351*/          OPC_CheckChild2Type, MVT::i32,
/* 22353*/          OPC_MoveParent,
/* 22354*/          OPC_RecordChild1, // #2 = $p1
/* 22355*/          OPC_CheckType, MVT::v8i1,
/* 22357*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 22359*/          OPC_EmitInteger, MVT::i32, 2, 
/* 22362*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22365*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                    // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$v2), 2:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPu16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, GPR:{ *:[i32] }:$v2, 2:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 22376*/        0, /*End of Scope*/
/* 22377*/      /*Scope*/ 108|128,1/*236*/, /*->22615*/
/* 22379*/        OPC_CheckChild0Type, MVT::v4i32,
/* 22381*/        OPC_MoveChild1,
/* 22382*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/* 22385*/        OPC_RecordChild0, // #1 = $v2
/* 22386*/        OPC_CheckChild0Type, MVT::i32,
/* 22388*/        OPC_MoveParent,
/* 22389*/        OPC_Scope, 27, /*->22418*/ // 8 children in Scope
/* 22391*/          OPC_CheckChild2Integer, 0, 
/* 22393*/          OPC_CheckChild2Type, MVT::i32,
/* 22395*/          OPC_MoveParent,
/* 22396*/          OPC_RecordChild1, // #2 = $p1
/* 22397*/          OPC_CheckType, MVT::v4i1,
/* 22399*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 22401*/          OPC_EmitInteger, MVT::i32, 0, 
/* 22404*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22407*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                    // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$v2), 0:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPi32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, GPR:{ *:[i32] }:$v2, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 22418*/        /*Scope*/ 27, /*->22446*/
/* 22419*/          OPC_CheckChild2Integer, 1, 
/* 22421*/          OPC_CheckChild2Type, MVT::i32,
/* 22423*/          OPC_MoveParent,
/* 22424*/          OPC_RecordChild1, // #2 = $p1
/* 22425*/          OPC_CheckType, MVT::v4i1,
/* 22427*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 22429*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22432*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22435*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                    // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$v2), 1:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPi32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, GPR:{ *:[i32] }:$v2, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 22446*/        /*Scope*/ 27, /*->22474*/
/* 22447*/          OPC_CheckChild2Integer, 10, 
/* 22449*/          OPC_CheckChild2Type, MVT::i32,
/* 22451*/          OPC_MoveParent,
/* 22452*/          OPC_RecordChild1, // #2 = $p1
/* 22453*/          OPC_CheckType, MVT::v4i1,
/* 22455*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 22457*/          OPC_EmitInteger, MVT::i32, 10, 
/* 22460*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22463*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                    // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$v2), 10:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPs32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, GPR:{ *:[i32] }:$v2, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 22474*/        /*Scope*/ 27, /*->22502*/
/* 22475*/          OPC_CheckChild2Integer, 11, 
/* 22477*/          OPC_CheckChild2Type, MVT::i32,
/* 22479*/          OPC_MoveParent,
/* 22480*/          OPC_RecordChild1, // #2 = $p1
/* 22481*/          OPC_CheckType, MVT::v4i1,
/* 22483*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 22485*/          OPC_EmitInteger, MVT::i32, 11, 
/* 22488*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22491*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                    // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$v2), 11:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPs32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, GPR:{ *:[i32] }:$v2, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 22502*/        /*Scope*/ 27, /*->22530*/
/* 22503*/          OPC_CheckChild2Integer, 12, 
/* 22505*/          OPC_CheckChild2Type, MVT::i32,
/* 22507*/          OPC_MoveParent,
/* 22508*/          OPC_RecordChild1, // #2 = $p1
/* 22509*/          OPC_CheckType, MVT::v4i1,
/* 22511*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 22513*/          OPC_EmitInteger, MVT::i32, 12, 
/* 22516*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22519*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                    // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$v2), 12:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPs32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, GPR:{ *:[i32] }:$v2, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 22530*/        /*Scope*/ 27, /*->22558*/
/* 22531*/          OPC_CheckChild2Integer, 13, 
/* 22533*/          OPC_CheckChild2Type, MVT::i32,
/* 22535*/          OPC_MoveParent,
/* 22536*/          OPC_RecordChild1, // #2 = $p1
/* 22537*/          OPC_CheckType, MVT::v4i1,
/* 22539*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 22541*/          OPC_EmitInteger, MVT::i32, 13, 
/* 22544*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22547*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                    // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$v2), 13:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPs32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, GPR:{ *:[i32] }:$v2, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 22558*/        /*Scope*/ 27, /*->22586*/
/* 22559*/          OPC_CheckChild2Integer, 8, 
/* 22561*/          OPC_CheckChild2Type, MVT::i32,
/* 22563*/          OPC_MoveParent,
/* 22564*/          OPC_RecordChild1, // #2 = $p1
/* 22565*/          OPC_CheckType, MVT::v4i1,
/* 22567*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 22569*/          OPC_EmitInteger, MVT::i32, 8, 
/* 22572*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22575*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                    // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$v2), 8:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPu32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, GPR:{ *:[i32] }:$v2, 8:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 22586*/        /*Scope*/ 27, /*->22614*/
/* 22587*/          OPC_CheckChild2Integer, 2, 
/* 22589*/          OPC_CheckChild2Type, MVT::i32,
/* 22591*/          OPC_MoveParent,
/* 22592*/          OPC_RecordChild1, // #2 = $p1
/* 22593*/          OPC_CheckType, MVT::v4i1,
/* 22595*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 22597*/          OPC_EmitInteger, MVT::i32, 2, 
/* 22600*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22603*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                    // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$v2), 2:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPu32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, GPR:{ *:[i32] }:$v2, 2:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 22614*/        0, /*End of Scope*/
/* 22615*/      0, /*End of Scope*/
/* 22616*/    /*Scope*/ 108|128,3/*492*/, /*->23110*/
/* 22618*/      OPC_RecordChild0, // #0 = $p1
/* 22619*/      OPC_MoveChild1,
/* 22620*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VCMP),
/* 22623*/      OPC_RecordChild0, // #1 = $v1
/* 22624*/      OPC_Scope, 112|128,1/*240*/, /*->22867*/ // 2 children in Scope
/* 22627*/        OPC_CheckChild0Type, MVT::v8f16,
/* 22629*/        OPC_MoveChild1,
/* 22630*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/* 22633*/        OPC_RecordChild0, // #2 = $v2
/* 22634*/        OPC_CheckChild0Type, MVT::f16,
/* 22636*/        OPC_MoveParent,
/* 22637*/        OPC_Scope, 37, /*->22676*/ // 6 children in Scope
/* 22639*/          OPC_CheckChild2Integer, 0, 
/* 22641*/          OPC_CheckChild2Type, MVT::i32,
/* 22643*/          OPC_MoveParent,
/* 22644*/          OPC_CheckType, MVT::v8i1,
/* 22646*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 22648*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 22651*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 2, 3,  // Results = #4
/* 22659*/          OPC_EmitInteger, MVT::i32, 0, 
/* 22662*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22665*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 1, 4, 5, 6, 0, 
                    // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (ARMvdup:{ *:[v8f16] } HPR:{ *:[f16] }:$v2), 0:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } HPR:{ *:[f16] }:$v2, rGPR:{ *:[i32] }), 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 22676*/        /*Scope*/ 37, /*->22714*/
/* 22677*/          OPC_CheckChild2Integer, 1, 
/* 22679*/          OPC_CheckChild2Type, MVT::i32,
/* 22681*/          OPC_MoveParent,
/* 22682*/          OPC_CheckType, MVT::v8i1,
/* 22684*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 22686*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 22689*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 2, 3,  // Results = #4
/* 22697*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22700*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22703*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 1, 4, 5, 6, 0, 
                    // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (ARMvdup:{ *:[v8f16] } HPR:{ *:[f16] }:$v2), 1:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } HPR:{ *:[f16] }:$v2, rGPR:{ *:[i32] }), 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 22714*/        /*Scope*/ 37, /*->22752*/
/* 22715*/          OPC_CheckChild2Integer, 10, 
/* 22717*/          OPC_CheckChild2Type, MVT::i32,
/* 22719*/          OPC_MoveParent,
/* 22720*/          OPC_CheckType, MVT::v8i1,
/* 22722*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 22724*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 22727*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 2, 3,  // Results = #4
/* 22735*/          OPC_EmitInteger, MVT::i32, 10, 
/* 22738*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22741*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 1, 4, 5, 6, 0, 
                    // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (ARMvdup:{ *:[v8f16] } HPR:{ *:[f16] }:$v2), 10:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } HPR:{ *:[f16] }:$v2, rGPR:{ *:[i32] }), 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 22752*/        /*Scope*/ 37, /*->22790*/
/* 22753*/          OPC_CheckChild2Integer, 11, 
/* 22755*/          OPC_CheckChild2Type, MVT::i32,
/* 22757*/          OPC_MoveParent,
/* 22758*/          OPC_CheckType, MVT::v8i1,
/* 22760*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 22762*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 22765*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 2, 3,  // Results = #4
/* 22773*/          OPC_EmitInteger, MVT::i32, 11, 
/* 22776*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22779*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 1, 4, 5, 6, 0, 
                    // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (ARMvdup:{ *:[v8f16] } HPR:{ *:[f16] }:$v2), 11:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } HPR:{ *:[f16] }:$v2, rGPR:{ *:[i32] }), 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 22790*/        /*Scope*/ 37, /*->22828*/
/* 22791*/          OPC_CheckChild2Integer, 12, 
/* 22793*/          OPC_CheckChild2Type, MVT::i32,
/* 22795*/          OPC_MoveParent,
/* 22796*/          OPC_CheckType, MVT::v8i1,
/* 22798*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 22800*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 22803*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 2, 3,  // Results = #4
/* 22811*/          OPC_EmitInteger, MVT::i32, 12, 
/* 22814*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22817*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 1, 4, 5, 6, 0, 
                    // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (ARMvdup:{ *:[v8f16] } HPR:{ *:[f16] }:$v2), 12:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } HPR:{ *:[f16] }:$v2, rGPR:{ *:[i32] }), 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 22828*/        /*Scope*/ 37, /*->22866*/
/* 22829*/          OPC_CheckChild2Integer, 13, 
/* 22831*/          OPC_CheckChild2Type, MVT::i32,
/* 22833*/          OPC_MoveParent,
/* 22834*/          OPC_CheckType, MVT::v8i1,
/* 22836*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 22838*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 22841*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 2, 3,  // Results = #4
/* 22849*/          OPC_EmitInteger, MVT::i32, 13, 
/* 22852*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22855*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 1, 4, 5, 6, 0, 
                    // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (ARMvdup:{ *:[v8f16] } HPR:{ *:[f16] }:$v2), 13:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } HPR:{ *:[f16] }:$v2, rGPR:{ *:[i32] }), 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 22866*/        0, /*End of Scope*/
/* 22867*/      /*Scope*/ 112|128,1/*240*/, /*->23109*/
/* 22869*/        OPC_CheckChild0Type, MVT::v4f32,
/* 22871*/        OPC_MoveChild1,
/* 22872*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/* 22875*/        OPC_RecordChild0, // #2 = $v2
/* 22876*/        OPC_CheckChild0Type, MVT::f32,
/* 22878*/        OPC_MoveParent,
/* 22879*/        OPC_Scope, 37, /*->22918*/ // 6 children in Scope
/* 22881*/          OPC_CheckChild2Integer, 0, 
/* 22883*/          OPC_CheckChild2Type, MVT::i32,
/* 22885*/          OPC_MoveParent,
/* 22886*/          OPC_CheckType, MVT::v4i1,
/* 22888*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 22890*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 22893*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 2, 3,  // Results = #4
/* 22901*/          OPC_EmitInteger, MVT::i32, 0, 
/* 22904*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22907*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 1, 4, 5, 6, 0, 
                    // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (ARMvdup:{ *:[v4f32] } SPR:{ *:[f32] }:$v2), 0:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } SPR:{ *:[f32] }:$v2, rGPR:{ *:[i32] }), 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 22918*/        /*Scope*/ 37, /*->22956*/
/* 22919*/          OPC_CheckChild2Integer, 1, 
/* 22921*/          OPC_CheckChild2Type, MVT::i32,
/* 22923*/          OPC_MoveParent,
/* 22924*/          OPC_CheckType, MVT::v4i1,
/* 22926*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 22928*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 22931*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 2, 3,  // Results = #4
/* 22939*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22942*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22945*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 1, 4, 5, 6, 0, 
                    // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (ARMvdup:{ *:[v4f32] } SPR:{ *:[f32] }:$v2), 1:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } SPR:{ *:[f32] }:$v2, rGPR:{ *:[i32] }), 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 22956*/        /*Scope*/ 37, /*->22994*/
/* 22957*/          OPC_CheckChild2Integer, 10, 
/* 22959*/          OPC_CheckChild2Type, MVT::i32,
/* 22961*/          OPC_MoveParent,
/* 22962*/          OPC_CheckType, MVT::v4i1,
/* 22964*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 22966*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 22969*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 2, 3,  // Results = #4
/* 22977*/          OPC_EmitInteger, MVT::i32, 10, 
/* 22980*/          OPC_EmitInteger, MVT::i32, 1, 
/* 22983*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 1, 4, 5, 6, 0, 
                    // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (ARMvdup:{ *:[v4f32] } SPR:{ *:[f32] }:$v2), 10:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } SPR:{ *:[f32] }:$v2, rGPR:{ *:[i32] }), 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 22994*/        /*Scope*/ 37, /*->23032*/
/* 22995*/          OPC_CheckChild2Integer, 11, 
/* 22997*/          OPC_CheckChild2Type, MVT::i32,
/* 22999*/          OPC_MoveParent,
/* 23000*/          OPC_CheckType, MVT::v4i1,
/* 23002*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 23004*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 23007*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 2, 3,  // Results = #4
/* 23015*/          OPC_EmitInteger, MVT::i32, 11, 
/* 23018*/          OPC_EmitInteger, MVT::i32, 1, 
/* 23021*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 1, 4, 5, 6, 0, 
                    // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (ARMvdup:{ *:[v4f32] } SPR:{ *:[f32] }:$v2), 11:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } SPR:{ *:[f32] }:$v2, rGPR:{ *:[i32] }), 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 23032*/        /*Scope*/ 37, /*->23070*/
/* 23033*/          OPC_CheckChild2Integer, 12, 
/* 23035*/          OPC_CheckChild2Type, MVT::i32,
/* 23037*/          OPC_MoveParent,
/* 23038*/          OPC_CheckType, MVT::v4i1,
/* 23040*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 23042*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 23045*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 2, 3,  // Results = #4
/* 23053*/          OPC_EmitInteger, MVT::i32, 12, 
/* 23056*/          OPC_EmitInteger, MVT::i32, 1, 
/* 23059*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 1, 4, 5, 6, 0, 
                    // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (ARMvdup:{ *:[v4f32] } SPR:{ *:[f32] }:$v2), 12:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } SPR:{ *:[f32] }:$v2, rGPR:{ *:[i32] }), 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 23070*/        /*Scope*/ 37, /*->23108*/
/* 23071*/          OPC_CheckChild2Integer, 13, 
/* 23073*/          OPC_CheckChild2Type, MVT::i32,
/* 23075*/          OPC_MoveParent,
/* 23076*/          OPC_CheckType, MVT::v4i1,
/* 23078*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 23080*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 23083*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 2, 3,  // Results = #4
/* 23091*/          OPC_EmitInteger, MVT::i32, 13, 
/* 23094*/          OPC_EmitInteger, MVT::i32, 1, 
/* 23097*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 1, 4, 5, 6, 0, 
                    // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (ARMvdup:{ *:[v4f32] } SPR:{ *:[f32] }:$v2), 13:{ *:[i32] })) - Complexity = 14
                    // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } SPR:{ *:[f32] }:$v2, rGPR:{ *:[i32] }), 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 23108*/        0, /*End of Scope*/
/* 23109*/      0, /*End of Scope*/
/* 23110*/    /*Scope*/ 119|128,3/*503*/, /*->23615*/
/* 23112*/      OPC_MoveChild0,
/* 23113*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VCMP),
/* 23116*/      OPC_RecordChild0, // #0 = $v1
/* 23117*/      OPC_Scope, 118|128,1/*246*/, /*->23366*/ // 2 children in Scope
/* 23120*/        OPC_CheckChild0Type, MVT::v8f16,
/* 23122*/        OPC_MoveChild1,
/* 23123*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/* 23126*/        OPC_RecordChild0, // #1 = $v2
/* 23127*/        OPC_CheckChild0Type, MVT::f16,
/* 23129*/        OPC_MoveParent,
/* 23130*/        OPC_Scope, 38, /*->23170*/ // 6 children in Scope
/* 23132*/          OPC_CheckChild2Integer, 0, 
/* 23134*/          OPC_CheckChild2Type, MVT::i32,
/* 23136*/          OPC_MoveParent,
/* 23137*/          OPC_RecordChild1, // #2 = $p1
/* 23138*/          OPC_CheckType, MVT::v8i1,
/* 23140*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 23142*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 23145*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 3,  // Results = #4
/* 23153*/          OPC_EmitInteger, MVT::i32, 0, 
/* 23156*/          OPC_EmitInteger, MVT::i32, 1, 
/* 23159*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 4, 5, 6, 2, 
                    // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (ARMvdup:{ *:[v8f16] } HPR:{ *:[f16] }:$v2), 0:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } HPR:{ *:[f16] }:$v2, rGPR:{ *:[i32] }), 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 23170*/        /*Scope*/ 38, /*->23209*/
/* 23171*/          OPC_CheckChild2Integer, 1, 
/* 23173*/          OPC_CheckChild2Type, MVT::i32,
/* 23175*/          OPC_MoveParent,
/* 23176*/          OPC_RecordChild1, // #2 = $p1
/* 23177*/          OPC_CheckType, MVT::v8i1,
/* 23179*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 23181*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 23184*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 3,  // Results = #4
/* 23192*/          OPC_EmitInteger, MVT::i32, 1, 
/* 23195*/          OPC_EmitInteger, MVT::i32, 1, 
/* 23198*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 4, 5, 6, 2, 
                    // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (ARMvdup:{ *:[v8f16] } HPR:{ *:[f16] }:$v2), 1:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } HPR:{ *:[f16] }:$v2, rGPR:{ *:[i32] }), 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 23209*/        /*Scope*/ 38, /*->23248*/
/* 23210*/          OPC_CheckChild2Integer, 10, 
/* 23212*/          OPC_CheckChild2Type, MVT::i32,
/* 23214*/          OPC_MoveParent,
/* 23215*/          OPC_RecordChild1, // #2 = $p1
/* 23216*/          OPC_CheckType, MVT::v8i1,
/* 23218*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 23220*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 23223*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 3,  // Results = #4
/* 23231*/          OPC_EmitInteger, MVT::i32, 10, 
/* 23234*/          OPC_EmitInteger, MVT::i32, 1, 
/* 23237*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 4, 5, 6, 2, 
                    // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (ARMvdup:{ *:[v8f16] } HPR:{ *:[f16] }:$v2), 10:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } HPR:{ *:[f16] }:$v2, rGPR:{ *:[i32] }), 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 23248*/        /*Scope*/ 38, /*->23287*/
/* 23249*/          OPC_CheckChild2Integer, 11, 
/* 23251*/          OPC_CheckChild2Type, MVT::i32,
/* 23253*/          OPC_MoveParent,
/* 23254*/          OPC_RecordChild1, // #2 = $p1
/* 23255*/          OPC_CheckType, MVT::v8i1,
/* 23257*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 23259*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 23262*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 3,  // Results = #4
/* 23270*/          OPC_EmitInteger, MVT::i32, 11, 
/* 23273*/          OPC_EmitInteger, MVT::i32, 1, 
/* 23276*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 4, 5, 6, 2, 
                    // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (ARMvdup:{ *:[v8f16] } HPR:{ *:[f16] }:$v2), 11:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } HPR:{ *:[f16] }:$v2, rGPR:{ *:[i32] }), 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 23287*/        /*Scope*/ 38, /*->23326*/
/* 23288*/          OPC_CheckChild2Integer, 12, 
/* 23290*/          OPC_CheckChild2Type, MVT::i32,
/* 23292*/          OPC_MoveParent,
/* 23293*/          OPC_RecordChild1, // #2 = $p1
/* 23294*/          OPC_CheckType, MVT::v8i1,
/* 23296*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 23298*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 23301*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 3,  // Results = #4
/* 23309*/          OPC_EmitInteger, MVT::i32, 12, 
/* 23312*/          OPC_EmitInteger, MVT::i32, 1, 
/* 23315*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 4, 5, 6, 2, 
                    // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (ARMvdup:{ *:[v8f16] } HPR:{ *:[f16] }:$v2), 12:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } HPR:{ *:[f16] }:$v2, rGPR:{ *:[i32] }), 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 23326*/        /*Scope*/ 38, /*->23365*/
/* 23327*/          OPC_CheckChild2Integer, 13, 
/* 23329*/          OPC_CheckChild2Type, MVT::i32,
/* 23331*/          OPC_MoveParent,
/* 23332*/          OPC_RecordChild1, // #2 = $p1
/* 23333*/          OPC_CheckType, MVT::v8i1,
/* 23335*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 23337*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 23340*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 3,  // Results = #4
/* 23348*/          OPC_EmitInteger, MVT::i32, 13, 
/* 23351*/          OPC_EmitInteger, MVT::i32, 1, 
/* 23354*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 4, 5, 6, 2, 
                    // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (ARMvdup:{ *:[v8f16] } HPR:{ *:[f16] }:$v2), 13:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } HPR:{ *:[f16] }:$v2, rGPR:{ *:[i32] }), 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 23365*/        0, /*End of Scope*/
/* 23366*/      /*Scope*/ 118|128,1/*246*/, /*->23614*/
/* 23368*/        OPC_CheckChild0Type, MVT::v4f32,
/* 23370*/        OPC_MoveChild1,
/* 23371*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/* 23374*/        OPC_RecordChild0, // #1 = $v2
/* 23375*/        OPC_CheckChild0Type, MVT::f32,
/* 23377*/        OPC_MoveParent,
/* 23378*/        OPC_Scope, 38, /*->23418*/ // 6 children in Scope
/* 23380*/          OPC_CheckChild2Integer, 0, 
/* 23382*/          OPC_CheckChild2Type, MVT::i32,
/* 23384*/          OPC_MoveParent,
/* 23385*/          OPC_RecordChild1, // #2 = $p1
/* 23386*/          OPC_CheckType, MVT::v4i1,
/* 23388*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 23390*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 23393*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 3,  // Results = #4
/* 23401*/          OPC_EmitInteger, MVT::i32, 0, 
/* 23404*/          OPC_EmitInteger, MVT::i32, 1, 
/* 23407*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 4, 5, 6, 2, 
                    // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (ARMvdup:{ *:[v4f32] } SPR:{ *:[f32] }:$v2), 0:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } SPR:{ *:[f32] }:$v2, rGPR:{ *:[i32] }), 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 23418*/        /*Scope*/ 38, /*->23457*/
/* 23419*/          OPC_CheckChild2Integer, 1, 
/* 23421*/          OPC_CheckChild2Type, MVT::i32,
/* 23423*/          OPC_MoveParent,
/* 23424*/          OPC_RecordChild1, // #2 = $p1
/* 23425*/          OPC_CheckType, MVT::v4i1,
/* 23427*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 23429*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 23432*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 3,  // Results = #4
/* 23440*/          OPC_EmitInteger, MVT::i32, 1, 
/* 23443*/          OPC_EmitInteger, MVT::i32, 1, 
/* 23446*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 4, 5, 6, 2, 
                    // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (ARMvdup:{ *:[v4f32] } SPR:{ *:[f32] }:$v2), 1:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } SPR:{ *:[f32] }:$v2, rGPR:{ *:[i32] }), 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 23457*/        /*Scope*/ 38, /*->23496*/
/* 23458*/          OPC_CheckChild2Integer, 10, 
/* 23460*/          OPC_CheckChild2Type, MVT::i32,
/* 23462*/          OPC_MoveParent,
/* 23463*/          OPC_RecordChild1, // #2 = $p1
/* 23464*/          OPC_CheckType, MVT::v4i1,
/* 23466*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 23468*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 23471*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 3,  // Results = #4
/* 23479*/          OPC_EmitInteger, MVT::i32, 10, 
/* 23482*/          OPC_EmitInteger, MVT::i32, 1, 
/* 23485*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 4, 5, 6, 2, 
                    // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (ARMvdup:{ *:[v4f32] } SPR:{ *:[f32] }:$v2), 10:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } SPR:{ *:[f32] }:$v2, rGPR:{ *:[i32] }), 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 23496*/        /*Scope*/ 38, /*->23535*/
/* 23497*/          OPC_CheckChild2Integer, 11, 
/* 23499*/          OPC_CheckChild2Type, MVT::i32,
/* 23501*/          OPC_MoveParent,
/* 23502*/          OPC_RecordChild1, // #2 = $p1
/* 23503*/          OPC_CheckType, MVT::v4i1,
/* 23505*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 23507*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 23510*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 3,  // Results = #4
/* 23518*/          OPC_EmitInteger, MVT::i32, 11, 
/* 23521*/          OPC_EmitInteger, MVT::i32, 1, 
/* 23524*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 4, 5, 6, 2, 
                    // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (ARMvdup:{ *:[v4f32] } SPR:{ *:[f32] }:$v2), 11:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } SPR:{ *:[f32] }:$v2, rGPR:{ *:[i32] }), 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 23535*/        /*Scope*/ 38, /*->23574*/
/* 23536*/          OPC_CheckChild2Integer, 12, 
/* 23538*/          OPC_CheckChild2Type, MVT::i32,
/* 23540*/          OPC_MoveParent,
/* 23541*/          OPC_RecordChild1, // #2 = $p1
/* 23542*/          OPC_CheckType, MVT::v4i1,
/* 23544*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 23546*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 23549*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 3,  // Results = #4
/* 23557*/          OPC_EmitInteger, MVT::i32, 12, 
/* 23560*/          OPC_EmitInteger, MVT::i32, 1, 
/* 23563*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 4, 5, 6, 2, 
                    // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (ARMvdup:{ *:[v4f32] } SPR:{ *:[f32] }:$v2), 12:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } SPR:{ *:[f32] }:$v2, rGPR:{ *:[i32] }), 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 23574*/        /*Scope*/ 38, /*->23613*/
/* 23575*/          OPC_CheckChild2Integer, 13, 
/* 23577*/          OPC_CheckChild2Type, MVT::i32,
/* 23579*/          OPC_MoveParent,
/* 23580*/          OPC_RecordChild1, // #2 = $p1
/* 23581*/          OPC_CheckType, MVT::v4i1,
/* 23583*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 23585*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 23588*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 3,  // Results = #4
/* 23596*/          OPC_EmitInteger, MVT::i32, 13, 
/* 23599*/          OPC_EmitInteger, MVT::i32, 1, 
/* 23602*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 4, 5, 6, 2, 
                    // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (ARMvdup:{ *:[v4f32] } SPR:{ *:[f32] }:$v2), 13:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 14
                    // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } SPR:{ *:[f32] }:$v2, rGPR:{ *:[i32] }), 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 23613*/        0, /*End of Scope*/
/* 23614*/      0, /*End of Scope*/
/* 23615*/    /*Scope*/ 91, /*->23707*/
/* 23616*/      OPC_RecordChild0, // #0 = $val1
/* 23617*/      OPC_MoveChild1,
/* 23618*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 23621*/      OPC_Scope, 41, /*->23664*/ // 2 children in Scope
/* 23623*/        OPC_RecordChild0, // #1 = $val2
/* 23624*/        OPC_MoveChild1,
/* 23625*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 23628*/        OPC_MoveChild0,
/* 23629*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 23632*/        OPC_MoveParent,
/* 23633*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/* 23635*/        OPC_MoveParent,
/* 23636*/        OPC_MoveParent,
/* 23637*/        OPC_CheckType, MVT::v16i8,
/* 23639*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 23641*/        OPC_EmitInteger, MVT::i32, 0, 
/* 23644*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 23647*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 23653*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VBIC), 0,
                      MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (and:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, (xor:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val2, (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)) - Complexity = 13
                  // Dst: (MVE_VBIC:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, MQPR:{ *:[v16i8] }:$val2)
/* 23664*/      /*Scope*/ 41, /*->23706*/
/* 23665*/        OPC_MoveChild0,
/* 23666*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 23669*/        OPC_MoveChild0,
/* 23670*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 23673*/        OPC_MoveParent,
/* 23674*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/* 23676*/        OPC_MoveParent,
/* 23677*/        OPC_RecordChild1, // #1 = $val2
/* 23678*/        OPC_MoveParent,
/* 23679*/        OPC_CheckType, MVT::v16i8,
/* 23681*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 23683*/        OPC_EmitInteger, MVT::i32, 0, 
/* 23686*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 23689*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 23695*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VBIC), 0,
                      MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (and:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, (xor:{ *:[v16i8] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>, MQPR:{ *:[v16i8] }:$val2)) - Complexity = 13
                  // Dst: (MVE_VBIC:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, MQPR:{ *:[v16i8] }:$val2)
/* 23706*/      0, /*End of Scope*/
/* 23707*/    /*Scope*/ 92, /*->23800*/
/* 23708*/      OPC_MoveChild0,
/* 23709*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 23712*/      OPC_Scope, 42, /*->23756*/ // 2 children in Scope
/* 23714*/        OPC_RecordChild0, // #0 = $val2
/* 23715*/        OPC_MoveChild1,
/* 23716*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 23719*/        OPC_MoveChild0,
/* 23720*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 23723*/        OPC_MoveParent,
/* 23724*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/* 23726*/        OPC_MoveParent,
/* 23727*/        OPC_MoveParent,
/* 23728*/        OPC_RecordChild1, // #1 = $val1
/* 23729*/        OPC_CheckType, MVT::v16i8,
/* 23731*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 23733*/        OPC_EmitInteger, MVT::i32, 0, 
/* 23736*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 23739*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 23745*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VBIC), 0,
                      MVT::v16i8, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (and:{ *:[v16i8] } (xor:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val2, (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), MQPR:{ *:[v16i8] }:$val1) - Complexity = 13
                  // Dst: (MVE_VBIC:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, MQPR:{ *:[v16i8] }:$val2)
/* 23756*/      /*Scope*/ 42, /*->23799*/
/* 23757*/        OPC_MoveChild0,
/* 23758*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 23761*/        OPC_MoveChild0,
/* 23762*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 23765*/        OPC_MoveParent,
/* 23766*/        OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/* 23768*/        OPC_MoveParent,
/* 23769*/        OPC_RecordChild1, // #0 = $val2
/* 23770*/        OPC_MoveParent,
/* 23771*/        OPC_RecordChild1, // #1 = $val1
/* 23772*/        OPC_CheckType, MVT::v16i8,
/* 23774*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 23776*/        OPC_EmitInteger, MVT::i32, 0, 
/* 23779*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 23782*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 23788*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VBIC), 0,
                      MVT::v16i8, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (and:{ *:[v16i8] } (xor:{ *:[v16i8] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>, MQPR:{ *:[v16i8] }:$val2), MQPR:{ *:[v16i8] }:$val1) - Complexity = 13
                  // Dst: (MVE_VBIC:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, MQPR:{ *:[v16i8] }:$val2)
/* 23799*/      0, /*End of Scope*/
/* 23800*/    /*Scope*/ 26|128,17/*2202*/, /*->26004*/
/* 23802*/      OPC_RecordChild0, // #0 = $src
/* 23803*/      OPC_MoveChild1,
/* 23804*/      OPC_SwitchOpcode /*3 cases */, 64, TARGET_VAL(ARMISD::VMOVIMM),// ->23872
/* 23808*/        OPC_Scope, 30, /*->23840*/ // 2 children in Scope
/* 23810*/          OPC_CheckChild0Integer, 127|128,25/*3327*/, 
/* 23813*/          OPC_MoveParent,
/* 23814*/          OPC_CheckType, MVT::v4i32,
/* 23816*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 23818*/          OPC_EmitInteger, MVT::i32, 0, 
/* 23821*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 23824*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 23830*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOVLu16bh), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (and:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$src, (ARMvmovImm:{ *:[v4i32] } 3327:{ *:[i32] })) - Complexity = 11
                    // Dst: (MVE_VMOVLu16bh:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$src)
/* 23840*/        /*Scope*/ 30, /*->23871*/
/* 23841*/          OPC_CheckChild0Integer, 127|128,17/*2303*/, 
/* 23844*/          OPC_MoveParent,
/* 23845*/          OPC_CheckType, MVT::v8i16,
/* 23847*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 23849*/          OPC_EmitInteger, MVT::i32, 0, 
/* 23852*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 23855*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 23861*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOVLu8bh), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (and:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$src, (ARMvmovImm:{ *:[v8i16] } 2303:{ *:[i32] })) - Complexity = 11
                    // Dst: (MVE_VMOVLu8bh:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$src)
/* 23871*/        0, /*End of Scope*/
/* 23872*/      /*SwitchOpcode*/ 89|128,8/*1113*/, TARGET_VAL(ARMISD::VCMPZ),// ->24989
/* 23876*/        OPC_RecordChild0, // #1 = $v1
/* 23877*/        OPC_Scope, 116|128,1/*244*/, /*->24124*/ // 5 children in Scope
/* 23880*/          OPC_CheckChild0Type, MVT::v16i8,
/* 23882*/          OPC_Scope, 29, /*->23913*/ // 8 children in Scope
/* 23884*/            OPC_CheckChild1Integer, 0, 
/* 23886*/            OPC_CheckChild1Type, MVT::i32,
/* 23888*/            OPC_MoveParent,
/* 23889*/            OPC_CheckType, MVT::v16i1,
/* 23891*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 23893*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 23896*/            OPC_EmitInteger, MVT::i32, 0, 
/* 23899*/            OPC_EmitInteger, MVT::i32, 1, 
/* 23902*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi8r), 0,
                          MVT::v16i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, (ARMvcmpz:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, 0:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPi8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 23913*/          /*Scope*/ 29, /*->23943*/
/* 23914*/            OPC_CheckChild1Integer, 1, 
/* 23916*/            OPC_CheckChild1Type, MVT::i32,
/* 23918*/            OPC_MoveParent,
/* 23919*/            OPC_CheckType, MVT::v16i1,
/* 23921*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 23923*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 23926*/            OPC_EmitInteger, MVT::i32, 1, 
/* 23929*/            OPC_EmitInteger, MVT::i32, 1, 
/* 23932*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi8r), 0,
                          MVT::v16i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, (ARMvcmpz:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, 1:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPi8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 23943*/          /*Scope*/ 29, /*->23973*/
/* 23944*/            OPC_CheckChild1Integer, 10, 
/* 23946*/            OPC_CheckChild1Type, MVT::i32,
/* 23948*/            OPC_MoveParent,
/* 23949*/            OPC_CheckType, MVT::v16i1,
/* 23951*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 23953*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 23956*/            OPC_EmitInteger, MVT::i32, 10, 
/* 23959*/            OPC_EmitInteger, MVT::i32, 1, 
/* 23962*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8r), 0,
                          MVT::v16i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, (ARMvcmpz:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, 10:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPs8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 23973*/          /*Scope*/ 29, /*->24003*/
/* 23974*/            OPC_CheckChild1Integer, 11, 
/* 23976*/            OPC_CheckChild1Type, MVT::i32,
/* 23978*/            OPC_MoveParent,
/* 23979*/            OPC_CheckType, MVT::v16i1,
/* 23981*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 23983*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 23986*/            OPC_EmitInteger, MVT::i32, 11, 
/* 23989*/            OPC_EmitInteger, MVT::i32, 1, 
/* 23992*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8r), 0,
                          MVT::v16i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, (ARMvcmpz:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, 11:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPs8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 24003*/          /*Scope*/ 29, /*->24033*/
/* 24004*/            OPC_CheckChild1Integer, 12, 
/* 24006*/            OPC_CheckChild1Type, MVT::i32,
/* 24008*/            OPC_MoveParent,
/* 24009*/            OPC_CheckType, MVT::v16i1,
/* 24011*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 24013*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24016*/            OPC_EmitInteger, MVT::i32, 12, 
/* 24019*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24022*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8r), 0,
                          MVT::v16i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, (ARMvcmpz:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, 12:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPs8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 24033*/          /*Scope*/ 29, /*->24063*/
/* 24034*/            OPC_CheckChild1Integer, 13, 
/* 24036*/            OPC_CheckChild1Type, MVT::i32,
/* 24038*/            OPC_MoveParent,
/* 24039*/            OPC_CheckType, MVT::v16i1,
/* 24041*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 24043*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24046*/            OPC_EmitInteger, MVT::i32, 13, 
/* 24049*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24052*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8r), 0,
                          MVT::v16i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, (ARMvcmpz:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, 13:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPs8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 24063*/          /*Scope*/ 29, /*->24093*/
/* 24064*/            OPC_CheckChild1Integer, 8, 
/* 24066*/            OPC_CheckChild1Type, MVT::i32,
/* 24068*/            OPC_MoveParent,
/* 24069*/            OPC_CheckType, MVT::v16i1,
/* 24071*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 24073*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24076*/            OPC_EmitInteger, MVT::i32, 8, 
/* 24079*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24082*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu8r), 0,
                          MVT::v16i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, (ARMvcmpz:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, 8:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPu8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 8:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 24093*/          /*Scope*/ 29, /*->24123*/
/* 24094*/            OPC_CheckChild1Integer, 2, 
/* 24096*/            OPC_CheckChild1Type, MVT::i32,
/* 24098*/            OPC_MoveParent,
/* 24099*/            OPC_CheckType, MVT::v16i1,
/* 24101*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 24103*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24106*/            OPC_EmitInteger, MVT::i32, 2, 
/* 24109*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24112*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu8r), 0,
                          MVT::v16i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, (ARMvcmpz:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, 2:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPu8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 2:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 24123*/          0, /*End of Scope*/
/* 24124*/        /*Scope*/ 116|128,1/*244*/, /*->24370*/
/* 24126*/          OPC_CheckChild0Type, MVT::v8i16,
/* 24128*/          OPC_Scope, 29, /*->24159*/ // 8 children in Scope
/* 24130*/            OPC_CheckChild1Integer, 0, 
/* 24132*/            OPC_CheckChild1Type, MVT::i32,
/* 24134*/            OPC_MoveParent,
/* 24135*/            OPC_CheckType, MVT::v8i1,
/* 24137*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 24139*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24142*/            OPC_EmitInteger, MVT::i32, 0, 
/* 24145*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24148*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi16r), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, 0:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPi16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 24159*/          /*Scope*/ 29, /*->24189*/
/* 24160*/            OPC_CheckChild1Integer, 1, 
/* 24162*/            OPC_CheckChild1Type, MVT::i32,
/* 24164*/            OPC_MoveParent,
/* 24165*/            OPC_CheckType, MVT::v8i1,
/* 24167*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 24169*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24172*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24175*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24178*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi16r), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, 1:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPi16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 24189*/          /*Scope*/ 29, /*->24219*/
/* 24190*/            OPC_CheckChild1Integer, 10, 
/* 24192*/            OPC_CheckChild1Type, MVT::i32,
/* 24194*/            OPC_MoveParent,
/* 24195*/            OPC_CheckType, MVT::v8i1,
/* 24197*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 24199*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24202*/            OPC_EmitInteger, MVT::i32, 10, 
/* 24205*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24208*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16r), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, 10:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPs16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 24219*/          /*Scope*/ 29, /*->24249*/
/* 24220*/            OPC_CheckChild1Integer, 11, 
/* 24222*/            OPC_CheckChild1Type, MVT::i32,
/* 24224*/            OPC_MoveParent,
/* 24225*/            OPC_CheckType, MVT::v8i1,
/* 24227*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 24229*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24232*/            OPC_EmitInteger, MVT::i32, 11, 
/* 24235*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24238*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16r), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, 11:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPs16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 24249*/          /*Scope*/ 29, /*->24279*/
/* 24250*/            OPC_CheckChild1Integer, 12, 
/* 24252*/            OPC_CheckChild1Type, MVT::i32,
/* 24254*/            OPC_MoveParent,
/* 24255*/            OPC_CheckType, MVT::v8i1,
/* 24257*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 24259*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24262*/            OPC_EmitInteger, MVT::i32, 12, 
/* 24265*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24268*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16r), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, 12:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPs16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 24279*/          /*Scope*/ 29, /*->24309*/
/* 24280*/            OPC_CheckChild1Integer, 13, 
/* 24282*/            OPC_CheckChild1Type, MVT::i32,
/* 24284*/            OPC_MoveParent,
/* 24285*/            OPC_CheckType, MVT::v8i1,
/* 24287*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 24289*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24292*/            OPC_EmitInteger, MVT::i32, 13, 
/* 24295*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24298*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16r), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, 13:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPs16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 24309*/          /*Scope*/ 29, /*->24339*/
/* 24310*/            OPC_CheckChild1Integer, 8, 
/* 24312*/            OPC_CheckChild1Type, MVT::i32,
/* 24314*/            OPC_MoveParent,
/* 24315*/            OPC_CheckType, MVT::v8i1,
/* 24317*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 24319*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24322*/            OPC_EmitInteger, MVT::i32, 8, 
/* 24325*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24328*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu16r), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, 8:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPu16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 8:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 24339*/          /*Scope*/ 29, /*->24369*/
/* 24340*/            OPC_CheckChild1Integer, 2, 
/* 24342*/            OPC_CheckChild1Type, MVT::i32,
/* 24344*/            OPC_MoveParent,
/* 24345*/            OPC_CheckType, MVT::v8i1,
/* 24347*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 24349*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24352*/            OPC_EmitInteger, MVT::i32, 2, 
/* 24355*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24358*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu16r), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, 2:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPu16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 2:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 24369*/          0, /*End of Scope*/
/* 24370*/        /*Scope*/ 116|128,1/*244*/, /*->24616*/
/* 24372*/          OPC_CheckChild0Type, MVT::v4i32,
/* 24374*/          OPC_Scope, 29, /*->24405*/ // 8 children in Scope
/* 24376*/            OPC_CheckChild1Integer, 0, 
/* 24378*/            OPC_CheckChild1Type, MVT::i32,
/* 24380*/            OPC_MoveParent,
/* 24381*/            OPC_CheckType, MVT::v4i1,
/* 24383*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 24385*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24388*/            OPC_EmitInteger, MVT::i32, 0, 
/* 24391*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24394*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, 0:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPi32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 24405*/          /*Scope*/ 29, /*->24435*/
/* 24406*/            OPC_CheckChild1Integer, 1, 
/* 24408*/            OPC_CheckChild1Type, MVT::i32,
/* 24410*/            OPC_MoveParent,
/* 24411*/            OPC_CheckType, MVT::v4i1,
/* 24413*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 24415*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24418*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24421*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24424*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, 1:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPi32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 24435*/          /*Scope*/ 29, /*->24465*/
/* 24436*/            OPC_CheckChild1Integer, 10, 
/* 24438*/            OPC_CheckChild1Type, MVT::i32,
/* 24440*/            OPC_MoveParent,
/* 24441*/            OPC_CheckType, MVT::v4i1,
/* 24443*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 24445*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24448*/            OPC_EmitInteger, MVT::i32, 10, 
/* 24451*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24454*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, 10:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPs32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 24465*/          /*Scope*/ 29, /*->24495*/
/* 24466*/            OPC_CheckChild1Integer, 11, 
/* 24468*/            OPC_CheckChild1Type, MVT::i32,
/* 24470*/            OPC_MoveParent,
/* 24471*/            OPC_CheckType, MVT::v4i1,
/* 24473*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 24475*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24478*/            OPC_EmitInteger, MVT::i32, 11, 
/* 24481*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24484*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, 11:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPs32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 24495*/          /*Scope*/ 29, /*->24525*/
/* 24496*/            OPC_CheckChild1Integer, 12, 
/* 24498*/            OPC_CheckChild1Type, MVT::i32,
/* 24500*/            OPC_MoveParent,
/* 24501*/            OPC_CheckType, MVT::v4i1,
/* 24503*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 24505*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24508*/            OPC_EmitInteger, MVT::i32, 12, 
/* 24511*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24514*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, 12:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPs32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 24525*/          /*Scope*/ 29, /*->24555*/
/* 24526*/            OPC_CheckChild1Integer, 13, 
/* 24528*/            OPC_CheckChild1Type, MVT::i32,
/* 24530*/            OPC_MoveParent,
/* 24531*/            OPC_CheckType, MVT::v4i1,
/* 24533*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 24535*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24538*/            OPC_EmitInteger, MVT::i32, 13, 
/* 24541*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24544*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, 13:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPs32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 24555*/          /*Scope*/ 29, /*->24585*/
/* 24556*/            OPC_CheckChild1Integer, 8, 
/* 24558*/            OPC_CheckChild1Type, MVT::i32,
/* 24560*/            OPC_MoveParent,
/* 24561*/            OPC_CheckType, MVT::v4i1,
/* 24563*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 24565*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24568*/            OPC_EmitInteger, MVT::i32, 8, 
/* 24571*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24574*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, 8:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPu32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 8:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 24585*/          /*Scope*/ 29, /*->24615*/
/* 24586*/            OPC_CheckChild1Integer, 2, 
/* 24588*/            OPC_CheckChild1Type, MVT::i32,
/* 24590*/            OPC_MoveParent,
/* 24591*/            OPC_CheckType, MVT::v4i1,
/* 24593*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 24595*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24598*/            OPC_EmitInteger, MVT::i32, 2, 
/* 24601*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24604*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, 2:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPu32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 2:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 24615*/          0, /*End of Scope*/
/* 24616*/        /*Scope*/ 56|128,1/*184*/, /*->24802*/
/* 24618*/          OPC_CheckChild0Type, MVT::v8f16,
/* 24620*/          OPC_Scope, 29, /*->24651*/ // 6 children in Scope
/* 24622*/            OPC_CheckChild1Integer, 0, 
/* 24624*/            OPC_CheckChild1Type, MVT::i32,
/* 24626*/            OPC_MoveParent,
/* 24627*/            OPC_CheckType, MVT::v8i1,
/* 24629*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 24631*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24634*/            OPC_EmitInteger, MVT::i32, 0, 
/* 24637*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24640*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, 0:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPf32r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, ZR:{ *:[i32] }, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 24651*/          /*Scope*/ 29, /*->24681*/
/* 24652*/            OPC_CheckChild1Integer, 1, 
/* 24654*/            OPC_CheckChild1Type, MVT::i32,
/* 24656*/            OPC_MoveParent,
/* 24657*/            OPC_CheckType, MVT::v8i1,
/* 24659*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 24661*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24664*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24667*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24670*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, 1:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPf32r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, ZR:{ *:[i32] }, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 24681*/          /*Scope*/ 29, /*->24711*/
/* 24682*/            OPC_CheckChild1Integer, 10, 
/* 24684*/            OPC_CheckChild1Type, MVT::i32,
/* 24686*/            OPC_MoveParent,
/* 24687*/            OPC_CheckType, MVT::v8i1,
/* 24689*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 24691*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24694*/            OPC_EmitInteger, MVT::i32, 10, 
/* 24697*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24700*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, 10:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPf32r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, ZR:{ *:[i32] }, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 24711*/          /*Scope*/ 29, /*->24741*/
/* 24712*/            OPC_CheckChild1Integer, 11, 
/* 24714*/            OPC_CheckChild1Type, MVT::i32,
/* 24716*/            OPC_MoveParent,
/* 24717*/            OPC_CheckType, MVT::v8i1,
/* 24719*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 24721*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24724*/            OPC_EmitInteger, MVT::i32, 11, 
/* 24727*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24730*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, 11:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPf32r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, ZR:{ *:[i32] }, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 24741*/          /*Scope*/ 29, /*->24771*/
/* 24742*/            OPC_CheckChild1Integer, 12, 
/* 24744*/            OPC_CheckChild1Type, MVT::i32,
/* 24746*/            OPC_MoveParent,
/* 24747*/            OPC_CheckType, MVT::v8i1,
/* 24749*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 24751*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24754*/            OPC_EmitInteger, MVT::i32, 12, 
/* 24757*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24760*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, 12:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPf32r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, ZR:{ *:[i32] }, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 24771*/          /*Scope*/ 29, /*->24801*/
/* 24772*/            OPC_CheckChild1Integer, 13, 
/* 24774*/            OPC_CheckChild1Type, MVT::i32,
/* 24776*/            OPC_MoveParent,
/* 24777*/            OPC_CheckType, MVT::v8i1,
/* 24779*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 24781*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24784*/            OPC_EmitInteger, MVT::i32, 13, 
/* 24787*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24790*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, 13:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPf32r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, ZR:{ *:[i32] }, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 24801*/          0, /*End of Scope*/
/* 24802*/        /*Scope*/ 56|128,1/*184*/, /*->24988*/
/* 24804*/          OPC_CheckChild0Type, MVT::v4f32,
/* 24806*/          OPC_Scope, 29, /*->24837*/ // 6 children in Scope
/* 24808*/            OPC_CheckChild1Integer, 0, 
/* 24810*/            OPC_CheckChild1Type, MVT::i32,
/* 24812*/            OPC_MoveParent,
/* 24813*/            OPC_CheckType, MVT::v4i1,
/* 24815*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 24817*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24820*/            OPC_EmitInteger, MVT::i32, 0, 
/* 24823*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24826*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, 0:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, ZR:{ *:[i32] }, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 24837*/          /*Scope*/ 29, /*->24867*/
/* 24838*/            OPC_CheckChild1Integer, 1, 
/* 24840*/            OPC_CheckChild1Type, MVT::i32,
/* 24842*/            OPC_MoveParent,
/* 24843*/            OPC_CheckType, MVT::v4i1,
/* 24845*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 24847*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24850*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24853*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24856*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, 1:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, ZR:{ *:[i32] }, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 24867*/          /*Scope*/ 29, /*->24897*/
/* 24868*/            OPC_CheckChild1Integer, 10, 
/* 24870*/            OPC_CheckChild1Type, MVT::i32,
/* 24872*/            OPC_MoveParent,
/* 24873*/            OPC_CheckType, MVT::v4i1,
/* 24875*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 24877*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24880*/            OPC_EmitInteger, MVT::i32, 10, 
/* 24883*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24886*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, 10:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, ZR:{ *:[i32] }, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 24897*/          /*Scope*/ 29, /*->24927*/
/* 24898*/            OPC_CheckChild1Integer, 11, 
/* 24900*/            OPC_CheckChild1Type, MVT::i32,
/* 24902*/            OPC_MoveParent,
/* 24903*/            OPC_CheckType, MVT::v4i1,
/* 24905*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 24907*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24910*/            OPC_EmitInteger, MVT::i32, 11, 
/* 24913*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24916*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, 11:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, ZR:{ *:[i32] }, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 24927*/          /*Scope*/ 29, /*->24957*/
/* 24928*/            OPC_CheckChild1Integer, 12, 
/* 24930*/            OPC_CheckChild1Type, MVT::i32,
/* 24932*/            OPC_MoveParent,
/* 24933*/            OPC_CheckType, MVT::v4i1,
/* 24935*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 24937*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24940*/            OPC_EmitInteger, MVT::i32, 12, 
/* 24943*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24946*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, 12:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, ZR:{ *:[i32] }, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 24957*/          /*Scope*/ 29, /*->24987*/
/* 24958*/            OPC_CheckChild1Integer, 13, 
/* 24960*/            OPC_CheckChild1Type, MVT::i32,
/* 24962*/            OPC_MoveParent,
/* 24963*/            OPC_CheckType, MVT::v4i1,
/* 24965*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 24967*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 24970*/            OPC_EmitInteger, MVT::i32, 13, 
/* 24973*/            OPC_EmitInteger, MVT::i32, 1, 
/* 24976*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, 13:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, ZR:{ *:[i32] }, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 24987*/          0, /*End of Scope*/
/* 24988*/        0, /*End of Scope*/
/* 24989*/      /*SwitchOpcode*/ 114|128,7/*1010*/, TARGET_VAL(ARMISD::VCMP),// ->26003
/* 24993*/        OPC_RecordChild0, // #1 = $v1
/* 24994*/        OPC_Scope, 93|128,1/*221*/, /*->25218*/ // 5 children in Scope
/* 24997*/          OPC_CheckChild0Type, MVT::v16i8,
/* 24999*/          OPC_RecordChild1, // #2 = $v2
/* 25000*/          OPC_Scope, 26, /*->25028*/ // 8 children in Scope
/* 25002*/            OPC_CheckChild2Integer, 0, 
/* 25004*/            OPC_CheckChild2Type, MVT::i32,
/* 25006*/            OPC_MoveParent,
/* 25007*/            OPC_CheckType, MVT::v16i1,
/* 25009*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 25011*/            OPC_EmitInteger, MVT::i32, 0, 
/* 25014*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25017*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi8), 0,
                          MVT::v16i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 0:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPi8:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 25028*/          /*Scope*/ 26, /*->25055*/
/* 25029*/            OPC_CheckChild2Integer, 1, 
/* 25031*/            OPC_CheckChild2Type, MVT::i32,
/* 25033*/            OPC_MoveParent,
/* 25034*/            OPC_CheckType, MVT::v16i1,
/* 25036*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 25038*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25041*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25044*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi8), 0,
                          MVT::v16i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 1:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPi8:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 25055*/          /*Scope*/ 26, /*->25082*/
/* 25056*/            OPC_CheckChild2Integer, 10, 
/* 25058*/            OPC_CheckChild2Type, MVT::i32,
/* 25060*/            OPC_MoveParent,
/* 25061*/            OPC_CheckType, MVT::v16i1,
/* 25063*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 25065*/            OPC_EmitInteger, MVT::i32, 10, 
/* 25068*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25071*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8), 0,
                          MVT::v16i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 10:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPs8:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 25082*/          /*Scope*/ 26, /*->25109*/
/* 25083*/            OPC_CheckChild2Integer, 11, 
/* 25085*/            OPC_CheckChild2Type, MVT::i32,
/* 25087*/            OPC_MoveParent,
/* 25088*/            OPC_CheckType, MVT::v16i1,
/* 25090*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 25092*/            OPC_EmitInteger, MVT::i32, 11, 
/* 25095*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25098*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8), 0,
                          MVT::v16i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 11:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPs8:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 25109*/          /*Scope*/ 26, /*->25136*/
/* 25110*/            OPC_CheckChild2Integer, 12, 
/* 25112*/            OPC_CheckChild2Type, MVT::i32,
/* 25114*/            OPC_MoveParent,
/* 25115*/            OPC_CheckType, MVT::v16i1,
/* 25117*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 25119*/            OPC_EmitInteger, MVT::i32, 12, 
/* 25122*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25125*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8), 0,
                          MVT::v16i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 12:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPs8:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 25136*/          /*Scope*/ 26, /*->25163*/
/* 25137*/            OPC_CheckChild2Integer, 13, 
/* 25139*/            OPC_CheckChild2Type, MVT::i32,
/* 25141*/            OPC_MoveParent,
/* 25142*/            OPC_CheckType, MVT::v16i1,
/* 25144*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 25146*/            OPC_EmitInteger, MVT::i32, 13, 
/* 25149*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25152*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8), 0,
                          MVT::v16i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 13:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPs8:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 25163*/          /*Scope*/ 26, /*->25190*/
/* 25164*/            OPC_CheckChild2Integer, 8, 
/* 25166*/            OPC_CheckChild2Type, MVT::i32,
/* 25168*/            OPC_MoveParent,
/* 25169*/            OPC_CheckType, MVT::v16i1,
/* 25171*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 25173*/            OPC_EmitInteger, MVT::i32, 8, 
/* 25176*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25179*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu8), 0,
                          MVT::v16i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 8:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPu8:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 8:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 25190*/          /*Scope*/ 26, /*->25217*/
/* 25191*/            OPC_CheckChild2Integer, 2, 
/* 25193*/            OPC_CheckChild2Type, MVT::i32,
/* 25195*/            OPC_MoveParent,
/* 25196*/            OPC_CheckType, MVT::v16i1,
/* 25198*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 25200*/            OPC_EmitInteger, MVT::i32, 2, 
/* 25203*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25206*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu8), 0,
                          MVT::v16i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 2:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPu8:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 2:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 25217*/          0, /*End of Scope*/
/* 25218*/        /*Scope*/ 93|128,1/*221*/, /*->25441*/
/* 25220*/          OPC_CheckChild0Type, MVT::v8i16,
/* 25222*/          OPC_RecordChild1, // #2 = $v2
/* 25223*/          OPC_Scope, 26, /*->25251*/ // 8 children in Scope
/* 25225*/            OPC_CheckChild2Integer, 0, 
/* 25227*/            OPC_CheckChild2Type, MVT::i32,
/* 25229*/            OPC_MoveParent,
/* 25230*/            OPC_CheckType, MVT::v8i1,
/* 25232*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 25234*/            OPC_EmitInteger, MVT::i32, 0, 
/* 25237*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25240*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi16), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 0:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPi16:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 25251*/          /*Scope*/ 26, /*->25278*/
/* 25252*/            OPC_CheckChild2Integer, 1, 
/* 25254*/            OPC_CheckChild2Type, MVT::i32,
/* 25256*/            OPC_MoveParent,
/* 25257*/            OPC_CheckType, MVT::v8i1,
/* 25259*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 25261*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25264*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25267*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi16), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 1:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPi16:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 25278*/          /*Scope*/ 26, /*->25305*/
/* 25279*/            OPC_CheckChild2Integer, 10, 
/* 25281*/            OPC_CheckChild2Type, MVT::i32,
/* 25283*/            OPC_MoveParent,
/* 25284*/            OPC_CheckType, MVT::v8i1,
/* 25286*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 25288*/            OPC_EmitInteger, MVT::i32, 10, 
/* 25291*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25294*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 10:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPs16:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 25305*/          /*Scope*/ 26, /*->25332*/
/* 25306*/            OPC_CheckChild2Integer, 11, 
/* 25308*/            OPC_CheckChild2Type, MVT::i32,
/* 25310*/            OPC_MoveParent,
/* 25311*/            OPC_CheckType, MVT::v8i1,
/* 25313*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 25315*/            OPC_EmitInteger, MVT::i32, 11, 
/* 25318*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25321*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 11:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPs16:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 25332*/          /*Scope*/ 26, /*->25359*/
/* 25333*/            OPC_CheckChild2Integer, 12, 
/* 25335*/            OPC_CheckChild2Type, MVT::i32,
/* 25337*/            OPC_MoveParent,
/* 25338*/            OPC_CheckType, MVT::v8i1,
/* 25340*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 25342*/            OPC_EmitInteger, MVT::i32, 12, 
/* 25345*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25348*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 12:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPs16:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 25359*/          /*Scope*/ 26, /*->25386*/
/* 25360*/            OPC_CheckChild2Integer, 13, 
/* 25362*/            OPC_CheckChild2Type, MVT::i32,
/* 25364*/            OPC_MoveParent,
/* 25365*/            OPC_CheckType, MVT::v8i1,
/* 25367*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 25369*/            OPC_EmitInteger, MVT::i32, 13, 
/* 25372*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25375*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 13:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPs16:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 25386*/          /*Scope*/ 26, /*->25413*/
/* 25387*/            OPC_CheckChild2Integer, 8, 
/* 25389*/            OPC_CheckChild2Type, MVT::i32,
/* 25391*/            OPC_MoveParent,
/* 25392*/            OPC_CheckType, MVT::v8i1,
/* 25394*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 25396*/            OPC_EmitInteger, MVT::i32, 8, 
/* 25399*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25402*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu16), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 8:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPu16:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 8:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 25413*/          /*Scope*/ 26, /*->25440*/
/* 25414*/            OPC_CheckChild2Integer, 2, 
/* 25416*/            OPC_CheckChild2Type, MVT::i32,
/* 25418*/            OPC_MoveParent,
/* 25419*/            OPC_CheckType, MVT::v8i1,
/* 25421*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 25423*/            OPC_EmitInteger, MVT::i32, 2, 
/* 25426*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25429*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu16), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 2:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPu16:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 2:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 25440*/          0, /*End of Scope*/
/* 25441*/        /*Scope*/ 93|128,1/*221*/, /*->25664*/
/* 25443*/          OPC_CheckChild0Type, MVT::v4i32,
/* 25445*/          OPC_RecordChild1, // #2 = $v2
/* 25446*/          OPC_Scope, 26, /*->25474*/ // 8 children in Scope
/* 25448*/            OPC_CheckChild2Integer, 0, 
/* 25450*/            OPC_CheckChild2Type, MVT::i32,
/* 25452*/            OPC_MoveParent,
/* 25453*/            OPC_CheckType, MVT::v4i1,
/* 25455*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 25457*/            OPC_EmitInteger, MVT::i32, 0, 
/* 25460*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25463*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi32), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 0:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPi32:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 25474*/          /*Scope*/ 26, /*->25501*/
/* 25475*/            OPC_CheckChild2Integer, 1, 
/* 25477*/            OPC_CheckChild2Type, MVT::i32,
/* 25479*/            OPC_MoveParent,
/* 25480*/            OPC_CheckType, MVT::v4i1,
/* 25482*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 25484*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25487*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25490*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi32), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 1:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPi32:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 25501*/          /*Scope*/ 26, /*->25528*/
/* 25502*/            OPC_CheckChild2Integer, 10, 
/* 25504*/            OPC_CheckChild2Type, MVT::i32,
/* 25506*/            OPC_MoveParent,
/* 25507*/            OPC_CheckType, MVT::v4i1,
/* 25509*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 25511*/            OPC_EmitInteger, MVT::i32, 10, 
/* 25514*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25517*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 10:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPs32:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 25528*/          /*Scope*/ 26, /*->25555*/
/* 25529*/            OPC_CheckChild2Integer, 11, 
/* 25531*/            OPC_CheckChild2Type, MVT::i32,
/* 25533*/            OPC_MoveParent,
/* 25534*/            OPC_CheckType, MVT::v4i1,
/* 25536*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 25538*/            OPC_EmitInteger, MVT::i32, 11, 
/* 25541*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25544*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 11:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPs32:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 25555*/          /*Scope*/ 26, /*->25582*/
/* 25556*/            OPC_CheckChild2Integer, 12, 
/* 25558*/            OPC_CheckChild2Type, MVT::i32,
/* 25560*/            OPC_MoveParent,
/* 25561*/            OPC_CheckType, MVT::v4i1,
/* 25563*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 25565*/            OPC_EmitInteger, MVT::i32, 12, 
/* 25568*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25571*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 12:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPs32:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 25582*/          /*Scope*/ 26, /*->25609*/
/* 25583*/            OPC_CheckChild2Integer, 13, 
/* 25585*/            OPC_CheckChild2Type, MVT::i32,
/* 25587*/            OPC_MoveParent,
/* 25588*/            OPC_CheckType, MVT::v4i1,
/* 25590*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 25592*/            OPC_EmitInteger, MVT::i32, 13, 
/* 25595*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25598*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 13:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPs32:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 25609*/          /*Scope*/ 26, /*->25636*/
/* 25610*/            OPC_CheckChild2Integer, 8, 
/* 25612*/            OPC_CheckChild2Type, MVT::i32,
/* 25614*/            OPC_MoveParent,
/* 25615*/            OPC_CheckType, MVT::v4i1,
/* 25617*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 25619*/            OPC_EmitInteger, MVT::i32, 8, 
/* 25622*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25625*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu32), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 8:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPu32:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 8:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 25636*/          /*Scope*/ 26, /*->25663*/
/* 25637*/            OPC_CheckChild2Integer, 2, 
/* 25639*/            OPC_CheckChild2Type, MVT::i32,
/* 25641*/            OPC_MoveParent,
/* 25642*/            OPC_CheckType, MVT::v4i1,
/* 25644*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 25646*/            OPC_EmitInteger, MVT::i32, 2, 
/* 25649*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25652*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu32), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 2:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPu32:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 2:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 25663*/          0, /*End of Scope*/
/* 25664*/        /*Scope*/ 39|128,1/*167*/, /*->25833*/
/* 25666*/          OPC_CheckChild0Type, MVT::v8f16,
/* 25668*/          OPC_RecordChild1, // #2 = $v2
/* 25669*/          OPC_Scope, 26, /*->25697*/ // 6 children in Scope
/* 25671*/            OPC_CheckChild2Integer, 0, 
/* 25673*/            OPC_CheckChild2Type, MVT::i32,
/* 25675*/            OPC_MoveParent,
/* 25676*/            OPC_CheckType, MVT::v8i1,
/* 25678*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 25680*/            OPC_EmitInteger, MVT::i32, 0, 
/* 25683*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25686*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 0:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPf16:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 25697*/          /*Scope*/ 26, /*->25724*/
/* 25698*/            OPC_CheckChild2Integer, 1, 
/* 25700*/            OPC_CheckChild2Type, MVT::i32,
/* 25702*/            OPC_MoveParent,
/* 25703*/            OPC_CheckType, MVT::v8i1,
/* 25705*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 25707*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25710*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25713*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 1:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPf16:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 25724*/          /*Scope*/ 26, /*->25751*/
/* 25725*/            OPC_CheckChild2Integer, 10, 
/* 25727*/            OPC_CheckChild2Type, MVT::i32,
/* 25729*/            OPC_MoveParent,
/* 25730*/            OPC_CheckType, MVT::v8i1,
/* 25732*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 25734*/            OPC_EmitInteger, MVT::i32, 10, 
/* 25737*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25740*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 10:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPf16:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 25751*/          /*Scope*/ 26, /*->25778*/
/* 25752*/            OPC_CheckChild2Integer, 11, 
/* 25754*/            OPC_CheckChild2Type, MVT::i32,
/* 25756*/            OPC_MoveParent,
/* 25757*/            OPC_CheckType, MVT::v8i1,
/* 25759*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 25761*/            OPC_EmitInteger, MVT::i32, 11, 
/* 25764*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25767*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 11:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPf16:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 25778*/          /*Scope*/ 26, /*->25805*/
/* 25779*/            OPC_CheckChild2Integer, 12, 
/* 25781*/            OPC_CheckChild2Type, MVT::i32,
/* 25783*/            OPC_MoveParent,
/* 25784*/            OPC_CheckType, MVT::v8i1,
/* 25786*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 25788*/            OPC_EmitInteger, MVT::i32, 12, 
/* 25791*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25794*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 12:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPf16:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 25805*/          /*Scope*/ 26, /*->25832*/
/* 25806*/            OPC_CheckChild2Integer, 13, 
/* 25808*/            OPC_CheckChild2Type, MVT::i32,
/* 25810*/            OPC_MoveParent,
/* 25811*/            OPC_CheckType, MVT::v8i1,
/* 25813*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 25815*/            OPC_EmitInteger, MVT::i32, 13, 
/* 25818*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25821*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16), 0,
                          MVT::v8i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 13:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPf16:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 25832*/          0, /*End of Scope*/
/* 25833*/        /*Scope*/ 39|128,1/*167*/, /*->26002*/
/* 25835*/          OPC_CheckChild0Type, MVT::v4f32,
/* 25837*/          OPC_RecordChild1, // #2 = $v2
/* 25838*/          OPC_Scope, 26, /*->25866*/ // 6 children in Scope
/* 25840*/            OPC_CheckChild2Integer, 0, 
/* 25842*/            OPC_CheckChild2Type, MVT::i32,
/* 25844*/            OPC_MoveParent,
/* 25845*/            OPC_CheckType, MVT::v4i1,
/* 25847*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 25849*/            OPC_EmitInteger, MVT::i32, 0, 
/* 25852*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25855*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 0:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPf32:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 25866*/          /*Scope*/ 26, /*->25893*/
/* 25867*/            OPC_CheckChild2Integer, 1, 
/* 25869*/            OPC_CheckChild2Type, MVT::i32,
/* 25871*/            OPC_MoveParent,
/* 25872*/            OPC_CheckType, MVT::v4i1,
/* 25874*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 25876*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25879*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25882*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 1:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPf32:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 25893*/          /*Scope*/ 26, /*->25920*/
/* 25894*/            OPC_CheckChild2Integer, 10, 
/* 25896*/            OPC_CheckChild2Type, MVT::i32,
/* 25898*/            OPC_MoveParent,
/* 25899*/            OPC_CheckType, MVT::v4i1,
/* 25901*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 25903*/            OPC_EmitInteger, MVT::i32, 10, 
/* 25906*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25909*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 10:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPf32:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 25920*/          /*Scope*/ 26, /*->25947*/
/* 25921*/            OPC_CheckChild2Integer, 11, 
/* 25923*/            OPC_CheckChild2Type, MVT::i32,
/* 25925*/            OPC_MoveParent,
/* 25926*/            OPC_CheckType, MVT::v4i1,
/* 25928*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 25930*/            OPC_EmitInteger, MVT::i32, 11, 
/* 25933*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25936*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 11:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPf32:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 25947*/          /*Scope*/ 26, /*->25974*/
/* 25948*/            OPC_CheckChild2Integer, 12, 
/* 25950*/            OPC_CheckChild2Type, MVT::i32,
/* 25952*/            OPC_MoveParent,
/* 25953*/            OPC_CheckType, MVT::v4i1,
/* 25955*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 25957*/            OPC_EmitInteger, MVT::i32, 12, 
/* 25960*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25963*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 12:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPf32:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 25974*/          /*Scope*/ 26, /*->26001*/
/* 25975*/            OPC_CheckChild2Integer, 13, 
/* 25977*/            OPC_CheckChild2Type, MVT::i32,
/* 25979*/            OPC_MoveParent,
/* 25980*/            OPC_CheckType, MVT::v4i1,
/* 25982*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 25984*/            OPC_EmitInteger, MVT::i32, 13, 
/* 25987*/            OPC_EmitInteger, MVT::i32, 1, 
/* 25990*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32), 0,
                          MVT::v4i1, 5/*#Ops*/, 1, 2, 3, 4, 0, 
                      // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 13:{ *:[i32] })) - Complexity = 11
                      // Dst: (MVE_VCMPf32:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 26001*/          0, /*End of Scope*/
/* 26002*/        0, /*End of Scope*/
/* 26003*/      0, // EndSwitchOpcode
/* 26004*/    /*Scope*/ 99|128,17/*2275*/, /*->28281*/
/* 26006*/      OPC_MoveChild0,
/* 26007*/      OPC_SwitchOpcode /*3 cases */, 66, TARGET_VAL(ARMISD::VMOVIMM),// ->26077
/* 26011*/        OPC_Scope, 31, /*->26044*/ // 2 children in Scope
/* 26013*/          OPC_CheckChild0Integer, 127|128,25/*3327*/, 
/* 26016*/          OPC_MoveParent,
/* 26017*/          OPC_RecordChild1, // #0 = $src
/* 26018*/          OPC_CheckType, MVT::v4i32,
/* 26020*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26022*/          OPC_EmitInteger, MVT::i32, 0, 
/* 26025*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 26028*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 26034*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOVLu16bh), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (and:{ *:[v4i32] } (ARMvmovImm:{ *:[v4i32] } 3327:{ *:[i32] }), MQPR:{ *:[v4i32] }:$src) - Complexity = 11
                    // Dst: (MVE_VMOVLu16bh:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$src)
/* 26044*/        /*Scope*/ 31, /*->26076*/
/* 26045*/          OPC_CheckChild0Integer, 127|128,17/*2303*/, 
/* 26048*/          OPC_MoveParent,
/* 26049*/          OPC_RecordChild1, // #0 = $src
/* 26050*/          OPC_CheckType, MVT::v8i16,
/* 26052*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26054*/          OPC_EmitInteger, MVT::i32, 0, 
/* 26057*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 26060*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 26066*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOVLu8bh), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (and:{ *:[v8i16] } (ARMvmovImm:{ *:[v8i16] } 2303:{ *:[i32] }), MQPR:{ *:[v8i16] }:$src) - Complexity = 11
                    // Dst: (MVE_VMOVLu8bh:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$src)
/* 26076*/        0, /*End of Scope*/
/* 26077*/      /*SwitchOpcode*/ 125|128,8/*1149*/, TARGET_VAL(ARMISD::VCMPZ),// ->27230
/* 26081*/        OPC_RecordChild0, // #0 = $v1
/* 26082*/        OPC_Scope, 124|128,1/*252*/, /*->26337*/ // 5 children in Scope
/* 26085*/          OPC_CheckChild0Type, MVT::v16i8,
/* 26087*/          OPC_Scope, 30, /*->26119*/ // 8 children in Scope
/* 26089*/            OPC_CheckChild1Integer, 0, 
/* 26091*/            OPC_CheckChild1Type, MVT::i32,
/* 26093*/            OPC_MoveParent,
/* 26094*/            OPC_RecordChild1, // #1 = $p1
/* 26095*/            OPC_CheckType, MVT::v16i1,
/* 26097*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26099*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26102*/            OPC_EmitInteger, MVT::i32, 0, 
/* 26105*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26108*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi8r), 0,
                          MVT::v16i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v16i1] } (ARMvcmpz:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, 0:{ *:[i32] }), VCCR:{ *:[v16i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPi8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 26119*/          /*Scope*/ 30, /*->26150*/
/* 26120*/            OPC_CheckChild1Integer, 1, 
/* 26122*/            OPC_CheckChild1Type, MVT::i32,
/* 26124*/            OPC_MoveParent,
/* 26125*/            OPC_RecordChild1, // #1 = $p1
/* 26126*/            OPC_CheckType, MVT::v16i1,
/* 26128*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26130*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26133*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26136*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26139*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi8r), 0,
                          MVT::v16i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v16i1] } (ARMvcmpz:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, 1:{ *:[i32] }), VCCR:{ *:[v16i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPi8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 26150*/          /*Scope*/ 30, /*->26181*/
/* 26151*/            OPC_CheckChild1Integer, 10, 
/* 26153*/            OPC_CheckChild1Type, MVT::i32,
/* 26155*/            OPC_MoveParent,
/* 26156*/            OPC_RecordChild1, // #1 = $p1
/* 26157*/            OPC_CheckType, MVT::v16i1,
/* 26159*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26161*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26164*/            OPC_EmitInteger, MVT::i32, 10, 
/* 26167*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26170*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8r), 0,
                          MVT::v16i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v16i1] } (ARMvcmpz:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, 10:{ *:[i32] }), VCCR:{ *:[v16i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPs8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 26181*/          /*Scope*/ 30, /*->26212*/
/* 26182*/            OPC_CheckChild1Integer, 11, 
/* 26184*/            OPC_CheckChild1Type, MVT::i32,
/* 26186*/            OPC_MoveParent,
/* 26187*/            OPC_RecordChild1, // #1 = $p1
/* 26188*/            OPC_CheckType, MVT::v16i1,
/* 26190*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26192*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26195*/            OPC_EmitInteger, MVT::i32, 11, 
/* 26198*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26201*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8r), 0,
                          MVT::v16i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v16i1] } (ARMvcmpz:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, 11:{ *:[i32] }), VCCR:{ *:[v16i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPs8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 26212*/          /*Scope*/ 30, /*->26243*/
/* 26213*/            OPC_CheckChild1Integer, 12, 
/* 26215*/            OPC_CheckChild1Type, MVT::i32,
/* 26217*/            OPC_MoveParent,
/* 26218*/            OPC_RecordChild1, // #1 = $p1
/* 26219*/            OPC_CheckType, MVT::v16i1,
/* 26221*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26223*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26226*/            OPC_EmitInteger, MVT::i32, 12, 
/* 26229*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26232*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8r), 0,
                          MVT::v16i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v16i1] } (ARMvcmpz:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, 12:{ *:[i32] }), VCCR:{ *:[v16i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPs8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 26243*/          /*Scope*/ 30, /*->26274*/
/* 26244*/            OPC_CheckChild1Integer, 13, 
/* 26246*/            OPC_CheckChild1Type, MVT::i32,
/* 26248*/            OPC_MoveParent,
/* 26249*/            OPC_RecordChild1, // #1 = $p1
/* 26250*/            OPC_CheckType, MVT::v16i1,
/* 26252*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26254*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26257*/            OPC_EmitInteger, MVT::i32, 13, 
/* 26260*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26263*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8r), 0,
                          MVT::v16i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v16i1] } (ARMvcmpz:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, 13:{ *:[i32] }), VCCR:{ *:[v16i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPs8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 26274*/          /*Scope*/ 30, /*->26305*/
/* 26275*/            OPC_CheckChild1Integer, 8, 
/* 26277*/            OPC_CheckChild1Type, MVT::i32,
/* 26279*/            OPC_MoveParent,
/* 26280*/            OPC_RecordChild1, // #1 = $p1
/* 26281*/            OPC_CheckType, MVT::v16i1,
/* 26283*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26285*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26288*/            OPC_EmitInteger, MVT::i32, 8, 
/* 26291*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26294*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu8r), 0,
                          MVT::v16i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v16i1] } (ARMvcmpz:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, 8:{ *:[i32] }), VCCR:{ *:[v16i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPu8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 8:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 26305*/          /*Scope*/ 30, /*->26336*/
/* 26306*/            OPC_CheckChild1Integer, 2, 
/* 26308*/            OPC_CheckChild1Type, MVT::i32,
/* 26310*/            OPC_MoveParent,
/* 26311*/            OPC_RecordChild1, // #1 = $p1
/* 26312*/            OPC_CheckType, MVT::v16i1,
/* 26314*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26316*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26319*/            OPC_EmitInteger, MVT::i32, 2, 
/* 26322*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26325*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu8r), 0,
                          MVT::v16i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v16i1] } (ARMvcmpz:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, 2:{ *:[i32] }), VCCR:{ *:[v16i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPu8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 2:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 26336*/          0, /*End of Scope*/
/* 26337*/        /*Scope*/ 124|128,1/*252*/, /*->26591*/
/* 26339*/          OPC_CheckChild0Type, MVT::v8i16,
/* 26341*/          OPC_Scope, 30, /*->26373*/ // 8 children in Scope
/* 26343*/            OPC_CheckChild1Integer, 0, 
/* 26345*/            OPC_CheckChild1Type, MVT::i32,
/* 26347*/            OPC_MoveParent,
/* 26348*/            OPC_RecordChild1, // #1 = $p1
/* 26349*/            OPC_CheckType, MVT::v8i1,
/* 26351*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26353*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26356*/            OPC_EmitInteger, MVT::i32, 0, 
/* 26359*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26362*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi16r), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, 0:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPi16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 26373*/          /*Scope*/ 30, /*->26404*/
/* 26374*/            OPC_CheckChild1Integer, 1, 
/* 26376*/            OPC_CheckChild1Type, MVT::i32,
/* 26378*/            OPC_MoveParent,
/* 26379*/            OPC_RecordChild1, // #1 = $p1
/* 26380*/            OPC_CheckType, MVT::v8i1,
/* 26382*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26384*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26387*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26390*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26393*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi16r), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, 1:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPi16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 26404*/          /*Scope*/ 30, /*->26435*/
/* 26405*/            OPC_CheckChild1Integer, 10, 
/* 26407*/            OPC_CheckChild1Type, MVT::i32,
/* 26409*/            OPC_MoveParent,
/* 26410*/            OPC_RecordChild1, // #1 = $p1
/* 26411*/            OPC_CheckType, MVT::v8i1,
/* 26413*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26415*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26418*/            OPC_EmitInteger, MVT::i32, 10, 
/* 26421*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26424*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16r), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, 10:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPs16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 26435*/          /*Scope*/ 30, /*->26466*/
/* 26436*/            OPC_CheckChild1Integer, 11, 
/* 26438*/            OPC_CheckChild1Type, MVT::i32,
/* 26440*/            OPC_MoveParent,
/* 26441*/            OPC_RecordChild1, // #1 = $p1
/* 26442*/            OPC_CheckType, MVT::v8i1,
/* 26444*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26446*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26449*/            OPC_EmitInteger, MVT::i32, 11, 
/* 26452*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26455*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16r), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, 11:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPs16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 26466*/          /*Scope*/ 30, /*->26497*/
/* 26467*/            OPC_CheckChild1Integer, 12, 
/* 26469*/            OPC_CheckChild1Type, MVT::i32,
/* 26471*/            OPC_MoveParent,
/* 26472*/            OPC_RecordChild1, // #1 = $p1
/* 26473*/            OPC_CheckType, MVT::v8i1,
/* 26475*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26477*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26480*/            OPC_EmitInteger, MVT::i32, 12, 
/* 26483*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26486*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16r), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, 12:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPs16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 26497*/          /*Scope*/ 30, /*->26528*/
/* 26498*/            OPC_CheckChild1Integer, 13, 
/* 26500*/            OPC_CheckChild1Type, MVT::i32,
/* 26502*/            OPC_MoveParent,
/* 26503*/            OPC_RecordChild1, // #1 = $p1
/* 26504*/            OPC_CheckType, MVT::v8i1,
/* 26506*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26508*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26511*/            OPC_EmitInteger, MVT::i32, 13, 
/* 26514*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26517*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16r), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, 13:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPs16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 26528*/          /*Scope*/ 30, /*->26559*/
/* 26529*/            OPC_CheckChild1Integer, 8, 
/* 26531*/            OPC_CheckChild1Type, MVT::i32,
/* 26533*/            OPC_MoveParent,
/* 26534*/            OPC_RecordChild1, // #1 = $p1
/* 26535*/            OPC_CheckType, MVT::v8i1,
/* 26537*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26539*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26542*/            OPC_EmitInteger, MVT::i32, 8, 
/* 26545*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26548*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu16r), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, 8:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPu16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 8:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 26559*/          /*Scope*/ 30, /*->26590*/
/* 26560*/            OPC_CheckChild1Integer, 2, 
/* 26562*/            OPC_CheckChild1Type, MVT::i32,
/* 26564*/            OPC_MoveParent,
/* 26565*/            OPC_RecordChild1, // #1 = $p1
/* 26566*/            OPC_CheckType, MVT::v8i1,
/* 26568*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26570*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26573*/            OPC_EmitInteger, MVT::i32, 2, 
/* 26576*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26579*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu16r), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, 2:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPu16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 2:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 26590*/          0, /*End of Scope*/
/* 26591*/        /*Scope*/ 124|128,1/*252*/, /*->26845*/
/* 26593*/          OPC_CheckChild0Type, MVT::v4i32,
/* 26595*/          OPC_Scope, 30, /*->26627*/ // 8 children in Scope
/* 26597*/            OPC_CheckChild1Integer, 0, 
/* 26599*/            OPC_CheckChild1Type, MVT::i32,
/* 26601*/            OPC_MoveParent,
/* 26602*/            OPC_RecordChild1, // #1 = $p1
/* 26603*/            OPC_CheckType, MVT::v4i1,
/* 26605*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26607*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26610*/            OPC_EmitInteger, MVT::i32, 0, 
/* 26613*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26616*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, 0:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPi32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 26627*/          /*Scope*/ 30, /*->26658*/
/* 26628*/            OPC_CheckChild1Integer, 1, 
/* 26630*/            OPC_CheckChild1Type, MVT::i32,
/* 26632*/            OPC_MoveParent,
/* 26633*/            OPC_RecordChild1, // #1 = $p1
/* 26634*/            OPC_CheckType, MVT::v4i1,
/* 26636*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26638*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26641*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26644*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26647*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, 1:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPi32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 26658*/          /*Scope*/ 30, /*->26689*/
/* 26659*/            OPC_CheckChild1Integer, 10, 
/* 26661*/            OPC_CheckChild1Type, MVT::i32,
/* 26663*/            OPC_MoveParent,
/* 26664*/            OPC_RecordChild1, // #1 = $p1
/* 26665*/            OPC_CheckType, MVT::v4i1,
/* 26667*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26669*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26672*/            OPC_EmitInteger, MVT::i32, 10, 
/* 26675*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26678*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, 10:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPs32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 26689*/          /*Scope*/ 30, /*->26720*/
/* 26690*/            OPC_CheckChild1Integer, 11, 
/* 26692*/            OPC_CheckChild1Type, MVT::i32,
/* 26694*/            OPC_MoveParent,
/* 26695*/            OPC_RecordChild1, // #1 = $p1
/* 26696*/            OPC_CheckType, MVT::v4i1,
/* 26698*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26700*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26703*/            OPC_EmitInteger, MVT::i32, 11, 
/* 26706*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26709*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, 11:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPs32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 26720*/          /*Scope*/ 30, /*->26751*/
/* 26721*/            OPC_CheckChild1Integer, 12, 
/* 26723*/            OPC_CheckChild1Type, MVT::i32,
/* 26725*/            OPC_MoveParent,
/* 26726*/            OPC_RecordChild1, // #1 = $p1
/* 26727*/            OPC_CheckType, MVT::v4i1,
/* 26729*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26731*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26734*/            OPC_EmitInteger, MVT::i32, 12, 
/* 26737*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26740*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, 12:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPs32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 26751*/          /*Scope*/ 30, /*->26782*/
/* 26752*/            OPC_CheckChild1Integer, 13, 
/* 26754*/            OPC_CheckChild1Type, MVT::i32,
/* 26756*/            OPC_MoveParent,
/* 26757*/            OPC_RecordChild1, // #1 = $p1
/* 26758*/            OPC_CheckType, MVT::v4i1,
/* 26760*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26762*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26765*/            OPC_EmitInteger, MVT::i32, 13, 
/* 26768*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26771*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, 13:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPs32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 26782*/          /*Scope*/ 30, /*->26813*/
/* 26783*/            OPC_CheckChild1Integer, 8, 
/* 26785*/            OPC_CheckChild1Type, MVT::i32,
/* 26787*/            OPC_MoveParent,
/* 26788*/            OPC_RecordChild1, // #1 = $p1
/* 26789*/            OPC_CheckType, MVT::v4i1,
/* 26791*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26793*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26796*/            OPC_EmitInteger, MVT::i32, 8, 
/* 26799*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26802*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, 8:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPu32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 8:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 26813*/          /*Scope*/ 30, /*->26844*/
/* 26814*/            OPC_CheckChild1Integer, 2, 
/* 26816*/            OPC_CheckChild1Type, MVT::i32,
/* 26818*/            OPC_MoveParent,
/* 26819*/            OPC_RecordChild1, // #1 = $p1
/* 26820*/            OPC_CheckType, MVT::v4i1,
/* 26822*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 26824*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26827*/            OPC_EmitInteger, MVT::i32, 2, 
/* 26830*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26833*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, 2:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPu32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 2:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 26844*/          0, /*End of Scope*/
/* 26845*/        /*Scope*/ 62|128,1/*190*/, /*->27037*/
/* 26847*/          OPC_CheckChild0Type, MVT::v8f16,
/* 26849*/          OPC_Scope, 30, /*->26881*/ // 6 children in Scope
/* 26851*/            OPC_CheckChild1Integer, 0, 
/* 26853*/            OPC_CheckChild1Type, MVT::i32,
/* 26855*/            OPC_MoveParent,
/* 26856*/            OPC_RecordChild1, // #1 = $p1
/* 26857*/            OPC_CheckType, MVT::v8i1,
/* 26859*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 26861*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26864*/            OPC_EmitInteger, MVT::i32, 0, 
/* 26867*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26870*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, 0:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPf32r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, ZR:{ *:[i32] }, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 26881*/          /*Scope*/ 30, /*->26912*/
/* 26882*/            OPC_CheckChild1Integer, 1, 
/* 26884*/            OPC_CheckChild1Type, MVT::i32,
/* 26886*/            OPC_MoveParent,
/* 26887*/            OPC_RecordChild1, // #1 = $p1
/* 26888*/            OPC_CheckType, MVT::v8i1,
/* 26890*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 26892*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26895*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26898*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26901*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, 1:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPf32r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, ZR:{ *:[i32] }, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 26912*/          /*Scope*/ 30, /*->26943*/
/* 26913*/            OPC_CheckChild1Integer, 10, 
/* 26915*/            OPC_CheckChild1Type, MVT::i32,
/* 26917*/            OPC_MoveParent,
/* 26918*/            OPC_RecordChild1, // #1 = $p1
/* 26919*/            OPC_CheckType, MVT::v8i1,
/* 26921*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 26923*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26926*/            OPC_EmitInteger, MVT::i32, 10, 
/* 26929*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26932*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, 10:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPf32r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, ZR:{ *:[i32] }, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 26943*/          /*Scope*/ 30, /*->26974*/
/* 26944*/            OPC_CheckChild1Integer, 11, 
/* 26946*/            OPC_CheckChild1Type, MVT::i32,
/* 26948*/            OPC_MoveParent,
/* 26949*/            OPC_RecordChild1, // #1 = $p1
/* 26950*/            OPC_CheckType, MVT::v8i1,
/* 26952*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 26954*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26957*/            OPC_EmitInteger, MVT::i32, 11, 
/* 26960*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26963*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, 11:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPf32r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, ZR:{ *:[i32] }, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 26974*/          /*Scope*/ 30, /*->27005*/
/* 26975*/            OPC_CheckChild1Integer, 12, 
/* 26977*/            OPC_CheckChild1Type, MVT::i32,
/* 26979*/            OPC_MoveParent,
/* 26980*/            OPC_RecordChild1, // #1 = $p1
/* 26981*/            OPC_CheckType, MVT::v8i1,
/* 26983*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 26985*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 26988*/            OPC_EmitInteger, MVT::i32, 12, 
/* 26991*/            OPC_EmitInteger, MVT::i32, 1, 
/* 26994*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, 12:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPf32r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, ZR:{ *:[i32] }, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 27005*/          /*Scope*/ 30, /*->27036*/
/* 27006*/            OPC_CheckChild1Integer, 13, 
/* 27008*/            OPC_CheckChild1Type, MVT::i32,
/* 27010*/            OPC_MoveParent,
/* 27011*/            OPC_RecordChild1, // #1 = $p1
/* 27012*/            OPC_CheckType, MVT::v8i1,
/* 27014*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 27016*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 27019*/            OPC_EmitInteger, MVT::i32, 13, 
/* 27022*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27025*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, 13:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPf32r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, ZR:{ *:[i32] }, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 27036*/          0, /*End of Scope*/
/* 27037*/        /*Scope*/ 62|128,1/*190*/, /*->27229*/
/* 27039*/          OPC_CheckChild0Type, MVT::v4f32,
/* 27041*/          OPC_Scope, 30, /*->27073*/ // 6 children in Scope
/* 27043*/            OPC_CheckChild1Integer, 0, 
/* 27045*/            OPC_CheckChild1Type, MVT::i32,
/* 27047*/            OPC_MoveParent,
/* 27048*/            OPC_RecordChild1, // #1 = $p1
/* 27049*/            OPC_CheckType, MVT::v4i1,
/* 27051*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 27053*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 27056*/            OPC_EmitInteger, MVT::i32, 0, 
/* 27059*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27062*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, 0:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, ZR:{ *:[i32] }, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 27073*/          /*Scope*/ 30, /*->27104*/
/* 27074*/            OPC_CheckChild1Integer, 1, 
/* 27076*/            OPC_CheckChild1Type, MVT::i32,
/* 27078*/            OPC_MoveParent,
/* 27079*/            OPC_RecordChild1, // #1 = $p1
/* 27080*/            OPC_CheckType, MVT::v4i1,
/* 27082*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 27084*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 27087*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27090*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27093*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, 1:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, ZR:{ *:[i32] }, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 27104*/          /*Scope*/ 30, /*->27135*/
/* 27105*/            OPC_CheckChild1Integer, 10, 
/* 27107*/            OPC_CheckChild1Type, MVT::i32,
/* 27109*/            OPC_MoveParent,
/* 27110*/            OPC_RecordChild1, // #1 = $p1
/* 27111*/            OPC_CheckType, MVT::v4i1,
/* 27113*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 27115*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 27118*/            OPC_EmitInteger, MVT::i32, 10, 
/* 27121*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27124*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, 10:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, ZR:{ *:[i32] }, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 27135*/          /*Scope*/ 30, /*->27166*/
/* 27136*/            OPC_CheckChild1Integer, 11, 
/* 27138*/            OPC_CheckChild1Type, MVT::i32,
/* 27140*/            OPC_MoveParent,
/* 27141*/            OPC_RecordChild1, // #1 = $p1
/* 27142*/            OPC_CheckType, MVT::v4i1,
/* 27144*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 27146*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 27149*/            OPC_EmitInteger, MVT::i32, 11, 
/* 27152*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27155*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, 11:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, ZR:{ *:[i32] }, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 27166*/          /*Scope*/ 30, /*->27197*/
/* 27167*/            OPC_CheckChild1Integer, 12, 
/* 27169*/            OPC_CheckChild1Type, MVT::i32,
/* 27171*/            OPC_MoveParent,
/* 27172*/            OPC_RecordChild1, // #1 = $p1
/* 27173*/            OPC_CheckType, MVT::v4i1,
/* 27175*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 27177*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 27180*/            OPC_EmitInteger, MVT::i32, 12, 
/* 27183*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27186*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, 12:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, ZR:{ *:[i32] }, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 27197*/          /*Scope*/ 30, /*->27228*/
/* 27198*/            OPC_CheckChild1Integer, 13, 
/* 27200*/            OPC_CheckChild1Type, MVT::i32,
/* 27202*/            OPC_MoveParent,
/* 27203*/            OPC_RecordChild1, // #1 = $p1
/* 27204*/            OPC_CheckType, MVT::v4i1,
/* 27206*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 27208*/            OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 27211*/            OPC_EmitInteger, MVT::i32, 13, 
/* 27214*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27217*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 2, 3, 4, 1, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, 13:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, ZR:{ *:[i32] }, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 27228*/          0, /*End of Scope*/
/* 27229*/        0, /*End of Scope*/
/* 27230*/      /*SwitchOpcode*/ 22|128,8/*1046*/, TARGET_VAL(ARMISD::VCMP),// ->28280
/* 27234*/        OPC_RecordChild0, // #0 = $v1
/* 27235*/        OPC_Scope, 101|128,1/*229*/, /*->27467*/ // 5 children in Scope
/* 27238*/          OPC_CheckChild0Type, MVT::v16i8,
/* 27240*/          OPC_RecordChild1, // #1 = $v2
/* 27241*/          OPC_Scope, 27, /*->27270*/ // 8 children in Scope
/* 27243*/            OPC_CheckChild2Integer, 0, 
/* 27245*/            OPC_CheckChild2Type, MVT::i32,
/* 27247*/            OPC_MoveParent,
/* 27248*/            OPC_RecordChild1, // #2 = $p1
/* 27249*/            OPC_CheckType, MVT::v16i1,
/* 27251*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 27253*/            OPC_EmitInteger, MVT::i32, 0, 
/* 27256*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27259*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi8), 0,
                          MVT::v16i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v16i1] } (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 0:{ *:[i32] }), VCCR:{ *:[v16i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPi8:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 27270*/          /*Scope*/ 27, /*->27298*/
/* 27271*/            OPC_CheckChild2Integer, 1, 
/* 27273*/            OPC_CheckChild2Type, MVT::i32,
/* 27275*/            OPC_MoveParent,
/* 27276*/            OPC_RecordChild1, // #2 = $p1
/* 27277*/            OPC_CheckType, MVT::v16i1,
/* 27279*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 27281*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27284*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27287*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi8), 0,
                          MVT::v16i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v16i1] } (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 1:{ *:[i32] }), VCCR:{ *:[v16i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPi8:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 27298*/          /*Scope*/ 27, /*->27326*/
/* 27299*/            OPC_CheckChild2Integer, 10, 
/* 27301*/            OPC_CheckChild2Type, MVT::i32,
/* 27303*/            OPC_MoveParent,
/* 27304*/            OPC_RecordChild1, // #2 = $p1
/* 27305*/            OPC_CheckType, MVT::v16i1,
/* 27307*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 27309*/            OPC_EmitInteger, MVT::i32, 10, 
/* 27312*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27315*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8), 0,
                          MVT::v16i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v16i1] } (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 10:{ *:[i32] }), VCCR:{ *:[v16i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPs8:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 27326*/          /*Scope*/ 27, /*->27354*/
/* 27327*/            OPC_CheckChild2Integer, 11, 
/* 27329*/            OPC_CheckChild2Type, MVT::i32,
/* 27331*/            OPC_MoveParent,
/* 27332*/            OPC_RecordChild1, // #2 = $p1
/* 27333*/            OPC_CheckType, MVT::v16i1,
/* 27335*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 27337*/            OPC_EmitInteger, MVT::i32, 11, 
/* 27340*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27343*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8), 0,
                          MVT::v16i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v16i1] } (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 11:{ *:[i32] }), VCCR:{ *:[v16i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPs8:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 27354*/          /*Scope*/ 27, /*->27382*/
/* 27355*/            OPC_CheckChild2Integer, 12, 
/* 27357*/            OPC_CheckChild2Type, MVT::i32,
/* 27359*/            OPC_MoveParent,
/* 27360*/            OPC_RecordChild1, // #2 = $p1
/* 27361*/            OPC_CheckType, MVT::v16i1,
/* 27363*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 27365*/            OPC_EmitInteger, MVT::i32, 12, 
/* 27368*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27371*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8), 0,
                          MVT::v16i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v16i1] } (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 12:{ *:[i32] }), VCCR:{ *:[v16i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPs8:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 27382*/          /*Scope*/ 27, /*->27410*/
/* 27383*/            OPC_CheckChild2Integer, 13, 
/* 27385*/            OPC_CheckChild2Type, MVT::i32,
/* 27387*/            OPC_MoveParent,
/* 27388*/            OPC_RecordChild1, // #2 = $p1
/* 27389*/            OPC_CheckType, MVT::v16i1,
/* 27391*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 27393*/            OPC_EmitInteger, MVT::i32, 13, 
/* 27396*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27399*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8), 0,
                          MVT::v16i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v16i1] } (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 13:{ *:[i32] }), VCCR:{ *:[v16i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPs8:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 27410*/          /*Scope*/ 27, /*->27438*/
/* 27411*/            OPC_CheckChild2Integer, 8, 
/* 27413*/            OPC_CheckChild2Type, MVT::i32,
/* 27415*/            OPC_MoveParent,
/* 27416*/            OPC_RecordChild1, // #2 = $p1
/* 27417*/            OPC_CheckType, MVT::v16i1,
/* 27419*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 27421*/            OPC_EmitInteger, MVT::i32, 8, 
/* 27424*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27427*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu8), 0,
                          MVT::v16i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v16i1] } (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 8:{ *:[i32] }), VCCR:{ *:[v16i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPu8:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 8:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 27438*/          /*Scope*/ 27, /*->27466*/
/* 27439*/            OPC_CheckChild2Integer, 2, 
/* 27441*/            OPC_CheckChild2Type, MVT::i32,
/* 27443*/            OPC_MoveParent,
/* 27444*/            OPC_RecordChild1, // #2 = $p1
/* 27445*/            OPC_CheckType, MVT::v16i1,
/* 27447*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 27449*/            OPC_EmitInteger, MVT::i32, 2, 
/* 27452*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27455*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu8), 0,
                          MVT::v16i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v16i1] } (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 2:{ *:[i32] }), VCCR:{ *:[v16i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPu8:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 2:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$p1)
/* 27466*/          0, /*End of Scope*/
/* 27467*/        /*Scope*/ 101|128,1/*229*/, /*->27698*/
/* 27469*/          OPC_CheckChild0Type, MVT::v8i16,
/* 27471*/          OPC_RecordChild1, // #1 = $v2
/* 27472*/          OPC_Scope, 27, /*->27501*/ // 8 children in Scope
/* 27474*/            OPC_CheckChild2Integer, 0, 
/* 27476*/            OPC_CheckChild2Type, MVT::i32,
/* 27478*/            OPC_MoveParent,
/* 27479*/            OPC_RecordChild1, // #2 = $p1
/* 27480*/            OPC_CheckType, MVT::v8i1,
/* 27482*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 27484*/            OPC_EmitInteger, MVT::i32, 0, 
/* 27487*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27490*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi16), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 0:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPi16:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 27501*/          /*Scope*/ 27, /*->27529*/
/* 27502*/            OPC_CheckChild2Integer, 1, 
/* 27504*/            OPC_CheckChild2Type, MVT::i32,
/* 27506*/            OPC_MoveParent,
/* 27507*/            OPC_RecordChild1, // #2 = $p1
/* 27508*/            OPC_CheckType, MVT::v8i1,
/* 27510*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 27512*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27515*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27518*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi16), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 1:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPi16:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 27529*/          /*Scope*/ 27, /*->27557*/
/* 27530*/            OPC_CheckChild2Integer, 10, 
/* 27532*/            OPC_CheckChild2Type, MVT::i32,
/* 27534*/            OPC_MoveParent,
/* 27535*/            OPC_RecordChild1, // #2 = $p1
/* 27536*/            OPC_CheckType, MVT::v8i1,
/* 27538*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 27540*/            OPC_EmitInteger, MVT::i32, 10, 
/* 27543*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27546*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 10:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPs16:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 27557*/          /*Scope*/ 27, /*->27585*/
/* 27558*/            OPC_CheckChild2Integer, 11, 
/* 27560*/            OPC_CheckChild2Type, MVT::i32,
/* 27562*/            OPC_MoveParent,
/* 27563*/            OPC_RecordChild1, // #2 = $p1
/* 27564*/            OPC_CheckType, MVT::v8i1,
/* 27566*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 27568*/            OPC_EmitInteger, MVT::i32, 11, 
/* 27571*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27574*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 11:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPs16:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 27585*/          /*Scope*/ 27, /*->27613*/
/* 27586*/            OPC_CheckChild2Integer, 12, 
/* 27588*/            OPC_CheckChild2Type, MVT::i32,
/* 27590*/            OPC_MoveParent,
/* 27591*/            OPC_RecordChild1, // #2 = $p1
/* 27592*/            OPC_CheckType, MVT::v8i1,
/* 27594*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 27596*/            OPC_EmitInteger, MVT::i32, 12, 
/* 27599*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27602*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 12:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPs16:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 27613*/          /*Scope*/ 27, /*->27641*/
/* 27614*/            OPC_CheckChild2Integer, 13, 
/* 27616*/            OPC_CheckChild2Type, MVT::i32,
/* 27618*/            OPC_MoveParent,
/* 27619*/            OPC_RecordChild1, // #2 = $p1
/* 27620*/            OPC_CheckType, MVT::v8i1,
/* 27622*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 27624*/            OPC_EmitInteger, MVT::i32, 13, 
/* 27627*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27630*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 13:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPs16:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 27641*/          /*Scope*/ 27, /*->27669*/
/* 27642*/            OPC_CheckChild2Integer, 8, 
/* 27644*/            OPC_CheckChild2Type, MVT::i32,
/* 27646*/            OPC_MoveParent,
/* 27647*/            OPC_RecordChild1, // #2 = $p1
/* 27648*/            OPC_CheckType, MVT::v8i1,
/* 27650*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 27652*/            OPC_EmitInteger, MVT::i32, 8, 
/* 27655*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27658*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu16), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 8:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPu16:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 8:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 27669*/          /*Scope*/ 27, /*->27697*/
/* 27670*/            OPC_CheckChild2Integer, 2, 
/* 27672*/            OPC_CheckChild2Type, MVT::i32,
/* 27674*/            OPC_MoveParent,
/* 27675*/            OPC_RecordChild1, // #2 = $p1
/* 27676*/            OPC_CheckType, MVT::v8i1,
/* 27678*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 27680*/            OPC_EmitInteger, MVT::i32, 2, 
/* 27683*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27686*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu16), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 2:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPu16:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 2:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 27697*/          0, /*End of Scope*/
/* 27698*/        /*Scope*/ 101|128,1/*229*/, /*->27929*/
/* 27700*/          OPC_CheckChild0Type, MVT::v4i32,
/* 27702*/          OPC_RecordChild1, // #1 = $v2
/* 27703*/          OPC_Scope, 27, /*->27732*/ // 8 children in Scope
/* 27705*/            OPC_CheckChild2Integer, 0, 
/* 27707*/            OPC_CheckChild2Type, MVT::i32,
/* 27709*/            OPC_MoveParent,
/* 27710*/            OPC_RecordChild1, // #2 = $p1
/* 27711*/            OPC_CheckType, MVT::v4i1,
/* 27713*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 27715*/            OPC_EmitInteger, MVT::i32, 0, 
/* 27718*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27721*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi32), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 0:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPi32:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 27732*/          /*Scope*/ 27, /*->27760*/
/* 27733*/            OPC_CheckChild2Integer, 1, 
/* 27735*/            OPC_CheckChild2Type, MVT::i32,
/* 27737*/            OPC_MoveParent,
/* 27738*/            OPC_RecordChild1, // #2 = $p1
/* 27739*/            OPC_CheckType, MVT::v4i1,
/* 27741*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 27743*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27746*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27749*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi32), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 1:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPi32:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 27760*/          /*Scope*/ 27, /*->27788*/
/* 27761*/            OPC_CheckChild2Integer, 10, 
/* 27763*/            OPC_CheckChild2Type, MVT::i32,
/* 27765*/            OPC_MoveParent,
/* 27766*/            OPC_RecordChild1, // #2 = $p1
/* 27767*/            OPC_CheckType, MVT::v4i1,
/* 27769*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 27771*/            OPC_EmitInteger, MVT::i32, 10, 
/* 27774*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27777*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 10:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPs32:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 27788*/          /*Scope*/ 27, /*->27816*/
/* 27789*/            OPC_CheckChild2Integer, 11, 
/* 27791*/            OPC_CheckChild2Type, MVT::i32,
/* 27793*/            OPC_MoveParent,
/* 27794*/            OPC_RecordChild1, // #2 = $p1
/* 27795*/            OPC_CheckType, MVT::v4i1,
/* 27797*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 27799*/            OPC_EmitInteger, MVT::i32, 11, 
/* 27802*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27805*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 11:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPs32:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 27816*/          /*Scope*/ 27, /*->27844*/
/* 27817*/            OPC_CheckChild2Integer, 12, 
/* 27819*/            OPC_CheckChild2Type, MVT::i32,
/* 27821*/            OPC_MoveParent,
/* 27822*/            OPC_RecordChild1, // #2 = $p1
/* 27823*/            OPC_CheckType, MVT::v4i1,
/* 27825*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 27827*/            OPC_EmitInteger, MVT::i32, 12, 
/* 27830*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27833*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 12:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPs32:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 27844*/          /*Scope*/ 27, /*->27872*/
/* 27845*/            OPC_CheckChild2Integer, 13, 
/* 27847*/            OPC_CheckChild2Type, MVT::i32,
/* 27849*/            OPC_MoveParent,
/* 27850*/            OPC_RecordChild1, // #2 = $p1
/* 27851*/            OPC_CheckType, MVT::v4i1,
/* 27853*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 27855*/            OPC_EmitInteger, MVT::i32, 13, 
/* 27858*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27861*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 13:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPs32:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 27872*/          /*Scope*/ 27, /*->27900*/
/* 27873*/            OPC_CheckChild2Integer, 8, 
/* 27875*/            OPC_CheckChild2Type, MVT::i32,
/* 27877*/            OPC_MoveParent,
/* 27878*/            OPC_RecordChild1, // #2 = $p1
/* 27879*/            OPC_CheckType, MVT::v4i1,
/* 27881*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 27883*/            OPC_EmitInteger, MVT::i32, 8, 
/* 27886*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27889*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu32), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 8:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPu32:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 8:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 27900*/          /*Scope*/ 27, /*->27928*/
/* 27901*/            OPC_CheckChild2Integer, 2, 
/* 27903*/            OPC_CheckChild2Type, MVT::i32,
/* 27905*/            OPC_MoveParent,
/* 27906*/            OPC_RecordChild1, // #2 = $p1
/* 27907*/            OPC_CheckType, MVT::v4i1,
/* 27909*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 27911*/            OPC_EmitInteger, MVT::i32, 2, 
/* 27914*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27917*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu32), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 2:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPu32:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 2:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 27928*/          0, /*End of Scope*/
/* 27929*/        /*Scope*/ 45|128,1/*173*/, /*->28104*/
/* 27931*/          OPC_CheckChild0Type, MVT::v8f16,
/* 27933*/          OPC_RecordChild1, // #1 = $v2
/* 27934*/          OPC_Scope, 27, /*->27963*/ // 6 children in Scope
/* 27936*/            OPC_CheckChild2Integer, 0, 
/* 27938*/            OPC_CheckChild2Type, MVT::i32,
/* 27940*/            OPC_MoveParent,
/* 27941*/            OPC_RecordChild1, // #2 = $p1
/* 27942*/            OPC_CheckType, MVT::v8i1,
/* 27944*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 27946*/            OPC_EmitInteger, MVT::i32, 0, 
/* 27949*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27952*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 0:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPf16:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 27963*/          /*Scope*/ 27, /*->27991*/
/* 27964*/            OPC_CheckChild2Integer, 1, 
/* 27966*/            OPC_CheckChild2Type, MVT::i32,
/* 27968*/            OPC_MoveParent,
/* 27969*/            OPC_RecordChild1, // #2 = $p1
/* 27970*/            OPC_CheckType, MVT::v8i1,
/* 27972*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 27974*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27977*/            OPC_EmitInteger, MVT::i32, 1, 
/* 27980*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 1:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPf16:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 27991*/          /*Scope*/ 27, /*->28019*/
/* 27992*/            OPC_CheckChild2Integer, 10, 
/* 27994*/            OPC_CheckChild2Type, MVT::i32,
/* 27996*/            OPC_MoveParent,
/* 27997*/            OPC_RecordChild1, // #2 = $p1
/* 27998*/            OPC_CheckType, MVT::v8i1,
/* 28000*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 28002*/            OPC_EmitInteger, MVT::i32, 10, 
/* 28005*/            OPC_EmitInteger, MVT::i32, 1, 
/* 28008*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 10:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPf16:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 28019*/          /*Scope*/ 27, /*->28047*/
/* 28020*/            OPC_CheckChild2Integer, 11, 
/* 28022*/            OPC_CheckChild2Type, MVT::i32,
/* 28024*/            OPC_MoveParent,
/* 28025*/            OPC_RecordChild1, // #2 = $p1
/* 28026*/            OPC_CheckType, MVT::v8i1,
/* 28028*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 28030*/            OPC_EmitInteger, MVT::i32, 11, 
/* 28033*/            OPC_EmitInteger, MVT::i32, 1, 
/* 28036*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 11:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPf16:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 28047*/          /*Scope*/ 27, /*->28075*/
/* 28048*/            OPC_CheckChild2Integer, 12, 
/* 28050*/            OPC_CheckChild2Type, MVT::i32,
/* 28052*/            OPC_MoveParent,
/* 28053*/            OPC_RecordChild1, // #2 = $p1
/* 28054*/            OPC_CheckType, MVT::v8i1,
/* 28056*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 28058*/            OPC_EmitInteger, MVT::i32, 12, 
/* 28061*/            OPC_EmitInteger, MVT::i32, 1, 
/* 28064*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 12:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPf16:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 28075*/          /*Scope*/ 27, /*->28103*/
/* 28076*/            OPC_CheckChild2Integer, 13, 
/* 28078*/            OPC_CheckChild2Type, MVT::i32,
/* 28080*/            OPC_MoveParent,
/* 28081*/            OPC_RecordChild1, // #2 = $p1
/* 28082*/            OPC_CheckType, MVT::v8i1,
/* 28084*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 28086*/            OPC_EmitInteger, MVT::i32, 13, 
/* 28089*/            OPC_EmitInteger, MVT::i32, 1, 
/* 28092*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v8i1] } (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 13:{ *:[i32] }), VCCR:{ *:[v8i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPf16:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$p1)
/* 28103*/          0, /*End of Scope*/
/* 28104*/        /*Scope*/ 45|128,1/*173*/, /*->28279*/
/* 28106*/          OPC_CheckChild0Type, MVT::v4f32,
/* 28108*/          OPC_RecordChild1, // #1 = $v2
/* 28109*/          OPC_Scope, 27, /*->28138*/ // 6 children in Scope
/* 28111*/            OPC_CheckChild2Integer, 0, 
/* 28113*/            OPC_CheckChild2Type, MVT::i32,
/* 28115*/            OPC_MoveParent,
/* 28116*/            OPC_RecordChild1, // #2 = $p1
/* 28117*/            OPC_CheckType, MVT::v4i1,
/* 28119*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 28121*/            OPC_EmitInteger, MVT::i32, 0, 
/* 28124*/            OPC_EmitInteger, MVT::i32, 1, 
/* 28127*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 0:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPf32:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 0:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 28138*/          /*Scope*/ 27, /*->28166*/
/* 28139*/            OPC_CheckChild2Integer, 1, 
/* 28141*/            OPC_CheckChild2Type, MVT::i32,
/* 28143*/            OPC_MoveParent,
/* 28144*/            OPC_RecordChild1, // #2 = $p1
/* 28145*/            OPC_CheckType, MVT::v4i1,
/* 28147*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 28149*/            OPC_EmitInteger, MVT::i32, 1, 
/* 28152*/            OPC_EmitInteger, MVT::i32, 1, 
/* 28155*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 1:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPf32:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 1:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 28166*/          /*Scope*/ 27, /*->28194*/
/* 28167*/            OPC_CheckChild2Integer, 10, 
/* 28169*/            OPC_CheckChild2Type, MVT::i32,
/* 28171*/            OPC_MoveParent,
/* 28172*/            OPC_RecordChild1, // #2 = $p1
/* 28173*/            OPC_CheckType, MVT::v4i1,
/* 28175*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 28177*/            OPC_EmitInteger, MVT::i32, 10, 
/* 28180*/            OPC_EmitInteger, MVT::i32, 1, 
/* 28183*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 10:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPf32:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 10:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 28194*/          /*Scope*/ 27, /*->28222*/
/* 28195*/            OPC_CheckChild2Integer, 11, 
/* 28197*/            OPC_CheckChild2Type, MVT::i32,
/* 28199*/            OPC_MoveParent,
/* 28200*/            OPC_RecordChild1, // #2 = $p1
/* 28201*/            OPC_CheckType, MVT::v4i1,
/* 28203*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 28205*/            OPC_EmitInteger, MVT::i32, 11, 
/* 28208*/            OPC_EmitInteger, MVT::i32, 1, 
/* 28211*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 11:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPf32:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 11:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 28222*/          /*Scope*/ 27, /*->28250*/
/* 28223*/            OPC_CheckChild2Integer, 12, 
/* 28225*/            OPC_CheckChild2Type, MVT::i32,
/* 28227*/            OPC_MoveParent,
/* 28228*/            OPC_RecordChild1, // #2 = $p1
/* 28229*/            OPC_CheckType, MVT::v4i1,
/* 28231*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 28233*/            OPC_EmitInteger, MVT::i32, 12, 
/* 28236*/            OPC_EmitInteger, MVT::i32, 1, 
/* 28239*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 12:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPf32:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 12:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 28250*/          /*Scope*/ 27, /*->28278*/
/* 28251*/            OPC_CheckChild2Integer, 13, 
/* 28253*/            OPC_CheckChild2Type, MVT::i32,
/* 28255*/            OPC_MoveParent,
/* 28256*/            OPC_RecordChild1, // #2 = $p1
/* 28257*/            OPC_CheckType, MVT::v4i1,
/* 28259*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 28261*/            OPC_EmitInteger, MVT::i32, 13, 
/* 28264*/            OPC_EmitInteger, MVT::i32, 1, 
/* 28267*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 1, 3, 4, 2, 
                      // Src: (and:{ *:[v4i1] } (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 13:{ *:[i32] }), VCCR:{ *:[v4i1] }:$p1) - Complexity = 11
                      // Dst: (MVE_VCMPf32:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 13:{ *:[i32] }, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$p1)
/* 28278*/          0, /*End of Scope*/
/* 28279*/        0, /*End of Scope*/
/* 28280*/      0, // EndSwitchOpcode
/* 28281*/    /*Scope*/ 69|128,2/*325*/, /*->28608*/
/* 28283*/      OPC_RecordChild0, // #0 = $Vn
/* 28284*/      OPC_RecordChild1, // #1 = $Vm
/* 28285*/      OPC_SwitchType /*8 cases */, 18, MVT::v2i32,// ->28306
/* 28288*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 28290*/        OPC_EmitInteger, MVT::i32, 14, 
/* 28293*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 28296*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VANDd), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (and:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 3
                  // Dst: (VANDd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 28306*/      /*SwitchType*/ 47, MVT::v4i32,// ->28355
/* 28308*/        OPC_Scope, 18, /*->28328*/ // 2 children in Scope
/* 28310*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 28312*/          OPC_EmitInteger, MVT::i32, 14, 
/* 28315*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 28318*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VANDq), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (and:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 3
                    // Dst: (VANDq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 28328*/        /*Scope*/ 25, /*->28354*/
/* 28329*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 28331*/          OPC_EmitInteger, MVT::i32, 0, 
/* 28334*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 28337*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 28343*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VAND), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (and:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, MQPR:{ *:[v4i32] }:$val2) - Complexity = 3
                    // Dst: (MVE_VAND:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, MQPR:{ *:[v4i32] }:$val2)
/* 28354*/        0, /*End of Scope*/
/* 28355*/      /*SwitchType*/ 25, MVT::v16i8,// ->28382
/* 28357*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 28359*/        OPC_EmitInteger, MVT::i32, 0, 
/* 28362*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 28365*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 28371*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VAND), 0,
                      MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (and:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, MQPR:{ *:[v16i8] }:$val2) - Complexity = 3
                  // Dst: (MVE_VAND:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, MQPR:{ *:[v16i8] }:$val2)
/* 28382*/      /*SwitchType*/ 25, MVT::v8i16,// ->28409
/* 28384*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 28386*/        OPC_EmitInteger, MVT::i32, 0, 
/* 28389*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 28392*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 28398*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VAND), 0,
                      MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (and:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, MQPR:{ *:[v8i16] }:$val2) - Complexity = 3
                  // Dst: (MVE_VAND:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, MQPR:{ *:[v8i16] }:$val2)
/* 28409*/      /*SwitchType*/ 25, MVT::v2i64,// ->28436
/* 28411*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 28413*/        OPC_EmitInteger, MVT::i32, 0, 
/* 28416*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 28419*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 28425*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VAND), 0,
                      MVT::v2i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (and:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val1, MQPR:{ *:[v2i64] }:$val2) - Complexity = 3
                  // Dst: (MVE_VAND:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val1, MQPR:{ *:[v2i64] }:$val2)
/* 28436*/      /*SwitchType*/ 55, MVT::v16i1,// ->28493
/* 28438*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 28440*/        OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 28443*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::i32, 2/*#Ops*/, 0, 2,  // Results = #3
/* 28451*/        OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 28454*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::i32, 2/*#Ops*/, 1, 4,  // Results = #5
/* 28462*/        OPC_EmitInteger, MVT::i32, 14, 
/* 28465*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 28468*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 28471*/        OPC_EmitNode1, TARGET_VAL(ARM::t2ANDrr), 0,
                      MVT::i32, 5/*#Ops*/, 3, 5, 6, 7, 8,  // Results = #9
/* 28482*/        OPC_EmitInteger, MVT::i32, ARM::VCCRRegClassID,
/* 28485*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v16i1, 2/*#Ops*/, 9, 10, 
                  // Src: (and:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, VCCR:{ *:[v16i1] }:$p2) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[v16i1] } (t2ANDrr:{ *:[i32] } (COPY_TO_REGCLASS:{ *:[i32] } VCCR:{ *:[v16i1] }:$p1, rGPR:{ *:[i32] }), (COPY_TO_REGCLASS:{ *:[i32] } VCCR:{ *:[v16i1] }:$p2, rGPR:{ *:[i32] })), VCCR:{ *:[i32] })
/* 28493*/      /*SwitchType*/ 55, MVT::v8i1,// ->28550
/* 28495*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 28497*/        OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 28500*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::i32, 2/*#Ops*/, 0, 2,  // Results = #3
/* 28508*/        OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 28511*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::i32, 2/*#Ops*/, 1, 4,  // Results = #5
/* 28519*/        OPC_EmitInteger, MVT::i32, 14, 
/* 28522*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 28525*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 28528*/        OPC_EmitNode1, TARGET_VAL(ARM::t2ANDrr), 0,
                      MVT::i32, 5/*#Ops*/, 3, 5, 6, 7, 8,  // Results = #9
/* 28539*/        OPC_EmitInteger, MVT::i32, ARM::VCCRRegClassID,
/* 28542*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v8i1, 2/*#Ops*/, 9, 10, 
                  // Src: (and:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, VCCR:{ *:[v8i1] }:$p2) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[v8i1] } (t2ANDrr:{ *:[i32] } (COPY_TO_REGCLASS:{ *:[i32] } VCCR:{ *:[v8i1] }:$p1, rGPR:{ *:[i32] }), (COPY_TO_REGCLASS:{ *:[i32] } VCCR:{ *:[v8i1] }:$p2, rGPR:{ *:[i32] })), VCCR:{ *:[i32] })
/* 28550*/      /*SwitchType*/ 55, MVT::v4i1,// ->28607
/* 28552*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 28554*/        OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 28557*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::i32, 2/*#Ops*/, 0, 2,  // Results = #3
/* 28565*/        OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 28568*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::i32, 2/*#Ops*/, 1, 4,  // Results = #5
/* 28576*/        OPC_EmitInteger, MVT::i32, 14, 
/* 28579*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 28582*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 28585*/        OPC_EmitNode1, TARGET_VAL(ARM::t2ANDrr), 0,
                      MVT::i32, 5/*#Ops*/, 3, 5, 6, 7, 8,  // Results = #9
/* 28596*/        OPC_EmitInteger, MVT::i32, ARM::VCCRRegClassID,
/* 28599*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v4i1, 2/*#Ops*/, 9, 10, 
                  // Src: (and:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, VCCR:{ *:[v4i1] }:$p2) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[v4i1] } (t2ANDrr:{ *:[i32] } (COPY_TO_REGCLASS:{ *:[i32] } VCCR:{ *:[v4i1] }:$p1, rGPR:{ *:[i32] }), (COPY_TO_REGCLASS:{ *:[i32] } VCCR:{ *:[v4i1] }:$p2, rGPR:{ *:[i32] })), VCCR:{ *:[i32] })
/* 28607*/      0, // EndSwitchType
/* 28608*/    0, /*End of Scope*/
/* 28609*/  /*SwitchOpcode*/ 96|128,11|128,1/*17888*/, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),// ->46502
/* 28614*/    OPC_Scope, 120, /*->28736*/ // 166 children in Scope
/* 28616*/      OPC_CheckChild0Integer, 33|128,11/*1441*/, 
/* 28619*/      OPC_Scope, 66, /*->28687*/ // 2 children in Scope
/* 28621*/        OPC_MoveChild1,
/* 28622*/        OPC_CheckOpcode, TARGET_VAL(ISD::ROTR),
/* 28625*/        OPC_RecordChild0, // #0 = $Src
/* 28626*/        OPC_RecordChild1, // #1 = $rot
/* 28627*/        OPC_MoveChild1,
/* 28628*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 28631*/        OPC_CheckPredicate, 14, // Predicate_rot_imm
/* 28633*/        OPC_CheckType, MVT::i32,
/* 28635*/        OPC_MoveParent,
/* 28636*/        OPC_MoveParent,
/* 28637*/        OPC_Scope, 23, /*->28662*/ // 2 children in Scope
/* 28639*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 28641*/          OPC_EmitConvertToTarget, 1,
/* 28643*/          OPC_EmitNodeXForm, 2, 2, // rot_imm_XFORM
/* 28646*/          OPC_EmitInteger, MVT::i32, 14, 
/* 28649*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 28652*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::UXTB16), 0,
                        MVT::i32, 4/*#Ops*/, 0, 3, 4, 5, 
                    // Src: (intrinsic_wo_chain:{ *:[i32] } 1441:{ *:[iPTR] }, (rotr:{ *:[i32] } GPR:{ *:[i32] }:$Src, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot)) - Complexity = 31
                    // Dst: (UXTB16:{ *:[i32] } GPR:{ *:[i32] }:$Src, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/* 28662*/        /*Scope*/ 23, /*->28686*/
/* 28663*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 28665*/          OPC_EmitConvertToTarget, 1,
/* 28667*/          OPC_EmitNodeXForm, 2, 2, // rot_imm_XFORM
/* 28670*/          OPC_EmitInteger, MVT::i32, 14, 
/* 28673*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 28676*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UXTB16), 0,
                        MVT::i32, 4/*#Ops*/, 0, 3, 4, 5, 
                    // Src: (intrinsic_wo_chain:{ *:[i32] } 1441:{ *:[iPTR] }, (rotr:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot)) - Complexity = 31
                    // Dst: (t2UXTB16:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/* 28686*/        0, /*End of Scope*/
/* 28687*/      /*Scope*/ 47, /*->28735*/
/* 28688*/        OPC_RecordChild1, // #0 = $Src
/* 28689*/        OPC_Scope, 21, /*->28712*/ // 2 children in Scope
/* 28691*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 28693*/          OPC_EmitInteger, MVT::i32, 0, 
/* 28696*/          OPC_EmitInteger, MVT::i32, 14, 
/* 28699*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 28702*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::UXTB16), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[i32] } 1441:{ *:[iPTR] }, GPR:{ *:[i32] }:$Src) - Complexity = 24
                    // Dst: (UXTB16:{ *:[i32] } GPR:{ *:[i32] }:$Src, 0:{ *:[i32] })
/* 28712*/        /*Scope*/ 21, /*->28734*/
/* 28713*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 28715*/          OPC_EmitInteger, MVT::i32, 0, 
/* 28718*/          OPC_EmitInteger, MVT::i32, 14, 
/* 28721*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 28724*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UXTB16), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[i32] } 1441:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rm) - Complexity = 24
                    // Dst: (t2UXTB16:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 0:{ *:[i32] })
/* 28734*/        0, /*End of Scope*/
/* 28735*/      0, /*End of Scope*/
/* 28736*/    /*Scope*/ 8|128,1/*136*/, /*->28874*/
/* 28738*/      OPC_CheckChild0Integer, 32|128,11/*1440*/, 
/* 28741*/      OPC_RecordChild1, // #0 = $Rn
/* 28742*/      OPC_Scope, 40, /*->28784*/ // 4 children in Scope
/* 28744*/        OPC_MoveChild2,
/* 28745*/        OPC_CheckOpcode, TARGET_VAL(ISD::ROTR),
/* 28748*/        OPC_RecordChild0, // #1 = $Rm
/* 28749*/        OPC_RecordChild1, // #2 = $rot
/* 28750*/        OPC_MoveChild1,
/* 28751*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 28754*/        OPC_CheckPredicate, 14, // Predicate_rot_imm
/* 28756*/        OPC_CheckType, MVT::i32,
/* 28758*/        OPC_MoveParent,
/* 28759*/        OPC_MoveParent,
/* 28760*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 28762*/        OPC_EmitConvertToTarget, 2,
/* 28764*/        OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/* 28767*/        OPC_EmitInteger, MVT::i32, 14, 
/* 28770*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 28773*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UXTAB16), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 4, 5, 6, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1440:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, (rotr:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot)) - Complexity = 31
                  // Dst: (t2UXTAB16:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/* 28784*/      /*Scope*/ 23, /*->28808*/
/* 28785*/        OPC_RecordChild2, // #1 = $Rm
/* 28786*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 28788*/        OPC_EmitInteger, MVT::i32, 0, 
/* 28791*/        OPC_EmitInteger, MVT::i32, 14, 
/* 28794*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 28797*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UXTAB16), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1440:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 24
                  // Dst: (t2UXTAB16:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, 0:{ *:[i32] })
/* 28808*/      /*Scope*/ 40, /*->28849*/
/* 28809*/        OPC_MoveChild2,
/* 28810*/        OPC_CheckOpcode, TARGET_VAL(ISD::ROTR),
/* 28813*/        OPC_RecordChild0, // #1 = $RHS
/* 28814*/        OPC_RecordChild1, // #2 = $rot
/* 28815*/        OPC_MoveChild1,
/* 28816*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 28819*/        OPC_CheckPredicate, 14, // Predicate_rot_imm
/* 28821*/        OPC_CheckType, MVT::i32,
/* 28823*/        OPC_MoveParent,
/* 28824*/        OPC_MoveParent,
/* 28825*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 28827*/        OPC_EmitConvertToTarget, 2,
/* 28829*/        OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/* 28832*/        OPC_EmitInteger, MVT::i32, 14, 
/* 28835*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 28838*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UXTAB16), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 4, 5, 6, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1440:{ *:[iPTR] }, GPR:{ *:[i32] }:$LHS, (rotr:{ *:[i32] } GPR:{ *:[i32] }:$RHS, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot)) - Complexity = 15
                  // Dst: (UXTAB16:{ *:[i32] } GPR:{ *:[i32] }:$LHS, GPR:{ *:[i32] }:$RHS, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/* 28849*/      /*Scope*/ 23, /*->28873*/
/* 28850*/        OPC_RecordChild2, // #1 = $RHS
/* 28851*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 28853*/        OPC_EmitInteger, MVT::i32, 0, 
/* 28856*/        OPC_EmitInteger, MVT::i32, 14, 
/* 28859*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 28862*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UXTAB16), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1440:{ *:[iPTR] }, GPR:{ *:[i32] }:$LHS, GPR:{ *:[i32] }:$RHS) - Complexity = 8
                  // Dst: (UXTAB16:{ *:[i32] } GPR:{ *:[i32] }:$LHS, GPR:{ *:[i32] }:$RHS, 0:{ *:[i32] })
/* 28873*/      0, /*End of Scope*/
/* 28874*/    /*Scope*/ 28|128,1/*156*/, /*->29032*/
/* 28876*/      OPC_CheckChild0Integer, 78|128,10/*1358*/, 
/* 28879*/      OPC_Scope, 52, /*->28933*/ // 2 children in Scope
/* 28881*/        OPC_MoveChild1,
/* 28882*/        OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 28885*/        OPC_CheckChild0Integer, 78|128,10/*1358*/, 
/* 28888*/        OPC_RecordChild1, // #0 = $Rm
/* 28889*/        OPC_CheckChild2Same, 0,
/* 28891*/        OPC_MoveParent,
/* 28892*/        OPC_RecordChild2, // #1 = $Rn
/* 28893*/        OPC_Scope, 18, /*->28913*/ // 2 children in Scope
/* 28895*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 28897*/          OPC_EmitInteger, MVT::i32, 14, 
/* 28900*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 28903*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::QDADD), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[i32] } 1358:{ *:[iPTR] }, (intrinsic_wo_chain:{ *:[i32] } 1358:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$Rm), GPRnopc:{ *:[i32] }:$Rn) - Complexity = 16
                    // Dst: (QDADD:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$Rn)
/* 28913*/        /*Scope*/ 18, /*->28932*/
/* 28914*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 28916*/          OPC_EmitInteger, MVT::i32, 14, 
/* 28919*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 28922*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2QDADD), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[i32] } 1358:{ *:[iPTR] }, (intrinsic_wo_chain:{ *:[i32] } 1358:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rm), rGPR:{ *:[i32] }:$Rn) - Complexity = 16
                    // Dst: (t2QDADD:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn)
/* 28932*/        0, /*End of Scope*/
/* 28933*/      /*Scope*/ 97, /*->29031*/
/* 28934*/        OPC_RecordChild1, // #0 = $Rn
/* 28935*/        OPC_Scope, 51, /*->28988*/ // 2 children in Scope
/* 28937*/          OPC_MoveChild2,
/* 28938*/          OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 28941*/          OPC_CheckChild0Integer, 78|128,10/*1358*/, 
/* 28944*/          OPC_RecordChild1, // #1 = $Rm
/* 28945*/          OPC_CheckChild2Same, 1,
/* 28947*/          OPC_MoveParent,
/* 28948*/          OPC_Scope, 18, /*->28968*/ // 2 children in Scope
/* 28950*/            OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 28952*/            OPC_EmitInteger, MVT::i32, 14, 
/* 28955*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 28958*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::QDADD), 0,
                          MVT::i32, 4/*#Ops*/, 1, 0, 2, 3, 
                      // Src: (intrinsic_wo_chain:{ *:[i32] } 1358:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, (intrinsic_wo_chain:{ *:[i32] } 1358:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$Rm)) - Complexity = 16
                      // Dst: (QDADD:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$Rn)
/* 28968*/          /*Scope*/ 18, /*->28987*/
/* 28969*/            OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 28971*/            OPC_EmitInteger, MVT::i32, 14, 
/* 28974*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 28977*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2QDADD), 0,
                          MVT::i32, 4/*#Ops*/, 1, 0, 2, 3, 
                      // Src: (intrinsic_wo_chain:{ *:[i32] } 1358:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, (intrinsic_wo_chain:{ *:[i32] } 1358:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rm)) - Complexity = 16
                      // Dst: (t2QDADD:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn)
/* 28987*/          0, /*End of Scope*/
/* 28988*/        /*Scope*/ 41, /*->29030*/
/* 28989*/          OPC_RecordChild2, // #1 = $Rn
/* 28990*/          OPC_Scope, 18, /*->29010*/ // 2 children in Scope
/* 28992*/            OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 28994*/            OPC_EmitInteger, MVT::i32, 14, 
/* 28997*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29000*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::QADD), 0,
                          MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (intrinsic_wo_chain:{ *:[i32] } 1358:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$Rn) - Complexity = 8
                      // Dst: (QADD:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$Rn)
/* 29010*/          /*Scope*/ 18, /*->29029*/
/* 29011*/            OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 29013*/            OPC_EmitInteger, MVT::i32, 14, 
/* 29016*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29019*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2QADD), 0,
                          MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (intrinsic_wo_chain:{ *:[i32] } 1358:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn) - Complexity = 8
                      // Dst: (t2QADD:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn)
/* 29029*/          0, /*End of Scope*/
/* 29030*/        0, /*End of Scope*/
/* 29031*/      0, /*End of Scope*/
/* 29032*/    /*Scope*/ 100, /*->29133*/
/* 29033*/      OPC_CheckChild0Integer, 83|128,10/*1363*/, 
/* 29036*/      OPC_RecordChild1, // #0 = $Rm
/* 29037*/      OPC_Scope, 51, /*->29090*/ // 2 children in Scope
/* 29039*/        OPC_MoveChild2,
/* 29040*/        OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 29043*/        OPC_CheckChild0Integer, 78|128,10/*1358*/, 
/* 29046*/        OPC_RecordChild1, // #1 = $Rn
/* 29047*/        OPC_CheckChild2Same, 1,
/* 29049*/        OPC_MoveParent,
/* 29050*/        OPC_Scope, 18, /*->29070*/ // 2 children in Scope
/* 29052*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 29054*/          OPC_EmitInteger, MVT::i32, 14, 
/* 29057*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29060*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::QDSUB), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[i32] } 1363:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rm, (intrinsic_wo_chain:{ *:[i32] } 1358:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rn)) - Complexity = 16
                    // Dst: (QDSUB:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$Rn)
/* 29070*/        /*Scope*/ 18, /*->29089*/
/* 29071*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 29073*/          OPC_EmitInteger, MVT::i32, 14, 
/* 29076*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29079*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2QDSUB), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[i32] } 1363:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rm, (intrinsic_wo_chain:{ *:[i32] } 1358:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rn)) - Complexity = 16
                    // Dst: (t2QDSUB:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn)
/* 29089*/        0, /*End of Scope*/
/* 29090*/      /*Scope*/ 41, /*->29132*/
/* 29091*/        OPC_RecordChild2, // #1 = $Rn
/* 29092*/        OPC_Scope, 18, /*->29112*/ // 2 children in Scope
/* 29094*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 29096*/          OPC_EmitInteger, MVT::i32, 14, 
/* 29099*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29102*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::QSUB), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[i32] } 1363:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$Rn) - Complexity = 8
                    // Dst: (QSUB:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$Rn)
/* 29112*/        /*Scope*/ 18, /*->29131*/
/* 29113*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 29115*/          OPC_EmitInteger, MVT::i32, 14, 
/* 29118*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29121*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2QSUB), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[i32] } 1363:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn) - Complexity = 8
                    // Dst: (t2QSUB:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn)
/* 29131*/        0, /*End of Scope*/
/* 29132*/      0, /*End of Scope*/
/* 29133*/    /*Scope*/ 120, /*->29254*/
/* 29134*/      OPC_CheckChild0Integer, 8|128,11/*1416*/, 
/* 29137*/      OPC_Scope, 66, /*->29205*/ // 2 children in Scope
/* 29139*/        OPC_MoveChild1,
/* 29140*/        OPC_CheckOpcode, TARGET_VAL(ISD::ROTR),
/* 29143*/        OPC_RecordChild0, // #0 = $Src
/* 29144*/        OPC_RecordChild1, // #1 = $rot
/* 29145*/        OPC_MoveChild1,
/* 29146*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 29149*/        OPC_CheckPredicate, 14, // Predicate_rot_imm
/* 29151*/        OPC_CheckType, MVT::i32,
/* 29153*/        OPC_MoveParent,
/* 29154*/        OPC_MoveParent,
/* 29155*/        OPC_Scope, 23, /*->29180*/ // 2 children in Scope
/* 29157*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 29159*/          OPC_EmitConvertToTarget, 1,
/* 29161*/          OPC_EmitNodeXForm, 2, 2, // rot_imm_XFORM
/* 29164*/          OPC_EmitInteger, MVT::i32, 14, 
/* 29167*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29170*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SXTB16), 0,
                        MVT::i32, 4/*#Ops*/, 0, 3, 4, 5, 
                    // Src: (intrinsic_wo_chain:{ *:[i32] } 1416:{ *:[iPTR] }, (rotr:{ *:[i32] } GPR:{ *:[i32] }:$Src, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot)) - Complexity = 15
                    // Dst: (SXTB16:{ *:[i32] } GPR:{ *:[i32] }:$Src, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/* 29180*/        /*Scope*/ 23, /*->29204*/
/* 29181*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 29183*/          OPC_EmitConvertToTarget, 1,
/* 29185*/          OPC_EmitNodeXForm, 2, 2, // rot_imm_XFORM
/* 29188*/          OPC_EmitInteger, MVT::i32, 14, 
/* 29191*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29194*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTB16), 0,
                        MVT::i32, 4/*#Ops*/, 0, 3, 4, 5, 
                    // Src: (intrinsic_wo_chain:{ *:[i32] } 1416:{ *:[iPTR] }, (rotr:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot)) - Complexity = 15
                    // Dst: (t2SXTB16:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/* 29204*/        0, /*End of Scope*/
/* 29205*/      /*Scope*/ 47, /*->29253*/
/* 29206*/        OPC_RecordChild1, // #0 = $Src
/* 29207*/        OPC_Scope, 21, /*->29230*/ // 2 children in Scope
/* 29209*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 29211*/          OPC_EmitInteger, MVT::i32, 0, 
/* 29214*/          OPC_EmitInteger, MVT::i32, 14, 
/* 29217*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29220*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SXTB16), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[i32] } 1416:{ *:[iPTR] }, GPR:{ *:[i32] }:$Src) - Complexity = 8
                    // Dst: (SXTB16:{ *:[i32] } GPR:{ *:[i32] }:$Src, 0:{ *:[i32] })
/* 29230*/        /*Scope*/ 21, /*->29252*/
/* 29231*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 29233*/          OPC_EmitInteger, MVT::i32, 0, 
/* 29236*/          OPC_EmitInteger, MVT::i32, 14, 
/* 29239*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29242*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTB16), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[i32] } 1416:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn) - Complexity = 8
                    // Dst: (t2SXTB16:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, 0:{ *:[i32] })
/* 29252*/        0, /*End of Scope*/
/* 29253*/      0, /*End of Scope*/
/* 29254*/    /*Scope*/ 125, /*->29380*/
/* 29255*/      OPC_CheckChild0Integer, 7|128,11/*1415*/, 
/* 29258*/      OPC_RecordChild1, // #0 = $LHS
/* 29259*/      OPC_Scope, 68, /*->29329*/ // 2 children in Scope
/* 29261*/        OPC_MoveChild2,
/* 29262*/        OPC_CheckOpcode, TARGET_VAL(ISD::ROTR),
/* 29265*/        OPC_RecordChild0, // #1 = $RHS
/* 29266*/        OPC_RecordChild1, // #2 = $rot
/* 29267*/        OPC_MoveChild1,
/* 29268*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 29271*/        OPC_CheckPredicate, 14, // Predicate_rot_imm
/* 29273*/        OPC_CheckType, MVT::i32,
/* 29275*/        OPC_MoveParent,
/* 29276*/        OPC_MoveParent,
/* 29277*/        OPC_Scope, 24, /*->29303*/ // 2 children in Scope
/* 29279*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 29281*/          OPC_EmitConvertToTarget, 2,
/* 29283*/          OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/* 29286*/          OPC_EmitInteger, MVT::i32, 14, 
/* 29289*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29292*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SXTAB16), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 4, 5, 6, 
                    // Src: (intrinsic_wo_chain:{ *:[i32] } 1415:{ *:[iPTR] }, GPR:{ *:[i32] }:$LHS, (rotr:{ *:[i32] } GPR:{ *:[i32] }:$RHS, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot)) - Complexity = 15
                    // Dst: (SXTAB16:{ *:[i32] } GPR:{ *:[i32] }:$LHS, GPR:{ *:[i32] }:$RHS, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/* 29303*/        /*Scope*/ 24, /*->29328*/
/* 29304*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 29306*/          OPC_EmitConvertToTarget, 2,
/* 29308*/          OPC_EmitNodeXForm, 2, 3, // rot_imm_XFORM
/* 29311*/          OPC_EmitInteger, MVT::i32, 14, 
/* 29314*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29317*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTAB16), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 4, 5, 6, 
                    // Src: (intrinsic_wo_chain:{ *:[i32] } 1415:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, (rotr:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot)) - Complexity = 15
                    // Dst: (t2SXTAB16:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/* 29328*/        0, /*End of Scope*/
/* 29329*/      /*Scope*/ 49, /*->29379*/
/* 29330*/        OPC_RecordChild2, // #1 = $RHS
/* 29331*/        OPC_Scope, 22, /*->29355*/ // 2 children in Scope
/* 29333*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 29335*/          OPC_EmitInteger, MVT::i32, 0, 
/* 29338*/          OPC_EmitInteger, MVT::i32, 14, 
/* 29341*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29344*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SXTAB16), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (intrinsic_wo_chain:{ *:[i32] } 1415:{ *:[iPTR] }, GPR:{ *:[i32] }:$LHS, GPR:{ *:[i32] }:$RHS) - Complexity = 8
                    // Dst: (SXTAB16:{ *:[i32] } GPR:{ *:[i32] }:$LHS, GPR:{ *:[i32] }:$RHS, 0:{ *:[i32] })
/* 29355*/        /*Scope*/ 22, /*->29378*/
/* 29356*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 29358*/          OPC_EmitInteger, MVT::i32, 0, 
/* 29361*/          OPC_EmitInteger, MVT::i32, 14, 
/* 29364*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29367*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTAB16), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (intrinsic_wo_chain:{ *:[i32] } 1415:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                    // Dst: (t2SXTAB16:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, 0:{ *:[i32] })
/* 29378*/        0, /*End of Scope*/
/* 29379*/      0, /*End of Scope*/
/* 29380*/    /*Scope*/ 70, /*->29451*/
/* 29381*/      OPC_CheckChild0Integer, 122|128,10/*1402*/, 
/* 29384*/      OPC_RecordChild1, // #0 = $a
/* 29385*/      OPC_RecordChild2, // #1 = $pos
/* 29386*/      OPC_MoveChild2,
/* 29387*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 29390*/      OPC_CheckPredicate, 30, // Predicate_imm1_32
/* 29392*/      OPC_MoveParent,
/* 29393*/      OPC_Scope, 27, /*->29422*/ // 2 children in Scope
/* 29395*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 29397*/        OPC_EmitConvertToTarget, 1,
/* 29399*/        OPC_EmitNodeXForm, 11, 2, // imm1_32_XFORM
/* 29402*/        OPC_EmitInteger, MVT::i32, 0, 
/* 29405*/        OPC_EmitInteger, MVT::i32, 14, 
/* 29408*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29411*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SSAT), 0,
                      MVT::i32, 5/*#Ops*/, 3, 0, 4, 5, 6, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1402:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$a, (imm:{ *:[i32] })<<P:Predicate_imm1_32>><<X:imm1_32_XFORM>>:$pos) - Complexity = 12
                  // Dst: (SSAT:{ *:[i32] } (imm1_32_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_imm1_32>>:$pos), GPRnopc:{ *:[i32] }:$a, 0:{ *:[i32] })
/* 29422*/      /*Scope*/ 27, /*->29450*/
/* 29423*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 29425*/        OPC_EmitConvertToTarget, 1,
/* 29427*/        OPC_EmitNodeXForm, 11, 2, // imm1_32_XFORM
/* 29430*/        OPC_EmitInteger, MVT::i32, 0, 
/* 29433*/        OPC_EmitInteger, MVT::i32, 14, 
/* 29436*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29439*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SSAT), 0,
                      MVT::i32, 5/*#Ops*/, 3, 0, 4, 5, 6, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1402:{ *:[iPTR] }, GPR:{ *:[i32] }:$a, (imm:{ *:[i32] })<<P:Predicate_imm1_32>><<X:imm1_32_XFORM>>:$pos) - Complexity = 12
                  // Dst: (t2SSAT:{ *:[i32] } (imm1_32_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_imm1_32>>:$pos), GPR:{ *:[i32] }:$a, 0:{ *:[i32] })
/* 29450*/      0, /*End of Scope*/
/* 29451*/    /*Scope*/ 64, /*->29516*/
/* 29452*/      OPC_CheckChild0Integer, 27|128,11/*1435*/, 
/* 29455*/      OPC_RecordChild1, // #0 = $a
/* 29456*/      OPC_RecordChild2, // #1 = $pos
/* 29457*/      OPC_MoveChild2,
/* 29458*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 29461*/      OPC_CheckPredicate, 31, // Predicate_imm0_31
/* 29463*/      OPC_MoveParent,
/* 29464*/      OPC_Scope, 24, /*->29490*/ // 2 children in Scope
/* 29466*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 29468*/        OPC_EmitConvertToTarget, 1,
/* 29470*/        OPC_EmitInteger, MVT::i32, 0, 
/* 29473*/        OPC_EmitInteger, MVT::i32, 14, 
/* 29476*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29479*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::USAT), 0,
                      MVT::i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1435:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$a, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$pos) - Complexity = 12
                  // Dst: (USAT:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$pos, GPRnopc:{ *:[i32] }:$a, 0:{ *:[i32] })
/* 29490*/      /*Scope*/ 24, /*->29515*/
/* 29491*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 29493*/        OPC_EmitConvertToTarget, 1,
/* 29495*/        OPC_EmitInteger, MVT::i32, 0, 
/* 29498*/        OPC_EmitInteger, MVT::i32, 14, 
/* 29501*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29504*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2USAT), 0,
                      MVT::i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1435:{ *:[iPTR] }, GPR:{ *:[i32] }:$a, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$pos) - Complexity = 12
                  // Dst: (t2USAT:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$pos, GPR:{ *:[i32] }:$a, 0:{ *:[i32] })
/* 29515*/      0, /*End of Scope*/
/* 29516*/    /*Scope*/ 62, /*->29579*/
/* 29517*/      OPC_CheckChild0Integer, 123|128,10/*1403*/, 
/* 29520*/      OPC_RecordChild1, // #0 = $a
/* 29521*/      OPC_RecordChild2, // #1 = $pos
/* 29522*/      OPC_MoveChild2,
/* 29523*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 29526*/      OPC_CheckPredicate, 32, // Predicate_imm1_16
/* 29528*/      OPC_MoveParent,
/* 29529*/      OPC_Scope, 23, /*->29554*/ // 2 children in Scope
/* 29531*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 29533*/        OPC_EmitConvertToTarget, 1,
/* 29535*/        OPC_EmitNodeXForm, 12, 2, // imm1_16_XFORM
/* 29538*/        OPC_EmitInteger, MVT::i32, 14, 
/* 29541*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29544*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SSAT16), 0,
                      MVT::i32, 4/*#Ops*/, 3, 0, 4, 5, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1403:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$a, (imm:{ *:[i32] })<<P:Predicate_imm1_16>><<X:imm1_16_XFORM>>:$pos) - Complexity = 12
                  // Dst: (SSAT16:{ *:[i32] } (imm1_16_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_imm1_16>>:$pos), GPRnopc:{ *:[i32] }:$a)
/* 29554*/      /*Scope*/ 23, /*->29578*/
/* 29555*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 29557*/        OPC_EmitConvertToTarget, 1,
/* 29559*/        OPC_EmitNodeXForm, 12, 2, // imm1_16_XFORM
/* 29562*/        OPC_EmitInteger, MVT::i32, 14, 
/* 29565*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29568*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SSAT16), 0,
                      MVT::i32, 4/*#Ops*/, 3, 0, 4, 5, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1403:{ *:[iPTR] }, GPR:{ *:[i32] }:$a, (imm:{ *:[i32] })<<P:Predicate_imm1_16>><<X:imm1_16_XFORM>>:$pos) - Complexity = 12
                  // Dst: (t2SSAT16:{ *:[i32] } (imm1_16_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_imm1_16>>:$pos), GPR:{ *:[i32] }:$a)
/* 29578*/      0, /*End of Scope*/
/* 29579*/    /*Scope*/ 56, /*->29636*/
/* 29580*/      OPC_CheckChild0Integer, 28|128,11/*1436*/, 
/* 29583*/      OPC_RecordChild1, // #0 = $a
/* 29584*/      OPC_RecordChild2, // #1 = $pos
/* 29585*/      OPC_MoveChild2,
/* 29586*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 29589*/      OPC_CheckPredicate, 33, // Predicate_imm0_15
/* 29591*/      OPC_MoveParent,
/* 29592*/      OPC_Scope, 20, /*->29614*/ // 2 children in Scope
/* 29594*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 29596*/        OPC_EmitConvertToTarget, 1,
/* 29598*/        OPC_EmitInteger, MVT::i32, 14, 
/* 29601*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29604*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::USAT16), 0,
                      MVT::i32, 4/*#Ops*/, 2, 0, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1436:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$a, (imm:{ *:[i32] })<<P:Predicate_imm0_15>>:$pos) - Complexity = 12
                  // Dst: (USAT16:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_imm0_15>>:$pos, GPRnopc:{ *:[i32] }:$a)
/* 29614*/      /*Scope*/ 20, /*->29635*/
/* 29615*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 29617*/        OPC_EmitConvertToTarget, 1,
/* 29619*/        OPC_EmitInteger, MVT::i32, 14, 
/* 29622*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29625*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2USAT16), 0,
                      MVT::i32, 4/*#Ops*/, 2, 0, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1436:{ *:[iPTR] }, GPR:{ *:[i32] }:$a, (imm:{ *:[i32] })<<P:Predicate_imm0_15>>:$pos) - Complexity = 12
                  // Dst: (t2USAT16:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_imm0_15>>:$pos, GPR:{ *:[i32] }:$a)
/* 29635*/      0, /*End of Scope*/
/* 29636*/    /*Scope*/ 45, /*->29682*/
/* 29637*/      OPC_CheckChild0Integer, 80|128,10/*1360*/, 
/* 29640*/      OPC_RecordChild1, // #0 = $Rn
/* 29641*/      OPC_RecordChild2, // #1 = $Rm
/* 29642*/      OPC_Scope, 18, /*->29662*/ // 2 children in Scope
/* 29644*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 29646*/        OPC_EmitInteger, MVT::i32, 14, 
/* 29649*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29652*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::QADD8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1360:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (QADD8:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 29662*/      /*Scope*/ 18, /*->29681*/
/* 29663*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 29665*/        OPC_EmitInteger, MVT::i32, 14, 
/* 29668*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29671*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2QADD8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1360:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2QADD8:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 29681*/      0, /*End of Scope*/
/* 29682*/    /*Scope*/ 45, /*->29728*/
/* 29683*/      OPC_CheckChild0Integer, 79|128,10/*1359*/, 
/* 29686*/      OPC_RecordChild1, // #0 = $Rn
/* 29687*/      OPC_RecordChild2, // #1 = $Rm
/* 29688*/      OPC_Scope, 18, /*->29708*/ // 2 children in Scope
/* 29690*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 29692*/        OPC_EmitInteger, MVT::i32, 14, 
/* 29695*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29698*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::QADD16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1359:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (QADD16:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 29708*/      /*Scope*/ 18, /*->29727*/
/* 29709*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 29711*/        OPC_EmitInteger, MVT::i32, 14, 
/* 29714*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29717*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2QADD16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1359:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2QADD16:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 29727*/      0, /*End of Scope*/
/* 29728*/    /*Scope*/ 45, /*->29774*/
/* 29729*/      OPC_CheckChild0Integer, 84|128,10/*1364*/, 
/* 29732*/      OPC_RecordChild1, // #0 = $Rn
/* 29733*/      OPC_RecordChild2, // #1 = $Rm
/* 29734*/      OPC_Scope, 18, /*->29754*/ // 2 children in Scope
/* 29736*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 29738*/        OPC_EmitInteger, MVT::i32, 14, 
/* 29741*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29744*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::QSUB16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1364:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (QSUB16:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 29754*/      /*Scope*/ 18, /*->29773*/
/* 29755*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 29757*/        OPC_EmitInteger, MVT::i32, 14, 
/* 29760*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29763*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2QSUB16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1364:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2QSUB16:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 29773*/      0, /*End of Scope*/
/* 29774*/    /*Scope*/ 45, /*->29820*/
/* 29775*/      OPC_CheckChild0Integer, 85|128,10/*1365*/, 
/* 29778*/      OPC_RecordChild1, // #0 = $Rn
/* 29779*/      OPC_RecordChild2, // #1 = $Rm
/* 29780*/      OPC_Scope, 18, /*->29800*/ // 2 children in Scope
/* 29782*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 29784*/        OPC_EmitInteger, MVT::i32, 14, 
/* 29787*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29790*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::QSUB8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1365:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (QSUB8:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 29800*/      /*Scope*/ 18, /*->29819*/
/* 29801*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 29803*/        OPC_EmitInteger, MVT::i32, 14, 
/* 29806*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29809*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2QSUB8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1365:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2QSUB8:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 29819*/      0, /*End of Scope*/
/* 29820*/    /*Scope*/ 45, /*->29866*/
/* 29821*/      OPC_CheckChild0Integer, 19|128,11/*1427*/, 
/* 29824*/      OPC_RecordChild1, // #0 = $Rn
/* 29825*/      OPC_RecordChild2, // #1 = $Rm
/* 29826*/      OPC_Scope, 18, /*->29846*/ // 2 children in Scope
/* 29828*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 29830*/        OPC_EmitInteger, MVT::i32, 14, 
/* 29833*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29836*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UQADD16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1427:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (UQADD16:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 29846*/      /*Scope*/ 18, /*->29865*/
/* 29847*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 29849*/        OPC_EmitInteger, MVT::i32, 14, 
/* 29852*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29855*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UQADD16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1427:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2UQADD16:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 29865*/      0, /*End of Scope*/
/* 29866*/    /*Scope*/ 45, /*->29912*/
/* 29867*/      OPC_CheckChild0Integer, 20|128,11/*1428*/, 
/* 29870*/      OPC_RecordChild1, // #0 = $Rn
/* 29871*/      OPC_RecordChild2, // #1 = $Rm
/* 29872*/      OPC_Scope, 18, /*->29892*/ // 2 children in Scope
/* 29874*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 29876*/        OPC_EmitInteger, MVT::i32, 14, 
/* 29879*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29882*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UQADD8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1428:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (UQADD8:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 29892*/      /*Scope*/ 18, /*->29911*/
/* 29893*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 29895*/        OPC_EmitInteger, MVT::i32, 14, 
/* 29898*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29901*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UQADD8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1428:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2UQADD8:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 29911*/      0, /*End of Scope*/
/* 29912*/    /*Scope*/ 45, /*->29958*/
/* 29913*/      OPC_CheckChild0Integer, 23|128,11/*1431*/, 
/* 29916*/      OPC_RecordChild1, // #0 = $Rn
/* 29917*/      OPC_RecordChild2, // #1 = $Rm
/* 29918*/      OPC_Scope, 18, /*->29938*/ // 2 children in Scope
/* 29920*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 29922*/        OPC_EmitInteger, MVT::i32, 14, 
/* 29925*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29928*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UQSUB16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1431:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (UQSUB16:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 29938*/      /*Scope*/ 18, /*->29957*/
/* 29939*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 29941*/        OPC_EmitInteger, MVT::i32, 14, 
/* 29944*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29947*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UQSUB16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1431:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2UQSUB16:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 29957*/      0, /*End of Scope*/
/* 29958*/    /*Scope*/ 45, /*->30004*/
/* 29959*/      OPC_CheckChild0Integer, 24|128,11/*1432*/, 
/* 29962*/      OPC_RecordChild1, // #0 = $Rn
/* 29963*/      OPC_RecordChild2, // #1 = $Rm
/* 29964*/      OPC_Scope, 18, /*->29984*/ // 2 children in Scope
/* 29966*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 29968*/        OPC_EmitInteger, MVT::i32, 14, 
/* 29971*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29974*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UQSUB8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1432:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (UQSUB8:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 29984*/      /*Scope*/ 18, /*->30003*/
/* 29985*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 29987*/        OPC_EmitInteger, MVT::i32, 14, 
/* 29990*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 29993*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UQSUB8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1432:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2UQSUB8:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 30003*/      0, /*End of Scope*/
/* 30004*/    /*Scope*/ 45, /*->30050*/
/* 30005*/      OPC_CheckChild0Integer, 81|128,10/*1361*/, 
/* 30008*/      OPC_RecordChild1, // #0 = $Rn
/* 30009*/      OPC_RecordChild2, // #1 = $Rm
/* 30010*/      OPC_Scope, 18, /*->30030*/ // 2 children in Scope
/* 30012*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 30014*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30017*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30020*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::QASX), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1361:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (QASX:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 30030*/      /*Scope*/ 18, /*->30049*/
/* 30031*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 30033*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30036*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30039*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2QASX), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1361:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2QASX:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 30049*/      0, /*End of Scope*/
/* 30050*/    /*Scope*/ 45, /*->30096*/
/* 30051*/      OPC_CheckChild0Integer, 82|128,10/*1362*/, 
/* 30054*/      OPC_RecordChild1, // #0 = $Rn
/* 30055*/      OPC_RecordChild2, // #1 = $Rm
/* 30056*/      OPC_Scope, 18, /*->30076*/ // 2 children in Scope
/* 30058*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 30060*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30063*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30066*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::QSAX), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1362:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (QSAX:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 30076*/      /*Scope*/ 18, /*->30095*/
/* 30077*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 30079*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30082*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30085*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2QSAX), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1362:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2QSAX:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 30095*/      0, /*End of Scope*/
/* 30096*/    /*Scope*/ 45, /*->30142*/
/* 30097*/      OPC_CheckChild0Integer, 21|128,11/*1429*/, 
/* 30100*/      OPC_RecordChild1, // #0 = $Rn
/* 30101*/      OPC_RecordChild2, // #1 = $Rm
/* 30102*/      OPC_Scope, 18, /*->30122*/ // 2 children in Scope
/* 30104*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 30106*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30109*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30112*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UQASX), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1429:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (UQASX:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 30122*/      /*Scope*/ 18, /*->30141*/
/* 30123*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 30125*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30128*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30131*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UQASX), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1429:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2UQASX:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 30141*/      0, /*End of Scope*/
/* 30142*/    /*Scope*/ 45, /*->30188*/
/* 30143*/      OPC_CheckChild0Integer, 22|128,11/*1430*/, 
/* 30146*/      OPC_RecordChild1, // #0 = $Rn
/* 30147*/      OPC_RecordChild2, // #1 = $Rm
/* 30148*/      OPC_Scope, 18, /*->30168*/ // 2 children in Scope
/* 30150*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 30152*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30155*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30158*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UQSAX), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1430:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (UQSAX:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 30168*/      /*Scope*/ 18, /*->30187*/
/* 30169*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 30171*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30174*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30177*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UQSAX), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1430:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2UQSAX:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 30187*/      0, /*End of Scope*/
/* 30188*/    /*Scope*/ 45, /*->30234*/
/* 30189*/      OPC_CheckChild0Integer, 93|128,10/*1373*/, 
/* 30192*/      OPC_RecordChild1, // #0 = $Rn
/* 30193*/      OPC_RecordChild2, // #1 = $Rm
/* 30194*/      OPC_Scope, 18, /*->30214*/ // 2 children in Scope
/* 30196*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 30198*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30201*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30204*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SHASX), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1373:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (SHASX:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 30214*/      /*Scope*/ 18, /*->30233*/
/* 30215*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 30217*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30220*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30223*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SHASX), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1373:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2SHASX:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 30233*/      0, /*End of Scope*/
/* 30234*/    /*Scope*/ 45, /*->30280*/
/* 30235*/      OPC_CheckChild0Integer, 91|128,10/*1371*/, 
/* 30238*/      OPC_RecordChild1, // #0 = $Rn
/* 30239*/      OPC_RecordChild2, // #1 = $Rm
/* 30240*/      OPC_Scope, 18, /*->30260*/ // 2 children in Scope
/* 30242*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 30244*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30247*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30250*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SHADD16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1371:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (SHADD16:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 30260*/      /*Scope*/ 18, /*->30279*/
/* 30261*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 30263*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30266*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30269*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SHADD16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1371:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2SHADD16:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 30279*/      0, /*End of Scope*/
/* 30280*/    /*Scope*/ 45, /*->30326*/
/* 30281*/      OPC_CheckChild0Integer, 92|128,10/*1372*/, 
/* 30284*/      OPC_RecordChild1, // #0 = $Rn
/* 30285*/      OPC_RecordChild2, // #1 = $Rm
/* 30286*/      OPC_Scope, 18, /*->30306*/ // 2 children in Scope
/* 30288*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 30290*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30293*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30296*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SHADD8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1372:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (SHADD8:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 30306*/      /*Scope*/ 18, /*->30325*/
/* 30307*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 30309*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30312*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30315*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SHADD8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1372:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2SHADD8:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 30325*/      0, /*End of Scope*/
/* 30326*/    /*Scope*/ 45, /*->30372*/
/* 30327*/      OPC_CheckChild0Integer, 94|128,10/*1374*/, 
/* 30330*/      OPC_RecordChild1, // #0 = $Rn
/* 30331*/      OPC_RecordChild2, // #1 = $Rm
/* 30332*/      OPC_Scope, 18, /*->30352*/ // 2 children in Scope
/* 30334*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 30336*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30339*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30342*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SHSAX), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1374:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (SHSAX:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 30352*/      /*Scope*/ 18, /*->30371*/
/* 30353*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 30355*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30358*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30361*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SHSAX), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1374:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2SHSAX:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 30371*/      0, /*End of Scope*/
/* 30372*/    /*Scope*/ 45, /*->30418*/
/* 30373*/      OPC_CheckChild0Integer, 95|128,10/*1375*/, 
/* 30376*/      OPC_RecordChild1, // #0 = $Rn
/* 30377*/      OPC_RecordChild2, // #1 = $Rm
/* 30378*/      OPC_Scope, 18, /*->30398*/ // 2 children in Scope
/* 30380*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 30382*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30385*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30388*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SHSUB16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1375:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (SHSUB16:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 30398*/      /*Scope*/ 18, /*->30417*/
/* 30399*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 30401*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30404*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30407*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SHSUB16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1375:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2SHSUB16:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 30417*/      0, /*End of Scope*/
/* 30418*/    /*Scope*/ 45, /*->30464*/
/* 30419*/      OPC_CheckChild0Integer, 96|128,10/*1376*/, 
/* 30422*/      OPC_RecordChild1, // #0 = $Rn
/* 30423*/      OPC_RecordChild2, // #1 = $Rm
/* 30424*/      OPC_Scope, 18, /*->30444*/ // 2 children in Scope
/* 30426*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 30428*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30431*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30434*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SHSUB8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1376:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (SHSUB8:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 30444*/      /*Scope*/ 18, /*->30463*/
/* 30445*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 30447*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30450*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30453*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SHSUB8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1376:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2SHSUB8:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 30463*/      0, /*End of Scope*/
/* 30464*/    /*Scope*/ 45, /*->30510*/
/* 30465*/      OPC_CheckChild0Integer, 14|128,11/*1422*/, 
/* 30468*/      OPC_RecordChild1, // #0 = $Rn
/* 30469*/      OPC_RecordChild2, // #1 = $Rm
/* 30470*/      OPC_Scope, 18, /*->30490*/ // 2 children in Scope
/* 30472*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 30474*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30477*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30480*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UHASX), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1422:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (UHASX:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 30490*/      /*Scope*/ 18, /*->30509*/
/* 30491*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 30493*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30496*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30499*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UHASX), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1422:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2UHASX:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 30509*/      0, /*End of Scope*/
/* 30510*/    /*Scope*/ 45, /*->30556*/
/* 30511*/      OPC_CheckChild0Integer, 12|128,11/*1420*/, 
/* 30514*/      OPC_RecordChild1, // #0 = $Rn
/* 30515*/      OPC_RecordChild2, // #1 = $Rm
/* 30516*/      OPC_Scope, 18, /*->30536*/ // 2 children in Scope
/* 30518*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 30520*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30523*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30526*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UHADD16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1420:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (UHADD16:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 30536*/      /*Scope*/ 18, /*->30555*/
/* 30537*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 30539*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30542*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30545*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UHADD16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1420:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2UHADD16:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 30555*/      0, /*End of Scope*/
/* 30556*/    /*Scope*/ 45, /*->30602*/
/* 30557*/      OPC_CheckChild0Integer, 13|128,11/*1421*/, 
/* 30560*/      OPC_RecordChild1, // #0 = $Rn
/* 30561*/      OPC_RecordChild2, // #1 = $Rm
/* 30562*/      OPC_Scope, 18, /*->30582*/ // 2 children in Scope
/* 30564*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 30566*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30569*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30572*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UHADD8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1421:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (UHADD8:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 30582*/      /*Scope*/ 18, /*->30601*/
/* 30583*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 30585*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30588*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30591*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UHADD8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1421:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2UHADD8:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 30601*/      0, /*End of Scope*/
/* 30602*/    /*Scope*/ 45, /*->30648*/
/* 30603*/      OPC_CheckChild0Integer, 15|128,11/*1423*/, 
/* 30606*/      OPC_RecordChild1, // #0 = $Rn
/* 30607*/      OPC_RecordChild2, // #1 = $Rm
/* 30608*/      OPC_Scope, 18, /*->30628*/ // 2 children in Scope
/* 30610*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 30612*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30615*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30618*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UHSAX), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1423:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (UHSAX:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 30628*/      /*Scope*/ 18, /*->30647*/
/* 30629*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 30631*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30634*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30637*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UHSAX), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1423:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2UHSAX:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 30647*/      0, /*End of Scope*/
/* 30648*/    /*Scope*/ 45, /*->30694*/
/* 30649*/      OPC_CheckChild0Integer, 16|128,11/*1424*/, 
/* 30652*/      OPC_RecordChild1, // #0 = $Rn
/* 30653*/      OPC_RecordChild2, // #1 = $Rm
/* 30654*/      OPC_Scope, 18, /*->30674*/ // 2 children in Scope
/* 30656*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 30658*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30661*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30664*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UHSUB16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1424:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (UHSUB16:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 30674*/      /*Scope*/ 18, /*->30693*/
/* 30675*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 30677*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30680*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30683*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UHSUB16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1424:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2UHSUB16:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 30693*/      0, /*End of Scope*/
/* 30694*/    /*Scope*/ 45, /*->30740*/
/* 30695*/      OPC_CheckChild0Integer, 17|128,11/*1425*/, 
/* 30698*/      OPC_RecordChild1, // #0 = $Rn
/* 30699*/      OPC_RecordChild2, // #1 = $Rm
/* 30700*/      OPC_Scope, 18, /*->30720*/ // 2 children in Scope
/* 30702*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 30704*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30707*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30710*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UHSUB8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1425:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (UHSUB8:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 30720*/      /*Scope*/ 18, /*->30739*/
/* 30721*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 30723*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30726*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30729*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UHSUB8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1425:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2UHSUB8:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 30739*/      0, /*End of Scope*/
/* 30740*/    /*Scope*/ 45, /*->30786*/
/* 30741*/      OPC_CheckChild0Integer, 25|128,11/*1433*/, 
/* 30744*/      OPC_RecordChild1, // #0 = $Rn
/* 30745*/      OPC_RecordChild2, // #1 = $Rm
/* 30746*/      OPC_Scope, 18, /*->30766*/ // 2 children in Scope
/* 30748*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 30750*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30753*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30756*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::USAD8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1433:{ *:[iPTR] }, GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (USAD8:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 30766*/      /*Scope*/ 18, /*->30785*/
/* 30767*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 30769*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30772*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30775*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2USAD8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1433:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2USAD8:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 30785*/      0, /*End of Scope*/
/* 30786*/    /*Scope*/ 48, /*->30835*/
/* 30787*/      OPC_CheckChild0Integer, 26|128,11/*1434*/, 
/* 30790*/      OPC_RecordChild1, // #0 = $Rn
/* 30791*/      OPC_RecordChild2, // #1 = $Rm
/* 30792*/      OPC_RecordChild3, // #2 = $Ra
/* 30793*/      OPC_Scope, 19, /*->30814*/ // 2 children in Scope
/* 30795*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 30797*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30800*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30803*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::USADA8), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1434:{ *:[iPTR] }, GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra) - Complexity = 8
                  // Dst: (USADA8:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra)
/* 30814*/      /*Scope*/ 19, /*->30834*/
/* 30815*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 30817*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30820*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30823*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2USADA8), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1434:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra) - Complexity = 8
                  // Dst: (t2USADA8:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/* 30834*/      0, /*End of Scope*/
/* 30835*/    /*Scope*/ 48, /*->30884*/
/* 30836*/      OPC_CheckChild0Integer, 99|128,10/*1379*/, 
/* 30839*/      OPC_RecordChild1, // #0 = $Rn
/* 30840*/      OPC_RecordChild2, // #1 = $Rm
/* 30841*/      OPC_RecordChild3, // #2 = $Ra
/* 30842*/      OPC_Scope, 19, /*->30863*/ // 2 children in Scope
/* 30844*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 30846*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30849*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30852*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLAD), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1379:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra) - Complexity = 8
                  // Dst: (SMLAD:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$Ra)
/* 30863*/      /*Scope*/ 19, /*->30883*/
/* 30864*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 30866*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30869*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30872*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLAD), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1379:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra) - Complexity = 8
                  // Dst: (t2SMLAD:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/* 30883*/      0, /*End of Scope*/
/* 30884*/    /*Scope*/ 48, /*->30933*/
/* 30885*/      OPC_CheckChild0Integer, 100|128,10/*1380*/, 
/* 30888*/      OPC_RecordChild1, // #0 = $Rn
/* 30889*/      OPC_RecordChild2, // #1 = $Rm
/* 30890*/      OPC_RecordChild3, // #2 = $Ra
/* 30891*/      OPC_Scope, 19, /*->30912*/ // 2 children in Scope
/* 30893*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 30895*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30898*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30901*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLADX), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1380:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra) - Complexity = 8
                  // Dst: (SMLADX:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$Ra)
/* 30912*/      /*Scope*/ 19, /*->30932*/
/* 30913*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 30915*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30918*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30921*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLADX), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1380:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra) - Complexity = 8
                  // Dst: (t2SMLADX:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/* 30932*/      0, /*End of Scope*/
/* 30933*/    /*Scope*/ 48, /*->30982*/
/* 30934*/      OPC_CheckChild0Integer, 107|128,10/*1387*/, 
/* 30937*/      OPC_RecordChild1, // #0 = $Rn
/* 30938*/      OPC_RecordChild2, // #1 = $Rm
/* 30939*/      OPC_RecordChild3, // #2 = $Ra
/* 30940*/      OPC_Scope, 19, /*->30961*/ // 2 children in Scope
/* 30942*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 30944*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30947*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30950*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLSD), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1387:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra) - Complexity = 8
                  // Dst: (SMLSD:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$Ra)
/* 30961*/      /*Scope*/ 19, /*->30981*/
/* 30962*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 30964*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30967*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30970*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLSD), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1387:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra) - Complexity = 8
                  // Dst: (t2SMLSD:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/* 30981*/      0, /*End of Scope*/
/* 30982*/    /*Scope*/ 48, /*->31031*/
/* 30983*/      OPC_CheckChild0Integer, 108|128,10/*1388*/, 
/* 30986*/      OPC_RecordChild1, // #0 = $Rn
/* 30987*/      OPC_RecordChild2, // #1 = $Rm
/* 30988*/      OPC_RecordChild3, // #2 = $Ra
/* 30989*/      OPC_Scope, 19, /*->31010*/ // 2 children in Scope
/* 30991*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 30993*/        OPC_EmitInteger, MVT::i32, 14, 
/* 30996*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 30999*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLSDX), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1388:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra) - Complexity = 8
                  // Dst: (SMLSDX:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$Ra)
/* 31010*/      /*Scope*/ 19, /*->31030*/
/* 31011*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 31013*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31016*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31019*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLSDX), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1388:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra) - Complexity = 8
                  // Dst: (t2SMLSDX:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/* 31030*/      0, /*End of Scope*/
/* 31031*/    /*Scope*/ 45, /*->31077*/
/* 31032*/      OPC_CheckChild0Integer, 111|128,10/*1391*/, 
/* 31035*/      OPC_RecordChild1, // #0 = $Rn
/* 31036*/      OPC_RecordChild2, // #1 = $Rm
/* 31037*/      OPC_Scope, 18, /*->31057*/ // 2 children in Scope
/* 31039*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 31041*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31044*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31047*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMUAD), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1391:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (SMUAD:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 31057*/      /*Scope*/ 18, /*->31076*/
/* 31058*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 31060*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31063*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31066*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMUAD), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1391:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2SMUAD:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 31076*/      0, /*End of Scope*/
/* 31077*/    /*Scope*/ 45, /*->31123*/
/* 31078*/      OPC_CheckChild0Integer, 112|128,10/*1392*/, 
/* 31081*/      OPC_RecordChild1, // #0 = $Rn
/* 31082*/      OPC_RecordChild2, // #1 = $Rm
/* 31083*/      OPC_Scope, 18, /*->31103*/ // 2 children in Scope
/* 31085*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 31087*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31090*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31093*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMUADX), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1392:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (SMUADX:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 31103*/      /*Scope*/ 18, /*->31122*/
/* 31104*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 31106*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31109*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31112*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMUADX), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1392:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2SMUADX:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 31122*/      0, /*End of Scope*/
/* 31123*/    /*Scope*/ 45, /*->31169*/
/* 31124*/      OPC_CheckChild0Integer, 119|128,10/*1399*/, 
/* 31127*/      OPC_RecordChild1, // #0 = $Rn
/* 31128*/      OPC_RecordChild2, // #1 = $Rm
/* 31129*/      OPC_Scope, 18, /*->31149*/ // 2 children in Scope
/* 31131*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 31133*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31136*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31139*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMUSD), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1399:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (SMUSD:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 31149*/      /*Scope*/ 18, /*->31168*/
/* 31150*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 31152*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31155*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31158*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMUSD), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1399:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2SMUSD:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 31168*/      0, /*End of Scope*/
/* 31169*/    /*Scope*/ 45, /*->31215*/
/* 31170*/      OPC_CheckChild0Integer, 120|128,10/*1400*/, 
/* 31173*/      OPC_RecordChild1, // #0 = $Rn
/* 31174*/      OPC_RecordChild2, // #1 = $Rm
/* 31175*/      OPC_Scope, 18, /*->31195*/ // 2 children in Scope
/* 31177*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 31179*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31182*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31185*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMUSDX), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1400:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (SMUSDX:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 31195*/      /*Scope*/ 18, /*->31214*/
/* 31196*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 31198*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31201*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31204*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMUSDX), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1400:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2SMUSDX:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 31214*/      0, /*End of Scope*/
/* 31215*/    /*Scope*/ 29, /*->31245*/
/* 31216*/      OPC_CheckChild0Integer, 24|128,9/*1176*/, 
/* 31219*/      OPC_RecordChild1, // #0 = $Rn
/* 31220*/      OPC_RecordChild2, // #1 = $Rm
/* 31221*/      OPC_Scope, 10, /*->31233*/ // 2 children in Scope
/* 31223*/        OPC_CheckPatternPredicate, 18, // (Subtarget->hasCRC()) && (Subtarget->hasV8Ops()) && (!Subtarget->isThumb())
/* 31225*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::CRC32B), 0,
                      MVT::i32, 2/*#Ops*/, 0, 1, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1176:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (CRC32B:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 31233*/      /*Scope*/ 10, /*->31244*/
/* 31234*/        OPC_CheckPatternPredicate, 19, // (Subtarget->hasCRC()) && (Subtarget->hasV8Ops()) && (Subtarget->isThumb2())
/* 31236*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CRC32B), 0,
                      MVT::i32, 2/*#Ops*/, 0, 1, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1176:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2CRC32B:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 31244*/      0, /*End of Scope*/
/* 31245*/    /*Scope*/ 29, /*->31275*/
/* 31246*/      OPC_CheckChild0Integer, 25|128,9/*1177*/, 
/* 31249*/      OPC_RecordChild1, // #0 = $Rn
/* 31250*/      OPC_RecordChild2, // #1 = $Rm
/* 31251*/      OPC_Scope, 10, /*->31263*/ // 2 children in Scope
/* 31253*/        OPC_CheckPatternPredicate, 18, // (Subtarget->hasCRC()) && (Subtarget->hasV8Ops()) && (!Subtarget->isThumb())
/* 31255*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::CRC32CB), 0,
                      MVT::i32, 2/*#Ops*/, 0, 1, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1177:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (CRC32CB:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 31263*/      /*Scope*/ 10, /*->31274*/
/* 31264*/        OPC_CheckPatternPredicate, 19, // (Subtarget->hasCRC()) && (Subtarget->hasV8Ops()) && (Subtarget->isThumb2())
/* 31266*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CRC32CB), 0,
                      MVT::i32, 2/*#Ops*/, 0, 1, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1177:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2CRC32CB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 31274*/      0, /*End of Scope*/
/* 31275*/    /*Scope*/ 29, /*->31305*/
/* 31276*/      OPC_CheckChild0Integer, 28|128,9/*1180*/, 
/* 31279*/      OPC_RecordChild1, // #0 = $Rn
/* 31280*/      OPC_RecordChild2, // #1 = $Rm
/* 31281*/      OPC_Scope, 10, /*->31293*/ // 2 children in Scope
/* 31283*/        OPC_CheckPatternPredicate, 18, // (Subtarget->hasCRC()) && (Subtarget->hasV8Ops()) && (!Subtarget->isThumb())
/* 31285*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::CRC32H), 0,
                      MVT::i32, 2/*#Ops*/, 0, 1, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1180:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (CRC32H:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 31293*/      /*Scope*/ 10, /*->31304*/
/* 31294*/        OPC_CheckPatternPredicate, 19, // (Subtarget->hasCRC()) && (Subtarget->hasV8Ops()) && (Subtarget->isThumb2())
/* 31296*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CRC32H), 0,
                      MVT::i32, 2/*#Ops*/, 0, 1, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1180:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2CRC32H:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 31304*/      0, /*End of Scope*/
/* 31305*/    /*Scope*/ 29, /*->31335*/
/* 31306*/      OPC_CheckChild0Integer, 26|128,9/*1178*/, 
/* 31309*/      OPC_RecordChild1, // #0 = $Rn
/* 31310*/      OPC_RecordChild2, // #1 = $Rm
/* 31311*/      OPC_Scope, 10, /*->31323*/ // 2 children in Scope
/* 31313*/        OPC_CheckPatternPredicate, 18, // (Subtarget->hasCRC()) && (Subtarget->hasV8Ops()) && (!Subtarget->isThumb())
/* 31315*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::CRC32CH), 0,
                      MVT::i32, 2/*#Ops*/, 0, 1, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1178:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (CRC32CH:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 31323*/      /*Scope*/ 10, /*->31334*/
/* 31324*/        OPC_CheckPatternPredicate, 19, // (Subtarget->hasCRC()) && (Subtarget->hasV8Ops()) && (Subtarget->isThumb2())
/* 31326*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CRC32CH), 0,
                      MVT::i32, 2/*#Ops*/, 0, 1, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1178:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2CRC32CH:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 31334*/      0, /*End of Scope*/
/* 31335*/    /*Scope*/ 29, /*->31365*/
/* 31336*/      OPC_CheckChild0Integer, 29|128,9/*1181*/, 
/* 31339*/      OPC_RecordChild1, // #0 = $Rn
/* 31340*/      OPC_RecordChild2, // #1 = $Rm
/* 31341*/      OPC_Scope, 10, /*->31353*/ // 2 children in Scope
/* 31343*/        OPC_CheckPatternPredicate, 18, // (Subtarget->hasCRC()) && (Subtarget->hasV8Ops()) && (!Subtarget->isThumb())
/* 31345*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::CRC32W), 0,
                      MVT::i32, 2/*#Ops*/, 0, 1, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1181:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (CRC32W:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 31353*/      /*Scope*/ 10, /*->31364*/
/* 31354*/        OPC_CheckPatternPredicate, 19, // (Subtarget->hasCRC()) && (Subtarget->hasV8Ops()) && (Subtarget->isThumb2())
/* 31356*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CRC32W), 0,
                      MVT::i32, 2/*#Ops*/, 0, 1, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1181:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2CRC32W:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 31364*/      0, /*End of Scope*/
/* 31365*/    /*Scope*/ 29, /*->31395*/
/* 31366*/      OPC_CheckChild0Integer, 27|128,9/*1179*/, 
/* 31369*/      OPC_RecordChild1, // #0 = $Rn
/* 31370*/      OPC_RecordChild2, // #1 = $Rm
/* 31371*/      OPC_Scope, 10, /*->31383*/ // 2 children in Scope
/* 31373*/        OPC_CheckPatternPredicate, 18, // (Subtarget->hasCRC()) && (Subtarget->hasV8Ops()) && (!Subtarget->isThumb())
/* 31375*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::CRC32CW), 0,
                      MVT::i32, 2/*#Ops*/, 0, 1, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1179:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (CRC32CW:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 31383*/      /*Scope*/ 10, /*->31394*/
/* 31384*/        OPC_CheckPatternPredicate, 19, // (Subtarget->hasCRC()) && (Subtarget->hasV8Ops()) && (Subtarget->isThumb2())
/* 31386*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CRC32CW), 0,
                      MVT::i32, 2/*#Ops*/, 0, 1, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1179:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2CRC32CW:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 31394*/      0, /*End of Scope*/
/* 31395*/    /*Scope*/ 45, /*->31441*/
/* 31396*/      OPC_CheckChild0Integer, 113|128,10/*1393*/, 
/* 31399*/      OPC_RecordChild1, // #0 = $a
/* 31400*/      OPC_RecordChild2, // #1 = $b
/* 31401*/      OPC_Scope, 18, /*->31421*/ // 2 children in Scope
/* 31403*/        OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 31405*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31408*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31411*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMULBB), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1393:{ *:[iPTR] }, GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b) - Complexity = 8
                  // Dst: (SMULBB:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b)
/* 31421*/      /*Scope*/ 18, /*->31440*/
/* 31422*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 31424*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31427*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31430*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMULBB), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1393:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2SMULBB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 31440*/      0, /*End of Scope*/
/* 31441*/    /*Scope*/ 45, /*->31487*/
/* 31442*/      OPC_CheckChild0Integer, 114|128,10/*1394*/, 
/* 31445*/      OPC_RecordChild1, // #0 = $a
/* 31446*/      OPC_RecordChild2, // #1 = $b
/* 31447*/      OPC_Scope, 18, /*->31467*/ // 2 children in Scope
/* 31449*/        OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 31451*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31454*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31457*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMULBT), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1394:{ *:[iPTR] }, GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b) - Complexity = 8
                  // Dst: (SMULBT:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b)
/* 31467*/      /*Scope*/ 18, /*->31486*/
/* 31468*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 31470*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31473*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31476*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMULBT), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1394:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2SMULBT:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 31486*/      0, /*End of Scope*/
/* 31487*/    /*Scope*/ 45, /*->31533*/
/* 31488*/      OPC_CheckChild0Integer, 115|128,10/*1395*/, 
/* 31491*/      OPC_RecordChild1, // #0 = $a
/* 31492*/      OPC_RecordChild2, // #1 = $b
/* 31493*/      OPC_Scope, 18, /*->31513*/ // 2 children in Scope
/* 31495*/        OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 31497*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31500*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31503*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMULTB), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1395:{ *:[iPTR] }, GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b) - Complexity = 8
                  // Dst: (SMULTB:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b)
/* 31513*/      /*Scope*/ 18, /*->31532*/
/* 31514*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 31516*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31519*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31522*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMULTB), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1395:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2SMULTB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 31532*/      0, /*End of Scope*/
/* 31533*/    /*Scope*/ 45, /*->31579*/
/* 31534*/      OPC_CheckChild0Integer, 116|128,10/*1396*/, 
/* 31537*/      OPC_RecordChild1, // #0 = $a
/* 31538*/      OPC_RecordChild2, // #1 = $b
/* 31539*/      OPC_Scope, 18, /*->31559*/ // 2 children in Scope
/* 31541*/        OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 31543*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31546*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31549*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMULTT), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1396:{ *:[iPTR] }, GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b) - Complexity = 8
                  // Dst: (SMULTT:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b)
/* 31559*/      /*Scope*/ 18, /*->31578*/
/* 31560*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 31562*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31565*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31568*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMULTT), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1396:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2SMULTT:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 31578*/      0, /*End of Scope*/
/* 31579*/    /*Scope*/ 45, /*->31625*/
/* 31580*/      OPC_CheckChild0Integer, 117|128,10/*1397*/, 
/* 31583*/      OPC_RecordChild1, // #0 = $a
/* 31584*/      OPC_RecordChild2, // #1 = $b
/* 31585*/      OPC_Scope, 18, /*->31605*/ // 2 children in Scope
/* 31587*/        OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 31589*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31592*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31595*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMULWB), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1397:{ *:[iPTR] }, GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b) - Complexity = 8
                  // Dst: (SMULWB:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b)
/* 31605*/      /*Scope*/ 18, /*->31624*/
/* 31606*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 31608*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31611*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31614*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMULWB), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1397:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2SMULWB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 31624*/      0, /*End of Scope*/
/* 31625*/    /*Scope*/ 45, /*->31671*/
/* 31626*/      OPC_CheckChild0Integer, 118|128,10/*1398*/, 
/* 31629*/      OPC_RecordChild1, // #0 = $a
/* 31630*/      OPC_RecordChild2, // #1 = $b
/* 31631*/      OPC_Scope, 18, /*->31651*/ // 2 children in Scope
/* 31633*/        OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 31635*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31638*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31641*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMULWT), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1398:{ *:[iPTR] }, GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b) - Complexity = 8
                  // Dst: (SMULWT:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b)
/* 31651*/      /*Scope*/ 18, /*->31670*/
/* 31652*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 31654*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31657*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31660*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMULWT), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1398:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2SMULWT:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 31670*/      0, /*End of Scope*/
/* 31671*/    /*Scope*/ 48, /*->31720*/
/* 31672*/      OPC_CheckChild0Integer, 97|128,10/*1377*/, 
/* 31675*/      OPC_RecordChild1, // #0 = $a
/* 31676*/      OPC_RecordChild2, // #1 = $b
/* 31677*/      OPC_RecordChild3, // #2 = $acc
/* 31678*/      OPC_Scope, 19, /*->31699*/ // 2 children in Scope
/* 31680*/        OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 31682*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31685*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31688*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLABB), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1377:{ *:[iPTR] }, GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc) - Complexity = 8
                  // Dst: (SMLABB:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc)
/* 31699*/      /*Scope*/ 19, /*->31719*/
/* 31700*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 31702*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31705*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31708*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLABB), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1377:{ *:[iPTR] }, GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc) - Complexity = 8
                  // Dst: (t2SMLABB:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc)
/* 31719*/      0, /*End of Scope*/
/* 31720*/    /*Scope*/ 48, /*->31769*/
/* 31721*/      OPC_CheckChild0Integer, 98|128,10/*1378*/, 
/* 31724*/      OPC_RecordChild1, // #0 = $a
/* 31725*/      OPC_RecordChild2, // #1 = $b
/* 31726*/      OPC_RecordChild3, // #2 = $acc
/* 31727*/      OPC_Scope, 19, /*->31748*/ // 2 children in Scope
/* 31729*/        OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 31731*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31734*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31737*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLABT), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1378:{ *:[iPTR] }, GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc) - Complexity = 8
                  // Dst: (SMLABT:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc)
/* 31748*/      /*Scope*/ 19, /*->31768*/
/* 31749*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 31751*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31754*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31757*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLABT), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1378:{ *:[iPTR] }, GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc) - Complexity = 8
                  // Dst: (t2SMLABT:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc)
/* 31768*/      0, /*End of Scope*/
/* 31769*/    /*Scope*/ 48, /*->31818*/
/* 31770*/      OPC_CheckChild0Integer, 103|128,10/*1383*/, 
/* 31773*/      OPC_RecordChild1, // #0 = $a
/* 31774*/      OPC_RecordChild2, // #1 = $b
/* 31775*/      OPC_RecordChild3, // #2 = $acc
/* 31776*/      OPC_Scope, 19, /*->31797*/ // 2 children in Scope
/* 31778*/        OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 31780*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31783*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31786*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLATB), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1383:{ *:[iPTR] }, GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc) - Complexity = 8
                  // Dst: (SMLATB:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc)
/* 31797*/      /*Scope*/ 19, /*->31817*/
/* 31798*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 31800*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31803*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31806*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLATB), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1383:{ *:[iPTR] }, GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc) - Complexity = 8
                  // Dst: (t2SMLATB:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc)
/* 31817*/      0, /*End of Scope*/
/* 31818*/    /*Scope*/ 48, /*->31867*/
/* 31819*/      OPC_CheckChild0Integer, 104|128,10/*1384*/, 
/* 31822*/      OPC_RecordChild1, // #0 = $a
/* 31823*/      OPC_RecordChild2, // #1 = $b
/* 31824*/      OPC_RecordChild3, // #2 = $acc
/* 31825*/      OPC_Scope, 19, /*->31846*/ // 2 children in Scope
/* 31827*/        OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 31829*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31832*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31835*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLATT), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1384:{ *:[iPTR] }, GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc) - Complexity = 8
                  // Dst: (SMLATT:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc)
/* 31846*/      /*Scope*/ 19, /*->31866*/
/* 31847*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 31849*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31852*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31855*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLATT), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1384:{ *:[iPTR] }, GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc) - Complexity = 8
                  // Dst: (t2SMLATT:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc)
/* 31866*/      0, /*End of Scope*/
/* 31867*/    /*Scope*/ 48, /*->31916*/
/* 31868*/      OPC_CheckChild0Integer, 105|128,10/*1385*/, 
/* 31871*/      OPC_RecordChild1, // #0 = $a
/* 31872*/      OPC_RecordChild2, // #1 = $b
/* 31873*/      OPC_RecordChild3, // #2 = $acc
/* 31874*/      OPC_Scope, 19, /*->31895*/ // 2 children in Scope
/* 31876*/        OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 31878*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31881*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31884*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLAWB), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1385:{ *:[iPTR] }, GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc) - Complexity = 8
                  // Dst: (SMLAWB:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc)
/* 31895*/      /*Scope*/ 19, /*->31915*/
/* 31896*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 31898*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31901*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31904*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLAWB), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1385:{ *:[iPTR] }, GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc) - Complexity = 8
                  // Dst: (t2SMLAWB:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc)
/* 31915*/      0, /*End of Scope*/
/* 31916*/    /*Scope*/ 48, /*->31965*/
/* 31917*/      OPC_CheckChild0Integer, 106|128,10/*1386*/, 
/* 31920*/      OPC_RecordChild1, // #0 = $a
/* 31921*/      OPC_RecordChild2, // #1 = $b
/* 31922*/      OPC_RecordChild3, // #2 = $acc
/* 31923*/      OPC_Scope, 19, /*->31944*/ // 2 children in Scope
/* 31925*/        OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 31927*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31930*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31933*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMLAWT), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1386:{ *:[iPTR] }, GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc) - Complexity = 8
                  // Dst: (SMLAWT:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc)
/* 31944*/      /*Scope*/ 19, /*->31964*/
/* 31945*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 31947*/        OPC_EmitInteger, MVT::i32, 14, 
/* 31950*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31953*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMLAWT), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1386:{ *:[iPTR] }, GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc) - Complexity = 8
                  // Dst: (t2SMLAWT:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b, GPR:{ *:[i32] }:$acc)
/* 31964*/      0, /*End of Scope*/
/* 31965*/    /*Scope*/ 70, /*->32036*/
/* 31966*/      OPC_CheckChild0Integer, 56|128,9/*1208*/, 
/* 31969*/      OPC_RecordChild1, // #0 = $prev
/* 31970*/      OPC_RecordChild2, // #1 = $vec
/* 31971*/      OPC_Scope, 20, /*->31993*/ // 3 children in Scope
/* 31973*/        OPC_CheckChild2Type, MVT::v16i8,
/* 31975*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 31977*/        OPC_EmitInteger, MVT::i32, 0, 
/* 31980*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 31983*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMINVs8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1208:{ *:[iPTR] }, rGPR:{ *:[i32] }:$prev, MQPR:{ *:[v16i8] }:$vec) - Complexity = 8
                  // Dst: (MVE_VMINVs8:{ *:[i32] } rGPR:{ *:[i32] }:$prev, MQPR:{ *:[v16i8] }:$vec)
/* 31993*/      /*Scope*/ 20, /*->32014*/
/* 31994*/        OPC_CheckChild2Type, MVT::v8i16,
/* 31996*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 31998*/        OPC_EmitInteger, MVT::i32, 0, 
/* 32001*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 32004*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMINVs16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1208:{ *:[iPTR] }, rGPR:{ *:[i32] }:$prev, MQPR:{ *:[v8i16] }:$vec) - Complexity = 8
                  // Dst: (MVE_VMINVs16:{ *:[i32] } rGPR:{ *:[i32] }:$prev, MQPR:{ *:[v8i16] }:$vec)
/* 32014*/      /*Scope*/ 20, /*->32035*/
/* 32015*/        OPC_CheckChild2Type, MVT::v4i32,
/* 32017*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 32019*/        OPC_EmitInteger, MVT::i32, 0, 
/* 32022*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 32025*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMINVs32), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1208:{ *:[iPTR] }, rGPR:{ *:[i32] }:$prev, MQPR:{ *:[v4i32] }:$vec) - Complexity = 8
                  // Dst: (MVE_VMINVs32:{ *:[i32] } rGPR:{ *:[i32] }:$prev, MQPR:{ *:[v4i32] }:$vec)
/* 32035*/      0, /*End of Scope*/
/* 32036*/    /*Scope*/ 70, /*->32107*/
/* 32037*/      OPC_CheckChild0Integer, 57|128,9/*1209*/, 
/* 32040*/      OPC_RecordChild1, // #0 = $prev
/* 32041*/      OPC_RecordChild2, // #1 = $vec
/* 32042*/      OPC_Scope, 20, /*->32064*/ // 3 children in Scope
/* 32044*/        OPC_CheckChild2Type, MVT::v16i8,
/* 32046*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 32048*/        OPC_EmitInteger, MVT::i32, 0, 
/* 32051*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 32054*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMINVu8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1209:{ *:[iPTR] }, rGPR:{ *:[i32] }:$prev, MQPR:{ *:[v16i8] }:$vec) - Complexity = 8
                  // Dst: (MVE_VMINVu8:{ *:[i32] } rGPR:{ *:[i32] }:$prev, MQPR:{ *:[v16i8] }:$vec)
/* 32064*/      /*Scope*/ 20, /*->32085*/
/* 32065*/        OPC_CheckChild2Type, MVT::v8i16,
/* 32067*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 32069*/        OPC_EmitInteger, MVT::i32, 0, 
/* 32072*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 32075*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMINVu16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1209:{ *:[iPTR] }, rGPR:{ *:[i32] }:$prev, MQPR:{ *:[v8i16] }:$vec) - Complexity = 8
                  // Dst: (MVE_VMINVu16:{ *:[i32] } rGPR:{ *:[i32] }:$prev, MQPR:{ *:[v8i16] }:$vec)
/* 32085*/      /*Scope*/ 20, /*->32106*/
/* 32086*/        OPC_CheckChild2Type, MVT::v4i32,
/* 32088*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 32090*/        OPC_EmitInteger, MVT::i32, 0, 
/* 32093*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 32096*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMINVu32), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1209:{ *:[iPTR] }, rGPR:{ *:[i32] }:$prev, MQPR:{ *:[v4i32] }:$vec) - Complexity = 8
                  // Dst: (MVE_VMINVu32:{ *:[i32] } rGPR:{ *:[i32] }:$prev, MQPR:{ *:[v4i32] }:$vec)
/* 32106*/      0, /*End of Scope*/
/* 32107*/    /*Scope*/ 70, /*->32178*/
/* 32108*/      OPC_CheckChild0Integer, 54|128,9/*1206*/, 
/* 32111*/      OPC_RecordChild1, // #0 = $prev
/* 32112*/      OPC_RecordChild2, // #1 = $vec
/* 32113*/      OPC_Scope, 20, /*->32135*/ // 3 children in Scope
/* 32115*/        OPC_CheckChild2Type, MVT::v16i8,
/* 32117*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 32119*/        OPC_EmitInteger, MVT::i32, 0, 
/* 32122*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 32125*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMAXVs8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1206:{ *:[iPTR] }, rGPR:{ *:[i32] }:$prev, MQPR:{ *:[v16i8] }:$vec) - Complexity = 8
                  // Dst: (MVE_VMAXVs8:{ *:[i32] } rGPR:{ *:[i32] }:$prev, MQPR:{ *:[v16i8] }:$vec)
/* 32135*/      /*Scope*/ 20, /*->32156*/
/* 32136*/        OPC_CheckChild2Type, MVT::v8i16,
/* 32138*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 32140*/        OPC_EmitInteger, MVT::i32, 0, 
/* 32143*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 32146*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMAXVs16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1206:{ *:[iPTR] }, rGPR:{ *:[i32] }:$prev, MQPR:{ *:[v8i16] }:$vec) - Complexity = 8
                  // Dst: (MVE_VMAXVs16:{ *:[i32] } rGPR:{ *:[i32] }:$prev, MQPR:{ *:[v8i16] }:$vec)
/* 32156*/      /*Scope*/ 20, /*->32177*/
/* 32157*/        OPC_CheckChild2Type, MVT::v4i32,
/* 32159*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 32161*/        OPC_EmitInteger, MVT::i32, 0, 
/* 32164*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 32167*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMAXVs32), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1206:{ *:[iPTR] }, rGPR:{ *:[i32] }:$prev, MQPR:{ *:[v4i32] }:$vec) - Complexity = 8
                  // Dst: (MVE_VMAXVs32:{ *:[i32] } rGPR:{ *:[i32] }:$prev, MQPR:{ *:[v4i32] }:$vec)
/* 32177*/      0, /*End of Scope*/
/* 32178*/    /*Scope*/ 70, /*->32249*/
/* 32179*/      OPC_CheckChild0Integer, 55|128,9/*1207*/, 
/* 32182*/      OPC_RecordChild1, // #0 = $prev
/* 32183*/      OPC_RecordChild2, // #1 = $vec
/* 32184*/      OPC_Scope, 20, /*->32206*/ // 3 children in Scope
/* 32186*/        OPC_CheckChild2Type, MVT::v16i8,
/* 32188*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 32190*/        OPC_EmitInteger, MVT::i32, 0, 
/* 32193*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 32196*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMAXVu8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1207:{ *:[iPTR] }, rGPR:{ *:[i32] }:$prev, MQPR:{ *:[v16i8] }:$vec) - Complexity = 8
                  // Dst: (MVE_VMAXVu8:{ *:[i32] } rGPR:{ *:[i32] }:$prev, MQPR:{ *:[v16i8] }:$vec)
/* 32206*/      /*Scope*/ 20, /*->32227*/
/* 32207*/        OPC_CheckChild2Type, MVT::v8i16,
/* 32209*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 32211*/        OPC_EmitInteger, MVT::i32, 0, 
/* 32214*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 32217*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMAXVu16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1207:{ *:[iPTR] }, rGPR:{ *:[i32] }:$prev, MQPR:{ *:[v8i16] }:$vec) - Complexity = 8
                  // Dst: (MVE_VMAXVu16:{ *:[i32] } rGPR:{ *:[i32] }:$prev, MQPR:{ *:[v8i16] }:$vec)
/* 32227*/      /*Scope*/ 20, /*->32248*/
/* 32228*/        OPC_CheckChild2Type, MVT::v4i32,
/* 32230*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 32232*/        OPC_EmitInteger, MVT::i32, 0, 
/* 32235*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 32238*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMAXVu32), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[i32] } 1207:{ *:[iPTR] }, rGPR:{ *:[i32] }:$prev, MQPR:{ *:[v4i32] }:$vec) - Complexity = 8
                  // Dst: (MVE_VMAXVu32:{ *:[i32] } rGPR:{ *:[i32] }:$prev, MQPR:{ *:[v4i32] }:$vec)
/* 32248*/      0, /*End of Scope*/
/* 32249*/    /*Scope*/ 61, /*->32311*/
/* 32250*/      OPC_CheckChild0Integer, 78|128,9/*1230*/, 
/* 32253*/      OPC_RecordChild1, // #0 = $Rn
/* 32254*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 32256*/      OPC_EmitInteger, MVT::i64, 0, 
/* 32259*/      OPC_EmitInteger, MVT::i32, ARM::SPRRegClassID,
/* 32262*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                    MVT::f32, 2/*#Ops*/, 0, 2,  // Results = #3
/* 32270*/      OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 32273*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::SUBREG_TO_REG), 0,
                    MVT::v16i8, 3/*#Ops*/, 1, 3, 4,  // Results = #5
/* 32282*/      OPC_EmitNode1, TARGET_VAL(ARM::SHA1H), 0,
                    MVT::v16i8, 1/*#Ops*/, 5,  // Results = #6
/* 32289*/      OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 32292*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                    MVT::f32, 2/*#Ops*/, 6, 7,  // Results = #8
/* 32300*/      OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 32303*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                    MVT::i32, 2/*#Ops*/, 8, 9, 
                // Src: (intrinsic_wo_chain:{ *:[i32] } 1230:{ *:[iPTR] }, i32:{ *:[i32] }:$Rn) - Complexity = 8
                // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (EXTRACT_SUBREG:{ *:[f32] } (SHA1H:{ *:[v16i8] } (SUBREG_TO_REG:{ *:[v16i8] } 0:{ *:[i64] }, (COPY_TO_REGCLASS:{ *:[f32] } i32:{ *:[i32] }:$Rn, SPR:{ *:[i32] }), ssub_0:{ *:[i32] })), ssub_0:{ *:[i32] }), GPR:{ *:[i32] })
/* 32311*/    /*Scope*/ 97, /*->32409*/
/* 32312*/      OPC_CheckChild0Integer, 47|128,10/*1327*/, 
/* 32315*/      OPC_RecordChild1, // #0 = $Sm
/* 32316*/      OPC_SwitchType /*7 cases */, 11, MVT::f16,// ->32330
/* 32319*/        OPC_CheckChild1Type, MVT::f16,
/* 32321*/        OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 32323*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTNH), 0,
                      MVT::f16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[f16] } 1327:{ *:[iPTR] }, HPR:{ *:[f16] }:$Sm) - Complexity = 8
                  // Dst: (VRINTNH:{ *:[f16] } HPR:{ *:[f16] }:$Sm)
/* 32330*/      /*SwitchType*/ 11, MVT::f32,// ->32343
/* 32332*/        OPC_CheckChild1Type, MVT::f32,
/* 32334*/        OPC_CheckPatternPredicate, 22, // (Subtarget->hasFPARMv8Base())
/* 32336*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTNS), 0,
                      MVT::f32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[f32] } 1327:{ *:[iPTR] }, SPR:{ *:[f32] }:$Sm) - Complexity = 8
                  // Dst: (VRINTNS:{ *:[f32] } SPR:{ *:[f32] }:$Sm)
/* 32343*/      /*SwitchType*/ 11, MVT::f64,// ->32356
/* 32345*/        OPC_CheckChild1Type, MVT::f64,
/* 32347*/        OPC_CheckPatternPredicate, 23, // (Subtarget->hasFP64()) && (Subtarget->hasFPARMv8Base())
/* 32349*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTND), 0,
                      MVT::f64, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[f64] } 1327:{ *:[iPTR] }, DPR:{ *:[f64] }:$Dm) - Complexity = 8
                  // Dst: (VRINTND:{ *:[f64] } DPR:{ *:[f64] }:$Dm)
/* 32356*/      /*SwitchType*/ 11, MVT::v2f32,// ->32369
/* 32358*/        OPC_CheckChild1Type, MVT::v2f32,
/* 32360*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 32362*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTNNDf), 0,
                      MVT::v2f32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v2f32] } 1327:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VRINTNNDf:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vm)
/* 32369*/      /*SwitchType*/ 11, MVT::v4f32,// ->32382
/* 32371*/        OPC_CheckChild1Type, MVT::v4f32,
/* 32373*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 32375*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTNNQf), 0,
                      MVT::v4f32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f32] } 1327:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$Vm) - Complexity = 8
                  // Dst: (VRINTNNQf:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vm)
/* 32382*/      /*SwitchType*/ 11, MVT::v4f16,// ->32395
/* 32384*/        OPC_CheckChild1Type, MVT::v4f16,
/* 32386*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 32388*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTNNDh), 0,
                      MVT::v4f16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f16] } 1327:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vm) - Complexity = 8
                  // Dst: (VRINTNNDh:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vm)
/* 32395*/      /*SwitchType*/ 11, MVT::v8f16,// ->32408
/* 32397*/        OPC_CheckChild1Type, MVT::v8f16,
/* 32399*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 32401*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTNNQh), 0,
                      MVT::v8f16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v8f16] } 1327:{ *:[iPTR] }, QPR:{ *:[v8f16] }:$Vm) - Complexity = 8
                  // Dst: (VRINTNNQh:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vm)
/* 32408*/      0, // EndSwitchType
/* 32409*/    /*Scope*/ 46, /*->32456*/
/* 32410*/      OPC_CheckChild0Integer, 38|128,11/*1446*/, 
/* 32413*/      OPC_RecordChild1, // #0 = $Dm
/* 32414*/      OPC_Scope, 19, /*->32435*/ // 2 children in Scope
/* 32416*/        OPC_CheckChild1Type, MVT::f64,
/* 32418*/        OPC_CheckPatternPredicate, 26, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base())
/* 32420*/        OPC_EmitInteger, MVT::i32, 14, 
/* 32423*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 32426*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VTOSIRD), 0,
                      MVT::f32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[f32] } 1446:{ *:[iPTR] }, DPR:{ *:[f64] }:$Dm) - Complexity = 8
                  // Dst: (VTOSIRD:{ *:[f32] } DPR:{ *:[f64] }:$Dm)
/* 32435*/      /*Scope*/ 19, /*->32455*/
/* 32436*/        OPC_CheckChild1Type, MVT::f32,
/* 32438*/        OPC_CheckPatternPredicate, 27, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base())
/* 32440*/        OPC_EmitInteger, MVT::i32, 14, 
/* 32443*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 32446*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VTOSIRS), 0,
                      MVT::f32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[f32] } 1446:{ *:[iPTR] }, SPR:{ *:[f32] }:$Sm) - Complexity = 8
                  // Dst: (VTOSIRS:{ *:[f32] } SPR:{ *:[f32] }:$Sm)
/* 32455*/      0, /*End of Scope*/
/* 32456*/    /*Scope*/ 46, /*->32503*/
/* 32457*/      OPC_CheckChild0Integer, 39|128,11/*1447*/, 
/* 32460*/      OPC_RecordChild1, // #0 = $Dm
/* 32461*/      OPC_Scope, 19, /*->32482*/ // 2 children in Scope
/* 32463*/        OPC_CheckChild1Type, MVT::f64,
/* 32465*/        OPC_CheckPatternPredicate, 26, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base())
/* 32467*/        OPC_EmitInteger, MVT::i32, 14, 
/* 32470*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 32473*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VTOUIRD), 0,
                      MVT::f32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[f32] } 1447:{ *:[iPTR] }, DPR:{ *:[f64] }:$Dm) - Complexity = 8
                  // Dst: (VTOUIRD:{ *:[f32] } DPR:{ *:[f64] }:$Dm)
/* 32482*/      /*Scope*/ 19, /*->32502*/
/* 32483*/        OPC_CheckChild1Type, MVT::f32,
/* 32485*/        OPC_CheckPatternPredicate, 27, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base())
/* 32487*/        OPC_EmitInteger, MVT::i32, 14, 
/* 32490*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 32493*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VTOUIRS), 0,
                      MVT::f32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[f32] } 1447:{ *:[iPTR] }, SPR:{ *:[f32] }:$Sm) - Complexity = 8
                  // Dst: (VTOUIRS:{ *:[f32] } SPR:{ *:[f32] }:$Sm)
/* 32502*/      0, /*End of Scope*/
/* 32503*/    /*Scope*/ 82|128,16/*2130*/, /*->34635*/
/* 32505*/      OPC_CheckChild0Integer, 18|128,10/*1298*/, 
/* 32508*/      OPC_Scope, 21|128,2/*277*/, /*->32788*/ // 15 children in Scope
/* 32511*/        OPC_RecordChild1, // #0 = $src1
/* 32512*/        OPC_Scope, 105, /*->32619*/ // 4 children in Scope
/* 32514*/          OPC_CheckChild1Type, MVT::v4i16,
/* 32516*/          OPC_MoveChild2,
/* 32517*/          OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 32520*/          OPC_CheckChild0Integer, 26|128,10/*1306*/, 
/* 32523*/          OPC_Scope, 46, /*->32571*/ // 2 children in Scope
/* 32525*/            OPC_RecordChild1, // #1 = $Vn
/* 32526*/            OPC_CheckChild1Type, MVT::v4i16,
/* 32528*/            OPC_MoveChild2,
/* 32529*/            OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 32532*/            OPC_RecordChild0, // #2 = $Vm
/* 32533*/            OPC_CheckChild0Type, MVT::v4i16,
/* 32535*/            OPC_RecordChild1, // #3 = $lane
/* 32536*/            OPC_MoveChild1,
/* 32537*/            OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 32540*/            OPC_MoveParent,
/* 32541*/            OPC_CheckType, MVT::v4i16,
/* 32543*/            OPC_MoveParent,
/* 32544*/            OPC_CheckType, MVT::v4i16,
/* 32546*/            OPC_MoveParent,
/* 32547*/            OPC_CheckType, MVT::v4i16,
/* 32549*/            OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 32551*/            OPC_EmitConvertToTarget, 3,
/* 32553*/            OPC_EmitInteger, MVT::i32, 14, 
/* 32556*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 32559*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLAHslv4i16), 0,
                          MVT::v4i16, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                      // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1298:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$src1, (intrinsic_wo_chain:{ *:[v4i16] } 1306:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 22
                      // Dst: (VQRDMLAHslv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 32571*/          /*Scope*/ 46, /*->32618*/
/* 32572*/            OPC_MoveChild1,
/* 32573*/            OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 32576*/            OPC_RecordChild0, // #1 = $Vm
/* 32577*/            OPC_CheckChild0Type, MVT::v4i16,
/* 32579*/            OPC_RecordChild1, // #2 = $lane
/* 32580*/            OPC_MoveChild1,
/* 32581*/            OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 32584*/            OPC_MoveParent,
/* 32585*/            OPC_CheckType, MVT::v4i16,
/* 32587*/            OPC_MoveParent,
/* 32588*/            OPC_RecordChild2, // #3 = $Vn
/* 32589*/            OPC_CheckChild2Type, MVT::v4i16,
/* 32591*/            OPC_CheckType, MVT::v4i16,
/* 32593*/            OPC_MoveParent,
/* 32594*/            OPC_CheckType, MVT::v4i16,
/* 32596*/            OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 32598*/            OPC_EmitConvertToTarget, 2,
/* 32600*/            OPC_EmitInteger, MVT::i32, 14, 
/* 32603*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 32606*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLAHslv4i16), 0,
                          MVT::v4i16, 6/*#Ops*/, 0, 3, 1, 4, 5, 6, 
                      // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1298:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$src1, (intrinsic_wo_chain:{ *:[v4i16] } 1306:{ *:[iPTR] }, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v4i16] }:$Vn)) - Complexity = 22
                      // Dst: (VQRDMLAHslv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 32618*/          0, /*End of Scope*/
/* 32619*/        /*Scope*/ 55, /*->32675*/
/* 32620*/          OPC_CheckChild1Type, MVT::v2i32,
/* 32622*/          OPC_MoveChild2,
/* 32623*/          OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 32626*/          OPC_CheckChild0Integer, 26|128,10/*1306*/, 
/* 32629*/          OPC_RecordChild1, // #1 = $Vn
/* 32630*/          OPC_CheckChild1Type, MVT::v2i32,
/* 32632*/          OPC_MoveChild2,
/* 32633*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 32636*/          OPC_RecordChild0, // #2 = $Vm
/* 32637*/          OPC_CheckChild0Type, MVT::v2i32,
/* 32639*/          OPC_RecordChild1, // #3 = $lane
/* 32640*/          OPC_MoveChild1,
/* 32641*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 32644*/          OPC_MoveParent,
/* 32645*/          OPC_CheckType, MVT::v2i32,
/* 32647*/          OPC_MoveParent,
/* 32648*/          OPC_CheckType, MVT::v2i32,
/* 32650*/          OPC_MoveParent,
/* 32651*/          OPC_CheckType, MVT::v2i32,
/* 32653*/          OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 32655*/          OPC_EmitConvertToTarget, 3,
/* 32657*/          OPC_EmitInteger, MVT::i32, 14, 
/* 32660*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 32663*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLAHslv2i32), 0,
                        MVT::v2i32, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                    // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1298:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$src1, (intrinsic_wo_chain:{ *:[v2i32] } 1306:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 22
                    // Dst: (VQRDMLAHslv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 32675*/        /*Scope*/ 55, /*->32731*/
/* 32676*/          OPC_CheckChild1Type, MVT::v4i32,
/* 32678*/          OPC_MoveChild2,
/* 32679*/          OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 32682*/          OPC_CheckChild0Integer, 21|128,10/*1301*/, 
/* 32685*/          OPC_RecordChild1, // #1 = $Vn
/* 32686*/          OPC_CheckChild1Type, MVT::v4i16,
/* 32688*/          OPC_MoveChild2,
/* 32689*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 32692*/          OPC_RecordChild0, // #2 = $Vm
/* 32693*/          OPC_CheckChild0Type, MVT::v4i16,
/* 32695*/          OPC_RecordChild1, // #3 = $lane
/* 32696*/          OPC_MoveChild1,
/* 32697*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 32700*/          OPC_MoveParent,
/* 32701*/          OPC_CheckType, MVT::v4i16,
/* 32703*/          OPC_MoveParent,
/* 32704*/          OPC_CheckType, MVT::v4i32,
/* 32706*/          OPC_MoveParent,
/* 32707*/          OPC_CheckType, MVT::v4i32,
/* 32709*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 32711*/          OPC_EmitConvertToTarget, 3,
/* 32713*/          OPC_EmitInteger, MVT::i32, 14, 
/* 32716*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 32719*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMLALslv4i16), 0,
                        MVT::v4i32, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1298:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src1, (intrinsic_wo_chain:{ *:[v4i32] } 1301:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 22
                    // Dst: (VQDMLALslv4i16:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 32731*/        /*Scope*/ 55, /*->32787*/
/* 32732*/          OPC_CheckChild1Type, MVT::v2i64,
/* 32734*/          OPC_MoveChild2,
/* 32735*/          OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 32738*/          OPC_CheckChild0Integer, 21|128,10/*1301*/, 
/* 32741*/          OPC_RecordChild1, // #1 = $Vn
/* 32742*/          OPC_CheckChild1Type, MVT::v2i32,
/* 32744*/          OPC_MoveChild2,
/* 32745*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 32748*/          OPC_RecordChild0, // #2 = $Vm
/* 32749*/          OPC_CheckChild0Type, MVT::v2i32,
/* 32751*/          OPC_RecordChild1, // #3 = $lane
/* 32752*/          OPC_MoveChild1,
/* 32753*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 32756*/          OPC_MoveParent,
/* 32757*/          OPC_CheckType, MVT::v2i32,
/* 32759*/          OPC_MoveParent,
/* 32760*/          OPC_CheckType, MVT::v2i64,
/* 32762*/          OPC_MoveParent,
/* 32763*/          OPC_CheckType, MVT::v2i64,
/* 32765*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 32767*/          OPC_EmitConvertToTarget, 3,
/* 32769*/          OPC_EmitInteger, MVT::i32, 14, 
/* 32772*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 32775*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMLALslv2i32), 0,
                        MVT::v2i64, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                    // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1298:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$src1, (intrinsic_wo_chain:{ *:[v2i64] } 1301:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 22
                    // Dst: (VQDMLALslv2i32:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 32787*/        0, /*End of Scope*/
/* 32788*/      /*Scope*/ 109, /*->32898*/
/* 32789*/        OPC_MoveChild1,
/* 32790*/        OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 32793*/        OPC_CheckChild0Integer, 26|128,10/*1306*/, 
/* 32796*/        OPC_Scope, 49, /*->32847*/ // 2 children in Scope
/* 32798*/          OPC_RecordChild1, // #0 = $Vn
/* 32799*/          OPC_CheckChild1Type, MVT::v4i16,
/* 32801*/          OPC_MoveChild2,
/* 32802*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 32805*/          OPC_RecordChild0, // #1 = $Vm
/* 32806*/          OPC_CheckChild0Type, MVT::v4i16,
/* 32808*/          OPC_RecordChild1, // #2 = $lane
/* 32809*/          OPC_MoveChild1,
/* 32810*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 32813*/          OPC_MoveParent,
/* 32814*/          OPC_CheckType, MVT::v4i16,
/* 32816*/          OPC_MoveParent,
/* 32817*/          OPC_CheckType, MVT::v4i16,
/* 32819*/          OPC_MoveParent,
/* 32820*/          OPC_RecordChild2, // #3 = $src1
/* 32821*/          OPC_CheckChild2Type, MVT::v4i16,
/* 32823*/          OPC_CheckType, MVT::v4i16,
/* 32825*/          OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 32827*/          OPC_EmitConvertToTarget, 2,
/* 32829*/          OPC_EmitInteger, MVT::i32, 14, 
/* 32832*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 32835*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLAHslv4i16), 0,
                        MVT::v4i16, 6/*#Ops*/, 3, 0, 1, 4, 5, 6, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1298:{ *:[iPTR] }, (intrinsic_wo_chain:{ *:[v4i16] } 1306:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)), DPR:{ *:[v4i16] }:$src1) - Complexity = 22
                    // Dst: (VQRDMLAHslv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 32847*/        /*Scope*/ 49, /*->32897*/
/* 32848*/          OPC_MoveChild1,
/* 32849*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 32852*/          OPC_RecordChild0, // #0 = $Vm
/* 32853*/          OPC_CheckChild0Type, MVT::v4i16,
/* 32855*/          OPC_RecordChild1, // #1 = $lane
/* 32856*/          OPC_MoveChild1,
/* 32857*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 32860*/          OPC_MoveParent,
/* 32861*/          OPC_CheckType, MVT::v4i16,
/* 32863*/          OPC_MoveParent,
/* 32864*/          OPC_RecordChild2, // #2 = $Vn
/* 32865*/          OPC_CheckChild2Type, MVT::v4i16,
/* 32867*/          OPC_CheckType, MVT::v4i16,
/* 32869*/          OPC_MoveParent,
/* 32870*/          OPC_RecordChild2, // #3 = $src1
/* 32871*/          OPC_CheckChild2Type, MVT::v4i16,
/* 32873*/          OPC_CheckType, MVT::v4i16,
/* 32875*/          OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 32877*/          OPC_EmitConvertToTarget, 1,
/* 32879*/          OPC_EmitInteger, MVT::i32, 14, 
/* 32882*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 32885*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLAHslv4i16), 0,
                        MVT::v4i16, 6/*#Ops*/, 3, 2, 0, 4, 5, 6, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1298:{ *:[iPTR] }, (intrinsic_wo_chain:{ *:[v4i16] } 1306:{ *:[iPTR] }, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v4i16] }:$Vn), DPR:{ *:[v4i16] }:$src1) - Complexity = 22
                    // Dst: (VQRDMLAHslv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 32897*/        0, /*End of Scope*/
/* 32898*/      /*Scope*/ 56, /*->32955*/
/* 32899*/        OPC_RecordChild1, // #0 = $src1
/* 32900*/        OPC_CheckChild1Type, MVT::v2i32,
/* 32902*/        OPC_MoveChild2,
/* 32903*/        OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 32906*/        OPC_CheckChild0Integer, 26|128,10/*1306*/, 
/* 32909*/        OPC_MoveChild1,
/* 32910*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 32913*/        OPC_RecordChild0, // #1 = $Vm
/* 32914*/        OPC_CheckChild0Type, MVT::v2i32,
/* 32916*/        OPC_RecordChild1, // #2 = $lane
/* 32917*/        OPC_MoveChild1,
/* 32918*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 32921*/        OPC_MoveParent,
/* 32922*/        OPC_CheckType, MVT::v2i32,
/* 32924*/        OPC_MoveParent,
/* 32925*/        OPC_RecordChild2, // #3 = $Vn
/* 32926*/        OPC_CheckChild2Type, MVT::v2i32,
/* 32928*/        OPC_CheckType, MVT::v2i32,
/* 32930*/        OPC_MoveParent,
/* 32931*/        OPC_CheckType, MVT::v2i32,
/* 32933*/        OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 32935*/        OPC_EmitConvertToTarget, 2,
/* 32937*/        OPC_EmitInteger, MVT::i32, 14, 
/* 32940*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 32943*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLAHslv2i32), 0,
                      MVT::v2i32, 6/*#Ops*/, 0, 3, 1, 4, 5, 6, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1298:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$src1, (intrinsic_wo_chain:{ *:[v2i32] } 1306:{ *:[iPTR] }, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v2i32] }:$Vn)) - Complexity = 22
                  // Dst: (VQRDMLAHslv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 32955*/      /*Scope*/ 109, /*->33065*/
/* 32956*/        OPC_MoveChild1,
/* 32957*/        OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 32960*/        OPC_CheckChild0Integer, 26|128,10/*1306*/, 
/* 32963*/        OPC_Scope, 49, /*->33014*/ // 2 children in Scope
/* 32965*/          OPC_RecordChild1, // #0 = $Vn
/* 32966*/          OPC_CheckChild1Type, MVT::v2i32,
/* 32968*/          OPC_MoveChild2,
/* 32969*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 32972*/          OPC_RecordChild0, // #1 = $Vm
/* 32973*/          OPC_CheckChild0Type, MVT::v2i32,
/* 32975*/          OPC_RecordChild1, // #2 = $lane
/* 32976*/          OPC_MoveChild1,
/* 32977*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 32980*/          OPC_MoveParent,
/* 32981*/          OPC_CheckType, MVT::v2i32,
/* 32983*/          OPC_MoveParent,
/* 32984*/          OPC_CheckType, MVT::v2i32,
/* 32986*/          OPC_MoveParent,
/* 32987*/          OPC_RecordChild2, // #3 = $src1
/* 32988*/          OPC_CheckChild2Type, MVT::v2i32,
/* 32990*/          OPC_CheckType, MVT::v2i32,
/* 32992*/          OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 32994*/          OPC_EmitConvertToTarget, 2,
/* 32996*/          OPC_EmitInteger, MVT::i32, 14, 
/* 32999*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 33002*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLAHslv2i32), 0,
                        MVT::v2i32, 6/*#Ops*/, 3, 0, 1, 4, 5, 6, 
                    // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1298:{ *:[iPTR] }, (intrinsic_wo_chain:{ *:[v2i32] } 1306:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)), DPR:{ *:[v2i32] }:$src1) - Complexity = 22
                    // Dst: (VQRDMLAHslv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 33014*/        /*Scope*/ 49, /*->33064*/
/* 33015*/          OPC_MoveChild1,
/* 33016*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 33019*/          OPC_RecordChild0, // #0 = $Vm
/* 33020*/          OPC_CheckChild0Type, MVT::v2i32,
/* 33022*/          OPC_RecordChild1, // #1 = $lane
/* 33023*/          OPC_MoveChild1,
/* 33024*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 33027*/          OPC_MoveParent,
/* 33028*/          OPC_CheckType, MVT::v2i32,
/* 33030*/          OPC_MoveParent,
/* 33031*/          OPC_RecordChild2, // #2 = $Vn
/* 33032*/          OPC_CheckChild2Type, MVT::v2i32,
/* 33034*/          OPC_CheckType, MVT::v2i32,
/* 33036*/          OPC_MoveParent,
/* 33037*/          OPC_RecordChild2, // #3 = $src1
/* 33038*/          OPC_CheckChild2Type, MVT::v2i32,
/* 33040*/          OPC_CheckType, MVT::v2i32,
/* 33042*/          OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 33044*/          OPC_EmitConvertToTarget, 1,
/* 33046*/          OPC_EmitInteger, MVT::i32, 14, 
/* 33049*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 33052*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLAHslv2i32), 0,
                        MVT::v2i32, 6/*#Ops*/, 3, 2, 0, 4, 5, 6, 
                    // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1298:{ *:[iPTR] }, (intrinsic_wo_chain:{ *:[v2i32] } 1306:{ *:[iPTR] }, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v2i32] }:$Vn), DPR:{ *:[v2i32] }:$src1) - Complexity = 22
                    // Dst: (VQRDMLAHslv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 33064*/        0, /*End of Scope*/
/* 33065*/      /*Scope*/ 56, /*->33122*/
/* 33066*/        OPC_RecordChild1, // #0 = $src1
/* 33067*/        OPC_CheckChild1Type, MVT::v4i32,
/* 33069*/        OPC_MoveChild2,
/* 33070*/        OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 33073*/        OPC_CheckChild0Integer, 21|128,10/*1301*/, 
/* 33076*/        OPC_MoveChild1,
/* 33077*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 33080*/        OPC_RecordChild0, // #1 = $Vm
/* 33081*/        OPC_CheckChild0Type, MVT::v4i16,
/* 33083*/        OPC_RecordChild1, // #2 = $lane
/* 33084*/        OPC_MoveChild1,
/* 33085*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 33088*/        OPC_MoveParent,
/* 33089*/        OPC_CheckType, MVT::v4i16,
/* 33091*/        OPC_MoveParent,
/* 33092*/        OPC_RecordChild2, // #3 = $Vn
/* 33093*/        OPC_CheckChild2Type, MVT::v4i16,
/* 33095*/        OPC_CheckType, MVT::v4i32,
/* 33097*/        OPC_MoveParent,
/* 33098*/        OPC_CheckType, MVT::v4i32,
/* 33100*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 33102*/        OPC_EmitConvertToTarget, 2,
/* 33104*/        OPC_EmitInteger, MVT::i32, 14, 
/* 33107*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 33110*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMLALslv4i16), 0,
                      MVT::v4i32, 6/*#Ops*/, 0, 3, 1, 4, 5, 6, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1298:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src1, (intrinsic_wo_chain:{ *:[v4i32] } 1301:{ *:[iPTR] }, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v4i16] }:$Vn)) - Complexity = 22
                  // Dst: (VQDMLALslv4i16:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 33122*/      /*Scope*/ 109, /*->33232*/
/* 33123*/        OPC_MoveChild1,
/* 33124*/        OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 33127*/        OPC_CheckChild0Integer, 21|128,10/*1301*/, 
/* 33130*/        OPC_Scope, 49, /*->33181*/ // 2 children in Scope
/* 33132*/          OPC_RecordChild1, // #0 = $Vn
/* 33133*/          OPC_CheckChild1Type, MVT::v4i16,
/* 33135*/          OPC_MoveChild2,
/* 33136*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 33139*/          OPC_RecordChild0, // #1 = $Vm
/* 33140*/          OPC_CheckChild0Type, MVT::v4i16,
/* 33142*/          OPC_RecordChild1, // #2 = $lane
/* 33143*/          OPC_MoveChild1,
/* 33144*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 33147*/          OPC_MoveParent,
/* 33148*/          OPC_CheckType, MVT::v4i16,
/* 33150*/          OPC_MoveParent,
/* 33151*/          OPC_CheckType, MVT::v4i32,
/* 33153*/          OPC_MoveParent,
/* 33154*/          OPC_RecordChild2, // #3 = $src1
/* 33155*/          OPC_CheckChild2Type, MVT::v4i32,
/* 33157*/          OPC_CheckType, MVT::v4i32,
/* 33159*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 33161*/          OPC_EmitConvertToTarget, 2,
/* 33163*/          OPC_EmitInteger, MVT::i32, 14, 
/* 33166*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 33169*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMLALslv4i16), 0,
                        MVT::v4i32, 6/*#Ops*/, 3, 0, 1, 4, 5, 6, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1298:{ *:[iPTR] }, (intrinsic_wo_chain:{ *:[v4i32] } 1301:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)), QPR:{ *:[v4i32] }:$src1) - Complexity = 22
                    // Dst: (VQDMLALslv4i16:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 33181*/        /*Scope*/ 49, /*->33231*/
/* 33182*/          OPC_MoveChild1,
/* 33183*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 33186*/          OPC_RecordChild0, // #0 = $Vm
/* 33187*/          OPC_CheckChild0Type, MVT::v4i16,
/* 33189*/          OPC_RecordChild1, // #1 = $lane
/* 33190*/          OPC_MoveChild1,
/* 33191*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 33194*/          OPC_MoveParent,
/* 33195*/          OPC_CheckType, MVT::v4i16,
/* 33197*/          OPC_MoveParent,
/* 33198*/          OPC_RecordChild2, // #2 = $Vn
/* 33199*/          OPC_CheckChild2Type, MVT::v4i16,
/* 33201*/          OPC_CheckType, MVT::v4i32,
/* 33203*/          OPC_MoveParent,
/* 33204*/          OPC_RecordChild2, // #3 = $src1
/* 33205*/          OPC_CheckChild2Type, MVT::v4i32,
/* 33207*/          OPC_CheckType, MVT::v4i32,
/* 33209*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 33211*/          OPC_EmitConvertToTarget, 1,
/* 33213*/          OPC_EmitInteger, MVT::i32, 14, 
/* 33216*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 33219*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMLALslv4i16), 0,
                        MVT::v4i32, 6/*#Ops*/, 3, 2, 0, 4, 5, 6, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1298:{ *:[iPTR] }, (intrinsic_wo_chain:{ *:[v4i32] } 1301:{ *:[iPTR] }, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v4i16] }:$Vn), QPR:{ *:[v4i32] }:$src1) - Complexity = 22
                    // Dst: (VQDMLALslv4i16:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 33231*/        0, /*End of Scope*/
/* 33232*/      /*Scope*/ 56, /*->33289*/
/* 33233*/        OPC_RecordChild1, // #0 = $src1
/* 33234*/        OPC_CheckChild1Type, MVT::v2i64,
/* 33236*/        OPC_MoveChild2,
/* 33237*/        OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 33240*/        OPC_CheckChild0Integer, 21|128,10/*1301*/, 
/* 33243*/        OPC_MoveChild1,
/* 33244*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 33247*/        OPC_RecordChild0, // #1 = $Vm
/* 33248*/        OPC_CheckChild0Type, MVT::v2i32,
/* 33250*/        OPC_RecordChild1, // #2 = $lane
/* 33251*/        OPC_MoveChild1,
/* 33252*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 33255*/        OPC_MoveParent,
/* 33256*/        OPC_CheckType, MVT::v2i32,
/* 33258*/        OPC_MoveParent,
/* 33259*/        OPC_RecordChild2, // #3 = $Vn
/* 33260*/        OPC_CheckChild2Type, MVT::v2i32,
/* 33262*/        OPC_CheckType, MVT::v2i64,
/* 33264*/        OPC_MoveParent,
/* 33265*/        OPC_CheckType, MVT::v2i64,
/* 33267*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 33269*/        OPC_EmitConvertToTarget, 2,
/* 33271*/        OPC_EmitInteger, MVT::i32, 14, 
/* 33274*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 33277*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMLALslv2i32), 0,
                      MVT::v2i64, 6/*#Ops*/, 0, 3, 1, 4, 5, 6, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1298:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$src1, (intrinsic_wo_chain:{ *:[v2i64] } 1301:{ *:[iPTR] }, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v2i32] }:$Vn)) - Complexity = 22
                  // Dst: (VQDMLALslv2i32:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 33289*/      /*Scope*/ 109, /*->33399*/
/* 33290*/        OPC_MoveChild1,
/* 33291*/        OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 33294*/        OPC_CheckChild0Integer, 21|128,10/*1301*/, 
/* 33297*/        OPC_Scope, 49, /*->33348*/ // 2 children in Scope
/* 33299*/          OPC_RecordChild1, // #0 = $Vn
/* 33300*/          OPC_CheckChild1Type, MVT::v2i32,
/* 33302*/          OPC_MoveChild2,
/* 33303*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 33306*/          OPC_RecordChild0, // #1 = $Vm
/* 33307*/          OPC_CheckChild0Type, MVT::v2i32,
/* 33309*/          OPC_RecordChild1, // #2 = $lane
/* 33310*/          OPC_MoveChild1,
/* 33311*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 33314*/          OPC_MoveParent,
/* 33315*/          OPC_CheckType, MVT::v2i32,
/* 33317*/          OPC_MoveParent,
/* 33318*/          OPC_CheckType, MVT::v2i64,
/* 33320*/          OPC_MoveParent,
/* 33321*/          OPC_RecordChild2, // #3 = $src1
/* 33322*/          OPC_CheckChild2Type, MVT::v2i64,
/* 33324*/          OPC_CheckType, MVT::v2i64,
/* 33326*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 33328*/          OPC_EmitConvertToTarget, 2,
/* 33330*/          OPC_EmitInteger, MVT::i32, 14, 
/* 33333*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 33336*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMLALslv2i32), 0,
                        MVT::v2i64, 6/*#Ops*/, 3, 0, 1, 4, 5, 6, 
                    // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1298:{ *:[iPTR] }, (intrinsic_wo_chain:{ *:[v2i64] } 1301:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)), QPR:{ *:[v2i64] }:$src1) - Complexity = 22
                    // Dst: (VQDMLALslv2i32:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 33348*/        /*Scope*/ 49, /*->33398*/
/* 33349*/          OPC_MoveChild1,
/* 33350*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 33353*/          OPC_RecordChild0, // #0 = $Vm
/* 33354*/          OPC_CheckChild0Type, MVT::v2i32,
/* 33356*/          OPC_RecordChild1, // #1 = $lane
/* 33357*/          OPC_MoveChild1,
/* 33358*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 33361*/          OPC_MoveParent,
/* 33362*/          OPC_CheckType, MVT::v2i32,
/* 33364*/          OPC_MoveParent,
/* 33365*/          OPC_RecordChild2, // #2 = $Vn
/* 33366*/          OPC_CheckChild2Type, MVT::v2i32,
/* 33368*/          OPC_CheckType, MVT::v2i64,
/* 33370*/          OPC_MoveParent,
/* 33371*/          OPC_RecordChild2, // #3 = $src1
/* 33372*/          OPC_CheckChild2Type, MVT::v2i64,
/* 33374*/          OPC_CheckType, MVT::v2i64,
/* 33376*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 33378*/          OPC_EmitConvertToTarget, 1,
/* 33380*/          OPC_EmitInteger, MVT::i32, 14, 
/* 33383*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 33386*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMLALslv2i32), 0,
                        MVT::v2i64, 6/*#Ops*/, 3, 2, 0, 4, 5, 6, 
                    // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1298:{ *:[iPTR] }, (intrinsic_wo_chain:{ *:[v2i64] } 1301:{ *:[iPTR] }, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v2i32] }:$Vn), QPR:{ *:[v2i64] }:$src1) - Complexity = 22
                    // Dst: (VQDMLALslv2i32:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 33398*/        0, /*End of Scope*/
/* 33399*/      /*Scope*/ 86|128,1/*214*/, /*->33615*/
/* 33401*/        OPC_RecordChild1, // #0 = $src1
/* 33402*/        OPC_Scope, 9|128,1/*137*/, /*->33542*/ // 2 children in Scope
/* 33405*/          OPC_CheckChild1Type, MVT::v8i16,
/* 33407*/          OPC_MoveChild2,
/* 33408*/          OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 33411*/          OPC_CheckChild0Integer, 26|128,10/*1306*/, 
/* 33414*/          OPC_Scope, 62, /*->33478*/ // 2 children in Scope
/* 33416*/            OPC_RecordChild1, // #1 = $src2
/* 33417*/            OPC_CheckChild1Type, MVT::v8i16,
/* 33419*/            OPC_MoveChild2,
/* 33420*/            OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 33423*/            OPC_RecordChild0, // #2 = $src3
/* 33424*/            OPC_CheckChild0Type, MVT::v8i16,
/* 33426*/            OPC_RecordChild1, // #3 = $lane
/* 33427*/            OPC_MoveChild1,
/* 33428*/            OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 33431*/            OPC_MoveParent,
/* 33432*/            OPC_CheckType, MVT::v8i16,
/* 33434*/            OPC_MoveParent,
/* 33435*/            OPC_CheckType, MVT::v8i16,
/* 33437*/            OPC_MoveParent,
/* 33438*/            OPC_CheckType, MVT::v8i16,
/* 33440*/            OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 33442*/            OPC_EmitConvertToTarget, 3,
/* 33444*/            OPC_EmitNodeXForm, 5, 4, // DSubReg_i16_reg
/* 33447*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                          MVT::v4i16, 2/*#Ops*/, 2, 5,  // Results = #6
/* 33455*/            OPC_EmitConvertToTarget, 3,
/* 33457*/            OPC_EmitNodeXForm, 6, 7, // SubReg_i16_lane
/* 33460*/            OPC_EmitInteger, MVT::i32, 14, 
/* 33463*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 33466*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLAHslv8i16), 0,
                          MVT::v8i16, 6/*#Ops*/, 0, 1, 6, 8, 9, 10, 
                      // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1298:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$src1, (intrinsic_wo_chain:{ *:[v8i16] } 1306:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$src2, (ARMvduplane:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src3, (imm:{ *:[i32] }):$lane))) - Complexity = 22
                      // Dst: (VQRDMLAHslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$src2, (EXTRACT_SUBREG:{ *:[v4i16] } QPR:{ *:[v8i16] }:$src3, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 33478*/          /*Scope*/ 62, /*->33541*/
/* 33479*/            OPC_MoveChild1,
/* 33480*/            OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 33483*/            OPC_RecordChild0, // #1 = $src3
/* 33484*/            OPC_CheckChild0Type, MVT::v8i16,
/* 33486*/            OPC_RecordChild1, // #2 = $lane
/* 33487*/            OPC_MoveChild1,
/* 33488*/            OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 33491*/            OPC_MoveParent,
/* 33492*/            OPC_CheckType, MVT::v8i16,
/* 33494*/            OPC_MoveParent,
/* 33495*/            OPC_RecordChild2, // #3 = $src2
/* 33496*/            OPC_CheckChild2Type, MVT::v8i16,
/* 33498*/            OPC_CheckType, MVT::v8i16,
/* 33500*/            OPC_MoveParent,
/* 33501*/            OPC_CheckType, MVT::v8i16,
/* 33503*/            OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 33505*/            OPC_EmitConvertToTarget, 2,
/* 33507*/            OPC_EmitNodeXForm, 5, 4, // DSubReg_i16_reg
/* 33510*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                          MVT::v4i16, 2/*#Ops*/, 1, 5,  // Results = #6
/* 33518*/            OPC_EmitConvertToTarget, 2,
/* 33520*/            OPC_EmitNodeXForm, 6, 7, // SubReg_i16_lane
/* 33523*/            OPC_EmitInteger, MVT::i32, 14, 
/* 33526*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 33529*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLAHslv8i16), 0,
                          MVT::v8i16, 6/*#Ops*/, 0, 3, 6, 8, 9, 10, 
                      // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1298:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$src1, (intrinsic_wo_chain:{ *:[v8i16] } 1306:{ *:[iPTR] }, (ARMvduplane:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src3, (imm:{ *:[i32] }):$lane), QPR:{ *:[v8i16] }:$src2)) - Complexity = 22
                      // Dst: (VQRDMLAHslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$src2, (EXTRACT_SUBREG:{ *:[v4i16] } QPR:{ *:[v8i16] }:$src3, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 33541*/          0, /*End of Scope*/
/* 33542*/        /*Scope*/ 71, /*->33614*/
/* 33543*/          OPC_CheckChild1Type, MVT::v4i32,
/* 33545*/          OPC_MoveChild2,
/* 33546*/          OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 33549*/          OPC_CheckChild0Integer, 26|128,10/*1306*/, 
/* 33552*/          OPC_RecordChild1, // #1 = $src2
/* 33553*/          OPC_CheckChild1Type, MVT::v4i32,
/* 33555*/          OPC_MoveChild2,
/* 33556*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 33559*/          OPC_RecordChild0, // #2 = $src3
/* 33560*/          OPC_CheckChild0Type, MVT::v4i32,
/* 33562*/          OPC_RecordChild1, // #3 = $lane
/* 33563*/          OPC_MoveChild1,
/* 33564*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 33567*/          OPC_MoveParent,
/* 33568*/          OPC_CheckType, MVT::v4i32,
/* 33570*/          OPC_MoveParent,
/* 33571*/          OPC_CheckType, MVT::v4i32,
/* 33573*/          OPC_MoveParent,
/* 33574*/          OPC_CheckType, MVT::v4i32,
/* 33576*/          OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 33578*/          OPC_EmitConvertToTarget, 3,
/* 33580*/          OPC_EmitNodeXForm, 7, 4, // DSubReg_i32_reg
/* 33583*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::v2i32, 2/*#Ops*/, 2, 5,  // Results = #6
/* 33591*/          OPC_EmitConvertToTarget, 3,
/* 33593*/          OPC_EmitNodeXForm, 8, 7, // SubReg_i32_lane
/* 33596*/          OPC_EmitInteger, MVT::i32, 14, 
/* 33599*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 33602*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLAHslv4i32), 0,
                        MVT::v4i32, 6/*#Ops*/, 0, 1, 6, 8, 9, 10, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1298:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src1, (intrinsic_wo_chain:{ *:[v4i32] } 1306:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src2, (ARMvduplane:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src3, (imm:{ *:[i32] }):$lane))) - Complexity = 22
                    // Dst: (VQRDMLAHslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$src2, (EXTRACT_SUBREG:{ *:[v2i32] } QPR:{ *:[v4i32] }:$src3, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 33614*/        0, /*End of Scope*/
/* 33615*/      /*Scope*/ 13|128,1/*141*/, /*->33758*/
/* 33617*/        OPC_MoveChild1,
/* 33618*/        OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 33621*/        OPC_CheckChild0Integer, 26|128,10/*1306*/, 
/* 33624*/        OPC_Scope, 65, /*->33691*/ // 2 children in Scope
/* 33626*/          OPC_RecordChild1, // #0 = $src2
/* 33627*/          OPC_CheckChild1Type, MVT::v8i16,
/* 33629*/          OPC_MoveChild2,
/* 33630*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 33633*/          OPC_RecordChild0, // #1 = $src3
/* 33634*/          OPC_CheckChild0Type, MVT::v8i16,
/* 33636*/          OPC_RecordChild1, // #2 = $lane
/* 33637*/          OPC_MoveChild1,
/* 33638*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 33641*/          OPC_MoveParent,
/* 33642*/          OPC_CheckType, MVT::v8i16,
/* 33644*/          OPC_MoveParent,
/* 33645*/          OPC_CheckType, MVT::v8i16,
/* 33647*/          OPC_MoveParent,
/* 33648*/          OPC_RecordChild2, // #3 = $src1
/* 33649*/          OPC_CheckChild2Type, MVT::v8i16,
/* 33651*/          OPC_CheckType, MVT::v8i16,
/* 33653*/          OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 33655*/          OPC_EmitConvertToTarget, 2,
/* 33657*/          OPC_EmitNodeXForm, 5, 4, // DSubReg_i16_reg
/* 33660*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::v4i16, 2/*#Ops*/, 1, 5,  // Results = #6
/* 33668*/          OPC_EmitConvertToTarget, 2,
/* 33670*/          OPC_EmitNodeXForm, 6, 7, // SubReg_i16_lane
/* 33673*/          OPC_EmitInteger, MVT::i32, 14, 
/* 33676*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 33679*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLAHslv8i16), 0,
                        MVT::v8i16, 6/*#Ops*/, 3, 0, 6, 8, 9, 10, 
                    // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1298:{ *:[iPTR] }, (intrinsic_wo_chain:{ *:[v8i16] } 1306:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$src2, (ARMvduplane:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src3, (imm:{ *:[i32] }):$lane)), QPR:{ *:[v8i16] }:$src1) - Complexity = 22
                    // Dst: (VQRDMLAHslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$src2, (EXTRACT_SUBREG:{ *:[v4i16] } QPR:{ *:[v8i16] }:$src3, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 33691*/        /*Scope*/ 65, /*->33757*/
/* 33692*/          OPC_MoveChild1,
/* 33693*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 33696*/          OPC_RecordChild0, // #0 = $src3
/* 33697*/          OPC_CheckChild0Type, MVT::v8i16,
/* 33699*/          OPC_RecordChild1, // #1 = $lane
/* 33700*/          OPC_MoveChild1,
/* 33701*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 33704*/          OPC_MoveParent,
/* 33705*/          OPC_CheckType, MVT::v8i16,
/* 33707*/          OPC_MoveParent,
/* 33708*/          OPC_RecordChild2, // #2 = $src2
/* 33709*/          OPC_CheckChild2Type, MVT::v8i16,
/* 33711*/          OPC_CheckType, MVT::v8i16,
/* 33713*/          OPC_MoveParent,
/* 33714*/          OPC_RecordChild2, // #3 = $src1
/* 33715*/          OPC_CheckChild2Type, MVT::v8i16,
/* 33717*/          OPC_CheckType, MVT::v8i16,
/* 33719*/          OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 33721*/          OPC_EmitConvertToTarget, 1,
/* 33723*/          OPC_EmitNodeXForm, 5, 4, // DSubReg_i16_reg
/* 33726*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::v4i16, 2/*#Ops*/, 0, 5,  // Results = #6
/* 33734*/          OPC_EmitConvertToTarget, 1,
/* 33736*/          OPC_EmitNodeXForm, 6, 7, // SubReg_i16_lane
/* 33739*/          OPC_EmitInteger, MVT::i32, 14, 
/* 33742*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 33745*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLAHslv8i16), 0,
                        MVT::v8i16, 6/*#Ops*/, 3, 2, 6, 8, 9, 10, 
                    // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1298:{ *:[iPTR] }, (intrinsic_wo_chain:{ *:[v8i16] } 1306:{ *:[iPTR] }, (ARMvduplane:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src3, (imm:{ *:[i32] }):$lane), QPR:{ *:[v8i16] }:$src2), QPR:{ *:[v8i16] }:$src1) - Complexity = 22
                    // Dst: (VQRDMLAHslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$src2, (EXTRACT_SUBREG:{ *:[v4i16] } QPR:{ *:[v8i16] }:$src3, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 33757*/        0, /*End of Scope*/
/* 33758*/      /*Scope*/ 72, /*->33831*/
/* 33759*/        OPC_RecordChild1, // #0 = $src1
/* 33760*/        OPC_CheckChild1Type, MVT::v4i32,
/* 33762*/        OPC_MoveChild2,
/* 33763*/        OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 33766*/        OPC_CheckChild0Integer, 26|128,10/*1306*/, 
/* 33769*/        OPC_MoveChild1,
/* 33770*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 33773*/        OPC_RecordChild0, // #1 = $src3
/* 33774*/        OPC_CheckChild0Type, MVT::v4i32,
/* 33776*/        OPC_RecordChild1, // #2 = $lane
/* 33777*/        OPC_MoveChild1,
/* 33778*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 33781*/        OPC_MoveParent,
/* 33782*/        OPC_CheckType, MVT::v4i32,
/* 33784*/        OPC_MoveParent,
/* 33785*/        OPC_RecordChild2, // #3 = $src2
/* 33786*/        OPC_CheckChild2Type, MVT::v4i32,
/* 33788*/        OPC_CheckType, MVT::v4i32,
/* 33790*/        OPC_MoveParent,
/* 33791*/        OPC_CheckType, MVT::v4i32,
/* 33793*/        OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 33795*/        OPC_EmitConvertToTarget, 2,
/* 33797*/        OPC_EmitNodeXForm, 7, 4, // DSubReg_i32_reg
/* 33800*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v2i32, 2/*#Ops*/, 1, 5,  // Results = #6
/* 33808*/        OPC_EmitConvertToTarget, 2,
/* 33810*/        OPC_EmitNodeXForm, 8, 7, // SubReg_i32_lane
/* 33813*/        OPC_EmitInteger, MVT::i32, 14, 
/* 33816*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 33819*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLAHslv4i32), 0,
                      MVT::v4i32, 6/*#Ops*/, 0, 3, 6, 8, 9, 10, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1298:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src1, (intrinsic_wo_chain:{ *:[v4i32] } 1306:{ *:[iPTR] }, (ARMvduplane:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src3, (imm:{ *:[i32] }):$lane), QPR:{ *:[v4i32] }:$src2)) - Complexity = 22
                  // Dst: (VQRDMLAHslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$src2, (EXTRACT_SUBREG:{ *:[v2i32] } QPR:{ *:[v4i32] }:$src3, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 33831*/      /*Scope*/ 13|128,1/*141*/, /*->33974*/
/* 33833*/        OPC_MoveChild1,
/* 33834*/        OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 33837*/        OPC_CheckChild0Integer, 26|128,10/*1306*/, 
/* 33840*/        OPC_Scope, 65, /*->33907*/ // 2 children in Scope
/* 33842*/          OPC_RecordChild1, // #0 = $src2
/* 33843*/          OPC_CheckChild1Type, MVT::v4i32,
/* 33845*/          OPC_MoveChild2,
/* 33846*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 33849*/          OPC_RecordChild0, // #1 = $src3
/* 33850*/          OPC_CheckChild0Type, MVT::v4i32,
/* 33852*/          OPC_RecordChild1, // #2 = $lane
/* 33853*/          OPC_MoveChild1,
/* 33854*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 33857*/          OPC_MoveParent,
/* 33858*/          OPC_CheckType, MVT::v4i32,
/* 33860*/          OPC_MoveParent,
/* 33861*/          OPC_CheckType, MVT::v4i32,
/* 33863*/          OPC_MoveParent,
/* 33864*/          OPC_RecordChild2, // #3 = $src1
/* 33865*/          OPC_CheckChild2Type, MVT::v4i32,
/* 33867*/          OPC_CheckType, MVT::v4i32,
/* 33869*/          OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 33871*/          OPC_EmitConvertToTarget, 2,
/* 33873*/          OPC_EmitNodeXForm, 7, 4, // DSubReg_i32_reg
/* 33876*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::v2i32, 2/*#Ops*/, 1, 5,  // Results = #6
/* 33884*/          OPC_EmitConvertToTarget, 2,
/* 33886*/          OPC_EmitNodeXForm, 8, 7, // SubReg_i32_lane
/* 33889*/          OPC_EmitInteger, MVT::i32, 14, 
/* 33892*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 33895*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLAHslv4i32), 0,
                        MVT::v4i32, 6/*#Ops*/, 3, 0, 6, 8, 9, 10, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1298:{ *:[iPTR] }, (intrinsic_wo_chain:{ *:[v4i32] } 1306:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src2, (ARMvduplane:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src3, (imm:{ *:[i32] }):$lane)), QPR:{ *:[v4i32] }:$src1) - Complexity = 22
                    // Dst: (VQRDMLAHslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$src2, (EXTRACT_SUBREG:{ *:[v2i32] } QPR:{ *:[v4i32] }:$src3, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 33907*/        /*Scope*/ 65, /*->33973*/
/* 33908*/          OPC_MoveChild1,
/* 33909*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 33912*/          OPC_RecordChild0, // #0 = $src3
/* 33913*/          OPC_CheckChild0Type, MVT::v4i32,
/* 33915*/          OPC_RecordChild1, // #1 = $lane
/* 33916*/          OPC_MoveChild1,
/* 33917*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 33920*/          OPC_MoveParent,
/* 33921*/          OPC_CheckType, MVT::v4i32,
/* 33923*/          OPC_MoveParent,
/* 33924*/          OPC_RecordChild2, // #2 = $src2
/* 33925*/          OPC_CheckChild2Type, MVT::v4i32,
/* 33927*/          OPC_CheckType, MVT::v4i32,
/* 33929*/          OPC_MoveParent,
/* 33930*/          OPC_RecordChild2, // #3 = $src1
/* 33931*/          OPC_CheckChild2Type, MVT::v4i32,
/* 33933*/          OPC_CheckType, MVT::v4i32,
/* 33935*/          OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 33937*/          OPC_EmitConvertToTarget, 1,
/* 33939*/          OPC_EmitNodeXForm, 7, 4, // DSubReg_i32_reg
/* 33942*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::v2i32, 2/*#Ops*/, 0, 5,  // Results = #6
/* 33950*/          OPC_EmitConvertToTarget, 1,
/* 33952*/          OPC_EmitNodeXForm, 8, 7, // SubReg_i32_lane
/* 33955*/          OPC_EmitInteger, MVT::i32, 14, 
/* 33958*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 33961*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLAHslv4i32), 0,
                        MVT::v4i32, 6/*#Ops*/, 3, 2, 6, 8, 9, 10, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1298:{ *:[iPTR] }, (intrinsic_wo_chain:{ *:[v4i32] } 1306:{ *:[iPTR] }, (ARMvduplane:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src3, (imm:{ *:[i32] }):$lane), QPR:{ *:[v4i32] }:$src2), QPR:{ *:[v4i32] }:$src1) - Complexity = 22
                    // Dst: (VQRDMLAHslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$src2, (EXTRACT_SUBREG:{ *:[v2i32] } QPR:{ *:[v4i32] }:$src3, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 33973*/        0, /*End of Scope*/
/* 33974*/      /*Scope*/ 110|128,1/*238*/, /*->34214*/
/* 33976*/        OPC_RecordChild1, // #0 = $src1
/* 33977*/        OPC_Scope, 39, /*->34018*/ // 5 children in Scope
/* 33979*/          OPC_CheckChild1Type, MVT::v4i16,
/* 33981*/          OPC_MoveChild2,
/* 33982*/          OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 33985*/          OPC_CheckChild0Integer, 26|128,10/*1306*/, 
/* 33988*/          OPC_RecordChild1, // #1 = $Vn
/* 33989*/          OPC_CheckChild1Type, MVT::v4i16,
/* 33991*/          OPC_RecordChild2, // #2 = $Vm
/* 33992*/          OPC_CheckChild2Type, MVT::v4i16,
/* 33994*/          OPC_CheckType, MVT::v4i16,
/* 33996*/          OPC_MoveParent,
/* 33997*/          OPC_CheckType, MVT::v4i16,
/* 33999*/          OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 34001*/          OPC_EmitInteger, MVT::i32, 14, 
/* 34004*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34007*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLAHv4i16), 0,
                        MVT::v4i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1298:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$src1, (intrinsic_wo_chain:{ *:[v4i16] } 1306:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)) - Complexity = 16
                    // Dst: (VQRDMLAHv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 34018*/        /*Scope*/ 39, /*->34058*/
/* 34019*/          OPC_CheckChild1Type, MVT::v2i32,
/* 34021*/          OPC_MoveChild2,
/* 34022*/          OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 34025*/          OPC_CheckChild0Integer, 26|128,10/*1306*/, 
/* 34028*/          OPC_RecordChild1, // #1 = $Vn
/* 34029*/          OPC_CheckChild1Type, MVT::v2i32,
/* 34031*/          OPC_RecordChild2, // #2 = $Vm
/* 34032*/          OPC_CheckChild2Type, MVT::v2i32,
/* 34034*/          OPC_CheckType, MVT::v2i32,
/* 34036*/          OPC_MoveParent,
/* 34037*/          OPC_CheckType, MVT::v2i32,
/* 34039*/          OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 34041*/          OPC_EmitInteger, MVT::i32, 14, 
/* 34044*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34047*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLAHv2i32), 0,
                        MVT::v2i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1298:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$src1, (intrinsic_wo_chain:{ *:[v2i32] } 1306:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)) - Complexity = 16
                    // Dst: (VQRDMLAHv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 34058*/        /*Scope*/ 39, /*->34098*/
/* 34059*/          OPC_CheckChild1Type, MVT::v8i16,
/* 34061*/          OPC_MoveChild2,
/* 34062*/          OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 34065*/          OPC_CheckChild0Integer, 26|128,10/*1306*/, 
/* 34068*/          OPC_RecordChild1, // #1 = $Vn
/* 34069*/          OPC_CheckChild1Type, MVT::v8i16,
/* 34071*/          OPC_RecordChild2, // #2 = $Vm
/* 34072*/          OPC_CheckChild2Type, MVT::v8i16,
/* 34074*/          OPC_CheckType, MVT::v8i16,
/* 34076*/          OPC_MoveParent,
/* 34077*/          OPC_CheckType, MVT::v8i16,
/* 34079*/          OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 34081*/          OPC_EmitInteger, MVT::i32, 14, 
/* 34084*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34087*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLAHv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1298:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$src1, (intrinsic_wo_chain:{ *:[v8i16] } 1306:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)) - Complexity = 16
                    // Dst: (VQRDMLAHv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 34098*/        /*Scope*/ 74, /*->34173*/
/* 34099*/          OPC_CheckChild1Type, MVT::v4i32,
/* 34101*/          OPC_MoveChild2,
/* 34102*/          OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 34105*/          OPC_CheckType, MVT::v4i32,
/* 34107*/          OPC_Scope, 31, /*->34140*/ // 2 children in Scope
/* 34109*/            OPC_CheckChild0Integer, 26|128,10/*1306*/, 
/* 34112*/            OPC_RecordChild1, // #1 = $Vn
/* 34113*/            OPC_CheckChild1Type, MVT::v4i32,
/* 34115*/            OPC_RecordChild2, // #2 = $Vm
/* 34116*/            OPC_CheckChild2Type, MVT::v4i32,
/* 34118*/            OPC_MoveParent,
/* 34119*/            OPC_CheckType, MVT::v4i32,
/* 34121*/            OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 34123*/            OPC_EmitInteger, MVT::i32, 14, 
/* 34126*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34129*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLAHv4i32), 0,
                          MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1298:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src1, (intrinsic_wo_chain:{ *:[v4i32] } 1306:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)) - Complexity = 16
                      // Dst: (VQRDMLAHv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 34140*/          /*Scope*/ 31, /*->34172*/
/* 34141*/            OPC_CheckChild0Integer, 21|128,10/*1301*/, 
/* 34144*/            OPC_RecordChild1, // #1 = $Vn
/* 34145*/            OPC_CheckChild1Type, MVT::v4i16,
/* 34147*/            OPC_RecordChild2, // #2 = $Vm
/* 34148*/            OPC_CheckChild2Type, MVT::v4i16,
/* 34150*/            OPC_MoveParent,
/* 34151*/            OPC_CheckType, MVT::v4i32,
/* 34153*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 34155*/            OPC_EmitInteger, MVT::i32, 14, 
/* 34158*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34161*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMLALv4i32), 0,
                          MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1298:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src1, (intrinsic_wo_chain:{ *:[v4i32] } 1301:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)) - Complexity = 16
                      // Dst: (VQDMLALv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 34172*/          0, /*End of Scope*/
/* 34173*/        /*Scope*/ 39, /*->34213*/
/* 34174*/          OPC_CheckChild1Type, MVT::v2i64,
/* 34176*/          OPC_MoveChild2,
/* 34177*/          OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 34180*/          OPC_CheckChild0Integer, 21|128,10/*1301*/, 
/* 34183*/          OPC_RecordChild1, // #1 = $Vn
/* 34184*/          OPC_CheckChild1Type, MVT::v2i32,
/* 34186*/          OPC_RecordChild2, // #2 = $Vm
/* 34187*/          OPC_CheckChild2Type, MVT::v2i32,
/* 34189*/          OPC_CheckType, MVT::v2i64,
/* 34191*/          OPC_MoveParent,
/* 34192*/          OPC_CheckType, MVT::v2i64,
/* 34194*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 34196*/          OPC_EmitInteger, MVT::i32, 14, 
/* 34199*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34202*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMLALv2i64), 0,
                        MVT::v2i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1298:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$src1, (intrinsic_wo_chain:{ *:[v2i64] } 1301:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)) - Complexity = 16
                    // Dst: (VQDMLALv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 34213*/        0, /*End of Scope*/
/* 34214*/      /*Scope*/ 85|128,1/*213*/, /*->34429*/
/* 34216*/        OPC_MoveChild1,
/* 34217*/        OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 34220*/        OPC_Scope, 6|128,1/*134*/, /*->34357*/ // 2 children in Scope
/* 34223*/          OPC_CheckChild0Integer, 26|128,10/*1306*/, 
/* 34226*/          OPC_RecordChild1, // #0 = $Vn
/* 34227*/          OPC_SwitchType /*4 cases */, 30, MVT::v4i16,// ->34260
/* 34230*/            OPC_CheckChild1Type, MVT::v4i16,
/* 34232*/            OPC_RecordChild2, // #1 = $Vm
/* 34233*/            OPC_CheckChild2Type, MVT::v4i16,
/* 34235*/            OPC_MoveParent,
/* 34236*/            OPC_RecordChild2, // #2 = $src1
/* 34237*/            OPC_CheckChild2Type, MVT::v4i16,
/* 34239*/            OPC_CheckType, MVT::v4i16,
/* 34241*/            OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 34243*/            OPC_EmitInteger, MVT::i32, 14, 
/* 34246*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34249*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLAHv4i16), 0,
                          MVT::v4i16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1298:{ *:[iPTR] }, (intrinsic_wo_chain:{ *:[v4i16] } 1306:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm), DPR:{ *:[v4i16] }:$src1) - Complexity = 16
                      // Dst: (VQRDMLAHv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 34260*/          /*SwitchType*/ 30, MVT::v2i32,// ->34292
/* 34262*/            OPC_CheckChild1Type, MVT::v2i32,
/* 34264*/            OPC_RecordChild2, // #1 = $Vm
/* 34265*/            OPC_CheckChild2Type, MVT::v2i32,
/* 34267*/            OPC_MoveParent,
/* 34268*/            OPC_RecordChild2, // #2 = $src1
/* 34269*/            OPC_CheckChild2Type, MVT::v2i32,
/* 34271*/            OPC_CheckType, MVT::v2i32,
/* 34273*/            OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 34275*/            OPC_EmitInteger, MVT::i32, 14, 
/* 34278*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34281*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLAHv2i32), 0,
                          MVT::v2i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1298:{ *:[iPTR] }, (intrinsic_wo_chain:{ *:[v2i32] } 1306:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm), DPR:{ *:[v2i32] }:$src1) - Complexity = 16
                      // Dst: (VQRDMLAHv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 34292*/          /*SwitchType*/ 30, MVT::v8i16,// ->34324
/* 34294*/            OPC_CheckChild1Type, MVT::v8i16,
/* 34296*/            OPC_RecordChild2, // #1 = $Vm
/* 34297*/            OPC_CheckChild2Type, MVT::v8i16,
/* 34299*/            OPC_MoveParent,
/* 34300*/            OPC_RecordChild2, // #2 = $src1
/* 34301*/            OPC_CheckChild2Type, MVT::v8i16,
/* 34303*/            OPC_CheckType, MVT::v8i16,
/* 34305*/            OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 34307*/            OPC_EmitInteger, MVT::i32, 14, 
/* 34310*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34313*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLAHv8i16), 0,
                          MVT::v8i16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1298:{ *:[iPTR] }, (intrinsic_wo_chain:{ *:[v8i16] } 1306:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm), QPR:{ *:[v8i16] }:$src1) - Complexity = 16
                      // Dst: (VQRDMLAHv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 34324*/          /*SwitchType*/ 30, MVT::v4i32,// ->34356
/* 34326*/            OPC_CheckChild1Type, MVT::v4i32,
/* 34328*/            OPC_RecordChild2, // #1 = $Vm
/* 34329*/            OPC_CheckChild2Type, MVT::v4i32,
/* 34331*/            OPC_MoveParent,
/* 34332*/            OPC_RecordChild2, // #2 = $src1
/* 34333*/            OPC_CheckChild2Type, MVT::v4i32,
/* 34335*/            OPC_CheckType, MVT::v4i32,
/* 34337*/            OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 34339*/            OPC_EmitInteger, MVT::i32, 14, 
/* 34342*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34345*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLAHv4i32), 0,
                          MVT::v4i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1298:{ *:[iPTR] }, (intrinsic_wo_chain:{ *:[v4i32] } 1306:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm), QPR:{ *:[v4i32] }:$src1) - Complexity = 16
                      // Dst: (VQRDMLAHv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 34356*/          0, // EndSwitchType
/* 34357*/        /*Scope*/ 70, /*->34428*/
/* 34358*/          OPC_CheckChild0Integer, 21|128,10/*1301*/, 
/* 34361*/          OPC_RecordChild1, // #0 = $Vn
/* 34362*/          OPC_SwitchType /*2 cases */, 30, MVT::v4i32,// ->34395
/* 34365*/            OPC_CheckChild1Type, MVT::v4i16,
/* 34367*/            OPC_RecordChild2, // #1 = $Vm
/* 34368*/            OPC_CheckChild2Type, MVT::v4i16,
/* 34370*/            OPC_MoveParent,
/* 34371*/            OPC_RecordChild2, // #2 = $src1
/* 34372*/            OPC_CheckChild2Type, MVT::v4i32,
/* 34374*/            OPC_CheckType, MVT::v4i32,
/* 34376*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 34378*/            OPC_EmitInteger, MVT::i32, 14, 
/* 34381*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34384*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMLALv4i32), 0,
                          MVT::v4i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1298:{ *:[iPTR] }, (intrinsic_wo_chain:{ *:[v4i32] } 1301:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm), QPR:{ *:[v4i32] }:$src1) - Complexity = 16
                      // Dst: (VQDMLALv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 34395*/          /*SwitchType*/ 30, MVT::v2i64,// ->34427
/* 34397*/            OPC_CheckChild1Type, MVT::v2i32,
/* 34399*/            OPC_RecordChild2, // #1 = $Vm
/* 34400*/            OPC_CheckChild2Type, MVT::v2i32,
/* 34402*/            OPC_MoveParent,
/* 34403*/            OPC_RecordChild2, // #2 = $src1
/* 34404*/            OPC_CheckChild2Type, MVT::v2i64,
/* 34406*/            OPC_CheckType, MVT::v2i64,
/* 34408*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 34410*/            OPC_EmitInteger, MVT::i32, 14, 
/* 34413*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34416*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMLALv2i64), 0,
                          MVT::v2i64, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1298:{ *:[iPTR] }, (intrinsic_wo_chain:{ *:[v2i64] } 1301:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm), QPR:{ *:[v2i64] }:$src1) - Complexity = 16
                      // Dst: (VQDMLALv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 34427*/          0, // EndSwitchType
/* 34428*/        0, /*End of Scope*/
/* 34429*/      /*Scope*/ 75|128,1/*203*/, /*->34634*/
/* 34431*/        OPC_RecordChild1, // #0 = $Vn
/* 34432*/        OPC_SwitchType /*8 cases */, 23, MVT::v4i16,// ->34458
/* 34435*/          OPC_CheckChild1Type, MVT::v4i16,
/* 34437*/          OPC_RecordChild2, // #1 = $Vm
/* 34438*/          OPC_CheckChild2Type, MVT::v4i16,
/* 34440*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 34442*/          OPC_EmitInteger, MVT::i32, 14, 
/* 34445*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34448*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQADDsv4i16), 0,
                        MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1298:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                    // Dst: (VQADDsv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 34458*/        /*SwitchType*/ 23, MVT::v2i32,// ->34483
/* 34460*/          OPC_CheckChild1Type, MVT::v2i32,
/* 34462*/          OPC_RecordChild2, // #1 = $Vm
/* 34463*/          OPC_CheckChild2Type, MVT::v2i32,
/* 34465*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 34467*/          OPC_EmitInteger, MVT::i32, 14, 
/* 34470*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34473*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQADDsv2i32), 0,
                        MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1298:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                    // Dst: (VQADDsv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 34483*/        /*SwitchType*/ 23, MVT::v8i16,// ->34508
/* 34485*/          OPC_CheckChild1Type, MVT::v8i16,
/* 34487*/          OPC_RecordChild2, // #1 = $Vm
/* 34488*/          OPC_CheckChild2Type, MVT::v8i16,
/* 34490*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 34492*/          OPC_EmitInteger, MVT::i32, 14, 
/* 34495*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34498*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQADDsv8i16), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1298:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                    // Dst: (VQADDsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 34508*/        /*SwitchType*/ 23, MVT::v4i32,// ->34533
/* 34510*/          OPC_CheckChild1Type, MVT::v4i32,
/* 34512*/          OPC_RecordChild2, // #1 = $Vm
/* 34513*/          OPC_CheckChild2Type, MVT::v4i32,
/* 34515*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 34517*/          OPC_EmitInteger, MVT::i32, 14, 
/* 34520*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34523*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQADDsv4i32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1298:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                    // Dst: (VQADDsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 34533*/        /*SwitchType*/ 23, MVT::v8i8,// ->34558
/* 34535*/          OPC_CheckChild1Type, MVT::v8i8,
/* 34537*/          OPC_RecordChild2, // #1 = $Vm
/* 34538*/          OPC_CheckChild2Type, MVT::v8i8,
/* 34540*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 34542*/          OPC_EmitInteger, MVT::i32, 14, 
/* 34545*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34548*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQADDsv8i8), 0,
                        MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1298:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                    // Dst: (VQADDsv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 34558*/        /*SwitchType*/ 23, MVT::v16i8,// ->34583
/* 34560*/          OPC_CheckChild1Type, MVT::v16i8,
/* 34562*/          OPC_RecordChild2, // #1 = $Vm
/* 34563*/          OPC_CheckChild2Type, MVT::v16i8,
/* 34565*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 34567*/          OPC_EmitInteger, MVT::i32, 14, 
/* 34570*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34573*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQADDsv16i8), 0,
                        MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1298:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                    // Dst: (VQADDsv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 34583*/        /*SwitchType*/ 23, MVT::v1i64,// ->34608
/* 34585*/          OPC_CheckChild1Type, MVT::v1i64,
/* 34587*/          OPC_RecordChild2, // #1 = $Vm
/* 34588*/          OPC_CheckChild2Type, MVT::v1i64,
/* 34590*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 34592*/          OPC_EmitInteger, MVT::i32, 14, 
/* 34595*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34598*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQADDsv1i64), 0,
                        MVT::v1i64, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[v1i64] } 1298:{ *:[iPTR] }, DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm) - Complexity = 8
                    // Dst: (VQADDsv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm)
/* 34608*/        /*SwitchType*/ 23, MVT::v2i64,// ->34633
/* 34610*/          OPC_CheckChild1Type, MVT::v2i64,
/* 34612*/          OPC_RecordChild2, // #1 = $Vm
/* 34613*/          OPC_CheckChild2Type, MVT::v2i64,
/* 34615*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 34617*/          OPC_EmitInteger, MVT::i32, 14, 
/* 34620*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34623*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQADDsv2i64), 0,
                        MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1298:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm) - Complexity = 8
                    // Dst: (VQADDsv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/* 34633*/        0, // EndSwitchType
/* 34634*/      0, /*End of Scope*/
/* 34635*/    /*Scope*/ 90|128,8/*1114*/, /*->35751*/
/* 34637*/      OPC_CheckChild0Integer, 38|128,10/*1318*/, 
/* 34640*/      OPC_RecordChild1, // #0 = $src1
/* 34641*/      OPC_Scope, 36|128,1/*164*/, /*->34808*/ // 8 children in Scope
/* 34644*/        OPC_CheckChild1Type, MVT::v4i16,
/* 34646*/        OPC_Scope, 6|128,1/*134*/, /*->34783*/ // 2 children in Scope
/* 34649*/          OPC_MoveChild2,
/* 34650*/          OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 34653*/          OPC_CheckChild0Integer, 26|128,10/*1306*/, 
/* 34656*/          OPC_Scope, 46, /*->34704*/ // 3 children in Scope
/* 34658*/            OPC_RecordChild1, // #1 = $Vn
/* 34659*/            OPC_CheckChild1Type, MVT::v4i16,
/* 34661*/            OPC_MoveChild2,
/* 34662*/            OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 34665*/            OPC_RecordChild0, // #2 = $Vm
/* 34666*/            OPC_CheckChild0Type, MVT::v4i16,
/* 34668*/            OPC_RecordChild1, // #3 = $lane
/* 34669*/            OPC_MoveChild1,
/* 34670*/            OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 34673*/            OPC_MoveParent,
/* 34674*/            OPC_CheckType, MVT::v4i16,
/* 34676*/            OPC_MoveParent,
/* 34677*/            OPC_CheckType, MVT::v4i16,
/* 34679*/            OPC_MoveParent,
/* 34680*/            OPC_CheckType, MVT::v4i16,
/* 34682*/            OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 34684*/            OPC_EmitConvertToTarget, 3,
/* 34686*/            OPC_EmitInteger, MVT::i32, 14, 
/* 34689*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34692*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLSHslv4i16), 0,
                          MVT::v4i16, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                      // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1318:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$src1, (intrinsic_wo_chain:{ *:[v4i16] } 1306:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 22
                      // Dst: (VQRDMLSHslv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 34704*/          /*Scope*/ 46, /*->34751*/
/* 34705*/            OPC_MoveChild1,
/* 34706*/            OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 34709*/            OPC_RecordChild0, // #1 = $Vm
/* 34710*/            OPC_CheckChild0Type, MVT::v4i16,
/* 34712*/            OPC_RecordChild1, // #2 = $lane
/* 34713*/            OPC_MoveChild1,
/* 34714*/            OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 34717*/            OPC_MoveParent,
/* 34718*/            OPC_CheckType, MVT::v4i16,
/* 34720*/            OPC_MoveParent,
/* 34721*/            OPC_RecordChild2, // #3 = $Vn
/* 34722*/            OPC_CheckChild2Type, MVT::v4i16,
/* 34724*/            OPC_CheckType, MVT::v4i16,
/* 34726*/            OPC_MoveParent,
/* 34727*/            OPC_CheckType, MVT::v4i16,
/* 34729*/            OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 34731*/            OPC_EmitConvertToTarget, 2,
/* 34733*/            OPC_EmitInteger, MVT::i32, 14, 
/* 34736*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34739*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLSHslv4i16), 0,
                          MVT::v4i16, 6/*#Ops*/, 0, 3, 1, 4, 5, 6, 
                      // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1318:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$src1, (intrinsic_wo_chain:{ *:[v4i16] } 1306:{ *:[iPTR] }, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v4i16] }:$Vn)) - Complexity = 22
                      // Dst: (VQRDMLSHslv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 34751*/          /*Scope*/ 30, /*->34782*/
/* 34752*/            OPC_RecordChild1, // #1 = $Vn
/* 34753*/            OPC_CheckChild1Type, MVT::v4i16,
/* 34755*/            OPC_RecordChild2, // #2 = $Vm
/* 34756*/            OPC_CheckChild2Type, MVT::v4i16,
/* 34758*/            OPC_CheckType, MVT::v4i16,
/* 34760*/            OPC_MoveParent,
/* 34761*/            OPC_CheckType, MVT::v4i16,
/* 34763*/            OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 34765*/            OPC_EmitInteger, MVT::i32, 14, 
/* 34768*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34771*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLSHv4i16), 0,
                          MVT::v4i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1318:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$src1, (intrinsic_wo_chain:{ *:[v4i16] } 1306:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)) - Complexity = 16
                      // Dst: (VQRDMLSHv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 34782*/          0, /*End of Scope*/
/* 34783*/        /*Scope*/ 23, /*->34807*/
/* 34784*/          OPC_RecordChild2, // #1 = $Vm
/* 34785*/          OPC_CheckChild2Type, MVT::v4i16,
/* 34787*/          OPC_CheckType, MVT::v4i16,
/* 34789*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 34791*/          OPC_EmitInteger, MVT::i32, 14, 
/* 34794*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34797*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSUBsv4i16), 0,
                        MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1318:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                    // Dst: (VQSUBsv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 34807*/        0, /*End of Scope*/
/* 34808*/      /*Scope*/ 36|128,1/*164*/, /*->34974*/
/* 34810*/        OPC_CheckChild1Type, MVT::v2i32,
/* 34812*/        OPC_Scope, 6|128,1/*134*/, /*->34949*/ // 2 children in Scope
/* 34815*/          OPC_MoveChild2,
/* 34816*/          OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 34819*/          OPC_CheckChild0Integer, 26|128,10/*1306*/, 
/* 34822*/          OPC_Scope, 46, /*->34870*/ // 3 children in Scope
/* 34824*/            OPC_RecordChild1, // #1 = $Vn
/* 34825*/            OPC_CheckChild1Type, MVT::v2i32,
/* 34827*/            OPC_MoveChild2,
/* 34828*/            OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 34831*/            OPC_RecordChild0, // #2 = $Vm
/* 34832*/            OPC_CheckChild0Type, MVT::v2i32,
/* 34834*/            OPC_RecordChild1, // #3 = $lane
/* 34835*/            OPC_MoveChild1,
/* 34836*/            OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 34839*/            OPC_MoveParent,
/* 34840*/            OPC_CheckType, MVT::v2i32,
/* 34842*/            OPC_MoveParent,
/* 34843*/            OPC_CheckType, MVT::v2i32,
/* 34845*/            OPC_MoveParent,
/* 34846*/            OPC_CheckType, MVT::v2i32,
/* 34848*/            OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 34850*/            OPC_EmitConvertToTarget, 3,
/* 34852*/            OPC_EmitInteger, MVT::i32, 14, 
/* 34855*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34858*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLSHslv2i32), 0,
                          MVT::v2i32, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                      // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1318:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$src1, (intrinsic_wo_chain:{ *:[v2i32] } 1306:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 22
                      // Dst: (VQRDMLSHslv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 34870*/          /*Scope*/ 46, /*->34917*/
/* 34871*/            OPC_MoveChild1,
/* 34872*/            OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 34875*/            OPC_RecordChild0, // #1 = $Vm
/* 34876*/            OPC_CheckChild0Type, MVT::v2i32,
/* 34878*/            OPC_RecordChild1, // #2 = $lane
/* 34879*/            OPC_MoveChild1,
/* 34880*/            OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 34883*/            OPC_MoveParent,
/* 34884*/            OPC_CheckType, MVT::v2i32,
/* 34886*/            OPC_MoveParent,
/* 34887*/            OPC_RecordChild2, // #3 = $Vn
/* 34888*/            OPC_CheckChild2Type, MVT::v2i32,
/* 34890*/            OPC_CheckType, MVT::v2i32,
/* 34892*/            OPC_MoveParent,
/* 34893*/            OPC_CheckType, MVT::v2i32,
/* 34895*/            OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 34897*/            OPC_EmitConvertToTarget, 2,
/* 34899*/            OPC_EmitInteger, MVT::i32, 14, 
/* 34902*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34905*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLSHslv2i32), 0,
                          MVT::v2i32, 6/*#Ops*/, 0, 3, 1, 4, 5, 6, 
                      // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1318:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$src1, (intrinsic_wo_chain:{ *:[v2i32] } 1306:{ *:[iPTR] }, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v2i32] }:$Vn)) - Complexity = 22
                      // Dst: (VQRDMLSHslv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 34917*/          /*Scope*/ 30, /*->34948*/
/* 34918*/            OPC_RecordChild1, // #1 = $Vn
/* 34919*/            OPC_CheckChild1Type, MVT::v2i32,
/* 34921*/            OPC_RecordChild2, // #2 = $Vm
/* 34922*/            OPC_CheckChild2Type, MVT::v2i32,
/* 34924*/            OPC_CheckType, MVT::v2i32,
/* 34926*/            OPC_MoveParent,
/* 34927*/            OPC_CheckType, MVT::v2i32,
/* 34929*/            OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 34931*/            OPC_EmitInteger, MVT::i32, 14, 
/* 34934*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34937*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLSHv2i32), 0,
                          MVT::v2i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1318:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$src1, (intrinsic_wo_chain:{ *:[v2i32] } 1306:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)) - Complexity = 16
                      // Dst: (VQRDMLSHv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 34948*/          0, /*End of Scope*/
/* 34949*/        /*Scope*/ 23, /*->34973*/
/* 34950*/          OPC_RecordChild2, // #1 = $Vm
/* 34951*/          OPC_CheckChild2Type, MVT::v2i32,
/* 34953*/          OPC_CheckType, MVT::v2i32,
/* 34955*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 34957*/          OPC_EmitInteger, MVT::i32, 14, 
/* 34960*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 34963*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSUBsv2i32), 0,
                        MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1318:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                    // Dst: (VQSUBsv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 34973*/        0, /*End of Scope*/
/* 34974*/      /*Scope*/ 76|128,2/*332*/, /*->35308*/
/* 34976*/        OPC_CheckChild1Type, MVT::v4i32,
/* 34978*/        OPC_Scope, 46|128,2/*302*/, /*->35283*/ // 2 children in Scope
/* 34981*/          OPC_MoveChild2,
/* 34982*/          OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 34985*/          OPC_Scope, 2|128,1/*130*/, /*->35118*/ // 2 children in Scope
/* 34988*/            OPC_CheckChild0Integer, 21|128,10/*1301*/, 
/* 34991*/            OPC_Scope, 46, /*->35039*/ // 3 children in Scope
/* 34993*/              OPC_RecordChild1, // #1 = $Vn
/* 34994*/              OPC_CheckChild1Type, MVT::v4i16,
/* 34996*/              OPC_MoveChild2,
/* 34997*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 35000*/              OPC_RecordChild0, // #2 = $Vm
/* 35001*/              OPC_CheckChild0Type, MVT::v4i16,
/* 35003*/              OPC_RecordChild1, // #3 = $lane
/* 35004*/              OPC_MoveChild1,
/* 35005*/              OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 35008*/              OPC_MoveParent,
/* 35009*/              OPC_CheckType, MVT::v4i16,
/* 35011*/              OPC_MoveParent,
/* 35012*/              OPC_CheckType, MVT::v4i32,
/* 35014*/              OPC_MoveParent,
/* 35015*/              OPC_CheckType, MVT::v4i32,
/* 35017*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 35019*/              OPC_EmitConvertToTarget, 3,
/* 35021*/              OPC_EmitInteger, MVT::i32, 14, 
/* 35024*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 35027*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMLSLslv4i16), 0,
                            MVT::v4i32, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                        // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1318:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src1, (intrinsic_wo_chain:{ *:[v4i32] } 1301:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 22
                        // Dst: (VQDMLSLslv4i16:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 35039*/            /*Scope*/ 46, /*->35086*/
/* 35040*/              OPC_MoveChild1,
/* 35041*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 35044*/              OPC_RecordChild0, // #1 = $Vm
/* 35045*/              OPC_CheckChild0Type, MVT::v4i16,
/* 35047*/              OPC_RecordChild1, // #2 = $lane
/* 35048*/              OPC_MoveChild1,
/* 35049*/              OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 35052*/              OPC_MoveParent,
/* 35053*/              OPC_CheckType, MVT::v4i16,
/* 35055*/              OPC_MoveParent,
/* 35056*/              OPC_RecordChild2, // #3 = $Vn
/* 35057*/              OPC_CheckChild2Type, MVT::v4i16,
/* 35059*/              OPC_CheckType, MVT::v4i32,
/* 35061*/              OPC_MoveParent,
/* 35062*/              OPC_CheckType, MVT::v4i32,
/* 35064*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 35066*/              OPC_EmitConvertToTarget, 2,
/* 35068*/              OPC_EmitInteger, MVT::i32, 14, 
/* 35071*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 35074*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMLSLslv4i16), 0,
                            MVT::v4i32, 6/*#Ops*/, 0, 3, 1, 4, 5, 6, 
                        // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1318:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src1, (intrinsic_wo_chain:{ *:[v4i32] } 1301:{ *:[iPTR] }, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v4i16] }:$Vn)) - Complexity = 22
                        // Dst: (VQDMLSLslv4i16:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 35086*/            /*Scope*/ 30, /*->35117*/
/* 35087*/              OPC_RecordChild1, // #1 = $Vn
/* 35088*/              OPC_CheckChild1Type, MVT::v4i16,
/* 35090*/              OPC_RecordChild2, // #2 = $Vm
/* 35091*/              OPC_CheckChild2Type, MVT::v4i16,
/* 35093*/              OPC_CheckType, MVT::v4i32,
/* 35095*/              OPC_MoveParent,
/* 35096*/              OPC_CheckType, MVT::v4i32,
/* 35098*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 35100*/              OPC_EmitInteger, MVT::i32, 14, 
/* 35103*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 35106*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMLSLv4i32), 0,
                            MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                        // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1318:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src1, (intrinsic_wo_chain:{ *:[v4i32] } 1301:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)) - Complexity = 16
                        // Dst: (VQDMLSLv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 35117*/            0, /*End of Scope*/
/* 35118*/          /*Scope*/ 34|128,1/*162*/, /*->35282*/
/* 35120*/            OPC_CheckChild0Integer, 26|128,10/*1306*/, 
/* 35123*/            OPC_Scope, 62, /*->35187*/ // 3 children in Scope
/* 35125*/              OPC_RecordChild1, // #1 = $src2
/* 35126*/              OPC_CheckChild1Type, MVT::v4i32,
/* 35128*/              OPC_MoveChild2,
/* 35129*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 35132*/              OPC_RecordChild0, // #2 = $src3
/* 35133*/              OPC_CheckChild0Type, MVT::v4i32,
/* 35135*/              OPC_RecordChild1, // #3 = $lane
/* 35136*/              OPC_MoveChild1,
/* 35137*/              OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 35140*/              OPC_MoveParent,
/* 35141*/              OPC_CheckType, MVT::v4i32,
/* 35143*/              OPC_MoveParent,
/* 35144*/              OPC_CheckType, MVT::v4i32,
/* 35146*/              OPC_MoveParent,
/* 35147*/              OPC_CheckType, MVT::v4i32,
/* 35149*/              OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 35151*/              OPC_EmitConvertToTarget, 3,
/* 35153*/              OPC_EmitNodeXForm, 7, 4, // DSubReg_i32_reg
/* 35156*/              OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                            MVT::v2i32, 2/*#Ops*/, 2, 5,  // Results = #6
/* 35164*/              OPC_EmitConvertToTarget, 3,
/* 35166*/              OPC_EmitNodeXForm, 8, 7, // SubReg_i32_lane
/* 35169*/              OPC_EmitInteger, MVT::i32, 14, 
/* 35172*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 35175*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLSHslv4i32), 0,
                            MVT::v4i32, 6/*#Ops*/, 0, 1, 6, 8, 9, 10, 
                        // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1318:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src1, (intrinsic_wo_chain:{ *:[v4i32] } 1306:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src2, (ARMvduplane:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src3, (imm:{ *:[i32] }):$lane))) - Complexity = 22
                        // Dst: (VQRDMLSHslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$src2, (EXTRACT_SUBREG:{ *:[v2i32] } QPR:{ *:[v4i32] }:$src3, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 35187*/            /*Scope*/ 62, /*->35250*/
/* 35188*/              OPC_MoveChild1,
/* 35189*/              OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 35192*/              OPC_RecordChild0, // #1 = $src3
/* 35193*/              OPC_CheckChild0Type, MVT::v4i32,
/* 35195*/              OPC_RecordChild1, // #2 = $lane
/* 35196*/              OPC_MoveChild1,
/* 35197*/              OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 35200*/              OPC_MoveParent,
/* 35201*/              OPC_CheckType, MVT::v4i32,
/* 35203*/              OPC_MoveParent,
/* 35204*/              OPC_RecordChild2, // #3 = $src2
/* 35205*/              OPC_CheckChild2Type, MVT::v4i32,
/* 35207*/              OPC_CheckType, MVT::v4i32,
/* 35209*/              OPC_MoveParent,
/* 35210*/              OPC_CheckType, MVT::v4i32,
/* 35212*/              OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 35214*/              OPC_EmitConvertToTarget, 2,
/* 35216*/              OPC_EmitNodeXForm, 7, 4, // DSubReg_i32_reg
/* 35219*/              OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                            MVT::v2i32, 2/*#Ops*/, 1, 5,  // Results = #6
/* 35227*/              OPC_EmitConvertToTarget, 2,
/* 35229*/              OPC_EmitNodeXForm, 8, 7, // SubReg_i32_lane
/* 35232*/              OPC_EmitInteger, MVT::i32, 14, 
/* 35235*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 35238*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLSHslv4i32), 0,
                            MVT::v4i32, 6/*#Ops*/, 0, 3, 6, 8, 9, 10, 
                        // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1318:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src1, (intrinsic_wo_chain:{ *:[v4i32] } 1306:{ *:[iPTR] }, (ARMvduplane:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src3, (imm:{ *:[i32] }):$lane), QPR:{ *:[v4i32] }:$src2)) - Complexity = 22
                        // Dst: (VQRDMLSHslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$src2, (EXTRACT_SUBREG:{ *:[v2i32] } QPR:{ *:[v4i32] }:$src3, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 35250*/            /*Scope*/ 30, /*->35281*/
/* 35251*/              OPC_RecordChild1, // #1 = $Vn
/* 35252*/              OPC_CheckChild1Type, MVT::v4i32,
/* 35254*/              OPC_RecordChild2, // #2 = $Vm
/* 35255*/              OPC_CheckChild2Type, MVT::v4i32,
/* 35257*/              OPC_CheckType, MVT::v4i32,
/* 35259*/              OPC_MoveParent,
/* 35260*/              OPC_CheckType, MVT::v4i32,
/* 35262*/              OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 35264*/              OPC_EmitInteger, MVT::i32, 14, 
/* 35267*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 35270*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLSHv4i32), 0,
                            MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                        // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1318:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src1, (intrinsic_wo_chain:{ *:[v4i32] } 1306:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)) - Complexity = 16
                        // Dst: (VQRDMLSHv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 35281*/            0, /*End of Scope*/
/* 35282*/          0, /*End of Scope*/
/* 35283*/        /*Scope*/ 23, /*->35307*/
/* 35284*/          OPC_RecordChild2, // #1 = $Vm
/* 35285*/          OPC_CheckChild2Type, MVT::v4i32,
/* 35287*/          OPC_CheckType, MVT::v4i32,
/* 35289*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 35291*/          OPC_EmitInteger, MVT::i32, 14, 
/* 35294*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 35297*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSUBsv4i32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1318:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                    // Dst: (VQSUBsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 35307*/        0, /*End of Scope*/
/* 35308*/      /*Scope*/ 36|128,1/*164*/, /*->35474*/
/* 35310*/        OPC_CheckChild1Type, MVT::v2i64,
/* 35312*/        OPC_Scope, 6|128,1/*134*/, /*->35449*/ // 2 children in Scope
/* 35315*/          OPC_MoveChild2,
/* 35316*/          OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 35319*/          OPC_CheckChild0Integer, 21|128,10/*1301*/, 
/* 35322*/          OPC_Scope, 46, /*->35370*/ // 3 children in Scope
/* 35324*/            OPC_RecordChild1, // #1 = $Vn
/* 35325*/            OPC_CheckChild1Type, MVT::v2i32,
/* 35327*/            OPC_MoveChild2,
/* 35328*/            OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 35331*/            OPC_RecordChild0, // #2 = $Vm
/* 35332*/            OPC_CheckChild0Type, MVT::v2i32,
/* 35334*/            OPC_RecordChild1, // #3 = $lane
/* 35335*/            OPC_MoveChild1,
/* 35336*/            OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 35339*/            OPC_MoveParent,
/* 35340*/            OPC_CheckType, MVT::v2i32,
/* 35342*/            OPC_MoveParent,
/* 35343*/            OPC_CheckType, MVT::v2i64,
/* 35345*/            OPC_MoveParent,
/* 35346*/            OPC_CheckType, MVT::v2i64,
/* 35348*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 35350*/            OPC_EmitConvertToTarget, 3,
/* 35352*/            OPC_EmitInteger, MVT::i32, 14, 
/* 35355*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 35358*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMLSLslv2i32), 0,
                          MVT::v2i64, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                      // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1318:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$src1, (intrinsic_wo_chain:{ *:[v2i64] } 1301:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 22
                      // Dst: (VQDMLSLslv2i32:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 35370*/          /*Scope*/ 46, /*->35417*/
/* 35371*/            OPC_MoveChild1,
/* 35372*/            OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 35375*/            OPC_RecordChild0, // #1 = $Vm
/* 35376*/            OPC_CheckChild0Type, MVT::v2i32,
/* 35378*/            OPC_RecordChild1, // #2 = $lane
/* 35379*/            OPC_MoveChild1,
/* 35380*/            OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 35383*/            OPC_MoveParent,
/* 35384*/            OPC_CheckType, MVT::v2i32,
/* 35386*/            OPC_MoveParent,
/* 35387*/            OPC_RecordChild2, // #3 = $Vn
/* 35388*/            OPC_CheckChild2Type, MVT::v2i32,
/* 35390*/            OPC_CheckType, MVT::v2i64,
/* 35392*/            OPC_MoveParent,
/* 35393*/            OPC_CheckType, MVT::v2i64,
/* 35395*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 35397*/            OPC_EmitConvertToTarget, 2,
/* 35399*/            OPC_EmitInteger, MVT::i32, 14, 
/* 35402*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 35405*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMLSLslv2i32), 0,
                          MVT::v2i64, 6/*#Ops*/, 0, 3, 1, 4, 5, 6, 
                      // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1318:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$src1, (intrinsic_wo_chain:{ *:[v2i64] } 1301:{ *:[iPTR] }, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v2i32] }:$Vn)) - Complexity = 22
                      // Dst: (VQDMLSLslv2i32:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 35417*/          /*Scope*/ 30, /*->35448*/
/* 35418*/            OPC_RecordChild1, // #1 = $Vn
/* 35419*/            OPC_CheckChild1Type, MVT::v2i32,
/* 35421*/            OPC_RecordChild2, // #2 = $Vm
/* 35422*/            OPC_CheckChild2Type, MVT::v2i32,
/* 35424*/            OPC_CheckType, MVT::v2i64,
/* 35426*/            OPC_MoveParent,
/* 35427*/            OPC_CheckType, MVT::v2i64,
/* 35429*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 35431*/            OPC_EmitInteger, MVT::i32, 14, 
/* 35434*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 35437*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMLSLv2i64), 0,
                          MVT::v2i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1318:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$src1, (intrinsic_wo_chain:{ *:[v2i64] } 1301:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)) - Complexity = 16
                      // Dst: (VQDMLSLv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 35448*/          0, /*End of Scope*/
/* 35449*/        /*Scope*/ 23, /*->35473*/
/* 35450*/          OPC_RecordChild2, // #1 = $Vm
/* 35451*/          OPC_CheckChild2Type, MVT::v2i64,
/* 35453*/          OPC_CheckType, MVT::v2i64,
/* 35455*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 35457*/          OPC_EmitInteger, MVT::i32, 14, 
/* 35460*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 35463*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSUBsv2i64), 0,
                        MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1318:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm) - Complexity = 8
                    // Dst: (VQSUBsv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/* 35473*/        0, /*End of Scope*/
/* 35474*/      /*Scope*/ 68|128,1/*196*/, /*->35672*/
/* 35476*/        OPC_CheckChild1Type, MVT::v8i16,
/* 35478*/        OPC_Scope, 38|128,1/*166*/, /*->35647*/ // 2 children in Scope
/* 35481*/          OPC_MoveChild2,
/* 35482*/          OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/* 35485*/          OPC_CheckChild0Integer, 26|128,10/*1306*/, 
/* 35488*/          OPC_Scope, 62, /*->35552*/ // 3 children in Scope
/* 35490*/            OPC_RecordChild1, // #1 = $src2
/* 35491*/            OPC_CheckChild1Type, MVT::v8i16,
/* 35493*/            OPC_MoveChild2,
/* 35494*/            OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 35497*/            OPC_RecordChild0, // #2 = $src3
/* 35498*/            OPC_CheckChild0Type, MVT::v8i16,
/* 35500*/            OPC_RecordChild1, // #3 = $lane
/* 35501*/            OPC_MoveChild1,
/* 35502*/            OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 35505*/            OPC_MoveParent,
/* 35506*/            OPC_CheckType, MVT::v8i16,
/* 35508*/            OPC_MoveParent,
/* 35509*/            OPC_CheckType, MVT::v8i16,
/* 35511*/            OPC_MoveParent,
/* 35512*/            OPC_CheckType, MVT::v8i16,
/* 35514*/            OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 35516*/            OPC_EmitConvertToTarget, 3,
/* 35518*/            OPC_EmitNodeXForm, 5, 4, // DSubReg_i16_reg
/* 35521*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                          MVT::v4i16, 2/*#Ops*/, 2, 5,  // Results = #6
/* 35529*/            OPC_EmitConvertToTarget, 3,
/* 35531*/            OPC_EmitNodeXForm, 6, 7, // SubReg_i16_lane
/* 35534*/            OPC_EmitInteger, MVT::i32, 14, 
/* 35537*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 35540*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLSHslv8i16), 0,
                          MVT::v8i16, 6/*#Ops*/, 0, 1, 6, 8, 9, 10, 
                      // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1318:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$src1, (intrinsic_wo_chain:{ *:[v8i16] } 1306:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$src2, (ARMvduplane:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src3, (imm:{ *:[i32] }):$lane))) - Complexity = 22
                      // Dst: (VQRDMLSHslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$src2, (EXTRACT_SUBREG:{ *:[v4i16] } QPR:{ *:[v8i16] }:$src3, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 35552*/          /*Scope*/ 62, /*->35615*/
/* 35553*/            OPC_MoveChild1,
/* 35554*/            OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 35557*/            OPC_RecordChild0, // #1 = $src3
/* 35558*/            OPC_CheckChild0Type, MVT::v8i16,
/* 35560*/            OPC_RecordChild1, // #2 = $lane
/* 35561*/            OPC_MoveChild1,
/* 35562*/            OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 35565*/            OPC_MoveParent,
/* 35566*/            OPC_CheckType, MVT::v8i16,
/* 35568*/            OPC_MoveParent,
/* 35569*/            OPC_RecordChild2, // #3 = $src2
/* 35570*/            OPC_CheckChild2Type, MVT::v8i16,
/* 35572*/            OPC_CheckType, MVT::v8i16,
/* 35574*/            OPC_MoveParent,
/* 35575*/            OPC_CheckType, MVT::v8i16,
/* 35577*/            OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 35579*/            OPC_EmitConvertToTarget, 2,
/* 35581*/            OPC_EmitNodeXForm, 5, 4, // DSubReg_i16_reg
/* 35584*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                          MVT::v4i16, 2/*#Ops*/, 1, 5,  // Results = #6
/* 35592*/            OPC_EmitConvertToTarget, 2,
/* 35594*/            OPC_EmitNodeXForm, 6, 7, // SubReg_i16_lane
/* 35597*/            OPC_EmitInteger, MVT::i32, 14, 
/* 35600*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 35603*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLSHslv8i16), 0,
                          MVT::v8i16, 6/*#Ops*/, 0, 3, 6, 8, 9, 10, 
                      // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1318:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$src1, (intrinsic_wo_chain:{ *:[v8i16] } 1306:{ *:[iPTR] }, (ARMvduplane:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src3, (imm:{ *:[i32] }):$lane), QPR:{ *:[v8i16] }:$src2)) - Complexity = 22
                      // Dst: (VQRDMLSHslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$src2, (EXTRACT_SUBREG:{ *:[v4i16] } QPR:{ *:[v8i16] }:$src3, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 35615*/          /*Scope*/ 30, /*->35646*/
/* 35616*/            OPC_RecordChild1, // #1 = $Vn
/* 35617*/            OPC_CheckChild1Type, MVT::v8i16,
/* 35619*/            OPC_RecordChild2, // #2 = $Vm
/* 35620*/            OPC_CheckChild2Type, MVT::v8i16,
/* 35622*/            OPC_CheckType, MVT::v8i16,
/* 35624*/            OPC_MoveParent,
/* 35625*/            OPC_CheckType, MVT::v8i16,
/* 35627*/            OPC_CheckPatternPredicate, 28, // (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps())
/* 35629*/            OPC_EmitInteger, MVT::i32, 14, 
/* 35632*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 35635*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMLSHv8i16), 0,
                          MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1318:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$src1, (intrinsic_wo_chain:{ *:[v8i16] } 1306:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)) - Complexity = 16
                      // Dst: (VQRDMLSHv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 35646*/          0, /*End of Scope*/
/* 35647*/        /*Scope*/ 23, /*->35671*/
/* 35648*/          OPC_RecordChild2, // #1 = $Vm
/* 35649*/          OPC_CheckChild2Type, MVT::v8i16,
/* 35651*/          OPC_CheckType, MVT::v8i16,
/* 35653*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 35655*/          OPC_EmitInteger, MVT::i32, 14, 
/* 35658*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 35661*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSUBsv8i16), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1318:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                    // Dst: (VQSUBsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 35671*/        0, /*End of Scope*/
/* 35672*/      /*Scope*/ 25, /*->35698*/
/* 35673*/        OPC_CheckChild1Type, MVT::v8i8,
/* 35675*/        OPC_RecordChild2, // #1 = $Vm
/* 35676*/        OPC_CheckChild2Type, MVT::v8i8,
/* 35678*/        OPC_CheckType, MVT::v8i8,
/* 35680*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 35682*/        OPC_EmitInteger, MVT::i32, 14, 
/* 35685*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 35688*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSUBsv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1318:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VQSUBsv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 35698*/      /*Scope*/ 25, /*->35724*/
/* 35699*/        OPC_CheckChild1Type, MVT::v16i8,
/* 35701*/        OPC_RecordChild2, // #1 = $Vm
/* 35702*/        OPC_CheckChild2Type, MVT::v16i8,
/* 35704*/        OPC_CheckType, MVT::v16i8,
/* 35706*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 35708*/        OPC_EmitInteger, MVT::i32, 14, 
/* 35711*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 35714*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSUBsv16i8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1318:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                  // Dst: (VQSUBsv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 35724*/      /*Scope*/ 25, /*->35750*/
/* 35725*/        OPC_CheckChild1Type, MVT::v1i64,
/* 35727*/        OPC_RecordChild2, // #1 = $Vm
/* 35728*/        OPC_CheckChild2Type, MVT::v1i64,
/* 35730*/        OPC_CheckType, MVT::v1i64,
/* 35732*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 35734*/        OPC_EmitInteger, MVT::i32, 14, 
/* 35737*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 35740*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSUBsv1i64), 0,
                      MVT::v1i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v1i64] } 1318:{ *:[iPTR] }, DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm) - Complexity = 8
                  // Dst: (VQSUBsv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm)
/* 35750*/      0, /*End of Scope*/
/* 35751*/    /*Scope*/ 19|128,1/*147*/, /*->35900*/
/* 35753*/      OPC_CheckChild0Integer, 87|128,9/*1239*/, 
/* 35756*/      OPC_RecordChild1, // #0 = $Vd
/* 35757*/      OPC_Scope, 64, /*->35823*/ // 2 children in Scope
/* 35759*/        OPC_CheckChild1Type, MVT::v2i32,
/* 35761*/        OPC_RecordChild2, // #1 = $Vn
/* 35762*/        OPC_CheckChild2Type, MVT::v8i8,
/* 35764*/        OPC_Scope, 39, /*->35805*/ // 2 children in Scope
/* 35766*/          OPC_MoveChild3,
/* 35767*/          OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 35770*/          OPC_MoveChild0,
/* 35771*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 35774*/          OPC_RecordChild0, // #2 = $Vm
/* 35775*/          OPC_CheckChild0Type, MVT::v2i32,
/* 35777*/          OPC_RecordChild1, // #3 = $lane
/* 35778*/          OPC_MoveChild1,
/* 35779*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 35782*/          OPC_CheckPredicate, 34, // Predicate_VectorIndex32
/* 35784*/          OPC_MoveParent,
/* 35785*/          OPC_CheckType, MVT::v2i32,
/* 35787*/          OPC_MoveParent,
/* 35788*/          OPC_CheckType, MVT::v8i8,
/* 35790*/          OPC_MoveParent,
/* 35791*/          OPC_CheckType, MVT::v2i32,
/* 35793*/          OPC_EmitConvertToTarget, 3,
/* 35795*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VUDOTDI), 0,
                        MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 4, 
                    // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1239:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v8i8] }:$Vn, (bitconvert:{ *:[v8i8] } (ARMvduplane:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_VectorIndex32>>:$lane))) - Complexity = 18
                    // Dst: (VUDOTDI:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v8i8] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_VectorIndex32>>:$lane)
/* 35805*/        /*Scope*/ 16, /*->35822*/
/* 35806*/          OPC_RecordChild3, // #2 = $Vm
/* 35807*/          OPC_CheckChild3Type, MVT::v8i8,
/* 35809*/          OPC_CheckType, MVT::v2i32,
/* 35811*/          OPC_CheckPatternPredicate, 29, // (Subtarget->hasDotProd())
/* 35813*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VUDOTD), 0,
                        MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1239:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                    // Dst: (VUDOTD:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 35822*/        0, /*End of Scope*/
/* 35823*/      /*Scope*/ 75, /*->35899*/
/* 35824*/        OPC_CheckChild1Type, MVT::v4i32,
/* 35826*/        OPC_RecordChild2, // #1 = $Vn
/* 35827*/        OPC_CheckChild2Type, MVT::v16i8,
/* 35829*/        OPC_Scope, 50, /*->35881*/ // 2 children in Scope
/* 35831*/          OPC_MoveChild3,
/* 35832*/          OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 35835*/          OPC_MoveChild0,
/* 35836*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 35839*/          OPC_RecordChild0, // #2 = $Vm
/* 35840*/          OPC_CheckChild0Type, MVT::v4i32,
/* 35842*/          OPC_RecordChild1, // #3 = $lane
/* 35843*/          OPC_MoveChild1,
/* 35844*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 35847*/          OPC_CheckPredicate, 34, // Predicate_VectorIndex32
/* 35849*/          OPC_MoveParent,
/* 35850*/          OPC_CheckType, MVT::v4i32,
/* 35852*/          OPC_MoveParent,
/* 35853*/          OPC_CheckType, MVT::v16i8,
/* 35855*/          OPC_MoveParent,
/* 35856*/          OPC_CheckType, MVT::v4i32,
/* 35858*/          OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 35861*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::f64, 2/*#Ops*/, 2, 4,  // Results = #5
/* 35869*/          OPC_EmitConvertToTarget, 3,
/* 35871*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VUDOTQI), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 5, 6, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1239:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v16i8] }:$Vn, (bitconvert:{ *:[v16i8] } (ARMvduplane:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_VectorIndex32>>:$lane))) - Complexity = 18
                    // Dst: (VUDOTQI:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v16i8] }:$Vn, (EXTRACT_SUBREG:{ *:[f64] } QPR:{ *:[v4i32] }:$Vm, dsub_0:{ *:[i32] }), (imm:{ *:[i32] })<<P:Predicate_VectorIndex32>>:$lane)
/* 35881*/        /*Scope*/ 16, /*->35898*/
/* 35882*/          OPC_RecordChild3, // #2 = $Vm
/* 35883*/          OPC_CheckChild3Type, MVT::v16i8,
/* 35885*/          OPC_CheckType, MVT::v4i32,
/* 35887*/          OPC_CheckPatternPredicate, 29, // (Subtarget->hasDotProd())
/* 35889*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VUDOTQ), 0,
                        MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1239:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                    // Dst: (VUDOTQ:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 35898*/        0, /*End of Scope*/
/* 35899*/      0, /*End of Scope*/
/* 35900*/    /*Scope*/ 19|128,1/*147*/, /*->36049*/
/* 35902*/      OPC_CheckChild0Integer, 76|128,9/*1228*/, 
/* 35905*/      OPC_RecordChild1, // #0 = $Vd
/* 35906*/      OPC_Scope, 64, /*->35972*/ // 2 children in Scope
/* 35908*/        OPC_CheckChild1Type, MVT::v2i32,
/* 35910*/        OPC_RecordChild2, // #1 = $Vn
/* 35911*/        OPC_CheckChild2Type, MVT::v8i8,
/* 35913*/        OPC_Scope, 39, /*->35954*/ // 2 children in Scope
/* 35915*/          OPC_MoveChild3,
/* 35916*/          OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 35919*/          OPC_MoveChild0,
/* 35920*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 35923*/          OPC_RecordChild0, // #2 = $Vm
/* 35924*/          OPC_CheckChild0Type, MVT::v2i32,
/* 35926*/          OPC_RecordChild1, // #3 = $lane
/* 35927*/          OPC_MoveChild1,
/* 35928*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 35931*/          OPC_CheckPredicate, 34, // Predicate_VectorIndex32
/* 35933*/          OPC_MoveParent,
/* 35934*/          OPC_CheckType, MVT::v2i32,
/* 35936*/          OPC_MoveParent,
/* 35937*/          OPC_CheckType, MVT::v8i8,
/* 35939*/          OPC_MoveParent,
/* 35940*/          OPC_CheckType, MVT::v2i32,
/* 35942*/          OPC_EmitConvertToTarget, 3,
/* 35944*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSDOTDI), 0,
                        MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 4, 
                    // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1228:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v8i8] }:$Vn, (bitconvert:{ *:[v8i8] } (ARMvduplane:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_VectorIndex32>>:$lane))) - Complexity = 18
                    // Dst: (VSDOTDI:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v8i8] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_VectorIndex32>>:$lane)
/* 35954*/        /*Scope*/ 16, /*->35971*/
/* 35955*/          OPC_RecordChild3, // #2 = $Vm
/* 35956*/          OPC_CheckChild3Type, MVT::v8i8,
/* 35958*/          OPC_CheckType, MVT::v2i32,
/* 35960*/          OPC_CheckPatternPredicate, 29, // (Subtarget->hasDotProd())
/* 35962*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSDOTD), 0,
                        MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1228:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                    // Dst: (VSDOTD:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vd, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 35971*/        0, /*End of Scope*/
/* 35972*/      /*Scope*/ 75, /*->36048*/
/* 35973*/        OPC_CheckChild1Type, MVT::v4i32,
/* 35975*/        OPC_RecordChild2, // #1 = $Vn
/* 35976*/        OPC_CheckChild2Type, MVT::v16i8,
/* 35978*/        OPC_Scope, 50, /*->36030*/ // 2 children in Scope
/* 35980*/          OPC_MoveChild3,
/* 35981*/          OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 35984*/          OPC_MoveChild0,
/* 35985*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 35988*/          OPC_RecordChild0, // #2 = $Vm
/* 35989*/          OPC_CheckChild0Type, MVT::v4i32,
/* 35991*/          OPC_RecordChild1, // #3 = $lane
/* 35992*/          OPC_MoveChild1,
/* 35993*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 35996*/          OPC_CheckPredicate, 34, // Predicate_VectorIndex32
/* 35998*/          OPC_MoveParent,
/* 35999*/          OPC_CheckType, MVT::v4i32,
/* 36001*/          OPC_MoveParent,
/* 36002*/          OPC_CheckType, MVT::v16i8,
/* 36004*/          OPC_MoveParent,
/* 36005*/          OPC_CheckType, MVT::v4i32,
/* 36007*/          OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 36010*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::f64, 2/*#Ops*/, 2, 4,  // Results = #5
/* 36018*/          OPC_EmitConvertToTarget, 3,
/* 36020*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSDOTQI), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 5, 6, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1228:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v16i8] }:$Vn, (bitconvert:{ *:[v16i8] } (ARMvduplane:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_VectorIndex32>>:$lane))) - Complexity = 18
                    // Dst: (VSDOTQI:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v16i8] }:$Vn, (EXTRACT_SUBREG:{ *:[f64] } QPR:{ *:[v4i32] }:$Vm, dsub_0:{ *:[i32] }), (imm:{ *:[i32] })<<P:Predicate_VectorIndex32>>:$lane)
/* 36030*/        /*Scope*/ 16, /*->36047*/
/* 36031*/          OPC_RecordChild3, // #2 = $Vm
/* 36032*/          OPC_CheckChild3Type, MVT::v16i8,
/* 36034*/          OPC_CheckType, MVT::v4i32,
/* 36036*/          OPC_CheckPatternPredicate, 29, // (Subtarget->hasDotProd())
/* 36038*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSDOTQ), 0,
                        MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1228:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                    // Dst: (VSDOTQ:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vd, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 36047*/        0, /*End of Scope*/
/* 36048*/      0, /*End of Scope*/
/* 36049*/    /*Scope*/ 25|128,5/*665*/, /*->36716*/
/* 36051*/      OPC_CheckChild0Integer, 20|128,10/*1300*/, 
/* 36054*/      OPC_Scope, 43|128,1/*171*/, /*->36228*/ // 5 children in Scope
/* 36057*/        OPC_RecordChild1, // #0 = $Vn
/* 36058*/        OPC_Scope, 41, /*->36101*/ // 4 children in Scope
/* 36060*/          OPC_CheckChild1Type, MVT::v4i16,
/* 36062*/          OPC_MoveChild2,
/* 36063*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 36066*/          OPC_RecordChild0, // #1 = $Vm
/* 36067*/          OPC_CheckChild0Type, MVT::v4i16,
/* 36069*/          OPC_RecordChild1, // #2 = $lane
/* 36070*/          OPC_MoveChild1,
/* 36071*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 36074*/          OPC_MoveParent,
/* 36075*/          OPC_CheckType, MVT::v4i16,
/* 36077*/          OPC_MoveParent,
/* 36078*/          OPC_CheckType, MVT::v4i16,
/* 36080*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 36082*/          OPC_EmitConvertToTarget, 2,
/* 36084*/          OPC_EmitInteger, MVT::i32, 14, 
/* 36087*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 36090*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMULHslv4i16), 0,
                        MVT::v4i16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1300:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)) - Complexity = 14
                    // Dst: (VQDMULHslv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 36101*/        /*Scope*/ 41, /*->36143*/
/* 36102*/          OPC_CheckChild1Type, MVT::v2i32,
/* 36104*/          OPC_MoveChild2,
/* 36105*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 36108*/          OPC_RecordChild0, // #1 = $Vm
/* 36109*/          OPC_CheckChild0Type, MVT::v2i32,
/* 36111*/          OPC_RecordChild1, // #2 = $lane
/* 36112*/          OPC_MoveChild1,
/* 36113*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 36116*/          OPC_MoveParent,
/* 36117*/          OPC_CheckType, MVT::v2i32,
/* 36119*/          OPC_MoveParent,
/* 36120*/          OPC_CheckType, MVT::v2i32,
/* 36122*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 36124*/          OPC_EmitConvertToTarget, 2,
/* 36126*/          OPC_EmitInteger, MVT::i32, 14, 
/* 36129*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 36132*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMULHslv2i32), 0,
                        MVT::v2i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1300:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)) - Complexity = 14
                    // Dst: (VQDMULHslv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 36143*/        /*Scope*/ 41, /*->36185*/
/* 36144*/          OPC_CheckChild1Type, MVT::v8i16,
/* 36146*/          OPC_MoveChild2,
/* 36147*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 36150*/          OPC_RecordChild0, // #1 = $Vm
/* 36151*/          OPC_CheckChild0Type, MVT::v4i16,
/* 36153*/          OPC_RecordChild1, // #2 = $lane
/* 36154*/          OPC_MoveChild1,
/* 36155*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 36158*/          OPC_MoveParent,
/* 36159*/          OPC_CheckType, MVT::v8i16,
/* 36161*/          OPC_MoveParent,
/* 36162*/          OPC_CheckType, MVT::v8i16,
/* 36164*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 36166*/          OPC_EmitConvertToTarget, 2,
/* 36168*/          OPC_EmitInteger, MVT::i32, 14, 
/* 36171*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 36174*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMULHslv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1300:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, (ARMvduplane:{ *:[v8i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)) - Complexity = 14
                    // Dst: (VQDMULHslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 36185*/        /*Scope*/ 41, /*->36227*/
/* 36186*/          OPC_CheckChild1Type, MVT::v4i32,
/* 36188*/          OPC_MoveChild2,
/* 36189*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 36192*/          OPC_RecordChild0, // #1 = $Vm
/* 36193*/          OPC_CheckChild0Type, MVT::v2i32,
/* 36195*/          OPC_RecordChild1, // #2 = $lane
/* 36196*/          OPC_MoveChild1,
/* 36197*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 36200*/          OPC_MoveParent,
/* 36201*/          OPC_CheckType, MVT::v4i32,
/* 36203*/          OPC_MoveParent,
/* 36204*/          OPC_CheckType, MVT::v4i32,
/* 36206*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 36208*/          OPC_EmitConvertToTarget, 2,
/* 36210*/          OPC_EmitInteger, MVT::i32, 14, 
/* 36213*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 36216*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMULHslv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1300:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, (ARMvduplane:{ *:[v4i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)) - Complexity = 14
                    // Dst: (VQDMULHslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 36227*/        0, /*End of Scope*/
/* 36228*/      /*Scope*/ 17|128,1/*145*/, /*->36375*/
/* 36230*/        OPC_MoveChild1,
/* 36231*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 36234*/        OPC_RecordChild0, // #0 = $Vm
/* 36235*/        OPC_Scope, 68, /*->36305*/ // 2 children in Scope
/* 36237*/          OPC_CheckChild0Type, MVT::v4i16,
/* 36239*/          OPC_RecordChild1, // #1 = $lane
/* 36240*/          OPC_MoveChild1,
/* 36241*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 36244*/          OPC_MoveParent,
/* 36245*/          OPC_SwitchType /*2 cases */, 27, MVT::v4i16,// ->36275
/* 36248*/            OPC_MoveParent,
/* 36249*/            OPC_RecordChild2, // #2 = $Vn
/* 36250*/            OPC_CheckChild2Type, MVT::v4i16,
/* 36252*/            OPC_CheckType, MVT::v4i16,
/* 36254*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 36256*/            OPC_EmitConvertToTarget, 1,
/* 36258*/            OPC_EmitInteger, MVT::i32, 14, 
/* 36261*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 36264*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMULHslv4i16), 0,
                          MVT::v4i16, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                      // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1300:{ *:[iPTR] }, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v4i16] }:$Vn) - Complexity = 14
                      // Dst: (VQDMULHslv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 36275*/          /*SwitchType*/ 27, MVT::v8i16,// ->36304
/* 36277*/            OPC_MoveParent,
/* 36278*/            OPC_RecordChild2, // #2 = $Vn
/* 36279*/            OPC_CheckChild2Type, MVT::v8i16,
/* 36281*/            OPC_CheckType, MVT::v8i16,
/* 36283*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 36285*/            OPC_EmitConvertToTarget, 1,
/* 36287*/            OPC_EmitInteger, MVT::i32, 14, 
/* 36290*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 36293*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMULHslv8i16), 0,
                          MVT::v8i16, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                      // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1300:{ *:[iPTR] }, (ARMvduplane:{ *:[v8i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane), QPR:{ *:[v8i16] }:$Vn) - Complexity = 14
                      // Dst: (VQDMULHslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 36304*/          0, // EndSwitchType
/* 36305*/        /*Scope*/ 68, /*->36374*/
/* 36306*/          OPC_CheckChild0Type, MVT::v2i32,
/* 36308*/          OPC_RecordChild1, // #1 = $lane
/* 36309*/          OPC_MoveChild1,
/* 36310*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 36313*/          OPC_MoveParent,
/* 36314*/          OPC_SwitchType /*2 cases */, 27, MVT::v2i32,// ->36344
/* 36317*/            OPC_MoveParent,
/* 36318*/            OPC_RecordChild2, // #2 = $Vn
/* 36319*/            OPC_CheckChild2Type, MVT::v2i32,
/* 36321*/            OPC_CheckType, MVT::v2i32,
/* 36323*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 36325*/            OPC_EmitConvertToTarget, 1,
/* 36327*/            OPC_EmitInteger, MVT::i32, 14, 
/* 36330*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 36333*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMULHslv2i32), 0,
                          MVT::v2i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                      // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1300:{ *:[iPTR] }, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v2i32] }:$Vn) - Complexity = 14
                      // Dst: (VQDMULHslv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 36344*/          /*SwitchType*/ 27, MVT::v4i32,// ->36373
/* 36346*/            OPC_MoveParent,
/* 36347*/            OPC_RecordChild2, // #2 = $Vn
/* 36348*/            OPC_CheckChild2Type, MVT::v4i32,
/* 36350*/            OPC_CheckType, MVT::v4i32,
/* 36352*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 36354*/            OPC_EmitConvertToTarget, 1,
/* 36356*/            OPC_EmitInteger, MVT::i32, 14, 
/* 36359*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 36362*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMULHslv4i32), 0,
                          MVT::v4i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                      // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1300:{ *:[iPTR] }, (ARMvduplane:{ *:[v4i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane), QPR:{ *:[v4i32] }:$Vn) - Complexity = 14
                      // Dst: (VQDMULHslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 36373*/          0, // EndSwitchType
/* 36374*/        0, /*End of Scope*/
/* 36375*/      /*Scope*/ 119, /*->36495*/
/* 36376*/        OPC_RecordChild1, // #0 = $src1
/* 36377*/        OPC_Scope, 57, /*->36436*/ // 2 children in Scope
/* 36379*/          OPC_CheckChild1Type, MVT::v8i16,
/* 36381*/          OPC_MoveChild2,
/* 36382*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 36385*/          OPC_RecordChild0, // #1 = $src2
/* 36386*/          OPC_CheckChild0Type, MVT::v8i16,
/* 36388*/          OPC_RecordChild1, // #2 = $lane
/* 36389*/          OPC_MoveChild1,
/* 36390*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 36393*/          OPC_MoveParent,
/* 36394*/          OPC_CheckType, MVT::v8i16,
/* 36396*/          OPC_MoveParent,
/* 36397*/          OPC_CheckType, MVT::v8i16,
/* 36399*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 36401*/          OPC_EmitConvertToTarget, 2,
/* 36403*/          OPC_EmitNodeXForm, 5, 3, // DSubReg_i16_reg
/* 36406*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::v4i16, 2/*#Ops*/, 1, 4,  // Results = #5
/* 36414*/          OPC_EmitConvertToTarget, 2,
/* 36416*/          OPC_EmitNodeXForm, 6, 6, // SubReg_i16_lane
/* 36419*/          OPC_EmitInteger, MVT::i32, 14, 
/* 36422*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 36425*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMULHslv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 5, 7, 8, 9, 
                    // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1300:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$src1, (ARMvduplane:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src2, (imm:{ *:[i32] }):$lane)) - Complexity = 14
                    // Dst: (VQDMULHslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (EXTRACT_SUBREG:{ *:[v4i16] } QPR:{ *:[v8i16] }:$src2, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 36436*/        /*Scope*/ 57, /*->36494*/
/* 36437*/          OPC_CheckChild1Type, MVT::v4i32,
/* 36439*/          OPC_MoveChild2,
/* 36440*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 36443*/          OPC_RecordChild0, // #1 = $src2
/* 36444*/          OPC_CheckChild0Type, MVT::v4i32,
/* 36446*/          OPC_RecordChild1, // #2 = $lane
/* 36447*/          OPC_MoveChild1,
/* 36448*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 36451*/          OPC_MoveParent,
/* 36452*/          OPC_CheckType, MVT::v4i32,
/* 36454*/          OPC_MoveParent,
/* 36455*/          OPC_CheckType, MVT::v4i32,
/* 36457*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 36459*/          OPC_EmitConvertToTarget, 2,
/* 36461*/          OPC_EmitNodeXForm, 7, 3, // DSubReg_i32_reg
/* 36464*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::v2i32, 2/*#Ops*/, 1, 4,  // Results = #5
/* 36472*/          OPC_EmitConvertToTarget, 2,
/* 36474*/          OPC_EmitNodeXForm, 8, 6, // SubReg_i32_lane
/* 36477*/          OPC_EmitInteger, MVT::i32, 14, 
/* 36480*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 36483*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMULHslv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 5, 7, 8, 9, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1300:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src1, (ARMvduplane:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src2, (imm:{ *:[i32] }):$lane)) - Complexity = 14
                    // Dst: (VQDMULHslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (EXTRACT_SUBREG:{ *:[v2i32] } QPR:{ *:[v4i32] }:$src2, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 36494*/        0, /*End of Scope*/
/* 36495*/      /*Scope*/ 115, /*->36611*/
/* 36496*/        OPC_MoveChild1,
/* 36497*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 36500*/        OPC_RecordChild0, // #0 = $src2
/* 36501*/        OPC_Scope, 53, /*->36556*/ // 2 children in Scope
/* 36503*/          OPC_CheckChild0Type, MVT::v8i16,
/* 36505*/          OPC_RecordChild1, // #1 = $lane
/* 36506*/          OPC_MoveChild1,
/* 36507*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 36510*/          OPC_MoveParent,
/* 36511*/          OPC_CheckType, MVT::v8i16,
/* 36513*/          OPC_MoveParent,
/* 36514*/          OPC_RecordChild2, // #2 = $src1
/* 36515*/          OPC_CheckChild2Type, MVT::v8i16,
/* 36517*/          OPC_CheckType, MVT::v8i16,
/* 36519*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 36521*/          OPC_EmitConvertToTarget, 1,
/* 36523*/          OPC_EmitNodeXForm, 5, 3, // DSubReg_i16_reg
/* 36526*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::v4i16, 2/*#Ops*/, 0, 4,  // Results = #5
/* 36534*/          OPC_EmitConvertToTarget, 1,
/* 36536*/          OPC_EmitNodeXForm, 6, 6, // SubReg_i16_lane
/* 36539*/          OPC_EmitInteger, MVT::i32, 14, 
/* 36542*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 36545*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMULHslv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 2, 5, 7, 8, 9, 
                    // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1300:{ *:[iPTR] }, (ARMvduplane:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src2, (imm:{ *:[i32] }):$lane), QPR:{ *:[v8i16] }:$src1) - Complexity = 14
                    // Dst: (VQDMULHslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (EXTRACT_SUBREG:{ *:[v4i16] } QPR:{ *:[v8i16] }:$src2, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 36556*/        /*Scope*/ 53, /*->36610*/
/* 36557*/          OPC_CheckChild0Type, MVT::v4i32,
/* 36559*/          OPC_RecordChild1, // #1 = $lane
/* 36560*/          OPC_MoveChild1,
/* 36561*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 36564*/          OPC_MoveParent,
/* 36565*/          OPC_CheckType, MVT::v4i32,
/* 36567*/          OPC_MoveParent,
/* 36568*/          OPC_RecordChild2, // #2 = $src1
/* 36569*/          OPC_CheckChild2Type, MVT::v4i32,
/* 36571*/          OPC_CheckType, MVT::v4i32,
/* 36573*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 36575*/          OPC_EmitConvertToTarget, 1,
/* 36577*/          OPC_EmitNodeXForm, 7, 3, // DSubReg_i32_reg
/* 36580*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::v2i32, 2/*#Ops*/, 0, 4,  // Results = #5
/* 36588*/          OPC_EmitConvertToTarget, 1,
/* 36590*/          OPC_EmitNodeXForm, 8, 6, // SubReg_i32_lane
/* 36593*/          OPC_EmitInteger, MVT::i32, 14, 
/* 36596*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 36599*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMULHslv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 2, 5, 7, 8, 9, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1300:{ *:[iPTR] }, (ARMvduplane:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src2, (imm:{ *:[i32] }):$lane), QPR:{ *:[v4i32] }:$src1) - Complexity = 14
                    // Dst: (VQDMULHslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (EXTRACT_SUBREG:{ *:[v2i32] } QPR:{ *:[v4i32] }:$src2, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 36610*/        0, /*End of Scope*/
/* 36611*/      /*Scope*/ 103, /*->36715*/
/* 36612*/        OPC_RecordChild1, // #0 = $Vn
/* 36613*/        OPC_SwitchType /*4 cases */, 23, MVT::v4i16,// ->36639
/* 36616*/          OPC_CheckChild1Type, MVT::v4i16,
/* 36618*/          OPC_RecordChild2, // #1 = $Vm
/* 36619*/          OPC_CheckChild2Type, MVT::v4i16,
/* 36621*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 36623*/          OPC_EmitInteger, MVT::i32, 14, 
/* 36626*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 36629*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMULHv4i16), 0,
                        MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1300:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                    // Dst: (VQDMULHv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 36639*/        /*SwitchType*/ 23, MVT::v2i32,// ->36664
/* 36641*/          OPC_CheckChild1Type, MVT::v2i32,
/* 36643*/          OPC_RecordChild2, // #1 = $Vm
/* 36644*/          OPC_CheckChild2Type, MVT::v2i32,
/* 36646*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 36648*/          OPC_EmitInteger, MVT::i32, 14, 
/* 36651*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 36654*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMULHv2i32), 0,
                        MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1300:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                    // Dst: (VQDMULHv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 36664*/        /*SwitchType*/ 23, MVT::v8i16,// ->36689
/* 36666*/          OPC_CheckChild1Type, MVT::v8i16,
/* 36668*/          OPC_RecordChild2, // #1 = $Vm
/* 36669*/          OPC_CheckChild2Type, MVT::v8i16,
/* 36671*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 36673*/          OPC_EmitInteger, MVT::i32, 14, 
/* 36676*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 36679*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMULHv8i16), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1300:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                    // Dst: (VQDMULHv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 36689*/        /*SwitchType*/ 23, MVT::v4i32,// ->36714
/* 36691*/          OPC_CheckChild1Type, MVT::v4i32,
/* 36693*/          OPC_RecordChild2, // #1 = $Vm
/* 36694*/          OPC_CheckChild2Type, MVT::v4i32,
/* 36696*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 36698*/          OPC_EmitInteger, MVT::i32, 14, 
/* 36701*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 36704*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMULHv4i32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1300:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                    // Dst: (VQDMULHv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 36714*/        0, // EndSwitchType
/* 36715*/      0, /*End of Scope*/
/* 36716*/    /*Scope*/ 25|128,5/*665*/, /*->37383*/
/* 36718*/      OPC_CheckChild0Integer, 26|128,10/*1306*/, 
/* 36721*/      OPC_Scope, 43|128,1/*171*/, /*->36895*/ // 5 children in Scope
/* 36724*/        OPC_RecordChild1, // #0 = $Vn
/* 36725*/        OPC_Scope, 41, /*->36768*/ // 4 children in Scope
/* 36727*/          OPC_CheckChild1Type, MVT::v4i16,
/* 36729*/          OPC_MoveChild2,
/* 36730*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 36733*/          OPC_RecordChild0, // #1 = $Vm
/* 36734*/          OPC_CheckChild0Type, MVT::v4i16,
/* 36736*/          OPC_RecordChild1, // #2 = $lane
/* 36737*/          OPC_MoveChild1,
/* 36738*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 36741*/          OPC_MoveParent,
/* 36742*/          OPC_CheckType, MVT::v4i16,
/* 36744*/          OPC_MoveParent,
/* 36745*/          OPC_CheckType, MVT::v4i16,
/* 36747*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 36749*/          OPC_EmitConvertToTarget, 2,
/* 36751*/          OPC_EmitInteger, MVT::i32, 14, 
/* 36754*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 36757*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMULHslv4i16), 0,
                        MVT::v4i16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1306:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)) - Complexity = 14
                    // Dst: (VQRDMULHslv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 36768*/        /*Scope*/ 41, /*->36810*/
/* 36769*/          OPC_CheckChild1Type, MVT::v2i32,
/* 36771*/          OPC_MoveChild2,
/* 36772*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 36775*/          OPC_RecordChild0, // #1 = $Vm
/* 36776*/          OPC_CheckChild0Type, MVT::v2i32,
/* 36778*/          OPC_RecordChild1, // #2 = $lane
/* 36779*/          OPC_MoveChild1,
/* 36780*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 36783*/          OPC_MoveParent,
/* 36784*/          OPC_CheckType, MVT::v2i32,
/* 36786*/          OPC_MoveParent,
/* 36787*/          OPC_CheckType, MVT::v2i32,
/* 36789*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 36791*/          OPC_EmitConvertToTarget, 2,
/* 36793*/          OPC_EmitInteger, MVT::i32, 14, 
/* 36796*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 36799*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMULHslv2i32), 0,
                        MVT::v2i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1306:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)) - Complexity = 14
                    // Dst: (VQRDMULHslv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 36810*/        /*Scope*/ 41, /*->36852*/
/* 36811*/          OPC_CheckChild1Type, MVT::v8i16,
/* 36813*/          OPC_MoveChild2,
/* 36814*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 36817*/          OPC_RecordChild0, // #1 = $Vm
/* 36818*/          OPC_CheckChild0Type, MVT::v4i16,
/* 36820*/          OPC_RecordChild1, // #2 = $lane
/* 36821*/          OPC_MoveChild1,
/* 36822*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 36825*/          OPC_MoveParent,
/* 36826*/          OPC_CheckType, MVT::v8i16,
/* 36828*/          OPC_MoveParent,
/* 36829*/          OPC_CheckType, MVT::v8i16,
/* 36831*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 36833*/          OPC_EmitConvertToTarget, 2,
/* 36835*/          OPC_EmitInteger, MVT::i32, 14, 
/* 36838*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 36841*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMULHslv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1306:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, (ARMvduplane:{ *:[v8i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)) - Complexity = 14
                    // Dst: (VQRDMULHslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 36852*/        /*Scope*/ 41, /*->36894*/
/* 36853*/          OPC_CheckChild1Type, MVT::v4i32,
/* 36855*/          OPC_MoveChild2,
/* 36856*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 36859*/          OPC_RecordChild0, // #1 = $Vm
/* 36860*/          OPC_CheckChild0Type, MVT::v2i32,
/* 36862*/          OPC_RecordChild1, // #2 = $lane
/* 36863*/          OPC_MoveChild1,
/* 36864*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 36867*/          OPC_MoveParent,
/* 36868*/          OPC_CheckType, MVT::v4i32,
/* 36870*/          OPC_MoveParent,
/* 36871*/          OPC_CheckType, MVT::v4i32,
/* 36873*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 36875*/          OPC_EmitConvertToTarget, 2,
/* 36877*/          OPC_EmitInteger, MVT::i32, 14, 
/* 36880*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 36883*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMULHslv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1306:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, (ARMvduplane:{ *:[v4i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)) - Complexity = 14
                    // Dst: (VQRDMULHslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 36894*/        0, /*End of Scope*/
/* 36895*/      /*Scope*/ 17|128,1/*145*/, /*->37042*/
/* 36897*/        OPC_MoveChild1,
/* 36898*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 36901*/        OPC_RecordChild0, // #0 = $Vm
/* 36902*/        OPC_Scope, 68, /*->36972*/ // 2 children in Scope
/* 36904*/          OPC_CheckChild0Type, MVT::v4i16,
/* 36906*/          OPC_RecordChild1, // #1 = $lane
/* 36907*/          OPC_MoveChild1,
/* 36908*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 36911*/          OPC_MoveParent,
/* 36912*/          OPC_SwitchType /*2 cases */, 27, MVT::v4i16,// ->36942
/* 36915*/            OPC_MoveParent,
/* 36916*/            OPC_RecordChild2, // #2 = $Vn
/* 36917*/            OPC_CheckChild2Type, MVT::v4i16,
/* 36919*/            OPC_CheckType, MVT::v4i16,
/* 36921*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 36923*/            OPC_EmitConvertToTarget, 1,
/* 36925*/            OPC_EmitInteger, MVT::i32, 14, 
/* 36928*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 36931*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMULHslv4i16), 0,
                          MVT::v4i16, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                      // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1306:{ *:[iPTR] }, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v4i16] }:$Vn) - Complexity = 14
                      // Dst: (VQRDMULHslv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 36942*/          /*SwitchType*/ 27, MVT::v8i16,// ->36971
/* 36944*/            OPC_MoveParent,
/* 36945*/            OPC_RecordChild2, // #2 = $Vn
/* 36946*/            OPC_CheckChild2Type, MVT::v8i16,
/* 36948*/            OPC_CheckType, MVT::v8i16,
/* 36950*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 36952*/            OPC_EmitConvertToTarget, 1,
/* 36954*/            OPC_EmitInteger, MVT::i32, 14, 
/* 36957*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 36960*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMULHslv8i16), 0,
                          MVT::v8i16, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                      // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1306:{ *:[iPTR] }, (ARMvduplane:{ *:[v8i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane), QPR:{ *:[v8i16] }:$Vn) - Complexity = 14
                      // Dst: (VQRDMULHslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 36971*/          0, // EndSwitchType
/* 36972*/        /*Scope*/ 68, /*->37041*/
/* 36973*/          OPC_CheckChild0Type, MVT::v2i32,
/* 36975*/          OPC_RecordChild1, // #1 = $lane
/* 36976*/          OPC_MoveChild1,
/* 36977*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 36980*/          OPC_MoveParent,
/* 36981*/          OPC_SwitchType /*2 cases */, 27, MVT::v2i32,// ->37011
/* 36984*/            OPC_MoveParent,
/* 36985*/            OPC_RecordChild2, // #2 = $Vn
/* 36986*/            OPC_CheckChild2Type, MVT::v2i32,
/* 36988*/            OPC_CheckType, MVT::v2i32,
/* 36990*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 36992*/            OPC_EmitConvertToTarget, 1,
/* 36994*/            OPC_EmitInteger, MVT::i32, 14, 
/* 36997*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37000*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMULHslv2i32), 0,
                          MVT::v2i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                      // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1306:{ *:[iPTR] }, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v2i32] }:$Vn) - Complexity = 14
                      // Dst: (VQRDMULHslv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 37011*/          /*SwitchType*/ 27, MVT::v4i32,// ->37040
/* 37013*/            OPC_MoveParent,
/* 37014*/            OPC_RecordChild2, // #2 = $Vn
/* 37015*/            OPC_CheckChild2Type, MVT::v4i32,
/* 37017*/            OPC_CheckType, MVT::v4i32,
/* 37019*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 37021*/            OPC_EmitConvertToTarget, 1,
/* 37023*/            OPC_EmitInteger, MVT::i32, 14, 
/* 37026*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37029*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMULHslv4i32), 0,
                          MVT::v4i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                      // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1306:{ *:[iPTR] }, (ARMvduplane:{ *:[v4i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane), QPR:{ *:[v4i32] }:$Vn) - Complexity = 14
                      // Dst: (VQRDMULHslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 37040*/          0, // EndSwitchType
/* 37041*/        0, /*End of Scope*/
/* 37042*/      /*Scope*/ 119, /*->37162*/
/* 37043*/        OPC_RecordChild1, // #0 = $src1
/* 37044*/        OPC_Scope, 57, /*->37103*/ // 2 children in Scope
/* 37046*/          OPC_CheckChild1Type, MVT::v8i16,
/* 37048*/          OPC_MoveChild2,
/* 37049*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 37052*/          OPC_RecordChild0, // #1 = $src2
/* 37053*/          OPC_CheckChild0Type, MVT::v8i16,
/* 37055*/          OPC_RecordChild1, // #2 = $lane
/* 37056*/          OPC_MoveChild1,
/* 37057*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 37060*/          OPC_MoveParent,
/* 37061*/          OPC_CheckType, MVT::v8i16,
/* 37063*/          OPC_MoveParent,
/* 37064*/          OPC_CheckType, MVT::v8i16,
/* 37066*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 37068*/          OPC_EmitConvertToTarget, 2,
/* 37070*/          OPC_EmitNodeXForm, 5, 3, // DSubReg_i16_reg
/* 37073*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::v4i16, 2/*#Ops*/, 1, 4,  // Results = #5
/* 37081*/          OPC_EmitConvertToTarget, 2,
/* 37083*/          OPC_EmitNodeXForm, 6, 6, // SubReg_i16_lane
/* 37086*/          OPC_EmitInteger, MVT::i32, 14, 
/* 37089*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37092*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMULHslv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 5, 7, 8, 9, 
                    // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1306:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$src1, (ARMvduplane:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src2, (imm:{ *:[i32] }):$lane)) - Complexity = 14
                    // Dst: (VQRDMULHslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (EXTRACT_SUBREG:{ *:[v4i16] } QPR:{ *:[v8i16] }:$src2, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 37103*/        /*Scope*/ 57, /*->37161*/
/* 37104*/          OPC_CheckChild1Type, MVT::v4i32,
/* 37106*/          OPC_MoveChild2,
/* 37107*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 37110*/          OPC_RecordChild0, // #1 = $src2
/* 37111*/          OPC_CheckChild0Type, MVT::v4i32,
/* 37113*/          OPC_RecordChild1, // #2 = $lane
/* 37114*/          OPC_MoveChild1,
/* 37115*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 37118*/          OPC_MoveParent,
/* 37119*/          OPC_CheckType, MVT::v4i32,
/* 37121*/          OPC_MoveParent,
/* 37122*/          OPC_CheckType, MVT::v4i32,
/* 37124*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 37126*/          OPC_EmitConvertToTarget, 2,
/* 37128*/          OPC_EmitNodeXForm, 7, 3, // DSubReg_i32_reg
/* 37131*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::v2i32, 2/*#Ops*/, 1, 4,  // Results = #5
/* 37139*/          OPC_EmitConvertToTarget, 2,
/* 37141*/          OPC_EmitNodeXForm, 8, 6, // SubReg_i32_lane
/* 37144*/          OPC_EmitInteger, MVT::i32, 14, 
/* 37147*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37150*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMULHslv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 5, 7, 8, 9, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1306:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src1, (ARMvduplane:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src2, (imm:{ *:[i32] }):$lane)) - Complexity = 14
                    // Dst: (VQRDMULHslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (EXTRACT_SUBREG:{ *:[v2i32] } QPR:{ *:[v4i32] }:$src2, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 37161*/        0, /*End of Scope*/
/* 37162*/      /*Scope*/ 115, /*->37278*/
/* 37163*/        OPC_MoveChild1,
/* 37164*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 37167*/        OPC_RecordChild0, // #0 = $src2
/* 37168*/        OPC_Scope, 53, /*->37223*/ // 2 children in Scope
/* 37170*/          OPC_CheckChild0Type, MVT::v8i16,
/* 37172*/          OPC_RecordChild1, // #1 = $lane
/* 37173*/          OPC_MoveChild1,
/* 37174*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 37177*/          OPC_MoveParent,
/* 37178*/          OPC_CheckType, MVT::v8i16,
/* 37180*/          OPC_MoveParent,
/* 37181*/          OPC_RecordChild2, // #2 = $src1
/* 37182*/          OPC_CheckChild2Type, MVT::v8i16,
/* 37184*/          OPC_CheckType, MVT::v8i16,
/* 37186*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 37188*/          OPC_EmitConvertToTarget, 1,
/* 37190*/          OPC_EmitNodeXForm, 5, 3, // DSubReg_i16_reg
/* 37193*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::v4i16, 2/*#Ops*/, 0, 4,  // Results = #5
/* 37201*/          OPC_EmitConvertToTarget, 1,
/* 37203*/          OPC_EmitNodeXForm, 6, 6, // SubReg_i16_lane
/* 37206*/          OPC_EmitInteger, MVT::i32, 14, 
/* 37209*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37212*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMULHslv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 2, 5, 7, 8, 9, 
                    // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1306:{ *:[iPTR] }, (ARMvduplane:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src2, (imm:{ *:[i32] }):$lane), QPR:{ *:[v8i16] }:$src1) - Complexity = 14
                    // Dst: (VQRDMULHslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (EXTRACT_SUBREG:{ *:[v4i16] } QPR:{ *:[v8i16] }:$src2, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 37223*/        /*Scope*/ 53, /*->37277*/
/* 37224*/          OPC_CheckChild0Type, MVT::v4i32,
/* 37226*/          OPC_RecordChild1, // #1 = $lane
/* 37227*/          OPC_MoveChild1,
/* 37228*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 37231*/          OPC_MoveParent,
/* 37232*/          OPC_CheckType, MVT::v4i32,
/* 37234*/          OPC_MoveParent,
/* 37235*/          OPC_RecordChild2, // #2 = $src1
/* 37236*/          OPC_CheckChild2Type, MVT::v4i32,
/* 37238*/          OPC_CheckType, MVT::v4i32,
/* 37240*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 37242*/          OPC_EmitConvertToTarget, 1,
/* 37244*/          OPC_EmitNodeXForm, 7, 3, // DSubReg_i32_reg
/* 37247*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::v2i32, 2/*#Ops*/, 0, 4,  // Results = #5
/* 37255*/          OPC_EmitConvertToTarget, 1,
/* 37257*/          OPC_EmitNodeXForm, 8, 6, // SubReg_i32_lane
/* 37260*/          OPC_EmitInteger, MVT::i32, 14, 
/* 37263*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37266*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMULHslv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 2, 5, 7, 8, 9, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1306:{ *:[iPTR] }, (ARMvduplane:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src2, (imm:{ *:[i32] }):$lane), QPR:{ *:[v4i32] }:$src1) - Complexity = 14
                    // Dst: (VQRDMULHslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (EXTRACT_SUBREG:{ *:[v2i32] } QPR:{ *:[v4i32] }:$src2, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 37277*/        0, /*End of Scope*/
/* 37278*/      /*Scope*/ 103, /*->37382*/
/* 37279*/        OPC_RecordChild1, // #0 = $Vn
/* 37280*/        OPC_SwitchType /*4 cases */, 23, MVT::v4i16,// ->37306
/* 37283*/          OPC_CheckChild1Type, MVT::v4i16,
/* 37285*/          OPC_RecordChild2, // #1 = $Vm
/* 37286*/          OPC_CheckChild2Type, MVT::v4i16,
/* 37288*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 37290*/          OPC_EmitInteger, MVT::i32, 14, 
/* 37293*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37296*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMULHv4i16), 0,
                        MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1306:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                    // Dst: (VQRDMULHv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 37306*/        /*SwitchType*/ 23, MVT::v2i32,// ->37331
/* 37308*/          OPC_CheckChild1Type, MVT::v2i32,
/* 37310*/          OPC_RecordChild2, // #1 = $Vm
/* 37311*/          OPC_CheckChild2Type, MVT::v2i32,
/* 37313*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 37315*/          OPC_EmitInteger, MVT::i32, 14, 
/* 37318*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37321*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMULHv2i32), 0,
                        MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1306:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                    // Dst: (VQRDMULHv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 37331*/        /*SwitchType*/ 23, MVT::v8i16,// ->37356
/* 37333*/          OPC_CheckChild1Type, MVT::v8i16,
/* 37335*/          OPC_RecordChild2, // #1 = $Vm
/* 37336*/          OPC_CheckChild2Type, MVT::v8i16,
/* 37338*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 37340*/          OPC_EmitInteger, MVT::i32, 14, 
/* 37343*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37346*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMULHv8i16), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1306:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                    // Dst: (VQRDMULHv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 37356*/        /*SwitchType*/ 23, MVT::v4i32,// ->37381
/* 37358*/          OPC_CheckChild1Type, MVT::v4i32,
/* 37360*/          OPC_RecordChild2, // #1 = $Vm
/* 37361*/          OPC_CheckChild2Type, MVT::v4i32,
/* 37363*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 37365*/          OPC_EmitInteger, MVT::i32, 14, 
/* 37368*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37371*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRDMULHv4i32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1306:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                    // Dst: (VQRDMULHv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 37381*/        0, // EndSwitchType
/* 37382*/      0, /*End of Scope*/
/* 37383*/    /*Scope*/ 103|128,1/*231*/, /*->37616*/
/* 37385*/      OPC_CheckChild0Integer, 21|128,10/*1301*/, 
/* 37388*/      OPC_Scope, 87, /*->37477*/ // 3 children in Scope
/* 37390*/        OPC_RecordChild1, // #0 = $Vn
/* 37391*/        OPC_Scope, 41, /*->37434*/ // 2 children in Scope
/* 37393*/          OPC_CheckChild1Type, MVT::v4i16,
/* 37395*/          OPC_MoveChild2,
/* 37396*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 37399*/          OPC_RecordChild0, // #1 = $Vm
/* 37400*/          OPC_CheckChild0Type, MVT::v4i16,
/* 37402*/          OPC_RecordChild1, // #2 = $lane
/* 37403*/          OPC_MoveChild1,
/* 37404*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 37407*/          OPC_MoveParent,
/* 37408*/          OPC_CheckType, MVT::v4i16,
/* 37410*/          OPC_MoveParent,
/* 37411*/          OPC_CheckType, MVT::v4i32,
/* 37413*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 37415*/          OPC_EmitConvertToTarget, 2,
/* 37417*/          OPC_EmitInteger, MVT::i32, 14, 
/* 37420*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37423*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMULLslv4i16), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1301:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)) - Complexity = 14
                    // Dst: (VQDMULLslv4i16:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 37434*/        /*Scope*/ 41, /*->37476*/
/* 37435*/          OPC_CheckChild1Type, MVT::v2i32,
/* 37437*/          OPC_MoveChild2,
/* 37438*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 37441*/          OPC_RecordChild0, // #1 = $Vm
/* 37442*/          OPC_CheckChild0Type, MVT::v2i32,
/* 37444*/          OPC_RecordChild1, // #2 = $lane
/* 37445*/          OPC_MoveChild1,
/* 37446*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 37449*/          OPC_MoveParent,
/* 37450*/          OPC_CheckType, MVT::v2i32,
/* 37452*/          OPC_MoveParent,
/* 37453*/          OPC_CheckType, MVT::v2i64,
/* 37455*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 37457*/          OPC_EmitConvertToTarget, 2,
/* 37459*/          OPC_EmitInteger, MVT::i32, 14, 
/* 37462*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37465*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMULLslv2i32), 0,
                        MVT::v2i64, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1301:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)) - Complexity = 14
                    // Dst: (VQDMULLslv2i32:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 37476*/        0, /*End of Scope*/
/* 37477*/      /*Scope*/ 83, /*->37561*/
/* 37478*/        OPC_MoveChild1,
/* 37479*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 37482*/        OPC_RecordChild0, // #0 = $Vm
/* 37483*/        OPC_Scope, 37, /*->37522*/ // 2 children in Scope
/* 37485*/          OPC_CheckChild0Type, MVT::v4i16,
/* 37487*/          OPC_RecordChild1, // #1 = $lane
/* 37488*/          OPC_MoveChild1,
/* 37489*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 37492*/          OPC_MoveParent,
/* 37493*/          OPC_CheckType, MVT::v4i16,
/* 37495*/          OPC_MoveParent,
/* 37496*/          OPC_RecordChild2, // #2 = $Vn
/* 37497*/          OPC_CheckChild2Type, MVT::v4i16,
/* 37499*/          OPC_CheckType, MVT::v4i32,
/* 37501*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 37503*/          OPC_EmitConvertToTarget, 1,
/* 37505*/          OPC_EmitInteger, MVT::i32, 14, 
/* 37508*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37511*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMULLslv4i16), 0,
                        MVT::v4i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1301:{ *:[iPTR] }, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v4i16] }:$Vn) - Complexity = 14
                    // Dst: (VQDMULLslv4i16:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 37522*/        /*Scope*/ 37, /*->37560*/
/* 37523*/          OPC_CheckChild0Type, MVT::v2i32,
/* 37525*/          OPC_RecordChild1, // #1 = $lane
/* 37526*/          OPC_MoveChild1,
/* 37527*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 37530*/          OPC_MoveParent,
/* 37531*/          OPC_CheckType, MVT::v2i32,
/* 37533*/          OPC_MoveParent,
/* 37534*/          OPC_RecordChild2, // #2 = $Vn
/* 37535*/          OPC_CheckChild2Type, MVT::v2i32,
/* 37537*/          OPC_CheckType, MVT::v2i64,
/* 37539*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 37541*/          OPC_EmitConvertToTarget, 1,
/* 37543*/          OPC_EmitInteger, MVT::i32, 14, 
/* 37546*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37549*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMULLslv2i32), 0,
                        MVT::v2i64, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1301:{ *:[iPTR] }, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v2i32] }:$Vn) - Complexity = 14
                    // Dst: (VQDMULLslv2i32:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 37560*/        0, /*End of Scope*/
/* 37561*/      /*Scope*/ 53, /*->37615*/
/* 37562*/        OPC_RecordChild1, // #0 = $Vn
/* 37563*/        OPC_SwitchType /*2 cases */, 23, MVT::v4i32,// ->37589
/* 37566*/          OPC_CheckChild1Type, MVT::v4i16,
/* 37568*/          OPC_RecordChild2, // #1 = $Vm
/* 37569*/          OPC_CheckChild2Type, MVT::v4i16,
/* 37571*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 37573*/          OPC_EmitInteger, MVT::i32, 14, 
/* 37576*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37579*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMULLv4i32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1301:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                    // Dst: (VQDMULLv4i32:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 37589*/        /*SwitchType*/ 23, MVT::v2i64,// ->37614
/* 37591*/          OPC_CheckChild1Type, MVT::v2i32,
/* 37593*/          OPC_RecordChild2, // #1 = $Vm
/* 37594*/          OPC_CheckChild2Type, MVT::v2i32,
/* 37596*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 37598*/          OPC_EmitInteger, MVT::i32, 14, 
/* 37601*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37604*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VQDMULLv2i64), 0,
                        MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1301:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                    // Dst: (VQDMULLv2i64:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 37614*/        0, // EndSwitchType
/* 37615*/      0, /*End of Scope*/
/* 37616*/    /*Scope*/ 2|128,1/*130*/, /*->37748*/
/* 37618*/      OPC_CheckChild0Integer, 97|128,9/*1249*/, 
/* 37621*/      OPC_RecordChild1, // #0 = $Vm
/* 37622*/      OPC_Scope, 30, /*->37654*/ // 4 children in Scope
/* 37624*/        OPC_CheckChild1Type, MVT::v2f32,
/* 37626*/        OPC_RecordChild2, // #1 = $SIMM
/* 37627*/        OPC_MoveChild2,
/* 37628*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 37631*/        OPC_MoveParent,
/* 37632*/        OPC_CheckType, MVT::v2i32,
/* 37634*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 37636*/        OPC_EmitConvertToTarget, 1,
/* 37638*/        OPC_EmitInteger, MVT::i32, 14, 
/* 37641*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37644*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTf2xsd), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1249:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 11
                  // Dst: (VCVTf2xsd:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 37654*/      /*Scope*/ 30, /*->37685*/
/* 37655*/        OPC_CheckChild1Type, MVT::v4f16,
/* 37657*/        OPC_RecordChild2, // #1 = $SIMM
/* 37658*/        OPC_MoveChild2,
/* 37659*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 37662*/        OPC_MoveParent,
/* 37663*/        OPC_CheckType, MVT::v4i16,
/* 37665*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 37667*/        OPC_EmitConvertToTarget, 1,
/* 37669*/        OPC_EmitInteger, MVT::i32, 14, 
/* 37672*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37675*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTh2xsd), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1249:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 11
                  // Dst: (VCVTh2xsd:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 37685*/      /*Scope*/ 30, /*->37716*/
/* 37686*/        OPC_CheckChild1Type, MVT::v4f32,
/* 37688*/        OPC_RecordChild2, // #1 = $SIMM
/* 37689*/        OPC_MoveChild2,
/* 37690*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 37693*/        OPC_MoveParent,
/* 37694*/        OPC_CheckType, MVT::v4i32,
/* 37696*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 37698*/        OPC_EmitConvertToTarget, 1,
/* 37700*/        OPC_EmitInteger, MVT::i32, 14, 
/* 37703*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37706*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTf2xsq), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1249:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 11
                  // Dst: (VCVTf2xsq:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 37716*/      /*Scope*/ 30, /*->37747*/
/* 37717*/        OPC_CheckChild1Type, MVT::v8f16,
/* 37719*/        OPC_RecordChild2, // #1 = $SIMM
/* 37720*/        OPC_MoveChild2,
/* 37721*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 37724*/        OPC_MoveParent,
/* 37725*/        OPC_CheckType, MVT::v8i16,
/* 37727*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 37729*/        OPC_EmitConvertToTarget, 1,
/* 37731*/        OPC_EmitInteger, MVT::i32, 14, 
/* 37734*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37737*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTh2xsq), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1249:{ *:[iPTR] }, QPR:{ *:[v8f16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 11
                  // Dst: (VCVTh2xsq:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 37747*/      0, /*End of Scope*/
/* 37748*/    /*Scope*/ 2|128,1/*130*/, /*->37880*/
/* 37750*/      OPC_CheckChild0Integer, 98|128,9/*1250*/, 
/* 37753*/      OPC_RecordChild1, // #0 = $Vm
/* 37754*/      OPC_Scope, 30, /*->37786*/ // 4 children in Scope
/* 37756*/        OPC_CheckChild1Type, MVT::v2f32,
/* 37758*/        OPC_RecordChild2, // #1 = $SIMM
/* 37759*/        OPC_MoveChild2,
/* 37760*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 37763*/        OPC_MoveParent,
/* 37764*/        OPC_CheckType, MVT::v2i32,
/* 37766*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 37768*/        OPC_EmitConvertToTarget, 1,
/* 37770*/        OPC_EmitInteger, MVT::i32, 14, 
/* 37773*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37776*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTf2xud), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1250:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 11
                  // Dst: (VCVTf2xud:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 37786*/      /*Scope*/ 30, /*->37817*/
/* 37787*/        OPC_CheckChild1Type, MVT::v4f16,
/* 37789*/        OPC_RecordChild2, // #1 = $SIMM
/* 37790*/        OPC_MoveChild2,
/* 37791*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 37794*/        OPC_MoveParent,
/* 37795*/        OPC_CheckType, MVT::v4i16,
/* 37797*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 37799*/        OPC_EmitConvertToTarget, 1,
/* 37801*/        OPC_EmitInteger, MVT::i32, 14, 
/* 37804*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37807*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTh2xud), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1250:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 11
                  // Dst: (VCVTh2xud:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 37817*/      /*Scope*/ 30, /*->37848*/
/* 37818*/        OPC_CheckChild1Type, MVT::v4f32,
/* 37820*/        OPC_RecordChild2, // #1 = $SIMM
/* 37821*/        OPC_MoveChild2,
/* 37822*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 37825*/        OPC_MoveParent,
/* 37826*/        OPC_CheckType, MVT::v4i32,
/* 37828*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 37830*/        OPC_EmitConvertToTarget, 1,
/* 37832*/        OPC_EmitInteger, MVT::i32, 14, 
/* 37835*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37838*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTf2xuq), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1250:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 11
                  // Dst: (VCVTf2xuq:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 37848*/      /*Scope*/ 30, /*->37879*/
/* 37849*/        OPC_CheckChild1Type, MVT::v8f16,
/* 37851*/        OPC_RecordChild2, // #1 = $SIMM
/* 37852*/        OPC_MoveChild2,
/* 37853*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 37856*/        OPC_MoveParent,
/* 37857*/        OPC_CheckType, MVT::v8i16,
/* 37859*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 37861*/        OPC_EmitConvertToTarget, 1,
/* 37863*/        OPC_EmitInteger, MVT::i32, 14, 
/* 37866*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37869*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTh2xuq), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1250:{ *:[iPTR] }, QPR:{ *:[v8f16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 11
                  // Dst: (VCVTh2xuq:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 37879*/      0, /*End of Scope*/
/* 37880*/    /*Scope*/ 28|128,1/*156*/, /*->38038*/
/* 37882*/      OPC_CheckChild0Integer, 109|128,9/*1261*/, 
/* 37885*/      OPC_RecordChild1, // #0 = $Vn
/* 37886*/      OPC_SwitchType /*6 cases */, 23, MVT::v4i16,// ->37912
/* 37889*/        OPC_CheckChild1Type, MVT::v4i16,
/* 37891*/        OPC_RecordChild2, // #1 = $Vm
/* 37892*/        OPC_CheckChild2Type, MVT::v4i16,
/* 37894*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 37896*/        OPC_EmitInteger, MVT::i32, 14, 
/* 37899*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37902*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VHADDsv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1261:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                  // Dst: (VHADDsv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 37912*/      /*SwitchType*/ 23, MVT::v2i32,// ->37937
/* 37914*/        OPC_CheckChild1Type, MVT::v2i32,
/* 37916*/        OPC_RecordChild2, // #1 = $Vm
/* 37917*/        OPC_CheckChild2Type, MVT::v2i32,
/* 37919*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 37921*/        OPC_EmitInteger, MVT::i32, 14, 
/* 37924*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37927*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VHADDsv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1261:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VHADDsv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 37937*/      /*SwitchType*/ 23, MVT::v8i16,// ->37962
/* 37939*/        OPC_CheckChild1Type, MVT::v8i16,
/* 37941*/        OPC_RecordChild2, // #1 = $Vm
/* 37942*/        OPC_CheckChild2Type, MVT::v8i16,
/* 37944*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 37946*/        OPC_EmitInteger, MVT::i32, 14, 
/* 37949*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37952*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VHADDsv8i16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1261:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                  // Dst: (VHADDsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 37962*/      /*SwitchType*/ 23, MVT::v4i32,// ->37987
/* 37964*/        OPC_CheckChild1Type, MVT::v4i32,
/* 37966*/        OPC_RecordChild2, // #1 = $Vm
/* 37967*/        OPC_CheckChild2Type, MVT::v4i32,
/* 37969*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 37971*/        OPC_EmitInteger, MVT::i32, 14, 
/* 37974*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 37977*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VHADDsv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1261:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VHADDsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 37987*/      /*SwitchType*/ 23, MVT::v8i8,// ->38012
/* 37989*/        OPC_CheckChild1Type, MVT::v8i8,
/* 37991*/        OPC_RecordChild2, // #1 = $Vm
/* 37992*/        OPC_CheckChild2Type, MVT::v8i8,
/* 37994*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 37996*/        OPC_EmitInteger, MVT::i32, 14, 
/* 37999*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38002*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VHADDsv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1261:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VHADDsv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 38012*/      /*SwitchType*/ 23, MVT::v16i8,// ->38037
/* 38014*/        OPC_CheckChild1Type, MVT::v16i8,
/* 38016*/        OPC_RecordChild2, // #1 = $Vm
/* 38017*/        OPC_CheckChild2Type, MVT::v16i8,
/* 38019*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38021*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38024*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38027*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VHADDsv16i8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1261:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                  // Dst: (VHADDsv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 38037*/      0, // EndSwitchType
/* 38038*/    /*Scope*/ 28|128,1/*156*/, /*->38196*/
/* 38040*/      OPC_CheckChild0Integer, 110|128,9/*1262*/, 
/* 38043*/      OPC_RecordChild1, // #0 = $Vn
/* 38044*/      OPC_SwitchType /*6 cases */, 23, MVT::v4i16,// ->38070
/* 38047*/        OPC_CheckChild1Type, MVT::v4i16,
/* 38049*/        OPC_RecordChild2, // #1 = $Vm
/* 38050*/        OPC_CheckChild2Type, MVT::v4i16,
/* 38052*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38054*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38057*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38060*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VHADDuv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1262:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                  // Dst: (VHADDuv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 38070*/      /*SwitchType*/ 23, MVT::v2i32,// ->38095
/* 38072*/        OPC_CheckChild1Type, MVT::v2i32,
/* 38074*/        OPC_RecordChild2, // #1 = $Vm
/* 38075*/        OPC_CheckChild2Type, MVT::v2i32,
/* 38077*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38079*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38082*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38085*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VHADDuv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1262:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VHADDuv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 38095*/      /*SwitchType*/ 23, MVT::v8i16,// ->38120
/* 38097*/        OPC_CheckChild1Type, MVT::v8i16,
/* 38099*/        OPC_RecordChild2, // #1 = $Vm
/* 38100*/        OPC_CheckChild2Type, MVT::v8i16,
/* 38102*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38104*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38107*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38110*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VHADDuv8i16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1262:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                  // Dst: (VHADDuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 38120*/      /*SwitchType*/ 23, MVT::v4i32,// ->38145
/* 38122*/        OPC_CheckChild1Type, MVT::v4i32,
/* 38124*/        OPC_RecordChild2, // #1 = $Vm
/* 38125*/        OPC_CheckChild2Type, MVT::v4i32,
/* 38127*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38129*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38132*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38135*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VHADDuv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1262:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VHADDuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 38145*/      /*SwitchType*/ 23, MVT::v8i8,// ->38170
/* 38147*/        OPC_CheckChild1Type, MVT::v8i8,
/* 38149*/        OPC_RecordChild2, // #1 = $Vm
/* 38150*/        OPC_CheckChild2Type, MVT::v8i8,
/* 38152*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38154*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38157*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38160*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VHADDuv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1262:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VHADDuv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 38170*/      /*SwitchType*/ 23, MVT::v16i8,// ->38195
/* 38172*/        OPC_CheckChild1Type, MVT::v16i8,
/* 38174*/        OPC_RecordChild2, // #1 = $Vm
/* 38175*/        OPC_CheckChild2Type, MVT::v16i8,
/* 38177*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38179*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38182*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38185*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VHADDuv16i8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1262:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                  // Dst: (VHADDuv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 38195*/      0, // EndSwitchType
/* 38196*/    /*Scope*/ 28|128,1/*156*/, /*->38354*/
/* 38198*/      OPC_CheckChild0Integer, 43|128,10/*1323*/, 
/* 38201*/      OPC_RecordChild1, // #0 = $Vn
/* 38202*/      OPC_SwitchType /*6 cases */, 23, MVT::v4i16,// ->38228
/* 38205*/        OPC_CheckChild1Type, MVT::v4i16,
/* 38207*/        OPC_RecordChild2, // #1 = $Vm
/* 38208*/        OPC_CheckChild2Type, MVT::v4i16,
/* 38210*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38212*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38215*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38218*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRHADDsv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1323:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                  // Dst: (VRHADDsv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 38228*/      /*SwitchType*/ 23, MVT::v2i32,// ->38253
/* 38230*/        OPC_CheckChild1Type, MVT::v2i32,
/* 38232*/        OPC_RecordChild2, // #1 = $Vm
/* 38233*/        OPC_CheckChild2Type, MVT::v2i32,
/* 38235*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38237*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38240*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38243*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRHADDsv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1323:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VRHADDsv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 38253*/      /*SwitchType*/ 23, MVT::v8i16,// ->38278
/* 38255*/        OPC_CheckChild1Type, MVT::v8i16,
/* 38257*/        OPC_RecordChild2, // #1 = $Vm
/* 38258*/        OPC_CheckChild2Type, MVT::v8i16,
/* 38260*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38262*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38265*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38268*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRHADDsv8i16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1323:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                  // Dst: (VRHADDsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 38278*/      /*SwitchType*/ 23, MVT::v4i32,// ->38303
/* 38280*/        OPC_CheckChild1Type, MVT::v4i32,
/* 38282*/        OPC_RecordChild2, // #1 = $Vm
/* 38283*/        OPC_CheckChild2Type, MVT::v4i32,
/* 38285*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38287*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38290*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38293*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRHADDsv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1323:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VRHADDsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 38303*/      /*SwitchType*/ 23, MVT::v8i8,// ->38328
/* 38305*/        OPC_CheckChild1Type, MVT::v8i8,
/* 38307*/        OPC_RecordChild2, // #1 = $Vm
/* 38308*/        OPC_CheckChild2Type, MVT::v8i8,
/* 38310*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38312*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38315*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38318*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRHADDsv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1323:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VRHADDsv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 38328*/      /*SwitchType*/ 23, MVT::v16i8,// ->38353
/* 38330*/        OPC_CheckChild1Type, MVT::v16i8,
/* 38332*/        OPC_RecordChild2, // #1 = $Vm
/* 38333*/        OPC_CheckChild2Type, MVT::v16i8,
/* 38335*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38337*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38340*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38343*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRHADDsv16i8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1323:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                  // Dst: (VRHADDsv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 38353*/      0, // EndSwitchType
/* 38354*/    /*Scope*/ 28|128,1/*156*/, /*->38512*/
/* 38356*/      OPC_CheckChild0Integer, 44|128,10/*1324*/, 
/* 38359*/      OPC_RecordChild1, // #0 = $Vn
/* 38360*/      OPC_SwitchType /*6 cases */, 23, MVT::v4i16,// ->38386
/* 38363*/        OPC_CheckChild1Type, MVT::v4i16,
/* 38365*/        OPC_RecordChild2, // #1 = $Vm
/* 38366*/        OPC_CheckChild2Type, MVT::v4i16,
/* 38368*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38370*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38373*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38376*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRHADDuv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1324:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                  // Dst: (VRHADDuv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 38386*/      /*SwitchType*/ 23, MVT::v2i32,// ->38411
/* 38388*/        OPC_CheckChild1Type, MVT::v2i32,
/* 38390*/        OPC_RecordChild2, // #1 = $Vm
/* 38391*/        OPC_CheckChild2Type, MVT::v2i32,
/* 38393*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38395*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38398*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38401*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRHADDuv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1324:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VRHADDuv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 38411*/      /*SwitchType*/ 23, MVT::v8i16,// ->38436
/* 38413*/        OPC_CheckChild1Type, MVT::v8i16,
/* 38415*/        OPC_RecordChild2, // #1 = $Vm
/* 38416*/        OPC_CheckChild2Type, MVT::v8i16,
/* 38418*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38420*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38423*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38426*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRHADDuv8i16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1324:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                  // Dst: (VRHADDuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 38436*/      /*SwitchType*/ 23, MVT::v4i32,// ->38461
/* 38438*/        OPC_CheckChild1Type, MVT::v4i32,
/* 38440*/        OPC_RecordChild2, // #1 = $Vm
/* 38441*/        OPC_CheckChild2Type, MVT::v4i32,
/* 38443*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38445*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38448*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38451*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRHADDuv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1324:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VRHADDuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 38461*/      /*SwitchType*/ 23, MVT::v8i8,// ->38486
/* 38463*/        OPC_CheckChild1Type, MVT::v8i8,
/* 38465*/        OPC_RecordChild2, // #1 = $Vm
/* 38466*/        OPC_CheckChild2Type, MVT::v8i8,
/* 38468*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38470*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38473*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38476*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRHADDuv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1324:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VRHADDuv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 38486*/      /*SwitchType*/ 23, MVT::v16i8,// ->38511
/* 38488*/        OPC_CheckChild1Type, MVT::v16i8,
/* 38490*/        OPC_RecordChild2, // #1 = $Vm
/* 38491*/        OPC_CheckChild2Type, MVT::v16i8,
/* 38493*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38495*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38498*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38501*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRHADDuv16i8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1324:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                  // Dst: (VRHADDuv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 38511*/      0, // EndSwitchType
/* 38512*/    /*Scope*/ 78|128,1/*206*/, /*->38720*/
/* 38514*/      OPC_CheckChild0Integer, 19|128,10/*1299*/, 
/* 38517*/      OPC_RecordChild1, // #0 = $Vn
/* 38518*/      OPC_SwitchType /*8 cases */, 23, MVT::v4i16,// ->38544
/* 38521*/        OPC_CheckChild1Type, MVT::v4i16,
/* 38523*/        OPC_RecordChild2, // #1 = $Vm
/* 38524*/        OPC_CheckChild2Type, MVT::v4i16,
/* 38526*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38528*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38531*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38534*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQADDuv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1299:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                  // Dst: (VQADDuv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 38544*/      /*SwitchType*/ 23, MVT::v2i32,// ->38569
/* 38546*/        OPC_CheckChild1Type, MVT::v2i32,
/* 38548*/        OPC_RecordChild2, // #1 = $Vm
/* 38549*/        OPC_CheckChild2Type, MVT::v2i32,
/* 38551*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38553*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38556*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38559*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQADDuv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1299:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VQADDuv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 38569*/      /*SwitchType*/ 23, MVT::v8i16,// ->38594
/* 38571*/        OPC_CheckChild1Type, MVT::v8i16,
/* 38573*/        OPC_RecordChild2, // #1 = $Vm
/* 38574*/        OPC_CheckChild2Type, MVT::v8i16,
/* 38576*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38578*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38581*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38584*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQADDuv8i16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1299:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                  // Dst: (VQADDuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 38594*/      /*SwitchType*/ 23, MVT::v4i32,// ->38619
/* 38596*/        OPC_CheckChild1Type, MVT::v4i32,
/* 38598*/        OPC_RecordChild2, // #1 = $Vm
/* 38599*/        OPC_CheckChild2Type, MVT::v4i32,
/* 38601*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38603*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38606*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38609*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQADDuv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1299:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VQADDuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 38619*/      /*SwitchType*/ 23, MVT::v8i8,// ->38644
/* 38621*/        OPC_CheckChild1Type, MVT::v8i8,
/* 38623*/        OPC_RecordChild2, // #1 = $Vm
/* 38624*/        OPC_CheckChild2Type, MVT::v8i8,
/* 38626*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38628*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38631*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38634*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQADDuv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1299:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VQADDuv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 38644*/      /*SwitchType*/ 23, MVT::v16i8,// ->38669
/* 38646*/        OPC_CheckChild1Type, MVT::v16i8,
/* 38648*/        OPC_RecordChild2, // #1 = $Vm
/* 38649*/        OPC_CheckChild2Type, MVT::v16i8,
/* 38651*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38653*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38656*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38659*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQADDuv16i8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1299:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                  // Dst: (VQADDuv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 38669*/      /*SwitchType*/ 23, MVT::v1i64,// ->38694
/* 38671*/        OPC_CheckChild1Type, MVT::v1i64,
/* 38673*/        OPC_RecordChild2, // #1 = $Vm
/* 38674*/        OPC_CheckChild2Type, MVT::v1i64,
/* 38676*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38678*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38681*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38684*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQADDuv1i64), 0,
                      MVT::v1i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v1i64] } 1299:{ *:[iPTR] }, DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm) - Complexity = 8
                  // Dst: (VQADDuv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm)
/* 38694*/      /*SwitchType*/ 23, MVT::v2i64,// ->38719
/* 38696*/        OPC_CheckChild1Type, MVT::v2i64,
/* 38698*/        OPC_RecordChild2, // #1 = $Vm
/* 38699*/        OPC_CheckChild2Type, MVT::v2i64,
/* 38701*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38703*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38706*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38709*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQADDuv2i64), 0,
                      MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1299:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm) - Complexity = 8
                  // Dst: (VQADDuv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/* 38719*/      0, // EndSwitchType
/* 38720*/    /*Scope*/ 81, /*->38802*/
/* 38721*/      OPC_CheckChild0Integer, 40|128,10/*1320*/, 
/* 38724*/      OPC_RecordChild1, // #0 = $Vn
/* 38725*/      OPC_SwitchType /*3 cases */, 23, MVT::v8i8,// ->38751
/* 38728*/        OPC_CheckChild1Type, MVT::v8i16,
/* 38730*/        OPC_RecordChild2, // #1 = $Vm
/* 38731*/        OPC_CheckChild2Type, MVT::v8i16,
/* 38733*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38735*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38738*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38741*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRADDHNv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1320:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                  // Dst: (VRADDHNv8i8:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 38751*/      /*SwitchType*/ 23, MVT::v4i16,// ->38776
/* 38753*/        OPC_CheckChild1Type, MVT::v4i32,
/* 38755*/        OPC_RecordChild2, // #1 = $Vm
/* 38756*/        OPC_CheckChild2Type, MVT::v4i32,
/* 38758*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38760*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38763*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38766*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRADDHNv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1320:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VRADDHNv4i16:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 38776*/      /*SwitchType*/ 23, MVT::v2i32,// ->38801
/* 38778*/        OPC_CheckChild1Type, MVT::v2i64,
/* 38780*/        OPC_RecordChild2, // #1 = $Vm
/* 38781*/        OPC_CheckChild2Type, MVT::v2i64,
/* 38783*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38785*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38788*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38791*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRADDHNv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1320:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm) - Complexity = 8
                  // Dst: (VRADDHNv2i32:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/* 38801*/      0, // EndSwitchType
/* 38802*/    /*Scope*/ 56, /*->38859*/
/* 38803*/      OPC_CheckChild0Integer, 7|128,10/*1287*/, 
/* 38806*/      OPC_RecordChild1, // #0 = $Vn
/* 38807*/      OPC_SwitchType /*2 cases */, 23, MVT::v8i8,// ->38833
/* 38810*/        OPC_CheckChild1Type, MVT::v8i8,
/* 38812*/        OPC_RecordChild2, // #1 = $Vm
/* 38813*/        OPC_CheckChild2Type, MVT::v8i8,
/* 38815*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38817*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38820*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38823*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULpd), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1287:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VMULpd:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 38833*/      /*SwitchType*/ 23, MVT::v16i8,// ->38858
/* 38835*/        OPC_CheckChild1Type, MVT::v16i8,
/* 38837*/        OPC_RecordChild2, // #1 = $Vm
/* 38838*/        OPC_CheckChild2Type, MVT::v16i8,
/* 38840*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38842*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38845*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38848*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULpq), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1287:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                  // Dst: (VMULpq:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 38858*/      0, // EndSwitchType
/* 38859*/    /*Scope*/ 48, /*->38908*/
/* 38860*/      OPC_CheckChild0Integer, 4|128,10/*1284*/, 
/* 38863*/      OPC_RecordChild1, // #0 = $Vn
/* 38864*/      OPC_SwitchType /*2 cases */, 23, MVT::v8i16,// ->38890
/* 38867*/        OPC_CheckChild1Type, MVT::v8i8,
/* 38869*/        OPC_RecordChild2, // #1 = $Vm
/* 38870*/        OPC_CheckChild2Type, MVT::v8i8,
/* 38872*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38874*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38877*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38880*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULLp8), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1284:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VMULLp8:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 38890*/      /*SwitchType*/ 15, MVT::v2i64,// ->38907
/* 38892*/        OPC_CheckChild1Type, MVT::v1i64,
/* 38894*/        OPC_RecordChild2, // #1 = $Vm
/* 38895*/        OPC_CheckChild2Type, MVT::v1i64,
/* 38897*/        OPC_CheckPatternPredicate, 31, // (Subtarget->hasCrypto()) && (Subtarget->hasV8Ops())
/* 38899*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULLp64), 0,
                      MVT::v2i64, 2/*#Ops*/, 0, 1, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1284:{ *:[iPTR] }, DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm) - Complexity = 8
                  // Dst: (VMULLp64:{ *:[v2i64] } DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm)
/* 38907*/      0, // EndSwitchType
/* 38908*/    /*Scope*/ 28|128,1/*156*/, /*->39066*/
/* 38910*/      OPC_CheckChild0Integer, 111|128,9/*1263*/, 
/* 38913*/      OPC_RecordChild1, // #0 = $Vn
/* 38914*/      OPC_SwitchType /*6 cases */, 23, MVT::v4i16,// ->38940
/* 38917*/        OPC_CheckChild1Type, MVT::v4i16,
/* 38919*/        OPC_RecordChild2, // #1 = $Vm
/* 38920*/        OPC_CheckChild2Type, MVT::v4i16,
/* 38922*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38924*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38927*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38930*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VHSUBsv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1263:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                  // Dst: (VHSUBsv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 38940*/      /*SwitchType*/ 23, MVT::v2i32,// ->38965
/* 38942*/        OPC_CheckChild1Type, MVT::v2i32,
/* 38944*/        OPC_RecordChild2, // #1 = $Vm
/* 38945*/        OPC_CheckChild2Type, MVT::v2i32,
/* 38947*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38949*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38952*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38955*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VHSUBsv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1263:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VHSUBsv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 38965*/      /*SwitchType*/ 23, MVT::v8i16,// ->38990
/* 38967*/        OPC_CheckChild1Type, MVT::v8i16,
/* 38969*/        OPC_RecordChild2, // #1 = $Vm
/* 38970*/        OPC_CheckChild2Type, MVT::v8i16,
/* 38972*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38974*/        OPC_EmitInteger, MVT::i32, 14, 
/* 38977*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 38980*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VHSUBsv8i16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1263:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                  // Dst: (VHSUBsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 38990*/      /*SwitchType*/ 23, MVT::v4i32,// ->39015
/* 38992*/        OPC_CheckChild1Type, MVT::v4i32,
/* 38994*/        OPC_RecordChild2, // #1 = $Vm
/* 38995*/        OPC_CheckChild2Type, MVT::v4i32,
/* 38997*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 38999*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39002*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39005*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VHSUBsv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1263:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VHSUBsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 39015*/      /*SwitchType*/ 23, MVT::v8i8,// ->39040
/* 39017*/        OPC_CheckChild1Type, MVT::v8i8,
/* 39019*/        OPC_RecordChild2, // #1 = $Vm
/* 39020*/        OPC_CheckChild2Type, MVT::v8i8,
/* 39022*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39024*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39027*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39030*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VHSUBsv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1263:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VHSUBsv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 39040*/      /*SwitchType*/ 23, MVT::v16i8,// ->39065
/* 39042*/        OPC_CheckChild1Type, MVT::v16i8,
/* 39044*/        OPC_RecordChild2, // #1 = $Vm
/* 39045*/        OPC_CheckChild2Type, MVT::v16i8,
/* 39047*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39049*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39052*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39055*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VHSUBsv16i8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1263:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                  // Dst: (VHSUBsv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 39065*/      0, // EndSwitchType
/* 39066*/    /*Scope*/ 28|128,1/*156*/, /*->39224*/
/* 39068*/      OPC_CheckChild0Integer, 112|128,9/*1264*/, 
/* 39071*/      OPC_RecordChild1, // #0 = $Vn
/* 39072*/      OPC_SwitchType /*6 cases */, 23, MVT::v4i16,// ->39098
/* 39075*/        OPC_CheckChild1Type, MVT::v4i16,
/* 39077*/        OPC_RecordChild2, // #1 = $Vm
/* 39078*/        OPC_CheckChild2Type, MVT::v4i16,
/* 39080*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39082*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39085*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39088*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VHSUBuv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1264:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                  // Dst: (VHSUBuv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 39098*/      /*SwitchType*/ 23, MVT::v2i32,// ->39123
/* 39100*/        OPC_CheckChild1Type, MVT::v2i32,
/* 39102*/        OPC_RecordChild2, // #1 = $Vm
/* 39103*/        OPC_CheckChild2Type, MVT::v2i32,
/* 39105*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39107*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39110*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39113*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VHSUBuv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1264:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VHSUBuv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 39123*/      /*SwitchType*/ 23, MVT::v8i16,// ->39148
/* 39125*/        OPC_CheckChild1Type, MVT::v8i16,
/* 39127*/        OPC_RecordChild2, // #1 = $Vm
/* 39128*/        OPC_CheckChild2Type, MVT::v8i16,
/* 39130*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39132*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39135*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39138*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VHSUBuv8i16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1264:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                  // Dst: (VHSUBuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 39148*/      /*SwitchType*/ 23, MVT::v4i32,// ->39173
/* 39150*/        OPC_CheckChild1Type, MVT::v4i32,
/* 39152*/        OPC_RecordChild2, // #1 = $Vm
/* 39153*/        OPC_CheckChild2Type, MVT::v4i32,
/* 39155*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39157*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39160*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39163*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VHSUBuv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1264:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VHSUBuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 39173*/      /*SwitchType*/ 23, MVT::v8i8,// ->39198
/* 39175*/        OPC_CheckChild1Type, MVT::v8i8,
/* 39177*/        OPC_RecordChild2, // #1 = $Vm
/* 39178*/        OPC_CheckChild2Type, MVT::v8i8,
/* 39180*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39182*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39185*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39188*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VHSUBuv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1264:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VHSUBuv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 39198*/      /*SwitchType*/ 23, MVT::v16i8,// ->39223
/* 39200*/        OPC_CheckChild1Type, MVT::v16i8,
/* 39202*/        OPC_RecordChild2, // #1 = $Vm
/* 39203*/        OPC_CheckChild2Type, MVT::v16i8,
/* 39205*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39207*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39210*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39213*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VHSUBuv16i8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1264:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                  // Dst: (VHSUBuv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 39223*/      0, // EndSwitchType
/* 39224*/    /*Scope*/ 78|128,1/*206*/, /*->39432*/
/* 39226*/      OPC_CheckChild0Integer, 39|128,10/*1319*/, 
/* 39229*/      OPC_RecordChild1, // #0 = $Vn
/* 39230*/      OPC_SwitchType /*8 cases */, 23, MVT::v4i16,// ->39256
/* 39233*/        OPC_CheckChild1Type, MVT::v4i16,
/* 39235*/        OPC_RecordChild2, // #1 = $Vm
/* 39236*/        OPC_CheckChild2Type, MVT::v4i16,
/* 39238*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39240*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39243*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39246*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSUBuv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1319:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                  // Dst: (VQSUBuv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 39256*/      /*SwitchType*/ 23, MVT::v2i32,// ->39281
/* 39258*/        OPC_CheckChild1Type, MVT::v2i32,
/* 39260*/        OPC_RecordChild2, // #1 = $Vm
/* 39261*/        OPC_CheckChild2Type, MVT::v2i32,
/* 39263*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39265*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39268*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39271*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSUBuv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1319:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VQSUBuv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 39281*/      /*SwitchType*/ 23, MVT::v8i16,// ->39306
/* 39283*/        OPC_CheckChild1Type, MVT::v8i16,
/* 39285*/        OPC_RecordChild2, // #1 = $Vm
/* 39286*/        OPC_CheckChild2Type, MVT::v8i16,
/* 39288*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39290*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39293*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39296*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSUBuv8i16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1319:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                  // Dst: (VQSUBuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 39306*/      /*SwitchType*/ 23, MVT::v4i32,// ->39331
/* 39308*/        OPC_CheckChild1Type, MVT::v4i32,
/* 39310*/        OPC_RecordChild2, // #1 = $Vm
/* 39311*/        OPC_CheckChild2Type, MVT::v4i32,
/* 39313*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39315*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39318*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39321*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSUBuv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1319:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VQSUBuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 39331*/      /*SwitchType*/ 23, MVT::v8i8,// ->39356
/* 39333*/        OPC_CheckChild1Type, MVT::v8i8,
/* 39335*/        OPC_RecordChild2, // #1 = $Vm
/* 39336*/        OPC_CheckChild2Type, MVT::v8i8,
/* 39338*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39340*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39343*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39346*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSUBuv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1319:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VQSUBuv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 39356*/      /*SwitchType*/ 23, MVT::v16i8,// ->39381
/* 39358*/        OPC_CheckChild1Type, MVT::v16i8,
/* 39360*/        OPC_RecordChild2, // #1 = $Vm
/* 39361*/        OPC_CheckChild2Type, MVT::v16i8,
/* 39363*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39365*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39368*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39371*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSUBuv16i8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1319:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                  // Dst: (VQSUBuv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 39381*/      /*SwitchType*/ 23, MVT::v1i64,// ->39406
/* 39383*/        OPC_CheckChild1Type, MVT::v1i64,
/* 39385*/        OPC_RecordChild2, // #1 = $Vm
/* 39386*/        OPC_CheckChild2Type, MVT::v1i64,
/* 39388*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39390*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39393*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39396*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSUBuv1i64), 0,
                      MVT::v1i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v1i64] } 1319:{ *:[iPTR] }, DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm) - Complexity = 8
                  // Dst: (VQSUBuv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm)
/* 39406*/      /*SwitchType*/ 23, MVT::v2i64,// ->39431
/* 39408*/        OPC_CheckChild1Type, MVT::v2i64,
/* 39410*/        OPC_RecordChild2, // #1 = $Vm
/* 39411*/        OPC_CheckChild2Type, MVT::v2i64,
/* 39413*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39415*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39418*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39421*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSUBuv2i64), 0,
                      MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1319:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm) - Complexity = 8
                  // Dst: (VQSUBuv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/* 39431*/      0, // EndSwitchType
/* 39432*/    /*Scope*/ 81, /*->39514*/
/* 39433*/      OPC_CheckChild0Integer, 56|128,10/*1336*/, 
/* 39436*/      OPC_RecordChild1, // #0 = $Vn
/* 39437*/      OPC_SwitchType /*3 cases */, 23, MVT::v8i8,// ->39463
/* 39440*/        OPC_CheckChild1Type, MVT::v8i16,
/* 39442*/        OPC_RecordChild2, // #1 = $Vm
/* 39443*/        OPC_CheckChild2Type, MVT::v8i16,
/* 39445*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39447*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39450*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39453*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSUBHNv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1336:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                  // Dst: (VRSUBHNv8i8:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 39463*/      /*SwitchType*/ 23, MVT::v4i16,// ->39488
/* 39465*/        OPC_CheckChild1Type, MVT::v4i32,
/* 39467*/        OPC_RecordChild2, // #1 = $Vm
/* 39468*/        OPC_CheckChild2Type, MVT::v4i32,
/* 39470*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39472*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39475*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39478*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSUBHNv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1336:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VRSUBHNv4i16:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 39488*/      /*SwitchType*/ 23, MVT::v2i32,// ->39513
/* 39490*/        OPC_CheckChild1Type, MVT::v2i64,
/* 39492*/        OPC_RecordChild2, // #1 = $Vm
/* 39493*/        OPC_CheckChild2Type, MVT::v2i64,
/* 39495*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39497*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39500*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39503*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSUBHNv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1336:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm) - Complexity = 8
                  // Dst: (VRSUBHNv2i32:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/* 39513*/      0, // EndSwitchType
/* 39514*/    /*Scope*/ 106, /*->39621*/
/* 39515*/      OPC_CheckChild0Integer, 91|128,9/*1243*/, 
/* 39518*/      OPC_RecordChild1, // #0 = $Vn
/* 39519*/      OPC_SwitchType /*4 cases */, 23, MVT::v2i32,// ->39545
/* 39522*/        OPC_CheckChild1Type, MVT::v2f32,
/* 39524*/        OPC_RecordChild2, // #1 = $Vm
/* 39525*/        OPC_CheckChild2Type, MVT::v2f32,
/* 39527*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39529*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39532*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39535*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VACGEfd), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1243:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VACGEfd:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/* 39545*/      /*SwitchType*/ 23, MVT::v4i32,// ->39570
/* 39547*/        OPC_CheckChild1Type, MVT::v4f32,
/* 39549*/        OPC_RecordChild2, // #1 = $Vm
/* 39550*/        OPC_CheckChild2Type, MVT::v4f32,
/* 39552*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39554*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39557*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39560*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VACGEfq), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1243:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm) - Complexity = 8
                  // Dst: (VACGEfq:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)
/* 39570*/      /*SwitchType*/ 23, MVT::v4i16,// ->39595
/* 39572*/        OPC_CheckChild1Type, MVT::v4f16,
/* 39574*/        OPC_RecordChild2, // #1 = $Vm
/* 39575*/        OPC_CheckChild2Type, MVT::v4f16,
/* 39577*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 39579*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39582*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39585*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VACGEhd), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1243:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm) - Complexity = 8
                  // Dst: (VACGEhd:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/* 39595*/      /*SwitchType*/ 23, MVT::v8i16,// ->39620
/* 39597*/        OPC_CheckChild1Type, MVT::v8f16,
/* 39599*/        OPC_RecordChild2, // #1 = $Vm
/* 39600*/        OPC_CheckChild2Type, MVT::v8f16,
/* 39602*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 39604*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39607*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39610*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VACGEhq), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1243:{ *:[iPTR] }, QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm) - Complexity = 8
                  // Dst: (VACGEhq:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)
/* 39620*/      0, // EndSwitchType
/* 39621*/    /*Scope*/ 106, /*->39728*/
/* 39622*/      OPC_CheckChild0Integer, 92|128,9/*1244*/, 
/* 39625*/      OPC_RecordChild1, // #0 = $Vn
/* 39626*/      OPC_SwitchType /*4 cases */, 23, MVT::v2i32,// ->39652
/* 39629*/        OPC_CheckChild1Type, MVT::v2f32,
/* 39631*/        OPC_RecordChild2, // #1 = $Vm
/* 39632*/        OPC_CheckChild2Type, MVT::v2f32,
/* 39634*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39636*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39639*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39642*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VACGTfd), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1244:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VACGTfd:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/* 39652*/      /*SwitchType*/ 23, MVT::v4i32,// ->39677
/* 39654*/        OPC_CheckChild1Type, MVT::v4f32,
/* 39656*/        OPC_RecordChild2, // #1 = $Vm
/* 39657*/        OPC_CheckChild2Type, MVT::v4f32,
/* 39659*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39661*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39664*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39667*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VACGTfq), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1244:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm) - Complexity = 8
                  // Dst: (VACGTfq:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)
/* 39677*/      /*SwitchType*/ 23, MVT::v4i16,// ->39702
/* 39679*/        OPC_CheckChild1Type, MVT::v4f16,
/* 39681*/        OPC_RecordChild2, // #1 = $Vm
/* 39682*/        OPC_CheckChild2Type, MVT::v4f16,
/* 39684*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 39686*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39689*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39692*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VACGThd), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1244:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm) - Complexity = 8
                  // Dst: (VACGThd:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/* 39702*/      /*SwitchType*/ 23, MVT::v8i16,// ->39727
/* 39704*/        OPC_CheckChild1Type, MVT::v8f16,
/* 39706*/        OPC_RecordChild2, // #1 = $Vm
/* 39707*/        OPC_CheckChild2Type, MVT::v8f16,
/* 39709*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 39711*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39714*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39717*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VACGThq), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1244:{ *:[iPTR] }, QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm) - Complexity = 8
                  // Dst: (VACGThq:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)
/* 39727*/      0, // EndSwitchType
/* 39728*/    /*Scope*/ 40|128,2/*296*/, /*->40026*/
/* 39730*/      OPC_CheckChild0Integer, 93|128,9/*1245*/, 
/* 39733*/      OPC_RecordChild1, // #0 = $src1
/* 39734*/      OPC_SwitchType /*10 cases */, 27, MVT::v8i8,// ->39764
/* 39737*/        OPC_CheckChild1Type, MVT::v8i8,
/* 39739*/        OPC_RecordChild2, // #1 = $Vn
/* 39740*/        OPC_CheckChild2Type, MVT::v8i8,
/* 39742*/        OPC_RecordChild3, // #2 = $Vm
/* 39743*/        OPC_CheckChild3Type, MVT::v8i8,
/* 39745*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39747*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39750*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39753*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                      MVT::v8i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1245:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$src1, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VBSLd:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 39764*/      /*SwitchType*/ 27, MVT::v4i16,// ->39793
/* 39766*/        OPC_CheckChild1Type, MVT::v4i16,
/* 39768*/        OPC_RecordChild2, // #1 = $Vn
/* 39769*/        OPC_CheckChild2Type, MVT::v4i16,
/* 39771*/        OPC_RecordChild3, // #2 = $Vm
/* 39772*/        OPC_CheckChild3Type, MVT::v4i16,
/* 39774*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39776*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39779*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39782*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                      MVT::v4i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1245:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                  // Dst: (VBSLd:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 39793*/      /*SwitchType*/ 27, MVT::v2i32,// ->39822
/* 39795*/        OPC_CheckChild1Type, MVT::v2i32,
/* 39797*/        OPC_RecordChild2, // #1 = $Vn
/* 39798*/        OPC_CheckChild2Type, MVT::v2i32,
/* 39800*/        OPC_RecordChild3, // #2 = $Vm
/* 39801*/        OPC_CheckChild3Type, MVT::v2i32,
/* 39803*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39805*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39808*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39811*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                      MVT::v2i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1245:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VBSLd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 39822*/      /*SwitchType*/ 27, MVT::v1i64,// ->39851
/* 39824*/        OPC_CheckChild1Type, MVT::v1i64,
/* 39826*/        OPC_RecordChild2, // #1 = $Vn
/* 39827*/        OPC_CheckChild2Type, MVT::v1i64,
/* 39829*/        OPC_RecordChild3, // #2 = $Vm
/* 39830*/        OPC_CheckChild3Type, MVT::v1i64,
/* 39832*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39834*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39837*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39840*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                      MVT::v1i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v1i64] } 1245:{ *:[iPTR] }, DPR:{ *:[v1i64] }:$src1, DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm) - Complexity = 8
                  // Dst: (VBSLd:{ *:[v1i64] } DPR:{ *:[v1i64] }:$src1, DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm)
/* 39851*/      /*SwitchType*/ 27, MVT::v16i8,// ->39880
/* 39853*/        OPC_CheckChild1Type, MVT::v16i8,
/* 39855*/        OPC_RecordChild2, // #1 = $Vn
/* 39856*/        OPC_CheckChild2Type, MVT::v16i8,
/* 39858*/        OPC_RecordChild3, // #2 = $Vm
/* 39859*/        OPC_CheckChild3Type, MVT::v16i8,
/* 39861*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39863*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39866*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39869*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                      MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1245:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$src1, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                  // Dst: (VBSLq:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 39880*/      /*SwitchType*/ 27, MVT::v8i16,// ->39909
/* 39882*/        OPC_CheckChild1Type, MVT::v8i16,
/* 39884*/        OPC_RecordChild2, // #1 = $Vn
/* 39885*/        OPC_CheckChild2Type, MVT::v8i16,
/* 39887*/        OPC_RecordChild3, // #2 = $Vm
/* 39888*/        OPC_CheckChild3Type, MVT::v8i16,
/* 39890*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39892*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39895*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39898*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                      MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1245:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                  // Dst: (VBSLq:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 39909*/      /*SwitchType*/ 27, MVT::v4i32,// ->39938
/* 39911*/        OPC_CheckChild1Type, MVT::v4i32,
/* 39913*/        OPC_RecordChild2, // #1 = $Vn
/* 39914*/        OPC_CheckChild2Type, MVT::v4i32,
/* 39916*/        OPC_RecordChild3, // #2 = $Vm
/* 39917*/        OPC_CheckChild3Type, MVT::v4i32,
/* 39919*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39921*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39924*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39927*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                      MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1245:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VBSLq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 39938*/      /*SwitchType*/ 27, MVT::v2i64,// ->39967
/* 39940*/        OPC_CheckChild1Type, MVT::v2i64,
/* 39942*/        OPC_RecordChild2, // #1 = $Vn
/* 39943*/        OPC_CheckChild2Type, MVT::v2i64,
/* 39945*/        OPC_RecordChild3, // #2 = $Vm
/* 39946*/        OPC_CheckChild3Type, MVT::v2i64,
/* 39948*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39950*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39953*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39956*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                      MVT::v2i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1245:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$src1, QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm) - Complexity = 8
                  // Dst: (VBSLq:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/* 39967*/      /*SwitchType*/ 27, MVT::v2f32,// ->39996
/* 39969*/        OPC_CheckChild1Type, MVT::v2f32,
/* 39971*/        OPC_RecordChild2, // #1 = $Vn
/* 39972*/        OPC_CheckChild2Type, MVT::v2f32,
/* 39974*/        OPC_RecordChild3, // #2 = $Vm
/* 39975*/        OPC_CheckChild3Type, MVT::v2f32,
/* 39977*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 39979*/        OPC_EmitInteger, MVT::i32, 14, 
/* 39982*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 39985*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                      MVT::v2f32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v2f32] } 1245:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$src1, DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VBSLd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/* 39996*/      /*SwitchType*/ 27, MVT::v4f32,// ->40025
/* 39998*/        OPC_CheckChild1Type, MVT::v4f32,
/* 40000*/        OPC_RecordChild2, // #1 = $Vn
/* 40001*/        OPC_CheckChild2Type, MVT::v4f32,
/* 40003*/        OPC_RecordChild3, // #2 = $Vm
/* 40004*/        OPC_CheckChild3Type, MVT::v4f32,
/* 40006*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40008*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40011*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40014*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                      MVT::v4f32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f32] } 1245:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$src1, QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm) - Complexity = 8
                  // Dst: (VBSLq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)
/* 40025*/      0, // EndSwitchType
/* 40026*/    /*Scope*/ 0|128,2/*256*/, /*->40284*/
/* 40028*/      OPC_CheckChild0Integer, 88|128,9/*1240*/, 
/* 40031*/      OPC_RecordChild1, // #0 = $Vn
/* 40032*/      OPC_SwitchType /*10 cases */, 23, MVT::v4i16,// ->40058
/* 40035*/        OPC_CheckChild1Type, MVT::v4i16,
/* 40037*/        OPC_RecordChild2, // #1 = $Vm
/* 40038*/        OPC_CheckChild2Type, MVT::v4i16,
/* 40040*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40042*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40045*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40048*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDsv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1240:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                  // Dst: (VABDsv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 40058*/      /*SwitchType*/ 23, MVT::v2i32,// ->40083
/* 40060*/        OPC_CheckChild1Type, MVT::v2i32,
/* 40062*/        OPC_RecordChild2, // #1 = $Vm
/* 40063*/        OPC_CheckChild2Type, MVT::v2i32,
/* 40065*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40067*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40070*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40073*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDsv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1240:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VABDsv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 40083*/      /*SwitchType*/ 23, MVT::v8i16,// ->40108
/* 40085*/        OPC_CheckChild1Type, MVT::v8i16,
/* 40087*/        OPC_RecordChild2, // #1 = $Vm
/* 40088*/        OPC_CheckChild2Type, MVT::v8i16,
/* 40090*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40092*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40095*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40098*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDsv8i16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1240:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                  // Dst: (VABDsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 40108*/      /*SwitchType*/ 23, MVT::v4i32,// ->40133
/* 40110*/        OPC_CheckChild1Type, MVT::v4i32,
/* 40112*/        OPC_RecordChild2, // #1 = $Vm
/* 40113*/        OPC_CheckChild2Type, MVT::v4i32,
/* 40115*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40117*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40120*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40123*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDsv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1240:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VABDsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 40133*/      /*SwitchType*/ 23, MVT::v8i8,// ->40158
/* 40135*/        OPC_CheckChild1Type, MVT::v8i8,
/* 40137*/        OPC_RecordChild2, // #1 = $Vm
/* 40138*/        OPC_CheckChild2Type, MVT::v8i8,
/* 40140*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40142*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40145*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40148*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDsv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1240:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VABDsv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 40158*/      /*SwitchType*/ 23, MVT::v16i8,// ->40183
/* 40160*/        OPC_CheckChild1Type, MVT::v16i8,
/* 40162*/        OPC_RecordChild2, // #1 = $Vm
/* 40163*/        OPC_CheckChild2Type, MVT::v16i8,
/* 40165*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40167*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40170*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40173*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDsv16i8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1240:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                  // Dst: (VABDsv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 40183*/      /*SwitchType*/ 23, MVT::v2f32,// ->40208
/* 40185*/        OPC_CheckChild1Type, MVT::v2f32,
/* 40187*/        OPC_RecordChild2, // #1 = $Vm
/* 40188*/        OPC_CheckChild2Type, MVT::v2f32,
/* 40190*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40192*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40195*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40198*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDfd), 0,
                      MVT::v2f32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2f32] } 1240:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VABDfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/* 40208*/      /*SwitchType*/ 23, MVT::v4f32,// ->40233
/* 40210*/        OPC_CheckChild1Type, MVT::v4f32,
/* 40212*/        OPC_RecordChild2, // #1 = $Vm
/* 40213*/        OPC_CheckChild2Type, MVT::v4f32,
/* 40215*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40217*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40220*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40223*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDfq), 0,
                      MVT::v4f32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f32] } 1240:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm) - Complexity = 8
                  // Dst: (VABDfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)
/* 40233*/      /*SwitchType*/ 23, MVT::v4f16,// ->40258
/* 40235*/        OPC_CheckChild1Type, MVT::v4f16,
/* 40237*/        OPC_RecordChild2, // #1 = $Vm
/* 40238*/        OPC_CheckChild2Type, MVT::v4f16,
/* 40240*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 40242*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40245*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40248*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDhd), 0,
                      MVT::v4f16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f16] } 1240:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm) - Complexity = 8
                  // Dst: (VABDhd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/* 40258*/      /*SwitchType*/ 23, MVT::v8f16,// ->40283
/* 40260*/        OPC_CheckChild1Type, MVT::v8f16,
/* 40262*/        OPC_RecordChild2, // #1 = $Vm
/* 40263*/        OPC_CheckChild2Type, MVT::v8f16,
/* 40265*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 40267*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40270*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40273*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDhq), 0,
                      MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8f16] } 1240:{ *:[iPTR] }, QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm) - Complexity = 8
                  // Dst: (VABDhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)
/* 40283*/      0, // EndSwitchType
/* 40284*/    /*Scope*/ 28|128,1/*156*/, /*->40442*/
/* 40286*/      OPC_CheckChild0Integer, 89|128,9/*1241*/, 
/* 40289*/      OPC_RecordChild1, // #0 = $Vn
/* 40290*/      OPC_SwitchType /*6 cases */, 23, MVT::v4i16,// ->40316
/* 40293*/        OPC_CheckChild1Type, MVT::v4i16,
/* 40295*/        OPC_RecordChild2, // #1 = $Vm
/* 40296*/        OPC_CheckChild2Type, MVT::v4i16,
/* 40298*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40300*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40303*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40306*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDuv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1241:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                  // Dst: (VABDuv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 40316*/      /*SwitchType*/ 23, MVT::v2i32,// ->40341
/* 40318*/        OPC_CheckChild1Type, MVT::v2i32,
/* 40320*/        OPC_RecordChild2, // #1 = $Vm
/* 40321*/        OPC_CheckChild2Type, MVT::v2i32,
/* 40323*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40325*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40328*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40331*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDuv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1241:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VABDuv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 40341*/      /*SwitchType*/ 23, MVT::v8i16,// ->40366
/* 40343*/        OPC_CheckChild1Type, MVT::v8i16,
/* 40345*/        OPC_RecordChild2, // #1 = $Vm
/* 40346*/        OPC_CheckChild2Type, MVT::v8i16,
/* 40348*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40350*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40353*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40356*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDuv8i16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1241:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                  // Dst: (VABDuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 40366*/      /*SwitchType*/ 23, MVT::v4i32,// ->40391
/* 40368*/        OPC_CheckChild1Type, MVT::v4i32,
/* 40370*/        OPC_RecordChild2, // #1 = $Vm
/* 40371*/        OPC_CheckChild2Type, MVT::v4i32,
/* 40373*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40375*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40378*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40381*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDuv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1241:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VABDuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 40391*/      /*SwitchType*/ 23, MVT::v8i8,// ->40416
/* 40393*/        OPC_CheckChild1Type, MVT::v8i8,
/* 40395*/        OPC_RecordChild2, // #1 = $Vm
/* 40396*/        OPC_CheckChild2Type, MVT::v8i8,
/* 40398*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40400*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40403*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40406*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDuv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1241:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VABDuv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 40416*/      /*SwitchType*/ 23, MVT::v16i8,// ->40441
/* 40418*/        OPC_CheckChild1Type, MVT::v16i8,
/* 40420*/        OPC_RecordChild2, // #1 = $Vm
/* 40421*/        OPC_CheckChild2Type, MVT::v16i8,
/* 40423*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40425*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40428*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40431*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDuv16i8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1241:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                  // Dst: (VABDuv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 40441*/      0, // EndSwitchType
/* 40442*/    /*Scope*/ 3|128,1/*131*/, /*->40575*/
/* 40444*/      OPC_CheckChild0Integer, 10|128,10/*1290*/, 
/* 40447*/      OPC_RecordChild1, // #0 = $Vn
/* 40448*/      OPC_SwitchType /*5 cases */, 23, MVT::v8i8,// ->40474
/* 40451*/        OPC_CheckChild1Type, MVT::v8i8,
/* 40453*/        OPC_RecordChild2, // #1 = $Vm
/* 40454*/        OPC_CheckChild2Type, MVT::v8i8,
/* 40456*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40458*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40461*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40464*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADDi8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1290:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VPADDi8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 40474*/      /*SwitchType*/ 23, MVT::v4i16,// ->40499
/* 40476*/        OPC_CheckChild1Type, MVT::v4i16,
/* 40478*/        OPC_RecordChild2, // #1 = $Vm
/* 40479*/        OPC_CheckChild2Type, MVT::v4i16,
/* 40481*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40483*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40486*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40489*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADDi16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1290:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                  // Dst: (VPADDi16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 40499*/      /*SwitchType*/ 23, MVT::v2i32,// ->40524
/* 40501*/        OPC_CheckChild1Type, MVT::v2i32,
/* 40503*/        OPC_RecordChild2, // #1 = $Vm
/* 40504*/        OPC_CheckChild2Type, MVT::v2i32,
/* 40506*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40508*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40511*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40514*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADDi32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1290:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VPADDi32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 40524*/      /*SwitchType*/ 23, MVT::v2f32,// ->40549
/* 40526*/        OPC_CheckChild1Type, MVT::v2f32,
/* 40528*/        OPC_RecordChild2, // #1 = $Vm
/* 40529*/        OPC_CheckChild2Type, MVT::v2f32,
/* 40531*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40533*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40536*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40539*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADDf), 0,
                      MVT::v2f32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2f32] } 1290:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VPADDf:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/* 40549*/      /*SwitchType*/ 23, MVT::v4f16,// ->40574
/* 40551*/        OPC_CheckChild1Type, MVT::v4f16,
/* 40553*/        OPC_RecordChild2, // #1 = $Vm
/* 40554*/        OPC_CheckChild2Type, MVT::v4f16,
/* 40556*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 40558*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40561*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40564*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADDh), 0,
                      MVT::v4f16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f16] } 1290:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm) - Complexity = 8
                  // Dst: (VPADDh:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/* 40574*/      0, // EndSwitchType
/* 40575*/    /*Scope*/ 4|128,1/*132*/, /*->40709*/
/* 40577*/      OPC_CheckChild0Integer, 11|128,10/*1291*/, 
/* 40580*/      OPC_RecordChild1, // #0 = $Vm
/* 40581*/      OPC_SwitchType /*6 cases */, 19, MVT::v4i16,// ->40603
/* 40584*/        OPC_CheckChild1Type, MVT::v8i8,
/* 40586*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40588*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40591*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40594*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADDLsv8i8), 0,
                      MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1291:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VPADDLsv8i8:{ *:[v4i16] } DPR:{ *:[v8i8] }:$Vm)
/* 40603*/      /*SwitchType*/ 19, MVT::v2i32,// ->40624
/* 40605*/        OPC_CheckChild1Type, MVT::v4i16,
/* 40607*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40609*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40612*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40615*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADDLsv4i16), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1291:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                  // Dst: (VPADDLsv4i16:{ *:[v2i32] } DPR:{ *:[v4i16] }:$Vm)
/* 40624*/      /*SwitchType*/ 19, MVT::v1i64,// ->40645
/* 40626*/        OPC_CheckChild1Type, MVT::v2i32,
/* 40628*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40630*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40633*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40636*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADDLsv2i32), 0,
                      MVT::v1i64, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v1i64] } 1291:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VPADDLsv2i32:{ *:[v1i64] } DPR:{ *:[v2i32] }:$Vm)
/* 40645*/      /*SwitchType*/ 19, MVT::v8i16,// ->40666
/* 40647*/        OPC_CheckChild1Type, MVT::v16i8,
/* 40649*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40651*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40654*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40657*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADDLsv16i8), 0,
                      MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1291:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                  // Dst: (VPADDLsv16i8:{ *:[v8i16] } QPR:{ *:[v16i8] }:$Vm)
/* 40666*/      /*SwitchType*/ 19, MVT::v4i32,// ->40687
/* 40668*/        OPC_CheckChild1Type, MVT::v8i16,
/* 40670*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40672*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40675*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40678*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADDLsv8i16), 0,
                      MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1291:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                  // Dst: (VPADDLsv8i16:{ *:[v4i32] } QPR:{ *:[v8i16] }:$Vm)
/* 40687*/      /*SwitchType*/ 19, MVT::v2i64,// ->40708
/* 40689*/        OPC_CheckChild1Type, MVT::v4i32,
/* 40691*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40693*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40696*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40699*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADDLsv4i32), 0,
                      MVT::v2i64, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1291:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VPADDLsv4i32:{ *:[v2i64] } QPR:{ *:[v4i32] }:$Vm)
/* 40708*/      0, // EndSwitchType
/* 40709*/    /*Scope*/ 4|128,1/*132*/, /*->40843*/
/* 40711*/      OPC_CheckChild0Integer, 12|128,10/*1292*/, 
/* 40714*/      OPC_RecordChild1, // #0 = $Vm
/* 40715*/      OPC_SwitchType /*6 cases */, 19, MVT::v4i16,// ->40737
/* 40718*/        OPC_CheckChild1Type, MVT::v8i8,
/* 40720*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40722*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40725*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40728*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADDLuv8i8), 0,
                      MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1292:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VPADDLuv8i8:{ *:[v4i16] } DPR:{ *:[v8i8] }:$Vm)
/* 40737*/      /*SwitchType*/ 19, MVT::v2i32,// ->40758
/* 40739*/        OPC_CheckChild1Type, MVT::v4i16,
/* 40741*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40743*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40746*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40749*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADDLuv4i16), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1292:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                  // Dst: (VPADDLuv4i16:{ *:[v2i32] } DPR:{ *:[v4i16] }:$Vm)
/* 40758*/      /*SwitchType*/ 19, MVT::v1i64,// ->40779
/* 40760*/        OPC_CheckChild1Type, MVT::v2i32,
/* 40762*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40764*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40767*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40770*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADDLuv2i32), 0,
                      MVT::v1i64, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v1i64] } 1292:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VPADDLuv2i32:{ *:[v1i64] } DPR:{ *:[v2i32] }:$Vm)
/* 40779*/      /*SwitchType*/ 19, MVT::v8i16,// ->40800
/* 40781*/        OPC_CheckChild1Type, MVT::v16i8,
/* 40783*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40785*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40788*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40791*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADDLuv16i8), 0,
                      MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1292:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                  // Dst: (VPADDLuv16i8:{ *:[v8i16] } QPR:{ *:[v16i8] }:$Vm)
/* 40800*/      /*SwitchType*/ 19, MVT::v4i32,// ->40821
/* 40802*/        OPC_CheckChild1Type, MVT::v8i16,
/* 40804*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40806*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40809*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40812*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADDLuv8i16), 0,
                      MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1292:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                  // Dst: (VPADDLuv8i16:{ *:[v4i32] } QPR:{ *:[v8i16] }:$Vm)
/* 40821*/      /*SwitchType*/ 19, MVT::v2i64,// ->40842
/* 40823*/        OPC_CheckChild1Type, MVT::v4i32,
/* 40825*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40827*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40830*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40833*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADDLuv4i32), 0,
                      MVT::v2i64, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1292:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VPADDLuv4i32:{ *:[v2i64] } QPR:{ *:[v4i32] }:$Vm)
/* 40842*/      0, // EndSwitchType
/* 40843*/    /*Scope*/ 28|128,1/*156*/, /*->41001*/
/* 40845*/      OPC_CheckChild0Integer, 8|128,10/*1288*/, 
/* 40848*/      OPC_RecordChild1, // #0 = $src1
/* 40849*/      OPC_SwitchType /*6 cases */, 23, MVT::v4i16,// ->40875
/* 40852*/        OPC_CheckChild1Type, MVT::v4i16,
/* 40854*/        OPC_RecordChild2, // #1 = $Vm
/* 40855*/        OPC_CheckChild2Type, MVT::v8i8,
/* 40857*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40859*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40862*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40865*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADALsv8i8), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1288:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VPADALsv8i8:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v8i8] }:$Vm)
/* 40875*/      /*SwitchType*/ 23, MVT::v2i32,// ->40900
/* 40877*/        OPC_CheckChild1Type, MVT::v2i32,
/* 40879*/        OPC_RecordChild2, // #1 = $Vm
/* 40880*/        OPC_CheckChild2Type, MVT::v4i16,
/* 40882*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40884*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40887*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40890*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADALsv4i16), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1288:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                  // Dst: (VPADALsv4i16:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v4i16] }:$Vm)
/* 40900*/      /*SwitchType*/ 23, MVT::v1i64,// ->40925
/* 40902*/        OPC_CheckChild1Type, MVT::v1i64,
/* 40904*/        OPC_RecordChild2, // #1 = $Vm
/* 40905*/        OPC_CheckChild2Type, MVT::v2i32,
/* 40907*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40909*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40912*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40915*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADALsv2i32), 0,
                      MVT::v1i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v1i64] } 1288:{ *:[iPTR] }, DPR:{ *:[v1i64] }:$src1, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VPADALsv2i32:{ *:[v1i64] } DPR:{ *:[v1i64] }:$src1, DPR:{ *:[v2i32] }:$Vm)
/* 40925*/      /*SwitchType*/ 23, MVT::v8i16,// ->40950
/* 40927*/        OPC_CheckChild1Type, MVT::v8i16,
/* 40929*/        OPC_RecordChild2, // #1 = $Vm
/* 40930*/        OPC_CheckChild2Type, MVT::v16i8,
/* 40932*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40934*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40937*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40940*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADALsv16i8), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1288:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                  // Dst: (VPADALsv16i8:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v16i8] }:$Vm)
/* 40950*/      /*SwitchType*/ 23, MVT::v4i32,// ->40975
/* 40952*/        OPC_CheckChild1Type, MVT::v4i32,
/* 40954*/        OPC_RecordChild2, // #1 = $Vm
/* 40955*/        OPC_CheckChild2Type, MVT::v8i16,
/* 40957*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40959*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40962*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40965*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADALsv8i16), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1288:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                  // Dst: (VPADALsv8i16:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v8i16] }:$Vm)
/* 40975*/      /*SwitchType*/ 23, MVT::v2i64,// ->41000
/* 40977*/        OPC_CheckChild1Type, MVT::v2i64,
/* 40979*/        OPC_RecordChild2, // #1 = $Vm
/* 40980*/        OPC_CheckChild2Type, MVT::v4i32,
/* 40982*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 40984*/        OPC_EmitInteger, MVT::i32, 14, 
/* 40987*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 40990*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADALsv4i32), 0,
                      MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1288:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$src1, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VPADALsv4i32:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, QPR:{ *:[v4i32] }:$Vm)
/* 41000*/      0, // EndSwitchType
/* 41001*/    /*Scope*/ 28|128,1/*156*/, /*->41159*/
/* 41003*/      OPC_CheckChild0Integer, 9|128,10/*1289*/, 
/* 41006*/      OPC_RecordChild1, // #0 = $src1
/* 41007*/      OPC_SwitchType /*6 cases */, 23, MVT::v4i16,// ->41033
/* 41010*/        OPC_CheckChild1Type, MVT::v4i16,
/* 41012*/        OPC_RecordChild2, // #1 = $Vm
/* 41013*/        OPC_CheckChild2Type, MVT::v8i8,
/* 41015*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41017*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41020*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41023*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADALuv8i8), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1289:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VPADALuv8i8:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v8i8] }:$Vm)
/* 41033*/      /*SwitchType*/ 23, MVT::v2i32,// ->41058
/* 41035*/        OPC_CheckChild1Type, MVT::v2i32,
/* 41037*/        OPC_RecordChild2, // #1 = $Vm
/* 41038*/        OPC_CheckChild2Type, MVT::v4i16,
/* 41040*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41042*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41045*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41048*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADALuv4i16), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1289:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                  // Dst: (VPADALuv4i16:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v4i16] }:$Vm)
/* 41058*/      /*SwitchType*/ 23, MVT::v1i64,// ->41083
/* 41060*/        OPC_CheckChild1Type, MVT::v1i64,
/* 41062*/        OPC_RecordChild2, // #1 = $Vm
/* 41063*/        OPC_CheckChild2Type, MVT::v2i32,
/* 41065*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41067*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41070*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41073*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADALuv2i32), 0,
                      MVT::v1i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v1i64] } 1289:{ *:[iPTR] }, DPR:{ *:[v1i64] }:$src1, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VPADALuv2i32:{ *:[v1i64] } DPR:{ *:[v1i64] }:$src1, DPR:{ *:[v2i32] }:$Vm)
/* 41083*/      /*SwitchType*/ 23, MVT::v8i16,// ->41108
/* 41085*/        OPC_CheckChild1Type, MVT::v8i16,
/* 41087*/        OPC_RecordChild2, // #1 = $Vm
/* 41088*/        OPC_CheckChild2Type, MVT::v16i8,
/* 41090*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41092*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41095*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41098*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADALuv16i8), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1289:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                  // Dst: (VPADALuv16i8:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v16i8] }:$Vm)
/* 41108*/      /*SwitchType*/ 23, MVT::v4i32,// ->41133
/* 41110*/        OPC_CheckChild1Type, MVT::v4i32,
/* 41112*/        OPC_RecordChild2, // #1 = $Vm
/* 41113*/        OPC_CheckChild2Type, MVT::v8i16,
/* 41115*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41117*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41120*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41123*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADALuv8i16), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1289:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                  // Dst: (VPADALuv8i16:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v8i16] }:$Vm)
/* 41133*/      /*SwitchType*/ 23, MVT::v2i64,// ->41158
/* 41135*/        OPC_CheckChild1Type, MVT::v2i64,
/* 41137*/        OPC_RecordChild2, // #1 = $Vm
/* 41138*/        OPC_CheckChild2Type, MVT::v4i32,
/* 41140*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41142*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41145*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41148*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPADALuv4i32), 0,
                      MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1289:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$src1, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VPADALuv4i32:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, QPR:{ *:[v4i32] }:$Vm)
/* 41158*/      0, // EndSwitchType
/* 41159*/    /*Scope*/ 3|128,1/*131*/, /*->41292*/
/* 41161*/      OPC_CheckChild0Integer, 13|128,10/*1293*/, 
/* 41164*/      OPC_RecordChild1, // #0 = $Vn
/* 41165*/      OPC_SwitchType /*5 cases */, 23, MVT::v8i8,// ->41191
/* 41168*/        OPC_CheckChild1Type, MVT::v8i8,
/* 41170*/        OPC_RecordChild2, // #1 = $Vm
/* 41171*/        OPC_CheckChild2Type, MVT::v8i8,
/* 41173*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41175*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41178*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41181*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPMAXs8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1293:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VPMAXs8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 41191*/      /*SwitchType*/ 23, MVT::v4i16,// ->41216
/* 41193*/        OPC_CheckChild1Type, MVT::v4i16,
/* 41195*/        OPC_RecordChild2, // #1 = $Vm
/* 41196*/        OPC_CheckChild2Type, MVT::v4i16,
/* 41198*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41200*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41203*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41206*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPMAXs16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1293:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                  // Dst: (VPMAXs16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 41216*/      /*SwitchType*/ 23, MVT::v2i32,// ->41241
/* 41218*/        OPC_CheckChild1Type, MVT::v2i32,
/* 41220*/        OPC_RecordChild2, // #1 = $Vm
/* 41221*/        OPC_CheckChild2Type, MVT::v2i32,
/* 41223*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41225*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41228*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41231*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPMAXs32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1293:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VPMAXs32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 41241*/      /*SwitchType*/ 23, MVT::v2f32,// ->41266
/* 41243*/        OPC_CheckChild1Type, MVT::v2f32,
/* 41245*/        OPC_RecordChild2, // #1 = $Vm
/* 41246*/        OPC_CheckChild2Type, MVT::v2f32,
/* 41248*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41250*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41253*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41256*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPMAXf), 0,
                      MVT::v2f32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2f32] } 1293:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VPMAXf:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/* 41266*/      /*SwitchType*/ 23, MVT::v4f16,// ->41291
/* 41268*/        OPC_CheckChild1Type, MVT::v4f16,
/* 41270*/        OPC_RecordChild2, // #1 = $Vm
/* 41271*/        OPC_CheckChild2Type, MVT::v4f16,
/* 41273*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 41275*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41278*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41281*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPMAXh), 0,
                      MVT::v4f16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f16] } 1293:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm) - Complexity = 8
                  // Dst: (VPMAXh:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/* 41291*/      0, // EndSwitchType
/* 41292*/    /*Scope*/ 81, /*->41374*/
/* 41293*/      OPC_CheckChild0Integer, 14|128,10/*1294*/, 
/* 41296*/      OPC_RecordChild1, // #0 = $Vn
/* 41297*/      OPC_SwitchType /*3 cases */, 23, MVT::v8i8,// ->41323
/* 41300*/        OPC_CheckChild1Type, MVT::v8i8,
/* 41302*/        OPC_RecordChild2, // #1 = $Vm
/* 41303*/        OPC_CheckChild2Type, MVT::v8i8,
/* 41305*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41307*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41310*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41313*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPMAXu8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1294:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VPMAXu8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 41323*/      /*SwitchType*/ 23, MVT::v4i16,// ->41348
/* 41325*/        OPC_CheckChild1Type, MVT::v4i16,
/* 41327*/        OPC_RecordChild2, // #1 = $Vm
/* 41328*/        OPC_CheckChild2Type, MVT::v4i16,
/* 41330*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41332*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41335*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41338*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPMAXu16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1294:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                  // Dst: (VPMAXu16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 41348*/      /*SwitchType*/ 23, MVT::v2i32,// ->41373
/* 41350*/        OPC_CheckChild1Type, MVT::v2i32,
/* 41352*/        OPC_RecordChild2, // #1 = $Vm
/* 41353*/        OPC_CheckChild2Type, MVT::v2i32,
/* 41355*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41357*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41360*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41363*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPMAXu32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1294:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VPMAXu32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 41373*/      0, // EndSwitchType
/* 41374*/    /*Scope*/ 3|128,1/*131*/, /*->41507*/
/* 41376*/      OPC_CheckChild0Integer, 15|128,10/*1295*/, 
/* 41379*/      OPC_RecordChild1, // #0 = $Vn
/* 41380*/      OPC_SwitchType /*5 cases */, 23, MVT::v8i8,// ->41406
/* 41383*/        OPC_CheckChild1Type, MVT::v8i8,
/* 41385*/        OPC_RecordChild2, // #1 = $Vm
/* 41386*/        OPC_CheckChild2Type, MVT::v8i8,
/* 41388*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41390*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41393*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41396*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPMINs8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1295:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VPMINs8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 41406*/      /*SwitchType*/ 23, MVT::v4i16,// ->41431
/* 41408*/        OPC_CheckChild1Type, MVT::v4i16,
/* 41410*/        OPC_RecordChild2, // #1 = $Vm
/* 41411*/        OPC_CheckChild2Type, MVT::v4i16,
/* 41413*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41415*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41418*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41421*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPMINs16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1295:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                  // Dst: (VPMINs16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 41431*/      /*SwitchType*/ 23, MVT::v2i32,// ->41456
/* 41433*/        OPC_CheckChild1Type, MVT::v2i32,
/* 41435*/        OPC_RecordChild2, // #1 = $Vm
/* 41436*/        OPC_CheckChild2Type, MVT::v2i32,
/* 41438*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41440*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41443*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41446*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPMINs32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1295:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VPMINs32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 41456*/      /*SwitchType*/ 23, MVT::v2f32,// ->41481
/* 41458*/        OPC_CheckChild1Type, MVT::v2f32,
/* 41460*/        OPC_RecordChild2, // #1 = $Vm
/* 41461*/        OPC_CheckChild2Type, MVT::v2f32,
/* 41463*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41465*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41468*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41471*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPMINf), 0,
                      MVT::v2f32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2f32] } 1295:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VPMINf:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/* 41481*/      /*SwitchType*/ 23, MVT::v4f16,// ->41506
/* 41483*/        OPC_CheckChild1Type, MVT::v4f16,
/* 41485*/        OPC_RecordChild2, // #1 = $Vm
/* 41486*/        OPC_CheckChild2Type, MVT::v4f16,
/* 41488*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 41490*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41493*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41496*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPMINh), 0,
                      MVT::v4f16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f16] } 1295:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm) - Complexity = 8
                  // Dst: (VPMINh:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/* 41506*/      0, // EndSwitchType
/* 41507*/    /*Scope*/ 81, /*->41589*/
/* 41508*/      OPC_CheckChild0Integer, 16|128,10/*1296*/, 
/* 41511*/      OPC_RecordChild1, // #0 = $Vn
/* 41512*/      OPC_SwitchType /*3 cases */, 23, MVT::v8i8,// ->41538
/* 41515*/        OPC_CheckChild1Type, MVT::v8i8,
/* 41517*/        OPC_RecordChild2, // #1 = $Vm
/* 41518*/        OPC_CheckChild2Type, MVT::v8i8,
/* 41520*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41522*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41525*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41528*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPMINu8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1296:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VPMINu8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 41538*/      /*SwitchType*/ 23, MVT::v4i16,// ->41563
/* 41540*/        OPC_CheckChild1Type, MVT::v4i16,
/* 41542*/        OPC_RecordChild2, // #1 = $Vm
/* 41543*/        OPC_CheckChild2Type, MVT::v4i16,
/* 41545*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41547*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41550*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41553*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPMINu16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1296:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                  // Dst: (VPMINu16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 41563*/      /*SwitchType*/ 23, MVT::v2i32,// ->41588
/* 41565*/        OPC_CheckChild1Type, MVT::v2i32,
/* 41567*/        OPC_RecordChild2, // #1 = $Vm
/* 41568*/        OPC_CheckChild2Type, MVT::v2i32,
/* 41570*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41572*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41575*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41578*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VPMINu32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1296:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VPMINu32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 41588*/      0, // EndSwitchType
/* 41589*/    /*Scope*/ 4|128,1/*132*/, /*->41723*/
/* 41591*/      OPC_CheckChild0Integer, 41|128,10/*1321*/, 
/* 41594*/      OPC_RecordChild1, // #0 = $Vm
/* 41595*/      OPC_SwitchType /*6 cases */, 19, MVT::v2i32,// ->41617
/* 41598*/        OPC_CheckChild1Type, MVT::v2i32,
/* 41600*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41602*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41605*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41608*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRECPEd), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1321:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VRECPEd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm)
/* 41617*/      /*SwitchType*/ 19, MVT::v4i32,// ->41638
/* 41619*/        OPC_CheckChild1Type, MVT::v4i32,
/* 41621*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41623*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41626*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41629*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRECPEq), 0,
                      MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1321:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VRECPEq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm)
/* 41638*/      /*SwitchType*/ 19, MVT::v2f32,// ->41659
/* 41640*/        OPC_CheckChild1Type, MVT::v2f32,
/* 41642*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41644*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41647*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41650*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRECPEfd), 0,
                      MVT::v2f32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v2f32] } 1321:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VRECPEfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vm)
/* 41659*/      /*SwitchType*/ 19, MVT::v4f32,// ->41680
/* 41661*/        OPC_CheckChild1Type, MVT::v4f32,
/* 41663*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41665*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41668*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41671*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRECPEfq), 0,
                      MVT::v4f32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f32] } 1321:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$Vm) - Complexity = 8
                  // Dst: (VRECPEfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vm)
/* 41680*/      /*SwitchType*/ 19, MVT::v4f16,// ->41701
/* 41682*/        OPC_CheckChild1Type, MVT::v4f16,
/* 41684*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 41686*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41689*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41692*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRECPEhd), 0,
                      MVT::v4f16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f16] } 1321:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vm) - Complexity = 8
                  // Dst: (VRECPEhd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vm)
/* 41701*/      /*SwitchType*/ 19, MVT::v8f16,// ->41722
/* 41703*/        OPC_CheckChild1Type, MVT::v8f16,
/* 41705*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 41707*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41710*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41713*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRECPEhq), 0,
                      MVT::v8f16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v8f16] } 1321:{ *:[iPTR] }, QPR:{ *:[v8f16] }:$Vm) - Complexity = 8
                  // Dst: (VRECPEhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vm)
/* 41722*/      0, // EndSwitchType
/* 41723*/    /*Scope*/ 4|128,1/*132*/, /*->41857*/
/* 41725*/      OPC_CheckChild0Integer, 54|128,10/*1334*/, 
/* 41728*/      OPC_RecordChild1, // #0 = $Vm
/* 41729*/      OPC_SwitchType /*6 cases */, 19, MVT::v2i32,// ->41751
/* 41732*/        OPC_CheckChild1Type, MVT::v2i32,
/* 41734*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41736*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41739*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41742*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSQRTEd), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1334:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VRSQRTEd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm)
/* 41751*/      /*SwitchType*/ 19, MVT::v4i32,// ->41772
/* 41753*/        OPC_CheckChild1Type, MVT::v4i32,
/* 41755*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41757*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41760*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41763*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSQRTEq), 0,
                      MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1334:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VRSQRTEq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm)
/* 41772*/      /*SwitchType*/ 19, MVT::v2f32,// ->41793
/* 41774*/        OPC_CheckChild1Type, MVT::v2f32,
/* 41776*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41778*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41781*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41784*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSQRTEfd), 0,
                      MVT::v2f32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v2f32] } 1334:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VRSQRTEfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vm)
/* 41793*/      /*SwitchType*/ 19, MVT::v4f32,// ->41814
/* 41795*/        OPC_CheckChild1Type, MVT::v4f32,
/* 41797*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41799*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41802*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41805*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSQRTEfq), 0,
                      MVT::v4f32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f32] } 1334:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$Vm) - Complexity = 8
                  // Dst: (VRSQRTEfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vm)
/* 41814*/      /*SwitchType*/ 19, MVT::v4f16,// ->41835
/* 41816*/        OPC_CheckChild1Type, MVT::v4f16,
/* 41818*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 41820*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41823*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41826*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSQRTEhd), 0,
                      MVT::v4f16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f16] } 1334:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vm) - Complexity = 8
                  // Dst: (VRSQRTEhd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vm)
/* 41835*/      /*SwitchType*/ 19, MVT::v8f16,// ->41856
/* 41837*/        OPC_CheckChild1Type, MVT::v8f16,
/* 41839*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 41841*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41844*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41847*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSQRTEhq), 0,
                      MVT::v8f16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v8f16] } 1334:{ *:[iPTR] }, QPR:{ *:[v8f16] }:$Vm) - Complexity = 8
                  // Dst: (VRSQRTEhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vm)
/* 41856*/      0, // EndSwitchType
/* 41857*/    /*Scope*/ 78|128,1/*206*/, /*->42065*/
/* 41859*/      OPC_CheckChild0Integer, 58|128,10/*1338*/, 
/* 41862*/      OPC_RecordChild1, // #0 = $Vm
/* 41863*/      OPC_SwitchType /*8 cases */, 23, MVT::v4i16,// ->41889
/* 41866*/        OPC_CheckChild1Type, MVT::v4i16,
/* 41868*/        OPC_RecordChild2, // #1 = $Vn
/* 41869*/        OPC_CheckChild2Type, MVT::v4i16,
/* 41871*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41873*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41876*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41879*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLsv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1338:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vm, DPR:{ *:[v4i16] }:$Vn) - Complexity = 8
                  // Dst: (VSHLsv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, DPR:{ *:[v4i16] }:$Vn)
/* 41889*/      /*SwitchType*/ 23, MVT::v2i32,// ->41914
/* 41891*/        OPC_CheckChild1Type, MVT::v2i32,
/* 41893*/        OPC_RecordChild2, // #1 = $Vn
/* 41894*/        OPC_CheckChild2Type, MVT::v2i32,
/* 41896*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41898*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41901*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41904*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLsv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1338:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vm, DPR:{ *:[v2i32] }:$Vn) - Complexity = 8
                  // Dst: (VSHLsv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, DPR:{ *:[v2i32] }:$Vn)
/* 41914*/      /*SwitchType*/ 23, MVT::v8i16,// ->41939
/* 41916*/        OPC_CheckChild1Type, MVT::v8i16,
/* 41918*/        OPC_RecordChild2, // #1 = $Vn
/* 41919*/        OPC_CheckChild2Type, MVT::v8i16,
/* 41921*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41923*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41926*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41929*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLsv8i16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1338:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vm, QPR:{ *:[v8i16] }:$Vn) - Complexity = 8
                  // Dst: (VSHLsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, QPR:{ *:[v8i16] }:$Vn)
/* 41939*/      /*SwitchType*/ 23, MVT::v4i32,// ->41964
/* 41941*/        OPC_CheckChild1Type, MVT::v4i32,
/* 41943*/        OPC_RecordChild2, // #1 = $Vn
/* 41944*/        OPC_CheckChild2Type, MVT::v4i32,
/* 41946*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41948*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41951*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41954*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLsv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1338:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vm, QPR:{ *:[v4i32] }:$Vn) - Complexity = 8
                  // Dst: (VSHLsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, QPR:{ *:[v4i32] }:$Vn)
/* 41964*/      /*SwitchType*/ 23, MVT::v8i8,// ->41989
/* 41966*/        OPC_CheckChild1Type, MVT::v8i8,
/* 41968*/        OPC_RecordChild2, // #1 = $Vn
/* 41969*/        OPC_CheckChild2Type, MVT::v8i8,
/* 41971*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41973*/        OPC_EmitInteger, MVT::i32, 14, 
/* 41976*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 41979*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLsv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1338:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vm, DPR:{ *:[v8i8] }:$Vn) - Complexity = 8
                  // Dst: (VSHLsv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, DPR:{ *:[v8i8] }:$Vn)
/* 41989*/      /*SwitchType*/ 23, MVT::v16i8,// ->42014
/* 41991*/        OPC_CheckChild1Type, MVT::v16i8,
/* 41993*/        OPC_RecordChild2, // #1 = $Vn
/* 41994*/        OPC_CheckChild2Type, MVT::v16i8,
/* 41996*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 41998*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42001*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42004*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLsv16i8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1338:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vm, QPR:{ *:[v16i8] }:$Vn) - Complexity = 8
                  // Dst: (VSHLsv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, QPR:{ *:[v16i8] }:$Vn)
/* 42014*/      /*SwitchType*/ 23, MVT::v1i64,// ->42039
/* 42016*/        OPC_CheckChild1Type, MVT::v1i64,
/* 42018*/        OPC_RecordChild2, // #1 = $Vn
/* 42019*/        OPC_CheckChild2Type, MVT::v1i64,
/* 42021*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42023*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42026*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42029*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLsv1i64), 0,
                      MVT::v1i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v1i64] } 1338:{ *:[iPTR] }, DPR:{ *:[v1i64] }:$Vm, DPR:{ *:[v1i64] }:$Vn) - Complexity = 8
                  // Dst: (VSHLsv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, DPR:{ *:[v1i64] }:$Vn)
/* 42039*/      /*SwitchType*/ 23, MVT::v2i64,// ->42064
/* 42041*/        OPC_CheckChild1Type, MVT::v2i64,
/* 42043*/        OPC_RecordChild2, // #1 = $Vn
/* 42044*/        OPC_CheckChild2Type, MVT::v2i64,
/* 42046*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42048*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42051*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42054*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLsv2i64), 0,
                      MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1338:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$Vm, QPR:{ *:[v2i64] }:$Vn) - Complexity = 8
                  // Dst: (VSHLsv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, QPR:{ *:[v2i64] }:$Vn)
/* 42064*/      0, // EndSwitchType
/* 42065*/    /*Scope*/ 78|128,1/*206*/, /*->42273*/
/* 42067*/      OPC_CheckChild0Integer, 59|128,10/*1339*/, 
/* 42070*/      OPC_RecordChild1, // #0 = $Vm
/* 42071*/      OPC_SwitchType /*8 cases */, 23, MVT::v4i16,// ->42097
/* 42074*/        OPC_CheckChild1Type, MVT::v4i16,
/* 42076*/        OPC_RecordChild2, // #1 = $Vn
/* 42077*/        OPC_CheckChild2Type, MVT::v4i16,
/* 42079*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42081*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42084*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42087*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLuv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1339:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vm, DPR:{ *:[v4i16] }:$Vn) - Complexity = 8
                  // Dst: (VSHLuv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, DPR:{ *:[v4i16] }:$Vn)
/* 42097*/      /*SwitchType*/ 23, MVT::v2i32,// ->42122
/* 42099*/        OPC_CheckChild1Type, MVT::v2i32,
/* 42101*/        OPC_RecordChild2, // #1 = $Vn
/* 42102*/        OPC_CheckChild2Type, MVT::v2i32,
/* 42104*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42106*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42109*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42112*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLuv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1339:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vm, DPR:{ *:[v2i32] }:$Vn) - Complexity = 8
                  // Dst: (VSHLuv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, DPR:{ *:[v2i32] }:$Vn)
/* 42122*/      /*SwitchType*/ 23, MVT::v8i16,// ->42147
/* 42124*/        OPC_CheckChild1Type, MVT::v8i16,
/* 42126*/        OPC_RecordChild2, // #1 = $Vn
/* 42127*/        OPC_CheckChild2Type, MVT::v8i16,
/* 42129*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42131*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42134*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42137*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLuv8i16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1339:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vm, QPR:{ *:[v8i16] }:$Vn) - Complexity = 8
                  // Dst: (VSHLuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, QPR:{ *:[v8i16] }:$Vn)
/* 42147*/      /*SwitchType*/ 23, MVT::v4i32,// ->42172
/* 42149*/        OPC_CheckChild1Type, MVT::v4i32,
/* 42151*/        OPC_RecordChild2, // #1 = $Vn
/* 42152*/        OPC_CheckChild2Type, MVT::v4i32,
/* 42154*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42156*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42159*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42162*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLuv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1339:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vm, QPR:{ *:[v4i32] }:$Vn) - Complexity = 8
                  // Dst: (VSHLuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, QPR:{ *:[v4i32] }:$Vn)
/* 42172*/      /*SwitchType*/ 23, MVT::v8i8,// ->42197
/* 42174*/        OPC_CheckChild1Type, MVT::v8i8,
/* 42176*/        OPC_RecordChild2, // #1 = $Vn
/* 42177*/        OPC_CheckChild2Type, MVT::v8i8,
/* 42179*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42181*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42184*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42187*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLuv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1339:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vm, DPR:{ *:[v8i8] }:$Vn) - Complexity = 8
                  // Dst: (VSHLuv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, DPR:{ *:[v8i8] }:$Vn)
/* 42197*/      /*SwitchType*/ 23, MVT::v16i8,// ->42222
/* 42199*/        OPC_CheckChild1Type, MVT::v16i8,
/* 42201*/        OPC_RecordChild2, // #1 = $Vn
/* 42202*/        OPC_CheckChild2Type, MVT::v16i8,
/* 42204*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42206*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42209*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42212*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLuv16i8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1339:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vm, QPR:{ *:[v16i8] }:$Vn) - Complexity = 8
                  // Dst: (VSHLuv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, QPR:{ *:[v16i8] }:$Vn)
/* 42222*/      /*SwitchType*/ 23, MVT::v1i64,// ->42247
/* 42224*/        OPC_CheckChild1Type, MVT::v1i64,
/* 42226*/        OPC_RecordChild2, // #1 = $Vn
/* 42227*/        OPC_CheckChild2Type, MVT::v1i64,
/* 42229*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42231*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42234*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42237*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLuv1i64), 0,
                      MVT::v1i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v1i64] } 1339:{ *:[iPTR] }, DPR:{ *:[v1i64] }:$Vm, DPR:{ *:[v1i64] }:$Vn) - Complexity = 8
                  // Dst: (VSHLuv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, DPR:{ *:[v1i64] }:$Vn)
/* 42247*/      /*SwitchType*/ 23, MVT::v2i64,// ->42272
/* 42249*/        OPC_CheckChild1Type, MVT::v2i64,
/* 42251*/        OPC_RecordChild2, // #1 = $Vn
/* 42252*/        OPC_CheckChild2Type, MVT::v2i64,
/* 42254*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42256*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42259*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42262*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLuv2i64), 0,
                      MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1339:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$Vm, QPR:{ *:[v2i64] }:$Vn) - Complexity = 8
                  // Dst: (VSHLuv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, QPR:{ *:[v2i64] }:$Vn)
/* 42272*/      0, // EndSwitchType
/* 42273*/    /*Scope*/ 78|128,1/*206*/, /*->42481*/
/* 42275*/      OPC_CheckChild0Integer, 52|128,10/*1332*/, 
/* 42278*/      OPC_RecordChild1, // #0 = $Vm
/* 42279*/      OPC_SwitchType /*8 cases */, 23, MVT::v4i16,// ->42305
/* 42282*/        OPC_CheckChild1Type, MVT::v4i16,
/* 42284*/        OPC_RecordChild2, // #1 = $Vn
/* 42285*/        OPC_CheckChild2Type, MVT::v4i16,
/* 42287*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42289*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42292*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42295*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHLsv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1332:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vm, DPR:{ *:[v4i16] }:$Vn) - Complexity = 8
                  // Dst: (VRSHLsv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, DPR:{ *:[v4i16] }:$Vn)
/* 42305*/      /*SwitchType*/ 23, MVT::v2i32,// ->42330
/* 42307*/        OPC_CheckChild1Type, MVT::v2i32,
/* 42309*/        OPC_RecordChild2, // #1 = $Vn
/* 42310*/        OPC_CheckChild2Type, MVT::v2i32,
/* 42312*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42314*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42317*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42320*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHLsv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1332:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vm, DPR:{ *:[v2i32] }:$Vn) - Complexity = 8
                  // Dst: (VRSHLsv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, DPR:{ *:[v2i32] }:$Vn)
/* 42330*/      /*SwitchType*/ 23, MVT::v8i16,// ->42355
/* 42332*/        OPC_CheckChild1Type, MVT::v8i16,
/* 42334*/        OPC_RecordChild2, // #1 = $Vn
/* 42335*/        OPC_CheckChild2Type, MVT::v8i16,
/* 42337*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42339*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42342*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42345*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHLsv8i16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1332:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vm, QPR:{ *:[v8i16] }:$Vn) - Complexity = 8
                  // Dst: (VRSHLsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, QPR:{ *:[v8i16] }:$Vn)
/* 42355*/      /*SwitchType*/ 23, MVT::v4i32,// ->42380
/* 42357*/        OPC_CheckChild1Type, MVT::v4i32,
/* 42359*/        OPC_RecordChild2, // #1 = $Vn
/* 42360*/        OPC_CheckChild2Type, MVT::v4i32,
/* 42362*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42364*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42367*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42370*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHLsv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1332:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vm, QPR:{ *:[v4i32] }:$Vn) - Complexity = 8
                  // Dst: (VRSHLsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, QPR:{ *:[v4i32] }:$Vn)
/* 42380*/      /*SwitchType*/ 23, MVT::v8i8,// ->42405
/* 42382*/        OPC_CheckChild1Type, MVT::v8i8,
/* 42384*/        OPC_RecordChild2, // #1 = $Vn
/* 42385*/        OPC_CheckChild2Type, MVT::v8i8,
/* 42387*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42389*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42392*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42395*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHLsv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1332:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vm, DPR:{ *:[v8i8] }:$Vn) - Complexity = 8
                  // Dst: (VRSHLsv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, DPR:{ *:[v8i8] }:$Vn)
/* 42405*/      /*SwitchType*/ 23, MVT::v16i8,// ->42430
/* 42407*/        OPC_CheckChild1Type, MVT::v16i8,
/* 42409*/        OPC_RecordChild2, // #1 = $Vn
/* 42410*/        OPC_CheckChild2Type, MVT::v16i8,
/* 42412*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42414*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42417*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42420*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHLsv16i8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1332:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vm, QPR:{ *:[v16i8] }:$Vn) - Complexity = 8
                  // Dst: (VRSHLsv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, QPR:{ *:[v16i8] }:$Vn)
/* 42430*/      /*SwitchType*/ 23, MVT::v1i64,// ->42455
/* 42432*/        OPC_CheckChild1Type, MVT::v1i64,
/* 42434*/        OPC_RecordChild2, // #1 = $Vn
/* 42435*/        OPC_CheckChild2Type, MVT::v1i64,
/* 42437*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42439*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42442*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42445*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHLsv1i64), 0,
                      MVT::v1i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v1i64] } 1332:{ *:[iPTR] }, DPR:{ *:[v1i64] }:$Vm, DPR:{ *:[v1i64] }:$Vn) - Complexity = 8
                  // Dst: (VRSHLsv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, DPR:{ *:[v1i64] }:$Vn)
/* 42455*/      /*SwitchType*/ 23, MVT::v2i64,// ->42480
/* 42457*/        OPC_CheckChild1Type, MVT::v2i64,
/* 42459*/        OPC_RecordChild2, // #1 = $Vn
/* 42460*/        OPC_CheckChild2Type, MVT::v2i64,
/* 42462*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42464*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42467*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42470*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHLsv2i64), 0,
                      MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1332:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$Vm, QPR:{ *:[v2i64] }:$Vn) - Complexity = 8
                  // Dst: (VRSHLsv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, QPR:{ *:[v2i64] }:$Vn)
/* 42480*/      0, // EndSwitchType
/* 42481*/    /*Scope*/ 78|128,1/*206*/, /*->42689*/
/* 42483*/      OPC_CheckChild0Integer, 53|128,10/*1333*/, 
/* 42486*/      OPC_RecordChild1, // #0 = $Vm
/* 42487*/      OPC_SwitchType /*8 cases */, 23, MVT::v4i16,// ->42513
/* 42490*/        OPC_CheckChild1Type, MVT::v4i16,
/* 42492*/        OPC_RecordChild2, // #1 = $Vn
/* 42493*/        OPC_CheckChild2Type, MVT::v4i16,
/* 42495*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42497*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42500*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42503*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHLuv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1333:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vm, DPR:{ *:[v4i16] }:$Vn) - Complexity = 8
                  // Dst: (VRSHLuv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, DPR:{ *:[v4i16] }:$Vn)
/* 42513*/      /*SwitchType*/ 23, MVT::v2i32,// ->42538
/* 42515*/        OPC_CheckChild1Type, MVT::v2i32,
/* 42517*/        OPC_RecordChild2, // #1 = $Vn
/* 42518*/        OPC_CheckChild2Type, MVT::v2i32,
/* 42520*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42522*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42525*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42528*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHLuv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1333:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vm, DPR:{ *:[v2i32] }:$Vn) - Complexity = 8
                  // Dst: (VRSHLuv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, DPR:{ *:[v2i32] }:$Vn)
/* 42538*/      /*SwitchType*/ 23, MVT::v8i16,// ->42563
/* 42540*/        OPC_CheckChild1Type, MVT::v8i16,
/* 42542*/        OPC_RecordChild2, // #1 = $Vn
/* 42543*/        OPC_CheckChild2Type, MVT::v8i16,
/* 42545*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42547*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42550*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42553*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHLuv8i16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1333:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vm, QPR:{ *:[v8i16] }:$Vn) - Complexity = 8
                  // Dst: (VRSHLuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, QPR:{ *:[v8i16] }:$Vn)
/* 42563*/      /*SwitchType*/ 23, MVT::v4i32,// ->42588
/* 42565*/        OPC_CheckChild1Type, MVT::v4i32,
/* 42567*/        OPC_RecordChild2, // #1 = $Vn
/* 42568*/        OPC_CheckChild2Type, MVT::v4i32,
/* 42570*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42572*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42575*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42578*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHLuv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1333:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vm, QPR:{ *:[v4i32] }:$Vn) - Complexity = 8
                  // Dst: (VRSHLuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, QPR:{ *:[v4i32] }:$Vn)
/* 42588*/      /*SwitchType*/ 23, MVT::v8i8,// ->42613
/* 42590*/        OPC_CheckChild1Type, MVT::v8i8,
/* 42592*/        OPC_RecordChild2, // #1 = $Vn
/* 42593*/        OPC_CheckChild2Type, MVT::v8i8,
/* 42595*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42597*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42600*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42603*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHLuv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1333:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vm, DPR:{ *:[v8i8] }:$Vn) - Complexity = 8
                  // Dst: (VRSHLuv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, DPR:{ *:[v8i8] }:$Vn)
/* 42613*/      /*SwitchType*/ 23, MVT::v16i8,// ->42638
/* 42615*/        OPC_CheckChild1Type, MVT::v16i8,
/* 42617*/        OPC_RecordChild2, // #1 = $Vn
/* 42618*/        OPC_CheckChild2Type, MVT::v16i8,
/* 42620*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42622*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42625*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42628*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHLuv16i8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1333:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vm, QPR:{ *:[v16i8] }:$Vn) - Complexity = 8
                  // Dst: (VRSHLuv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, QPR:{ *:[v16i8] }:$Vn)
/* 42638*/      /*SwitchType*/ 23, MVT::v1i64,// ->42663
/* 42640*/        OPC_CheckChild1Type, MVT::v1i64,
/* 42642*/        OPC_RecordChild2, // #1 = $Vn
/* 42643*/        OPC_CheckChild2Type, MVT::v1i64,
/* 42645*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42647*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42650*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42653*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHLuv1i64), 0,
                      MVT::v1i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v1i64] } 1333:{ *:[iPTR] }, DPR:{ *:[v1i64] }:$Vm, DPR:{ *:[v1i64] }:$Vn) - Complexity = 8
                  // Dst: (VRSHLuv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, DPR:{ *:[v1i64] }:$Vn)
/* 42663*/      /*SwitchType*/ 23, MVT::v2i64,// ->42688
/* 42665*/        OPC_CheckChild1Type, MVT::v2i64,
/* 42667*/        OPC_RecordChild2, // #1 = $Vn
/* 42668*/        OPC_CheckChild2Type, MVT::v2i64,
/* 42670*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42672*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42675*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42678*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHLuv2i64), 0,
                      MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1333:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$Vm, QPR:{ *:[v2i64] }:$Vn) - Complexity = 8
                  // Dst: (VRSHLuv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, QPR:{ *:[v2i64] }:$Vn)
/* 42688*/      0, // EndSwitchType
/* 42689*/    /*Scope*/ 78|128,1/*206*/, /*->42897*/
/* 42691*/      OPC_CheckChild0Integer, 35|128,10/*1315*/, 
/* 42694*/      OPC_RecordChild1, // #0 = $Vm
/* 42695*/      OPC_SwitchType /*8 cases */, 23, MVT::v4i16,// ->42721
/* 42698*/        OPC_CheckChild1Type, MVT::v4i16,
/* 42700*/        OPC_RecordChild2, // #1 = $Vn
/* 42701*/        OPC_CheckChild2Type, MVT::v4i16,
/* 42703*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42705*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42708*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42711*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLsv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1315:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vm, DPR:{ *:[v4i16] }:$Vn) - Complexity = 8
                  // Dst: (VQSHLsv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, DPR:{ *:[v4i16] }:$Vn)
/* 42721*/      /*SwitchType*/ 23, MVT::v2i32,// ->42746
/* 42723*/        OPC_CheckChild1Type, MVT::v2i32,
/* 42725*/        OPC_RecordChild2, // #1 = $Vn
/* 42726*/        OPC_CheckChild2Type, MVT::v2i32,
/* 42728*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42730*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42733*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42736*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLsv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1315:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vm, DPR:{ *:[v2i32] }:$Vn) - Complexity = 8
                  // Dst: (VQSHLsv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, DPR:{ *:[v2i32] }:$Vn)
/* 42746*/      /*SwitchType*/ 23, MVT::v8i16,// ->42771
/* 42748*/        OPC_CheckChild1Type, MVT::v8i16,
/* 42750*/        OPC_RecordChild2, // #1 = $Vn
/* 42751*/        OPC_CheckChild2Type, MVT::v8i16,
/* 42753*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42755*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42758*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42761*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLsv8i16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1315:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vm, QPR:{ *:[v8i16] }:$Vn) - Complexity = 8
                  // Dst: (VQSHLsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, QPR:{ *:[v8i16] }:$Vn)
/* 42771*/      /*SwitchType*/ 23, MVT::v4i32,// ->42796
/* 42773*/        OPC_CheckChild1Type, MVT::v4i32,
/* 42775*/        OPC_RecordChild2, // #1 = $Vn
/* 42776*/        OPC_CheckChild2Type, MVT::v4i32,
/* 42778*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42780*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42783*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42786*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLsv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1315:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vm, QPR:{ *:[v4i32] }:$Vn) - Complexity = 8
                  // Dst: (VQSHLsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, QPR:{ *:[v4i32] }:$Vn)
/* 42796*/      /*SwitchType*/ 23, MVT::v8i8,// ->42821
/* 42798*/        OPC_CheckChild1Type, MVT::v8i8,
/* 42800*/        OPC_RecordChild2, // #1 = $Vn
/* 42801*/        OPC_CheckChild2Type, MVT::v8i8,
/* 42803*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42805*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42808*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42811*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLsv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1315:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vm, DPR:{ *:[v8i8] }:$Vn) - Complexity = 8
                  // Dst: (VQSHLsv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, DPR:{ *:[v8i8] }:$Vn)
/* 42821*/      /*SwitchType*/ 23, MVT::v16i8,// ->42846
/* 42823*/        OPC_CheckChild1Type, MVT::v16i8,
/* 42825*/        OPC_RecordChild2, // #1 = $Vn
/* 42826*/        OPC_CheckChild2Type, MVT::v16i8,
/* 42828*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42830*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42833*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42836*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLsv16i8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1315:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vm, QPR:{ *:[v16i8] }:$Vn) - Complexity = 8
                  // Dst: (VQSHLsv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, QPR:{ *:[v16i8] }:$Vn)
/* 42846*/      /*SwitchType*/ 23, MVT::v1i64,// ->42871
/* 42848*/        OPC_CheckChild1Type, MVT::v1i64,
/* 42850*/        OPC_RecordChild2, // #1 = $Vn
/* 42851*/        OPC_CheckChild2Type, MVT::v1i64,
/* 42853*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42855*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42858*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42861*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLsv1i64), 0,
                      MVT::v1i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v1i64] } 1315:{ *:[iPTR] }, DPR:{ *:[v1i64] }:$Vm, DPR:{ *:[v1i64] }:$Vn) - Complexity = 8
                  // Dst: (VQSHLsv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, DPR:{ *:[v1i64] }:$Vn)
/* 42871*/      /*SwitchType*/ 23, MVT::v2i64,// ->42896
/* 42873*/        OPC_CheckChild1Type, MVT::v2i64,
/* 42875*/        OPC_RecordChild2, // #1 = $Vn
/* 42876*/        OPC_CheckChild2Type, MVT::v2i64,
/* 42878*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42880*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42883*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42886*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLsv2i64), 0,
                      MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1315:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$Vm, QPR:{ *:[v2i64] }:$Vn) - Complexity = 8
                  // Dst: (VQSHLsv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, QPR:{ *:[v2i64] }:$Vn)
/* 42896*/      0, // EndSwitchType
/* 42897*/    /*Scope*/ 78|128,1/*206*/, /*->43105*/
/* 42899*/      OPC_CheckChild0Integer, 37|128,10/*1317*/, 
/* 42902*/      OPC_RecordChild1, // #0 = $Vm
/* 42903*/      OPC_SwitchType /*8 cases */, 23, MVT::v4i16,// ->42929
/* 42906*/        OPC_CheckChild1Type, MVT::v4i16,
/* 42908*/        OPC_RecordChild2, // #1 = $Vn
/* 42909*/        OPC_CheckChild2Type, MVT::v4i16,
/* 42911*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42913*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42916*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42919*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLuv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1317:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vm, DPR:{ *:[v4i16] }:$Vn) - Complexity = 8
                  // Dst: (VQSHLuv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, DPR:{ *:[v4i16] }:$Vn)
/* 42929*/      /*SwitchType*/ 23, MVT::v2i32,// ->42954
/* 42931*/        OPC_CheckChild1Type, MVT::v2i32,
/* 42933*/        OPC_RecordChild2, // #1 = $Vn
/* 42934*/        OPC_CheckChild2Type, MVT::v2i32,
/* 42936*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42938*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42941*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42944*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLuv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1317:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vm, DPR:{ *:[v2i32] }:$Vn) - Complexity = 8
                  // Dst: (VQSHLuv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, DPR:{ *:[v2i32] }:$Vn)
/* 42954*/      /*SwitchType*/ 23, MVT::v8i16,// ->42979
/* 42956*/        OPC_CheckChild1Type, MVT::v8i16,
/* 42958*/        OPC_RecordChild2, // #1 = $Vn
/* 42959*/        OPC_CheckChild2Type, MVT::v8i16,
/* 42961*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42963*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42966*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42969*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLuv8i16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1317:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vm, QPR:{ *:[v8i16] }:$Vn) - Complexity = 8
                  // Dst: (VQSHLuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, QPR:{ *:[v8i16] }:$Vn)
/* 42979*/      /*SwitchType*/ 23, MVT::v4i32,// ->43004
/* 42981*/        OPC_CheckChild1Type, MVT::v4i32,
/* 42983*/        OPC_RecordChild2, // #1 = $Vn
/* 42984*/        OPC_CheckChild2Type, MVT::v4i32,
/* 42986*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 42988*/        OPC_EmitInteger, MVT::i32, 14, 
/* 42991*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 42994*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLuv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1317:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vm, QPR:{ *:[v4i32] }:$Vn) - Complexity = 8
                  // Dst: (VQSHLuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, QPR:{ *:[v4i32] }:$Vn)
/* 43004*/      /*SwitchType*/ 23, MVT::v8i8,// ->43029
/* 43006*/        OPC_CheckChild1Type, MVT::v8i8,
/* 43008*/        OPC_RecordChild2, // #1 = $Vn
/* 43009*/        OPC_CheckChild2Type, MVT::v8i8,
/* 43011*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43013*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43016*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43019*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLuv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1317:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vm, DPR:{ *:[v8i8] }:$Vn) - Complexity = 8
                  // Dst: (VQSHLuv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, DPR:{ *:[v8i8] }:$Vn)
/* 43029*/      /*SwitchType*/ 23, MVT::v16i8,// ->43054
/* 43031*/        OPC_CheckChild1Type, MVT::v16i8,
/* 43033*/        OPC_RecordChild2, // #1 = $Vn
/* 43034*/        OPC_CheckChild2Type, MVT::v16i8,
/* 43036*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43038*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43041*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43044*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLuv16i8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1317:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vm, QPR:{ *:[v16i8] }:$Vn) - Complexity = 8
                  // Dst: (VQSHLuv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, QPR:{ *:[v16i8] }:$Vn)
/* 43054*/      /*SwitchType*/ 23, MVT::v1i64,// ->43079
/* 43056*/        OPC_CheckChild1Type, MVT::v1i64,
/* 43058*/        OPC_RecordChild2, // #1 = $Vn
/* 43059*/        OPC_CheckChild2Type, MVT::v1i64,
/* 43061*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43063*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43066*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43069*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLuv1i64), 0,
                      MVT::v1i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v1i64] } 1317:{ *:[iPTR] }, DPR:{ *:[v1i64] }:$Vm, DPR:{ *:[v1i64] }:$Vn) - Complexity = 8
                  // Dst: (VQSHLuv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, DPR:{ *:[v1i64] }:$Vn)
/* 43079*/      /*SwitchType*/ 23, MVT::v2i64,// ->43104
/* 43081*/        OPC_CheckChild1Type, MVT::v2i64,
/* 43083*/        OPC_RecordChild2, // #1 = $Vn
/* 43084*/        OPC_CheckChild2Type, MVT::v2i64,
/* 43086*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43088*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43091*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43094*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLuv2i64), 0,
                      MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1317:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$Vm, QPR:{ *:[v2i64] }:$Vn) - Complexity = 8
                  // Dst: (VQSHLuv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, QPR:{ *:[v2i64] }:$Vn)
/* 43104*/      0, // EndSwitchType
/* 43105*/    /*Scope*/ 78|128,1/*206*/, /*->43313*/
/* 43107*/      OPC_CheckChild0Integer, 30|128,10/*1310*/, 
/* 43110*/      OPC_RecordChild1, // #0 = $Vm
/* 43111*/      OPC_SwitchType /*8 cases */, 23, MVT::v4i16,// ->43137
/* 43114*/        OPC_CheckChild1Type, MVT::v4i16,
/* 43116*/        OPC_RecordChild2, // #1 = $Vn
/* 43117*/        OPC_CheckChild2Type, MVT::v4i16,
/* 43119*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43121*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43124*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43127*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHLsv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1310:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vm, DPR:{ *:[v4i16] }:$Vn) - Complexity = 8
                  // Dst: (VQRSHLsv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, DPR:{ *:[v4i16] }:$Vn)
/* 43137*/      /*SwitchType*/ 23, MVT::v2i32,// ->43162
/* 43139*/        OPC_CheckChild1Type, MVT::v2i32,
/* 43141*/        OPC_RecordChild2, // #1 = $Vn
/* 43142*/        OPC_CheckChild2Type, MVT::v2i32,
/* 43144*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43146*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43149*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43152*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHLsv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1310:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vm, DPR:{ *:[v2i32] }:$Vn) - Complexity = 8
                  // Dst: (VQRSHLsv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, DPR:{ *:[v2i32] }:$Vn)
/* 43162*/      /*SwitchType*/ 23, MVT::v8i16,// ->43187
/* 43164*/        OPC_CheckChild1Type, MVT::v8i16,
/* 43166*/        OPC_RecordChild2, // #1 = $Vn
/* 43167*/        OPC_CheckChild2Type, MVT::v8i16,
/* 43169*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43171*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43174*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43177*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHLsv8i16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1310:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vm, QPR:{ *:[v8i16] }:$Vn) - Complexity = 8
                  // Dst: (VQRSHLsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, QPR:{ *:[v8i16] }:$Vn)
/* 43187*/      /*SwitchType*/ 23, MVT::v4i32,// ->43212
/* 43189*/        OPC_CheckChild1Type, MVT::v4i32,
/* 43191*/        OPC_RecordChild2, // #1 = $Vn
/* 43192*/        OPC_CheckChild2Type, MVT::v4i32,
/* 43194*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43196*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43199*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43202*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHLsv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1310:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vm, QPR:{ *:[v4i32] }:$Vn) - Complexity = 8
                  // Dst: (VQRSHLsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, QPR:{ *:[v4i32] }:$Vn)
/* 43212*/      /*SwitchType*/ 23, MVT::v8i8,// ->43237
/* 43214*/        OPC_CheckChild1Type, MVT::v8i8,
/* 43216*/        OPC_RecordChild2, // #1 = $Vn
/* 43217*/        OPC_CheckChild2Type, MVT::v8i8,
/* 43219*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43221*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43224*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43227*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHLsv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1310:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vm, DPR:{ *:[v8i8] }:$Vn) - Complexity = 8
                  // Dst: (VQRSHLsv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, DPR:{ *:[v8i8] }:$Vn)
/* 43237*/      /*SwitchType*/ 23, MVT::v16i8,// ->43262
/* 43239*/        OPC_CheckChild1Type, MVT::v16i8,
/* 43241*/        OPC_RecordChild2, // #1 = $Vn
/* 43242*/        OPC_CheckChild2Type, MVT::v16i8,
/* 43244*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43246*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43249*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43252*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHLsv16i8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1310:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vm, QPR:{ *:[v16i8] }:$Vn) - Complexity = 8
                  // Dst: (VQRSHLsv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, QPR:{ *:[v16i8] }:$Vn)
/* 43262*/      /*SwitchType*/ 23, MVT::v1i64,// ->43287
/* 43264*/        OPC_CheckChild1Type, MVT::v1i64,
/* 43266*/        OPC_RecordChild2, // #1 = $Vn
/* 43267*/        OPC_CheckChild2Type, MVT::v1i64,
/* 43269*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43271*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43274*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43277*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHLsv1i64), 0,
                      MVT::v1i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v1i64] } 1310:{ *:[iPTR] }, DPR:{ *:[v1i64] }:$Vm, DPR:{ *:[v1i64] }:$Vn) - Complexity = 8
                  // Dst: (VQRSHLsv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, DPR:{ *:[v1i64] }:$Vn)
/* 43287*/      /*SwitchType*/ 23, MVT::v2i64,// ->43312
/* 43289*/        OPC_CheckChild1Type, MVT::v2i64,
/* 43291*/        OPC_RecordChild2, // #1 = $Vn
/* 43292*/        OPC_CheckChild2Type, MVT::v2i64,
/* 43294*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43296*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43299*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43302*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHLsv2i64), 0,
                      MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1310:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$Vm, QPR:{ *:[v2i64] }:$Vn) - Complexity = 8
                  // Dst: (VQRSHLsv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, QPR:{ *:[v2i64] }:$Vn)
/* 43312*/      0, // EndSwitchType
/* 43313*/    /*Scope*/ 78|128,1/*206*/, /*->43521*/
/* 43315*/      OPC_CheckChild0Integer, 31|128,10/*1311*/, 
/* 43318*/      OPC_RecordChild1, // #0 = $Vm
/* 43319*/      OPC_SwitchType /*8 cases */, 23, MVT::v4i16,// ->43345
/* 43322*/        OPC_CheckChild1Type, MVT::v4i16,
/* 43324*/        OPC_RecordChild2, // #1 = $Vn
/* 43325*/        OPC_CheckChild2Type, MVT::v4i16,
/* 43327*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43329*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43332*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43335*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHLuv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1311:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vm, DPR:{ *:[v4i16] }:$Vn) - Complexity = 8
                  // Dst: (VQRSHLuv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, DPR:{ *:[v4i16] }:$Vn)
/* 43345*/      /*SwitchType*/ 23, MVT::v2i32,// ->43370
/* 43347*/        OPC_CheckChild1Type, MVT::v2i32,
/* 43349*/        OPC_RecordChild2, // #1 = $Vn
/* 43350*/        OPC_CheckChild2Type, MVT::v2i32,
/* 43352*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43354*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43357*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43360*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHLuv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1311:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vm, DPR:{ *:[v2i32] }:$Vn) - Complexity = 8
                  // Dst: (VQRSHLuv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, DPR:{ *:[v2i32] }:$Vn)
/* 43370*/      /*SwitchType*/ 23, MVT::v8i16,// ->43395
/* 43372*/        OPC_CheckChild1Type, MVT::v8i16,
/* 43374*/        OPC_RecordChild2, // #1 = $Vn
/* 43375*/        OPC_CheckChild2Type, MVT::v8i16,
/* 43377*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43379*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43382*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43385*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHLuv8i16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1311:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vm, QPR:{ *:[v8i16] }:$Vn) - Complexity = 8
                  // Dst: (VQRSHLuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, QPR:{ *:[v8i16] }:$Vn)
/* 43395*/      /*SwitchType*/ 23, MVT::v4i32,// ->43420
/* 43397*/        OPC_CheckChild1Type, MVT::v4i32,
/* 43399*/        OPC_RecordChild2, // #1 = $Vn
/* 43400*/        OPC_CheckChild2Type, MVT::v4i32,
/* 43402*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43404*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43407*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43410*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHLuv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1311:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vm, QPR:{ *:[v4i32] }:$Vn) - Complexity = 8
                  // Dst: (VQRSHLuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, QPR:{ *:[v4i32] }:$Vn)
/* 43420*/      /*SwitchType*/ 23, MVT::v8i8,// ->43445
/* 43422*/        OPC_CheckChild1Type, MVT::v8i8,
/* 43424*/        OPC_RecordChild2, // #1 = $Vn
/* 43425*/        OPC_CheckChild2Type, MVT::v8i8,
/* 43427*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43429*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43432*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43435*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHLuv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1311:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vm, DPR:{ *:[v8i8] }:$Vn) - Complexity = 8
                  // Dst: (VQRSHLuv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, DPR:{ *:[v8i8] }:$Vn)
/* 43445*/      /*SwitchType*/ 23, MVT::v16i8,// ->43470
/* 43447*/        OPC_CheckChild1Type, MVT::v16i8,
/* 43449*/        OPC_RecordChild2, // #1 = $Vn
/* 43450*/        OPC_CheckChild2Type, MVT::v16i8,
/* 43452*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43454*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43457*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43460*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHLuv16i8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1311:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vm, QPR:{ *:[v16i8] }:$Vn) - Complexity = 8
                  // Dst: (VQRSHLuv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, QPR:{ *:[v16i8] }:$Vn)
/* 43470*/      /*SwitchType*/ 23, MVT::v1i64,// ->43495
/* 43472*/        OPC_CheckChild1Type, MVT::v1i64,
/* 43474*/        OPC_RecordChild2, // #1 = $Vn
/* 43475*/        OPC_CheckChild2Type, MVT::v1i64,
/* 43477*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43479*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43482*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43485*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHLuv1i64), 0,
                      MVT::v1i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v1i64] } 1311:{ *:[iPTR] }, DPR:{ *:[v1i64] }:$Vm, DPR:{ *:[v1i64] }:$Vn) - Complexity = 8
                  // Dst: (VQRSHLuv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, DPR:{ *:[v1i64] }:$Vn)
/* 43495*/      /*SwitchType*/ 23, MVT::v2i64,// ->43520
/* 43497*/        OPC_CheckChild1Type, MVT::v2i64,
/* 43499*/        OPC_RecordChild2, // #1 = $Vn
/* 43500*/        OPC_CheckChild2Type, MVT::v2i64,
/* 43502*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43504*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43507*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43510*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHLuv2i64), 0,
                      MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i64] } 1311:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$Vm, QPR:{ *:[v2i64] }:$Vn) - Complexity = 8
                  // Dst: (VQRSHLuv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, QPR:{ *:[v2i64] }:$Vn)
/* 43520*/      0, // EndSwitchType
/* 43521*/    /*Scope*/ 4|128,1/*132*/, /*->43655*/
/* 43523*/      OPC_CheckChild0Integer, 17|128,10/*1297*/, 
/* 43526*/      OPC_RecordChild1, // #0 = $Vm
/* 43527*/      OPC_SwitchType /*6 cases */, 19, MVT::v8i8,// ->43549
/* 43530*/        OPC_CheckChild1Type, MVT::v8i8,
/* 43532*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43534*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43537*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43540*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQABSv8i8), 0,
                      MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1297:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VQABSv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm)
/* 43549*/      /*SwitchType*/ 19, MVT::v4i16,// ->43570
/* 43551*/        OPC_CheckChild1Type, MVT::v4i16,
/* 43553*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43555*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43558*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43561*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQABSv4i16), 0,
                      MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1297:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                  // Dst: (VQABSv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm)
/* 43570*/      /*SwitchType*/ 19, MVT::v2i32,// ->43591
/* 43572*/        OPC_CheckChild1Type, MVT::v2i32,
/* 43574*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43576*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43579*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43582*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQABSv2i32), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1297:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VQABSv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm)
/* 43591*/      /*SwitchType*/ 19, MVT::v16i8,// ->43612
/* 43593*/        OPC_CheckChild1Type, MVT::v16i8,
/* 43595*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43597*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43600*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43603*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQABSv16i8), 0,
                      MVT::v16i8, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1297:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                  // Dst: (VQABSv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm)
/* 43612*/      /*SwitchType*/ 19, MVT::v8i16,// ->43633
/* 43614*/        OPC_CheckChild1Type, MVT::v8i16,
/* 43616*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43618*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43621*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43624*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQABSv8i16), 0,
                      MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1297:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                  // Dst: (VQABSv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm)
/* 43633*/      /*SwitchType*/ 19, MVT::v4i32,// ->43654
/* 43635*/        OPC_CheckChild1Type, MVT::v4i32,
/* 43637*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43639*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43642*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43645*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQABSv4i32), 0,
                      MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1297:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VQABSv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm)
/* 43654*/      0, // EndSwitchType
/* 43655*/    /*Scope*/ 4|128,1/*132*/, /*->43789*/
/* 43657*/      OPC_CheckChild0Integer, 25|128,10/*1305*/, 
/* 43660*/      OPC_RecordChild1, // #0 = $Vm
/* 43661*/      OPC_SwitchType /*6 cases */, 19, MVT::v8i8,// ->43683
/* 43664*/        OPC_CheckChild1Type, MVT::v8i8,
/* 43666*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43668*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43671*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43674*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQNEGv8i8), 0,
                      MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1305:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VQNEGv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm)
/* 43683*/      /*SwitchType*/ 19, MVT::v4i16,// ->43704
/* 43685*/        OPC_CheckChild1Type, MVT::v4i16,
/* 43687*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43689*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43692*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43695*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQNEGv4i16), 0,
                      MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1305:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                  // Dst: (VQNEGv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm)
/* 43704*/      /*SwitchType*/ 19, MVT::v2i32,// ->43725
/* 43706*/        OPC_CheckChild1Type, MVT::v2i32,
/* 43708*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43710*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43713*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43716*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQNEGv2i32), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1305:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VQNEGv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm)
/* 43725*/      /*SwitchType*/ 19, MVT::v16i8,// ->43746
/* 43727*/        OPC_CheckChild1Type, MVT::v16i8,
/* 43729*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43731*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43734*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43737*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQNEGv16i8), 0,
                      MVT::v16i8, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1305:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                  // Dst: (VQNEGv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm)
/* 43746*/      /*SwitchType*/ 19, MVT::v8i16,// ->43767
/* 43748*/        OPC_CheckChild1Type, MVT::v8i16,
/* 43750*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43752*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43755*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43758*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQNEGv8i16), 0,
                      MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1305:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                  // Dst: (VQNEGv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm)
/* 43767*/      /*SwitchType*/ 19, MVT::v4i32,// ->43788
/* 43769*/        OPC_CheckChild1Type, MVT::v4i32,
/* 43771*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43773*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43776*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43779*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQNEGv4i32), 0,
                      MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1305:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VQNEGv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm)
/* 43788*/      0, // EndSwitchType
/* 43789*/    /*Scope*/ 4|128,1/*132*/, /*->43923*/
/* 43791*/      OPC_CheckChild0Integer, 94|128,9/*1246*/, 
/* 43794*/      OPC_RecordChild1, // #0 = $Vm
/* 43795*/      OPC_SwitchType /*6 cases */, 19, MVT::v8i8,// ->43817
/* 43798*/        OPC_CheckChild1Type, MVT::v8i8,
/* 43800*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43802*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43805*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43808*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLSv8i8), 0,
                      MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1246:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                  // Dst: (VCLSv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm)
/* 43817*/      /*SwitchType*/ 19, MVT::v4i16,// ->43838
/* 43819*/        OPC_CheckChild1Type, MVT::v4i16,
/* 43821*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43823*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43826*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43829*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLSv4i16), 0,
                      MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1246:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                  // Dst: (VCLSv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm)
/* 43838*/      /*SwitchType*/ 19, MVT::v2i32,// ->43859
/* 43840*/        OPC_CheckChild1Type, MVT::v2i32,
/* 43842*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43844*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43847*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43850*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLSv2i32), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1246:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vm) - Complexity = 8
                  // Dst: (VCLSv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm)
/* 43859*/      /*SwitchType*/ 19, MVT::v16i8,// ->43880
/* 43861*/        OPC_CheckChild1Type, MVT::v16i8,
/* 43863*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43865*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43868*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43871*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLSv16i8), 0,
                      MVT::v16i8, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1246:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                  // Dst: (VCLSv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm)
/* 43880*/      /*SwitchType*/ 19, MVT::v8i16,// ->43901
/* 43882*/        OPC_CheckChild1Type, MVT::v8i16,
/* 43884*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43886*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43889*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43892*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLSv8i16), 0,
                      MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1246:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                  // Dst: (VCLSv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm)
/* 43901*/      /*SwitchType*/ 19, MVT::v4i32,// ->43922
/* 43903*/        OPC_CheckChild1Type, MVT::v4i32,
/* 43905*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43907*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43910*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43913*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLSv4i32), 0,
                      MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1246:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VCLSv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm)
/* 43922*/      0, // EndSwitchType
/* 43923*/    /*Scope*/ 69, /*->43993*/
/* 43924*/      OPC_CheckChild0Integer, 22|128,10/*1302*/, 
/* 43927*/      OPC_RecordChild1, // #0 = $Vm
/* 43928*/      OPC_SwitchType /*3 cases */, 19, MVT::v8i8,// ->43950
/* 43931*/        OPC_CheckChild1Type, MVT::v8i16,
/* 43933*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43935*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43938*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43941*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQMOVNsv8i8), 0,
                      MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1302:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                  // Dst: (VQMOVNsv8i8:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vm)
/* 43950*/      /*SwitchType*/ 19, MVT::v4i16,// ->43971
/* 43952*/        OPC_CheckChild1Type, MVT::v4i32,
/* 43954*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43956*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43959*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43962*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQMOVNsv4i16), 0,
                      MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1302:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VQMOVNsv4i16:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vm)
/* 43971*/      /*SwitchType*/ 19, MVT::v2i32,// ->43992
/* 43973*/        OPC_CheckChild1Type, MVT::v2i64,
/* 43975*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 43977*/        OPC_EmitInteger, MVT::i32, 14, 
/* 43980*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 43983*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQMOVNsv2i32), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1302:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$Vm) - Complexity = 8
                  // Dst: (VQMOVNsv2i32:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vm)
/* 43992*/      0, // EndSwitchType
/* 43993*/    /*Scope*/ 69, /*->44063*/
/* 43994*/      OPC_CheckChild0Integer, 24|128,10/*1304*/, 
/* 43997*/      OPC_RecordChild1, // #0 = $Vm
/* 43998*/      OPC_SwitchType /*3 cases */, 19, MVT::v8i8,// ->44020
/* 44001*/        OPC_CheckChild1Type, MVT::v8i16,
/* 44003*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 44005*/        OPC_EmitInteger, MVT::i32, 14, 
/* 44008*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 44011*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQMOVNuv8i8), 0,
                      MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1304:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                  // Dst: (VQMOVNuv8i8:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vm)
/* 44020*/      /*SwitchType*/ 19, MVT::v4i16,// ->44041
/* 44022*/        OPC_CheckChild1Type, MVT::v4i32,
/* 44024*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 44026*/        OPC_EmitInteger, MVT::i32, 14, 
/* 44029*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 44032*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQMOVNuv4i16), 0,
                      MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1304:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VQMOVNuv4i16:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vm)
/* 44041*/      /*SwitchType*/ 19, MVT::v2i32,// ->44062
/* 44043*/        OPC_CheckChild1Type, MVT::v2i64,
/* 44045*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 44047*/        OPC_EmitInteger, MVT::i32, 14, 
/* 44050*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 44053*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQMOVNuv2i32), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1304:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$Vm) - Complexity = 8
                  // Dst: (VQMOVNuv2i32:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vm)
/* 44062*/      0, // EndSwitchType
/* 44063*/    /*Scope*/ 69, /*->44133*/
/* 44064*/      OPC_CheckChild0Integer, 23|128,10/*1303*/, 
/* 44067*/      OPC_RecordChild1, // #0 = $Vm
/* 44068*/      OPC_SwitchType /*3 cases */, 19, MVT::v8i8,// ->44090
/* 44071*/        OPC_CheckChild1Type, MVT::v8i16,
/* 44073*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 44075*/        OPC_EmitInteger, MVT::i32, 14, 
/* 44078*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 44081*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQMOVNsuv8i8), 0,
                      MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1303:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vm) - Complexity = 8
                  // Dst: (VQMOVNsuv8i8:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vm)
/* 44090*/      /*SwitchType*/ 19, MVT::v4i16,// ->44111
/* 44092*/        OPC_CheckChild1Type, MVT::v4i32,
/* 44094*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 44096*/        OPC_EmitInteger, MVT::i32, 14, 
/* 44099*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 44102*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQMOVNsuv4i16), 0,
                      MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1303:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                  // Dst: (VQMOVNsuv4i16:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vm)
/* 44111*/      /*SwitchType*/ 19, MVT::v2i32,// ->44132
/* 44113*/        OPC_CheckChild1Type, MVT::v2i64,
/* 44115*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 44117*/        OPC_EmitInteger, MVT::i32, 14, 
/* 44120*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 44123*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VQMOVNsuv2i32), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1303:{ *:[iPTR] }, QPR:{ *:[v2i64] }:$Vm) - Complexity = 8
                  // Dst: (VQMOVNsuv2i32:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vm)
/* 44132*/      0, // EndSwitchType
/* 44133*/    /*Scope*/ 58, /*->44192*/
/* 44134*/      OPC_CheckChild0Integer, 95|128,9/*1247*/, 
/* 44137*/      OPC_RecordChild1, // #0 = $Vm
/* 44138*/      OPC_SwitchType /*4 cases */, 11, MVT::v2i32,// ->44152
/* 44141*/        OPC_CheckChild1Type, MVT::v2f32,
/* 44143*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44145*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTANSDf), 0,
                      MVT::v2i32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1247:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VCVTANSDf:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vm)
/* 44152*/      /*SwitchType*/ 11, MVT::v4i32,// ->44165
/* 44154*/        OPC_CheckChild1Type, MVT::v4f32,
/* 44156*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44158*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTANSQf), 0,
                      MVT::v4i32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1247:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$Vm) - Complexity = 8
                  // Dst: (VCVTANSQf:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vm)
/* 44165*/      /*SwitchType*/ 11, MVT::v4i16,// ->44178
/* 44167*/        OPC_CheckChild1Type, MVT::v4f16,
/* 44169*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44171*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTANSDh), 0,
                      MVT::v4i16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1247:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vm) - Complexity = 8
                  // Dst: (VCVTANSDh:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vm)
/* 44178*/      /*SwitchType*/ 11, MVT::v8i16,// ->44191
/* 44180*/        OPC_CheckChild1Type, MVT::v8f16,
/* 44182*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44184*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTANSQh), 0,
                      MVT::v8i16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1247:{ *:[iPTR] }, QPR:{ *:[v8f16] }:$Vm) - Complexity = 8
                  // Dst: (VCVTANSQh:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vm)
/* 44191*/      0, // EndSwitchType
/* 44192*/    /*Scope*/ 58, /*->44251*/
/* 44193*/      OPC_CheckChild0Integer, 96|128,9/*1248*/, 
/* 44196*/      OPC_RecordChild1, // #0 = $Vm
/* 44197*/      OPC_SwitchType /*4 cases */, 11, MVT::v2i32,// ->44211
/* 44200*/        OPC_CheckChild1Type, MVT::v2f32,
/* 44202*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44204*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTANUDf), 0,
                      MVT::v2i32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1248:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VCVTANUDf:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vm)
/* 44211*/      /*SwitchType*/ 11, MVT::v4i32,// ->44224
/* 44213*/        OPC_CheckChild1Type, MVT::v4f32,
/* 44215*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44217*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTANUQf), 0,
                      MVT::v4i32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1248:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$Vm) - Complexity = 8
                  // Dst: (VCVTANUQf:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vm)
/* 44224*/      /*SwitchType*/ 11, MVT::v4i16,// ->44237
/* 44226*/        OPC_CheckChild1Type, MVT::v4f16,
/* 44228*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44230*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTANUDh), 0,
                      MVT::v4i16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1248:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vm) - Complexity = 8
                  // Dst: (VCVTANUDh:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vm)
/* 44237*/      /*SwitchType*/ 11, MVT::v8i16,// ->44250
/* 44239*/        OPC_CheckChild1Type, MVT::v8f16,
/* 44241*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44243*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTANUQh), 0,
                      MVT::v8i16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1248:{ *:[iPTR] }, QPR:{ *:[v8f16] }:$Vm) - Complexity = 8
                  // Dst: (VCVTANUQh:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vm)
/* 44250*/      0, // EndSwitchType
/* 44251*/    /*Scope*/ 58, /*->44310*/
/* 44252*/      OPC_CheckChild0Integer, 105|128,9/*1257*/, 
/* 44255*/      OPC_RecordChild1, // #0 = $Vm
/* 44256*/      OPC_SwitchType /*4 cases */, 11, MVT::v2i32,// ->44270
/* 44259*/        OPC_CheckChild1Type, MVT::v2f32,
/* 44261*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44263*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTNNSDf), 0,
                      MVT::v2i32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1257:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VCVTNNSDf:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vm)
/* 44270*/      /*SwitchType*/ 11, MVT::v4i32,// ->44283
/* 44272*/        OPC_CheckChild1Type, MVT::v4f32,
/* 44274*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44276*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTNNSQf), 0,
                      MVT::v4i32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1257:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$Vm) - Complexity = 8
                  // Dst: (VCVTNNSQf:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vm)
/* 44283*/      /*SwitchType*/ 11, MVT::v4i16,// ->44296
/* 44285*/        OPC_CheckChild1Type, MVT::v4f16,
/* 44287*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44289*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTNNSDh), 0,
                      MVT::v4i16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1257:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vm) - Complexity = 8
                  // Dst: (VCVTNNSDh:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vm)
/* 44296*/      /*SwitchType*/ 11, MVT::v8i16,// ->44309
/* 44298*/        OPC_CheckChild1Type, MVT::v8f16,
/* 44300*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44302*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTNNSQh), 0,
                      MVT::v8i16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1257:{ *:[iPTR] }, QPR:{ *:[v8f16] }:$Vm) - Complexity = 8
                  // Dst: (VCVTNNSQh:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vm)
/* 44309*/      0, // EndSwitchType
/* 44310*/    /*Scope*/ 58, /*->44369*/
/* 44311*/      OPC_CheckChild0Integer, 106|128,9/*1258*/, 
/* 44314*/      OPC_RecordChild1, // #0 = $Vm
/* 44315*/      OPC_SwitchType /*4 cases */, 11, MVT::v2i32,// ->44329
/* 44318*/        OPC_CheckChild1Type, MVT::v2f32,
/* 44320*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44322*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTNNUDf), 0,
                      MVT::v2i32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1258:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VCVTNNUDf:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vm)
/* 44329*/      /*SwitchType*/ 11, MVT::v4i32,// ->44342
/* 44331*/        OPC_CheckChild1Type, MVT::v4f32,
/* 44333*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44335*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTNNUQf), 0,
                      MVT::v4i32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1258:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$Vm) - Complexity = 8
                  // Dst: (VCVTNNUQf:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vm)
/* 44342*/      /*SwitchType*/ 11, MVT::v4i16,// ->44355
/* 44344*/        OPC_CheckChild1Type, MVT::v4f16,
/* 44346*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44348*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTNNUDh), 0,
                      MVT::v4i16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1258:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vm) - Complexity = 8
                  // Dst: (VCVTNNUDh:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vm)
/* 44355*/      /*SwitchType*/ 11, MVT::v8i16,// ->44368
/* 44357*/        OPC_CheckChild1Type, MVT::v8f16,
/* 44359*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44361*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTNNUQh), 0,
                      MVT::v8i16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1258:{ *:[iPTR] }, QPR:{ *:[v8f16] }:$Vm) - Complexity = 8
                  // Dst: (VCVTNNUQh:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vm)
/* 44368*/      0, // EndSwitchType
/* 44369*/    /*Scope*/ 58, /*->44428*/
/* 44370*/      OPC_CheckChild0Integer, 107|128,9/*1259*/, 
/* 44373*/      OPC_RecordChild1, // #0 = $Vm
/* 44374*/      OPC_SwitchType /*4 cases */, 11, MVT::v2i32,// ->44388
/* 44377*/        OPC_CheckChild1Type, MVT::v2f32,
/* 44379*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44381*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTPNSDf), 0,
                      MVT::v2i32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1259:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VCVTPNSDf:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vm)
/* 44388*/      /*SwitchType*/ 11, MVT::v4i32,// ->44401
/* 44390*/        OPC_CheckChild1Type, MVT::v4f32,
/* 44392*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44394*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTPNSQf), 0,
                      MVT::v4i32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1259:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$Vm) - Complexity = 8
                  // Dst: (VCVTPNSQf:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vm)
/* 44401*/      /*SwitchType*/ 11, MVT::v4i16,// ->44414
/* 44403*/        OPC_CheckChild1Type, MVT::v4f16,
/* 44405*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44407*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTPNSDh), 0,
                      MVT::v4i16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1259:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vm) - Complexity = 8
                  // Dst: (VCVTPNSDh:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vm)
/* 44414*/      /*SwitchType*/ 11, MVT::v8i16,// ->44427
/* 44416*/        OPC_CheckChild1Type, MVT::v8f16,
/* 44418*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44420*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTPNSQh), 0,
                      MVT::v8i16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1259:{ *:[iPTR] }, QPR:{ *:[v8f16] }:$Vm) - Complexity = 8
                  // Dst: (VCVTPNSQh:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vm)
/* 44427*/      0, // EndSwitchType
/* 44428*/    /*Scope*/ 58, /*->44487*/
/* 44429*/      OPC_CheckChild0Integer, 108|128,9/*1260*/, 
/* 44432*/      OPC_RecordChild1, // #0 = $Vm
/* 44433*/      OPC_SwitchType /*4 cases */, 11, MVT::v2i32,// ->44447
/* 44436*/        OPC_CheckChild1Type, MVT::v2f32,
/* 44438*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44440*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTPNUDf), 0,
                      MVT::v2i32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1260:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VCVTPNUDf:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vm)
/* 44447*/      /*SwitchType*/ 11, MVT::v4i32,// ->44460
/* 44449*/        OPC_CheckChild1Type, MVT::v4f32,
/* 44451*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44453*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTPNUQf), 0,
                      MVT::v4i32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1260:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$Vm) - Complexity = 8
                  // Dst: (VCVTPNUQf:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vm)
/* 44460*/      /*SwitchType*/ 11, MVT::v4i16,// ->44473
/* 44462*/        OPC_CheckChild1Type, MVT::v4f16,
/* 44464*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44466*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTPNUDh), 0,
                      MVT::v4i16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1260:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vm) - Complexity = 8
                  // Dst: (VCVTPNUDh:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vm)
/* 44473*/      /*SwitchType*/ 11, MVT::v8i16,// ->44486
/* 44475*/        OPC_CheckChild1Type, MVT::v8f16,
/* 44477*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44479*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTPNUQh), 0,
                      MVT::v8i16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1260:{ *:[iPTR] }, QPR:{ *:[v8f16] }:$Vm) - Complexity = 8
                  // Dst: (VCVTPNUQh:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vm)
/* 44486*/      0, // EndSwitchType
/* 44487*/    /*Scope*/ 58, /*->44546*/
/* 44488*/      OPC_CheckChild0Integer, 103|128,9/*1255*/, 
/* 44491*/      OPC_RecordChild1, // #0 = $Vm
/* 44492*/      OPC_SwitchType /*4 cases */, 11, MVT::v2i32,// ->44506
/* 44495*/        OPC_CheckChild1Type, MVT::v2f32,
/* 44497*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44499*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTMNSDf), 0,
                      MVT::v2i32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1255:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VCVTMNSDf:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vm)
/* 44506*/      /*SwitchType*/ 11, MVT::v4i32,// ->44519
/* 44508*/        OPC_CheckChild1Type, MVT::v4f32,
/* 44510*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44512*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTMNSQf), 0,
                      MVT::v4i32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1255:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$Vm) - Complexity = 8
                  // Dst: (VCVTMNSQf:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vm)
/* 44519*/      /*SwitchType*/ 11, MVT::v4i16,// ->44532
/* 44521*/        OPC_CheckChild1Type, MVT::v4f16,
/* 44523*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44525*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTMNSDh), 0,
                      MVT::v4i16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1255:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vm) - Complexity = 8
                  // Dst: (VCVTMNSDh:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vm)
/* 44532*/      /*SwitchType*/ 11, MVT::v8i16,// ->44545
/* 44534*/        OPC_CheckChild1Type, MVT::v8f16,
/* 44536*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44538*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTMNSQh), 0,
                      MVT::v8i16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1255:{ *:[iPTR] }, QPR:{ *:[v8f16] }:$Vm) - Complexity = 8
                  // Dst: (VCVTMNSQh:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vm)
/* 44545*/      0, // EndSwitchType
/* 44546*/    /*Scope*/ 58, /*->44605*/
/* 44547*/      OPC_CheckChild0Integer, 104|128,9/*1256*/, 
/* 44550*/      OPC_RecordChild1, // #0 = $Vm
/* 44551*/      OPC_SwitchType /*4 cases */, 11, MVT::v2i32,// ->44565
/* 44554*/        OPC_CheckChild1Type, MVT::v2f32,
/* 44556*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44558*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTMNUDf), 0,
                      MVT::v2i32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v2i32] } 1256:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VCVTMNUDf:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vm)
/* 44565*/      /*SwitchType*/ 11, MVT::v4i32,// ->44578
/* 44567*/        OPC_CheckChild1Type, MVT::v4f32,
/* 44569*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44571*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTMNUQf), 0,
                      MVT::v4i32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1256:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$Vm) - Complexity = 8
                  // Dst: (VCVTMNUQf:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vm)
/* 44578*/      /*SwitchType*/ 11, MVT::v4i16,// ->44591
/* 44580*/        OPC_CheckChild1Type, MVT::v4f16,
/* 44582*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44584*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTMNUDh), 0,
                      MVT::v4i16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1256:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vm) - Complexity = 8
                  // Dst: (VCVTMNUDh:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vm)
/* 44591*/      /*SwitchType*/ 11, MVT::v8i16,// ->44604
/* 44593*/        OPC_CheckChild1Type, MVT::v8f16,
/* 44595*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 44597*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTMNUQh), 0,
                      MVT::v8i16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1256:{ *:[iPTR] }, QPR:{ *:[v8f16] }:$Vm) - Complexity = 8
                  // Dst: (VCVTMNUQh:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vm)
/* 44604*/      0, // EndSwitchType
/* 44605*/    /*Scope*/ 21, /*->44627*/
/* 44606*/      OPC_CheckChild0Integer, 99|128,9/*1251*/, 
/* 44609*/      OPC_RecordChild1, // #0 = $Vm
/* 44610*/      OPC_CheckPatternPredicate, 32, // (Subtarget->hasFP16()) && (Subtarget->hasNEON())
/* 44612*/      OPC_EmitInteger, MVT::i32, 14, 
/* 44615*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 44618*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTf2h), 0,
                    MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                // Src: (intrinsic_wo_chain:{ *:[v4i16] } 1251:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$Vm) - Complexity = 8
                // Dst: (VCVTf2h:{ *:[v4i16] } QPR:{ *:[v4f32] }:$Vm)
/* 44627*/    /*Scope*/ 25, /*->44653*/
/* 44628*/      OPC_CheckChild0Integer, 74|128,10/*1354*/, 
/* 44631*/      OPC_RecordChild1, // #0 = $orig
/* 44632*/      OPC_RecordChild2, // #1 = $Vn
/* 44633*/      OPC_RecordChild3, // #2 = $Vm
/* 44634*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 44636*/      OPC_EmitInteger, MVT::i32, 14, 
/* 44639*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 44642*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VTBX1), 0,
                    MVT::v8i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1354:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$orig, VecListOneD:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 8
                // Dst: (VTBX1:{ *:[v8i8] } DPR:{ *:[v8i8] }:$orig, VecListOneD:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 44653*/    /*Scope*/ 15, /*->44669*/
/* 44654*/      OPC_CheckChild0Integer, 72|128,9/*1224*/, 
/* 44657*/      OPC_RecordChild1, // #0 = $src
/* 44658*/      OPC_RecordChild2, // #1 = $Vm
/* 44659*/      OPC_CheckPatternPredicate, 31, // (Subtarget->hasCrypto()) && (Subtarget->hasV8Ops())
/* 44661*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::AESD), 0,
                    MVT::v16i8, 2/*#Ops*/, 0, 1, 
                // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1224:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$src, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                // Dst: (AESD:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src, QPR:{ *:[v16i8] }:$Vm)
/* 44669*/    /*Scope*/ 15, /*->44685*/
/* 44670*/      OPC_CheckChild0Integer, 73|128,9/*1225*/, 
/* 44673*/      OPC_RecordChild1, // #0 = $src
/* 44674*/      OPC_RecordChild2, // #1 = $Vm
/* 44675*/      OPC_CheckPatternPredicate, 31, // (Subtarget->hasCrypto()) && (Subtarget->hasV8Ops())
/* 44677*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::AESE), 0,
                    MVT::v16i8, 2/*#Ops*/, 0, 1, 
                // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1225:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$src, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                // Dst: (AESE:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src, QPR:{ *:[v16i8] }:$Vm)
/* 44685*/    /*Scope*/ 13, /*->44699*/
/* 44686*/      OPC_CheckChild0Integer, 74|128,9/*1226*/, 
/* 44689*/      OPC_RecordChild1, // #0 = $Vm
/* 44690*/      OPC_CheckPatternPredicate, 31, // (Subtarget->hasCrypto()) && (Subtarget->hasV8Ops())
/* 44692*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::AESIMC), 0,
                    MVT::v16i8, 1/*#Ops*/, 0, 
                // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1226:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                // Dst: (AESIMC:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm)
/* 44699*/    /*Scope*/ 13, /*->44713*/
/* 44700*/      OPC_CheckChild0Integer, 75|128,9/*1227*/, 
/* 44703*/      OPC_RecordChild1, // #0 = $Vm
/* 44704*/      OPC_CheckPatternPredicate, 31, // (Subtarget->hasCrypto()) && (Subtarget->hasV8Ops())
/* 44706*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::AESMC), 0,
                    MVT::v16i8, 1/*#Ops*/, 0, 
                // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1227:{ *:[iPTR] }, QPR:{ *:[v16i8] }:$Vm) - Complexity = 8
                // Dst: (AESMC:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm)
/* 44713*/    /*Scope*/ 15, /*->44729*/
/* 44714*/      OPC_CheckChild0Integer, 82|128,9/*1234*/, 
/* 44717*/      OPC_RecordChild1, // #0 = $src
/* 44718*/      OPC_RecordChild2, // #1 = $Vm
/* 44719*/      OPC_CheckPatternPredicate, 31, // (Subtarget->hasCrypto()) && (Subtarget->hasV8Ops())
/* 44721*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::SHA1SU1), 0,
                    MVT::v4i32, 2/*#Ops*/, 0, 1, 
                // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1234:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                // Dst: (SHA1SU1:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src, QPR:{ *:[v4i32] }:$Vm)
/* 44729*/    /*Scope*/ 15, /*->44745*/
/* 44730*/      OPC_CheckChild0Integer, 85|128,9/*1237*/, 
/* 44733*/      OPC_RecordChild1, // #0 = $src
/* 44734*/      OPC_RecordChild2, // #1 = $Vm
/* 44735*/      OPC_CheckPatternPredicate, 31, // (Subtarget->hasCrypto()) && (Subtarget->hasV8Ops())
/* 44737*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::SHA256SU0), 0,
                    MVT::v4i32, 2/*#Ops*/, 0, 1, 
                // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1237:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                // Dst: (SHA256SU0:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src, QPR:{ *:[v4i32] }:$Vm)
/* 44745*/    /*Scope*/ 17, /*->44763*/
/* 44746*/      OPC_CheckChild0Integer, 81|128,9/*1233*/, 
/* 44749*/      OPC_RecordChild1, // #0 = $src
/* 44750*/      OPC_RecordChild2, // #1 = $Vn
/* 44751*/      OPC_RecordChild3, // #2 = $Vm
/* 44752*/      OPC_CheckPatternPredicate, 31, // (Subtarget->hasCrypto()) && (Subtarget->hasV8Ops())
/* 44754*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::SHA1SU0), 0,
                    MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1233:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                // Dst: (SHA1SU0:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 44763*/    /*Scope*/ 17, /*->44781*/
/* 44764*/      OPC_CheckChild0Integer, 83|128,9/*1235*/, 
/* 44767*/      OPC_RecordChild1, // #0 = $src
/* 44768*/      OPC_RecordChild2, // #1 = $Vn
/* 44769*/      OPC_RecordChild3, // #2 = $Vm
/* 44770*/      OPC_CheckPatternPredicate, 31, // (Subtarget->hasCrypto()) && (Subtarget->hasV8Ops())
/* 44772*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::SHA256H), 0,
                    MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1235:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                // Dst: (SHA256H:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 44781*/    /*Scope*/ 17, /*->44799*/
/* 44782*/      OPC_CheckChild0Integer, 84|128,9/*1236*/, 
/* 44785*/      OPC_RecordChild1, // #0 = $src
/* 44786*/      OPC_RecordChild2, // #1 = $Vn
/* 44787*/      OPC_RecordChild3, // #2 = $Vm
/* 44788*/      OPC_CheckPatternPredicate, 31, // (Subtarget->hasCrypto()) && (Subtarget->hasV8Ops())
/* 44790*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::SHA256H2), 0,
                    MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1236:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                // Dst: (SHA256H2:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 44799*/    /*Scope*/ 17, /*->44817*/
/* 44800*/      OPC_CheckChild0Integer, 86|128,9/*1238*/, 
/* 44803*/      OPC_RecordChild1, // #0 = $src
/* 44804*/      OPC_RecordChild2, // #1 = $Vn
/* 44805*/      OPC_RecordChild3, // #2 = $Vm
/* 44806*/      OPC_CheckPatternPredicate, 31, // (Subtarget->hasCrypto()) && (Subtarget->hasV8Ops())
/* 44808*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::SHA256SU1), 0,
                    MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1238:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$src, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 8
                // Dst: (SHA256SU1:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 44817*/    /*Scope*/ 23|128,1/*151*/, /*->44970*/
/* 44819*/      OPC_CheckChild0Integer, 53|128,9/*1205*/, 
/* 44822*/      OPC_RecordChild1, // #0 = $Qm
/* 44823*/      OPC_SwitchType /*5 cases */, 27, MVT::v16i8,// ->44853
/* 44826*/        OPC_CheckChild1Type, MVT::v16i8,
/* 44828*/        OPC_RecordChild2, // #1 = $Qn
/* 44829*/        OPC_CheckChild2Type, MVT::v16i8,
/* 44831*/        OPC_RecordChild3, // #2 = $mask
/* 44832*/        OPC_CheckChild3Type, MVT::v16i1,
/* 44834*/        OPC_RecordChild4, // #3 = $inactive
/* 44835*/        OPC_CheckChild4Type, MVT::v16i8,
/* 44837*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 44839*/        OPC_EmitInteger, MVT::i32, 1, 
/* 44842*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADDi8), 0,
                      MVT::v16i8, 5/*#Ops*/, 0, 1, 4, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1205:{ *:[iPTR] }, MQPR:{ *:[v16i8] }:$Qm, MQPR:{ *:[v16i8] }:$Qn, VCCR:{ *:[v16i1] }:$mask, MQPR:{ *:[v16i8] }:$inactive) - Complexity = 8
                  // Dst: (MVE_VADDi8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qm, MQPR:{ *:[v16i8] }:$Qn, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$mask, MQPR:{ *:[v16i8] }:$inactive)
/* 44853*/      /*SwitchType*/ 27, MVT::v8i16,// ->44882
/* 44855*/        OPC_CheckChild1Type, MVT::v8i16,
/* 44857*/        OPC_RecordChild2, // #1 = $Qn
/* 44858*/        OPC_CheckChild2Type, MVT::v8i16,
/* 44860*/        OPC_RecordChild3, // #2 = $mask
/* 44861*/        OPC_CheckChild3Type, MVT::v8i1,
/* 44863*/        OPC_RecordChild4, // #3 = $inactive
/* 44864*/        OPC_CheckChild4Type, MVT::v8i16,
/* 44866*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 44868*/        OPC_EmitInteger, MVT::i32, 1, 
/* 44871*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADDi16), 0,
                      MVT::v8i16, 5/*#Ops*/, 0, 1, 4, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1205:{ *:[iPTR] }, MQPR:{ *:[v8i16] }:$Qm, MQPR:{ *:[v8i16] }:$Qn, VCCR:{ *:[v8i1] }:$mask, MQPR:{ *:[v8i16] }:$inactive) - Complexity = 8
                  // Dst: (MVE_VADDi16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qm, MQPR:{ *:[v8i16] }:$Qn, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$mask, MQPR:{ *:[v8i16] }:$inactive)
/* 44882*/      /*SwitchType*/ 27, MVT::v4i32,// ->44911
/* 44884*/        OPC_CheckChild1Type, MVT::v4i32,
/* 44886*/        OPC_RecordChild2, // #1 = $Qn
/* 44887*/        OPC_CheckChild2Type, MVT::v4i32,
/* 44889*/        OPC_RecordChild3, // #2 = $mask
/* 44890*/        OPC_CheckChild3Type, MVT::v4i1,
/* 44892*/        OPC_RecordChild4, // #3 = $inactive
/* 44893*/        OPC_CheckChild4Type, MVT::v4i32,
/* 44895*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 44897*/        OPC_EmitInteger, MVT::i32, 1, 
/* 44900*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADDi32), 0,
                      MVT::v4i32, 5/*#Ops*/, 0, 1, 4, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1205:{ *:[iPTR] }, MQPR:{ *:[v4i32] }:$Qm, MQPR:{ *:[v4i32] }:$Qn, VCCR:{ *:[v4i1] }:$mask, MQPR:{ *:[v4i32] }:$inactive) - Complexity = 8
                  // Dst: (MVE_VADDi32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$Qm, MQPR:{ *:[v4i32] }:$Qn, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$mask, MQPR:{ *:[v4i32] }:$inactive)
/* 44911*/      /*SwitchType*/ 27, MVT::v4f32,// ->44940
/* 44913*/        OPC_CheckChild1Type, MVT::v4f32,
/* 44915*/        OPC_RecordChild2, // #1 = $Qn
/* 44916*/        OPC_CheckChild2Type, MVT::v4f32,
/* 44918*/        OPC_RecordChild3, // #2 = $mask
/* 44919*/        OPC_CheckChild3Type, MVT::v4i1,
/* 44921*/        OPC_RecordChild4, // #3 = $inactive
/* 44922*/        OPC_CheckChild4Type, MVT::v4f32,
/* 44924*/        OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 44926*/        OPC_EmitInteger, MVT::i32, 1, 
/* 44929*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADDf32), 0,
                      MVT::v4f32, 5/*#Ops*/, 0, 1, 4, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f32] } 1205:{ *:[iPTR] }, MQPR:{ *:[v4f32] }:$Qm, MQPR:{ *:[v4f32] }:$Qn, VCCR:{ *:[v4i1] }:$mask, MQPR:{ *:[v4f32] }:$inactive) - Complexity = 8
                  // Dst: (MVE_VADDf32:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$Qm, MQPR:{ *:[v4f32] }:$Qn, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$mask, MQPR:{ *:[v4f32] }:$inactive)
/* 44940*/      /*SwitchType*/ 27, MVT::v8f16,// ->44969
/* 44942*/        OPC_CheckChild1Type, MVT::v8f16,
/* 44944*/        OPC_RecordChild2, // #1 = $Qn
/* 44945*/        OPC_CheckChild2Type, MVT::v8f16,
/* 44947*/        OPC_RecordChild3, // #2 = $mask
/* 44948*/        OPC_CheckChild3Type, MVT::v8i1,
/* 44950*/        OPC_RecordChild4, // #3 = $inactive
/* 44951*/        OPC_CheckChild4Type, MVT::v8f16,
/* 44953*/        OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 44955*/        OPC_EmitInteger, MVT::i32, 1, 
/* 44958*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADDf16), 0,
                      MVT::v8f16, 5/*#Ops*/, 0, 1, 4, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8f16] } 1205:{ *:[iPTR] }, MQPR:{ *:[v8f16] }:$Qm, MQPR:{ *:[v8f16] }:$Qn, VCCR:{ *:[v8i1] }:$mask, MQPR:{ *:[v8f16] }:$inactive) - Complexity = 8
                  // Dst: (MVE_VADDf16:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$Qm, MQPR:{ *:[v8f16] }:$Qn, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$mask, MQPR:{ *:[v8f16] }:$inactive)
/* 44969*/      0, // EndSwitchType
/* 44970*/    /*Scope*/ 23|128,1/*151*/, /*->45123*/
/* 44972*/      OPC_CheckChild0Integer, 60|128,9/*1212*/, 
/* 44975*/      OPC_RecordChild1, // #0 = $Qm
/* 44976*/      OPC_SwitchType /*5 cases */, 27, MVT::v16i8,// ->45006
/* 44979*/        OPC_CheckChild1Type, MVT::v16i8,
/* 44981*/        OPC_RecordChild2, // #1 = $Qn
/* 44982*/        OPC_CheckChild2Type, MVT::v16i8,
/* 44984*/        OPC_RecordChild3, // #2 = $mask
/* 44985*/        OPC_CheckChild3Type, MVT::v16i1,
/* 44987*/        OPC_RecordChild4, // #3 = $inactive
/* 44988*/        OPC_CheckChild4Type, MVT::v16i8,
/* 44990*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 44992*/        OPC_EmitInteger, MVT::i32, 1, 
/* 44995*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSUBi8), 0,
                      MVT::v16i8, 5/*#Ops*/, 0, 1, 4, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v16i8] } 1212:{ *:[iPTR] }, MQPR:{ *:[v16i8] }:$Qm, MQPR:{ *:[v16i8] }:$Qn, VCCR:{ *:[v16i1] }:$mask, MQPR:{ *:[v16i8] }:$inactive) - Complexity = 8
                  // Dst: (MVE_VSUBi8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qm, MQPR:{ *:[v16i8] }:$Qn, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$mask, MQPR:{ *:[v16i8] }:$inactive)
/* 45006*/      /*SwitchType*/ 27, MVT::v8i16,// ->45035
/* 45008*/        OPC_CheckChild1Type, MVT::v8i16,
/* 45010*/        OPC_RecordChild2, // #1 = $Qn
/* 45011*/        OPC_CheckChild2Type, MVT::v8i16,
/* 45013*/        OPC_RecordChild3, // #2 = $mask
/* 45014*/        OPC_CheckChild3Type, MVT::v8i1,
/* 45016*/        OPC_RecordChild4, // #3 = $inactive
/* 45017*/        OPC_CheckChild4Type, MVT::v8i16,
/* 45019*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 45021*/        OPC_EmitInteger, MVT::i32, 1, 
/* 45024*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSUBi16), 0,
                      MVT::v8i16, 5/*#Ops*/, 0, 1, 4, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8i16] } 1212:{ *:[iPTR] }, MQPR:{ *:[v8i16] }:$Qm, MQPR:{ *:[v8i16] }:$Qn, VCCR:{ *:[v8i1] }:$mask, MQPR:{ *:[v8i16] }:$inactive) - Complexity = 8
                  // Dst: (MVE_VSUBi16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qm, MQPR:{ *:[v8i16] }:$Qn, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$mask, MQPR:{ *:[v8i16] }:$inactive)
/* 45035*/      /*SwitchType*/ 27, MVT::v4i32,// ->45064
/* 45037*/        OPC_CheckChild1Type, MVT::v4i32,
/* 45039*/        OPC_RecordChild2, // #1 = $Qn
/* 45040*/        OPC_CheckChild2Type, MVT::v4i32,
/* 45042*/        OPC_RecordChild3, // #2 = $mask
/* 45043*/        OPC_CheckChild3Type, MVT::v4i1,
/* 45045*/        OPC_RecordChild4, // #3 = $inactive
/* 45046*/        OPC_CheckChild4Type, MVT::v4i32,
/* 45048*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 45050*/        OPC_EmitInteger, MVT::i32, 1, 
/* 45053*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSUBi32), 0,
                      MVT::v4i32, 5/*#Ops*/, 0, 1, 4, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1212:{ *:[iPTR] }, MQPR:{ *:[v4i32] }:$Qm, MQPR:{ *:[v4i32] }:$Qn, VCCR:{ *:[v4i1] }:$mask, MQPR:{ *:[v4i32] }:$inactive) - Complexity = 8
                  // Dst: (MVE_VSUBi32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$Qm, MQPR:{ *:[v4i32] }:$Qn, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$mask, MQPR:{ *:[v4i32] }:$inactive)
/* 45064*/      /*SwitchType*/ 27, MVT::v4f32,// ->45093
/* 45066*/        OPC_CheckChild1Type, MVT::v4f32,
/* 45068*/        OPC_RecordChild2, // #1 = $Qn
/* 45069*/        OPC_CheckChild2Type, MVT::v4f32,
/* 45071*/        OPC_RecordChild3, // #2 = $mask
/* 45072*/        OPC_CheckChild3Type, MVT::v4i1,
/* 45074*/        OPC_RecordChild4, // #3 = $inactive
/* 45075*/        OPC_CheckChild4Type, MVT::v4f32,
/* 45077*/        OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 45079*/        OPC_EmitInteger, MVT::i32, 1, 
/* 45082*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSUBf32), 0,
                      MVT::v4f32, 5/*#Ops*/, 0, 1, 4, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f32] } 1212:{ *:[iPTR] }, MQPR:{ *:[v4f32] }:$Qm, MQPR:{ *:[v4f32] }:$Qn, VCCR:{ *:[v4i1] }:$mask, MQPR:{ *:[v4f32] }:$inactive) - Complexity = 8
                  // Dst: (MVE_VSUBf32:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$Qm, MQPR:{ *:[v4f32] }:$Qn, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$mask, MQPR:{ *:[v4f32] }:$inactive)
/* 45093*/      /*SwitchType*/ 27, MVT::v8f16,// ->45122
/* 45095*/        OPC_CheckChild1Type, MVT::v8f16,
/* 45097*/        OPC_RecordChild2, // #1 = $Qn
/* 45098*/        OPC_CheckChild2Type, MVT::v8f16,
/* 45100*/        OPC_RecordChild3, // #2 = $mask
/* 45101*/        OPC_CheckChild3Type, MVT::v8i1,
/* 45103*/        OPC_RecordChild4, // #3 = $inactive
/* 45104*/        OPC_CheckChild4Type, MVT::v8f16,
/* 45106*/        OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 45108*/        OPC_EmitInteger, MVT::i32, 1, 
/* 45111*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSUBf16), 0,
                      MVT::v8f16, 5/*#Ops*/, 0, 1, 4, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8f16] } 1212:{ *:[iPTR] }, MQPR:{ *:[v8f16] }:$Qm, MQPR:{ *:[v8f16] }:$Qn, VCCR:{ *:[v8i1] }:$mask, MQPR:{ *:[v8f16] }:$inactive) - Complexity = 8
                  // Dst: (MVE_VSUBf16:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$Qm, MQPR:{ *:[v8f16] }:$Qn, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$mask, MQPR:{ *:[v8f16] }:$inactive)
/* 45122*/      0, // EndSwitchType
/* 45123*/    /*Scope*/ 21, /*->45145*/
/* 45124*/      OPC_CheckChild0Integer, 37|128,11/*1445*/, 
/* 45127*/      OPC_RecordChild1, // #0 = $Rn
/* 45128*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 45130*/      OPC_EmitInteger, MVT::i32, 0, 
/* 45133*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 45136*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCTP8), 0,
                    MVT::v16i1, 3/*#Ops*/, 0, 1, 2, 
                // Src: (intrinsic_wo_chain:{ *:[v16i1] } 1445:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn) - Complexity = 8
                // Dst: (MVE_VCTP8:{ *:[v16i1] } rGPR:{ *:[i32] }:$Rn)
/* 45145*/    /*Scope*/ 21, /*->45167*/
/* 45146*/      OPC_CheckChild0Integer, 34|128,11/*1442*/, 
/* 45149*/      OPC_RecordChild1, // #0 = $Rn
/* 45150*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 45152*/      OPC_EmitInteger, MVT::i32, 0, 
/* 45155*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 45158*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCTP16), 0,
                    MVT::v8i1, 3/*#Ops*/, 0, 1, 2, 
                // Src: (intrinsic_wo_chain:{ *:[v8i1] } 1442:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn) - Complexity = 8
                // Dst: (MVE_VCTP16:{ *:[v8i1] } rGPR:{ *:[i32] }:$Rn)
/* 45167*/    /*Scope*/ 21, /*->45189*/
/* 45168*/      OPC_CheckChild0Integer, 35|128,11/*1443*/, 
/* 45171*/      OPC_RecordChild1, // #0 = $Rn
/* 45172*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 45174*/      OPC_EmitInteger, MVT::i32, 0, 
/* 45177*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 45180*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCTP32), 0,
                    MVT::v4i1, 3/*#Ops*/, 0, 1, 2, 
                // Src: (intrinsic_wo_chain:{ *:[v4i1] } 1443:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn) - Complexity = 8
                // Dst: (MVE_VCTP32:{ *:[v4i1] } rGPR:{ *:[i32] }:$Rn)
/* 45189*/    /*Scope*/ 46, /*->45236*/
/* 45190*/      OPC_CheckChild0Integer, 75|128,10/*1355*/, 
/* 45193*/      OPC_RecordChild1, // #0 = $orig
/* 45194*/      OPC_RecordChild2, // #1 = $Vn0
/* 45195*/      OPC_RecordChild3, // #2 = $Vn1
/* 45196*/      OPC_RecordChild4, // #3 = $Vm
/* 45197*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 45199*/      OPC_EmitInteger, MVT::i32, ARM::DPairRegClassID,
/* 45202*/      OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 45205*/      OPC_EmitInteger, MVT::i32, ARM::dsub_1,
/* 45208*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                    MVT::v16i8, 5/*#Ops*/, 4, 1, 5, 2, 6,  // Results = #7
/* 45219*/      OPC_EmitInteger, MVT::i32, 14, 
/* 45222*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 45225*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VTBX2), 0,
                    MVT::v8i8, 5/*#Ops*/, 0, 7, 3, 8, 9, 
                // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1355:{ *:[iPTR] }, v8i8:{ *:[v8i8] }:$orig, v8i8:{ *:[v8i8] }:$Vn0, v8i8:{ *:[v8i8] }:$Vn1, v8i8:{ *:[v8i8] }:$Vm) - Complexity = 8
                // Dst: (VTBX2:{ *:[v8i8] } v8i8:{ *:[v8i8] }:$orig, (REG_SEQUENCE:{ *:[v16i8] } DPair:{ *:[i32] }, v8i8:{ *:[v8i8] }:$Vn0, dsub_0:{ *:[i32] }, v8i8:{ *:[v8i8] }:$Vn1, dsub_1:{ *:[i32] }), v8i8:{ *:[v8i8] }:$Vm)
/* 45236*/    /*Scope*/ 56, /*->45293*/
/* 45237*/      OPC_CheckChild0Integer, 73|128,10/*1353*/, 
/* 45240*/      OPC_RecordChild1, // #0 = $Vn0
/* 45241*/      OPC_RecordChild2, // #1 = $Vn1
/* 45242*/      OPC_RecordChild3, // #2 = $Vn2
/* 45243*/      OPC_RecordChild4, // #3 = $Vn3
/* 45244*/      OPC_RecordChild5, // #4 = $Vm
/* 45245*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 45247*/      OPC_EmitInteger, MVT::i32, ARM::QQPRRegClassID,
/* 45250*/      OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 45253*/      OPC_EmitInteger, MVT::i32, ARM::dsub_1,
/* 45256*/      OPC_EmitInteger, MVT::i32, ARM::dsub_2,
/* 45259*/      OPC_EmitInteger, MVT::i32, ARM::dsub_3,
/* 45262*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                    MVT::v4i64, 9/*#Ops*/, 5, 0, 6, 1, 7, 2, 8, 3, 9,  // Results = #10
/* 45277*/      OPC_EmitInteger, MVT::i32, 14, 
/* 45280*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 45283*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VTBL4Pseudo), 0,
                    MVT::v8i8, 4/*#Ops*/, 10, 4, 11, 12, 
                // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1353:{ *:[iPTR] }, v8i8:{ *:[v8i8] }:$Vn0, v8i8:{ *:[v8i8] }:$Vn1, v8i8:{ *:[v8i8] }:$Vn2, v8i8:{ *:[v8i8] }:$Vn3, v8i8:{ *:[v8i8] }:$Vm) - Complexity = 8
                // Dst: (VTBL4Pseudo:{ *:[v8i8] } (REG_SEQUENCE:{ *:[v4i64] } QQPR:{ *:[i32] }, v8i8:{ *:[v8i8] }:$Vn0, dsub_0:{ *:[i32] }, v8i8:{ *:[v8i8] }:$Vn1, dsub_1:{ *:[i32] }, v8i8:{ *:[v8i8] }:$Vn2, dsub_2:{ *:[i32] }, v8i8:{ *:[v8i8] }:$Vn3, dsub_3:{ *:[i32] }), v8i8:{ *:[v8i8] }:$Vm)
/* 45293*/    /*Scope*/ 58, /*->45352*/
/* 45294*/      OPC_CheckChild0Integer, 77|128,10/*1357*/, 
/* 45297*/      OPC_RecordChild1, // #0 = $orig
/* 45298*/      OPC_RecordChild2, // #1 = $Vn0
/* 45299*/      OPC_RecordChild3, // #2 = $Vn1
/* 45300*/      OPC_RecordChild4, // #3 = $Vn2
/* 45301*/      OPC_RecordChild5, // #4 = $Vn3
/* 45302*/      OPC_RecordChild6, // #5 = $Vm
/* 45303*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 45305*/      OPC_EmitInteger, MVT::i32, ARM::QQPRRegClassID,
/* 45308*/      OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 45311*/      OPC_EmitInteger, MVT::i32, ARM::dsub_1,
/* 45314*/      OPC_EmitInteger, MVT::i32, ARM::dsub_2,
/* 45317*/      OPC_EmitInteger, MVT::i32, ARM::dsub_3,
/* 45320*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                    MVT::v4i64, 9/*#Ops*/, 6, 1, 7, 2, 8, 3, 9, 4, 10,  // Results = #11
/* 45335*/      OPC_EmitInteger, MVT::i32, 14, 
/* 45338*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 45341*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VTBX4Pseudo), 0,
                    MVT::v8i8, 5/*#Ops*/, 0, 11, 5, 12, 13, 
                // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1357:{ *:[iPTR] }, v8i8:{ *:[v8i8] }:$orig, v8i8:{ *:[v8i8] }:$Vn0, v8i8:{ *:[v8i8] }:$Vn1, v8i8:{ *:[v8i8] }:$Vn2, v8i8:{ *:[v8i8] }:$Vn3, v8i8:{ *:[v8i8] }:$Vm) - Complexity = 8
                // Dst: (VTBX4Pseudo:{ *:[v8i8] } v8i8:{ *:[v8i8] }:$orig, (REG_SEQUENCE:{ *:[v4i64] } QQPR:{ *:[i32] }, v8i8:{ *:[v8i8] }:$Vn0, dsub_0:{ *:[i32] }, v8i8:{ *:[v8i8] }:$Vn1, dsub_1:{ *:[i32] }, v8i8:{ *:[v8i8] }:$Vn2, dsub_2:{ *:[i32] }, v8i8:{ *:[v8i8] }:$Vn3, dsub_3:{ *:[i32] }), v8i8:{ *:[v8i8] }:$Vm)
/* 45352*/    /*Scope*/ 61, /*->45414*/
/* 45353*/      OPC_CheckChild0Integer, 72|128,10/*1352*/, 
/* 45356*/      OPC_RecordChild1, // #0 = $Vn0
/* 45357*/      OPC_RecordChild2, // #1 = $Vn1
/* 45358*/      OPC_RecordChild3, // #2 = $Vn2
/* 45359*/      OPC_RecordChild4, // #3 = $Vm
/* 45360*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 45362*/      OPC_EmitInteger, MVT::i32, ARM::QQPRRegClassID,
/* 45365*/      OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 45368*/      OPC_EmitInteger, MVT::i32, ARM::dsub_1,
/* 45371*/      OPC_EmitInteger, MVT::i32, ARM::dsub_2,
/* 45374*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v8i8, 0/*#Ops*/,  // Results = #8
/* 45380*/      OPC_EmitInteger, MVT::i32, ARM::dsub_3,
/* 45383*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                    MVT::v4i64, 9/*#Ops*/, 4, 0, 5, 1, 6, 2, 7, 8, 9,  // Results = #10
/* 45398*/      OPC_EmitInteger, MVT::i32, 14, 
/* 45401*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 45404*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VTBL3Pseudo), 0,
                    MVT::v8i8, 4/*#Ops*/, 10, 3, 11, 12, 
                // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1352:{ *:[iPTR] }, v8i8:{ *:[v8i8] }:$Vn0, v8i8:{ *:[v8i8] }:$Vn1, v8i8:{ *:[v8i8] }:$Vn2, v8i8:{ *:[v8i8] }:$Vm) - Complexity = 8
                // Dst: (VTBL3Pseudo:{ *:[v8i8] } (REG_SEQUENCE:{ *:[v4i64] } QQPR:{ *:[i32] }, v8i8:{ *:[v8i8] }:$Vn0, dsub_0:{ *:[i32] }, v8i8:{ *:[v8i8] }:$Vn1, dsub_1:{ *:[i32] }, v8i8:{ *:[v8i8] }:$Vn2, dsub_2:{ *:[i32] }, (IMPLICIT_DEF:{ *:[v8i8] }), dsub_3:{ *:[i32] }), v8i8:{ *:[v8i8] }:$Vm)
/* 45414*/    /*Scope*/ 63, /*->45478*/
/* 45415*/      OPC_CheckChild0Integer, 76|128,10/*1356*/, 
/* 45418*/      OPC_RecordChild1, // #0 = $orig
/* 45419*/      OPC_RecordChild2, // #1 = $Vn0
/* 45420*/      OPC_RecordChild3, // #2 = $Vn1
/* 45421*/      OPC_RecordChild4, // #3 = $Vn2
/* 45422*/      OPC_RecordChild5, // #4 = $Vm
/* 45423*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 45425*/      OPC_EmitInteger, MVT::i32, ARM::QQPRRegClassID,
/* 45428*/      OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 45431*/      OPC_EmitInteger, MVT::i32, ARM::dsub_1,
/* 45434*/      OPC_EmitInteger, MVT::i32, ARM::dsub_2,
/* 45437*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v8i8, 0/*#Ops*/,  // Results = #9
/* 45443*/      OPC_EmitInteger, MVT::i32, ARM::dsub_3,
/* 45446*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                    MVT::v4i64, 9/*#Ops*/, 5, 1, 6, 2, 7, 3, 8, 9, 10,  // Results = #11
/* 45461*/      OPC_EmitInteger, MVT::i32, 14, 
/* 45464*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 45467*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VTBX3Pseudo), 0,
                    MVT::v8i8, 5/*#Ops*/, 0, 11, 4, 12, 13, 
                // Src: (intrinsic_wo_chain:{ *:[v8i8] } 1356:{ *:[iPTR] }, v8i8:{ *:[v8i8] }:$orig, v8i8:{ *:[v8i8] }:$Vn0, v8i8:{ *:[v8i8] }:$Vn1, v8i8:{ *:[v8i8] }:$Vn2, v8i8:{ *:[v8i8] }:$Vm) - Complexity = 8
                // Dst: (VTBX3Pseudo:{ *:[v8i8] } v8i8:{ *:[v8i8] }:$orig, (REG_SEQUENCE:{ *:[v4i64] } QQPR:{ *:[i32] }, v8i8:{ *:[v8i8] }:$Vn0, dsub_0:{ *:[i32] }, v8i8:{ *:[v8i8] }:$Vn1, dsub_1:{ *:[i32] }, v8i8:{ *:[v8i8] }:$Vn2, dsub_2:{ *:[i32] }, (IMPLICIT_DEF:{ *:[v8i8] }), dsub_3:{ *:[i32] }), v8i8:{ *:[v8i8] }:$Vm)
/* 45478*/    /*Scope*/ 43, /*->45522*/
/* 45479*/      OPC_CheckChild0Integer, 77|128,9/*1229*/, 
/* 45482*/      OPC_RecordChild1, // #0 = $hash_abcd
/* 45483*/      OPC_RecordChild2, // #1 = $hash_e
/* 45484*/      OPC_RecordChild3, // #2 = $wk
/* 45485*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 45487*/      OPC_EmitInteger, MVT::i64, 0, 
/* 45490*/      OPC_EmitInteger, MVT::i32, ARM::SPRRegClassID,
/* 45493*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                    MVT::f32, 2/*#Ops*/, 1, 4,  // Results = #5
/* 45501*/      OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 45504*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::SUBREG_TO_REG), 0,
                    MVT::v16i8, 3/*#Ops*/, 3, 5, 6,  // Results = #7
/* 45513*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::SHA1C), 0,
                    MVT::v4i32, 3/*#Ops*/, 0, 7, 2, 
                // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1229:{ *:[iPTR] }, v4i32:{ *:[v4i32] }:$hash_abcd, i32:{ *:[i32] }:$hash_e, v4i32:{ *:[v4i32] }:$wk) - Complexity = 8
                // Dst: (SHA1C:{ *:[v4i32] } v4i32:{ *:[v4i32] }:$hash_abcd, (SUBREG_TO_REG:{ *:[v16i8] } 0:{ *:[i64] }, (COPY_TO_REGCLASS:{ *:[f32] } i32:{ *:[i32] }:$hash_e, SPR:{ *:[i32] }), ssub_0:{ *:[i32] }), v4i32:{ *:[v4i32] }:$wk)
/* 45522*/    /*Scope*/ 43, /*->45566*/
/* 45523*/      OPC_CheckChild0Integer, 79|128,9/*1231*/, 
/* 45526*/      OPC_RecordChild1, // #0 = $hash_abcd
/* 45527*/      OPC_RecordChild2, // #1 = $hash_e
/* 45528*/      OPC_RecordChild3, // #2 = $wk
/* 45529*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 45531*/      OPC_EmitInteger, MVT::i64, 0, 
/* 45534*/      OPC_EmitInteger, MVT::i32, ARM::SPRRegClassID,
/* 45537*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                    MVT::f32, 2/*#Ops*/, 1, 4,  // Results = #5
/* 45545*/      OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 45548*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::SUBREG_TO_REG), 0,
                    MVT::v16i8, 3/*#Ops*/, 3, 5, 6,  // Results = #7
/* 45557*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::SHA1M), 0,
                    MVT::v4i32, 3/*#Ops*/, 0, 7, 2, 
                // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1231:{ *:[iPTR] }, v4i32:{ *:[v4i32] }:$hash_abcd, i32:{ *:[i32] }:$hash_e, v4i32:{ *:[v4i32] }:$wk) - Complexity = 8
                // Dst: (SHA1M:{ *:[v4i32] } v4i32:{ *:[v4i32] }:$hash_abcd, (SUBREG_TO_REG:{ *:[v16i8] } 0:{ *:[i64] }, (COPY_TO_REGCLASS:{ *:[f32] } i32:{ *:[i32] }:$hash_e, SPR:{ *:[i32] }), ssub_0:{ *:[i32] }), v4i32:{ *:[v4i32] }:$wk)
/* 45566*/    /*Scope*/ 43, /*->45610*/
/* 45567*/      OPC_CheckChild0Integer, 80|128,9/*1232*/, 
/* 45570*/      OPC_RecordChild1, // #0 = $hash_abcd
/* 45571*/      OPC_RecordChild2, // #1 = $hash_e
/* 45572*/      OPC_RecordChild3, // #2 = $wk
/* 45573*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 45575*/      OPC_EmitInteger, MVT::i64, 0, 
/* 45578*/      OPC_EmitInteger, MVT::i32, ARM::SPRRegClassID,
/* 45581*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                    MVT::f32, 2/*#Ops*/, 1, 4,  // Results = #5
/* 45589*/      OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 45592*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::SUBREG_TO_REG), 0,
                    MVT::v16i8, 3/*#Ops*/, 3, 5, 6,  // Results = #7
/* 45601*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::SHA1P), 0,
                    MVT::v4i32, 3/*#Ops*/, 0, 7, 2, 
                // Src: (intrinsic_wo_chain:{ *:[v4i32] } 1232:{ *:[iPTR] }, v4i32:{ *:[v4i32] }:$hash_abcd, i32:{ *:[i32] }:$hash_e, v4i32:{ *:[v4i32] }:$wk) - Complexity = 8
                // Dst: (SHA1P:{ *:[v4i32] } v4i32:{ *:[v4i32] }:$hash_abcd, (SUBREG_TO_REG:{ *:[v16i8] } 0:{ *:[i64] }, (COPY_TO_REGCLASS:{ *:[f32] } i32:{ *:[i32] }:$hash_e, SPR:{ *:[i32] }), ssub_0:{ *:[i32] }), v4i32:{ *:[v4i32] }:$wk)
/* 45610*/    /*Scope*/ 49, /*->45660*/
/* 45611*/      OPC_CheckChild0Integer, 64|128,9/*1216*/, 
/* 45614*/      OPC_RecordChild1, // #0 = $Qd_src
/* 45615*/      OPC_RecordChild2, // #1 = $Qm
/* 45616*/      OPC_Scope, 20, /*->45638*/ // 2 children in Scope
/* 45618*/        OPC_CheckChild3Integer, 0, 
/* 45620*/        OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 45622*/        OPC_EmitInteger, MVT::i32, 0, 
/* 45625*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 45628*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCVTf16f32bh), 0,
                      MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8f16] } 1216:{ *:[iPTR] }, MQPR:{ *:[v8f16] }:$Qd_src, MQPR:{ *:[v4f32] }:$Qm, 0:{ *:[i32] }) - Complexity = 13
                  // Dst: (MVE_VCVTf16f32bh:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$Qd_src, MQPR:{ *:[v4f32] }:$Qm)
/* 45638*/      /*Scope*/ 20, /*->45659*/
/* 45639*/        OPC_CheckChild3Integer, 1, 
/* 45641*/        OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 45643*/        OPC_EmitInteger, MVT::i32, 0, 
/* 45646*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 45649*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCVTf16f32th), 0,
                      MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8f16] } 1216:{ *:[iPTR] }, MQPR:{ *:[v8f16] }:$Qd_src, MQPR:{ *:[v4f32] }:$Qm, 1:{ *:[i32] }) - Complexity = 13
                  // Dst: (MVE_VCVTf16f32th:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$Qd_src, MQPR:{ *:[v4f32] }:$Qm)
/* 45659*/      0, /*End of Scope*/
/* 45660*/    /*Scope*/ 45, /*->45706*/
/* 45661*/      OPC_CheckChild0Integer, 65|128,9/*1217*/, 
/* 45664*/      OPC_RecordChild1, // #0 = $Qd_src
/* 45665*/      OPC_RecordChild2, // #1 = $Qm
/* 45666*/      OPC_Scope, 18, /*->45686*/ // 2 children in Scope
/* 45668*/        OPC_CheckChild3Integer, 0, 
/* 45670*/        OPC_RecordChild4, // #2 = $mask
/* 45671*/        OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 45673*/        OPC_EmitInteger, MVT::i32, 1, 
/* 45676*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCVTf16f32bh), 0,
                      MVT::v8f16, 4/*#Ops*/, 0, 1, 3, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v8f16] } 1217:{ *:[iPTR] }, MQPR:{ *:[v8f16] }:$Qd_src, MQPR:{ *:[v4f32] }:$Qm, 0:{ *:[i32] }, VCCR:{ *:[v4i1] }:$mask) - Complexity = 13
                  // Dst: (MVE_VCVTf16f32bh:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$Qd_src, MQPR:{ *:[v4f32] }:$Qm, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$mask)
/* 45686*/      /*Scope*/ 18, /*->45705*/
/* 45687*/        OPC_CheckChild3Integer, 1, 
/* 45689*/        OPC_RecordChild4, // #2 = $mask
/* 45690*/        OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 45692*/        OPC_EmitInteger, MVT::i32, 1, 
/* 45695*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCVTf16f32th), 0,
                      MVT::v8f16, 4/*#Ops*/, 0, 1, 3, 2, 
                  // Src: (intrinsic_wo_chain:{ *:[v8f16] } 1217:{ *:[iPTR] }, MQPR:{ *:[v8f16] }:$Qd_src, MQPR:{ *:[v4f32] }:$Qm, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$mask) - Complexity = 13
                  // Dst: (MVE_VCVTf16f32th:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$Qd_src, MQPR:{ *:[v4f32] }:$Qm, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$mask)
/* 45705*/      0, /*End of Scope*/
/* 45706*/    /*Scope*/ 2|128,1/*130*/, /*->45838*/
/* 45708*/      OPC_CheckChild0Integer, 100|128,9/*1252*/, 
/* 45711*/      OPC_RecordChild1, // #0 = $Vm
/* 45712*/      OPC_Scope, 30, /*->45744*/ // 4 children in Scope
/* 45714*/        OPC_CheckChild1Type, MVT::v2i32,
/* 45716*/        OPC_RecordChild2, // #1 = $SIMM
/* 45717*/        OPC_MoveChild2,
/* 45718*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 45721*/        OPC_MoveParent,
/* 45722*/        OPC_CheckType, MVT::v2f32,
/* 45724*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 45726*/        OPC_EmitConvertToTarget, 1,
/* 45728*/        OPC_EmitInteger, MVT::i32, 14, 
/* 45731*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 45734*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTxs2fd), 0,
                      MVT::v2f32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v2f32] } 1252:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 11
                  // Dst: (VCVTxs2fd:{ *:[v2f32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 45744*/      /*Scope*/ 30, /*->45775*/
/* 45745*/        OPC_CheckChild1Type, MVT::v4i16,
/* 45747*/        OPC_RecordChild2, // #1 = $SIMM
/* 45748*/        OPC_MoveChild2,
/* 45749*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 45752*/        OPC_MoveParent,
/* 45753*/        OPC_CheckType, MVT::v4f16,
/* 45755*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 45757*/        OPC_EmitConvertToTarget, 1,
/* 45759*/        OPC_EmitInteger, MVT::i32, 14, 
/* 45762*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 45765*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTxs2hd), 0,
                      MVT::v4f16, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f16] } 1252:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 11
                  // Dst: (VCVTxs2hd:{ *:[v4f16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 45775*/      /*Scope*/ 30, /*->45806*/
/* 45776*/        OPC_CheckChild1Type, MVT::v4i32,
/* 45778*/        OPC_RecordChild2, // #1 = $SIMM
/* 45779*/        OPC_MoveChild2,
/* 45780*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 45783*/        OPC_MoveParent,
/* 45784*/        OPC_CheckType, MVT::v4f32,
/* 45786*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 45788*/        OPC_EmitConvertToTarget, 1,
/* 45790*/        OPC_EmitInteger, MVT::i32, 14, 
/* 45793*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 45796*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTxs2fq), 0,
                      MVT::v4f32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f32] } 1252:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 11
                  // Dst: (VCVTxs2fq:{ *:[v4f32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 45806*/      /*Scope*/ 30, /*->45837*/
/* 45807*/        OPC_CheckChild1Type, MVT::v8i16,
/* 45809*/        OPC_RecordChild2, // #1 = $SIMM
/* 45810*/        OPC_MoveChild2,
/* 45811*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 45814*/        OPC_MoveParent,
/* 45815*/        OPC_CheckType, MVT::v8f16,
/* 45817*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 45819*/        OPC_EmitConvertToTarget, 1,
/* 45821*/        OPC_EmitInteger, MVT::i32, 14, 
/* 45824*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 45827*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTxs2hq), 0,
                      MVT::v8f16, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v8f16] } 1252:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 11
                  // Dst: (VCVTxs2hq:{ *:[v8f16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 45837*/      0, /*End of Scope*/
/* 45838*/    /*Scope*/ 2|128,1/*130*/, /*->45970*/
/* 45840*/      OPC_CheckChild0Integer, 101|128,9/*1253*/, 
/* 45843*/      OPC_RecordChild1, // #0 = $Vm
/* 45844*/      OPC_Scope, 30, /*->45876*/ // 4 children in Scope
/* 45846*/        OPC_CheckChild1Type, MVT::v2i32,
/* 45848*/        OPC_RecordChild2, // #1 = $SIMM
/* 45849*/        OPC_MoveChild2,
/* 45850*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 45853*/        OPC_MoveParent,
/* 45854*/        OPC_CheckType, MVT::v2f32,
/* 45856*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 45858*/        OPC_EmitConvertToTarget, 1,
/* 45860*/        OPC_EmitInteger, MVT::i32, 14, 
/* 45863*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 45866*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTxu2fd), 0,
                      MVT::v2f32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v2f32] } 1253:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 11
                  // Dst: (VCVTxu2fd:{ *:[v2f32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 45876*/      /*Scope*/ 30, /*->45907*/
/* 45877*/        OPC_CheckChild1Type, MVT::v4i16,
/* 45879*/        OPC_RecordChild2, // #1 = $SIMM
/* 45880*/        OPC_MoveChild2,
/* 45881*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 45884*/        OPC_MoveParent,
/* 45885*/        OPC_CheckType, MVT::v4f16,
/* 45887*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 45889*/        OPC_EmitConvertToTarget, 1,
/* 45891*/        OPC_EmitInteger, MVT::i32, 14, 
/* 45894*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 45897*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTxu2hd), 0,
                      MVT::v4f16, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f16] } 1253:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 11
                  // Dst: (VCVTxu2hd:{ *:[v4f16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 45907*/      /*Scope*/ 30, /*->45938*/
/* 45908*/        OPC_CheckChild1Type, MVT::v4i32,
/* 45910*/        OPC_RecordChild2, // #1 = $SIMM
/* 45911*/        OPC_MoveChild2,
/* 45912*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 45915*/        OPC_MoveParent,
/* 45916*/        OPC_CheckType, MVT::v4f32,
/* 45918*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 45920*/        OPC_EmitConvertToTarget, 1,
/* 45922*/        OPC_EmitInteger, MVT::i32, 14, 
/* 45925*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 45928*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTxu2fq), 0,
                      MVT::v4f32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f32] } 1253:{ *:[iPTR] }, QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 11
                  // Dst: (VCVTxu2fq:{ *:[v4f32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 45938*/      /*Scope*/ 30, /*->45969*/
/* 45939*/        OPC_CheckChild1Type, MVT::v8i16,
/* 45941*/        OPC_RecordChild2, // #1 = $SIMM
/* 45942*/        OPC_MoveChild2,
/* 45943*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 45946*/        OPC_MoveParent,
/* 45947*/        OPC_CheckType, MVT::v8f16,
/* 45949*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 45951*/        OPC_EmitConvertToTarget, 1,
/* 45953*/        OPC_EmitInteger, MVT::i32, 14, 
/* 45956*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 45959*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTxu2hq), 0,
                      MVT::v8f16, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (intrinsic_wo_chain:{ *:[v8f16] } 1253:{ *:[iPTR] }, QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 11
                  // Dst: (VCVTxu2hq:{ *:[v8f16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/* 45969*/      0, /*End of Scope*/
/* 45970*/    /*Scope*/ 106, /*->46077*/
/* 45971*/      OPC_CheckChild0Integer, 42|128,10/*1322*/, 
/* 45974*/      OPC_RecordChild1, // #0 = $Vn
/* 45975*/      OPC_SwitchType /*4 cases */, 23, MVT::v2f32,// ->46001
/* 45978*/        OPC_CheckChild1Type, MVT::v2f32,
/* 45980*/        OPC_RecordChild2, // #1 = $Vm
/* 45981*/        OPC_CheckChild2Type, MVT::v2f32,
/* 45983*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 45985*/        OPC_EmitInteger, MVT::i32, 14, 
/* 45988*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 45991*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRECPSfd), 0,
                      MVT::v2f32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2f32] } 1322:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VRECPSfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/* 46001*/      /*SwitchType*/ 23, MVT::v4f32,// ->46026
/* 46003*/        OPC_CheckChild1Type, MVT::v4f32,
/* 46005*/        OPC_RecordChild2, // #1 = $Vm
/* 46006*/        OPC_CheckChild2Type, MVT::v4f32,
/* 46008*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 46010*/        OPC_EmitInteger, MVT::i32, 14, 
/* 46013*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46016*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRECPSfq), 0,
                      MVT::v4f32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f32] } 1322:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm) - Complexity = 8
                  // Dst: (VRECPSfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)
/* 46026*/      /*SwitchType*/ 23, MVT::v4f16,// ->46051
/* 46028*/        OPC_CheckChild1Type, MVT::v4f16,
/* 46030*/        OPC_RecordChild2, // #1 = $Vm
/* 46031*/        OPC_CheckChild2Type, MVT::v4f16,
/* 46033*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 46035*/        OPC_EmitInteger, MVT::i32, 14, 
/* 46038*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46041*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRECPShd), 0,
                      MVT::v4f16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f16] } 1322:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm) - Complexity = 8
                  // Dst: (VRECPShd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/* 46051*/      /*SwitchType*/ 23, MVT::v8f16,// ->46076
/* 46053*/        OPC_CheckChild1Type, MVT::v8f16,
/* 46055*/        OPC_RecordChild2, // #1 = $Vm
/* 46056*/        OPC_CheckChild2Type, MVT::v8f16,
/* 46058*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 46060*/        OPC_EmitInteger, MVT::i32, 14, 
/* 46063*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46066*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRECPShq), 0,
                      MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8f16] } 1322:{ *:[iPTR] }, QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm) - Complexity = 8
                  // Dst: (VRECPShq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)
/* 46076*/      0, // EndSwitchType
/* 46077*/    /*Scope*/ 106, /*->46184*/
/* 46078*/      OPC_CheckChild0Integer, 55|128,10/*1335*/, 
/* 46081*/      OPC_RecordChild1, // #0 = $Vn
/* 46082*/      OPC_SwitchType /*4 cases */, 23, MVT::v2f32,// ->46108
/* 46085*/        OPC_CheckChild1Type, MVT::v2f32,
/* 46087*/        OPC_RecordChild2, // #1 = $Vm
/* 46088*/        OPC_CheckChild2Type, MVT::v2f32,
/* 46090*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 46092*/        OPC_EmitInteger, MVT::i32, 14, 
/* 46095*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46098*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSQRTSfd), 0,
                      MVT::v2f32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v2f32] } 1335:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VRSQRTSfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/* 46108*/      /*SwitchType*/ 23, MVT::v4f32,// ->46133
/* 46110*/        OPC_CheckChild1Type, MVT::v4f32,
/* 46112*/        OPC_RecordChild2, // #1 = $Vm
/* 46113*/        OPC_CheckChild2Type, MVT::v4f32,
/* 46115*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 46117*/        OPC_EmitInteger, MVT::i32, 14, 
/* 46120*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46123*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSQRTSfq), 0,
                      MVT::v4f32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f32] } 1335:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm) - Complexity = 8
                  // Dst: (VRSQRTSfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)
/* 46133*/      /*SwitchType*/ 23, MVT::v4f16,// ->46158
/* 46135*/        OPC_CheckChild1Type, MVT::v4f16,
/* 46137*/        OPC_RecordChild2, // #1 = $Vm
/* 46138*/        OPC_CheckChild2Type, MVT::v4f16,
/* 46140*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 46142*/        OPC_EmitInteger, MVT::i32, 14, 
/* 46145*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46148*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSQRTShd), 0,
                      MVT::v4f16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f16] } 1335:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm) - Complexity = 8
                  // Dst: (VRSQRTShd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/* 46158*/      /*SwitchType*/ 23, MVT::v8f16,// ->46183
/* 46160*/        OPC_CheckChild1Type, MVT::v8f16,
/* 46162*/        OPC_RecordChild2, // #1 = $Vm
/* 46163*/        OPC_CheckChild2Type, MVT::v8f16,
/* 46165*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 46167*/        OPC_EmitInteger, MVT::i32, 14, 
/* 46170*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46173*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSQRTShq), 0,
                      MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (intrinsic_wo_chain:{ *:[v8f16] } 1335:{ *:[iPTR] }, QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm) - Complexity = 8
                  // Dst: (VRSQRTShq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)
/* 46183*/      0, // EndSwitchType
/* 46184*/    /*Scope*/ 21, /*->46206*/
/* 46185*/      OPC_CheckChild0Integer, 102|128,9/*1254*/, 
/* 46188*/      OPC_RecordChild1, // #0 = $Vm
/* 46189*/      OPC_CheckPatternPredicate, 32, // (Subtarget->hasFP16()) && (Subtarget->hasNEON())
/* 46191*/      OPC_EmitInteger, MVT::i32, 14, 
/* 46194*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46197*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTh2f), 0,
                    MVT::v4f32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (intrinsic_wo_chain:{ *:[v4f32] } 1254:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vm) - Complexity = 8
                // Dst: (VCVTh2f:{ *:[v4f32] } DPR:{ *:[v4i16] }:$Vm)
/* 46206*/    /*Scope*/ 58, /*->46265*/
/* 46207*/      OPC_CheckChild0Integer, 49|128,10/*1329*/, 
/* 46210*/      OPC_RecordChild1, // #0 = $Vm
/* 46211*/      OPC_SwitchType /*4 cases */, 11, MVT::v2f32,// ->46225
/* 46214*/        OPC_CheckChild1Type, MVT::v2f32,
/* 46216*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 46218*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTXNDf), 0,
                      MVT::v2f32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v2f32] } 1329:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VRINTXNDf:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vm)
/* 46225*/      /*SwitchType*/ 11, MVT::v4f32,// ->46238
/* 46227*/        OPC_CheckChild1Type, MVT::v4f32,
/* 46229*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 46231*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTXNQf), 0,
                      MVT::v4f32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f32] } 1329:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$Vm) - Complexity = 8
                  // Dst: (VRINTXNQf:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vm)
/* 46238*/      /*SwitchType*/ 11, MVT::v4f16,// ->46251
/* 46240*/        OPC_CheckChild1Type, MVT::v4f16,
/* 46242*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 46244*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTXNDh), 0,
                      MVT::v4f16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f16] } 1329:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vm) - Complexity = 8
                  // Dst: (VRINTXNDh:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vm)
/* 46251*/      /*SwitchType*/ 11, MVT::v8f16,// ->46264
/* 46253*/        OPC_CheckChild1Type, MVT::v8f16,
/* 46255*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 46257*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTXNQh), 0,
                      MVT::v8f16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v8f16] } 1329:{ *:[iPTR] }, QPR:{ *:[v8f16] }:$Vm) - Complexity = 8
                  // Dst: (VRINTXNQh:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vm)
/* 46264*/      0, // EndSwitchType
/* 46265*/    /*Scope*/ 58, /*->46324*/
/* 46266*/      OPC_CheckChild0Integer, 45|128,10/*1325*/, 
/* 46269*/      OPC_RecordChild1, // #0 = $Vm
/* 46270*/      OPC_SwitchType /*4 cases */, 11, MVT::v2f32,// ->46284
/* 46273*/        OPC_CheckChild1Type, MVT::v2f32,
/* 46275*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 46277*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTANDf), 0,
                      MVT::v2f32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v2f32] } 1325:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VRINTANDf:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vm)
/* 46284*/      /*SwitchType*/ 11, MVT::v4f32,// ->46297
/* 46286*/        OPC_CheckChild1Type, MVT::v4f32,
/* 46288*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 46290*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTANQf), 0,
                      MVT::v4f32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f32] } 1325:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$Vm) - Complexity = 8
                  // Dst: (VRINTANQf:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vm)
/* 46297*/      /*SwitchType*/ 11, MVT::v4f16,// ->46310
/* 46299*/        OPC_CheckChild1Type, MVT::v4f16,
/* 46301*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 46303*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTANDh), 0,
                      MVT::v4f16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f16] } 1325:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vm) - Complexity = 8
                  // Dst: (VRINTANDh:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vm)
/* 46310*/      /*SwitchType*/ 11, MVT::v8f16,// ->46323
/* 46312*/        OPC_CheckChild1Type, MVT::v8f16,
/* 46314*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 46316*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTANQh), 0,
                      MVT::v8f16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v8f16] } 1325:{ *:[iPTR] }, QPR:{ *:[v8f16] }:$Vm) - Complexity = 8
                  // Dst: (VRINTANQh:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vm)
/* 46323*/      0, // EndSwitchType
/* 46324*/    /*Scope*/ 58, /*->46383*/
/* 46325*/      OPC_CheckChild0Integer, 50|128,10/*1330*/, 
/* 46328*/      OPC_RecordChild1, // #0 = $Vm
/* 46329*/      OPC_SwitchType /*4 cases */, 11, MVT::v2f32,// ->46343
/* 46332*/        OPC_CheckChild1Type, MVT::v2f32,
/* 46334*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 46336*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTZNDf), 0,
                      MVT::v2f32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v2f32] } 1330:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VRINTZNDf:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vm)
/* 46343*/      /*SwitchType*/ 11, MVT::v4f32,// ->46356
/* 46345*/        OPC_CheckChild1Type, MVT::v4f32,
/* 46347*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 46349*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTZNQf), 0,
                      MVT::v4f32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f32] } 1330:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$Vm) - Complexity = 8
                  // Dst: (VRINTZNQf:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vm)
/* 46356*/      /*SwitchType*/ 11, MVT::v4f16,// ->46369
/* 46358*/        OPC_CheckChild1Type, MVT::v4f16,
/* 46360*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 46362*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTZNDh), 0,
                      MVT::v4f16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f16] } 1330:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vm) - Complexity = 8
                  // Dst: (VRINTZNDh:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vm)
/* 46369*/      /*SwitchType*/ 11, MVT::v8f16,// ->46382
/* 46371*/        OPC_CheckChild1Type, MVT::v8f16,
/* 46373*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 46375*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTZNQh), 0,
                      MVT::v8f16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v8f16] } 1330:{ *:[iPTR] }, QPR:{ *:[v8f16] }:$Vm) - Complexity = 8
                  // Dst: (VRINTZNQh:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vm)
/* 46382*/      0, // EndSwitchType
/* 46383*/    /*Scope*/ 58, /*->46442*/
/* 46384*/      OPC_CheckChild0Integer, 46|128,10/*1326*/, 
/* 46387*/      OPC_RecordChild1, // #0 = $Vm
/* 46388*/      OPC_SwitchType /*4 cases */, 11, MVT::v2f32,// ->46402
/* 46391*/        OPC_CheckChild1Type, MVT::v2f32,
/* 46393*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 46395*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTMNDf), 0,
                      MVT::v2f32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v2f32] } 1326:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VRINTMNDf:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vm)
/* 46402*/      /*SwitchType*/ 11, MVT::v4f32,// ->46415
/* 46404*/        OPC_CheckChild1Type, MVT::v4f32,
/* 46406*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 46408*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTMNQf), 0,
                      MVT::v4f32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f32] } 1326:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$Vm) - Complexity = 8
                  // Dst: (VRINTMNQf:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vm)
/* 46415*/      /*SwitchType*/ 11, MVT::v4f16,// ->46428
/* 46417*/        OPC_CheckChild1Type, MVT::v4f16,
/* 46419*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 46421*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTMNDh), 0,
                      MVT::v4f16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f16] } 1326:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vm) - Complexity = 8
                  // Dst: (VRINTMNDh:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vm)
/* 46428*/      /*SwitchType*/ 11, MVT::v8f16,// ->46441
/* 46430*/        OPC_CheckChild1Type, MVT::v8f16,
/* 46432*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 46434*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTMNQh), 0,
                      MVT::v8f16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v8f16] } 1326:{ *:[iPTR] }, QPR:{ *:[v8f16] }:$Vm) - Complexity = 8
                  // Dst: (VRINTMNQh:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vm)
/* 46441*/      0, // EndSwitchType
/* 46442*/    /*Scope*/ 58, /*->46501*/
/* 46443*/      OPC_CheckChild0Integer, 48|128,10/*1328*/, 
/* 46446*/      OPC_RecordChild1, // #0 = $Vm
/* 46447*/      OPC_SwitchType /*4 cases */, 11, MVT::v2f32,// ->46461
/* 46450*/        OPC_CheckChild1Type, MVT::v2f32,
/* 46452*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 46454*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTPNDf), 0,
                      MVT::v2f32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v2f32] } 1328:{ *:[iPTR] }, DPR:{ *:[v2f32] }:$Vm) - Complexity = 8
                  // Dst: (VRINTPNDf:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vm)
/* 46461*/      /*SwitchType*/ 11, MVT::v4f32,// ->46474
/* 46463*/        OPC_CheckChild1Type, MVT::v4f32,
/* 46465*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 46467*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTPNQf), 0,
                      MVT::v4f32, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f32] } 1328:{ *:[iPTR] }, QPR:{ *:[v4f32] }:$Vm) - Complexity = 8
                  // Dst: (VRINTPNQf:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vm)
/* 46474*/      /*SwitchType*/ 11, MVT::v4f16,// ->46487
/* 46476*/        OPC_CheckChild1Type, MVT::v4f16,
/* 46478*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 46480*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTPNDh), 0,
                      MVT::v4f16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v4f16] } 1328:{ *:[iPTR] }, DPR:{ *:[v4f16] }:$Vm) - Complexity = 8
                  // Dst: (VRINTPNDh:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vm)
/* 46487*/      /*SwitchType*/ 11, MVT::v8f16,// ->46500
/* 46489*/        OPC_CheckChild1Type, MVT::v8f16,
/* 46491*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 46493*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTPNQh), 0,
                      MVT::v8f16, 1/*#Ops*/, 0, 
                  // Src: (intrinsic_wo_chain:{ *:[v8f16] } 1328:{ *:[iPTR] }, QPR:{ *:[v8f16] }:$Vm) - Complexity = 8
                  // Dst: (VRINTPNQh:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vm)
/* 46500*/      0, // EndSwitchType
/* 46501*/    0, /*End of Scope*/
/* 46502*/  /*SwitchOpcode*/ 79|128,2/*335*/, TARGET_VAL(ISD::SRL),// ->46841
/* 46506*/    OPC_Scope, 18|128,1/*146*/, /*->46655*/ // 3 children in Scope
/* 46509*/      OPC_MoveChild0,
/* 46510*/      OPC_CheckOpcode, TARGET_VAL(ISD::BSWAP),
/* 46513*/      OPC_MoveChild0,
/* 46514*/      OPC_CheckOpcode, TARGET_VAL(ISD::LOAD),
/* 46517*/      OPC_RecordMemRef,
/* 46518*/      OPC_RecordNode, // #0 = 'ld' chained node
/* 46519*/      OPC_CheckFoldableChainNode,
/* 46520*/      OPC_RecordChild1, // #1 = $addr
/* 46521*/      OPC_CheckChild1Type, MVT::i32,
/* 46523*/      OPC_CheckPredicate, 35, // Predicate_unindexedload
/* 46525*/      OPC_CheckPredicate, 36, // Predicate_extload
/* 46527*/      OPC_CheckPredicate, 37, // Predicate_extloadi16
/* 46529*/      OPC_MoveParent,
/* 46530*/      OPC_MoveParent,
/* 46531*/      OPC_CheckChild1Integer, 16, 
/* 46533*/      OPC_CheckChild1Type, MVT::i32,
/* 46535*/      OPC_CheckType, MVT::i32,
/* 46537*/      OPC_Scope, 38, /*->46577*/ // 2 children in Scope
/* 46539*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 46541*/        OPC_CheckComplexPat, /*CP*/5, /*#*/1, // SelectAddrMode3:$addr #2 #3 #4
/* 46544*/        OPC_EmitMergeInputChains1_0,
/* 46545*/        OPC_EmitInteger, MVT::i32, 14, 
/* 46548*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46551*/        OPC_EmitNode1, TARGET_VAL(ARM::LDRH), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6,  // Results = #7
/* 46562*/        OPC_EmitInteger, MVT::i32, 14, 
/* 46565*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46568*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::REV16), 0,
                      MVT::i32, 3/*#Ops*/, 7, 8, 9, 
                  // Src: (srl:{ *:[i32] } (bswap:{ *:[i32] } (ld:{ *:[i32] } addrmode3:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi16>>), 16:{ *:[i32] }) - Complexity = 27
                  // Dst: (REV16:{ *:[i32] } (LDRH:{ *:[i32] } addrmode3:{ *:[i32] }:$addr))
/* 46577*/      /*Scope*/ 76, /*->46654*/
/* 46578*/        OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 46580*/        OPC_Scope, 35, /*->46617*/ // 2 children in Scope
/* 46582*/          OPC_CheckComplexPat, /*CP*/6, /*#*/1, // SelectThumbAddrModeImm5S2:$addr #2 #3
/* 46585*/          OPC_EmitMergeInputChains1_0,
/* 46586*/          OPC_EmitInteger, MVT::i32, 14, 
/* 46589*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46592*/          OPC_EmitNode1, TARGET_VAL(ARM::tLDRHi), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 46602*/          OPC_EmitInteger, MVT::i32, 14, 
/* 46605*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46608*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tREV16), 0,
                        MVT::i32, 3/*#Ops*/, 6, 7, 8, 
                    // Src: (srl:{ *:[i32] } (bswap:{ *:[i32] } (ld:{ *:[i32] } t_addrmode_is2:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi16>>), 16:{ *:[i32] }) - Complexity = 24
                    // Dst: (tREV16:{ *:[i32] } (tLDRHi:{ *:[i32] } t_addrmode_is2:{ *:[i32] }:$addr))
/* 46617*/        /*Scope*/ 35, /*->46653*/
/* 46618*/          OPC_CheckComplexPat, /*CP*/7, /*#*/1, // SelectThumbAddrModeRR:$addr #2 #3
/* 46621*/          OPC_EmitMergeInputChains1_0,
/* 46622*/          OPC_EmitInteger, MVT::i32, 14, 
/* 46625*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46628*/          OPC_EmitNode1, TARGET_VAL(ARM::tLDRHr), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 46638*/          OPC_EmitInteger, MVT::i32, 14, 
/* 46641*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46644*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tREV16), 0,
                        MVT::i32, 3/*#Ops*/, 6, 7, 8, 
                    // Src: (srl:{ *:[i32] } (bswap:{ *:[i32] } (ld:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi16>>), 16:{ *:[i32] }) - Complexity = 24
                    // Dst: (tREV16:{ *:[i32] } (tLDRHr:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$addr))
/* 46653*/        0, /*End of Scope*/
/* 46654*/      0, /*End of Scope*/
/* 46655*/    /*Scope*/ 56, /*->46712*/
/* 46656*/      OPC_RecordNode, // #0 = $src
/* 46657*/      OPC_CheckType, MVT::i32,
/* 46659*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 46661*/      OPC_Scope, 24, /*->46687*/ // 2 children in Scope
/* 46663*/        OPC_CheckComplexPat, /*CP*/8, /*#*/0, // SelectShiftRegShifterOperand:$src #1 #2 #3
/* 46666*/        OPC_EmitInteger, MVT::i32, 14, 
/* 46669*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46672*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46675*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MOVsr), 0,
                      MVT::i32, 6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                  // Src: shift_so_reg_reg:{ *:[i32] }:$src - Complexity = 12
                  // Dst: (MOVsr:{ *:[i32] } shift_so_reg_reg:{ *:[i32] }:$src)
/* 46687*/      /*Scope*/ 23, /*->46711*/
/* 46688*/        OPC_CheckComplexPat, /*CP*/9, /*#*/0, // SelectShiftImmShifterOperand:$src #1 #2
/* 46691*/        OPC_EmitInteger, MVT::i32, 14, 
/* 46694*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46697*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46700*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MOVsi), 0,
                      MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                  // Src: shift_so_reg_imm:{ *:[i32] }:$src - Complexity = 9
                  // Dst: (MOVsi:{ *:[i32] } shift_so_reg_imm:{ *:[i32] }:$src)
/* 46711*/      0, /*End of Scope*/
/* 46712*/    /*Scope*/ 127, /*->46840*/
/* 46713*/      OPC_RecordChild0, // #0 = $Rm
/* 46714*/      OPC_RecordChild1, // #1 = $imm5
/* 46715*/      OPC_Scope, 69, /*->46786*/ // 2 children in Scope
/* 46717*/        OPC_MoveChild1,
/* 46718*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 46721*/        OPC_CheckPredicate, 38, // Predicate_imm_sr
/* 46723*/        OPC_CheckType, MVT::i32,
/* 46725*/        OPC_MoveParent,
/* 46726*/        OPC_CheckType, MVT::i32,
/* 46728*/        OPC_Scope, 27, /*->46757*/ // 2 children in Scope
/* 46730*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 46732*/          OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 46735*/          OPC_EmitConvertToTarget, 1,
/* 46737*/          OPC_EmitNodeXForm, 13, 3, // imm_sr_XFORM
/* 46740*/          OPC_EmitInteger, MVT::i32, 14, 
/* 46743*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46746*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tLSRri), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 4, 5, 6, 
                    // Src: (srl:{ *:[i32] } tGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm_sr>><<X:imm_sr_XFORM>>:$imm5) - Complexity = 7
                    // Dst: (tLSRri:{ *:[i32] } tGPR:{ *:[i32] }:$Rm, (imm_sr_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$imm5))
/* 46757*/        /*Scope*/ 27, /*->46785*/
/* 46758*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 46760*/          OPC_EmitConvertToTarget, 1,
/* 46762*/          OPC_EmitNodeXForm, 13, 2, // imm_sr_XFORM
/* 46765*/          OPC_EmitInteger, MVT::i32, 14, 
/* 46768*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46771*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46774*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LSRri), 0,
                        MVT::i32, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                    // Src: (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm_sr>><<X:imm_sr_XFORM>>:$imm) - Complexity = 7
                    // Dst: (t2LSRri:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm_sr_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$imm))
/* 46785*/        0, /*End of Scope*/
/* 46786*/      /*Scope*/ 52, /*->46839*/
/* 46787*/        OPC_CheckChild1Type, MVT::i32,
/* 46789*/        OPC_CheckType, MVT::i32,
/* 46791*/        OPC_Scope, 22, /*->46815*/ // 2 children in Scope
/* 46793*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 46795*/          OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 46798*/          OPC_EmitInteger, MVT::i32, 14, 
/* 46801*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46804*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tLSRrr), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (srl:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm) - Complexity = 3
                    // Dst: (tLSRrr:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm)
/* 46815*/        /*Scope*/ 22, /*->46838*/
/* 46816*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 46818*/          OPC_EmitInteger, MVT::i32, 14, 
/* 46821*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46824*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46827*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LSRrr), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                    // Dst: (t2LSRrr:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 46838*/        0, /*End of Scope*/
/* 46839*/      0, /*End of Scope*/
/* 46840*/    0, /*End of Scope*/
/* 46841*/  /*SwitchOpcode*/ 65|128,43/*5569*/, TARGET_VAL(ISD::STORE),// ->52414
/* 46845*/    OPC_RecordMemRef,
/* 46846*/    OPC_RecordNode, // #0 = 'st' chained node
/* 46847*/    OPC_Scope, 88|128,3/*472*/, /*->47322*/ // 6 children in Scope
/* 46850*/      OPC_MoveChild1,
/* 46851*/      OPC_SwitchOpcode /*3 cases */, 12|128,1/*140*/, TARGET_VAL(ISD::SRL),// ->46996
/* 46856*/        OPC_MoveChild0,
/* 46857*/        OPC_CheckOpcode, TARGET_VAL(ISD::BSWAP),
/* 46860*/        OPC_RecordChild0, // #1 = $Rn
/* 46861*/        OPC_MoveParent,
/* 46862*/        OPC_CheckChild1Integer, 16, 
/* 46864*/        OPC_CheckChild1Type, MVT::i32,
/* 46866*/        OPC_CheckType, MVT::i32,
/* 46868*/        OPC_MoveParent,
/* 46869*/        OPC_RecordChild2, // #2 = $addr
/* 46870*/        OPC_CheckChild2Type, MVT::i32,
/* 46872*/        OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 46874*/        OPC_CheckPredicate, 40, // Predicate_truncstore
/* 46876*/        OPC_CheckPredicate, 37, // Predicate_truncstorei16
/* 46878*/        OPC_Scope, 38, /*->46918*/ // 2 children in Scope
/* 46880*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 46882*/          OPC_CheckComplexPat, /*CP*/5, /*#*/2, // SelectAddrMode3:$addr #3 #4 #5
/* 46885*/          OPC_EmitMergeInputChains1_0,
/* 46886*/          OPC_EmitInteger, MVT::i32, 14, 
/* 46889*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46892*/          OPC_EmitNode1, TARGET_VAL(ARM::REV16), 0,
                        MVT::i32, 3/*#Ops*/, 1, 6, 7,  // Results = #8
/* 46901*/          OPC_EmitInteger, MVT::i32, 14, 
/* 46904*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46907*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::STRH), 0|OPFL_Chain|OPFL_MemRefs,
                        6/*#Ops*/, 8, 3, 4, 5, 9, 10, 
                    // Src: (st (srl:{ *:[i32] } (bswap:{ *:[i32] } GPR:{ *:[i32] }:$Rn), 16:{ *:[i32] }), addrmode3:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorei16>> - Complexity = 27
                    // Dst: (STRH (REV16:{ *:[i32] } GPR:{ *:[i32] }:$Rn), addrmode3:{ *:[i32] }:$addr)
/* 46918*/        /*Scope*/ 76, /*->46995*/
/* 46919*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 46921*/          OPC_Scope, 35, /*->46958*/ // 2 children in Scope
/* 46923*/            OPC_CheckComplexPat, /*CP*/6, /*#*/2, // SelectThumbAddrModeImm5S2:$addr #3 #4
/* 46926*/            OPC_EmitMergeInputChains1_0,
/* 46927*/            OPC_EmitInteger, MVT::i32, 14, 
/* 46930*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46933*/            OPC_EmitNode1, TARGET_VAL(ARM::tREV16), 0,
                          MVT::i32, 3/*#Ops*/, 1, 5, 6,  // Results = #7
/* 46942*/            OPC_EmitInteger, MVT::i32, 14, 
/* 46945*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46948*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::tSTRHi), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 7, 3, 4, 8, 9, 
                      // Src: (st (srl:{ *:[i32] } (bswap:{ *:[i32] } tGPR:{ *:[i32] }:$Rn), 16:{ *:[i32] }), t_addrmode_is2:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorei16>> - Complexity = 24
                      // Dst: (tSTRHi (tREV16:{ *:[i32] } tGPR:{ *:[i32] }:$Rn), t_addrmode_is2:{ *:[i32] }:$addr)
/* 46958*/          /*Scope*/ 35, /*->46994*/
/* 46959*/            OPC_CheckComplexPat, /*CP*/7, /*#*/2, // SelectThumbAddrModeRR:$addr #3 #4
/* 46962*/            OPC_EmitMergeInputChains1_0,
/* 46963*/            OPC_EmitInteger, MVT::i32, 14, 
/* 46966*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46969*/            OPC_EmitNode1, TARGET_VAL(ARM::tREV16), 0,
                          MVT::i32, 3/*#Ops*/, 1, 5, 6,  // Results = #7
/* 46978*/            OPC_EmitInteger, MVT::i32, 14, 
/* 46981*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 46984*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::tSTRHr), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 7, 3, 4, 8, 9, 
                      // Src: (st (srl:{ *:[i32] } (bswap:{ *:[i32] } tGPR:{ *:[i32] }:$Rn), 16:{ *:[i32] }), t_addrmode_rr:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorei16>> - Complexity = 24
                      // Dst: (tSTRHr (tREV16:{ *:[i32] } tGPR:{ *:[i32] }:$Rn), t_addrmode_rr:{ *:[i32] }:$addr)
/* 46994*/          0, /*End of Scope*/
/* 46995*/        0, /*End of Scope*/
/* 46996*/      /*SwitchOpcode*/ 83|128,1/*211*/, TARGET_VAL(ARMISD::VGETLANEu),// ->47211
/* 47000*/        OPC_RecordChild0, // #1 = $Vd
/* 47001*/        OPC_Scope, 51, /*->47054*/ // 4 children in Scope
/* 47003*/          OPC_CheckChild0Type, MVT::v8i8,
/* 47005*/          OPC_RecordChild1, // #2 = $lane
/* 47006*/          OPC_MoveChild1,
/* 47007*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 47010*/          OPC_MoveParent,
/* 47011*/          OPC_MoveParent,
/* 47012*/          OPC_RecordChild2, // #3 = $Rn
/* 47013*/          OPC_RecordChild3, // #4 = $Rm
/* 47014*/          OPC_CheckChild3Type, MVT::i32,
/* 47016*/          OPC_CheckPredicate, 40, // Predicate_itruncstore
/* 47018*/          OPC_CheckPredicate, 41, // Predicate_post_truncst
/* 47020*/          OPC_CheckPredicate, 42, // Predicate_post_truncsti8
/* 47022*/          OPC_CheckType, MVT::i32,
/* 47024*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 47026*/          OPC_CheckComplexPat, /*CP*/10, /*#*/3, // SelectAddrMode6:$Rn #5 #6
/* 47029*/          OPC_CheckComplexPat, /*CP*/11, /*#*/4, // SelectAddrMode6Offset:$Rm #7
/* 47032*/          OPC_EmitMergeInputChains1_0,
/* 47033*/          OPC_EmitConvertToTarget, 2,
/* 47035*/          OPC_EmitInteger, MVT::i32, 14, 
/* 47038*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 47041*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VST1LNd8_UPD), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 7/*#Ops*/, 5, 6, 7, 1, 8, 9, 10, 
                    // Src: (ist:{ *:[i32] } (ARMvgetlaneu:{ *:[i32] } DPR:{ *:[v8i8] }:$Vd, (imm:{ *:[i32] }):$lane), addrmode6:{ *:[i32] }:$Rn, am6offset:{ *:[i32] }:$Rm)<<P:Predicate_itruncstore>><<P:Predicate_post_truncst>><<P:Predicate_post_truncsti8>> - Complexity = 25
                    // Dst: (VST1LNd8_UPD:{ *:[i32] } addrmode6:{ *:[i32] }:$Rn, am6offset:{ *:[i32] }:$Rm, DPR:{ *:[v8i8] }:$Vd, (imm:{ *:[i32] }):$lane)
/* 47054*/        /*Scope*/ 51, /*->47106*/
/* 47055*/          OPC_CheckChild0Type, MVT::v4i16,
/* 47057*/          OPC_RecordChild1, // #2 = $lane
/* 47058*/          OPC_MoveChild1,
/* 47059*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 47062*/          OPC_MoveParent,
/* 47063*/          OPC_MoveParent,
/* 47064*/          OPC_RecordChild2, // #3 = $Rn
/* 47065*/          OPC_RecordChild3, // #4 = $Rm
/* 47066*/          OPC_CheckChild3Type, MVT::i32,
/* 47068*/          OPC_CheckPredicate, 40, // Predicate_itruncstore
/* 47070*/          OPC_CheckPredicate, 41, // Predicate_post_truncst
/* 47072*/          OPC_CheckPredicate, 37, // Predicate_post_truncsti16
/* 47074*/          OPC_CheckType, MVT::i32,
/* 47076*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 47078*/          OPC_CheckComplexPat, /*CP*/10, /*#*/3, // SelectAddrMode6:$Rn #5 #6
/* 47081*/          OPC_CheckComplexPat, /*CP*/11, /*#*/4, // SelectAddrMode6Offset:$Rm #7
/* 47084*/          OPC_EmitMergeInputChains1_0,
/* 47085*/          OPC_EmitConvertToTarget, 2,
/* 47087*/          OPC_EmitInteger, MVT::i32, 14, 
/* 47090*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 47093*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VST1LNd16_UPD), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 7/*#Ops*/, 5, 6, 7, 1, 8, 9, 10, 
                    // Src: (ist:{ *:[i32] } (ARMvgetlaneu:{ *:[i32] } DPR:{ *:[v4i16] }:$Vd, (imm:{ *:[i32] }):$lane), addrmode6:{ *:[i32] }:$Rn, am6offset:{ *:[i32] }:$Rm)<<P:Predicate_itruncstore>><<P:Predicate_post_truncst>><<P:Predicate_post_truncsti16>> - Complexity = 25
                    // Dst: (VST1LNd16_UPD:{ *:[i32] } addrmode6:{ *:[i32] }:$Rn, am6offset:{ *:[i32] }:$Rm, DPR:{ *:[v4i16] }:$Vd, (imm:{ *:[i32] }):$lane)
/* 47106*/        /*Scope*/ 51, /*->47158*/
/* 47107*/          OPC_CheckChild0Type, MVT::v16i8,
/* 47109*/          OPC_RecordChild1, // #2 = $lane
/* 47110*/          OPC_MoveChild1,
/* 47111*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 47114*/          OPC_MoveParent,
/* 47115*/          OPC_MoveParent,
/* 47116*/          OPC_RecordChild2, // #3 = $addr
/* 47117*/          OPC_RecordChild3, // #4 = $offset
/* 47118*/          OPC_CheckChild3Type, MVT::i32,
/* 47120*/          OPC_CheckPredicate, 40, // Predicate_itruncstore
/* 47122*/          OPC_CheckPredicate, 41, // Predicate_post_truncst
/* 47124*/          OPC_CheckPredicate, 42, // Predicate_post_truncsti8
/* 47126*/          OPC_CheckType, MVT::i32,
/* 47128*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 47130*/          OPC_CheckComplexPat, /*CP*/10, /*#*/3, // SelectAddrMode6:$addr #5 #6
/* 47133*/          OPC_CheckComplexPat, /*CP*/11, /*#*/4, // SelectAddrMode6Offset:$offset #7
/* 47136*/          OPC_EmitMergeInputChains1_0,
/* 47137*/          OPC_EmitConvertToTarget, 2,
/* 47139*/          OPC_EmitInteger, MVT::i32, 14, 
/* 47142*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 47145*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VST1LNq8Pseudo_UPD), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 7/*#Ops*/, 5, 6, 7, 1, 8, 9, 10, 
                    // Src: (ist:{ *:[i32] } (ARMvgetlaneu:{ *:[i32] } QPR:{ *:[v16i8] }:$src, (imm:{ *:[i32] }):$lane), addrmode6:{ *:[i32] }:$addr, am6offset:{ *:[i32] }:$offset)<<P:Predicate_itruncstore>><<P:Predicate_post_truncst>><<P:Predicate_post_truncsti8>> - Complexity = 25
                    // Dst: (VST1LNq8Pseudo_UPD:{ *:[i32] } addrmode6:{ *:[i32] }:$addr, am6offset:{ *:[i32] }:$offset, QPR:{ *:[v16i8] }:$src, (imm:{ *:[i32] }):$lane)
/* 47158*/        /*Scope*/ 51, /*->47210*/
/* 47159*/          OPC_CheckChild0Type, MVT::v8i16,
/* 47161*/          OPC_RecordChild1, // #2 = $lane
/* 47162*/          OPC_MoveChild1,
/* 47163*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 47166*/          OPC_MoveParent,
/* 47167*/          OPC_MoveParent,
/* 47168*/          OPC_RecordChild2, // #3 = $addr
/* 47169*/          OPC_RecordChild3, // #4 = $offset
/* 47170*/          OPC_CheckChild3Type, MVT::i32,
/* 47172*/          OPC_CheckPredicate, 40, // Predicate_itruncstore
/* 47174*/          OPC_CheckPredicate, 41, // Predicate_post_truncst
/* 47176*/          OPC_CheckPredicate, 37, // Predicate_post_truncsti16
/* 47178*/          OPC_CheckType, MVT::i32,
/* 47180*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 47182*/          OPC_CheckComplexPat, /*CP*/10, /*#*/3, // SelectAddrMode6:$addr #5 #6
/* 47185*/          OPC_CheckComplexPat, /*CP*/11, /*#*/4, // SelectAddrMode6Offset:$offset #7
/* 47188*/          OPC_EmitMergeInputChains1_0,
/* 47189*/          OPC_EmitConvertToTarget, 2,
/* 47191*/          OPC_EmitInteger, MVT::i32, 14, 
/* 47194*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 47197*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VST1LNq16Pseudo_UPD), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 7/*#Ops*/, 5, 6, 7, 1, 8, 9, 10, 
                    // Src: (ist:{ *:[i32] } (ARMvgetlaneu:{ *:[i32] } QPR:{ *:[v8i16] }:$src, (imm:{ *:[i32] }):$lane), addrmode6:{ *:[i32] }:$addr, am6offset:{ *:[i32] }:$offset)<<P:Predicate_itruncstore>><<P:Predicate_post_truncst>><<P:Predicate_post_truncsti16>> - Complexity = 25
                    // Dst: (VST1LNq16Pseudo_UPD:{ *:[i32] } addrmode6:{ *:[i32] }:$addr, am6offset:{ *:[i32] }:$offset, QPR:{ *:[v8i16] }:$src, (imm:{ *:[i32] }):$lane)
/* 47210*/        0, /*End of Scope*/
/* 47211*/      /*SwitchOpcode*/ 107, TARGET_VAL(ISD::EXTRACT_VECTOR_ELT),// ->47321
/* 47214*/        OPC_RecordChild0, // #1 = $Vd
/* 47215*/        OPC_Scope, 51, /*->47268*/ // 2 children in Scope
/* 47217*/          OPC_CheckChild0Type, MVT::v2i32,
/* 47219*/          OPC_RecordChild1, // #2 = $lane
/* 47220*/          OPC_MoveChild1,
/* 47221*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 47224*/          OPC_MoveParent,
/* 47225*/          OPC_CheckType, MVT::i32,
/* 47227*/          OPC_MoveParent,
/* 47228*/          OPC_RecordChild2, // #3 = $Rn
/* 47229*/          OPC_RecordChild3, // #4 = $Rm
/* 47230*/          OPC_CheckChild3Type, MVT::i32,
/* 47232*/          OPC_CheckPredicate, 43, // Predicate_istore
/* 47234*/          OPC_CheckPredicate, 41, // Predicate_post_store
/* 47236*/          OPC_CheckType, MVT::i32,
/* 47238*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 47240*/          OPC_CheckComplexPat, /*CP*/12, /*#*/3, // SelectAddrMode6:$Rn #5 #6
/* 47243*/          OPC_CheckComplexPat, /*CP*/11, /*#*/4, // SelectAddrMode6Offset:$Rm #7
/* 47246*/          OPC_EmitMergeInputChains1_0,
/* 47247*/          OPC_EmitConvertToTarget, 2,
/* 47249*/          OPC_EmitInteger, MVT::i32, 14, 
/* 47252*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 47255*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VST1LNd32_UPD), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 7/*#Ops*/, 5, 6, 7, 1, 8, 9, 10, 
                    // Src: (ist:{ *:[i32] } (extractelt:{ *:[i32] } DPR:{ *:[v2i32] }:$Vd, (imm:{ *:[iPTR] }):$lane), addrmode6oneL32:{ *:[i32] }:$Rn, am6offset:{ *:[i32] }:$Rm)<<P:Predicate_istore>><<P:Predicate_post_store>> - Complexity = 25
                    // Dst: (VST1LNd32_UPD:{ *:[i32] } addrmode6oneL32:{ *:[i32] }:$Rn, am6offset:{ *:[i32] }:$Rm, DPR:{ *:[v2i32] }:$Vd, (imm:{ *:[i32] }):$lane)
/* 47268*/        /*Scope*/ 51, /*->47320*/
/* 47269*/          OPC_CheckChild0Type, MVT::v4i32,
/* 47271*/          OPC_RecordChild1, // #2 = $lane
/* 47272*/          OPC_MoveChild1,
/* 47273*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 47276*/          OPC_MoveParent,
/* 47277*/          OPC_CheckType, MVT::i32,
/* 47279*/          OPC_MoveParent,
/* 47280*/          OPC_RecordChild2, // #3 = $addr
/* 47281*/          OPC_RecordChild3, // #4 = $offset
/* 47282*/          OPC_CheckChild3Type, MVT::i32,
/* 47284*/          OPC_CheckPredicate, 43, // Predicate_istore
/* 47286*/          OPC_CheckPredicate, 41, // Predicate_post_store
/* 47288*/          OPC_CheckType, MVT::i32,
/* 47290*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 47292*/          OPC_CheckComplexPat, /*CP*/10, /*#*/3, // SelectAddrMode6:$addr #5 #6
/* 47295*/          OPC_CheckComplexPat, /*CP*/11, /*#*/4, // SelectAddrMode6Offset:$offset #7
/* 47298*/          OPC_EmitMergeInputChains1_0,
/* 47299*/          OPC_EmitConvertToTarget, 2,
/* 47301*/          OPC_EmitInteger, MVT::i32, 14, 
/* 47304*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 47307*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VST1LNq32Pseudo_UPD), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 7/*#Ops*/, 5, 6, 7, 1, 8, 9, 10, 
                    // Src: (ist:{ *:[i32] } (extractelt:{ *:[i32] } QPR:{ *:[v4i32] }:$src, (imm:{ *:[iPTR] }):$lane), addrmode6:{ *:[i32] }:$addr, am6offset:{ *:[i32] }:$offset)<<P:Predicate_istore>><<P:Predicate_post_store>> - Complexity = 25
                    // Dst: (VST1LNq32Pseudo_UPD:{ *:[i32] } addrmode6:{ *:[i32] }:$addr, am6offset:{ *:[i32] }:$offset, QPR:{ *:[v4i32] }:$src, (imm:{ *:[i32] }):$lane)
/* 47320*/        0, /*End of Scope*/
/* 47321*/      0, // EndSwitchOpcode
/* 47322*/    /*Scope*/ 125|128,1/*253*/, /*->47577*/
/* 47324*/      OPC_RecordChild1, // #1 = $src
/* 47325*/      OPC_CheckChild1Type, MVT::i32,
/* 47327*/      OPC_RecordChild2, // #2 = $addr
/* 47328*/      OPC_Scope, 86, /*->47416*/ // 2 children in Scope
/* 47330*/        OPC_CheckChild2Type, MVT::i32,
/* 47332*/        OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 47334*/        OPC_Scope, 24, /*->47360*/ // 2 children in Scope
/* 47336*/          OPC_CheckPredicate, 43, // Predicate_store
/* 47338*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 47340*/          OPC_CheckComplexPat, /*CP*/13, /*#*/2, // SelectAddrModePC:$addr #3 #4
/* 47343*/          OPC_EmitMergeInputChains1_0,
/* 47344*/          OPC_EmitInteger, MVT::i32, 14, 
/* 47347*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 47350*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::PICSTR), 0|OPFL_Chain|OPFL_MemRefs,
                        5/*#Ops*/, 1, 3, 4, 5, 6, 
                    // Src: (st GPR:{ *:[i32] }:$src, addrmodepc:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>> - Complexity = 23
                    // Dst: (PICSTR GPR:{ *:[i32] }:$src, addrmodepc:{ *:[i32] }:$addr)
/* 47360*/        /*Scope*/ 54, /*->47415*/
/* 47361*/          OPC_CheckPredicate, 40, // Predicate_truncstore
/* 47363*/          OPC_Scope, 24, /*->47389*/ // 2 children in Scope
/* 47365*/            OPC_CheckPredicate, 37, // Predicate_truncstorei16
/* 47367*/            OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 47369*/            OPC_CheckComplexPat, /*CP*/13, /*#*/2, // SelectAddrModePC:$addr #3 #4
/* 47372*/            OPC_EmitMergeInputChains1_0,
/* 47373*/            OPC_EmitInteger, MVT::i32, 14, 
/* 47376*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 47379*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::PICSTRH), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 1, 3, 4, 5, 6, 
                      // Src: (st GPR:{ *:[i32] }:$src, addrmodepc:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorei16>> - Complexity = 23
                      // Dst: (PICSTRH GPR:{ *:[i32] }:$src, addrmodepc:{ *:[i32] }:$addr)
/* 47389*/          /*Scope*/ 24, /*->47414*/
/* 47390*/            OPC_CheckPredicate, 42, // Predicate_truncstorei8
/* 47392*/            OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 47394*/            OPC_CheckComplexPat, /*CP*/13, /*#*/2, // SelectAddrModePC:$addr #3 #4
/* 47397*/            OPC_EmitMergeInputChains1_0,
/* 47398*/            OPC_EmitInteger, MVT::i32, 14, 
/* 47401*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 47404*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::PICSTRB), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 1, 3, 4, 5, 6, 
                      // Src: (st GPR:{ *:[i32] }:$src, addrmodepc:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorei8>> - Complexity = 23
                      // Dst: (PICSTRB GPR:{ *:[i32] }:$src, addrmodepc:{ *:[i32] }:$addr)
/* 47414*/          0, /*End of Scope*/
/* 47415*/        0, /*End of Scope*/
/* 47416*/      /*Scope*/ 30|128,1/*158*/, /*->47576*/
/* 47418*/        OPC_RecordChild3, // #3 = $offset
/* 47419*/        OPC_CheckChild3Type, MVT::i32,
/* 47421*/        OPC_CheckType, MVT::i32,
/* 47423*/        OPC_Scope, 57, /*->47482*/ // 2 children in Scope
/* 47425*/          OPC_CheckPredicate, 43, // Predicate_istore
/* 47427*/          OPC_CheckPredicate, 41, // Predicate_post_store
/* 47429*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 47431*/          OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$addr #4
/* 47434*/          OPC_Scope, 22, /*->47458*/ // 2 children in Scope
/* 47436*/            OPC_CheckComplexPat, /*CP*/14, /*#*/3, // SelectAddrMode2OffsetReg:$offset #5 #6
/* 47439*/            OPC_EmitMergeInputChains1_0,
/* 47440*/            OPC_EmitInteger, MVT::i32, 14, 
/* 47443*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 47446*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::STR_POST_REG), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 6/*#Ops*/, 1, 4, 5, 6, 7, 8, 
                      // Src: (ist:{ *:[i32] } GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr, am2offset_reg:{ *:[i32] }:$offset)<<P:Predicate_istore>><<P:Predicate_post_store>> - Complexity = 19
                      // Dst: (STR_POST_REG:{ *:[i32] } GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr, am2offset_reg:{ *:[i32] }:$offset)
/* 47458*/          /*Scope*/ 22, /*->47481*/
/* 47459*/            OPC_CheckComplexPat, /*CP*/15, /*#*/3, // SelectAddrMode2OffsetImm:$offset #5 #6
/* 47462*/            OPC_EmitMergeInputChains1_0,
/* 47463*/            OPC_EmitInteger, MVT::i32, 14, 
/* 47466*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 47469*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::STR_POST_IMM), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 6/*#Ops*/, 1, 4, 5, 6, 7, 8, 
                      // Src: (ist:{ *:[i32] } GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr, am2offset_imm:{ *:[i32] }:$offset)<<P:Predicate_istore>><<P:Predicate_post_store>> - Complexity = 19
                      // Dst: (STR_POST_IMM:{ *:[i32] } GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr, am2offset_imm:{ *:[i32] }:$offset)
/* 47481*/          0, /*End of Scope*/
/* 47482*/        /*Scope*/ 92, /*->47575*/
/* 47483*/          OPC_CheckPredicate, 40, // Predicate_itruncstore
/* 47485*/          OPC_CheckPredicate, 41, // Predicate_post_truncst
/* 47487*/          OPC_Scope, 55, /*->47544*/ // 2 children in Scope
/* 47489*/            OPC_CheckPredicate, 42, // Predicate_post_truncsti8
/* 47491*/            OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 47493*/            OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$addr #4
/* 47496*/            OPC_Scope, 22, /*->47520*/ // 2 children in Scope
/* 47498*/              OPC_CheckComplexPat, /*CP*/14, /*#*/3, // SelectAddrMode2OffsetReg:$offset #5 #6
/* 47501*/              OPC_EmitMergeInputChains1_0,
/* 47502*/              OPC_EmitInteger, MVT::i32, 14, 
/* 47505*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 47508*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::STRB_POST_REG), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 6/*#Ops*/, 1, 4, 5, 6, 7, 8, 
                        // Src: (ist:{ *:[i32] } GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr, am2offset_reg:{ *:[i32] }:$offset)<<P:Predicate_itruncstore>><<P:Predicate_post_truncst>><<P:Predicate_post_truncsti8>> - Complexity = 19
                        // Dst: (STRB_POST_REG:{ *:[i32] } GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr, am2offset_reg:{ *:[i32] }:$offset)
/* 47520*/            /*Scope*/ 22, /*->47543*/
/* 47521*/              OPC_CheckComplexPat, /*CP*/15, /*#*/3, // SelectAddrMode2OffsetImm:$offset #5 #6
/* 47524*/              OPC_EmitMergeInputChains1_0,
/* 47525*/              OPC_EmitInteger, MVT::i32, 14, 
/* 47528*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 47531*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::STRB_POST_IMM), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 6/*#Ops*/, 1, 4, 5, 6, 7, 8, 
                        // Src: (ist:{ *:[i32] } GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr, am2offset_imm:{ *:[i32] }:$offset)<<P:Predicate_itruncstore>><<P:Predicate_post_truncst>><<P:Predicate_post_truncsti8>> - Complexity = 19
                        // Dst: (STRB_POST_IMM:{ *:[i32] } GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr, am2offset_imm:{ *:[i32] }:$offset)
/* 47543*/            0, /*End of Scope*/
/* 47544*/          /*Scope*/ 29, /*->47574*/
/* 47545*/            OPC_CheckPredicate, 37, // Predicate_post_truncsti16
/* 47547*/            OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 47549*/            OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$addr #4
/* 47552*/            OPC_CheckComplexPat, /*CP*/16, /*#*/3, // SelectAddrMode3Offset:$offset #5 #6
/* 47555*/            OPC_EmitMergeInputChains1_0,
/* 47556*/            OPC_EmitInteger, MVT::i32, 14, 
/* 47559*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 47562*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::STRH_POST), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 6/*#Ops*/, 1, 4, 5, 6, 7, 8, 
                      // Src: (ist:{ *:[i32] } GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr, am3offset:{ *:[i32] }:$offset)<<P:Predicate_itruncstore>><<P:Predicate_post_truncst>><<P:Predicate_post_truncsti16>> - Complexity = 19
                      // Dst: (STRH_POST:{ *:[i32] } GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr, am3offset:{ *:[i32] }:$offset)
/* 47574*/          0, /*End of Scope*/
/* 47575*/        0, /*End of Scope*/
/* 47576*/      0, /*End of Scope*/
/* 47577*/    /*Scope*/ 73|128,3/*457*/, /*->48036*/
/* 47579*/      OPC_MoveChild1,
/* 47580*/      OPC_SwitchOpcode /*2 cases */, 51|128,1/*179*/, TARGET_VAL(ARMISD::VGETLANEu),// ->47764
/* 47585*/        OPC_RecordChild0, // #1 = $Vd
/* 47586*/        OPC_Scope, 43, /*->47631*/ // 4 children in Scope
/* 47588*/          OPC_CheckChild0Type, MVT::v8i8,
/* 47590*/          OPC_RecordChild1, // #2 = $lane
/* 47591*/          OPC_MoveChild1,
/* 47592*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 47595*/          OPC_MoveParent,
/* 47596*/          OPC_MoveParent,
/* 47597*/          OPC_RecordChild2, // #3 = $Rn
/* 47598*/          OPC_CheckChild2Type, MVT::i32,
/* 47600*/          OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 47602*/          OPC_CheckPredicate, 40, // Predicate_truncstore
/* 47604*/          OPC_CheckPredicate, 42, // Predicate_truncstorei8
/* 47606*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 47608*/          OPC_CheckComplexPat, /*CP*/10, /*#*/3, // SelectAddrMode6:$Rn #4 #5
/* 47611*/          OPC_EmitMergeInputChains1_0,
/* 47612*/          OPC_EmitConvertToTarget, 2,
/* 47614*/          OPC_EmitInteger, MVT::i32, 14, 
/* 47617*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 47620*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::VST1LNd8), 0|OPFL_Chain|OPFL_MemRefs,
                        6/*#Ops*/, 4, 5, 1, 6, 7, 8, 
                    // Src: (st (ARMvgetlaneu:{ *:[i32] } DPR:{ *:[v8i8] }:$Vd, (imm:{ *:[i32] }):$lane), addrmode6:{ *:[i32] }:$Rn)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorei8>> - Complexity = 19
                    // Dst: (VST1LNd8 addrmode6:{ *:[i32] }:$Rn, DPR:{ *:[v8i8] }:$Vd, (imm:{ *:[i32] }):$lane)
/* 47631*/        /*Scope*/ 43, /*->47675*/
/* 47632*/          OPC_CheckChild0Type, MVT::v4i16,
/* 47634*/          OPC_RecordChild1, // #2 = $lane
/* 47635*/          OPC_MoveChild1,
/* 47636*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 47639*/          OPC_MoveParent,
/* 47640*/          OPC_MoveParent,
/* 47641*/          OPC_RecordChild2, // #3 = $Rn
/* 47642*/          OPC_CheckChild2Type, MVT::i32,
/* 47644*/          OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 47646*/          OPC_CheckPredicate, 40, // Predicate_truncstore
/* 47648*/          OPC_CheckPredicate, 37, // Predicate_truncstorei16
/* 47650*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 47652*/          OPC_CheckComplexPat, /*CP*/10, /*#*/3, // SelectAddrMode6:$Rn #4 #5
/* 47655*/          OPC_EmitMergeInputChains1_0,
/* 47656*/          OPC_EmitConvertToTarget, 2,
/* 47658*/          OPC_EmitInteger, MVT::i32, 14, 
/* 47661*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 47664*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::VST1LNd16), 0|OPFL_Chain|OPFL_MemRefs,
                        6/*#Ops*/, 4, 5, 1, 6, 7, 8, 
                    // Src: (st (ARMvgetlaneu:{ *:[i32] } DPR:{ *:[v4i16] }:$Vd, (imm:{ *:[i32] }):$lane), addrmode6:{ *:[i32] }:$Rn)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorei16>> - Complexity = 19
                    // Dst: (VST1LNd16 addrmode6:{ *:[i32] }:$Rn, DPR:{ *:[v4i16] }:$Vd, (imm:{ *:[i32] }):$lane)
/* 47675*/        /*Scope*/ 43, /*->47719*/
/* 47676*/          OPC_CheckChild0Type, MVT::v16i8,
/* 47678*/          OPC_RecordChild1, // #2 = $lane
/* 47679*/          OPC_MoveChild1,
/* 47680*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 47683*/          OPC_MoveParent,
/* 47684*/          OPC_MoveParent,
/* 47685*/          OPC_RecordChild2, // #3 = $addr
/* 47686*/          OPC_CheckChild2Type, MVT::i32,
/* 47688*/          OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 47690*/          OPC_CheckPredicate, 40, // Predicate_truncstore
/* 47692*/          OPC_CheckPredicate, 42, // Predicate_truncstorei8
/* 47694*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 47696*/          OPC_CheckComplexPat, /*CP*/10, /*#*/3, // SelectAddrMode6:$addr #4 #5
/* 47699*/          OPC_EmitMergeInputChains1_0,
/* 47700*/          OPC_EmitConvertToTarget, 2,
/* 47702*/          OPC_EmitInteger, MVT::i32, 14, 
/* 47705*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 47708*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::VST1LNq8Pseudo), 0|OPFL_Chain|OPFL_MemRefs,
                        6/*#Ops*/, 4, 5, 1, 6, 7, 8, 
                    // Src: (st (ARMvgetlaneu:{ *:[i32] } QPR:{ *:[v16i8] }:$src, (imm:{ *:[i32] }):$lane), addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorei8>> - Complexity = 19
                    // Dst: (VST1LNq8Pseudo addrmode6:{ *:[i32] }:$addr, QPR:{ *:[v16i8] }:$src, (imm:{ *:[i32] }):$lane)
/* 47719*/        /*Scope*/ 43, /*->47763*/
/* 47720*/          OPC_CheckChild0Type, MVT::v8i16,
/* 47722*/          OPC_RecordChild1, // #2 = $lane
/* 47723*/          OPC_MoveChild1,
/* 47724*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 47727*/          OPC_MoveParent,
/* 47728*/          OPC_MoveParent,
/* 47729*/          OPC_RecordChild2, // #3 = $addr
/* 47730*/          OPC_CheckChild2Type, MVT::i32,
/* 47732*/          OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 47734*/          OPC_CheckPredicate, 40, // Predicate_truncstore
/* 47736*/          OPC_CheckPredicate, 37, // Predicate_truncstorei16
/* 47738*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 47740*/          OPC_CheckComplexPat, /*CP*/10, /*#*/3, // SelectAddrMode6:$addr #4 #5
/* 47743*/          OPC_EmitMergeInputChains1_0,
/* 47744*/          OPC_EmitConvertToTarget, 2,
/* 47746*/          OPC_EmitInteger, MVT::i32, 14, 
/* 47749*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 47752*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::VST1LNq16Pseudo), 0|OPFL_Chain|OPFL_MemRefs,
                        6/*#Ops*/, 4, 5, 1, 6, 7, 8, 
                    // Src: (st (ARMvgetlaneu:{ *:[i32] } QPR:{ *:[v8i16] }:$src, (imm:{ *:[i32] }):$lane), addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorei16>> - Complexity = 19
                    // Dst: (VST1LNq16Pseudo addrmode6:{ *:[i32] }:$addr, QPR:{ *:[v8i16] }:$src, (imm:{ *:[i32] }):$lane)
/* 47763*/        0, /*End of Scope*/
/* 47764*/      /*SwitchOpcode*/ 11|128,2/*267*/, TARGET_VAL(ISD::EXTRACT_VECTOR_ELT),// ->48035
/* 47768*/        OPC_RecordChild0, // #1 = $Vd
/* 47769*/        OPC_Scope, 43, /*->47814*/ // 6 children in Scope
/* 47771*/          OPC_CheckChild0Type, MVT::v2i32,
/* 47773*/          OPC_RecordChild1, // #2 = $lane
/* 47774*/          OPC_MoveChild1,
/* 47775*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 47778*/          OPC_MoveParent,
/* 47779*/          OPC_CheckType, MVT::i32,
/* 47781*/          OPC_MoveParent,
/* 47782*/          OPC_RecordChild2, // #3 = $Rn
/* 47783*/          OPC_CheckChild2Type, MVT::i32,
/* 47785*/          OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 47787*/          OPC_CheckPredicate, 43, // Predicate_store
/* 47789*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 47791*/          OPC_CheckComplexPat, /*CP*/12, /*#*/3, // SelectAddrMode6:$Rn #4 #5
/* 47794*/          OPC_EmitMergeInputChains1_0,
/* 47795*/          OPC_EmitConvertToTarget, 2,
/* 47797*/          OPC_EmitInteger, MVT::i32, 14, 
/* 47800*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 47803*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::VST1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                        6/*#Ops*/, 4, 5, 1, 6, 7, 8, 
                    // Src: (st (extractelt:{ *:[i32] } DPR:{ *:[v2i32] }:$Vd, (imm:{ *:[iPTR] }):$lane), addrmode6oneL32:{ *:[i32] }:$Rn)<<P:Predicate_unindexedstore>><<P:Predicate_store>> - Complexity = 19
                    // Dst: (VST1LNd32 addrmode6oneL32:{ *:[i32] }:$Rn, DPR:{ *:[v2i32] }:$Vd, (imm:{ *:[i32] }):$lane)
/* 47814*/        /*Scope*/ 43, /*->47858*/
/* 47815*/          OPC_CheckChild0Type, MVT::v4i32,
/* 47817*/          OPC_RecordChild1, // #2 = $lane
/* 47818*/          OPC_MoveChild1,
/* 47819*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 47822*/          OPC_MoveParent,
/* 47823*/          OPC_CheckType, MVT::i32,
/* 47825*/          OPC_MoveParent,
/* 47826*/          OPC_RecordChild2, // #3 = $addr
/* 47827*/          OPC_CheckChild2Type, MVT::i32,
/* 47829*/          OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 47831*/          OPC_CheckPredicate, 43, // Predicate_store
/* 47833*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 47835*/          OPC_CheckComplexPat, /*CP*/10, /*#*/3, // SelectAddrMode6:$addr #4 #5
/* 47838*/          OPC_EmitMergeInputChains1_0,
/* 47839*/          OPC_EmitConvertToTarget, 2,
/* 47841*/          OPC_EmitInteger, MVT::i32, 14, 
/* 47844*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 47847*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::VST1LNq32Pseudo), 0|OPFL_Chain|OPFL_MemRefs,
                        6/*#Ops*/, 4, 5, 1, 6, 7, 8, 
                    // Src: (st (extractelt:{ *:[i32] } QPR:{ *:[v4i32] }:$src, (imm:{ *:[iPTR] }):$lane), addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>> - Complexity = 19
                    // Dst: (VST1LNq32Pseudo addrmode6:{ *:[i32] }:$addr, QPR:{ *:[v4i32] }:$src, (imm:{ *:[i32] }):$lane)
/* 47858*/        /*Scope*/ 43, /*->47902*/
/* 47859*/          OPC_CheckChild0Type, MVT::v2f32,
/* 47861*/          OPC_RecordChild1, // #2 = $lane
/* 47862*/          OPC_MoveChild1,
/* 47863*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 47866*/          OPC_MoveParent,
/* 47867*/          OPC_CheckType, MVT::f32,
/* 47869*/          OPC_MoveParent,
/* 47870*/          OPC_RecordChild2, // #3 = $addr
/* 47871*/          OPC_CheckChild2Type, MVT::i32,
/* 47873*/          OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 47875*/          OPC_CheckPredicate, 43, // Predicate_store
/* 47877*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 47879*/          OPC_CheckComplexPat, /*CP*/10, /*#*/3, // SelectAddrMode6:$addr #4 #5
/* 47882*/          OPC_EmitMergeInputChains1_0,
/* 47883*/          OPC_EmitConvertToTarget, 2,
/* 47885*/          OPC_EmitInteger, MVT::i32, 14, 
/* 47888*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 47891*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::VST1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                        6/*#Ops*/, 4, 5, 1, 6, 7, 8, 
                    // Src: (st (extractelt:{ *:[f32] } DPR:{ *:[v2f32] }:$src, (imm:{ *:[iPTR] }):$lane), addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>> - Complexity = 19
                    // Dst: (VST1LNd32 addrmode6:{ *:[i32] }:$addr, DPR:{ *:[v2f32] }:$src, (imm:{ *:[i32] }):$lane)
/* 47902*/        /*Scope*/ 43, /*->47946*/
/* 47903*/          OPC_CheckChild0Type, MVT::v4f32,
/* 47905*/          OPC_RecordChild1, // #2 = $lane
/* 47906*/          OPC_MoveChild1,
/* 47907*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 47910*/          OPC_MoveParent,
/* 47911*/          OPC_CheckType, MVT::f32,
/* 47913*/          OPC_MoveParent,
/* 47914*/          OPC_RecordChild2, // #3 = $addr
/* 47915*/          OPC_CheckChild2Type, MVT::i32,
/* 47917*/          OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 47919*/          OPC_CheckPredicate, 43, // Predicate_store
/* 47921*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 47923*/          OPC_CheckComplexPat, /*CP*/10, /*#*/3, // SelectAddrMode6:$addr #4 #5
/* 47926*/          OPC_EmitMergeInputChains1_0,
/* 47927*/          OPC_EmitConvertToTarget, 2,
/* 47929*/          OPC_EmitInteger, MVT::i32, 14, 
/* 47932*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 47935*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::VST1LNq32Pseudo), 0|OPFL_Chain|OPFL_MemRefs,
                        6/*#Ops*/, 4, 5, 1, 6, 7, 8, 
                    // Src: (st (extractelt:{ *:[f32] } QPR:{ *:[v4f32] }:$src, (imm:{ *:[iPTR] }):$lane), addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>> - Complexity = 19
                    // Dst: (VST1LNq32Pseudo addrmode6:{ *:[i32] }:$addr, QPR:{ *:[v4f32] }:$src, (imm:{ *:[i32] }):$lane)
/* 47946*/        /*Scope*/ 43, /*->47990*/
/* 47947*/          OPC_CheckChild0Type, MVT::v4f16,
/* 47949*/          OPC_RecordChild1, // #2 = $lane
/* 47950*/          OPC_MoveChild1,
/* 47951*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 47954*/          OPC_MoveParent,
/* 47955*/          OPC_CheckType, MVT::f16,
/* 47957*/          OPC_MoveParent,
/* 47958*/          OPC_RecordChild2, // #3 = $addr
/* 47959*/          OPC_CheckChild2Type, MVT::i32,
/* 47961*/          OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 47963*/          OPC_CheckPredicate, 43, // Predicate_store
/* 47965*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 47967*/          OPC_CheckComplexPat, /*CP*/10, /*#*/3, // SelectAddrMode6:$addr #4 #5
/* 47970*/          OPC_EmitMergeInputChains1_0,
/* 47971*/          OPC_EmitConvertToTarget, 2,
/* 47973*/          OPC_EmitInteger, MVT::i32, 14, 
/* 47976*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 47979*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::VST1LNd16), 0|OPFL_Chain|OPFL_MemRefs,
                        6/*#Ops*/, 4, 5, 1, 6, 7, 8, 
                    // Src: (st (extractelt:{ *:[f16] } DPR:{ *:[v4f16] }:$src, (imm:{ *:[iPTR] }):$lane), addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>> - Complexity = 19
                    // Dst: (VST1LNd16 addrmode6:{ *:[i32] }:$addr, DPR:{ *:[v4f16] }:$src, (imm:{ *:[i32] }):$lane)
/* 47990*/        /*Scope*/ 43, /*->48034*/
/* 47991*/          OPC_CheckChild0Type, MVT::v8f16,
/* 47993*/          OPC_RecordChild1, // #2 = $lane
/* 47994*/          OPC_MoveChild1,
/* 47995*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 47998*/          OPC_MoveParent,
/* 47999*/          OPC_CheckType, MVT::f16,
/* 48001*/          OPC_MoveParent,
/* 48002*/          OPC_RecordChild2, // #3 = $addr
/* 48003*/          OPC_CheckChild2Type, MVT::i32,
/* 48005*/          OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 48007*/          OPC_CheckPredicate, 43, // Predicate_store
/* 48009*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 48011*/          OPC_CheckComplexPat, /*CP*/10, /*#*/3, // SelectAddrMode6:$addr #4 #5
/* 48014*/          OPC_EmitMergeInputChains1_0,
/* 48015*/          OPC_EmitConvertToTarget, 2,
/* 48017*/          OPC_EmitInteger, MVT::i32, 14, 
/* 48020*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48023*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::VST1LNq16Pseudo), 0|OPFL_Chain|OPFL_MemRefs,
                        6/*#Ops*/, 4, 5, 1, 6, 7, 8, 
                    // Src: (st (extractelt:{ *:[f16] } QPR:{ *:[v8f16] }:$src, (imm:{ *:[iPTR] }):$lane), addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>> - Complexity = 19
                    // Dst: (VST1LNq16Pseudo addrmode6:{ *:[i32] }:$addr, QPR:{ *:[v8f16] }:$src, (imm:{ *:[i32] }):$lane)
/* 48034*/        0, /*End of Scope*/
/* 48035*/      0, // EndSwitchOpcode
/* 48036*/    /*Scope*/ 28|128,2/*284*/, /*->48322*/
/* 48038*/      OPC_RecordChild1, // #1 = $Rt
/* 48039*/      OPC_CheckChild1Type, MVT::i32,
/* 48041*/      OPC_RecordChild2, // #2 = $shift
/* 48042*/      OPC_Scope, 44|128,1/*172*/, /*->48217*/ // 2 children in Scope
/* 48045*/        OPC_CheckChild2Type, MVT::i32,
/* 48047*/        OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 48049*/        OPC_Scope, 25, /*->48076*/ // 4 children in Scope
/* 48051*/          OPC_CheckPredicate, 43, // Predicate_store
/* 48053*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 48055*/          OPC_CheckComplexPat, /*CP*/17, /*#*/2, // SelectLdStSOReg:$shift #3 #4 #5
/* 48058*/          OPC_EmitMergeInputChains1_0,
/* 48059*/          OPC_EmitInteger, MVT::i32, 14, 
/* 48062*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48065*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::STRrs), 0|OPFL_Chain|OPFL_MemRefs,
                        6/*#Ops*/, 1, 3, 4, 5, 6, 7, 
                    // Src: (st GPR:{ *:[i32] }:$Rt, ldst_so_reg:{ *:[i32] }:$shift)<<P:Predicate_unindexedstore>><<P:Predicate_store>> - Complexity = 16
                    // Dst: (STRrs GPR:{ *:[i32] }:$Rt, ldst_so_reg:{ *:[i32] }:$shift)
/* 48076*/        /*Scope*/ 56, /*->48133*/
/* 48077*/          OPC_CheckPredicate, 40, // Predicate_truncstore
/* 48079*/          OPC_Scope, 25, /*->48106*/ // 2 children in Scope
/* 48081*/            OPC_CheckPredicate, 42, // Predicate_truncstorei8
/* 48083*/            OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 48085*/            OPC_CheckComplexPat, /*CP*/17, /*#*/2, // SelectLdStSOReg:$shift #3 #4 #5
/* 48088*/            OPC_EmitMergeInputChains1_0,
/* 48089*/            OPC_EmitInteger, MVT::i32, 14, 
/* 48092*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48095*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::STRBrs), 0|OPFL_Chain|OPFL_MemRefs,
                          6/*#Ops*/, 1, 3, 4, 5, 6, 7, 
                      // Src: (st GPRnopc:{ *:[i32] }:$Rt, ldst_so_reg:{ *:[i32] }:$shift)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorei8>> - Complexity = 16
                      // Dst: (STRBrs GPRnopc:{ *:[i32] }:$Rt, ldst_so_reg:{ *:[i32] }:$shift)
/* 48106*/          /*Scope*/ 25, /*->48132*/
/* 48107*/            OPC_CheckPredicate, 37, // Predicate_truncstorei16
/* 48109*/            OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 48111*/            OPC_CheckComplexPat, /*CP*/5, /*#*/2, // SelectAddrMode3:$addr #3 #4 #5
/* 48114*/            OPC_EmitMergeInputChains1_0,
/* 48115*/            OPC_EmitInteger, MVT::i32, 14, 
/* 48118*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48121*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::STRH), 0|OPFL_Chain|OPFL_MemRefs,
                          6/*#Ops*/, 1, 3, 4, 5, 6, 7, 
                      // Src: (st GPR:{ *:[i32] }:$Rt, addrmode3:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorei16>> - Complexity = 16
                      // Dst: (STRH GPR:{ *:[i32] }:$Rt, addrmode3:{ *:[i32] }:$addr)
/* 48132*/          0, /*End of Scope*/
/* 48133*/        /*Scope*/ 25, /*->48159*/
/* 48134*/          OPC_CheckPredicate, 43, // Predicate_store
/* 48136*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 48138*/          OPC_CheckComplexPat, /*CP*/18, /*#*/2, // SelectT2AddrModeSoReg:$addr #3 #4 #5
/* 48141*/          OPC_EmitMergeInputChains1_0,
/* 48142*/          OPC_EmitInteger, MVT::i32, 14, 
/* 48145*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48148*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STRs), 0|OPFL_Chain|OPFL_MemRefs,
                        6/*#Ops*/, 1, 3, 4, 5, 6, 7, 
                    // Src: (st GPR:{ *:[i32] }:$Rt, t2addrmode_so_reg:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>> - Complexity = 16
                    // Dst: (t2STRs GPR:{ *:[i32] }:$Rt, t2addrmode_so_reg:{ *:[i32] }:$addr)
/* 48159*/        /*Scope*/ 56, /*->48216*/
/* 48160*/          OPC_CheckPredicate, 40, // Predicate_truncstore
/* 48162*/          OPC_Scope, 25, /*->48189*/ // 2 children in Scope
/* 48164*/            OPC_CheckPredicate, 42, // Predicate_truncstorei8
/* 48166*/            OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 48168*/            OPC_CheckComplexPat, /*CP*/18, /*#*/2, // SelectT2AddrModeSoReg:$addr #3 #4 #5
/* 48171*/            OPC_EmitMergeInputChains1_0,
/* 48172*/            OPC_EmitInteger, MVT::i32, 14, 
/* 48175*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48178*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STRBs), 0|OPFL_Chain|OPFL_MemRefs,
                          6/*#Ops*/, 1, 3, 4, 5, 6, 7, 
                      // Src: (st rGPR:{ *:[i32] }:$Rt, t2addrmode_so_reg:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorei8>> - Complexity = 16
                      // Dst: (t2STRBs rGPR:{ *:[i32] }:$Rt, t2addrmode_so_reg:{ *:[i32] }:$addr)
/* 48189*/          /*Scope*/ 25, /*->48215*/
/* 48190*/            OPC_CheckPredicate, 37, // Predicate_truncstorei16
/* 48192*/            OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 48194*/            OPC_CheckComplexPat, /*CP*/18, /*#*/2, // SelectT2AddrModeSoReg:$addr #3 #4 #5
/* 48197*/            OPC_EmitMergeInputChains1_0,
/* 48198*/            OPC_EmitInteger, MVT::i32, 14, 
/* 48201*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48204*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STRHs), 0|OPFL_Chain|OPFL_MemRefs,
                          6/*#Ops*/, 1, 3, 4, 5, 6, 7, 
                      // Src: (st rGPR:{ *:[i32] }:$Rt, t2addrmode_so_reg:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorei16>> - Complexity = 16
                      // Dst: (t2STRHs rGPR:{ *:[i32] }:$Rt, t2addrmode_so_reg:{ *:[i32] }:$addr)
/* 48215*/          0, /*End of Scope*/
/* 48216*/        0, /*End of Scope*/
/* 48217*/      /*Scope*/ 103, /*->48321*/
/* 48218*/        OPC_RecordChild3, // #3 = $offset
/* 48219*/        OPC_CheckChild3Type, MVT::i32,
/* 48221*/        OPC_CheckType, MVT::i32,
/* 48223*/        OPC_Scope, 30, /*->48255*/ // 2 children in Scope
/* 48225*/          OPC_CheckPredicate, 43, // Predicate_istore
/* 48227*/          OPC_CheckPredicate, 41, // Predicate_post_store
/* 48229*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 48231*/          OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$Rn #4
/* 48234*/          OPC_CheckComplexPat, /*CP*/19, /*#*/3, // SelectT2AddrModeImm8Offset:$offset #5
/* 48237*/          OPC_EmitMergeInputChains1_0,
/* 48238*/          OPC_EmitInteger, MVT::i32, 14, 
/* 48241*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48244*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2STR_POST), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 5/*#Ops*/, 1, 4, 5, 6, 7, 
                    // Src: (ist:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$Rn, t2am_imm8_offset:{ *:[i32] }:$offset)<<P:Predicate_istore>><<P:Predicate_post_store>> - Complexity = 16
                    // Dst: (t2STR_POST:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$Rn, t2am_imm8_offset:{ *:[i32] }:$offset)
/* 48255*/        /*Scope*/ 64, /*->48320*/
/* 48256*/          OPC_CheckPredicate, 40, // Predicate_itruncstore
/* 48258*/          OPC_CheckPredicate, 41, // Predicate_post_truncst
/* 48260*/          OPC_Scope, 28, /*->48290*/ // 2 children in Scope
/* 48262*/            OPC_CheckPredicate, 37, // Predicate_post_truncsti16
/* 48264*/            OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 48266*/            OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$Rn #4
/* 48269*/            OPC_CheckComplexPat, /*CP*/19, /*#*/3, // SelectT2AddrModeImm8Offset:$offset #5
/* 48272*/            OPC_EmitMergeInputChains1_0,
/* 48273*/            OPC_EmitInteger, MVT::i32, 14, 
/* 48276*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48279*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2STRH_POST), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 4, 5, 6, 7, 
                      // Src: (ist:{ *:[i32] } rGPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$Rn, t2am_imm8_offset:{ *:[i32] }:$offset)<<P:Predicate_itruncstore>><<P:Predicate_post_truncst>><<P:Predicate_post_truncsti16>> - Complexity = 16
                      // Dst: (t2STRH_POST:{ *:[i32] } rGPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$Rn, t2am_imm8_offset:{ *:[i32] }:$offset)
/* 48290*/          /*Scope*/ 28, /*->48319*/
/* 48291*/            OPC_CheckPredicate, 42, // Predicate_post_truncsti8
/* 48293*/            OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 48295*/            OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$Rn #4
/* 48298*/            OPC_CheckComplexPat, /*CP*/19, /*#*/3, // SelectT2AddrModeImm8Offset:$offset #5
/* 48301*/            OPC_EmitMergeInputChains1_0,
/* 48302*/            OPC_EmitInteger, MVT::i32, 14, 
/* 48305*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48308*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2STRB_POST), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 4, 5, 6, 7, 
                      // Src: (ist:{ *:[i32] } rGPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$Rn, t2am_imm8_offset:{ *:[i32] }:$offset)<<P:Predicate_itruncstore>><<P:Predicate_post_truncst>><<P:Predicate_post_truncsti8>> - Complexity = 16
                      // Dst: (t2STRB_POST:{ *:[i32] } rGPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$Rn, t2am_imm8_offset:{ *:[i32] }:$offset)
/* 48319*/          0, /*End of Scope*/
/* 48320*/        0, /*End of Scope*/
/* 48321*/      0, /*End of Scope*/
/* 48322*/    /*Scope*/ 91|128,1/*219*/, /*->48543*/
/* 48324*/      OPC_MoveChild1,
/* 48325*/      OPC_SwitchOpcode /*2 cases */, 105, TARGET_VAL(ISD::FP_TO_SINT),// ->48434
/* 48329*/        OPC_RecordChild0, // #1 = $a
/* 48330*/        OPC_CheckType, MVT::i32,
/* 48332*/        OPC_Scope, 49, /*->48383*/ // 2 children in Scope
/* 48334*/          OPC_CheckChild0Type, MVT::f64,
/* 48336*/          OPC_MoveParent,
/* 48337*/          OPC_RecordChild2, // #2 = $ptr
/* 48338*/          OPC_CheckChild2Type, MVT::i32,
/* 48340*/          OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 48342*/          OPC_CheckPredicate, 43, // Predicate_store
/* 48344*/          OPC_CheckPredicate, 44, // Predicate_alignedstore32
/* 48346*/          OPC_CheckPatternPredicate, 26, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base())
/* 48348*/          OPC_CheckComplexPat, /*CP*/20, /*#*/2, // SelectAddrMode5:$ptr #3 #4
/* 48351*/          OPC_EmitMergeInputChains1_0,
/* 48352*/          OPC_EmitInteger, MVT::i32, 14, 
/* 48355*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48358*/          OPC_EmitNode1, TARGET_VAL(ARM::VTOSIZD), 0|OPFL_Chain,
                        MVT::f32, 3/*#Ops*/, 1, 5, 6,  // Results = #7
/* 48367*/          OPC_EmitInteger, MVT::i32, 14, 
/* 48370*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48373*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::VSTRS), 0|OPFL_Chain|OPFL_MemRefs,
                        5/*#Ops*/, 7, 3, 4, 8, 9, 
                    // Src: (st (fp_to_sint:{ *:[i32] } DPR:{ *:[f64] }:$a), addrmode5:{ *:[i32] }:$ptr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_alignedstore32>> - Complexity = 16
                    // Dst: (VSTRS (VTOSIZD:{ *:[f32] } DPR:{ *:[f64] }:$a), addrmode5:{ *:[i32] }:$ptr)
/* 48383*/        /*Scope*/ 49, /*->48433*/
/* 48384*/          OPC_CheckChild0Type, MVT::f32,
/* 48386*/          OPC_MoveParent,
/* 48387*/          OPC_RecordChild2, // #2 = $ptr
/* 48388*/          OPC_CheckChild2Type, MVT::i32,
/* 48390*/          OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 48392*/          OPC_CheckPredicate, 43, // Predicate_store
/* 48394*/          OPC_CheckPredicate, 44, // Predicate_alignedstore32
/* 48396*/          OPC_CheckPatternPredicate, 27, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base())
/* 48398*/          OPC_CheckComplexPat, /*CP*/20, /*#*/2, // SelectAddrMode5:$ptr #3 #4
/* 48401*/          OPC_EmitMergeInputChains1_0,
/* 48402*/          OPC_EmitInteger, MVT::i32, 14, 
/* 48405*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48408*/          OPC_EmitNode1, TARGET_VAL(ARM::VTOSIZS), 0|OPFL_Chain,
                        MVT::f32, 3/*#Ops*/, 1, 5, 6,  // Results = #7
/* 48417*/          OPC_EmitInteger, MVT::i32, 14, 
/* 48420*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48423*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::VSTRS), 0|OPFL_Chain|OPFL_MemRefs,
                        5/*#Ops*/, 7, 3, 4, 8, 9, 
                    // Src: (st (fp_to_sint:{ *:[i32] } SPR:{ *:[f32] }:$a), addrmode5:{ *:[i32] }:$ptr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_alignedstore32>> - Complexity = 16
                    // Dst: (VSTRS (VTOSIZS:{ *:[f32] } SPR:{ *:[f32] }:$a), addrmode5:{ *:[i32] }:$ptr)
/* 48433*/        0, /*End of Scope*/
/* 48434*/      /*SwitchOpcode*/ 105, TARGET_VAL(ISD::FP_TO_UINT),// ->48542
/* 48437*/        OPC_RecordChild0, // #1 = $a
/* 48438*/        OPC_CheckType, MVT::i32,
/* 48440*/        OPC_Scope, 49, /*->48491*/ // 2 children in Scope
/* 48442*/          OPC_CheckChild0Type, MVT::f64,
/* 48444*/          OPC_MoveParent,
/* 48445*/          OPC_RecordChild2, // #2 = $ptr
/* 48446*/          OPC_CheckChild2Type, MVT::i32,
/* 48448*/          OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 48450*/          OPC_CheckPredicate, 43, // Predicate_store
/* 48452*/          OPC_CheckPredicate, 44, // Predicate_alignedstore32
/* 48454*/          OPC_CheckPatternPredicate, 26, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base())
/* 48456*/          OPC_CheckComplexPat, /*CP*/20, /*#*/2, // SelectAddrMode5:$ptr #3 #4
/* 48459*/          OPC_EmitMergeInputChains1_0,
/* 48460*/          OPC_EmitInteger, MVT::i32, 14, 
/* 48463*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48466*/          OPC_EmitNode1, TARGET_VAL(ARM::VTOUIZD), 0|OPFL_Chain,
                        MVT::f32, 3/*#Ops*/, 1, 5, 6,  // Results = #7
/* 48475*/          OPC_EmitInteger, MVT::i32, 14, 
/* 48478*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48481*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::VSTRS), 0|OPFL_Chain|OPFL_MemRefs,
                        5/*#Ops*/, 7, 3, 4, 8, 9, 
                    // Src: (st (fp_to_uint:{ *:[i32] } DPR:{ *:[f64] }:$a), addrmode5:{ *:[i32] }:$ptr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_alignedstore32>> - Complexity = 16
                    // Dst: (VSTRS (VTOUIZD:{ *:[f32] } DPR:{ *:[f64] }:$a), addrmode5:{ *:[i32] }:$ptr)
/* 48491*/        /*Scope*/ 49, /*->48541*/
/* 48492*/          OPC_CheckChild0Type, MVT::f32,
/* 48494*/          OPC_MoveParent,
/* 48495*/          OPC_RecordChild2, // #2 = $ptr
/* 48496*/          OPC_CheckChild2Type, MVT::i32,
/* 48498*/          OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 48500*/          OPC_CheckPredicate, 43, // Predicate_store
/* 48502*/          OPC_CheckPredicate, 44, // Predicate_alignedstore32
/* 48504*/          OPC_CheckPatternPredicate, 27, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base())
/* 48506*/          OPC_CheckComplexPat, /*CP*/20, /*#*/2, // SelectAddrMode5:$ptr #3 #4
/* 48509*/          OPC_EmitMergeInputChains1_0,
/* 48510*/          OPC_EmitInteger, MVT::i32, 14, 
/* 48513*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48516*/          OPC_EmitNode1, TARGET_VAL(ARM::VTOUIZS), 0|OPFL_Chain,
                        MVT::f32, 3/*#Ops*/, 1, 5, 6,  // Results = #7
/* 48525*/          OPC_EmitInteger, MVT::i32, 14, 
/* 48528*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48531*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::VSTRS), 0|OPFL_Chain|OPFL_MemRefs,
                        5/*#Ops*/, 7, 3, 4, 8, 9, 
                    // Src: (st (fp_to_uint:{ *:[i32] } SPR:{ *:[f32] }:$a), addrmode5:{ *:[i32] }:$ptr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_alignedstore32>> - Complexity = 16
                    // Dst: (VSTRS (VTOUIZS:{ *:[f32] } SPR:{ *:[f32] }:$a), addrmode5:{ *:[i32] }:$ptr)
/* 48541*/        0, /*End of Scope*/
/* 48542*/      0, // EndSwitchOpcode
/* 48543*/    /*Scope*/ 28|128,30/*3868*/, /*->52413*/
/* 48545*/      OPC_RecordChild1, // #1 = $Rt
/* 48546*/      OPC_Scope, 16|128,5/*656*/, /*->49205*/ // 11 children in Scope
/* 48549*/        OPC_CheckChild1Type, MVT::i32,
/* 48551*/        OPC_RecordChild2, // #2 = $addr
/* 48552*/        OPC_Scope, 127|128,2/*383*/, /*->48938*/ // 3 children in Scope
/* 48555*/          OPC_CheckChild2Type, MVT::i32,
/* 48557*/          OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 48559*/          OPC_Scope, 24, /*->48585*/ // 6 children in Scope
/* 48561*/            OPC_CheckPredicate, 43, // Predicate_store
/* 48563*/            OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 48565*/            OPC_CheckComplexPat, /*CP*/21, /*#*/2, // SelectAddrModeImm12:$addr #3 #4
/* 48568*/            OPC_EmitMergeInputChains1_0,
/* 48569*/            OPC_EmitInteger, MVT::i32, 14, 
/* 48572*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48575*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::STRi12), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 1, 3, 4, 5, 6, 
                      // Src: (st GPR:{ *:[i32] }:$Rt, addrmode_imm12:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>> - Complexity = 13
                      // Dst: (STRi12 GPR:{ *:[i32] }:$Rt, addrmode_imm12:{ *:[i32] }:$addr)
/* 48585*/          /*Scope*/ 26, /*->48612*/
/* 48586*/            OPC_CheckPredicate, 40, // Predicate_truncstore
/* 48588*/            OPC_CheckPredicate, 42, // Predicate_truncstorei8
/* 48590*/            OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 48592*/            OPC_CheckComplexPat, /*CP*/21, /*#*/2, // SelectAddrModeImm12:$addr #3 #4
/* 48595*/            OPC_EmitMergeInputChains1_0,
/* 48596*/            OPC_EmitInteger, MVT::i32, 14, 
/* 48599*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48602*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::STRBi12), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 1, 3, 4, 5, 6, 
                      // Src: (st GPRnopc:{ *:[i32] }:$Rt, addrmode_imm12:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorei8>> - Complexity = 13
                      // Dst: (STRBi12 GPRnopc:{ *:[i32] }:$Rt, addrmode_imm12:{ *:[i32] }:$addr)
/* 48612*/          /*Scope*/ 69, /*->48682*/
/* 48613*/            OPC_CheckPredicate, 43, // Predicate_store
/* 48615*/            OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 48617*/            OPC_Scope, 20, /*->48639*/ // 3 children in Scope
/* 48619*/              OPC_CheckComplexPat, /*CP*/22, /*#*/2, // SelectThumbAddrModeSP:$addr #3 #4
/* 48622*/              OPC_EmitMergeInputChains1_0,
/* 48623*/              OPC_EmitInteger, MVT::i32, 14, 
/* 48626*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48629*/              OPC_MorphNodeTo0, TARGET_VAL(ARM::tSTRspi), 0|OPFL_Chain|OPFL_MemRefs,
                            5/*#Ops*/, 1, 3, 4, 5, 6, 
                        // Src: (st tGPR:{ *:[i32] }:$Rt, t_addrmode_sp:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>> - Complexity = 13
                        // Dst: (tSTRspi tGPR:{ *:[i32] }:$Rt, t_addrmode_sp:{ *:[i32] }:$addr)
/* 48639*/            /*Scope*/ 20, /*->48660*/
/* 48640*/              OPC_CheckComplexPat, /*CP*/23, /*#*/2, // SelectThumbAddrModeImm5S4:$addr #3 #4
/* 48643*/              OPC_EmitMergeInputChains1_0,
/* 48644*/              OPC_EmitInteger, MVT::i32, 14, 
/* 48647*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48650*/              OPC_MorphNodeTo0, TARGET_VAL(ARM::tSTRi), 0|OPFL_Chain|OPFL_MemRefs,
                            5/*#Ops*/, 1, 3, 4, 5, 6, 
                        // Src: (st tGPR:{ *:[i32] }:$Rt, t_addrmode_is4:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>> - Complexity = 13
                        // Dst: (tSTRi tGPR:{ *:[i32] }:$Rt, t_addrmode_is4:{ *:[i32] }:$addr)
/* 48660*/            /*Scope*/ 20, /*->48681*/
/* 48661*/              OPC_CheckComplexPat, /*CP*/7, /*#*/2, // SelectThumbAddrModeRR:$addr #3 #4
/* 48664*/              OPC_EmitMergeInputChains1_0,
/* 48665*/              OPC_EmitInteger, MVT::i32, 14, 
/* 48668*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48671*/              OPC_MorphNodeTo0, TARGET_VAL(ARM::tSTRr), 0|OPFL_Chain|OPFL_MemRefs,
                            5/*#Ops*/, 1, 3, 4, 5, 6, 
                        // Src: (st tGPR:{ *:[i32] }:$Rt, t_addrmode_rr:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>> - Complexity = 13
                        // Dst: (tSTRr tGPR:{ *:[i32] }:$Rt, t_addrmode_rr:{ *:[i32] }:$addr)
/* 48681*/            0, /*End of Scope*/
/* 48682*/          /*Scope*/ 102, /*->48785*/
/* 48683*/            OPC_CheckPredicate, 40, // Predicate_truncstore
/* 48685*/            OPC_Scope, 48, /*->48735*/ // 2 children in Scope
/* 48687*/              OPC_CheckPredicate, 42, // Predicate_truncstorei8
/* 48689*/              OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 48691*/              OPC_Scope, 20, /*->48713*/ // 2 children in Scope
/* 48693*/                OPC_CheckComplexPat, /*CP*/24, /*#*/2, // SelectThumbAddrModeImm5S1:$addr #3 #4
/* 48696*/                OPC_EmitMergeInputChains1_0,
/* 48697*/                OPC_EmitInteger, MVT::i32, 14, 
/* 48700*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48703*/                OPC_MorphNodeTo0, TARGET_VAL(ARM::tSTRBi), 0|OPFL_Chain|OPFL_MemRefs,
                              5/*#Ops*/, 1, 3, 4, 5, 6, 
                          // Src: (st tGPR:{ *:[i32] }:$Rt, t_addrmode_is1:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorei8>> - Complexity = 13
                          // Dst: (tSTRBi tGPR:{ *:[i32] }:$Rt, t_addrmode_is1:{ *:[i32] }:$addr)
/* 48713*/              /*Scope*/ 20, /*->48734*/
/* 48714*/                OPC_CheckComplexPat, /*CP*/7, /*#*/2, // SelectThumbAddrModeRR:$addr #3 #4
/* 48717*/                OPC_EmitMergeInputChains1_0,
/* 48718*/                OPC_EmitInteger, MVT::i32, 14, 
/* 48721*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48724*/                OPC_MorphNodeTo0, TARGET_VAL(ARM::tSTRBr), 0|OPFL_Chain|OPFL_MemRefs,
                              5/*#Ops*/, 1, 3, 4, 5, 6, 
                          // Src: (st tGPR:{ *:[i32] }:$Rt, t_addrmode_rr:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorei8>> - Complexity = 13
                          // Dst: (tSTRBr tGPR:{ *:[i32] }:$Rt, t_addrmode_rr:{ *:[i32] }:$addr)
/* 48734*/              0, /*End of Scope*/
/* 48735*/            /*Scope*/ 48, /*->48784*/
/* 48736*/              OPC_CheckPredicate, 37, // Predicate_truncstorei16
/* 48738*/              OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 48740*/              OPC_Scope, 20, /*->48762*/ // 2 children in Scope
/* 48742*/                OPC_CheckComplexPat, /*CP*/6, /*#*/2, // SelectThumbAddrModeImm5S2:$addr #3 #4
/* 48745*/                OPC_EmitMergeInputChains1_0,
/* 48746*/                OPC_EmitInteger, MVT::i32, 14, 
/* 48749*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48752*/                OPC_MorphNodeTo0, TARGET_VAL(ARM::tSTRHi), 0|OPFL_Chain|OPFL_MemRefs,
                              5/*#Ops*/, 1, 3, 4, 5, 6, 
                          // Src: (st tGPR:{ *:[i32] }:$Rt, t_addrmode_is2:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorei16>> - Complexity = 13
                          // Dst: (tSTRHi tGPR:{ *:[i32] }:$Rt, t_addrmode_is2:{ *:[i32] }:$addr)
/* 48762*/              /*Scope*/ 20, /*->48783*/
/* 48763*/                OPC_CheckComplexPat, /*CP*/7, /*#*/2, // SelectThumbAddrModeRR:$addr #3 #4
/* 48766*/                OPC_EmitMergeInputChains1_0,
/* 48767*/                OPC_EmitInteger, MVT::i32, 14, 
/* 48770*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48773*/                OPC_MorphNodeTo0, TARGET_VAL(ARM::tSTRHr), 0|OPFL_Chain|OPFL_MemRefs,
                              5/*#Ops*/, 1, 3, 4, 5, 6, 
                          // Src: (st tGPR:{ *:[i32] }:$Rt, t_addrmode_rr:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorei16>> - Complexity = 13
                          // Dst: (tSTRHr tGPR:{ *:[i32] }:$Rt, t_addrmode_rr:{ *:[i32] }:$addr)
/* 48783*/              0, /*End of Scope*/
/* 48784*/            0, /*End of Scope*/
/* 48785*/          /*Scope*/ 48, /*->48834*/
/* 48786*/            OPC_CheckPredicate, 43, // Predicate_store
/* 48788*/            OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 48790*/            OPC_Scope, 20, /*->48812*/ // 2 children in Scope
/* 48792*/              OPC_CheckComplexPat, /*CP*/25, /*#*/2, // SelectT2AddrModeImm12:$addr #3 #4
/* 48795*/              OPC_EmitMergeInputChains1_0,
/* 48796*/              OPC_EmitInteger, MVT::i32, 14, 
/* 48799*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48802*/              OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STRi12), 0|OPFL_Chain|OPFL_MemRefs,
                            5/*#Ops*/, 1, 3, 4, 5, 6, 
                        // Src: (st GPR:{ *:[i32] }:$Rt, t2addrmode_imm12:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>> - Complexity = 13
                        // Dst: (t2STRi12 GPR:{ *:[i32] }:$Rt, t2addrmode_imm12:{ *:[i32] }:$addr)
/* 48812*/            /*Scope*/ 20, /*->48833*/
/* 48813*/              OPC_CheckComplexPat, /*CP*/26, /*#*/2, // SelectT2AddrModeImm8:$addr #3 #4
/* 48816*/              OPC_EmitMergeInputChains1_0,
/* 48817*/              OPC_EmitInteger, MVT::i32, 14, 
/* 48820*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48823*/              OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STRi8), 0|OPFL_Chain|OPFL_MemRefs,
                            5/*#Ops*/, 1, 3, 4, 5, 6, 
                        // Src: (st GPR:{ *:[i32] }:$Rt, t2addrmode_negimm8:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>> - Complexity = 13
                        // Dst: (t2STRi8 GPR:{ *:[i32] }:$Rt, t2addrmode_negimm8:{ *:[i32] }:$addr)
/* 48833*/            0, /*End of Scope*/
/* 48834*/          /*Scope*/ 102, /*->48937*/
/* 48835*/            OPC_CheckPredicate, 40, // Predicate_truncstore
/* 48837*/            OPC_Scope, 48, /*->48887*/ // 2 children in Scope
/* 48839*/              OPC_CheckPredicate, 42, // Predicate_truncstorei8
/* 48841*/              OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 48843*/              OPC_Scope, 20, /*->48865*/ // 2 children in Scope
/* 48845*/                OPC_CheckComplexPat, /*CP*/25, /*#*/2, // SelectT2AddrModeImm12:$addr #3 #4
/* 48848*/                OPC_EmitMergeInputChains1_0,
/* 48849*/                OPC_EmitInteger, MVT::i32, 14, 
/* 48852*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48855*/                OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STRBi12), 0|OPFL_Chain|OPFL_MemRefs,
                              5/*#Ops*/, 1, 3, 4, 5, 6, 
                          // Src: (st rGPR:{ *:[i32] }:$Rt, t2addrmode_imm12:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorei8>> - Complexity = 13
                          // Dst: (t2STRBi12 rGPR:{ *:[i32] }:$Rt, t2addrmode_imm12:{ *:[i32] }:$addr)
/* 48865*/              /*Scope*/ 20, /*->48886*/
/* 48866*/                OPC_CheckComplexPat, /*CP*/26, /*#*/2, // SelectT2AddrModeImm8:$addr #3 #4
/* 48869*/                OPC_EmitMergeInputChains1_0,
/* 48870*/                OPC_EmitInteger, MVT::i32, 14, 
/* 48873*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48876*/                OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STRBi8), 0|OPFL_Chain|OPFL_MemRefs,
                              5/*#Ops*/, 1, 3, 4, 5, 6, 
                          // Src: (st rGPR:{ *:[i32] }:$Rt, t2addrmode_negimm8:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorei8>> - Complexity = 13
                          // Dst: (t2STRBi8 rGPR:{ *:[i32] }:$Rt, t2addrmode_negimm8:{ *:[i32] }:$addr)
/* 48886*/              0, /*End of Scope*/
/* 48887*/            /*Scope*/ 48, /*->48936*/
/* 48888*/              OPC_CheckPredicate, 37, // Predicate_truncstorei16
/* 48890*/              OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 48892*/              OPC_Scope, 20, /*->48914*/ // 2 children in Scope
/* 48894*/                OPC_CheckComplexPat, /*CP*/25, /*#*/2, // SelectT2AddrModeImm12:$addr #3 #4
/* 48897*/                OPC_EmitMergeInputChains1_0,
/* 48898*/                OPC_EmitInteger, MVT::i32, 14, 
/* 48901*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48904*/                OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STRHi12), 0|OPFL_Chain|OPFL_MemRefs,
                              5/*#Ops*/, 1, 3, 4, 5, 6, 
                          // Src: (st rGPR:{ *:[i32] }:$Rt, t2addrmode_imm12:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorei16>> - Complexity = 13
                          // Dst: (t2STRHi12 rGPR:{ *:[i32] }:$Rt, t2addrmode_imm12:{ *:[i32] }:$addr)
/* 48914*/              /*Scope*/ 20, /*->48935*/
/* 48915*/                OPC_CheckComplexPat, /*CP*/26, /*#*/2, // SelectT2AddrModeImm8:$addr #3 #4
/* 48918*/                OPC_EmitMergeInputChains1_0,
/* 48919*/                OPC_EmitInteger, MVT::i32, 14, 
/* 48922*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48925*/                OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STRHi8), 0|OPFL_Chain|OPFL_MemRefs,
                              5/*#Ops*/, 1, 3, 4, 5, 6, 
                          // Src: (st rGPR:{ *:[i32] }:$Rt, t2addrmode_negimm8:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorei16>> - Complexity = 13
                          // Dst: (t2STRHi8 rGPR:{ *:[i32] }:$Rt, t2addrmode_negimm8:{ *:[i32] }:$addr)
/* 48935*/              0, /*End of Scope*/
/* 48936*/            0, /*End of Scope*/
/* 48937*/          0, /*End of Scope*/
/* 48938*/        /*Scope*/ 108|128,1/*236*/, /*->49176*/
/* 48940*/          OPC_RecordChild3, // #3 = $offset
/* 48941*/          OPC_CheckChild3Type, MVT::i32,
/* 48943*/          OPC_CheckType, MVT::i32,
/* 48945*/          OPC_Scope, 54, /*->49001*/ // 4 children in Scope
/* 48947*/            OPC_CheckPredicate, 43, // Predicate_istore
/* 48949*/            OPC_CheckPredicate, 45, // Predicate_pre_store
/* 48951*/            OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 48953*/            OPC_Scope, 22, /*->48977*/ // 2 children in Scope
/* 48955*/              OPC_CheckComplexPat, /*CP*/15, /*#*/3, // SelectAddrMode2OffsetImm:$offset #4 #5
/* 48958*/              OPC_EmitMergeInputChains1_0,
/* 48959*/              OPC_EmitInteger, MVT::i32, 14, 
/* 48962*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48965*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::STRi_preidx), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 6/*#Ops*/, 1, 2, 4, 5, 6, 7, 
                        // Src: (ist:{ *:[i32] } GPR:{ *:[i32] }:$Rt, GPR:{ *:[i32] }:$Rn, am2offset_imm:{ *:[i32] }:$offset)<<P:Predicate_istore>><<P:Predicate_pre_store>> - Complexity = 13
                        // Dst: (STRi_preidx:{ *:[i32] } GPR:{ *:[i32] }:$Rt, GPR:{ *:[i32] }:$Rn, am2offset_imm:{ *:[i32] }:$offset)
/* 48977*/            /*Scope*/ 22, /*->49000*/
/* 48978*/              OPC_CheckComplexPat, /*CP*/14, /*#*/3, // SelectAddrMode2OffsetReg:$offset #4 #5
/* 48981*/              OPC_EmitMergeInputChains1_0,
/* 48982*/              OPC_EmitInteger, MVT::i32, 14, 
/* 48985*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 48988*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::STRr_preidx), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 6/*#Ops*/, 1, 2, 4, 5, 6, 7, 
                        // Src: (ist:{ *:[i32] } GPR:{ *:[i32] }:$Rt, GPR:{ *:[i32] }:$Rn, am2offset_reg:{ *:[i32] }:$offset)<<P:Predicate_istore>><<P:Predicate_pre_store>> - Complexity = 13
                        // Dst: (STRr_preidx:{ *:[i32] } GPR:{ *:[i32] }:$Rt, GPR:{ *:[i32] }:$Rn, am2offset_reg:{ *:[i32] }:$offset)
/* 49000*/            0, /*End of Scope*/
/* 49001*/          /*Scope*/ 86, /*->49088*/
/* 49002*/            OPC_CheckPredicate, 40, // Predicate_itruncstore
/* 49004*/            OPC_CheckPredicate, 45, // Predicate_pre_truncst
/* 49006*/            OPC_Scope, 52, /*->49060*/ // 2 children in Scope
/* 49008*/              OPC_CheckPredicate, 42, // Predicate_pre_truncsti8
/* 49010*/              OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 49012*/              OPC_Scope, 22, /*->49036*/ // 2 children in Scope
/* 49014*/                OPC_CheckComplexPat, /*CP*/15, /*#*/3, // SelectAddrMode2OffsetImm:$offset #4 #5
/* 49017*/                OPC_EmitMergeInputChains1_0,
/* 49018*/                OPC_EmitInteger, MVT::i32, 14, 
/* 49021*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49024*/                OPC_MorphNodeTo1, TARGET_VAL(ARM::STRBi_preidx), 0|OPFL_Chain|OPFL_MemRefs,
                              MVT::i32, 6/*#Ops*/, 1, 2, 4, 5, 6, 7, 
                          // Src: (ist:{ *:[i32] } GPR:{ *:[i32] }:$Rt, GPR:{ *:[i32] }:$Rn, am2offset_imm:{ *:[i32] }:$offset)<<P:Predicate_itruncstore>><<P:Predicate_pre_truncst>><<P:Predicate_pre_truncsti8>> - Complexity = 13
                          // Dst: (STRBi_preidx:{ *:[i32] } GPR:{ *:[i32] }:$Rt, GPR:{ *:[i32] }:$Rn, am2offset_imm:{ *:[i32] }:$offset)
/* 49036*/              /*Scope*/ 22, /*->49059*/
/* 49037*/                OPC_CheckComplexPat, /*CP*/14, /*#*/3, // SelectAddrMode2OffsetReg:$offset #4 #5
/* 49040*/                OPC_EmitMergeInputChains1_0,
/* 49041*/                OPC_EmitInteger, MVT::i32, 14, 
/* 49044*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49047*/                OPC_MorphNodeTo1, TARGET_VAL(ARM::STRBr_preidx), 0|OPFL_Chain|OPFL_MemRefs,
                              MVT::i32, 6/*#Ops*/, 1, 2, 4, 5, 6, 7, 
                          // Src: (ist:{ *:[i32] } GPR:{ *:[i32] }:$Rt, GPR:{ *:[i32] }:$Rn, am2offset_reg:{ *:[i32] }:$offset)<<P:Predicate_itruncstore>><<P:Predicate_pre_truncst>><<P:Predicate_pre_truncsti8>> - Complexity = 13
                          // Dst: (STRBr_preidx:{ *:[i32] } GPR:{ *:[i32] }:$Rt, GPR:{ *:[i32] }:$Rn, am2offset_reg:{ *:[i32] }:$offset)
/* 49059*/              0, /*End of Scope*/
/* 49060*/            /*Scope*/ 26, /*->49087*/
/* 49061*/              OPC_CheckPredicate, 37, // Predicate_pre_truncsti16
/* 49063*/              OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 49065*/              OPC_CheckComplexPat, /*CP*/16, /*#*/3, // SelectAddrMode3Offset:$offset #4 #5
/* 49068*/              OPC_EmitMergeInputChains1_0,
/* 49069*/              OPC_EmitInteger, MVT::i32, 14, 
/* 49072*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49075*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::STRH_preidx), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 6/*#Ops*/, 1, 2, 4, 5, 6, 7, 
                        // Src: (ist:{ *:[i32] } GPR:{ *:[i32] }:$Rt, GPR:{ *:[i32] }:$Rn, am3offset:{ *:[i32] }:$offset)<<P:Predicate_itruncstore>><<P:Predicate_pre_truncst>><<P:Predicate_pre_truncsti16>> - Complexity = 13
                        // Dst: (STRH_preidx:{ *:[i32] } GPR:{ *:[i32] }:$Rt, GPR:{ *:[i32] }:$Rn, am3offset:{ *:[i32] }:$offset)
/* 49087*/            0, /*End of Scope*/
/* 49088*/          /*Scope*/ 27, /*->49116*/
/* 49089*/            OPC_CheckPredicate, 43, // Predicate_istore
/* 49091*/            OPC_CheckPredicate, 45, // Predicate_pre_store
/* 49093*/            OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 49095*/            OPC_CheckComplexPat, /*CP*/19, /*#*/3, // SelectT2AddrModeImm8Offset:$offset #4
/* 49098*/            OPC_EmitMergeInputChains1_0,
/* 49099*/            OPC_EmitInteger, MVT::i32, 14, 
/* 49102*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49105*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2STR_preidx), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } rGPR:{ *:[i32] }:$Rt, GPRnopc:{ *:[i32] }:$Rn, t2am_imm8_offset:{ *:[i32] }:$offset)<<P:Predicate_istore>><<P:Predicate_pre_store>> - Complexity = 10
                      // Dst: (t2STR_preidx:{ *:[i32] } rGPR:{ *:[i32] }:$Rt, GPRnopc:{ *:[i32] }:$Rn, t2am_imm8_offset:{ *:[i32] }:$offset)
/* 49116*/          /*Scope*/ 58, /*->49175*/
/* 49117*/            OPC_CheckPredicate, 40, // Predicate_itruncstore
/* 49119*/            OPC_CheckPredicate, 45, // Predicate_pre_truncst
/* 49121*/            OPC_Scope, 25, /*->49148*/ // 2 children in Scope
/* 49123*/              OPC_CheckPredicate, 42, // Predicate_pre_truncsti8
/* 49125*/              OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 49127*/              OPC_CheckComplexPat, /*CP*/19, /*#*/3, // SelectT2AddrModeImm8Offset:$offset #4
/* 49130*/              OPC_EmitMergeInputChains1_0,
/* 49131*/              OPC_EmitInteger, MVT::i32, 14, 
/* 49134*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49137*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::t2STRB_preidx), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                        // Src: (ist:{ *:[i32] } rGPR:{ *:[i32] }:$Rt, GPRnopc:{ *:[i32] }:$Rn, t2am_imm8_offset:{ *:[i32] }:$offset)<<P:Predicate_itruncstore>><<P:Predicate_pre_truncst>><<P:Predicate_pre_truncsti8>> - Complexity = 10
                        // Dst: (t2STRB_preidx:{ *:[i32] } rGPR:{ *:[i32] }:$Rt, GPRnopc:{ *:[i32] }:$Rn, t2am_imm8_offset:{ *:[i32] }:$offset)
/* 49148*/            /*Scope*/ 25, /*->49174*/
/* 49149*/              OPC_CheckPredicate, 37, // Predicate_pre_truncsti16
/* 49151*/              OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 49153*/              OPC_CheckComplexPat, /*CP*/19, /*#*/3, // SelectT2AddrModeImm8Offset:$offset #4
/* 49156*/              OPC_EmitMergeInputChains1_0,
/* 49157*/              OPC_EmitInteger, MVT::i32, 14, 
/* 49160*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49163*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::t2STRH_preidx), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                        // Src: (ist:{ *:[i32] } rGPR:{ *:[i32] }:$Rt, GPRnopc:{ *:[i32] }:$Rn, t2am_imm8_offset:{ *:[i32] }:$offset)<<P:Predicate_itruncstore>><<P:Predicate_pre_truncst>><<P:Predicate_pre_truncsti16>> - Complexity = 10
                        // Dst: (t2STRH_preidx:{ *:[i32] } rGPR:{ *:[i32] }:$Rt, GPRnopc:{ *:[i32] }:$Rn, t2am_imm8_offset:{ *:[i32] }:$offset)
/* 49174*/            0, /*End of Scope*/
/* 49175*/          0, /*End of Scope*/
/* 49176*/        /*Scope*/ 27, /*->49204*/
/* 49177*/          OPC_CheckChild3Integer, 4, 
/* 49179*/          OPC_CheckPredicate, 43, // Predicate_istore
/* 49181*/          OPC_CheckPredicate, 41, // Predicate_post_store
/* 49183*/          OPC_CheckType, MVT::i32,
/* 49185*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 49187*/          OPC_EmitMergeInputChains1_0,
/* 49188*/          OPC_EmitInteger, MVT::i32, 14, 
/* 49191*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49194*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tSTMIA_UPD), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 4/*#Ops*/, 2, 3, 4, 1, 
                    // Src: (ist:{ *:[i32] } tGPR:{ *:[i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, 4:{ *:[iPTR] })<<P:Predicate_istore>><<P:Predicate_post_store>> - Complexity = 9
                    // Dst: (tSTMIA_UPD:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rt)
/* 49204*/        0, /*End of Scope*/
/* 49205*/      /*Scope*/ 111, /*->49317*/
/* 49206*/        OPC_CheckChild1Type, MVT::f64,
/* 49208*/        OPC_RecordChild2, // #2 = $addr
/* 49209*/        OPC_CheckChild2Type, MVT::i32,
/* 49211*/        OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 49213*/        OPC_CheckPredicate, 43, // Predicate_store
/* 49215*/        OPC_Scope, 24, /*->49241*/ // 4 children in Scope
/* 49217*/          OPC_CheckPredicate, 44, // Predicate_alignedstore32
/* 49219*/          OPC_CheckPatternPredicate, 33, // (Subtarget->hasFPRegs())
/* 49221*/          OPC_CheckComplexPat, /*CP*/20, /*#*/2, // SelectAddrMode5:$addr #3 #4
/* 49224*/          OPC_EmitMergeInputChains1_0,
/* 49225*/          OPC_EmitInteger, MVT::i32, 14, 
/* 49228*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49231*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::VSTRD), 0|OPFL_Chain|OPFL_MemRefs,
                        5/*#Ops*/, 1, 3, 4, 5, 6, 
                    // Src: (st DPR:{ *:[f64] }:$Dd, addrmode5:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_alignedstore32>> - Complexity = 13
                    // Dst: (VSTRD DPR:{ *:[f64] }:$Dd, addrmode5:{ *:[i32] }:$addr)
/* 49241*/        /*Scope*/ 24, /*->49266*/
/* 49242*/          OPC_CheckPredicate, 46, // Predicate_hword_alignedstore
/* 49244*/          OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 49246*/          OPC_CheckComplexPat, /*CP*/10, /*#*/2, // SelectAddrMode6:$addr #3 #4
/* 49249*/          OPC_EmitMergeInputChains1_0,
/* 49250*/          OPC_EmitInteger, MVT::i32, 14, 
/* 49253*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49256*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::VST1d16), 0|OPFL_Chain|OPFL_MemRefs,
                        5/*#Ops*/, 3, 4, 1, 5, 6, 
                    // Src: (st DPR:{ *:[f64] }:$value, addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_hword_alignedstore>> - Complexity = 13
                    // Dst: (VST1d16 addrmode6:{ *:[i32] }:$addr, DPR:{ *:[f64] }:$value)
/* 49266*/        /*Scope*/ 24, /*->49291*/
/* 49267*/          OPC_CheckPredicate, 47, // Predicate_byte_alignedstore
/* 49269*/          OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 49271*/          OPC_CheckComplexPat, /*CP*/10, /*#*/2, // SelectAddrMode6:$addr #3 #4
/* 49274*/          OPC_EmitMergeInputChains1_0,
/* 49275*/          OPC_EmitInteger, MVT::i32, 14, 
/* 49278*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49281*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::VST1d8), 0|OPFL_Chain|OPFL_MemRefs,
                        5/*#Ops*/, 3, 4, 1, 5, 6, 
                    // Src: (st DPR:{ *:[f64] }:$value, addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_byte_alignedstore>> - Complexity = 13
                    // Dst: (VST1d8 addrmode6:{ *:[i32] }:$addr, DPR:{ *:[f64] }:$value)
/* 49291*/        /*Scope*/ 24, /*->49316*/
/* 49292*/          OPC_CheckPredicate, 48, // Predicate_non_word_alignedstore
/* 49294*/          OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 49296*/          OPC_CheckComplexPat, /*CP*/10, /*#*/2, // SelectAddrMode6:$addr #3 #4
/* 49299*/          OPC_EmitMergeInputChains1_0,
/* 49300*/          OPC_EmitInteger, MVT::i32, 14, 
/* 49303*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49306*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::VST1d64), 0|OPFL_Chain|OPFL_MemRefs,
                        5/*#Ops*/, 3, 4, 1, 5, 6, 
                    // Src: (st DPR:{ *:[f64] }:$value, addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_non_word_alignedstore>> - Complexity = 13
                    // Dst: (VST1d64 addrmode6:{ *:[i32] }:$addr, DPR:{ *:[f64] }:$value)
/* 49316*/        0, /*End of Scope*/
/* 49317*/      /*Scope*/ 33, /*->49351*/
/* 49318*/        OPC_CheckChild1Type, MVT::f32,
/* 49320*/        OPC_RecordChild2, // #2 = $addr
/* 49321*/        OPC_CheckChild2Type, MVT::i32,
/* 49323*/        OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 49325*/        OPC_CheckPredicate, 43, // Predicate_store
/* 49327*/        OPC_CheckPredicate, 44, // Predicate_alignedstore32
/* 49329*/        OPC_CheckPatternPredicate, 33, // (Subtarget->hasFPRegs())
/* 49331*/        OPC_CheckComplexPat, /*CP*/20, /*#*/2, // SelectAddrMode5:$addr #3 #4
/* 49334*/        OPC_EmitMergeInputChains1_0,
/* 49335*/        OPC_EmitInteger, MVT::i32, 14, 
/* 49338*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49341*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::VSTRS), 0|OPFL_Chain|OPFL_MemRefs,
                      5/*#Ops*/, 1, 3, 4, 5, 6, 
                  // Src: (st SPR:{ *:[f32] }:$Sd, addrmode5:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_alignedstore32>> - Complexity = 13
                  // Dst: (VSTRS SPR:{ *:[f32] }:$Sd, addrmode5:{ *:[i32] }:$addr)
/* 49351*/      /*Scope*/ 33, /*->49385*/
/* 49352*/        OPC_CheckChild1Type, MVT::f16,
/* 49354*/        OPC_RecordChild2, // #2 = $addr
/* 49355*/        OPC_CheckChild2Type, MVT::i32,
/* 49357*/        OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 49359*/        OPC_CheckPredicate, 43, // Predicate_store
/* 49361*/        OPC_CheckPredicate, 49, // Predicate_alignedstore16
/* 49363*/        OPC_CheckPatternPredicate, 36, // (Subtarget->hasFPRegs16())
/* 49365*/        OPC_CheckComplexPat, /*CP*/27, /*#*/2, // SelectAddrMode5FP16:$addr #3 #4
/* 49368*/        OPC_EmitMergeInputChains1_0,
/* 49369*/        OPC_EmitInteger, MVT::i32, 14, 
/* 49372*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49375*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::VSTRH), 0|OPFL_Chain|OPFL_MemRefs,
                      5/*#Ops*/, 1, 3, 4, 5, 6, 
                  // Src: (st HPR:{ *:[f16] }:$Sd, addrmode5fp16:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_alignedstore16>> - Complexity = 13
                  // Dst: (VSTRH HPR:{ *:[f16] }:$Sd, addrmode5fp16:{ *:[i32] }:$addr)
/* 49385*/      /*Scope*/ 6|128,4/*518*/, /*->49905*/
/* 49387*/        OPC_CheckChild1Type, MVT::v2f64,
/* 49389*/        OPC_RecordChild2, // #2 = $addr
/* 49390*/        OPC_Scope, 53|128,2/*309*/, /*->49702*/ // 3 children in Scope
/* 49393*/          OPC_CheckChild2Type, MVT::i32,
/* 49395*/          OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 49397*/          OPC_CheckPredicate, 43, // Predicate_store
/* 49399*/          OPC_Scope, 24, /*->49425*/ // 9 children in Scope
/* 49401*/            OPC_CheckPredicate, 50, // Predicate_dword_alignedstore
/* 49403*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 49405*/            OPC_CheckComplexPat, /*CP*/10, /*#*/2, // SelectAddrMode6:$addr #3 #4
/* 49408*/            OPC_EmitMergeInputChains1_0,
/* 49409*/            OPC_EmitInteger, MVT::i32, 14, 
/* 49412*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49415*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::VST1q64), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 3, 4, 1, 5, 6, 
                      // Src: (st QPR:{ *:[v2f64] }:$value, addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_dword_alignedstore>> - Complexity = 13
                      // Dst: (VST1q64 addrmode6:{ *:[i32] }:$addr, QPR:{ *:[v2f64] }:$value)
/* 49425*/          /*Scope*/ 24, /*->49450*/
/* 49426*/            OPC_CheckPredicate, 51, // Predicate_word_alignedstore
/* 49428*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 49430*/            OPC_CheckComplexPat, /*CP*/10, /*#*/2, // SelectAddrMode6:$addr #3 #4
/* 49433*/            OPC_EmitMergeInputChains1_0,
/* 49434*/            OPC_EmitInteger, MVT::i32, 14, 
/* 49437*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49440*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::VST1q32), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 3, 4, 1, 5, 6, 
                      // Src: (st QPR:{ *:[v2f64] }:$value, addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_word_alignedstore>> - Complexity = 13
                      // Dst: (VST1q32 addrmode6:{ *:[i32] }:$addr, QPR:{ *:[v2f64] }:$value)
/* 49450*/          /*Scope*/ 24, /*->49475*/
/* 49451*/            OPC_CheckPredicate, 46, // Predicate_hword_alignedstore
/* 49453*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 49455*/            OPC_CheckComplexPat, /*CP*/10, /*#*/2, // SelectAddrMode6:$addr #3 #4
/* 49458*/            OPC_EmitMergeInputChains1_0,
/* 49459*/            OPC_EmitInteger, MVT::i32, 14, 
/* 49462*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49465*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::VST1q16), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 3, 4, 1, 5, 6, 
                      // Src: (st QPR:{ *:[v2f64] }:$value, addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_hword_alignedstore>> - Complexity = 13
                      // Dst: (VST1q16 addrmode6:{ *:[i32] }:$addr, QPR:{ *:[v2f64] }:$value)
/* 49475*/          /*Scope*/ 50, /*->49526*/
/* 49476*/            OPC_CheckPredicate, 47, // Predicate_byte_alignedstore
/* 49478*/            OPC_Scope, 22, /*->49502*/ // 2 children in Scope
/* 49480*/              OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 49482*/              OPC_CheckComplexPat, /*CP*/10, /*#*/2, // SelectAddrMode6:$addr #3 #4
/* 49485*/              OPC_EmitMergeInputChains1_0,
/* 49486*/              OPC_EmitInteger, MVT::i32, 14, 
/* 49489*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49492*/              OPC_MorphNodeTo0, TARGET_VAL(ARM::VST1q8), 0|OPFL_Chain|OPFL_MemRefs,
                            5/*#Ops*/, 3, 4, 1, 5, 6, 
                        // Src: (st QPR:{ *:[v2f64] }:$value, addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_byte_alignedstore>> - Complexity = 13
                        // Dst: (VST1q8 addrmode6:{ *:[i32] }:$addr, QPR:{ *:[v2f64] }:$value)
/* 49502*/            /*Scope*/ 22, /*->49525*/
/* 49503*/              OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 49505*/              OPC_CheckComplexPat, /*CP*/28, /*#*/2, // SelectT2AddrModeImm7<0>:$addr #3 #4
/* 49508*/              OPC_EmitMergeInputChains1_0,
/* 49509*/              OPC_EmitInteger, MVT::i32, 0, 
/* 49512*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49515*/              OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                            5/*#Ops*/, 1, 3, 4, 5, 6, 
                        // Src: (st MQPR:{ *:[v2f64] }:$val, anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_byte_alignedstore>> - Complexity = 13
                        // Dst: (MVE_VSTRBU8 MQPR:{ *:[v2f64] }:$val, anonymous_6664:{ *:[i32] }:$addr)
/* 49525*/            0, /*End of Scope*/
/* 49526*/          /*Scope*/ 24, /*->49551*/
/* 49527*/            OPC_CheckPredicate, 46, // Predicate_hword_alignedstore
/* 49529*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 49531*/            OPC_CheckComplexPat, /*CP*/29, /*#*/2, // SelectT2AddrModeImm7<1>:$addr #3 #4
/* 49534*/            OPC_EmitMergeInputChains1_0,
/* 49535*/            OPC_EmitInteger, MVT::i32, 0, 
/* 49538*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49541*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRHU16), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 1, 3, 4, 5, 6, 
                      // Src: (st MQPR:{ *:[v2f64] }:$val, anonymous_6666:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_hword_alignedstore>> - Complexity = 13
                      // Dst: (MVE_VSTRHU16 MQPR:{ *:[v2f64] }:$val, anonymous_6666:{ *:[i32] }:$addr)
/* 49551*/          /*Scope*/ 24, /*->49576*/
/* 49552*/            OPC_CheckPredicate, 44, // Predicate_alignedstore32
/* 49554*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 49556*/            OPC_CheckComplexPat, /*CP*/30, /*#*/2, // SelectT2AddrModeImm7<2>:$addr #3 #4
/* 49559*/            OPC_EmitMergeInputChains1_0,
/* 49560*/            OPC_EmitInteger, MVT::i32, 0, 
/* 49563*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49566*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRWU32), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 1, 3, 4, 5, 6, 
                      // Src: (st MQPR:{ *:[v2f64] }:$val, anonymous_6668:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_alignedstore32>> - Complexity = 13
                      // Dst: (MVE_VSTRWU32 MQPR:{ *:[v2f64] }:$val, anonymous_6668:{ *:[i32] }:$addr)
/* 49576*/          /*Scope*/ 39, /*->49616*/
/* 49577*/            OPC_CheckPredicate, 47, // Predicate_byte_alignedstore
/* 49579*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 49581*/            OPC_CheckComplexPat, /*CP*/10, /*#*/2, // SelectAddrMode6:$addr #3 #4
/* 49584*/            OPC_EmitMergeInputChains1_0,
/* 49585*/            OPC_EmitInteger, MVT::i32, 14, 
/* 49588*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49591*/            OPC_EmitNode1, TARGET_VAL(ARM::VREV64q8), 0,
                          MVT::v16i8, 3/*#Ops*/, 1, 5, 6,  // Results = #7
/* 49600*/            OPC_EmitInteger, MVT::i32, 14, 
/* 49603*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49606*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::VST1q8), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 3, 4, 7, 8, 9, 
                      // Src: (st QPR:{ *:[v2f64] }:$value, addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_byte_alignedstore>> - Complexity = 13
                      // Dst: (VST1q8 addrmode6:{ *:[i32] }:$addr, (VREV64q8:{ *:[v16i8] } QPR:{ *:[v2f64] }:$value))
/* 49616*/          /*Scope*/ 39, /*->49656*/
/* 49617*/            OPC_CheckPredicate, 46, // Predicate_hword_alignedstore
/* 49619*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 49621*/            OPC_CheckComplexPat, /*CP*/10, /*#*/2, // SelectAddrMode6:$addr #3 #4
/* 49624*/            OPC_EmitMergeInputChains1_0,
/* 49625*/            OPC_EmitInteger, MVT::i32, 14, 
/* 49628*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49631*/            OPC_EmitNode1, TARGET_VAL(ARM::VREV64q16), 0,
                          MVT::v16i8, 3/*#Ops*/, 1, 5, 6,  // Results = #7
/* 49640*/            OPC_EmitInteger, MVT::i32, 14, 
/* 49643*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49646*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::VST1q16), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 3, 4, 7, 8, 9, 
                      // Src: (st QPR:{ *:[v2f64] }:$value, addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_hword_alignedstore>> - Complexity = 13
                      // Dst: (VST1q16 addrmode6:{ *:[i32] }:$addr, (VREV64q16:{ *:[v16i8] } QPR:{ *:[v2f64] }:$value))
/* 49656*/          /*Scope*/ 44, /*->49701*/
/* 49657*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 49659*/            OPC_CheckComplexPat, /*CP*/28, /*#*/2, // SelectT2AddrModeImm7<0>:$addr #3 #4
/* 49662*/            OPC_EmitMergeInputChains1_0,
/* 49663*/            OPC_EmitInteger, MVT::i32, 0, 
/* 49666*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49669*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #7
/* 49675*/            OPC_EmitNode1, TARGET_VAL(ARM::MVE_VREV64_8), 0,
                          MVT::v16i8, 4/*#Ops*/, 1, 5, 6, 7,  // Results = #8
/* 49685*/            OPC_EmitInteger, MVT::i32, 0, 
/* 49688*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49691*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 8, 3, 4, 9, 10, 
                      // Src: (st MQPR:{ *:[v2f64] }:$val, anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>> - Complexity = 13
                      // Dst: (MVE_VSTRBU8 (MVE_VREV64_8:{ *:[v16i8] } MQPR:{ *:[v2f64] }:$val), anonymous_6664:{ *:[i32] }:$addr)
/* 49701*/          0, /*End of Scope*/
/* 49702*/        /*Scope*/ 45|128,1/*173*/, /*->49877*/
/* 49704*/          OPC_RecordChild3, // #3 = $addr
/* 49705*/          OPC_CheckChild3Type, MVT::i32,
/* 49707*/          OPC_CheckPredicate, 43, // Predicate_istore
/* 49709*/          OPC_CheckType, MVT::i32,
/* 49711*/          OPC_Scope, 25, /*->49738*/ // 6 children in Scope
/* 49713*/            OPC_CheckPredicate, 45, // Predicate_pre_store
/* 49715*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 49717*/            OPC_CheckComplexPat, /*CP*/31, /*#*/3, // SelectT2AddrModeImm7Offset<0>:$addr #4
/* 49720*/            OPC_EmitMergeInputChains1_0,
/* 49721*/            OPC_EmitInteger, MVT::i32, 0, 
/* 49724*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49727*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRBU8_pre), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v2f64] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>> - Complexity = 10
                      // Dst: (MVE_VSTRBU8_pre:{ *:[i32] } MQPR:{ *:[v2f64] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)
/* 49738*/          /*Scope*/ 25, /*->49764*/
/* 49739*/            OPC_CheckPredicate, 41, // Predicate_post_store
/* 49741*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 49743*/            OPC_CheckComplexPat, /*CP*/31, /*#*/3, // SelectT2AddrModeImm7Offset<0>:$addr #4
/* 49746*/            OPC_EmitMergeInputChains1_0,
/* 49747*/            OPC_EmitInteger, MVT::i32, 0, 
/* 49750*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49753*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRBU8_post), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v2f64] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>> - Complexity = 10
                      // Dst: (MVE_VSTRBU8_post:{ *:[i32] } MQPR:{ *:[v2f64] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)
/* 49764*/          /*Scope*/ 27, /*->49792*/
/* 49765*/            OPC_CheckPredicate, 45, // Predicate_pre_store
/* 49767*/            OPC_CheckPredicate, 49, // Predicate_aligned16_pre_store
/* 49769*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 49771*/            OPC_CheckComplexPat, /*CP*/32, /*#*/3, // SelectT2AddrModeImm7Offset<1>:$addr #4
/* 49774*/            OPC_EmitMergeInputChains1_0,
/* 49775*/            OPC_EmitInteger, MVT::i32, 0, 
/* 49778*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49781*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRHU16_pre), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v2f64] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>><<P:Predicate_aligned16_pre_store>> - Complexity = 10
                      // Dst: (MVE_VSTRHU16_pre:{ *:[i32] } MQPR:{ *:[v2f64] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)
/* 49792*/          /*Scope*/ 27, /*->49820*/
/* 49793*/            OPC_CheckPredicate, 41, // Predicate_post_store
/* 49795*/            OPC_CheckPredicate, 49, // Predicate_aligned16_post_store
/* 49797*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 49799*/            OPC_CheckComplexPat, /*CP*/32, /*#*/3, // SelectT2AddrModeImm7Offset<1>:$addr #4
/* 49802*/            OPC_EmitMergeInputChains1_0,
/* 49803*/            OPC_EmitInteger, MVT::i32, 0, 
/* 49806*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49809*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRHU16_post), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v2f64] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>><<P:Predicate_aligned16_post_store>> - Complexity = 10
                      // Dst: (MVE_VSTRHU16_post:{ *:[i32] } MQPR:{ *:[v2f64] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)
/* 49820*/          /*Scope*/ 27, /*->49848*/
/* 49821*/            OPC_CheckPredicate, 45, // Predicate_pre_store
/* 49823*/            OPC_CheckPredicate, 44, // Predicate_aligned32_pre_store
/* 49825*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 49827*/            OPC_CheckComplexPat, /*CP*/33, /*#*/3, // SelectT2AddrModeImm7Offset<2>:$addr #4
/* 49830*/            OPC_EmitMergeInputChains1_0,
/* 49831*/            OPC_EmitInteger, MVT::i32, 0, 
/* 49834*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49837*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRWU32_pre), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v2f64] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>><<P:Predicate_aligned32_pre_store>> - Complexity = 10
                      // Dst: (MVE_VSTRWU32_pre:{ *:[i32] } MQPR:{ *:[v2f64] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)
/* 49848*/          /*Scope*/ 27, /*->49876*/
/* 49849*/            OPC_CheckPredicate, 41, // Predicate_post_store
/* 49851*/            OPC_CheckPredicate, 44, // Predicate_aligned32_post_store
/* 49853*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 49855*/            OPC_CheckComplexPat, /*CP*/33, /*#*/3, // SelectT2AddrModeImm7Offset<2>:$addr #4
/* 49858*/            OPC_EmitMergeInputChains1_0,
/* 49859*/            OPC_EmitInteger, MVT::i32, 0, 
/* 49862*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49865*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRWU32_post), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v2f64] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>><<P:Predicate_aligned32_post_store>> - Complexity = 10
                      // Dst: (MVE_VSTRWU32_post:{ *:[i32] } MQPR:{ *:[v2f64] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)
/* 49876*/          0, /*End of Scope*/
/* 49877*/        /*Scope*/ 26, /*->49904*/
/* 49878*/          OPC_CheckChild2Type, MVT::i32,
/* 49880*/          OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 49882*/          OPC_CheckPredicate, 43, // Predicate_store
/* 49884*/          OPC_CheckPredicate, 51, // Predicate_word_alignedstore
/* 49886*/          OPC_CheckPatternPredicate, 39, // (Subtarget->hasVFP2Base())
/* 49888*/          OPC_EmitMergeInputChains1_0,
/* 49889*/          OPC_EmitInteger, MVT::i32, 14, 
/* 49892*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49895*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::VSTMQIA), 0|OPFL_Chain|OPFL_MemRefs,
                        4/*#Ops*/, 1, 2, 3, 4, 
                    // Src: (st DPair:{ *:[v2f64] }:$src, GPR:{ *:[i32] }:$Rn)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_word_alignedstore>> - Complexity = 4
                    // Dst: (VSTMQIA DPair:{ *:[v2f64] }:$src, GPR:{ *:[i32] }:$Rn)
/* 49904*/        0, /*End of Scope*/
/* 49905*/      /*Scope*/ 83|128,2/*339*/, /*->50246*/
/* 49907*/        OPC_CheckChild1Type, MVT::v16i8,
/* 49909*/        OPC_RecordChild2, // #2 = $addr
/* 49910*/        OPC_Scope, 106, /*->50018*/ // 2 children in Scope
/* 49912*/          OPC_CheckChild2Type, MVT::i32,
/* 49914*/          OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 49916*/          OPC_CheckPredicate, 43, // Predicate_store
/* 49918*/          OPC_Scope, 24, /*->49944*/ // 4 children in Scope
/* 49920*/            OPC_CheckPredicate, 47, // Predicate_byte_alignedstore
/* 49922*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 49924*/            OPC_CheckComplexPat, /*CP*/28, /*#*/2, // SelectT2AddrModeImm7<0>:$addr #3 #4
/* 49927*/            OPC_EmitMergeInputChains1_0,
/* 49928*/            OPC_EmitInteger, MVT::i32, 0, 
/* 49931*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49934*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 1, 3, 4, 5, 6, 
                      // Src: (st MQPR:{ *:[v16i8] }:$val, anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_byte_alignedstore>> - Complexity = 13
                      // Dst: (MVE_VSTRBU8 MQPR:{ *:[v16i8] }:$val, anonymous_6664:{ *:[i32] }:$addr)
/* 49944*/          /*Scope*/ 24, /*->49969*/
/* 49945*/            OPC_CheckPredicate, 46, // Predicate_hword_alignedstore
/* 49947*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 49949*/            OPC_CheckComplexPat, /*CP*/29, /*#*/2, // SelectT2AddrModeImm7<1>:$addr #3 #4
/* 49952*/            OPC_EmitMergeInputChains1_0,
/* 49953*/            OPC_EmitInteger, MVT::i32, 0, 
/* 49956*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49959*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRHU16), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 1, 3, 4, 5, 6, 
                      // Src: (st MQPR:{ *:[v16i8] }:$val, anonymous_6666:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_hword_alignedstore>> - Complexity = 13
                      // Dst: (MVE_VSTRHU16 MQPR:{ *:[v16i8] }:$val, anonymous_6666:{ *:[i32] }:$addr)
/* 49969*/          /*Scope*/ 24, /*->49994*/
/* 49970*/            OPC_CheckPredicate, 44, // Predicate_alignedstore32
/* 49972*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 49974*/            OPC_CheckComplexPat, /*CP*/30, /*#*/2, // SelectT2AddrModeImm7<2>:$addr #3 #4
/* 49977*/            OPC_EmitMergeInputChains1_0,
/* 49978*/            OPC_EmitInteger, MVT::i32, 0, 
/* 49981*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 49984*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRWU32), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 1, 3, 4, 5, 6, 
                      // Src: (st MQPR:{ *:[v16i8] }:$val, anonymous_6668:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_alignedstore32>> - Complexity = 13
                      // Dst: (MVE_VSTRWU32 MQPR:{ *:[v16i8] }:$val, anonymous_6668:{ *:[i32] }:$addr)
/* 49994*/          /*Scope*/ 22, /*->50017*/
/* 49995*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 49997*/            OPC_CheckComplexPat, /*CP*/28, /*#*/2, // SelectT2AddrModeImm7<0>:$addr #3 #4
/* 50000*/            OPC_EmitMergeInputChains1_0,
/* 50001*/            OPC_EmitInteger, MVT::i32, 0, 
/* 50004*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50007*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 1, 3, 4, 5, 6, 
                      // Src: (st MQPR:{ *:[v16i8] }:$val, anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>> - Complexity = 13
                      // Dst: (MVE_VSTRBU8 MQPR:{ *:[v16i8] }:$val, anonymous_6664:{ *:[i32] }:$addr)
/* 50017*/          0, /*End of Scope*/
/* 50018*/        /*Scope*/ 97|128,1/*225*/, /*->50245*/
/* 50020*/          OPC_RecordChild3, // #3 = $addr
/* 50021*/          OPC_CheckChild3Type, MVT::i32,
/* 50023*/          OPC_CheckPredicate, 43, // Predicate_istore
/* 50025*/          OPC_CheckType, MVT::i32,
/* 50027*/          OPC_Scope, 25, /*->50054*/ // 8 children in Scope
/* 50029*/            OPC_CheckPredicate, 45, // Predicate_pre_store
/* 50031*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 50033*/            OPC_CheckComplexPat, /*CP*/31, /*#*/3, // SelectT2AddrModeImm7Offset<0>:$addr #4
/* 50036*/            OPC_EmitMergeInputChains1_0,
/* 50037*/            OPC_EmitInteger, MVT::i32, 0, 
/* 50040*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50043*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRBU8_pre), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v16i8] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>> - Complexity = 10
                      // Dst: (MVE_VSTRBU8_pre:{ *:[i32] } MQPR:{ *:[v16i8] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)
/* 50054*/          /*Scope*/ 25, /*->50080*/
/* 50055*/            OPC_CheckPredicate, 41, // Predicate_post_store
/* 50057*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 50059*/            OPC_CheckComplexPat, /*CP*/31, /*#*/3, // SelectT2AddrModeImm7Offset<0>:$addr #4
/* 50062*/            OPC_EmitMergeInputChains1_0,
/* 50063*/            OPC_EmitInteger, MVT::i32, 0, 
/* 50066*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50069*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRBU8_post), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v16i8] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>> - Complexity = 10
                      // Dst: (MVE_VSTRBU8_post:{ *:[i32] } MQPR:{ *:[v16i8] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)
/* 50080*/          /*Scope*/ 27, /*->50108*/
/* 50081*/            OPC_CheckPredicate, 45, // Predicate_pre_store
/* 50083*/            OPC_CheckPredicate, 49, // Predicate_aligned16_pre_store
/* 50085*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 50087*/            OPC_CheckComplexPat, /*CP*/32, /*#*/3, // SelectT2AddrModeImm7Offset<1>:$addr #4
/* 50090*/            OPC_EmitMergeInputChains1_0,
/* 50091*/            OPC_EmitInteger, MVT::i32, 0, 
/* 50094*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50097*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRHU16_pre), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v16i8] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>><<P:Predicate_aligned16_pre_store>> - Complexity = 10
                      // Dst: (MVE_VSTRHU16_pre:{ *:[i32] } MQPR:{ *:[v16i8] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)
/* 50108*/          /*Scope*/ 27, /*->50136*/
/* 50109*/            OPC_CheckPredicate, 41, // Predicate_post_store
/* 50111*/            OPC_CheckPredicate, 49, // Predicate_aligned16_post_store
/* 50113*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 50115*/            OPC_CheckComplexPat, /*CP*/32, /*#*/3, // SelectT2AddrModeImm7Offset<1>:$addr #4
/* 50118*/            OPC_EmitMergeInputChains1_0,
/* 50119*/            OPC_EmitInteger, MVT::i32, 0, 
/* 50122*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50125*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRHU16_post), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v16i8] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>><<P:Predicate_aligned16_post_store>> - Complexity = 10
                      // Dst: (MVE_VSTRHU16_post:{ *:[i32] } MQPR:{ *:[v16i8] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)
/* 50136*/          /*Scope*/ 27, /*->50164*/
/* 50137*/            OPC_CheckPredicate, 45, // Predicate_pre_store
/* 50139*/            OPC_CheckPredicate, 44, // Predicate_aligned32_pre_store
/* 50141*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 50143*/            OPC_CheckComplexPat, /*CP*/33, /*#*/3, // SelectT2AddrModeImm7Offset<2>:$addr #4
/* 50146*/            OPC_EmitMergeInputChains1_0,
/* 50147*/            OPC_EmitInteger, MVT::i32, 0, 
/* 50150*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50153*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRWU32_pre), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v16i8] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>><<P:Predicate_aligned32_pre_store>> - Complexity = 10
                      // Dst: (MVE_VSTRWU32_pre:{ *:[i32] } MQPR:{ *:[v16i8] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)
/* 50164*/          /*Scope*/ 27, /*->50192*/
/* 50165*/            OPC_CheckPredicate, 41, // Predicate_post_store
/* 50167*/            OPC_CheckPredicate, 44, // Predicate_aligned32_post_store
/* 50169*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 50171*/            OPC_CheckComplexPat, /*CP*/33, /*#*/3, // SelectT2AddrModeImm7Offset<2>:$addr #4
/* 50174*/            OPC_EmitMergeInputChains1_0,
/* 50175*/            OPC_EmitInteger, MVT::i32, 0, 
/* 50178*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50181*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRWU32_post), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v16i8] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>><<P:Predicate_aligned32_post_store>> - Complexity = 10
                      // Dst: (MVE_VSTRWU32_post:{ *:[i32] } MQPR:{ *:[v16i8] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)
/* 50192*/          /*Scope*/ 25, /*->50218*/
/* 50193*/            OPC_CheckPredicate, 45, // Predicate_pre_store
/* 50195*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 50197*/            OPC_CheckComplexPat, /*CP*/31, /*#*/3, // SelectT2AddrModeImm7Offset<0>:$addr #4
/* 50200*/            OPC_EmitMergeInputChains1_0,
/* 50201*/            OPC_EmitInteger, MVT::i32, 0, 
/* 50204*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50207*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRBU8_pre), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v16i8] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>> - Complexity = 10
                      // Dst: (MVE_VSTRBU8_pre:{ *:[i32] } MQPR:{ *:[v16i8] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)
/* 50218*/          /*Scope*/ 25, /*->50244*/
/* 50219*/            OPC_CheckPredicate, 41, // Predicate_post_store
/* 50221*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 50223*/            OPC_CheckComplexPat, /*CP*/31, /*#*/3, // SelectT2AddrModeImm7Offset<0>:$addr #4
/* 50226*/            OPC_EmitMergeInputChains1_0,
/* 50227*/            OPC_EmitInteger, MVT::i32, 0, 
/* 50230*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50233*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRBU8_post), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v16i8] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>> - Complexity = 10
                      // Dst: (MVE_VSTRBU8_post:{ *:[i32] } MQPR:{ *:[v16i8] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)
/* 50244*/          0, /*End of Scope*/
/* 50245*/        0, /*End of Scope*/
/* 50246*/      /*Scope*/ 104|128,3/*488*/, /*->50736*/
/* 50248*/        OPC_CheckChild1Type, MVT::v8i16,
/* 50250*/        OPC_RecordChild2, // #2 = $addr
/* 50251*/        OPC_Scope, 57|128,1/*185*/, /*->50439*/ // 2 children in Scope
/* 50254*/          OPC_CheckChild2Type, MVT::i32,
/* 50256*/          OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 50258*/          OPC_Scope, 104, /*->50364*/ // 3 children in Scope
/* 50260*/            OPC_CheckPredicate, 43, // Predicate_store
/* 50262*/            OPC_Scope, 24, /*->50288*/ // 4 children in Scope
/* 50264*/              OPC_CheckPredicate, 47, // Predicate_byte_alignedstore
/* 50266*/              OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 50268*/              OPC_CheckComplexPat, /*CP*/28, /*#*/2, // SelectT2AddrModeImm7<0>:$addr #3 #4
/* 50271*/              OPC_EmitMergeInputChains1_0,
/* 50272*/              OPC_EmitInteger, MVT::i32, 0, 
/* 50275*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50278*/              OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                            5/*#Ops*/, 1, 3, 4, 5, 6, 
                        // Src: (st MQPR:{ *:[v8i16] }:$val, anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_byte_alignedstore>> - Complexity = 13
                        // Dst: (MVE_VSTRBU8 MQPR:{ *:[v8i16] }:$val, anonymous_6664:{ *:[i32] }:$addr)
/* 50288*/            /*Scope*/ 24, /*->50313*/
/* 50289*/              OPC_CheckPredicate, 46, // Predicate_hword_alignedstore
/* 50291*/              OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 50293*/              OPC_CheckComplexPat, /*CP*/29, /*#*/2, // SelectT2AddrModeImm7<1>:$addr #3 #4
/* 50296*/              OPC_EmitMergeInputChains1_0,
/* 50297*/              OPC_EmitInteger, MVT::i32, 0, 
/* 50300*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50303*/              OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRHU16), 0|OPFL_Chain|OPFL_MemRefs,
                            5/*#Ops*/, 1, 3, 4, 5, 6, 
                        // Src: (st MQPR:{ *:[v8i16] }:$val, anonymous_6666:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_hword_alignedstore>> - Complexity = 13
                        // Dst: (MVE_VSTRHU16 MQPR:{ *:[v8i16] }:$val, anonymous_6666:{ *:[i32] }:$addr)
/* 50313*/            /*Scope*/ 24, /*->50338*/
/* 50314*/              OPC_CheckPredicate, 44, // Predicate_alignedstore32
/* 50316*/              OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 50318*/              OPC_CheckComplexPat, /*CP*/30, /*#*/2, // SelectT2AddrModeImm7<2>:$addr #3 #4
/* 50321*/              OPC_EmitMergeInputChains1_0,
/* 50322*/              OPC_EmitInteger, MVT::i32, 0, 
/* 50325*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50328*/              OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRWU32), 0|OPFL_Chain|OPFL_MemRefs,
                            5/*#Ops*/, 1, 3, 4, 5, 6, 
                        // Src: (st MQPR:{ *:[v8i16] }:$val, anonymous_6668:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_alignedstore32>> - Complexity = 13
                        // Dst: (MVE_VSTRWU32 MQPR:{ *:[v8i16] }:$val, anonymous_6668:{ *:[i32] }:$addr)
/* 50338*/            /*Scope*/ 24, /*->50363*/
/* 50339*/              OPC_CheckPredicate, 49, // Predicate_alignedstore16
/* 50341*/              OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 50343*/              OPC_CheckComplexPat, /*CP*/29, /*#*/2, // SelectT2AddrModeImm7<1>:$addr #3 #4
/* 50346*/              OPC_EmitMergeInputChains1_0,
/* 50347*/              OPC_EmitInteger, MVT::i32, 0, 
/* 50350*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50353*/              OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRHU16), 0|OPFL_Chain|OPFL_MemRefs,
                            5/*#Ops*/, 1, 3, 4, 5, 6, 
                        // Src: (st MQPR:{ *:[v8i16] }:$val, anonymous_6666:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_alignedstore16>> - Complexity = 13
                        // Dst: (MVE_VSTRHU16 MQPR:{ *:[v8i16] }:$val, anonymous_6666:{ *:[i32] }:$addr)
/* 50363*/            0, /*End of Scope*/
/* 50364*/          /*Scope*/ 26, /*->50391*/
/* 50365*/            OPC_CheckPredicate, 40, // Predicate_truncstore
/* 50367*/            OPC_CheckPredicate, 52, // Predicate_truncstorevi8
/* 50369*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 50371*/            OPC_CheckComplexPat, /*CP*/34, /*#*/2, // SelectTAddrModeImm7<0>:$addr #3 #4
/* 50374*/            OPC_EmitMergeInputChains1_0,
/* 50375*/            OPC_EmitInteger, MVT::i32, 0, 
/* 50378*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50381*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRB16), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 1, 3, 4, 5, 6, 
                      // Src: (st MQPR:{ *:[v8i16] }:$val, anonymous_6658:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorevi8>> - Complexity = 13
                      // Dst: (MVE_VSTRB16 MQPR:{ *:[v8i16] }:$val, anonymous_6658:{ *:[i32] }:$addr)
/* 50391*/          /*Scope*/ 46, /*->50438*/
/* 50392*/            OPC_CheckPredicate, 43, // Predicate_store
/* 50394*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 50396*/            OPC_CheckComplexPat, /*CP*/28, /*#*/2, // SelectT2AddrModeImm7<0>:$addr #3 #4
/* 50399*/            OPC_EmitMergeInputChains1_0,
/* 50400*/            OPC_EmitInteger, MVT::i32, 0, 
/* 50403*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50406*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #7
/* 50412*/            OPC_EmitNode1, TARGET_VAL(ARM::MVE_VREV16_8), 0,
                          MVT::v16i8, 4/*#Ops*/, 1, 5, 6, 7,  // Results = #8
/* 50422*/            OPC_EmitInteger, MVT::i32, 0, 
/* 50425*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50428*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 8, 3, 4, 9, 10, 
                      // Src: (st MQPR:{ *:[v8i16] }:$val, anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>> - Complexity = 13
                      // Dst: (MVE_VSTRBU8 (MVE_VREV16_8:{ *:[v16i8] } MQPR:{ *:[v8i16] }:$val), anonymous_6664:{ *:[i32] }:$addr)
/* 50438*/          0, /*End of Scope*/
/* 50439*/        /*Scope*/ 38|128,2/*294*/, /*->50735*/
/* 50441*/          OPC_RecordChild3, // #3 = $addr
/* 50442*/          OPC_CheckChild3Type, MVT::i32,
/* 50444*/          OPC_CheckType, MVT::i32,
/* 50446*/          OPC_Scope, 96|128,1/*224*/, /*->50673*/ // 2 children in Scope
/* 50449*/            OPC_CheckPredicate, 43, // Predicate_istore
/* 50451*/            OPC_Scope, 25, /*->50478*/ // 8 children in Scope
/* 50453*/              OPC_CheckPredicate, 45, // Predicate_pre_store
/* 50455*/              OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 50457*/              OPC_CheckComplexPat, /*CP*/31, /*#*/3, // SelectT2AddrModeImm7Offset<0>:$addr #4
/* 50460*/              OPC_EmitMergeInputChains1_0,
/* 50461*/              OPC_EmitInteger, MVT::i32, 0, 
/* 50464*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50467*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRBU8_pre), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                        // Src: (ist:{ *:[i32] } MQPR:{ *:[v8i16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>> - Complexity = 10
                        // Dst: (MVE_VSTRBU8_pre:{ *:[i32] } MQPR:{ *:[v8i16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)
/* 50478*/            /*Scope*/ 25, /*->50504*/
/* 50479*/              OPC_CheckPredicate, 41, // Predicate_post_store
/* 50481*/              OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 50483*/              OPC_CheckComplexPat, /*CP*/31, /*#*/3, // SelectT2AddrModeImm7Offset<0>:$addr #4
/* 50486*/              OPC_EmitMergeInputChains1_0,
/* 50487*/              OPC_EmitInteger, MVT::i32, 0, 
/* 50490*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50493*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRBU8_post), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                        // Src: (ist:{ *:[i32] } MQPR:{ *:[v8i16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>> - Complexity = 10
                        // Dst: (MVE_VSTRBU8_post:{ *:[i32] } MQPR:{ *:[v8i16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)
/* 50504*/            /*Scope*/ 27, /*->50532*/
/* 50505*/              OPC_CheckPredicate, 45, // Predicate_pre_store
/* 50507*/              OPC_CheckPredicate, 49, // Predicate_aligned16_pre_store
/* 50509*/              OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 50511*/              OPC_CheckComplexPat, /*CP*/32, /*#*/3, // SelectT2AddrModeImm7Offset<1>:$addr #4
/* 50514*/              OPC_EmitMergeInputChains1_0,
/* 50515*/              OPC_EmitInteger, MVT::i32, 0, 
/* 50518*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50521*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRHU16_pre), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                        // Src: (ist:{ *:[i32] } MQPR:{ *:[v8i16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>><<P:Predicate_aligned16_pre_store>> - Complexity = 10
                        // Dst: (MVE_VSTRHU16_pre:{ *:[i32] } MQPR:{ *:[v8i16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)
/* 50532*/            /*Scope*/ 27, /*->50560*/
/* 50533*/              OPC_CheckPredicate, 41, // Predicate_post_store
/* 50535*/              OPC_CheckPredicate, 49, // Predicate_aligned16_post_store
/* 50537*/              OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 50539*/              OPC_CheckComplexPat, /*CP*/32, /*#*/3, // SelectT2AddrModeImm7Offset<1>:$addr #4
/* 50542*/              OPC_EmitMergeInputChains1_0,
/* 50543*/              OPC_EmitInteger, MVT::i32, 0, 
/* 50546*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50549*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRHU16_post), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                        // Src: (ist:{ *:[i32] } MQPR:{ *:[v8i16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>><<P:Predicate_aligned16_post_store>> - Complexity = 10
                        // Dst: (MVE_VSTRHU16_post:{ *:[i32] } MQPR:{ *:[v8i16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)
/* 50560*/            /*Scope*/ 27, /*->50588*/
/* 50561*/              OPC_CheckPredicate, 45, // Predicate_pre_store
/* 50563*/              OPC_CheckPredicate, 44, // Predicate_aligned32_pre_store
/* 50565*/              OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 50567*/              OPC_CheckComplexPat, /*CP*/33, /*#*/3, // SelectT2AddrModeImm7Offset<2>:$addr #4
/* 50570*/              OPC_EmitMergeInputChains1_0,
/* 50571*/              OPC_EmitInteger, MVT::i32, 0, 
/* 50574*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50577*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRWU32_pre), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                        // Src: (ist:{ *:[i32] } MQPR:{ *:[v8i16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>><<P:Predicate_aligned32_pre_store>> - Complexity = 10
                        // Dst: (MVE_VSTRWU32_pre:{ *:[i32] } MQPR:{ *:[v8i16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)
/* 50588*/            /*Scope*/ 27, /*->50616*/
/* 50589*/              OPC_CheckPredicate, 41, // Predicate_post_store
/* 50591*/              OPC_CheckPredicate, 44, // Predicate_aligned32_post_store
/* 50593*/              OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 50595*/              OPC_CheckComplexPat, /*CP*/33, /*#*/3, // SelectT2AddrModeImm7Offset<2>:$addr #4
/* 50598*/              OPC_EmitMergeInputChains1_0,
/* 50599*/              OPC_EmitInteger, MVT::i32, 0, 
/* 50602*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50605*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRWU32_post), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                        // Src: (ist:{ *:[i32] } MQPR:{ *:[v8i16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>><<P:Predicate_aligned32_post_store>> - Complexity = 10
                        // Dst: (MVE_VSTRWU32_post:{ *:[i32] } MQPR:{ *:[v8i16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)
/* 50616*/            /*Scope*/ 27, /*->50644*/
/* 50617*/              OPC_CheckPredicate, 45, // Predicate_pre_store
/* 50619*/              OPC_CheckPredicate, 49, // Predicate_aligned16_pre_store
/* 50621*/              OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 50623*/              OPC_CheckComplexPat, /*CP*/32, /*#*/3, // SelectT2AddrModeImm7Offset<1>:$addr #4
/* 50626*/              OPC_EmitMergeInputChains1_0,
/* 50627*/              OPC_EmitInteger, MVT::i32, 0, 
/* 50630*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50633*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRHU16_pre), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                        // Src: (ist:{ *:[i32] } MQPR:{ *:[v8i16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>><<P:Predicate_aligned16_pre_store>> - Complexity = 10
                        // Dst: (MVE_VSTRHU16_pre:{ *:[i32] } MQPR:{ *:[v8i16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)
/* 50644*/            /*Scope*/ 27, /*->50672*/
/* 50645*/              OPC_CheckPredicate, 41, // Predicate_post_store
/* 50647*/              OPC_CheckPredicate, 49, // Predicate_aligned16_post_store
/* 50649*/              OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 50651*/              OPC_CheckComplexPat, /*CP*/32, /*#*/3, // SelectT2AddrModeImm7Offset<1>:$addr #4
/* 50654*/              OPC_EmitMergeInputChains1_0,
/* 50655*/              OPC_EmitInteger, MVT::i32, 0, 
/* 50658*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50661*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRHU16_post), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                        // Src: (ist:{ *:[i32] } MQPR:{ *:[v8i16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>><<P:Predicate_aligned16_post_store>> - Complexity = 10
                        // Dst: (MVE_VSTRHU16_post:{ *:[i32] } MQPR:{ *:[v8i16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)
/* 50672*/            0, /*End of Scope*/
/* 50673*/          /*Scope*/ 60, /*->50734*/
/* 50674*/            OPC_CheckPredicate, 40, // Predicate_itruncstore
/* 50676*/            OPC_Scope, 27, /*->50705*/ // 2 children in Scope
/* 50678*/              OPC_CheckPredicate, 41, // Predicate_post_truncst
/* 50680*/              OPC_CheckPredicate, 52, // Predicate_post_truncstvi8
/* 50682*/              OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 50684*/              OPC_CheckComplexPat, /*CP*/31, /*#*/3, // SelectT2AddrModeImm7Offset<0>:$addr #4
/* 50687*/              OPC_EmitMergeInputChains1_0,
/* 50688*/              OPC_EmitInteger, MVT::i32, 0, 
/* 50691*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50694*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRB16_post), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                        // Src: (ist:{ *:[i32] } MQPR:{ *:[v8i16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)<<P:Predicate_itruncstore>><<P:Predicate_post_truncst>><<P:Predicate_post_truncstvi8>> - Complexity = 10
                        // Dst: (MVE_VSTRB16_post:{ *:[i32] } MQPR:{ *:[v8i16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)
/* 50705*/            /*Scope*/ 27, /*->50733*/
/* 50706*/              OPC_CheckPredicate, 45, // Predicate_pre_truncst
/* 50708*/              OPC_CheckPredicate, 52, // Predicate_pre_truncstvi8
/* 50710*/              OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 50712*/              OPC_CheckComplexPat, /*CP*/31, /*#*/3, // SelectT2AddrModeImm7Offset<0>:$addr #4
/* 50715*/              OPC_EmitMergeInputChains1_0,
/* 50716*/              OPC_EmitInteger, MVT::i32, 0, 
/* 50719*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50722*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRB16_pre), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                        // Src: (ist:{ *:[i32] } MQPR:{ *:[v8i16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)<<P:Predicate_itruncstore>><<P:Predicate_pre_truncst>><<P:Predicate_pre_truncstvi8>> - Complexity = 10
                        // Dst: (MVE_VSTRB16_pre:{ *:[i32] } MQPR:{ *:[v8i16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)
/* 50733*/            0, /*End of Scope*/
/* 50734*/          0, /*End of Scope*/
/* 50735*/        0, /*End of Scope*/
/* 50736*/      /*Scope*/ 7|128,3/*391*/, /*->51129*/
/* 50738*/        OPC_CheckChild1Type, MVT::v8f16,
/* 50740*/        OPC_RecordChild2, // #2 = $addr
/* 50741*/        OPC_Scope, 25|128,1/*153*/, /*->50897*/ // 2 children in Scope
/* 50744*/          OPC_CheckChild2Type, MVT::i32,
/* 50746*/          OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 50748*/          OPC_CheckPredicate, 43, // Predicate_store
/* 50750*/          OPC_Scope, 24, /*->50776*/ // 5 children in Scope
/* 50752*/            OPC_CheckPredicate, 47, // Predicate_byte_alignedstore
/* 50754*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 50756*/            OPC_CheckComplexPat, /*CP*/28, /*#*/2, // SelectT2AddrModeImm7<0>:$addr #3 #4
/* 50759*/            OPC_EmitMergeInputChains1_0,
/* 50760*/            OPC_EmitInteger, MVT::i32, 0, 
/* 50763*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50766*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 1, 3, 4, 5, 6, 
                      // Src: (st MQPR:{ *:[v8f16] }:$val, anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_byte_alignedstore>> - Complexity = 13
                      // Dst: (MVE_VSTRBU8 MQPR:{ *:[v8f16] }:$val, anonymous_6664:{ *:[i32] }:$addr)
/* 50776*/          /*Scope*/ 24, /*->50801*/
/* 50777*/            OPC_CheckPredicate, 46, // Predicate_hword_alignedstore
/* 50779*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 50781*/            OPC_CheckComplexPat, /*CP*/29, /*#*/2, // SelectT2AddrModeImm7<1>:$addr #3 #4
/* 50784*/            OPC_EmitMergeInputChains1_0,
/* 50785*/            OPC_EmitInteger, MVT::i32, 0, 
/* 50788*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50791*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRHU16), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 1, 3, 4, 5, 6, 
                      // Src: (st MQPR:{ *:[v8f16] }:$val, anonymous_6666:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_hword_alignedstore>> - Complexity = 13
                      // Dst: (MVE_VSTRHU16 MQPR:{ *:[v8f16] }:$val, anonymous_6666:{ *:[i32] }:$addr)
/* 50801*/          /*Scope*/ 24, /*->50826*/
/* 50802*/            OPC_CheckPredicate, 44, // Predicate_alignedstore32
/* 50804*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 50806*/            OPC_CheckComplexPat, /*CP*/30, /*#*/2, // SelectT2AddrModeImm7<2>:$addr #3 #4
/* 50809*/            OPC_EmitMergeInputChains1_0,
/* 50810*/            OPC_EmitInteger, MVT::i32, 0, 
/* 50813*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50816*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRWU32), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 1, 3, 4, 5, 6, 
                      // Src: (st MQPR:{ *:[v8f16] }:$val, anonymous_6668:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_alignedstore32>> - Complexity = 13
                      // Dst: (MVE_VSTRWU32 MQPR:{ *:[v8f16] }:$val, anonymous_6668:{ *:[i32] }:$addr)
/* 50826*/          /*Scope*/ 24, /*->50851*/
/* 50827*/            OPC_CheckPredicate, 49, // Predicate_alignedstore16
/* 50829*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 50831*/            OPC_CheckComplexPat, /*CP*/29, /*#*/2, // SelectT2AddrModeImm7<1>:$addr #3 #4
/* 50834*/            OPC_EmitMergeInputChains1_0,
/* 50835*/            OPC_EmitInteger, MVT::i32, 0, 
/* 50838*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50841*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRHU16), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 1, 3, 4, 5, 6, 
                      // Src: (st MQPR:{ *:[v8f16] }:$val, anonymous_6666:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_alignedstore16>> - Complexity = 13
                      // Dst: (MVE_VSTRHU16 MQPR:{ *:[v8f16] }:$val, anonymous_6666:{ *:[i32] }:$addr)
/* 50851*/          /*Scope*/ 44, /*->50896*/
/* 50852*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 50854*/            OPC_CheckComplexPat, /*CP*/28, /*#*/2, // SelectT2AddrModeImm7<0>:$addr #3 #4
/* 50857*/            OPC_EmitMergeInputChains1_0,
/* 50858*/            OPC_EmitInteger, MVT::i32, 0, 
/* 50861*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50864*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #7
/* 50870*/            OPC_EmitNode1, TARGET_VAL(ARM::MVE_VREV16_8), 0,
                          MVT::v16i8, 4/*#Ops*/, 1, 5, 6, 7,  // Results = #8
/* 50880*/            OPC_EmitInteger, MVT::i32, 0, 
/* 50883*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50886*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 8, 3, 4, 9, 10, 
                      // Src: (st MQPR:{ *:[v8f16] }:$val, anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>> - Complexity = 13
                      // Dst: (MVE_VSTRBU8 (MVE_VREV16_8:{ *:[v16i8] } MQPR:{ *:[v8f16] }:$val), anonymous_6664:{ *:[i32] }:$addr)
/* 50896*/          0, /*End of Scope*/
/* 50897*/        /*Scope*/ 101|128,1/*229*/, /*->51128*/
/* 50899*/          OPC_RecordChild3, // #3 = $addr
/* 50900*/          OPC_CheckChild3Type, MVT::i32,
/* 50902*/          OPC_CheckPredicate, 43, // Predicate_istore
/* 50904*/          OPC_CheckType, MVT::i32,
/* 50906*/          OPC_Scope, 25, /*->50933*/ // 8 children in Scope
/* 50908*/            OPC_CheckPredicate, 45, // Predicate_pre_store
/* 50910*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 50912*/            OPC_CheckComplexPat, /*CP*/31, /*#*/3, // SelectT2AddrModeImm7Offset<0>:$addr #4
/* 50915*/            OPC_EmitMergeInputChains1_0,
/* 50916*/            OPC_EmitInteger, MVT::i32, 0, 
/* 50919*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50922*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRBU8_pre), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v8f16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>> - Complexity = 10
                      // Dst: (MVE_VSTRBU8_pre:{ *:[i32] } MQPR:{ *:[v8f16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)
/* 50933*/          /*Scope*/ 25, /*->50959*/
/* 50934*/            OPC_CheckPredicate, 41, // Predicate_post_store
/* 50936*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 50938*/            OPC_CheckComplexPat, /*CP*/31, /*#*/3, // SelectT2AddrModeImm7Offset<0>:$addr #4
/* 50941*/            OPC_EmitMergeInputChains1_0,
/* 50942*/            OPC_EmitInteger, MVT::i32, 0, 
/* 50945*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50948*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRBU8_post), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v8f16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>> - Complexity = 10
                      // Dst: (MVE_VSTRBU8_post:{ *:[i32] } MQPR:{ *:[v8f16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)
/* 50959*/          /*Scope*/ 27, /*->50987*/
/* 50960*/            OPC_CheckPredicate, 45, // Predicate_pre_store
/* 50962*/            OPC_CheckPredicate, 49, // Predicate_aligned16_pre_store
/* 50964*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 50966*/            OPC_CheckComplexPat, /*CP*/32, /*#*/3, // SelectT2AddrModeImm7Offset<1>:$addr #4
/* 50969*/            OPC_EmitMergeInputChains1_0,
/* 50970*/            OPC_EmitInteger, MVT::i32, 0, 
/* 50973*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 50976*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRHU16_pre), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v8f16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>><<P:Predicate_aligned16_pre_store>> - Complexity = 10
                      // Dst: (MVE_VSTRHU16_pre:{ *:[i32] } MQPR:{ *:[v8f16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)
/* 50987*/          /*Scope*/ 27, /*->51015*/
/* 50988*/            OPC_CheckPredicate, 41, // Predicate_post_store
/* 50990*/            OPC_CheckPredicate, 49, // Predicate_aligned16_post_store
/* 50992*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 50994*/            OPC_CheckComplexPat, /*CP*/32, /*#*/3, // SelectT2AddrModeImm7Offset<1>:$addr #4
/* 50997*/            OPC_EmitMergeInputChains1_0,
/* 50998*/            OPC_EmitInteger, MVT::i32, 0, 
/* 51001*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51004*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRHU16_post), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v8f16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>><<P:Predicate_aligned16_post_store>> - Complexity = 10
                      // Dst: (MVE_VSTRHU16_post:{ *:[i32] } MQPR:{ *:[v8f16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)
/* 51015*/          /*Scope*/ 27, /*->51043*/
/* 51016*/            OPC_CheckPredicate, 45, // Predicate_pre_store
/* 51018*/            OPC_CheckPredicate, 44, // Predicate_aligned32_pre_store
/* 51020*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 51022*/            OPC_CheckComplexPat, /*CP*/33, /*#*/3, // SelectT2AddrModeImm7Offset<2>:$addr #4
/* 51025*/            OPC_EmitMergeInputChains1_0,
/* 51026*/            OPC_EmitInteger, MVT::i32, 0, 
/* 51029*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51032*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRWU32_pre), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v8f16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>><<P:Predicate_aligned32_pre_store>> - Complexity = 10
                      // Dst: (MVE_VSTRWU32_pre:{ *:[i32] } MQPR:{ *:[v8f16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)
/* 51043*/          /*Scope*/ 27, /*->51071*/
/* 51044*/            OPC_CheckPredicate, 41, // Predicate_post_store
/* 51046*/            OPC_CheckPredicate, 44, // Predicate_aligned32_post_store
/* 51048*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 51050*/            OPC_CheckComplexPat, /*CP*/33, /*#*/3, // SelectT2AddrModeImm7Offset<2>:$addr #4
/* 51053*/            OPC_EmitMergeInputChains1_0,
/* 51054*/            OPC_EmitInteger, MVT::i32, 0, 
/* 51057*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51060*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRWU32_post), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v8f16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>><<P:Predicate_aligned32_post_store>> - Complexity = 10
                      // Dst: (MVE_VSTRWU32_post:{ *:[i32] } MQPR:{ *:[v8f16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)
/* 51071*/          /*Scope*/ 27, /*->51099*/
/* 51072*/            OPC_CheckPredicate, 45, // Predicate_pre_store
/* 51074*/            OPC_CheckPredicate, 49, // Predicate_aligned16_pre_store
/* 51076*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 51078*/            OPC_CheckComplexPat, /*CP*/32, /*#*/3, // SelectT2AddrModeImm7Offset<1>:$addr #4
/* 51081*/            OPC_EmitMergeInputChains1_0,
/* 51082*/            OPC_EmitInteger, MVT::i32, 0, 
/* 51085*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51088*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRHU16_pre), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v8f16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>><<P:Predicate_aligned16_pre_store>> - Complexity = 10
                      // Dst: (MVE_VSTRHU16_pre:{ *:[i32] } MQPR:{ *:[v8f16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)
/* 51099*/          /*Scope*/ 27, /*->51127*/
/* 51100*/            OPC_CheckPredicate, 41, // Predicate_post_store
/* 51102*/            OPC_CheckPredicate, 49, // Predicate_aligned16_post_store
/* 51104*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 51106*/            OPC_CheckComplexPat, /*CP*/32, /*#*/3, // SelectT2AddrModeImm7Offset<1>:$addr #4
/* 51109*/            OPC_EmitMergeInputChains1_0,
/* 51110*/            OPC_EmitInteger, MVT::i32, 0, 
/* 51113*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51116*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRHU16_post), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v8f16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>><<P:Predicate_aligned16_post_store>> - Complexity = 10
                      // Dst: (MVE_VSTRHU16_post:{ *:[i32] } MQPR:{ *:[v8f16] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)
/* 51127*/          0, /*End of Scope*/
/* 51128*/        0, /*End of Scope*/
/* 51129*/      /*Scope*/ 63|128,4/*575*/, /*->51706*/
/* 51131*/        OPC_CheckChild1Type, MVT::v4i32,
/* 51133*/        OPC_RecordChild2, // #2 = $addr
/* 51134*/        OPC_Scope, 86|128,1/*214*/, /*->51351*/ // 2 children in Scope
/* 51137*/          OPC_CheckChild2Type, MVT::i32,
/* 51139*/          OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 51141*/          OPC_Scope, 105, /*->51248*/ // 3 children in Scope
/* 51143*/            OPC_CheckPredicate, 43, // Predicate_store
/* 51145*/            OPC_Scope, 24, /*->51171*/ // 3 children in Scope
/* 51147*/              OPC_CheckPredicate, 47, // Predicate_byte_alignedstore
/* 51149*/              OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 51151*/              OPC_CheckComplexPat, /*CP*/28, /*#*/2, // SelectT2AddrModeImm7<0>:$addr #3 #4
/* 51154*/              OPC_EmitMergeInputChains1_0,
/* 51155*/              OPC_EmitInteger, MVT::i32, 0, 
/* 51158*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51161*/              OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                            5/*#Ops*/, 1, 3, 4, 5, 6, 
                        // Src: (st MQPR:{ *:[v4i32] }:$val, anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_byte_alignedstore>> - Complexity = 13
                        // Dst: (MVE_VSTRBU8 MQPR:{ *:[v4i32] }:$val, anonymous_6664:{ *:[i32] }:$addr)
/* 51171*/            /*Scope*/ 24, /*->51196*/
/* 51172*/              OPC_CheckPredicate, 46, // Predicate_hword_alignedstore
/* 51174*/              OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 51176*/              OPC_CheckComplexPat, /*CP*/29, /*#*/2, // SelectT2AddrModeImm7<1>:$addr #3 #4
/* 51179*/              OPC_EmitMergeInputChains1_0,
/* 51180*/              OPC_EmitInteger, MVT::i32, 0, 
/* 51183*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51186*/              OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRHU16), 0|OPFL_Chain|OPFL_MemRefs,
                            5/*#Ops*/, 1, 3, 4, 5, 6, 
                        // Src: (st MQPR:{ *:[v4i32] }:$val, anonymous_6666:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_hword_alignedstore>> - Complexity = 13
                        // Dst: (MVE_VSTRHU16 MQPR:{ *:[v4i32] }:$val, anonymous_6666:{ *:[i32] }:$addr)
/* 51196*/            /*Scope*/ 50, /*->51247*/
/* 51197*/              OPC_CheckPredicate, 44, // Predicate_alignedstore32
/* 51199*/              OPC_Scope, 22, /*->51223*/ // 2 children in Scope
/* 51201*/                OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 51203*/                OPC_CheckComplexPat, /*CP*/30, /*#*/2, // SelectT2AddrModeImm7<2>:$addr #3 #4
/* 51206*/                OPC_EmitMergeInputChains1_0,
/* 51207*/                OPC_EmitInteger, MVT::i32, 0, 
/* 51210*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51213*/                OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRWU32), 0|OPFL_Chain|OPFL_MemRefs,
                              5/*#Ops*/, 1, 3, 4, 5, 6, 
                          // Src: (st MQPR:{ *:[v4i32] }:$val, anonymous_6668:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_alignedstore32>> - Complexity = 13
                          // Dst: (MVE_VSTRWU32 MQPR:{ *:[v4i32] }:$val, anonymous_6668:{ *:[i32] }:$addr)
/* 51223*/              /*Scope*/ 22, /*->51246*/
/* 51224*/                OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 51226*/                OPC_CheckComplexPat, /*CP*/30, /*#*/2, // SelectT2AddrModeImm7<2>:$addr #3 #4
/* 51229*/                OPC_EmitMergeInputChains1_0,
/* 51230*/                OPC_EmitInteger, MVT::i32, 0, 
/* 51233*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51236*/                OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRWU32), 0|OPFL_Chain|OPFL_MemRefs,
                              5/*#Ops*/, 1, 3, 4, 5, 6, 
                          // Src: (st MQPR:{ *:[v4i32] }:$val, anonymous_6668:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_alignedstore32>> - Complexity = 13
                          // Dst: (MVE_VSTRWU32 MQPR:{ *:[v4i32] }:$val, anonymous_6668:{ *:[i32] }:$addr)
/* 51246*/              0, /*End of Scope*/
/* 51247*/            0, /*End of Scope*/
/* 51248*/          /*Scope*/ 54, /*->51303*/
/* 51249*/            OPC_CheckPredicate, 40, // Predicate_truncstore
/* 51251*/            OPC_Scope, 24, /*->51277*/ // 2 children in Scope
/* 51253*/              OPC_CheckPredicate, 52, // Predicate_truncstorevi8
/* 51255*/              OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 51257*/              OPC_CheckComplexPat, /*CP*/34, /*#*/2, // SelectTAddrModeImm7<0>:$addr #3 #4
/* 51260*/              OPC_EmitMergeInputChains1_0,
/* 51261*/              OPC_EmitInteger, MVT::i32, 0, 
/* 51264*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51267*/              OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRB32), 0|OPFL_Chain|OPFL_MemRefs,
                            5/*#Ops*/, 1, 3, 4, 5, 6, 
                        // Src: (st MQPR:{ *:[v4i32] }:$val, anonymous_6658:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorevi8>> - Complexity = 13
                        // Dst: (MVE_VSTRB32 MQPR:{ *:[v4i32] }:$val, anonymous_6658:{ *:[i32] }:$addr)
/* 51277*/            /*Scope*/ 24, /*->51302*/
/* 51278*/              OPC_CheckPredicate, 53, // Predicate_truncstorevi16
/* 51280*/              OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 51282*/              OPC_CheckComplexPat, /*CP*/35, /*#*/2, // SelectTAddrModeImm7<1>:$addr #3 #4
/* 51285*/              OPC_EmitMergeInputChains1_0,
/* 51286*/              OPC_EmitInteger, MVT::i32, 0, 
/* 51289*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51292*/              OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRH32), 0|OPFL_Chain|OPFL_MemRefs,
                            5/*#Ops*/, 1, 3, 4, 5, 6, 
                        // Src: (st MQPR:{ *:[v4i32] }:$val, anonymous_6661:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_truncstore>><<P:Predicate_truncstorevi16>> - Complexity = 13
                        // Dst: (MVE_VSTRH32 MQPR:{ *:[v4i32] }:$val, anonymous_6661:{ *:[i32] }:$addr)
/* 51302*/            0, /*End of Scope*/
/* 51303*/          /*Scope*/ 46, /*->51350*/
/* 51304*/            OPC_CheckPredicate, 43, // Predicate_store
/* 51306*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 51308*/            OPC_CheckComplexPat, /*CP*/28, /*#*/2, // SelectT2AddrModeImm7<0>:$addr #3 #4
/* 51311*/            OPC_EmitMergeInputChains1_0,
/* 51312*/            OPC_EmitInteger, MVT::i32, 0, 
/* 51315*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51318*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #7
/* 51324*/            OPC_EmitNode1, TARGET_VAL(ARM::MVE_VREV32_8), 0,
                          MVT::v16i8, 4/*#Ops*/, 1, 5, 6, 7,  // Results = #8
/* 51334*/            OPC_EmitInteger, MVT::i32, 0, 
/* 51337*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51340*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 8, 3, 4, 9, 10, 
                      // Src: (st MQPR:{ *:[v4i32] }:$val, anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>> - Complexity = 13
                      // Dst: (MVE_VSTRBU8 (MVE_VREV32_8:{ *:[v16i8] } MQPR:{ *:[v4i32] }:$val), anonymous_6664:{ *:[i32] }:$addr)
/* 51350*/          0, /*End of Scope*/
/* 51351*/        /*Scope*/ 96|128,2/*352*/, /*->51705*/
/* 51353*/          OPC_RecordChild3, // #3 = $addr
/* 51354*/          OPC_CheckChild3Type, MVT::i32,
/* 51356*/          OPC_CheckType, MVT::i32,
/* 51358*/          OPC_Scope, 96|128,1/*224*/, /*->51585*/ // 2 children in Scope
/* 51361*/            OPC_CheckPredicate, 43, // Predicate_istore
/* 51363*/            OPC_Scope, 25, /*->51390*/ // 8 children in Scope
/* 51365*/              OPC_CheckPredicate, 45, // Predicate_pre_store
/* 51367*/              OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 51369*/              OPC_CheckComplexPat, /*CP*/31, /*#*/3, // SelectT2AddrModeImm7Offset<0>:$addr #4
/* 51372*/              OPC_EmitMergeInputChains1_0,
/* 51373*/              OPC_EmitInteger, MVT::i32, 0, 
/* 51376*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51379*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRBU8_pre), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                        // Src: (ist:{ *:[i32] } MQPR:{ *:[v4i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>> - Complexity = 10
                        // Dst: (MVE_VSTRBU8_pre:{ *:[i32] } MQPR:{ *:[v4i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)
/* 51390*/            /*Scope*/ 25, /*->51416*/
/* 51391*/              OPC_CheckPredicate, 41, // Predicate_post_store
/* 51393*/              OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 51395*/              OPC_CheckComplexPat, /*CP*/31, /*#*/3, // SelectT2AddrModeImm7Offset<0>:$addr #4
/* 51398*/              OPC_EmitMergeInputChains1_0,
/* 51399*/              OPC_EmitInteger, MVT::i32, 0, 
/* 51402*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51405*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRBU8_post), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                        // Src: (ist:{ *:[i32] } MQPR:{ *:[v4i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>> - Complexity = 10
                        // Dst: (MVE_VSTRBU8_post:{ *:[i32] } MQPR:{ *:[v4i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)
/* 51416*/            /*Scope*/ 27, /*->51444*/
/* 51417*/              OPC_CheckPredicate, 45, // Predicate_pre_store
/* 51419*/              OPC_CheckPredicate, 49, // Predicate_aligned16_pre_store
/* 51421*/              OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 51423*/              OPC_CheckComplexPat, /*CP*/32, /*#*/3, // SelectT2AddrModeImm7Offset<1>:$addr #4
/* 51426*/              OPC_EmitMergeInputChains1_0,
/* 51427*/              OPC_EmitInteger, MVT::i32, 0, 
/* 51430*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51433*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRHU16_pre), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                        // Src: (ist:{ *:[i32] } MQPR:{ *:[v4i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>><<P:Predicate_aligned16_pre_store>> - Complexity = 10
                        // Dst: (MVE_VSTRHU16_pre:{ *:[i32] } MQPR:{ *:[v4i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)
/* 51444*/            /*Scope*/ 27, /*->51472*/
/* 51445*/              OPC_CheckPredicate, 41, // Predicate_post_store
/* 51447*/              OPC_CheckPredicate, 49, // Predicate_aligned16_post_store
/* 51449*/              OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 51451*/              OPC_CheckComplexPat, /*CP*/32, /*#*/3, // SelectT2AddrModeImm7Offset<1>:$addr #4
/* 51454*/              OPC_EmitMergeInputChains1_0,
/* 51455*/              OPC_EmitInteger, MVT::i32, 0, 
/* 51458*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51461*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRHU16_post), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                        // Src: (ist:{ *:[i32] } MQPR:{ *:[v4i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>><<P:Predicate_aligned16_post_store>> - Complexity = 10
                        // Dst: (MVE_VSTRHU16_post:{ *:[i32] } MQPR:{ *:[v4i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)
/* 51472*/            /*Scope*/ 27, /*->51500*/
/* 51473*/              OPC_CheckPredicate, 45, // Predicate_pre_store
/* 51475*/              OPC_CheckPredicate, 44, // Predicate_aligned32_pre_store
/* 51477*/              OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 51479*/              OPC_CheckComplexPat, /*CP*/33, /*#*/3, // SelectT2AddrModeImm7Offset<2>:$addr #4
/* 51482*/              OPC_EmitMergeInputChains1_0,
/* 51483*/              OPC_EmitInteger, MVT::i32, 0, 
/* 51486*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51489*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRWU32_pre), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                        // Src: (ist:{ *:[i32] } MQPR:{ *:[v4i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>><<P:Predicate_aligned32_pre_store>> - Complexity = 10
                        // Dst: (MVE_VSTRWU32_pre:{ *:[i32] } MQPR:{ *:[v4i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)
/* 51500*/            /*Scope*/ 27, /*->51528*/
/* 51501*/              OPC_CheckPredicate, 41, // Predicate_post_store
/* 51503*/              OPC_CheckPredicate, 44, // Predicate_aligned32_post_store
/* 51505*/              OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 51507*/              OPC_CheckComplexPat, /*CP*/33, /*#*/3, // SelectT2AddrModeImm7Offset<2>:$addr #4
/* 51510*/              OPC_EmitMergeInputChains1_0,
/* 51511*/              OPC_EmitInteger, MVT::i32, 0, 
/* 51514*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51517*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRWU32_post), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                        // Src: (ist:{ *:[i32] } MQPR:{ *:[v4i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>><<P:Predicate_aligned32_post_store>> - Complexity = 10
                        // Dst: (MVE_VSTRWU32_post:{ *:[i32] } MQPR:{ *:[v4i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)
/* 51528*/            /*Scope*/ 27, /*->51556*/
/* 51529*/              OPC_CheckPredicate, 45, // Predicate_pre_store
/* 51531*/              OPC_CheckPredicate, 44, // Predicate_aligned32_pre_store
/* 51533*/              OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 51535*/              OPC_CheckComplexPat, /*CP*/33, /*#*/3, // SelectT2AddrModeImm7Offset<2>:$addr #4
/* 51538*/              OPC_EmitMergeInputChains1_0,
/* 51539*/              OPC_EmitInteger, MVT::i32, 0, 
/* 51542*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51545*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRWU32_pre), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                        // Src: (ist:{ *:[i32] } MQPR:{ *:[v4i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>><<P:Predicate_aligned32_pre_store>> - Complexity = 10
                        // Dst: (MVE_VSTRWU32_pre:{ *:[i32] } MQPR:{ *:[v4i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)
/* 51556*/            /*Scope*/ 27, /*->51584*/
/* 51557*/              OPC_CheckPredicate, 41, // Predicate_post_store
/* 51559*/              OPC_CheckPredicate, 44, // Predicate_aligned32_post_store
/* 51561*/              OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 51563*/              OPC_CheckComplexPat, /*CP*/33, /*#*/3, // SelectT2AddrModeImm7Offset<2>:$addr #4
/* 51566*/              OPC_EmitMergeInputChains1_0,
/* 51567*/              OPC_EmitInteger, MVT::i32, 0, 
/* 51570*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51573*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRWU32_post), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                        // Src: (ist:{ *:[i32] } MQPR:{ *:[v4i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>><<P:Predicate_aligned32_post_store>> - Complexity = 10
                        // Dst: (MVE_VSTRWU32_post:{ *:[i32] } MQPR:{ *:[v4i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)
/* 51584*/            0, /*End of Scope*/
/* 51585*/          /*Scope*/ 118, /*->51704*/
/* 51586*/            OPC_CheckPredicate, 40, // Predicate_itruncstore
/* 51588*/            OPC_Scope, 56, /*->51646*/ // 2 children in Scope
/* 51590*/              OPC_CheckPredicate, 41, // Predicate_post_truncst
/* 51592*/              OPC_Scope, 25, /*->51619*/ // 2 children in Scope
/* 51594*/                OPC_CheckPredicate, 52, // Predicate_post_truncstvi8
/* 51596*/                OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 51598*/                OPC_CheckComplexPat, /*CP*/31, /*#*/3, // SelectT2AddrModeImm7Offset<0>:$addr #4
/* 51601*/                OPC_EmitMergeInputChains1_0,
/* 51602*/                OPC_EmitInteger, MVT::i32, 0, 
/* 51605*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51608*/                OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRB32_post), 0|OPFL_Chain|OPFL_MemRefs,
                              MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                          // Src: (ist:{ *:[i32] } MQPR:{ *:[v4i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)<<P:Predicate_itruncstore>><<P:Predicate_post_truncst>><<P:Predicate_post_truncstvi8>> - Complexity = 10
                          // Dst: (MVE_VSTRB32_post:{ *:[i32] } MQPR:{ *:[v4i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)
/* 51619*/              /*Scope*/ 25, /*->51645*/
/* 51620*/                OPC_CheckPredicate, 53, // Predicate_post_truncstvi16
/* 51622*/                OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 51624*/                OPC_CheckComplexPat, /*CP*/32, /*#*/3, // SelectT2AddrModeImm7Offset<1>:$addr #4
/* 51627*/                OPC_EmitMergeInputChains1_0,
/* 51628*/                OPC_EmitInteger, MVT::i32, 0, 
/* 51631*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51634*/                OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRH32_post), 0|OPFL_Chain|OPFL_MemRefs,
                              MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                          // Src: (ist:{ *:[i32] } MQPR:{ *:[v4i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)<<P:Predicate_itruncstore>><<P:Predicate_post_truncst>><<P:Predicate_post_truncstvi16>> - Complexity = 10
                          // Dst: (MVE_VSTRH32_post:{ *:[i32] } MQPR:{ *:[v4i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)
/* 51645*/              0, /*End of Scope*/
/* 51646*/            /*Scope*/ 56, /*->51703*/
/* 51647*/              OPC_CheckPredicate, 45, // Predicate_pre_truncst
/* 51649*/              OPC_Scope, 25, /*->51676*/ // 2 children in Scope
/* 51651*/                OPC_CheckPredicate, 52, // Predicate_pre_truncstvi8
/* 51653*/                OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 51655*/                OPC_CheckComplexPat, /*CP*/31, /*#*/3, // SelectT2AddrModeImm7Offset<0>:$addr #4
/* 51658*/                OPC_EmitMergeInputChains1_0,
/* 51659*/                OPC_EmitInteger, MVT::i32, 0, 
/* 51662*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51665*/                OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRB32_pre), 0|OPFL_Chain|OPFL_MemRefs,
                              MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                          // Src: (ist:{ *:[i32] } MQPR:{ *:[v4i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)<<P:Predicate_itruncstore>><<P:Predicate_pre_truncst>><<P:Predicate_pre_truncstvi8>> - Complexity = 10
                          // Dst: (MVE_VSTRB32_pre:{ *:[i32] } MQPR:{ *:[v4i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)
/* 51676*/              /*Scope*/ 25, /*->51702*/
/* 51677*/                OPC_CheckPredicate, 53, // Predicate_pre_truncstvi16
/* 51679*/                OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 51681*/                OPC_CheckComplexPat, /*CP*/32, /*#*/3, // SelectT2AddrModeImm7Offset<1>:$addr #4
/* 51684*/                OPC_EmitMergeInputChains1_0,
/* 51685*/                OPC_EmitInteger, MVT::i32, 0, 
/* 51688*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51691*/                OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRH32_pre), 0|OPFL_Chain|OPFL_MemRefs,
                              MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                          // Src: (ist:{ *:[i32] } MQPR:{ *:[v4i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)<<P:Predicate_itruncstore>><<P:Predicate_pre_truncst>><<P:Predicate_pre_truncstvi16>> - Complexity = 10
                          // Dst: (MVE_VSTRH32_pre:{ *:[i32] } MQPR:{ *:[v4i32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)
/* 51702*/              0, /*End of Scope*/
/* 51703*/            0, /*End of Scope*/
/* 51704*/          0, /*End of Scope*/
/* 51705*/        0, /*End of Scope*/
/* 51706*/      /*Scope*/ 8|128,3/*392*/, /*->52100*/
/* 51708*/        OPC_CheckChild1Type, MVT::v4f32,
/* 51710*/        OPC_RecordChild2, // #2 = $addr
/* 51711*/        OPC_Scope, 26|128,1/*154*/, /*->51868*/ // 2 children in Scope
/* 51714*/          OPC_CheckChild2Type, MVT::i32,
/* 51716*/          OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 51718*/          OPC_CheckPredicate, 43, // Predicate_store
/* 51720*/          OPC_Scope, 24, /*->51746*/ // 4 children in Scope
/* 51722*/            OPC_CheckPredicate, 47, // Predicate_byte_alignedstore
/* 51724*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 51726*/            OPC_CheckComplexPat, /*CP*/28, /*#*/2, // SelectT2AddrModeImm7<0>:$addr #3 #4
/* 51729*/            OPC_EmitMergeInputChains1_0,
/* 51730*/            OPC_EmitInteger, MVT::i32, 0, 
/* 51733*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51736*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 1, 3, 4, 5, 6, 
                      // Src: (st MQPR:{ *:[v4f32] }:$val, anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_byte_alignedstore>> - Complexity = 13
                      // Dst: (MVE_VSTRBU8 MQPR:{ *:[v4f32] }:$val, anonymous_6664:{ *:[i32] }:$addr)
/* 51746*/          /*Scope*/ 24, /*->51771*/
/* 51747*/            OPC_CheckPredicate, 46, // Predicate_hword_alignedstore
/* 51749*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 51751*/            OPC_CheckComplexPat, /*CP*/29, /*#*/2, // SelectT2AddrModeImm7<1>:$addr #3 #4
/* 51754*/            OPC_EmitMergeInputChains1_0,
/* 51755*/            OPC_EmitInteger, MVT::i32, 0, 
/* 51758*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51761*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRHU16), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 1, 3, 4, 5, 6, 
                      // Src: (st MQPR:{ *:[v4f32] }:$val, anonymous_6666:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_hword_alignedstore>> - Complexity = 13
                      // Dst: (MVE_VSTRHU16 MQPR:{ *:[v4f32] }:$val, anonymous_6666:{ *:[i32] }:$addr)
/* 51771*/          /*Scope*/ 50, /*->51822*/
/* 51772*/            OPC_CheckPredicate, 44, // Predicate_alignedstore32
/* 51774*/            OPC_Scope, 22, /*->51798*/ // 2 children in Scope
/* 51776*/              OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 51778*/              OPC_CheckComplexPat, /*CP*/30, /*#*/2, // SelectT2AddrModeImm7<2>:$addr #3 #4
/* 51781*/              OPC_EmitMergeInputChains1_0,
/* 51782*/              OPC_EmitInteger, MVT::i32, 0, 
/* 51785*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51788*/              OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRWU32), 0|OPFL_Chain|OPFL_MemRefs,
                            5/*#Ops*/, 1, 3, 4, 5, 6, 
                        // Src: (st MQPR:{ *:[v4f32] }:$val, anonymous_6668:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_alignedstore32>> - Complexity = 13
                        // Dst: (MVE_VSTRWU32 MQPR:{ *:[v4f32] }:$val, anonymous_6668:{ *:[i32] }:$addr)
/* 51798*/            /*Scope*/ 22, /*->51821*/
/* 51799*/              OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 51801*/              OPC_CheckComplexPat, /*CP*/30, /*#*/2, // SelectT2AddrModeImm7<2>:$addr #3 #4
/* 51804*/              OPC_EmitMergeInputChains1_0,
/* 51805*/              OPC_EmitInteger, MVT::i32, 0, 
/* 51808*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51811*/              OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRWU32), 0|OPFL_Chain|OPFL_MemRefs,
                            5/*#Ops*/, 1, 3, 4, 5, 6, 
                        // Src: (st MQPR:{ *:[v4f32] }:$val, anonymous_6668:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_alignedstore32>> - Complexity = 13
                        // Dst: (MVE_VSTRWU32 MQPR:{ *:[v4f32] }:$val, anonymous_6668:{ *:[i32] }:$addr)
/* 51821*/            0, /*End of Scope*/
/* 51822*/          /*Scope*/ 44, /*->51867*/
/* 51823*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 51825*/            OPC_CheckComplexPat, /*CP*/28, /*#*/2, // SelectT2AddrModeImm7<0>:$addr #3 #4
/* 51828*/            OPC_EmitMergeInputChains1_0,
/* 51829*/            OPC_EmitInteger, MVT::i32, 0, 
/* 51832*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51835*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #7
/* 51841*/            OPC_EmitNode1, TARGET_VAL(ARM::MVE_VREV32_8), 0,
                          MVT::v16i8, 4/*#Ops*/, 1, 5, 6, 7,  // Results = #8
/* 51851*/            OPC_EmitInteger, MVT::i32, 0, 
/* 51854*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51857*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 8, 3, 4, 9, 10, 
                      // Src: (st MQPR:{ *:[v4f32] }:$val, anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>> - Complexity = 13
                      // Dst: (MVE_VSTRBU8 (MVE_VREV32_8:{ *:[v16i8] } MQPR:{ *:[v4f32] }:$val), anonymous_6664:{ *:[i32] }:$addr)
/* 51867*/          0, /*End of Scope*/
/* 51868*/        /*Scope*/ 101|128,1/*229*/, /*->52099*/
/* 51870*/          OPC_RecordChild3, // #3 = $addr
/* 51871*/          OPC_CheckChild3Type, MVT::i32,
/* 51873*/          OPC_CheckPredicate, 43, // Predicate_istore
/* 51875*/          OPC_CheckType, MVT::i32,
/* 51877*/          OPC_Scope, 25, /*->51904*/ // 8 children in Scope
/* 51879*/            OPC_CheckPredicate, 45, // Predicate_pre_store
/* 51881*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 51883*/            OPC_CheckComplexPat, /*CP*/31, /*#*/3, // SelectT2AddrModeImm7Offset<0>:$addr #4
/* 51886*/            OPC_EmitMergeInputChains1_0,
/* 51887*/            OPC_EmitInteger, MVT::i32, 0, 
/* 51890*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51893*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRBU8_pre), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v4f32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>> - Complexity = 10
                      // Dst: (MVE_VSTRBU8_pre:{ *:[i32] } MQPR:{ *:[v4f32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)
/* 51904*/          /*Scope*/ 25, /*->51930*/
/* 51905*/            OPC_CheckPredicate, 41, // Predicate_post_store
/* 51907*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 51909*/            OPC_CheckComplexPat, /*CP*/31, /*#*/3, // SelectT2AddrModeImm7Offset<0>:$addr #4
/* 51912*/            OPC_EmitMergeInputChains1_0,
/* 51913*/            OPC_EmitInteger, MVT::i32, 0, 
/* 51916*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51919*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRBU8_post), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v4f32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>> - Complexity = 10
                      // Dst: (MVE_VSTRBU8_post:{ *:[i32] } MQPR:{ *:[v4f32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)
/* 51930*/          /*Scope*/ 27, /*->51958*/
/* 51931*/            OPC_CheckPredicate, 45, // Predicate_pre_store
/* 51933*/            OPC_CheckPredicate, 49, // Predicate_aligned16_pre_store
/* 51935*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 51937*/            OPC_CheckComplexPat, /*CP*/32, /*#*/3, // SelectT2AddrModeImm7Offset<1>:$addr #4
/* 51940*/            OPC_EmitMergeInputChains1_0,
/* 51941*/            OPC_EmitInteger, MVT::i32, 0, 
/* 51944*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51947*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRHU16_pre), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v4f32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>><<P:Predicate_aligned16_pre_store>> - Complexity = 10
                      // Dst: (MVE_VSTRHU16_pre:{ *:[i32] } MQPR:{ *:[v4f32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)
/* 51958*/          /*Scope*/ 27, /*->51986*/
/* 51959*/            OPC_CheckPredicate, 41, // Predicate_post_store
/* 51961*/            OPC_CheckPredicate, 49, // Predicate_aligned16_post_store
/* 51963*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 51965*/            OPC_CheckComplexPat, /*CP*/32, /*#*/3, // SelectT2AddrModeImm7Offset<1>:$addr #4
/* 51968*/            OPC_EmitMergeInputChains1_0,
/* 51969*/            OPC_EmitInteger, MVT::i32, 0, 
/* 51972*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 51975*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRHU16_post), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v4f32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>><<P:Predicate_aligned16_post_store>> - Complexity = 10
                      // Dst: (MVE_VSTRHU16_post:{ *:[i32] } MQPR:{ *:[v4f32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)
/* 51986*/          /*Scope*/ 27, /*->52014*/
/* 51987*/            OPC_CheckPredicate, 45, // Predicate_pre_store
/* 51989*/            OPC_CheckPredicate, 44, // Predicate_aligned32_pre_store
/* 51991*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 51993*/            OPC_CheckComplexPat, /*CP*/33, /*#*/3, // SelectT2AddrModeImm7Offset<2>:$addr #4
/* 51996*/            OPC_EmitMergeInputChains1_0,
/* 51997*/            OPC_EmitInteger, MVT::i32, 0, 
/* 52000*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52003*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRWU32_pre), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v4f32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>><<P:Predicate_aligned32_pre_store>> - Complexity = 10
                      // Dst: (MVE_VSTRWU32_pre:{ *:[i32] } MQPR:{ *:[v4f32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)
/* 52014*/          /*Scope*/ 27, /*->52042*/
/* 52015*/            OPC_CheckPredicate, 41, // Predicate_post_store
/* 52017*/            OPC_CheckPredicate, 44, // Predicate_aligned32_post_store
/* 52019*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 52021*/            OPC_CheckComplexPat, /*CP*/33, /*#*/3, // SelectT2AddrModeImm7Offset<2>:$addr #4
/* 52024*/            OPC_EmitMergeInputChains1_0,
/* 52025*/            OPC_EmitInteger, MVT::i32, 0, 
/* 52028*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52031*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRWU32_post), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v4f32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>><<P:Predicate_aligned32_post_store>> - Complexity = 10
                      // Dst: (MVE_VSTRWU32_post:{ *:[i32] } MQPR:{ *:[v4f32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)
/* 52042*/          /*Scope*/ 27, /*->52070*/
/* 52043*/            OPC_CheckPredicate, 45, // Predicate_pre_store
/* 52045*/            OPC_CheckPredicate, 44, // Predicate_aligned32_pre_store
/* 52047*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 52049*/            OPC_CheckComplexPat, /*CP*/33, /*#*/3, // SelectT2AddrModeImm7Offset<2>:$addr #4
/* 52052*/            OPC_EmitMergeInputChains1_0,
/* 52053*/            OPC_EmitInteger, MVT::i32, 0, 
/* 52056*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52059*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRWU32_pre), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v4f32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>><<P:Predicate_aligned32_pre_store>> - Complexity = 10
                      // Dst: (MVE_VSTRWU32_pre:{ *:[i32] } MQPR:{ *:[v4f32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)
/* 52070*/          /*Scope*/ 27, /*->52098*/
/* 52071*/            OPC_CheckPredicate, 41, // Predicate_post_store
/* 52073*/            OPC_CheckPredicate, 44, // Predicate_aligned32_post_store
/* 52075*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 52077*/            OPC_CheckComplexPat, /*CP*/33, /*#*/3, // SelectT2AddrModeImm7Offset<2>:$addr #4
/* 52080*/            OPC_EmitMergeInputChains1_0,
/* 52081*/            OPC_EmitInteger, MVT::i32, 0, 
/* 52084*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52087*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRWU32_post), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v4f32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>><<P:Predicate_aligned32_post_store>> - Complexity = 10
                      // Dst: (MVE_VSTRWU32_post:{ *:[i32] } MQPR:{ *:[v4f32] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)
/* 52098*/          0, /*End of Scope*/
/* 52099*/        0, /*End of Scope*/
/* 52100*/      /*Scope*/ 54|128,2/*310*/, /*->52412*/
/* 52102*/        OPC_CheckChild1Type, MVT::v2i64,
/* 52104*/        OPC_RecordChild2, // #2 = $addr
/* 52105*/        OPC_Scope, 0|128,1/*128*/, /*->52236*/ // 2 children in Scope
/* 52108*/          OPC_CheckChild2Type, MVT::i32,
/* 52110*/          OPC_CheckPredicate, 39, // Predicate_unindexedstore
/* 52112*/          OPC_CheckPredicate, 43, // Predicate_store
/* 52114*/          OPC_Scope, 24, /*->52140*/ // 4 children in Scope
/* 52116*/            OPC_CheckPredicate, 47, // Predicate_byte_alignedstore
/* 52118*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 52120*/            OPC_CheckComplexPat, /*CP*/28, /*#*/2, // SelectT2AddrModeImm7<0>:$addr #3 #4
/* 52123*/            OPC_EmitMergeInputChains1_0,
/* 52124*/            OPC_EmitInteger, MVT::i32, 0, 
/* 52127*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52130*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 1, 3, 4, 5, 6, 
                      // Src: (st MQPR:{ *:[v2i64] }:$val, anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_byte_alignedstore>> - Complexity = 13
                      // Dst: (MVE_VSTRBU8 MQPR:{ *:[v2i64] }:$val, anonymous_6664:{ *:[i32] }:$addr)
/* 52140*/          /*Scope*/ 24, /*->52165*/
/* 52141*/            OPC_CheckPredicate, 46, // Predicate_hword_alignedstore
/* 52143*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 52145*/            OPC_CheckComplexPat, /*CP*/29, /*#*/2, // SelectT2AddrModeImm7<1>:$addr #3 #4
/* 52148*/            OPC_EmitMergeInputChains1_0,
/* 52149*/            OPC_EmitInteger, MVT::i32, 0, 
/* 52152*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52155*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRHU16), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 1, 3, 4, 5, 6, 
                      // Src: (st MQPR:{ *:[v2i64] }:$val, anonymous_6666:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_hword_alignedstore>> - Complexity = 13
                      // Dst: (MVE_VSTRHU16 MQPR:{ *:[v2i64] }:$val, anonymous_6666:{ *:[i32] }:$addr)
/* 52165*/          /*Scope*/ 24, /*->52190*/
/* 52166*/            OPC_CheckPredicate, 44, // Predicate_alignedstore32
/* 52168*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 52170*/            OPC_CheckComplexPat, /*CP*/30, /*#*/2, // SelectT2AddrModeImm7<2>:$addr #3 #4
/* 52173*/            OPC_EmitMergeInputChains1_0,
/* 52174*/            OPC_EmitInteger, MVT::i32, 0, 
/* 52177*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52180*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRWU32), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 1, 3, 4, 5, 6, 
                      // Src: (st MQPR:{ *:[v2i64] }:$val, anonymous_6668:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>><<P:Predicate_alignedstore32>> - Complexity = 13
                      // Dst: (MVE_VSTRWU32 MQPR:{ *:[v2i64] }:$val, anonymous_6668:{ *:[i32] }:$addr)
/* 52190*/          /*Scope*/ 44, /*->52235*/
/* 52191*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 52193*/            OPC_CheckComplexPat, /*CP*/28, /*#*/2, // SelectT2AddrModeImm7<0>:$addr #3 #4
/* 52196*/            OPC_EmitMergeInputChains1_0,
/* 52197*/            OPC_EmitInteger, MVT::i32, 0, 
/* 52200*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52203*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #7
/* 52209*/            OPC_EmitNode1, TARGET_VAL(ARM::MVE_VREV64_8), 0,
                          MVT::v16i8, 4/*#Ops*/, 1, 5, 6, 7,  // Results = #8
/* 52219*/            OPC_EmitInteger, MVT::i32, 0, 
/* 52222*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52225*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                          5/*#Ops*/, 8, 3, 4, 9, 10, 
                      // Src: (st MQPR:{ *:[v2i64] }:$val, anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedstore>><<P:Predicate_store>> - Complexity = 13
                      // Dst: (MVE_VSTRBU8 (MVE_VREV64_8:{ *:[v16i8] } MQPR:{ *:[v2i64] }:$val), anonymous_6664:{ *:[i32] }:$addr)
/* 52235*/          0, /*End of Scope*/
/* 52236*/        /*Scope*/ 45|128,1/*173*/, /*->52411*/
/* 52238*/          OPC_RecordChild3, // #3 = $addr
/* 52239*/          OPC_CheckChild3Type, MVT::i32,
/* 52241*/          OPC_CheckPredicate, 43, // Predicate_istore
/* 52243*/          OPC_CheckType, MVT::i32,
/* 52245*/          OPC_Scope, 25, /*->52272*/ // 6 children in Scope
/* 52247*/            OPC_CheckPredicate, 45, // Predicate_pre_store
/* 52249*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 52251*/            OPC_CheckComplexPat, /*CP*/31, /*#*/3, // SelectT2AddrModeImm7Offset<0>:$addr #4
/* 52254*/            OPC_EmitMergeInputChains1_0,
/* 52255*/            OPC_EmitInteger, MVT::i32, 0, 
/* 52258*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52261*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRBU8_pre), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v2i64] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>> - Complexity = 10
                      // Dst: (MVE_VSTRBU8_pre:{ *:[i32] } MQPR:{ *:[v2i64] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)
/* 52272*/          /*Scope*/ 25, /*->52298*/
/* 52273*/            OPC_CheckPredicate, 41, // Predicate_post_store
/* 52275*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 52277*/            OPC_CheckComplexPat, /*CP*/31, /*#*/3, // SelectT2AddrModeImm7Offset<0>:$addr #4
/* 52280*/            OPC_EmitMergeInputChains1_0,
/* 52281*/            OPC_EmitInteger, MVT::i32, 0, 
/* 52284*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52287*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRBU8_post), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v2i64] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>> - Complexity = 10
                      // Dst: (MVE_VSTRBU8_post:{ *:[i32] } MQPR:{ *:[v2i64] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6660:{ *:[i32] }:$addr)
/* 52298*/          /*Scope*/ 27, /*->52326*/
/* 52299*/            OPC_CheckPredicate, 45, // Predicate_pre_store
/* 52301*/            OPC_CheckPredicate, 49, // Predicate_aligned16_pre_store
/* 52303*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 52305*/            OPC_CheckComplexPat, /*CP*/32, /*#*/3, // SelectT2AddrModeImm7Offset<1>:$addr #4
/* 52308*/            OPC_EmitMergeInputChains1_0,
/* 52309*/            OPC_EmitInteger, MVT::i32, 0, 
/* 52312*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52315*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRHU16_pre), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v2i64] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>><<P:Predicate_aligned16_pre_store>> - Complexity = 10
                      // Dst: (MVE_VSTRHU16_pre:{ *:[i32] } MQPR:{ *:[v2i64] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)
/* 52326*/          /*Scope*/ 27, /*->52354*/
/* 52327*/            OPC_CheckPredicate, 41, // Predicate_post_store
/* 52329*/            OPC_CheckPredicate, 49, // Predicate_aligned16_post_store
/* 52331*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 52333*/            OPC_CheckComplexPat, /*CP*/32, /*#*/3, // SelectT2AddrModeImm7Offset<1>:$addr #4
/* 52336*/            OPC_EmitMergeInputChains1_0,
/* 52337*/            OPC_EmitInteger, MVT::i32, 0, 
/* 52340*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52343*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRHU16_post), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v2i64] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>><<P:Predicate_aligned16_post_store>> - Complexity = 10
                      // Dst: (MVE_VSTRHU16_post:{ *:[i32] } MQPR:{ *:[v2i64] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6663:{ *:[i32] }:$addr)
/* 52354*/          /*Scope*/ 27, /*->52382*/
/* 52355*/            OPC_CheckPredicate, 45, // Predicate_pre_store
/* 52357*/            OPC_CheckPredicate, 44, // Predicate_aligned32_pre_store
/* 52359*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 52361*/            OPC_CheckComplexPat, /*CP*/33, /*#*/3, // SelectT2AddrModeImm7Offset<2>:$addr #4
/* 52364*/            OPC_EmitMergeInputChains1_0,
/* 52365*/            OPC_EmitInteger, MVT::i32, 0, 
/* 52368*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52371*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRWU32_pre), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v2i64] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_pre_store>><<P:Predicate_aligned32_pre_store>> - Complexity = 10
                      // Dst: (MVE_VSTRWU32_pre:{ *:[i32] } MQPR:{ *:[v2i64] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)
/* 52382*/          /*Scope*/ 27, /*->52410*/
/* 52383*/            OPC_CheckPredicate, 41, // Predicate_post_store
/* 52385*/            OPC_CheckPredicate, 44, // Predicate_aligned32_post_store
/* 52387*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 52389*/            OPC_CheckComplexPat, /*CP*/33, /*#*/3, // SelectT2AddrModeImm7Offset<2>:$addr #4
/* 52392*/            OPC_EmitMergeInputChains1_0,
/* 52393*/            OPC_EmitInteger, MVT::i32, 0, 
/* 52396*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52399*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSTRWU32_post), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 5/*#Ops*/, 1, 2, 4, 5, 6, 
                      // Src: (ist:{ *:[i32] } MQPR:{ *:[v2i64] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)<<P:Predicate_istore>><<P:Predicate_post_store>><<P:Predicate_aligned32_post_store>> - Complexity = 10
                      // Dst: (MVE_VSTRWU32_post:{ *:[i32] } MQPR:{ *:[v2i64] }:$Rt, tGPR:{ *:[i32] }:$Rn, anonymous_6670:{ *:[i32] }:$addr)
/* 52410*/          0, /*End of Scope*/
/* 52411*/        0, /*End of Scope*/
/* 52412*/      0, /*End of Scope*/
/* 52413*/    0, /*End of Scope*/
/* 52414*/  /*SwitchOpcode*/ 13|128,21/*2701*/, TARGET_VAL(ISD::INTRINSIC_VOID),// ->55119
/* 52418*/    OPC_RecordNode, // #0 = 'intrinsic_void' chained node
/* 52419*/    OPC_Scope, 87, /*->52508*/ // 25 children in Scope
/* 52421*/      OPC_CheckChild1Integer, 15|128,9/*1167*/, 
/* 52424*/      OPC_RecordChild2, // #1 = $cop
/* 52425*/      OPC_MoveChild2,
/* 52426*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52429*/      OPC_MoveParent,
/* 52430*/      OPC_RecordChild3, // #2 = $opc1
/* 52431*/      OPC_MoveChild3,
/* 52432*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52435*/      OPC_MoveParent,
/* 52436*/      OPC_RecordChild4, // #3 = $CRd
/* 52437*/      OPC_MoveChild4,
/* 52438*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52441*/      OPC_MoveParent,
/* 52442*/      OPC_RecordChild5, // #4 = $CRn
/* 52443*/      OPC_MoveChild5,
/* 52444*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52447*/      OPC_MoveParent,
/* 52448*/      OPC_RecordChild6, // #5 = $CRm
/* 52449*/      OPC_MoveChild6,
/* 52450*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52453*/      OPC_MoveParent,
/* 52454*/      OPC_RecordChild7, // #6 = $opc2
/* 52455*/      OPC_MoveChild7,
/* 52456*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52459*/      OPC_MoveParent,
/* 52460*/      OPC_Scope, 22, /*->52484*/ // 2 children in Scope
/* 52462*/        OPC_CheckPatternPredicate, 40, // (!Subtarget->isThumb()) && (!Subtarget->hasV8Ops())
/* 52464*/        OPC_EmitMergeInputChains1_0,
/* 52465*/        OPC_EmitInteger, MVT::i32, 14, 
/* 52468*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52471*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::CDP), 0|OPFL_Chain,
                      8/*#Ops*/, 1, 2, 3, 4, 5, 6, 7, 8, 
                  // Src: (intrinsic_void 1167:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, (timm:{ *:[i32] }):$CRd, (timm:{ *:[i32] }):$CRn, (timm:{ *:[i32] }):$CRm, (timm:{ *:[i32] }):$opc2) - Complexity = 26
                  // Dst: (CDP (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, (timm:{ *:[i32] }):$CRd, (timm:{ *:[i32] }):$CRn, (timm:{ *:[i32] }):$CRm, (timm:{ *:[i32] }):$opc2)
/* 52484*/      /*Scope*/ 22, /*->52507*/
/* 52485*/        OPC_CheckPatternPredicate, 41, // (Subtarget->isThumb2()) && (!Subtarget->hasV8Ops())
/* 52487*/        OPC_EmitMergeInputChains1_0,
/* 52488*/        OPC_EmitInteger, MVT::i32, 14, 
/* 52491*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52494*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2CDP), 0|OPFL_Chain,
                      8/*#Ops*/, 1, 2, 3, 4, 5, 6, 7, 8, 
                  // Src: (intrinsic_void 1167:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, (timm:{ *:[i32] }):$CRd, (timm:{ *:[i32] }):$CRn, (timm:{ *:[i32] }):$CRm, (timm:{ *:[i32] }):$opc2) - Complexity = 26
                  // Dst: (t2CDP (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, (timm:{ *:[i32] }):$CRd, (timm:{ *:[i32] }):$CRn, (timm:{ *:[i32] }):$CRm, (timm:{ *:[i32] }):$opc2)
/* 52507*/      0, /*End of Scope*/
/* 52508*/    /*Scope*/ 79, /*->52588*/
/* 52509*/      OPC_CheckChild1Integer, 16|128,9/*1168*/, 
/* 52512*/      OPC_RecordChild2, // #1 = $cop
/* 52513*/      OPC_MoveChild2,
/* 52514*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52517*/      OPC_MoveParent,
/* 52518*/      OPC_RecordChild3, // #2 = $opc1
/* 52519*/      OPC_MoveChild3,
/* 52520*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52523*/      OPC_MoveParent,
/* 52524*/      OPC_RecordChild4, // #3 = $CRd
/* 52525*/      OPC_MoveChild4,
/* 52526*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52529*/      OPC_MoveParent,
/* 52530*/      OPC_RecordChild5, // #4 = $CRn
/* 52531*/      OPC_MoveChild5,
/* 52532*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52535*/      OPC_MoveParent,
/* 52536*/      OPC_RecordChild6, // #5 = $CRm
/* 52537*/      OPC_MoveChild6,
/* 52538*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52541*/      OPC_MoveParent,
/* 52542*/      OPC_RecordChild7, // #6 = $opc2
/* 52543*/      OPC_MoveChild7,
/* 52544*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52547*/      OPC_MoveParent,
/* 52548*/      OPC_Scope, 14, /*->52564*/ // 2 children in Scope
/* 52550*/        OPC_CheckPatternPredicate, 40, // (!Subtarget->isThumb()) && (!Subtarget->hasV8Ops())
/* 52552*/        OPC_EmitMergeInputChains1_0,
/* 52553*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::CDP2), 0|OPFL_Chain,
                      6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                  // Src: (intrinsic_void 1168:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, (timm:{ *:[i32] }):$CRd, (timm:{ *:[i32] }):$CRn, (timm:{ *:[i32] }):$CRm, (timm:{ *:[i32] }):$opc2) - Complexity = 26
                  // Dst: (CDP2 (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, (timm:{ *:[i32] }):$CRd, (timm:{ *:[i32] }):$CRn, (timm:{ *:[i32] }):$CRm, (timm:{ *:[i32] }):$opc2)
/* 52564*/      /*Scope*/ 22, /*->52587*/
/* 52565*/        OPC_CheckPatternPredicate, 41, // (Subtarget->isThumb2()) && (!Subtarget->hasV8Ops())
/* 52567*/        OPC_EmitMergeInputChains1_0,
/* 52568*/        OPC_EmitInteger, MVT::i32, 14, 
/* 52571*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52574*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2CDP2), 0|OPFL_Chain,
                      8/*#Ops*/, 1, 2, 3, 4, 5, 6, 7, 8, 
                  // Src: (intrinsic_void 1168:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, (timm:{ *:[i32] }):$CRd, (timm:{ *:[i32] }):$CRn, (timm:{ *:[i32] }):$CRm, (timm:{ *:[i32] }):$opc2) - Complexity = 26
                  // Dst: (t2CDP2 (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, (timm:{ *:[i32] }):$CRd, (timm:{ *:[i32] }):$CRn, (timm:{ *:[i32] }):$CRm, (timm:{ *:[i32] }):$opc2)
/* 52587*/      0, /*End of Scope*/
/* 52588*/    /*Scope*/ 68, /*->52657*/
/* 52589*/      OPC_CheckChild1Integer, 39|128,9/*1191*/, 
/* 52592*/      OPC_RecordChild2, // #1 = $cop
/* 52593*/      OPC_MoveChild2,
/* 52594*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52597*/      OPC_MoveParent,
/* 52598*/      OPC_RecordChild3, // #2 = $CRd
/* 52599*/      OPC_MoveChild3,
/* 52600*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52603*/      OPC_MoveParent,
/* 52604*/      OPC_RecordChild4, // #3 = $addr
/* 52605*/      OPC_CheckChild4Type, MVT::i32,
/* 52607*/      OPC_Scope, 23, /*->52632*/ // 2 children in Scope
/* 52609*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 52611*/        OPC_CheckComplexPat, /*CP*/20, /*#*/3, // SelectAddrMode5:$addr #4 #5
/* 52614*/        OPC_EmitMergeInputChains1_0,
/* 52615*/        OPC_EmitInteger, MVT::i32, 14, 
/* 52618*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52621*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::LDC_OFFSET), 0|OPFL_Chain,
                      6/*#Ops*/, 1, 2, 4, 5, 6, 7, 
                  // Src: (intrinsic_void 1191:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr) - Complexity = 23
                  // Dst: (LDC_OFFSET (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr)
/* 52632*/      /*Scope*/ 23, /*->52656*/
/* 52633*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 52635*/        OPC_CheckComplexPat, /*CP*/20, /*#*/3, // SelectAddrMode5:$addr #4 #5
/* 52638*/        OPC_EmitMergeInputChains1_0,
/* 52639*/        OPC_EmitInteger, MVT::i32, 14, 
/* 52642*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52645*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2LDC_OFFSET), 0|OPFL_Chain,
                      6/*#Ops*/, 1, 2, 4, 5, 6, 7, 
                  // Src: (intrinsic_void 1191:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr) - Complexity = 23
                  // Dst: (t2LDC_OFFSET (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr)
/* 52656*/      0, /*End of Scope*/
/* 52657*/    /*Scope*/ 68, /*->52726*/
/* 52658*/      OPC_CheckChild1Integer, 42|128,9/*1194*/, 
/* 52661*/      OPC_RecordChild2, // #1 = $cop
/* 52662*/      OPC_MoveChild2,
/* 52663*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52666*/      OPC_MoveParent,
/* 52667*/      OPC_RecordChild3, // #2 = $CRd
/* 52668*/      OPC_MoveChild3,
/* 52669*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52672*/      OPC_MoveParent,
/* 52673*/      OPC_RecordChild4, // #3 = $addr
/* 52674*/      OPC_CheckChild4Type, MVT::i32,
/* 52676*/      OPC_Scope, 23, /*->52701*/ // 2 children in Scope
/* 52678*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 52680*/        OPC_CheckComplexPat, /*CP*/20, /*#*/3, // SelectAddrMode5:$addr #4 #5
/* 52683*/        OPC_EmitMergeInputChains1_0,
/* 52684*/        OPC_EmitInteger, MVT::i32, 14, 
/* 52687*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52690*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::LDCL_OFFSET), 0|OPFL_Chain,
                      6/*#Ops*/, 1, 2, 4, 5, 6, 7, 
                  // Src: (intrinsic_void 1194:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr) - Complexity = 23
                  // Dst: (LDCL_OFFSET (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr)
/* 52701*/      /*Scope*/ 23, /*->52725*/
/* 52702*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 52704*/        OPC_CheckComplexPat, /*CP*/20, /*#*/3, // SelectAddrMode5:$addr #4 #5
/* 52707*/        OPC_EmitMergeInputChains1_0,
/* 52708*/        OPC_EmitInteger, MVT::i32, 14, 
/* 52711*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52714*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2LDCL_OFFSET), 0|OPFL_Chain,
                      6/*#Ops*/, 1, 2, 4, 5, 6, 7, 
                  // Src: (intrinsic_void 1194:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr) - Complexity = 23
                  // Dst: (t2LDCL_OFFSET (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr)
/* 52725*/      0, /*End of Scope*/
/* 52726*/    /*Scope*/ 60, /*->52787*/
/* 52727*/      OPC_CheckChild1Integer, 40|128,9/*1192*/, 
/* 52730*/      OPC_RecordChild2, // #1 = $cop
/* 52731*/      OPC_MoveChild2,
/* 52732*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52735*/      OPC_MoveParent,
/* 52736*/      OPC_RecordChild3, // #2 = $CRd
/* 52737*/      OPC_MoveChild3,
/* 52738*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52741*/      OPC_MoveParent,
/* 52742*/      OPC_RecordChild4, // #3 = $addr
/* 52743*/      OPC_CheckChild4Type, MVT::i32,
/* 52745*/      OPC_Scope, 15, /*->52762*/ // 2 children in Scope
/* 52747*/        OPC_CheckPatternPredicate, 40, // (!Subtarget->isThumb()) && (!Subtarget->hasV8Ops())
/* 52749*/        OPC_CheckComplexPat, /*CP*/20, /*#*/3, // SelectAddrMode5:$addr #4 #5
/* 52752*/        OPC_EmitMergeInputChains1_0,
/* 52753*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::LDC2_OFFSET), 0|OPFL_Chain,
                      4/*#Ops*/, 1, 2, 4, 5, 
                  // Src: (intrinsic_void 1192:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr) - Complexity = 23
                  // Dst: (LDC2_OFFSET (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr)
/* 52762*/      /*Scope*/ 23, /*->52786*/
/* 52763*/        OPC_CheckPatternPredicate, 41, // (Subtarget->isThumb2()) && (!Subtarget->hasV8Ops())
/* 52765*/        OPC_CheckComplexPat, /*CP*/20, /*#*/3, // SelectAddrMode5:$addr #4 #5
/* 52768*/        OPC_EmitMergeInputChains1_0,
/* 52769*/        OPC_EmitInteger, MVT::i32, 14, 
/* 52772*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52775*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2LDC2_OFFSET), 0|OPFL_Chain,
                      6/*#Ops*/, 1, 2, 4, 5, 6, 7, 
                  // Src: (intrinsic_void 1192:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr) - Complexity = 23
                  // Dst: (t2LDC2_OFFSET (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr)
/* 52786*/      0, /*End of Scope*/
/* 52787*/    /*Scope*/ 60, /*->52848*/
/* 52788*/      OPC_CheckChild1Integer, 41|128,9/*1193*/, 
/* 52791*/      OPC_RecordChild2, // #1 = $cop
/* 52792*/      OPC_MoveChild2,
/* 52793*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52796*/      OPC_MoveParent,
/* 52797*/      OPC_RecordChild3, // #2 = $CRd
/* 52798*/      OPC_MoveChild3,
/* 52799*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52802*/      OPC_MoveParent,
/* 52803*/      OPC_RecordChild4, // #3 = $addr
/* 52804*/      OPC_CheckChild4Type, MVT::i32,
/* 52806*/      OPC_Scope, 15, /*->52823*/ // 2 children in Scope
/* 52808*/        OPC_CheckPatternPredicate, 40, // (!Subtarget->isThumb()) && (!Subtarget->hasV8Ops())
/* 52810*/        OPC_CheckComplexPat, /*CP*/20, /*#*/3, // SelectAddrMode5:$addr #4 #5
/* 52813*/        OPC_EmitMergeInputChains1_0,
/* 52814*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::LDC2L_OFFSET), 0|OPFL_Chain,
                      4/*#Ops*/, 1, 2, 4, 5, 
                  // Src: (intrinsic_void 1193:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr) - Complexity = 23
                  // Dst: (LDC2L_OFFSET (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr)
/* 52823*/      /*Scope*/ 23, /*->52847*/
/* 52824*/        OPC_CheckPatternPredicate, 41, // (Subtarget->isThumb2()) && (!Subtarget->hasV8Ops())
/* 52826*/        OPC_CheckComplexPat, /*CP*/20, /*#*/3, // SelectAddrMode5:$addr #4 #5
/* 52829*/        OPC_EmitMergeInputChains1_0,
/* 52830*/        OPC_EmitInteger, MVT::i32, 14, 
/* 52833*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52836*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2LDC2L_OFFSET), 0|OPFL_Chain,
                      6/*#Ops*/, 1, 2, 4, 5, 6, 7, 
                  // Src: (intrinsic_void 1193:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr) - Complexity = 23
                  // Dst: (t2LDC2L_OFFSET (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr)
/* 52847*/      0, /*End of Scope*/
/* 52848*/    /*Scope*/ 68, /*->52917*/
/* 52849*/      OPC_CheckChild1Integer, 127|128,10/*1407*/, 
/* 52852*/      OPC_RecordChild2, // #1 = $cop
/* 52853*/      OPC_MoveChild2,
/* 52854*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52857*/      OPC_MoveParent,
/* 52858*/      OPC_RecordChild3, // #2 = $CRd
/* 52859*/      OPC_MoveChild3,
/* 52860*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52863*/      OPC_MoveParent,
/* 52864*/      OPC_RecordChild4, // #3 = $addr
/* 52865*/      OPC_CheckChild4Type, MVT::i32,
/* 52867*/      OPC_Scope, 23, /*->52892*/ // 2 children in Scope
/* 52869*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 52871*/        OPC_CheckComplexPat, /*CP*/20, /*#*/3, // SelectAddrMode5:$addr #4 #5
/* 52874*/        OPC_EmitMergeInputChains1_0,
/* 52875*/        OPC_EmitInteger, MVT::i32, 14, 
/* 52878*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52881*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::STC_OFFSET), 0|OPFL_Chain,
                      6/*#Ops*/, 1, 2, 4, 5, 6, 7, 
                  // Src: (intrinsic_void 1407:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr) - Complexity = 23
                  // Dst: (STC_OFFSET (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr)
/* 52892*/      /*Scope*/ 23, /*->52916*/
/* 52893*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 52895*/        OPC_CheckComplexPat, /*CP*/20, /*#*/3, // SelectAddrMode5:$addr #4 #5
/* 52898*/        OPC_EmitMergeInputChains1_0,
/* 52899*/        OPC_EmitInteger, MVT::i32, 14, 
/* 52902*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52905*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STC_OFFSET), 0|OPFL_Chain,
                      6/*#Ops*/, 1, 2, 4, 5, 6, 7, 
                  // Src: (intrinsic_void 1407:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr) - Complexity = 23
                  // Dst: (t2STC_OFFSET (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr)
/* 52916*/      0, /*End of Scope*/
/* 52917*/    /*Scope*/ 68, /*->52986*/
/* 52918*/      OPC_CheckChild1Integer, 2|128,11/*1410*/, 
/* 52921*/      OPC_RecordChild2, // #1 = $cop
/* 52922*/      OPC_MoveChild2,
/* 52923*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52926*/      OPC_MoveParent,
/* 52927*/      OPC_RecordChild3, // #2 = $CRd
/* 52928*/      OPC_MoveChild3,
/* 52929*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52932*/      OPC_MoveParent,
/* 52933*/      OPC_RecordChild4, // #3 = $addr
/* 52934*/      OPC_CheckChild4Type, MVT::i32,
/* 52936*/      OPC_Scope, 23, /*->52961*/ // 2 children in Scope
/* 52938*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 52940*/        OPC_CheckComplexPat, /*CP*/20, /*#*/3, // SelectAddrMode5:$addr #4 #5
/* 52943*/        OPC_EmitMergeInputChains1_0,
/* 52944*/        OPC_EmitInteger, MVT::i32, 14, 
/* 52947*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52950*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::STCL_OFFSET), 0|OPFL_Chain,
                      6/*#Ops*/, 1, 2, 4, 5, 6, 7, 
                  // Src: (intrinsic_void 1410:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr) - Complexity = 23
                  // Dst: (STCL_OFFSET (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr)
/* 52961*/      /*Scope*/ 23, /*->52985*/
/* 52962*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 52964*/        OPC_CheckComplexPat, /*CP*/20, /*#*/3, // SelectAddrMode5:$addr #4 #5
/* 52967*/        OPC_EmitMergeInputChains1_0,
/* 52968*/        OPC_EmitInteger, MVT::i32, 14, 
/* 52971*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 52974*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STCL_OFFSET), 0|OPFL_Chain,
                      6/*#Ops*/, 1, 2, 4, 5, 6, 7, 
                  // Src: (intrinsic_void 1410:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr) - Complexity = 23
                  // Dst: (t2STCL_OFFSET (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr)
/* 52985*/      0, /*End of Scope*/
/* 52986*/    /*Scope*/ 60, /*->53047*/
/* 52987*/      OPC_CheckChild1Integer, 0|128,11/*1408*/, 
/* 52990*/      OPC_RecordChild2, // #1 = $cop
/* 52991*/      OPC_MoveChild2,
/* 52992*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 52995*/      OPC_MoveParent,
/* 52996*/      OPC_RecordChild3, // #2 = $CRd
/* 52997*/      OPC_MoveChild3,
/* 52998*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 53001*/      OPC_MoveParent,
/* 53002*/      OPC_RecordChild4, // #3 = $addr
/* 53003*/      OPC_CheckChild4Type, MVT::i32,
/* 53005*/      OPC_Scope, 15, /*->53022*/ // 2 children in Scope
/* 53007*/        OPC_CheckPatternPredicate, 40, // (!Subtarget->isThumb()) && (!Subtarget->hasV8Ops())
/* 53009*/        OPC_CheckComplexPat, /*CP*/20, /*#*/3, // SelectAddrMode5:$addr #4 #5
/* 53012*/        OPC_EmitMergeInputChains1_0,
/* 53013*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::STC2_OFFSET), 0|OPFL_Chain,
                      4/*#Ops*/, 1, 2, 4, 5, 
                  // Src: (intrinsic_void 1408:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr) - Complexity = 23
                  // Dst: (STC2_OFFSET (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr)
/* 53022*/      /*Scope*/ 23, /*->53046*/
/* 53023*/        OPC_CheckPatternPredicate, 41, // (Subtarget->isThumb2()) && (!Subtarget->hasV8Ops())
/* 53025*/        OPC_CheckComplexPat, /*CP*/20, /*#*/3, // SelectAddrMode5:$addr #4 #5
/* 53028*/        OPC_EmitMergeInputChains1_0,
/* 53029*/        OPC_EmitInteger, MVT::i32, 14, 
/* 53032*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 53035*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STC2_OFFSET), 0|OPFL_Chain,
                      6/*#Ops*/, 1, 2, 4, 5, 6, 7, 
                  // Src: (intrinsic_void 1408:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr) - Complexity = 23
                  // Dst: (t2STC2_OFFSET (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr)
/* 53046*/      0, /*End of Scope*/
/* 53047*/    /*Scope*/ 60, /*->53108*/
/* 53048*/      OPC_CheckChild1Integer, 1|128,11/*1409*/, 
/* 53051*/      OPC_RecordChild2, // #1 = $cop
/* 53052*/      OPC_MoveChild2,
/* 53053*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 53056*/      OPC_MoveParent,
/* 53057*/      OPC_RecordChild3, // #2 = $CRd
/* 53058*/      OPC_MoveChild3,
/* 53059*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 53062*/      OPC_MoveParent,
/* 53063*/      OPC_RecordChild4, // #3 = $addr
/* 53064*/      OPC_CheckChild4Type, MVT::i32,
/* 53066*/      OPC_Scope, 15, /*->53083*/ // 2 children in Scope
/* 53068*/        OPC_CheckPatternPredicate, 40, // (!Subtarget->isThumb()) && (!Subtarget->hasV8Ops())
/* 53070*/        OPC_CheckComplexPat, /*CP*/20, /*#*/3, // SelectAddrMode5:$addr #4 #5
/* 53073*/        OPC_EmitMergeInputChains1_0,
/* 53074*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::STC2L_OFFSET), 0|OPFL_Chain,
                      4/*#Ops*/, 1, 2, 4, 5, 
                  // Src: (intrinsic_void 1409:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr) - Complexity = 23
                  // Dst: (STC2L_OFFSET (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr)
/* 53083*/      /*Scope*/ 23, /*->53107*/
/* 53084*/        OPC_CheckPatternPredicate, 41, // (Subtarget->isThumb2()) && (!Subtarget->hasV8Ops())
/* 53086*/        OPC_CheckComplexPat, /*CP*/20, /*#*/3, // SelectAddrMode5:$addr #4 #5
/* 53089*/        OPC_EmitMergeInputChains1_0,
/* 53090*/        OPC_EmitInteger, MVT::i32, 14, 
/* 53093*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 53096*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STC2L_OFFSET), 0|OPFL_Chain,
                      6/*#Ops*/, 1, 2, 4, 5, 6, 7, 
                  // Src: (intrinsic_void 1409:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr) - Complexity = 23
                  // Dst: (t2STC2L_OFFSET (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$CRd, addrmode5:{ *:[i32] }:$addr)
/* 53107*/      0, /*End of Scope*/
/* 53108*/    /*Scope*/ 82, /*->53191*/
/* 53109*/      OPC_CheckChild1Integer, 45|128,9/*1197*/, 
/* 53112*/      OPC_RecordChild2, // #1 = $cop
/* 53113*/      OPC_MoveChild2,
/* 53114*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 53117*/      OPC_MoveParent,
/* 53118*/      OPC_RecordChild3, // #2 = $opc1
/* 53119*/      OPC_MoveChild3,
/* 53120*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 53123*/      OPC_MoveParent,
/* 53124*/      OPC_RecordChild4, // #3 = $Rt
/* 53125*/      OPC_RecordChild5, // #4 = $CRn
/* 53126*/      OPC_MoveChild5,
/* 53127*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 53130*/      OPC_MoveParent,
/* 53131*/      OPC_RecordChild6, // #5 = $CRm
/* 53132*/      OPC_MoveChild6,
/* 53133*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 53136*/      OPC_MoveParent,
/* 53137*/      OPC_RecordChild7, // #6 = $opc2
/* 53138*/      OPC_MoveChild7,
/* 53139*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 53142*/      OPC_MoveParent,
/* 53143*/      OPC_Scope, 22, /*->53167*/ // 2 children in Scope
/* 53145*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 53147*/        OPC_EmitMergeInputChains1_0,
/* 53148*/        OPC_EmitInteger, MVT::i32, 14, 
/* 53151*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 53154*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::MCR), 0|OPFL_Chain,
                      8/*#Ops*/, 1, 2, 3, 4, 5, 6, 7, 8, 
                  // Src: (intrinsic_void 1197:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, GPR:{ *:[i32] }:$Rt, (timm:{ *:[i32] }):$CRn, (timm:{ *:[i32] }):$CRm, (timm:{ *:[i32] }):$opc2) - Complexity = 23
                  // Dst: (MCR (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, GPR:{ *:[i32] }:$Rt, (timm:{ *:[i32] }):$CRn, (timm:{ *:[i32] }):$CRm, (timm:{ *:[i32] }):$opc2)
/* 53167*/      /*Scope*/ 22, /*->53190*/
/* 53168*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 53170*/        OPC_EmitMergeInputChains1_0,
/* 53171*/        OPC_EmitInteger, MVT::i32, 14, 
/* 53174*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 53177*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2MCR), 0|OPFL_Chain,
                      8/*#Ops*/, 1, 2, 3, 4, 5, 6, 7, 8, 
                  // Src: (intrinsic_void 1197:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, GPR:{ *:[i32] }:$Rt, (timm:{ *:[i32] }):$CRn, (timm:{ *:[i32] }):$CRm, (timm:{ *:[i32] }):$opc2) - Complexity = 23
                  // Dst: (t2MCR (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, GPR:{ *:[i32] }:$Rt, (timm:{ *:[i32] }):$CRn, (timm:{ *:[i32] }):$CRm, (timm:{ *:[i32] }):$opc2)
/* 53190*/      0, /*End of Scope*/
/* 53191*/    /*Scope*/ 74, /*->53266*/
/* 53192*/      OPC_CheckChild1Integer, 46|128,9/*1198*/, 
/* 53195*/      OPC_RecordChild2, // #1 = $cop
/* 53196*/      OPC_MoveChild2,
/* 53197*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 53200*/      OPC_MoveParent,
/* 53201*/      OPC_RecordChild3, // #2 = $opc1
/* 53202*/      OPC_MoveChild3,
/* 53203*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 53206*/      OPC_MoveParent,
/* 53207*/      OPC_RecordChild4, // #3 = $Rt
/* 53208*/      OPC_RecordChild5, // #4 = $CRn
/* 53209*/      OPC_MoveChild5,
/* 53210*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 53213*/      OPC_MoveParent,
/* 53214*/      OPC_RecordChild6, // #5 = $CRm
/* 53215*/      OPC_MoveChild6,
/* 53216*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 53219*/      OPC_MoveParent,
/* 53220*/      OPC_RecordChild7, // #6 = $opc2
/* 53221*/      OPC_MoveChild7,
/* 53222*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 53225*/      OPC_MoveParent,
/* 53226*/      OPC_Scope, 14, /*->53242*/ // 2 children in Scope
/* 53228*/        OPC_CheckPatternPredicate, 40, // (!Subtarget->isThumb()) && (!Subtarget->hasV8Ops())
/* 53230*/        OPC_EmitMergeInputChains1_0,
/* 53231*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::MCR2), 0|OPFL_Chain,
                      6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                  // Src: (intrinsic_void 1198:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, GPR:{ *:[i32] }:$Rt, (timm:{ *:[i32] }):$CRn, (timm:{ *:[i32] }):$CRm, (timm:{ *:[i32] }):$opc2) - Complexity = 23
                  // Dst: (MCR2 (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, GPR:{ *:[i32] }:$Rt, (timm:{ *:[i32] }):$CRn, (timm:{ *:[i32] }):$CRm, (timm:{ *:[i32] }):$opc2)
/* 53242*/      /*Scope*/ 22, /*->53265*/
/* 53243*/        OPC_CheckPatternPredicate, 41, // (Subtarget->isThumb2()) && (!Subtarget->hasV8Ops())
/* 53245*/        OPC_EmitMergeInputChains1_0,
/* 53246*/        OPC_EmitInteger, MVT::i32, 14, 
/* 53249*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 53252*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2MCR2), 0|OPFL_Chain,
                      8/*#Ops*/, 1, 2, 3, 4, 5, 6, 7, 8, 
                  // Src: (intrinsic_void 1198:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, GPR:{ *:[i32] }:$Rt, (timm:{ *:[i32] }):$CRn, (timm:{ *:[i32] }):$CRm, (timm:{ *:[i32] }):$opc2) - Complexity = 23
                  // Dst: (t2MCR2 (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, GPR:{ *:[i32] }:$Rt, (timm:{ *:[i32] }):$CRn, (timm:{ *:[i32] }):$CRm, (timm:{ *:[i32] }):$opc2)
/* 53265*/      0, /*End of Scope*/
/* 53266*/    /*Scope*/ 69, /*->53336*/
/* 53267*/      OPC_CheckChild1Integer, 47|128,9/*1199*/, 
/* 53270*/      OPC_RecordChild2, // #1 = $cop
/* 53271*/      OPC_MoveChild2,
/* 53272*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 53275*/      OPC_MoveParent,
/* 53276*/      OPC_RecordChild3, // #2 = $opc1
/* 53277*/      OPC_MoveChild3,
/* 53278*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 53281*/      OPC_MoveParent,
/* 53282*/      OPC_RecordChild4, // #3 = $Rt
/* 53283*/      OPC_RecordChild5, // #4 = $Rt2
/* 53284*/      OPC_RecordChild6, // #5 = $CRm
/* 53285*/      OPC_MoveChild6,
/* 53286*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 53289*/      OPC_MoveParent,
/* 53290*/      OPC_Scope, 21, /*->53313*/ // 2 children in Scope
/* 53292*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 53294*/        OPC_EmitMergeInputChains1_0,
/* 53295*/        OPC_EmitInteger, MVT::i32, 14, 
/* 53298*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 53301*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::MCRR), 0|OPFL_Chain,
                      7/*#Ops*/, 1, 2, 3, 4, 5, 6, 7, 
                  // Src: (intrinsic_void 1199:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, GPRnopc:{ *:[i32] }:$Rt, GPRnopc:{ *:[i32] }:$Rt2, (timm:{ *:[i32] }):$CRm) - Complexity = 17
                  // Dst: (MCRR (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, GPRnopc:{ *:[i32] }:$Rt, GPRnopc:{ *:[i32] }:$Rt2, (timm:{ *:[i32] }):$CRm)
/* 53313*/      /*Scope*/ 21, /*->53335*/
/* 53314*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 53316*/        OPC_EmitMergeInputChains1_0,
/* 53317*/        OPC_EmitInteger, MVT::i32, 14, 
/* 53320*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 53323*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2MCRR), 0|OPFL_Chain,
                      7/*#Ops*/, 1, 2, 3, 4, 5, 6, 7, 
                  // Src: (intrinsic_void 1199:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, GPR:{ *:[i32] }:$Rt, GPR:{ *:[i32] }:$Rt2, (timm:{ *:[i32] }):$CRm) - Complexity = 17
                  // Dst: (t2MCRR (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, GPR:{ *:[i32] }:$Rt, GPR:{ *:[i32] }:$Rt2, (timm:{ *:[i32] }):$CRm)
/* 53335*/      0, /*End of Scope*/
/* 53336*/    /*Scope*/ 61, /*->53398*/
/* 53337*/      OPC_CheckChild1Integer, 48|128,9/*1200*/, 
/* 53340*/      OPC_RecordChild2, // #1 = $cop
/* 53341*/      OPC_MoveChild2,
/* 53342*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 53345*/      OPC_MoveParent,
/* 53346*/      OPC_RecordChild3, // #2 = $opc1
/* 53347*/      OPC_MoveChild3,
/* 53348*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 53351*/      OPC_MoveParent,
/* 53352*/      OPC_RecordChild4, // #3 = $Rt
/* 53353*/      OPC_RecordChild5, // #4 = $Rt2
/* 53354*/      OPC_RecordChild6, // #5 = $CRm
/* 53355*/      OPC_MoveChild6,
/* 53356*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 53359*/      OPC_MoveParent,
/* 53360*/      OPC_Scope, 13, /*->53375*/ // 2 children in Scope
/* 53362*/        OPC_CheckPatternPredicate, 40, // (!Subtarget->isThumb()) && (!Subtarget->hasV8Ops())
/* 53364*/        OPC_EmitMergeInputChains1_0,
/* 53365*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::MCRR2), 0|OPFL_Chain,
                      5/*#Ops*/, 1, 2, 3, 4, 5, 
                  // Src: (intrinsic_void 1200:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, GPRnopc:{ *:[i32] }:$Rt, GPRnopc:{ *:[i32] }:$Rt2, (timm:{ *:[i32] }):$CRm) - Complexity = 17
                  // Dst: (MCRR2 (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, GPRnopc:{ *:[i32] }:$Rt, GPRnopc:{ *:[i32] }:$Rt2, (timm:{ *:[i32] }):$CRm)
/* 53375*/      /*Scope*/ 21, /*->53397*/
/* 53376*/        OPC_CheckPatternPredicate, 41, // (Subtarget->isThumb2()) && (!Subtarget->hasV8Ops())
/* 53378*/        OPC_EmitMergeInputChains1_0,
/* 53379*/        OPC_EmitInteger, MVT::i32, 14, 
/* 53382*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 53385*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2MCRR2), 0|OPFL_Chain,
                      7/*#Ops*/, 1, 2, 3, 4, 5, 6, 7, 
                  // Src: (intrinsic_void 1200:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, GPR:{ *:[i32] }:$Rt, GPR:{ *:[i32] }:$Rt2, (timm:{ *:[i32] }):$CRm) - Complexity = 17
                  // Dst: (t2MCRR2 (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, GPR:{ *:[i32] }:$Rt, GPR:{ *:[i32] }:$Rt2, (timm:{ *:[i32] }):$CRm)
/* 53397*/      0, /*End of Scope*/
/* 53398*/    /*Scope*/ 70, /*->53469*/
/* 53399*/      OPC_CheckChild1Integer, 18|128,11/*1426*/, 
/* 53402*/      OPC_Scope, 11, /*->53415*/ // 2 children in Scope
/* 53404*/        OPC_CheckChild2Integer, 121|128,1/*249*/, 
/* 53407*/        OPC_CheckPatternPredicate, 42, // (Subtarget->isThumb()) && (Subtarget->isTargetWindows())
/* 53409*/        OPC_EmitMergeInputChains1_0,
/* 53410*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t__brkdiv0), 0|OPFL_Chain,
                      0/*#Ops*/, 
                  // Src: (intrinsic_void 1426:{ *:[iPTR] }, 249:{ *:[i32] }) - Complexity = 13
                  // Dst: (t__brkdiv0)
/* 53415*/      /*Scope*/ 52, /*->53468*/
/* 53416*/        OPC_RecordChild2, // #1 = $imm16
/* 53417*/        OPC_MoveChild2,
/* 53418*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 53421*/        OPC_Scope, 14, /*->53437*/ // 3 children in Scope
/* 53423*/          OPC_CheckPredicate, 54, // Predicate_imm0_65535
/* 53425*/          OPC_MoveParent,
/* 53426*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 53428*/          OPC_EmitMergeInputChains1_0,
/* 53429*/          OPC_EmitConvertToTarget, 1,
/* 53431*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::UDF), 0|OPFL_Chain,
                        1/*#Ops*/, 2, 
                    // Src: (intrinsic_void 1426:{ *:[iPTR] }, (imm:{ *:[i32] })<<P:Predicate_imm0_65535>>:$imm16) - Complexity = 12
                    // Dst: (UDF (imm:{ *:[i32] }):$imm16)
/* 53437*/        /*Scope*/ 14, /*->53452*/
/* 53438*/          OPC_CheckPredicate, 55, // Predicate_imm0_255
/* 53440*/          OPC_MoveParent,
/* 53441*/          OPC_CheckPatternPredicate, 43, // (Subtarget->isThumb())
/* 53443*/          OPC_EmitMergeInputChains1_0,
/* 53444*/          OPC_EmitConvertToTarget, 1,
/* 53446*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::tUDF), 0|OPFL_Chain,
                        1/*#Ops*/, 2, 
                    // Src: (intrinsic_void 1426:{ *:[iPTR] }, (imm:{ *:[i32] })<<P:Predicate_imm0_255>>:$imm8) - Complexity = 12
                    // Dst: (tUDF (imm:{ *:[i32] }):$imm8)
/* 53452*/        /*Scope*/ 14, /*->53467*/
/* 53453*/          OPC_CheckPredicate, 54, // Predicate_imm0_65535
/* 53455*/          OPC_MoveParent,
/* 53456*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 53458*/          OPC_EmitMergeInputChains1_0,
/* 53459*/          OPC_EmitConvertToTarget, 1,
/* 53461*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::t2UDF), 0|OPFL_Chain,
                        1/*#Ops*/, 2, 
                    // Src: (intrinsic_void 1426:{ *:[iPTR] }, (imm:{ *:[i32] })<<P:Predicate_imm0_65535>>:$imm16) - Complexity = 12
                    // Dst: (t2UDF (imm:{ *:[i32] }):$imm16)
/* 53467*/        0, /*End of Scope*/
/* 53468*/      0, /*End of Scope*/
/* 53469*/    /*Scope*/ 118|128,2/*374*/, /*->53845*/
/* 53471*/      OPC_CheckChild1Integer, 70|128,9/*1222*/, 
/* 53474*/      OPC_RecordChild2, // #1 = $addr
/* 53475*/      OPC_CheckChild2Type, MVT::i32,
/* 53477*/      OPC_RecordChild3, // #2 = $v0
/* 53478*/      OPC_Scope, 72, /*->53552*/ // 5 children in Scope
/* 53480*/        OPC_CheckChild3Type, MVT::v16i8,
/* 53482*/        OPC_RecordChild4, // #3 = $v1
/* 53483*/        OPC_CheckChild4Type, MVT::v16i8,
/* 53485*/        OPC_MoveChild5,
/* 53486*/        OPC_Scope, 31, /*->53519*/ // 2 children in Scope
/* 53488*/          OPC_CheckInteger, 0, 
/* 53490*/          OPC_MoveParent,
/* 53491*/          OPC_EmitMergeInputChains1_0,
/* 53492*/          OPC_EmitInteger, MVT::i32, ARM::QQPRRegClassID,
/* 53495*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 53498*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 53501*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v4i64, 5/*#Ops*/, 4, 2, 5, 3, 6,  // Results = #7
/* 53512*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST20_8), 0|OPFL_Chain,
                        2/*#Ops*/, 7, 1, 
                    // Src: (intrinsic_void 1222:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v16i8] }:$v0, MQPR:{ *:[v16i8] }:$v1, 0:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST20_8 (REG_SEQUENCE:{ *:[v4i64] } QQPR:{ *:[i32] }, v16i8:{ *:[v16i8] }:$v0, qsub_0:{ *:[i32] }, v16i8:{ *:[v16i8] }:$v1, qsub_1:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 53519*/        /*Scope*/ 31, /*->53551*/
/* 53520*/          OPC_CheckInteger, 1, 
/* 53522*/          OPC_MoveParent,
/* 53523*/          OPC_EmitMergeInputChains1_0,
/* 53524*/          OPC_EmitInteger, MVT::i32, ARM::QQPRRegClassID,
/* 53527*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 53530*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 53533*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v4i64, 5/*#Ops*/, 4, 2, 5, 3, 6,  // Results = #7
/* 53544*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST21_8), 0|OPFL_Chain,
                        2/*#Ops*/, 7, 1, 
                    // Src: (intrinsic_void 1222:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v16i8] }:$v0, MQPR:{ *:[v16i8] }:$v1, 1:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST21_8 (REG_SEQUENCE:{ *:[v4i64] } QQPR:{ *:[i32] }, v16i8:{ *:[v16i8] }:$v0, qsub_0:{ *:[i32] }, v16i8:{ *:[v16i8] }:$v1, qsub_1:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 53551*/        0, /*End of Scope*/
/* 53552*/      /*Scope*/ 72, /*->53625*/
/* 53553*/        OPC_CheckChild3Type, MVT::v8i16,
/* 53555*/        OPC_RecordChild4, // #3 = $v1
/* 53556*/        OPC_CheckChild4Type, MVT::v8i16,
/* 53558*/        OPC_MoveChild5,
/* 53559*/        OPC_Scope, 31, /*->53592*/ // 2 children in Scope
/* 53561*/          OPC_CheckInteger, 0, 
/* 53563*/          OPC_MoveParent,
/* 53564*/          OPC_EmitMergeInputChains1_0,
/* 53565*/          OPC_EmitInteger, MVT::i32, ARM::QQPRRegClassID,
/* 53568*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 53571*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 53574*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v4i64, 5/*#Ops*/, 4, 2, 5, 3, 6,  // Results = #7
/* 53585*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST20_16), 0|OPFL_Chain,
                        2/*#Ops*/, 7, 1, 
                    // Src: (intrinsic_void 1222:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v8i16] }:$v0, MQPR:{ *:[v8i16] }:$v1, 0:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST20_16 (REG_SEQUENCE:{ *:[v4i64] } QQPR:{ *:[i32] }, v8i16:{ *:[v8i16] }:$v0, qsub_0:{ *:[i32] }, v8i16:{ *:[v8i16] }:$v1, qsub_1:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 53592*/        /*Scope*/ 31, /*->53624*/
/* 53593*/          OPC_CheckInteger, 1, 
/* 53595*/          OPC_MoveParent,
/* 53596*/          OPC_EmitMergeInputChains1_0,
/* 53597*/          OPC_EmitInteger, MVT::i32, ARM::QQPRRegClassID,
/* 53600*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 53603*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 53606*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v4i64, 5/*#Ops*/, 4, 2, 5, 3, 6,  // Results = #7
/* 53617*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST21_16), 0|OPFL_Chain,
                        2/*#Ops*/, 7, 1, 
                    // Src: (intrinsic_void 1222:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v8i16] }:$v0, MQPR:{ *:[v8i16] }:$v1, 1:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST21_16 (REG_SEQUENCE:{ *:[v4i64] } QQPR:{ *:[i32] }, v8i16:{ *:[v8i16] }:$v0, qsub_0:{ *:[i32] }, v8i16:{ *:[v8i16] }:$v1, qsub_1:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 53624*/        0, /*End of Scope*/
/* 53625*/      /*Scope*/ 72, /*->53698*/
/* 53626*/        OPC_CheckChild3Type, MVT::v4i32,
/* 53628*/        OPC_RecordChild4, // #3 = $v1
/* 53629*/        OPC_CheckChild4Type, MVT::v4i32,
/* 53631*/        OPC_MoveChild5,
/* 53632*/        OPC_Scope, 31, /*->53665*/ // 2 children in Scope
/* 53634*/          OPC_CheckInteger, 0, 
/* 53636*/          OPC_MoveParent,
/* 53637*/          OPC_EmitMergeInputChains1_0,
/* 53638*/          OPC_EmitInteger, MVT::i32, ARM::QQPRRegClassID,
/* 53641*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 53644*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 53647*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v4i64, 5/*#Ops*/, 4, 2, 5, 3, 6,  // Results = #7
/* 53658*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST20_32), 0|OPFL_Chain,
                        2/*#Ops*/, 7, 1, 
                    // Src: (intrinsic_void 1222:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v4i32] }:$v0, MQPR:{ *:[v4i32] }:$v1, 0:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST20_32 (REG_SEQUENCE:{ *:[v4i64] } QQPR:{ *:[i32] }, v4i32:{ *:[v4i32] }:$v0, qsub_0:{ *:[i32] }, v4i32:{ *:[v4i32] }:$v1, qsub_1:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 53665*/        /*Scope*/ 31, /*->53697*/
/* 53666*/          OPC_CheckInteger, 1, 
/* 53668*/          OPC_MoveParent,
/* 53669*/          OPC_EmitMergeInputChains1_0,
/* 53670*/          OPC_EmitInteger, MVT::i32, ARM::QQPRRegClassID,
/* 53673*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 53676*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 53679*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v4i64, 5/*#Ops*/, 4, 2, 5, 3, 6,  // Results = #7
/* 53690*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST21_32), 0|OPFL_Chain,
                        2/*#Ops*/, 7, 1, 
                    // Src: (intrinsic_void 1222:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v4i32] }:$v0, MQPR:{ *:[v4i32] }:$v1, 1:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST21_32 (REG_SEQUENCE:{ *:[v4i64] } QQPR:{ *:[i32] }, v4i32:{ *:[v4i32] }:$v0, qsub_0:{ *:[i32] }, v4i32:{ *:[v4i32] }:$v1, qsub_1:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 53697*/        0, /*End of Scope*/
/* 53698*/      /*Scope*/ 72, /*->53771*/
/* 53699*/        OPC_CheckChild3Type, MVT::v8f16,
/* 53701*/        OPC_RecordChild4, // #3 = $v1
/* 53702*/        OPC_CheckChild4Type, MVT::v8f16,
/* 53704*/        OPC_MoveChild5,
/* 53705*/        OPC_Scope, 31, /*->53738*/ // 2 children in Scope
/* 53707*/          OPC_CheckInteger, 0, 
/* 53709*/          OPC_MoveParent,
/* 53710*/          OPC_EmitMergeInputChains1_0,
/* 53711*/          OPC_EmitInteger, MVT::i32, ARM::QQPRRegClassID,
/* 53714*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 53717*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 53720*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v4i64, 5/*#Ops*/, 4, 2, 5, 3, 6,  // Results = #7
/* 53731*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST20_16), 0|OPFL_Chain,
                        2/*#Ops*/, 7, 1, 
                    // Src: (intrinsic_void 1222:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v8f16] }:$v0, MQPR:{ *:[v8f16] }:$v1, 0:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST20_16 (REG_SEQUENCE:{ *:[v4i64] } QQPR:{ *:[i32] }, v8f16:{ *:[v8f16] }:$v0, qsub_0:{ *:[i32] }, v8f16:{ *:[v8f16] }:$v1, qsub_1:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 53738*/        /*Scope*/ 31, /*->53770*/
/* 53739*/          OPC_CheckInteger, 1, 
/* 53741*/          OPC_MoveParent,
/* 53742*/          OPC_EmitMergeInputChains1_0,
/* 53743*/          OPC_EmitInteger, MVT::i32, ARM::QQPRRegClassID,
/* 53746*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 53749*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 53752*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v4i64, 5/*#Ops*/, 4, 2, 5, 3, 6,  // Results = #7
/* 53763*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST21_16), 0|OPFL_Chain,
                        2/*#Ops*/, 7, 1, 
                    // Src: (intrinsic_void 1222:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v8f16] }:$v0, MQPR:{ *:[v8f16] }:$v1, 1:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST21_16 (REG_SEQUENCE:{ *:[v4i64] } QQPR:{ *:[i32] }, v8f16:{ *:[v8f16] }:$v0, qsub_0:{ *:[i32] }, v8f16:{ *:[v8f16] }:$v1, qsub_1:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 53770*/        0, /*End of Scope*/
/* 53771*/      /*Scope*/ 72, /*->53844*/
/* 53772*/        OPC_CheckChild3Type, MVT::v4f32,
/* 53774*/        OPC_RecordChild4, // #3 = $v1
/* 53775*/        OPC_CheckChild4Type, MVT::v4f32,
/* 53777*/        OPC_MoveChild5,
/* 53778*/        OPC_Scope, 31, /*->53811*/ // 2 children in Scope
/* 53780*/          OPC_CheckInteger, 0, 
/* 53782*/          OPC_MoveParent,
/* 53783*/          OPC_EmitMergeInputChains1_0,
/* 53784*/          OPC_EmitInteger, MVT::i32, ARM::QQPRRegClassID,
/* 53787*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 53790*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 53793*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v4i64, 5/*#Ops*/, 4, 2, 5, 3, 6,  // Results = #7
/* 53804*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST20_32), 0|OPFL_Chain,
                        2/*#Ops*/, 7, 1, 
                    // Src: (intrinsic_void 1222:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v4f32] }:$v0, MQPR:{ *:[v4f32] }:$v1, 0:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST20_32 (REG_SEQUENCE:{ *:[v4i64] } QQPR:{ *:[i32] }, v4f32:{ *:[v4f32] }:$v0, qsub_0:{ *:[i32] }, v4f32:{ *:[v4f32] }:$v1, qsub_1:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 53811*/        /*Scope*/ 31, /*->53843*/
/* 53812*/          OPC_CheckInteger, 1, 
/* 53814*/          OPC_MoveParent,
/* 53815*/          OPC_EmitMergeInputChains1_0,
/* 53816*/          OPC_EmitInteger, MVT::i32, ARM::QQPRRegClassID,
/* 53819*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 53822*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 53825*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v4i64, 5/*#Ops*/, 4, 2, 5, 3, 6,  // Results = #7
/* 53836*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST21_32), 0|OPFL_Chain,
                        2/*#Ops*/, 7, 1, 
                    // Src: (intrinsic_void 1222:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v4f32] }:$v0, MQPR:{ *:[v4f32] }:$v1, 1:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST21_32 (REG_SEQUENCE:{ *:[v4i64] } QQPR:{ *:[i32] }, v4f32:{ *:[v4f32] }:$v0, qsub_0:{ *:[i32] }, v4f32:{ *:[v4f32] }:$v1, qsub_1:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 53843*/        0, /*End of Scope*/
/* 53844*/      0, /*End of Scope*/
/* 53845*/    /*Scope*/ 33|128,7/*929*/, /*->54776*/
/* 53847*/      OPC_CheckChild1Integer, 71|128,9/*1223*/, 
/* 53850*/      OPC_RecordChild2, // #1 = $addr
/* 53851*/      OPC_CheckChild2Type, MVT::i32,
/* 53853*/      OPC_RecordChild3, // #2 = $v0
/* 53854*/      OPC_Scope, 54|128,1/*182*/, /*->54039*/ // 5 children in Scope
/* 53857*/        OPC_CheckChild3Type, MVT::v16i8,
/* 53859*/        OPC_RecordChild4, // #3 = $v1
/* 53860*/        OPC_CheckChild4Type, MVT::v16i8,
/* 53862*/        OPC_RecordChild5, // #4 = $v2
/* 53863*/        OPC_CheckChild5Type, MVT::v16i8,
/* 53865*/        OPC_RecordChild6, // #5 = $v3
/* 53866*/        OPC_CheckChild6Type, MVT::v16i8,
/* 53868*/        OPC_MoveChild7,
/* 53869*/        OPC_Scope, 41, /*->53912*/ // 4 children in Scope
/* 53871*/          OPC_CheckInteger, 0, 
/* 53873*/          OPC_MoveParent,
/* 53874*/          OPC_EmitMergeInputChains1_0,
/* 53875*/          OPC_EmitInteger, MVT::i32, ARM::QQQQPRRegClassID,
/* 53878*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 53881*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 53884*/          OPC_EmitInteger, MVT::i32, ARM::qsub_2,
/* 53887*/          OPC_EmitInteger, MVT::i32, ARM::qsub_3,
/* 53890*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v8i64, 9/*#Ops*/, 6, 2, 7, 3, 8, 4, 9, 5, 10,  // Results = #11
/* 53905*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST40_8), 0|OPFL_Chain,
                        2/*#Ops*/, 11, 1, 
                    // Src: (intrinsic_void 1223:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v16i8] }:$v0, MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, MQPR:{ *:[v16i8] }:$v3, 0:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST40_8 (REG_SEQUENCE:{ *:[v8i64] } QQQQPR:{ *:[i32] }, v16i8:{ *:[v16i8] }:$v0, qsub_0:{ *:[i32] }, v16i8:{ *:[v16i8] }:$v1, qsub_1:{ *:[i32] }, v16i8:{ *:[v16i8] }:$v2, qsub_2:{ *:[i32] }, v16i8:{ *:[v16i8] }:$v3, qsub_3:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 53912*/        /*Scope*/ 41, /*->53954*/
/* 53913*/          OPC_CheckInteger, 1, 
/* 53915*/          OPC_MoveParent,
/* 53916*/          OPC_EmitMergeInputChains1_0,
/* 53917*/          OPC_EmitInteger, MVT::i32, ARM::QQQQPRRegClassID,
/* 53920*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 53923*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 53926*/          OPC_EmitInteger, MVT::i32, ARM::qsub_2,
/* 53929*/          OPC_EmitInteger, MVT::i32, ARM::qsub_3,
/* 53932*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v8i64, 9/*#Ops*/, 6, 2, 7, 3, 8, 4, 9, 5, 10,  // Results = #11
/* 53947*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST41_8), 0|OPFL_Chain,
                        2/*#Ops*/, 11, 1, 
                    // Src: (intrinsic_void 1223:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v16i8] }:$v0, MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, MQPR:{ *:[v16i8] }:$v3, 1:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST41_8 (REG_SEQUENCE:{ *:[v8i64] } QQQQPR:{ *:[i32] }, v16i8:{ *:[v16i8] }:$v0, qsub_0:{ *:[i32] }, v16i8:{ *:[v16i8] }:$v1, qsub_1:{ *:[i32] }, v16i8:{ *:[v16i8] }:$v2, qsub_2:{ *:[i32] }, v16i8:{ *:[v16i8] }:$v3, qsub_3:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 53954*/        /*Scope*/ 41, /*->53996*/
/* 53955*/          OPC_CheckInteger, 2, 
/* 53957*/          OPC_MoveParent,
/* 53958*/          OPC_EmitMergeInputChains1_0,
/* 53959*/          OPC_EmitInteger, MVT::i32, ARM::QQQQPRRegClassID,
/* 53962*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 53965*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 53968*/          OPC_EmitInteger, MVT::i32, ARM::qsub_2,
/* 53971*/          OPC_EmitInteger, MVT::i32, ARM::qsub_3,
/* 53974*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v8i64, 9/*#Ops*/, 6, 2, 7, 3, 8, 4, 9, 5, 10,  // Results = #11
/* 53989*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST42_8), 0|OPFL_Chain,
                        2/*#Ops*/, 11, 1, 
                    // Src: (intrinsic_void 1223:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v16i8] }:$v0, MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, MQPR:{ *:[v16i8] }:$v3, 2:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST42_8 (REG_SEQUENCE:{ *:[v8i64] } QQQQPR:{ *:[i32] }, v16i8:{ *:[v16i8] }:$v0, qsub_0:{ *:[i32] }, v16i8:{ *:[v16i8] }:$v1, qsub_1:{ *:[i32] }, v16i8:{ *:[v16i8] }:$v2, qsub_2:{ *:[i32] }, v16i8:{ *:[v16i8] }:$v3, qsub_3:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 53996*/        /*Scope*/ 41, /*->54038*/
/* 53997*/          OPC_CheckInteger, 3, 
/* 53999*/          OPC_MoveParent,
/* 54000*/          OPC_EmitMergeInputChains1_0,
/* 54001*/          OPC_EmitInteger, MVT::i32, ARM::QQQQPRRegClassID,
/* 54004*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 54007*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 54010*/          OPC_EmitInteger, MVT::i32, ARM::qsub_2,
/* 54013*/          OPC_EmitInteger, MVT::i32, ARM::qsub_3,
/* 54016*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v8i64, 9/*#Ops*/, 6, 2, 7, 3, 8, 4, 9, 5, 10,  // Results = #11
/* 54031*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST43_8), 0|OPFL_Chain,
                        2/*#Ops*/, 11, 1, 
                    // Src: (intrinsic_void 1223:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v16i8] }:$v0, MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, MQPR:{ *:[v16i8] }:$v3, 3:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST43_8 (REG_SEQUENCE:{ *:[v8i64] } QQQQPR:{ *:[i32] }, v16i8:{ *:[v16i8] }:$v0, qsub_0:{ *:[i32] }, v16i8:{ *:[v16i8] }:$v1, qsub_1:{ *:[i32] }, v16i8:{ *:[v16i8] }:$v2, qsub_2:{ *:[i32] }, v16i8:{ *:[v16i8] }:$v3, qsub_3:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 54038*/        0, /*End of Scope*/
/* 54039*/      /*Scope*/ 54|128,1/*182*/, /*->54223*/
/* 54041*/        OPC_CheckChild3Type, MVT::v8i16,
/* 54043*/        OPC_RecordChild4, // #3 = $v1
/* 54044*/        OPC_CheckChild4Type, MVT::v8i16,
/* 54046*/        OPC_RecordChild5, // #4 = $v2
/* 54047*/        OPC_CheckChild5Type, MVT::v8i16,
/* 54049*/        OPC_RecordChild6, // #5 = $v3
/* 54050*/        OPC_CheckChild6Type, MVT::v8i16,
/* 54052*/        OPC_MoveChild7,
/* 54053*/        OPC_Scope, 41, /*->54096*/ // 4 children in Scope
/* 54055*/          OPC_CheckInteger, 0, 
/* 54057*/          OPC_MoveParent,
/* 54058*/          OPC_EmitMergeInputChains1_0,
/* 54059*/          OPC_EmitInteger, MVT::i32, ARM::QQQQPRRegClassID,
/* 54062*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 54065*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 54068*/          OPC_EmitInteger, MVT::i32, ARM::qsub_2,
/* 54071*/          OPC_EmitInteger, MVT::i32, ARM::qsub_3,
/* 54074*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v8i64, 9/*#Ops*/, 6, 2, 7, 3, 8, 4, 9, 5, 10,  // Results = #11
/* 54089*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST40_16), 0|OPFL_Chain,
                        2/*#Ops*/, 11, 1, 
                    // Src: (intrinsic_void 1223:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v8i16] }:$v0, MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, MQPR:{ *:[v8i16] }:$v3, 0:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST40_16 (REG_SEQUENCE:{ *:[v8i64] } QQQQPR:{ *:[i32] }, v8i16:{ *:[v8i16] }:$v0, qsub_0:{ *:[i32] }, v8i16:{ *:[v8i16] }:$v1, qsub_1:{ *:[i32] }, v8i16:{ *:[v8i16] }:$v2, qsub_2:{ *:[i32] }, v8i16:{ *:[v8i16] }:$v3, qsub_3:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 54096*/        /*Scope*/ 41, /*->54138*/
/* 54097*/          OPC_CheckInteger, 1, 
/* 54099*/          OPC_MoveParent,
/* 54100*/          OPC_EmitMergeInputChains1_0,
/* 54101*/          OPC_EmitInteger, MVT::i32, ARM::QQQQPRRegClassID,
/* 54104*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 54107*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 54110*/          OPC_EmitInteger, MVT::i32, ARM::qsub_2,
/* 54113*/          OPC_EmitInteger, MVT::i32, ARM::qsub_3,
/* 54116*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v8i64, 9/*#Ops*/, 6, 2, 7, 3, 8, 4, 9, 5, 10,  // Results = #11
/* 54131*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST41_16), 0|OPFL_Chain,
                        2/*#Ops*/, 11, 1, 
                    // Src: (intrinsic_void 1223:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v8i16] }:$v0, MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, MQPR:{ *:[v8i16] }:$v3, 1:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST41_16 (REG_SEQUENCE:{ *:[v8i64] } QQQQPR:{ *:[i32] }, v8i16:{ *:[v8i16] }:$v0, qsub_0:{ *:[i32] }, v8i16:{ *:[v8i16] }:$v1, qsub_1:{ *:[i32] }, v8i16:{ *:[v8i16] }:$v2, qsub_2:{ *:[i32] }, v8i16:{ *:[v8i16] }:$v3, qsub_3:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 54138*/        /*Scope*/ 41, /*->54180*/
/* 54139*/          OPC_CheckInteger, 2, 
/* 54141*/          OPC_MoveParent,
/* 54142*/          OPC_EmitMergeInputChains1_0,
/* 54143*/          OPC_EmitInteger, MVT::i32, ARM::QQQQPRRegClassID,
/* 54146*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 54149*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 54152*/          OPC_EmitInteger, MVT::i32, ARM::qsub_2,
/* 54155*/          OPC_EmitInteger, MVT::i32, ARM::qsub_3,
/* 54158*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v8i64, 9/*#Ops*/, 6, 2, 7, 3, 8, 4, 9, 5, 10,  // Results = #11
/* 54173*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST42_16), 0|OPFL_Chain,
                        2/*#Ops*/, 11, 1, 
                    // Src: (intrinsic_void 1223:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v8i16] }:$v0, MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, MQPR:{ *:[v8i16] }:$v3, 2:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST42_16 (REG_SEQUENCE:{ *:[v8i64] } QQQQPR:{ *:[i32] }, v8i16:{ *:[v8i16] }:$v0, qsub_0:{ *:[i32] }, v8i16:{ *:[v8i16] }:$v1, qsub_1:{ *:[i32] }, v8i16:{ *:[v8i16] }:$v2, qsub_2:{ *:[i32] }, v8i16:{ *:[v8i16] }:$v3, qsub_3:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 54180*/        /*Scope*/ 41, /*->54222*/
/* 54181*/          OPC_CheckInteger, 3, 
/* 54183*/          OPC_MoveParent,
/* 54184*/          OPC_EmitMergeInputChains1_0,
/* 54185*/          OPC_EmitInteger, MVT::i32, ARM::QQQQPRRegClassID,
/* 54188*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 54191*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 54194*/          OPC_EmitInteger, MVT::i32, ARM::qsub_2,
/* 54197*/          OPC_EmitInteger, MVT::i32, ARM::qsub_3,
/* 54200*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v8i64, 9/*#Ops*/, 6, 2, 7, 3, 8, 4, 9, 5, 10,  // Results = #11
/* 54215*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST43_16), 0|OPFL_Chain,
                        2/*#Ops*/, 11, 1, 
                    // Src: (intrinsic_void 1223:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v8i16] }:$v0, MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, MQPR:{ *:[v8i16] }:$v3, 3:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST43_16 (REG_SEQUENCE:{ *:[v8i64] } QQQQPR:{ *:[i32] }, v8i16:{ *:[v8i16] }:$v0, qsub_0:{ *:[i32] }, v8i16:{ *:[v8i16] }:$v1, qsub_1:{ *:[i32] }, v8i16:{ *:[v8i16] }:$v2, qsub_2:{ *:[i32] }, v8i16:{ *:[v8i16] }:$v3, qsub_3:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 54222*/        0, /*End of Scope*/
/* 54223*/      /*Scope*/ 54|128,1/*182*/, /*->54407*/
/* 54225*/        OPC_CheckChild3Type, MVT::v4i32,
/* 54227*/        OPC_RecordChild4, // #3 = $v1
/* 54228*/        OPC_CheckChild4Type, MVT::v4i32,
/* 54230*/        OPC_RecordChild5, // #4 = $v2
/* 54231*/        OPC_CheckChild5Type, MVT::v4i32,
/* 54233*/        OPC_RecordChild6, // #5 = $v3
/* 54234*/        OPC_CheckChild6Type, MVT::v4i32,
/* 54236*/        OPC_MoveChild7,
/* 54237*/        OPC_Scope, 41, /*->54280*/ // 4 children in Scope
/* 54239*/          OPC_CheckInteger, 0, 
/* 54241*/          OPC_MoveParent,
/* 54242*/          OPC_EmitMergeInputChains1_0,
/* 54243*/          OPC_EmitInteger, MVT::i32, ARM::QQQQPRRegClassID,
/* 54246*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 54249*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 54252*/          OPC_EmitInteger, MVT::i32, ARM::qsub_2,
/* 54255*/          OPC_EmitInteger, MVT::i32, ARM::qsub_3,
/* 54258*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v8i64, 9/*#Ops*/, 6, 2, 7, 3, 8, 4, 9, 5, 10,  // Results = #11
/* 54273*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST40_32), 0|OPFL_Chain,
                        2/*#Ops*/, 11, 1, 
                    // Src: (intrinsic_void 1223:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v4i32] }:$v0, MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, MQPR:{ *:[v4i32] }:$v3, 0:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST40_32 (REG_SEQUENCE:{ *:[v8i64] } QQQQPR:{ *:[i32] }, v4i32:{ *:[v4i32] }:$v0, qsub_0:{ *:[i32] }, v4i32:{ *:[v4i32] }:$v1, qsub_1:{ *:[i32] }, v4i32:{ *:[v4i32] }:$v2, qsub_2:{ *:[i32] }, v4i32:{ *:[v4i32] }:$v3, qsub_3:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 54280*/        /*Scope*/ 41, /*->54322*/
/* 54281*/          OPC_CheckInteger, 1, 
/* 54283*/          OPC_MoveParent,
/* 54284*/          OPC_EmitMergeInputChains1_0,
/* 54285*/          OPC_EmitInteger, MVT::i32, ARM::QQQQPRRegClassID,
/* 54288*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 54291*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 54294*/          OPC_EmitInteger, MVT::i32, ARM::qsub_2,
/* 54297*/          OPC_EmitInteger, MVT::i32, ARM::qsub_3,
/* 54300*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v8i64, 9/*#Ops*/, 6, 2, 7, 3, 8, 4, 9, 5, 10,  // Results = #11
/* 54315*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST41_32), 0|OPFL_Chain,
                        2/*#Ops*/, 11, 1, 
                    // Src: (intrinsic_void 1223:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v4i32] }:$v0, MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, MQPR:{ *:[v4i32] }:$v3, 1:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST41_32 (REG_SEQUENCE:{ *:[v8i64] } QQQQPR:{ *:[i32] }, v4i32:{ *:[v4i32] }:$v0, qsub_0:{ *:[i32] }, v4i32:{ *:[v4i32] }:$v1, qsub_1:{ *:[i32] }, v4i32:{ *:[v4i32] }:$v2, qsub_2:{ *:[i32] }, v4i32:{ *:[v4i32] }:$v3, qsub_3:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 54322*/        /*Scope*/ 41, /*->54364*/
/* 54323*/          OPC_CheckInteger, 2, 
/* 54325*/          OPC_MoveParent,
/* 54326*/          OPC_EmitMergeInputChains1_0,
/* 54327*/          OPC_EmitInteger, MVT::i32, ARM::QQQQPRRegClassID,
/* 54330*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 54333*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 54336*/          OPC_EmitInteger, MVT::i32, ARM::qsub_2,
/* 54339*/          OPC_EmitInteger, MVT::i32, ARM::qsub_3,
/* 54342*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v8i64, 9/*#Ops*/, 6, 2, 7, 3, 8, 4, 9, 5, 10,  // Results = #11
/* 54357*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST42_32), 0|OPFL_Chain,
                        2/*#Ops*/, 11, 1, 
                    // Src: (intrinsic_void 1223:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v4i32] }:$v0, MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, MQPR:{ *:[v4i32] }:$v3, 2:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST42_32 (REG_SEQUENCE:{ *:[v8i64] } QQQQPR:{ *:[i32] }, v4i32:{ *:[v4i32] }:$v0, qsub_0:{ *:[i32] }, v4i32:{ *:[v4i32] }:$v1, qsub_1:{ *:[i32] }, v4i32:{ *:[v4i32] }:$v2, qsub_2:{ *:[i32] }, v4i32:{ *:[v4i32] }:$v3, qsub_3:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 54364*/        /*Scope*/ 41, /*->54406*/
/* 54365*/          OPC_CheckInteger, 3, 
/* 54367*/          OPC_MoveParent,
/* 54368*/          OPC_EmitMergeInputChains1_0,
/* 54369*/          OPC_EmitInteger, MVT::i32, ARM::QQQQPRRegClassID,
/* 54372*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 54375*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 54378*/          OPC_EmitInteger, MVT::i32, ARM::qsub_2,
/* 54381*/          OPC_EmitInteger, MVT::i32, ARM::qsub_3,
/* 54384*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v8i64, 9/*#Ops*/, 6, 2, 7, 3, 8, 4, 9, 5, 10,  // Results = #11
/* 54399*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST43_32), 0|OPFL_Chain,
                        2/*#Ops*/, 11, 1, 
                    // Src: (intrinsic_void 1223:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v4i32] }:$v0, MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, MQPR:{ *:[v4i32] }:$v3, 3:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST43_32 (REG_SEQUENCE:{ *:[v8i64] } QQQQPR:{ *:[i32] }, v4i32:{ *:[v4i32] }:$v0, qsub_0:{ *:[i32] }, v4i32:{ *:[v4i32] }:$v1, qsub_1:{ *:[i32] }, v4i32:{ *:[v4i32] }:$v2, qsub_2:{ *:[i32] }, v4i32:{ *:[v4i32] }:$v3, qsub_3:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 54406*/        0, /*End of Scope*/
/* 54407*/      /*Scope*/ 54|128,1/*182*/, /*->54591*/
/* 54409*/        OPC_CheckChild3Type, MVT::v8f16,
/* 54411*/        OPC_RecordChild4, // #3 = $v1
/* 54412*/        OPC_CheckChild4Type, MVT::v8f16,
/* 54414*/        OPC_RecordChild5, // #4 = $v2
/* 54415*/        OPC_CheckChild5Type, MVT::v8f16,
/* 54417*/        OPC_RecordChild6, // #5 = $v3
/* 54418*/        OPC_CheckChild6Type, MVT::v8f16,
/* 54420*/        OPC_MoveChild7,
/* 54421*/        OPC_Scope, 41, /*->54464*/ // 4 children in Scope
/* 54423*/          OPC_CheckInteger, 0, 
/* 54425*/          OPC_MoveParent,
/* 54426*/          OPC_EmitMergeInputChains1_0,
/* 54427*/          OPC_EmitInteger, MVT::i32, ARM::QQQQPRRegClassID,
/* 54430*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 54433*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 54436*/          OPC_EmitInteger, MVT::i32, ARM::qsub_2,
/* 54439*/          OPC_EmitInteger, MVT::i32, ARM::qsub_3,
/* 54442*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v8i64, 9/*#Ops*/, 6, 2, 7, 3, 8, 4, 9, 5, 10,  // Results = #11
/* 54457*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST40_16), 0|OPFL_Chain,
                        2/*#Ops*/, 11, 1, 
                    // Src: (intrinsic_void 1223:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v8f16] }:$v0, MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, MQPR:{ *:[v8f16] }:$v3, 0:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST40_16 (REG_SEQUENCE:{ *:[v8i64] } QQQQPR:{ *:[i32] }, v8f16:{ *:[v8f16] }:$v0, qsub_0:{ *:[i32] }, v8f16:{ *:[v8f16] }:$v1, qsub_1:{ *:[i32] }, v8f16:{ *:[v8f16] }:$v2, qsub_2:{ *:[i32] }, v8f16:{ *:[v8f16] }:$v3, qsub_3:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 54464*/        /*Scope*/ 41, /*->54506*/
/* 54465*/          OPC_CheckInteger, 1, 
/* 54467*/          OPC_MoveParent,
/* 54468*/          OPC_EmitMergeInputChains1_0,
/* 54469*/          OPC_EmitInteger, MVT::i32, ARM::QQQQPRRegClassID,
/* 54472*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 54475*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 54478*/          OPC_EmitInteger, MVT::i32, ARM::qsub_2,
/* 54481*/          OPC_EmitInteger, MVT::i32, ARM::qsub_3,
/* 54484*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v8i64, 9/*#Ops*/, 6, 2, 7, 3, 8, 4, 9, 5, 10,  // Results = #11
/* 54499*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST41_16), 0|OPFL_Chain,
                        2/*#Ops*/, 11, 1, 
                    // Src: (intrinsic_void 1223:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v8f16] }:$v0, MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, MQPR:{ *:[v8f16] }:$v3, 1:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST41_16 (REG_SEQUENCE:{ *:[v8i64] } QQQQPR:{ *:[i32] }, v8f16:{ *:[v8f16] }:$v0, qsub_0:{ *:[i32] }, v8f16:{ *:[v8f16] }:$v1, qsub_1:{ *:[i32] }, v8f16:{ *:[v8f16] }:$v2, qsub_2:{ *:[i32] }, v8f16:{ *:[v8f16] }:$v3, qsub_3:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 54506*/        /*Scope*/ 41, /*->54548*/
/* 54507*/          OPC_CheckInteger, 2, 
/* 54509*/          OPC_MoveParent,
/* 54510*/          OPC_EmitMergeInputChains1_0,
/* 54511*/          OPC_EmitInteger, MVT::i32, ARM::QQQQPRRegClassID,
/* 54514*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 54517*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 54520*/          OPC_EmitInteger, MVT::i32, ARM::qsub_2,
/* 54523*/          OPC_EmitInteger, MVT::i32, ARM::qsub_3,
/* 54526*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v8i64, 9/*#Ops*/, 6, 2, 7, 3, 8, 4, 9, 5, 10,  // Results = #11
/* 54541*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST42_16), 0|OPFL_Chain,
                        2/*#Ops*/, 11, 1, 
                    // Src: (intrinsic_void 1223:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v8f16] }:$v0, MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, MQPR:{ *:[v8f16] }:$v3, 2:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST42_16 (REG_SEQUENCE:{ *:[v8i64] } QQQQPR:{ *:[i32] }, v8f16:{ *:[v8f16] }:$v0, qsub_0:{ *:[i32] }, v8f16:{ *:[v8f16] }:$v1, qsub_1:{ *:[i32] }, v8f16:{ *:[v8f16] }:$v2, qsub_2:{ *:[i32] }, v8f16:{ *:[v8f16] }:$v3, qsub_3:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 54548*/        /*Scope*/ 41, /*->54590*/
/* 54549*/          OPC_CheckInteger, 3, 
/* 54551*/          OPC_MoveParent,
/* 54552*/          OPC_EmitMergeInputChains1_0,
/* 54553*/          OPC_EmitInteger, MVT::i32, ARM::QQQQPRRegClassID,
/* 54556*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 54559*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 54562*/          OPC_EmitInteger, MVT::i32, ARM::qsub_2,
/* 54565*/          OPC_EmitInteger, MVT::i32, ARM::qsub_3,
/* 54568*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v8i64, 9/*#Ops*/, 6, 2, 7, 3, 8, 4, 9, 5, 10,  // Results = #11
/* 54583*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST43_16), 0|OPFL_Chain,
                        2/*#Ops*/, 11, 1, 
                    // Src: (intrinsic_void 1223:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v8f16] }:$v0, MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, MQPR:{ *:[v8f16] }:$v3, 3:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST43_16 (REG_SEQUENCE:{ *:[v8i64] } QQQQPR:{ *:[i32] }, v8f16:{ *:[v8f16] }:$v0, qsub_0:{ *:[i32] }, v8f16:{ *:[v8f16] }:$v1, qsub_1:{ *:[i32] }, v8f16:{ *:[v8f16] }:$v2, qsub_2:{ *:[i32] }, v8f16:{ *:[v8f16] }:$v3, qsub_3:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 54590*/        0, /*End of Scope*/
/* 54591*/      /*Scope*/ 54|128,1/*182*/, /*->54775*/
/* 54593*/        OPC_CheckChild3Type, MVT::v4f32,
/* 54595*/        OPC_RecordChild4, // #3 = $v1
/* 54596*/        OPC_CheckChild4Type, MVT::v4f32,
/* 54598*/        OPC_RecordChild5, // #4 = $v2
/* 54599*/        OPC_CheckChild5Type, MVT::v4f32,
/* 54601*/        OPC_RecordChild6, // #5 = $v3
/* 54602*/        OPC_CheckChild6Type, MVT::v4f32,
/* 54604*/        OPC_MoveChild7,
/* 54605*/        OPC_Scope, 41, /*->54648*/ // 4 children in Scope
/* 54607*/          OPC_CheckInteger, 0, 
/* 54609*/          OPC_MoveParent,
/* 54610*/          OPC_EmitMergeInputChains1_0,
/* 54611*/          OPC_EmitInteger, MVT::i32, ARM::QQQQPRRegClassID,
/* 54614*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 54617*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 54620*/          OPC_EmitInteger, MVT::i32, ARM::qsub_2,
/* 54623*/          OPC_EmitInteger, MVT::i32, ARM::qsub_3,
/* 54626*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v8i64, 9/*#Ops*/, 6, 2, 7, 3, 8, 4, 9, 5, 10,  // Results = #11
/* 54641*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST40_32), 0|OPFL_Chain,
                        2/*#Ops*/, 11, 1, 
                    // Src: (intrinsic_void 1223:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v4f32] }:$v0, MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, MQPR:{ *:[v4f32] }:$v3, 0:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST40_32 (REG_SEQUENCE:{ *:[v8i64] } QQQQPR:{ *:[i32] }, v4f32:{ *:[v4f32] }:$v0, qsub_0:{ *:[i32] }, v4f32:{ *:[v4f32] }:$v1, qsub_1:{ *:[i32] }, v4f32:{ *:[v4f32] }:$v2, qsub_2:{ *:[i32] }, v4f32:{ *:[v4f32] }:$v3, qsub_3:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 54648*/        /*Scope*/ 41, /*->54690*/
/* 54649*/          OPC_CheckInteger, 1, 
/* 54651*/          OPC_MoveParent,
/* 54652*/          OPC_EmitMergeInputChains1_0,
/* 54653*/          OPC_EmitInteger, MVT::i32, ARM::QQQQPRRegClassID,
/* 54656*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 54659*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 54662*/          OPC_EmitInteger, MVT::i32, ARM::qsub_2,
/* 54665*/          OPC_EmitInteger, MVT::i32, ARM::qsub_3,
/* 54668*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v8i64, 9/*#Ops*/, 6, 2, 7, 3, 8, 4, 9, 5, 10,  // Results = #11
/* 54683*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST41_32), 0|OPFL_Chain,
                        2/*#Ops*/, 11, 1, 
                    // Src: (intrinsic_void 1223:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v4f32] }:$v0, MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, MQPR:{ *:[v4f32] }:$v3, 1:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST41_32 (REG_SEQUENCE:{ *:[v8i64] } QQQQPR:{ *:[i32] }, v4f32:{ *:[v4f32] }:$v0, qsub_0:{ *:[i32] }, v4f32:{ *:[v4f32] }:$v1, qsub_1:{ *:[i32] }, v4f32:{ *:[v4f32] }:$v2, qsub_2:{ *:[i32] }, v4f32:{ *:[v4f32] }:$v3, qsub_3:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 54690*/        /*Scope*/ 41, /*->54732*/
/* 54691*/          OPC_CheckInteger, 2, 
/* 54693*/          OPC_MoveParent,
/* 54694*/          OPC_EmitMergeInputChains1_0,
/* 54695*/          OPC_EmitInteger, MVT::i32, ARM::QQQQPRRegClassID,
/* 54698*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 54701*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 54704*/          OPC_EmitInteger, MVT::i32, ARM::qsub_2,
/* 54707*/          OPC_EmitInteger, MVT::i32, ARM::qsub_3,
/* 54710*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v8i64, 9/*#Ops*/, 6, 2, 7, 3, 8, 4, 9, 5, 10,  // Results = #11
/* 54725*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST42_32), 0|OPFL_Chain,
                        2/*#Ops*/, 11, 1, 
                    // Src: (intrinsic_void 1223:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v4f32] }:$v0, MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, MQPR:{ *:[v4f32] }:$v3, 2:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST42_32 (REG_SEQUENCE:{ *:[v8i64] } QQQQPR:{ *:[i32] }, v4f32:{ *:[v4f32] }:$v0, qsub_0:{ *:[i32] }, v4f32:{ *:[v4f32] }:$v1, qsub_1:{ *:[i32] }, v4f32:{ *:[v4f32] }:$v2, qsub_2:{ *:[i32] }, v4f32:{ *:[v4f32] }:$v3, qsub_3:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 54732*/        /*Scope*/ 41, /*->54774*/
/* 54733*/          OPC_CheckInteger, 3, 
/* 54735*/          OPC_MoveParent,
/* 54736*/          OPC_EmitMergeInputChains1_0,
/* 54737*/          OPC_EmitInteger, MVT::i32, ARM::QQQQPRRegClassID,
/* 54740*/          OPC_EmitInteger, MVT::i32, ARM::qsub_0,
/* 54743*/          OPC_EmitInteger, MVT::i32, ARM::qsub_1,
/* 54746*/          OPC_EmitInteger, MVT::i32, ARM::qsub_2,
/* 54749*/          OPC_EmitInteger, MVT::i32, ARM::qsub_3,
/* 54752*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                        MVT::v8i64, 9/*#Ops*/, 6, 2, 7, 3, 8, 4, 9, 5, 10,  // Results = #11
/* 54767*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VST43_32), 0|OPFL_Chain,
                        2/*#Ops*/, 11, 1, 
                    // Src: (intrinsic_void 1223:{ *:[iPTR] }, i32:{ *:[i32] }:$addr, MQPR:{ *:[v4f32] }:$v0, MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, MQPR:{ *:[v4f32] }:$v3, 3:{ *:[i32] }) - Complexity = 13
                    // Dst: (MVE_VST43_32 (REG_SEQUENCE:{ *:[v8i64] } QQQQPR:{ *:[i32] }, v4f32:{ *:[v4f32] }:$v0, qsub_0:{ *:[i32] }, v4f32:{ *:[v4f32] }:$v1, qsub_1:{ *:[i32] }, v4f32:{ *:[v4f32] }:$v2, qsub_2:{ *:[i32] }, v4f32:{ *:[v4f32] }:$v3, qsub_3:{ *:[i32] }), t2_addr_offset_none:{ *:[i32] }:$addr)
/* 54774*/        0, /*End of Scope*/
/* 54775*/      0, /*End of Scope*/
/* 54776*/    /*Scope*/ 79, /*->54856*/
/* 54777*/      OPC_CheckChild1Integer, 35|128,9/*1187*/, 
/* 54780*/      OPC_RecordChild2, // #1 = $imm
/* 54781*/      OPC_MoveChild2,
/* 54782*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 54785*/      OPC_Scope, 22, /*->54809*/ // 3 children in Scope
/* 54787*/        OPC_CheckPredicate, 56, // Predicate_imm0_239
/* 54789*/        OPC_MoveParent,
/* 54790*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 54792*/        OPC_EmitMergeInputChains1_0,
/* 54793*/        OPC_EmitConvertToTarget, 1,
/* 54795*/        OPC_EmitInteger, MVT::i32, 14, 
/* 54798*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 54801*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::HINT), 0|OPFL_Chain,
                      3/*#Ops*/, 2, 3, 4, 
                  // Src: (intrinsic_void 1187:{ *:[iPTR] }, (imm:{ *:[i32] })<<P:Predicate_imm0_239>>:$imm) - Complexity = 12
                  // Dst: (HINT (imm:{ *:[i32] }):$imm)
/* 54809*/      /*Scope*/ 22, /*->54832*/
/* 54810*/        OPC_CheckPredicate, 33, // Predicate_imm0_15
/* 54812*/        OPC_MoveParent,
/* 54813*/        OPC_CheckPatternPredicate, 44, // (Subtarget->hasV6MOps()) && (Subtarget->isThumb())
/* 54815*/        OPC_EmitMergeInputChains1_0,
/* 54816*/        OPC_EmitConvertToTarget, 1,
/* 54818*/        OPC_EmitInteger, MVT::i32, 14, 
/* 54821*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 54824*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::tHINT), 0|OPFL_Chain,
                      3/*#Ops*/, 2, 3, 4, 
                  // Src: (intrinsic_void 1187:{ *:[iPTR] }, (imm:{ *:[i32] })<<P:Predicate_imm0_15>>:$imm) - Complexity = 12
                  // Dst: (tHINT (imm:{ *:[i32] }):$imm)
/* 54832*/      /*Scope*/ 22, /*->54855*/
/* 54833*/        OPC_CheckPredicate, 56, // Predicate_imm0_239
/* 54835*/        OPC_MoveParent,
/* 54836*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 54838*/        OPC_EmitMergeInputChains1_0,
/* 54839*/        OPC_EmitConvertToTarget, 1,
/* 54841*/        OPC_EmitInteger, MVT::i32, 14, 
/* 54844*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 54847*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2HINT), 0|OPFL_Chain,
                      3/*#Ops*/, 2, 3, 4, 
                  // Src: (intrinsic_void 1187:{ *:[iPTR] }, (imm:{ *:[i32] })<<P:Predicate_imm0_239>>:$imm) - Complexity = 12
                  // Dst: (t2HINT (imm:{ *:[i32] }):$imm)
/* 54855*/      0, /*End of Scope*/
/* 54856*/    /*Scope*/ 53, /*->54910*/
/* 54857*/      OPC_CheckChild1Integer, 30|128,9/*1182*/, 
/* 54860*/      OPC_RecordChild2, // #1 = $opt
/* 54861*/      OPC_MoveChild2,
/* 54862*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 54865*/      OPC_CheckPredicate, 33, // Predicate_imm0_15
/* 54867*/      OPC_MoveParent,
/* 54868*/      OPC_Scope, 19, /*->54889*/ // 2 children in Scope
/* 54870*/        OPC_CheckPatternPredicate, 45, // (Subtarget->hasV7Ops()) && (!Subtarget->isThumb())
/* 54872*/        OPC_EmitMergeInputChains1_0,
/* 54873*/        OPC_EmitConvertToTarget, 1,
/* 54875*/        OPC_EmitInteger, MVT::i32, 14, 
/* 54878*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 54881*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::DBG), 0|OPFL_Chain,
                      3/*#Ops*/, 2, 3, 4, 
                  // Src: (intrinsic_void 1182:{ *:[iPTR] }, (imm:{ *:[i32] })<<P:Predicate_imm0_15>>:$opt) - Complexity = 12
                  // Dst: (DBG (imm:{ *:[i32] }):$opt)
/* 54889*/      /*Scope*/ 19, /*->54909*/
/* 54890*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 54892*/        OPC_EmitMergeInputChains1_0,
/* 54893*/        OPC_EmitConvertToTarget, 1,
/* 54895*/        OPC_EmitInteger, MVT::i32, 14, 
/* 54898*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 54901*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2DBG), 0|OPFL_Chain,
                      3/*#Ops*/, 2, 3, 4, 
                  // Src: (intrinsic_void 1182:{ *:[iPTR] }, (imm:{ *:[i32] })<<P:Predicate_imm0_15>>:$opt) - Complexity = 12
                  // Dst: (t2DBG (imm:{ *:[i32] }):$opt)
/* 54909*/      0, /*End of Scope*/
/* 54910*/    /*Scope*/ 45, /*->54956*/
/* 54911*/      OPC_CheckChild1Integer, 31|128,9/*1183*/, 
/* 54914*/      OPC_RecordChild2, // #1 = $opt
/* 54915*/      OPC_MoveChild2,
/* 54916*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 54919*/      OPC_CheckPredicate, 33, // Predicate_imm0_15
/* 54921*/      OPC_MoveParent,
/* 54922*/      OPC_Scope, 11, /*->54935*/ // 2 children in Scope
/* 54924*/        OPC_CheckPatternPredicate, 46, // (Subtarget->hasDataBarrier()) && (!Subtarget->isThumb())
/* 54926*/        OPC_EmitMergeInputChains1_0,
/* 54927*/        OPC_EmitConvertToTarget, 1,
/* 54929*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::DMB), 0|OPFL_Chain,
                      1/*#Ops*/, 2, 
                  // Src: (intrinsic_void 1183:{ *:[iPTR] }, (imm:{ *:[i32] })<<P:Predicate_imm0_15>>:$opt) - Complexity = 12
                  // Dst: (DMB (imm:{ *:[i32] }):$opt)
/* 54935*/      /*Scope*/ 19, /*->54955*/
/* 54936*/        OPC_CheckPatternPredicate, 47, // (Subtarget->hasDataBarrier()) && (Subtarget->isThumb())
/* 54938*/        OPC_EmitMergeInputChains1_0,
/* 54939*/        OPC_EmitConvertToTarget, 1,
/* 54941*/        OPC_EmitInteger, MVT::i32, 14, 
/* 54944*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 54947*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2DMB), 0|OPFL_Chain,
                      3/*#Ops*/, 2, 3, 4, 
                  // Src: (intrinsic_void 1183:{ *:[iPTR] }, (imm:{ *:[i32] })<<P:Predicate_imm0_15>>:$opt) - Complexity = 12
                  // Dst: (t2DMB (imm:{ *:[i32] }):$opt)
/* 54955*/      0, /*End of Scope*/
/* 54956*/    /*Scope*/ 45, /*->55002*/
/* 54957*/      OPC_CheckChild1Integer, 32|128,9/*1184*/, 
/* 54960*/      OPC_RecordChild2, // #1 = $opt
/* 54961*/      OPC_MoveChild2,
/* 54962*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 54965*/      OPC_CheckPredicate, 33, // Predicate_imm0_15
/* 54967*/      OPC_MoveParent,
/* 54968*/      OPC_Scope, 11, /*->54981*/ // 2 children in Scope
/* 54970*/        OPC_CheckPatternPredicate, 46, // (Subtarget->hasDataBarrier()) && (!Subtarget->isThumb())
/* 54972*/        OPC_EmitMergeInputChains1_0,
/* 54973*/        OPC_EmitConvertToTarget, 1,
/* 54975*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::DSB), 0|OPFL_Chain,
                      1/*#Ops*/, 2, 
                  // Src: (intrinsic_void 1184:{ *:[iPTR] }, (imm:{ *:[i32] })<<P:Predicate_imm0_15>>:$opt) - Complexity = 12
                  // Dst: (DSB (imm:{ *:[i32] }):$opt)
/* 54981*/      /*Scope*/ 19, /*->55001*/
/* 54982*/        OPC_CheckPatternPredicate, 47, // (Subtarget->hasDataBarrier()) && (Subtarget->isThumb())
/* 54984*/        OPC_EmitMergeInputChains1_0,
/* 54985*/        OPC_EmitConvertToTarget, 1,
/* 54987*/        OPC_EmitInteger, MVT::i32, 14, 
/* 54990*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 54993*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2DSB), 0|OPFL_Chain,
                      3/*#Ops*/, 2, 3, 4, 
                  // Src: (intrinsic_void 1184:{ *:[iPTR] }, (imm:{ *:[i32] })<<P:Predicate_imm0_15>>:$opt) - Complexity = 12
                  // Dst: (t2DSB (imm:{ *:[i32] }):$opt)
/* 55001*/      0, /*End of Scope*/
/* 55002*/    /*Scope*/ 45, /*->55048*/
/* 55003*/      OPC_CheckChild1Integer, 36|128,9/*1188*/, 
/* 55006*/      OPC_RecordChild2, // #1 = $opt
/* 55007*/      OPC_MoveChild2,
/* 55008*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 55011*/      OPC_CheckPredicate, 33, // Predicate_imm0_15
/* 55013*/      OPC_MoveParent,
/* 55014*/      OPC_Scope, 11, /*->55027*/ // 2 children in Scope
/* 55016*/        OPC_CheckPatternPredicate, 46, // (Subtarget->hasDataBarrier()) && (!Subtarget->isThumb())
/* 55018*/        OPC_EmitMergeInputChains1_0,
/* 55019*/        OPC_EmitConvertToTarget, 1,
/* 55021*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::ISB), 0|OPFL_Chain,
                      1/*#Ops*/, 2, 
                  // Src: (intrinsic_void 1188:{ *:[iPTR] }, (imm:{ *:[i32] })<<P:Predicate_imm0_15>>:$opt) - Complexity = 12
                  // Dst: (ISB (imm:{ *:[i32] }):$opt)
/* 55027*/      /*Scope*/ 19, /*->55047*/
/* 55028*/        OPC_CheckPatternPredicate, 47, // (Subtarget->hasDataBarrier()) && (Subtarget->isThumb())
/* 55030*/        OPC_EmitMergeInputChains1_0,
/* 55031*/        OPC_EmitConvertToTarget, 1,
/* 55033*/        OPC_EmitInteger, MVT::i32, 14, 
/* 55036*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55039*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2ISB), 0|OPFL_Chain,
                      3/*#Ops*/, 2, 3, 4, 
                  // Src: (intrinsic_void 1188:{ *:[iPTR] }, (imm:{ *:[i32] })<<P:Predicate_imm0_15>>:$opt) - Complexity = 12
                  // Dst: (t2ISB (imm:{ *:[i32] }):$opt)
/* 55047*/      0, /*End of Scope*/
/* 55048*/    /*Scope*/ 31, /*->55080*/
/* 55049*/      OPC_CheckChild1Integer, 17|128,9/*1169*/, 
/* 55052*/      OPC_Scope, 8, /*->55062*/ // 2 children in Scope
/* 55054*/        OPC_CheckPatternPredicate, 48, // (Subtarget->hasV6KOps()) && (!Subtarget->isThumb())
/* 55056*/        OPC_EmitMergeInputChains1_0,
/* 55057*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::CLREX), 0|OPFL_Chain,
                      0/*#Ops*/, 
                  // Src: (intrinsic_void 1169:{ *:[iPTR] }) - Complexity = 8
                  // Dst: (CLREX)
/* 55062*/      /*Scope*/ 16, /*->55079*/
/* 55063*/        OPC_CheckPatternPredicate, 49, // (Subtarget->hasV7Clrex()) && (Subtarget->isThumb())
/* 55065*/        OPC_EmitMergeInputChains1_0,
/* 55066*/        OPC_EmitInteger, MVT::i32, 14, 
/* 55069*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55072*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2CLREX), 0|OPFL_Chain,
                      2/*#Ops*/, 1, 2, 
                  // Src: (intrinsic_void 1169:{ *:[iPTR] }) - Complexity = 8
                  // Dst: (t2CLREX)
/* 55079*/      0, /*End of Scope*/
/* 55080*/    /*Scope*/ 15, /*->55096*/
/* 55081*/      OPC_CheckChild1Integer, 93|128,1/*221*/, 
/* 55084*/      OPC_RecordChild2, // #1 = $elts
/* 55085*/      OPC_CheckChild2Type, MVT::i32,
/* 55087*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 55089*/      OPC_EmitMergeInputChains1_0,
/* 55090*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::t2DoLoopStart), 0|OPFL_Chain,
                    1/*#Ops*/, 1, 
                // Src: (intrinsic_void 221:{ *:[iPTR] }, rGPR:{ *:[i32] }:$elts) - Complexity = 8
                // Dst: (t2DoLoopStart rGPR:{ *:[i32] }:$elts)
/* 55096*/    /*Scope*/ 21, /*->55118*/
/* 55097*/      OPC_CheckChild1Integer, 90|128,10/*1370*/, 
/* 55100*/      OPC_RecordChild2, // #1 = $Rt
/* 55101*/      OPC_CheckPatternPredicate, 33, // (Subtarget->hasFPRegs())
/* 55103*/      OPC_EmitMergeInputChains1_0,
/* 55104*/      OPC_EmitInteger, MVT::i32, 14, 
/* 55107*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55110*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::VMSR), 0|OPFL_Chain,
                    3/*#Ops*/, 1, 2, 3, 
                // Src: (intrinsic_void 1370:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rt) - Complexity = 8
                // Dst: (VMSR GPRnopc:{ *:[i32] }:$Rt)
/* 55118*/    0, /*End of Scope*/
/* 55119*/  /*SwitchOpcode*/ 4|128,3/*388*/, TARGET_VAL(ARMISD::PRELOAD),// ->55511
/* 55123*/    OPC_RecordNode, // #0 = 'ARMPreload' chained node
/* 55124*/    OPC_Scope, 69|128,2/*325*/, /*->55452*/ // 2 children in Scope
/* 55127*/      OPC_RecordChild1, // #1 = $shift
/* 55128*/      OPC_CheckChild1Type, MVT::i32,
/* 55130*/      OPC_Scope, 12|128,1/*140*/, /*->55273*/ // 2 children in Scope
/* 55133*/        OPC_CheckChild2Integer, 1, 
/* 55135*/        OPC_CheckChild2Type, MVT::i32,
/* 55137*/        OPC_Scope, 31, /*->55170*/ // 2 children in Scope
/* 55139*/          OPC_CheckChild3Integer, 1, 
/* 55141*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 55143*/          OPC_Scope, 12, /*->55157*/ // 2 children in Scope
/* 55145*/            OPC_CheckComplexPat, /*CP*/17, /*#*/1, // SelectLdStSOReg:$shift #2 #3 #4
/* 55148*/            OPC_EmitMergeInputChains1_0,
/* 55149*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::PLDrs), 0|OPFL_Chain,
                          3/*#Ops*/, 2, 3, 4, 
                      // Src: (ARMPreload ldst_so_reg:{ *:[i32] }:$shift, 1:{ *:[i32] }, 1:{ *:[i32] }) - Complexity = 25
                      // Dst: (PLDrs ldst_so_reg:{ *:[i32] }:$shift)
/* 55157*/          /*Scope*/ 11, /*->55169*/
/* 55158*/            OPC_CheckComplexPat, /*CP*/21, /*#*/1, // SelectAddrModeImm12:$addr #2 #3
/* 55161*/            OPC_EmitMergeInputChains1_0,
/* 55162*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::PLDi12), 0|OPFL_Chain,
                          2/*#Ops*/, 2, 3, 
                      // Src: (ARMPreload addrmode_imm12:{ *:[i32] }:$addr, 1:{ *:[i32] }, 1:{ *:[i32] }) - Complexity = 22
                      // Dst: (PLDi12 addrmode_imm12:{ *:[i32] }:$addr)
/* 55169*/          0, /*End of Scope*/
/* 55170*/        /*Scope*/ 101, /*->55272*/
/* 55171*/          OPC_CheckChild3Integer, 0, 
/* 55173*/          OPC_Scope, 14, /*->55189*/ // 4 children in Scope
/* 55175*/            OPC_CheckPatternPredicate, 45, // (Subtarget->hasV7Ops()) && (!Subtarget->isThumb())
/* 55177*/            OPC_CheckComplexPat, /*CP*/17, /*#*/1, // SelectLdStSOReg:$shift #2 #3 #4
/* 55180*/            OPC_EmitMergeInputChains1_0,
/* 55181*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::PLIrs), 0|OPFL_Chain,
                          3/*#Ops*/, 2, 3, 4, 
                      // Src: (ARMPreload ldst_so_reg:{ *:[i32] }:$shift, 1:{ *:[i32] }, 0:{ *:[i32] }) - Complexity = 25
                      // Dst: (PLIrs ldst_so_reg:{ *:[i32] }:$shift)
/* 55189*/          /*Scope*/ 22, /*->55212*/
/* 55190*/            OPC_CheckPatternPredicate, 50, // (Subtarget->hasMPExtension()) && (Subtarget->hasV7Ops()) && (Subtarget->isThumb2())
/* 55192*/            OPC_CheckComplexPat, /*CP*/18, /*#*/1, // SelectT2AddrModeSoReg:$addr #2 #3 #4
/* 55195*/            OPC_EmitMergeInputChains1_0,
/* 55196*/            OPC_EmitInteger, MVT::i32, 14, 
/* 55199*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55202*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::t2PLDWs), 0|OPFL_Chain,
                          5/*#Ops*/, 2, 3, 4, 5, 6, 
                      // Src: (ARMPreload t2addrmode_so_reg:{ *:[i32] }:$addr, 1:{ *:[i32] }, 0:{ *:[i32] }) - Complexity = 25
                      // Dst: (t2PLDWs t2addrmode_so_reg:{ *:[i32] }:$addr)
/* 55212*/          /*Scope*/ 13, /*->55226*/
/* 55213*/            OPC_CheckPatternPredicate, 45, // (Subtarget->hasV7Ops()) && (!Subtarget->isThumb())
/* 55215*/            OPC_CheckComplexPat, /*CP*/21, /*#*/1, // SelectAddrModeImm12:$addr #2 #3
/* 55218*/            OPC_EmitMergeInputChains1_0,
/* 55219*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::PLIi12), 0|OPFL_Chain,
                          2/*#Ops*/, 2, 3, 
                      // Src: (ARMPreload addrmode_imm12:{ *:[i32] }:$addr, 1:{ *:[i32] }, 0:{ *:[i32] }) - Complexity = 22
                      // Dst: (PLIi12 addrmode_imm12:{ *:[i32] }:$addr)
/* 55226*/          /*Scope*/ 44, /*->55271*/
/* 55227*/            OPC_CheckPatternPredicate, 50, // (Subtarget->hasMPExtension()) && (Subtarget->hasV7Ops()) && (Subtarget->isThumb2())
/* 55229*/            OPC_Scope, 19, /*->55250*/ // 2 children in Scope
/* 55231*/              OPC_CheckComplexPat, /*CP*/25, /*#*/1, // SelectT2AddrModeImm12:$addr #2 #3
/* 55234*/              OPC_EmitMergeInputChains1_0,
/* 55235*/              OPC_EmitInteger, MVT::i32, 14, 
/* 55238*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55241*/              OPC_MorphNodeTo0, TARGET_VAL(ARM::t2PLDWi12), 0|OPFL_Chain,
                            4/*#Ops*/, 2, 3, 4, 5, 
                        // Src: (ARMPreload t2addrmode_imm12:{ *:[i32] }:$addr, 1:{ *:[i32] }, 0:{ *:[i32] }) - Complexity = 22
                        // Dst: (t2PLDWi12 t2addrmode_imm12:{ *:[i32] }:$addr)
/* 55250*/            /*Scope*/ 19, /*->55270*/
/* 55251*/              OPC_CheckComplexPat, /*CP*/26, /*#*/1, // SelectT2AddrModeImm8:$addr #2 #3
/* 55254*/              OPC_EmitMergeInputChains1_0,
/* 55255*/              OPC_EmitInteger, MVT::i32, 14, 
/* 55258*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55261*/              OPC_MorphNodeTo0, TARGET_VAL(ARM::t2PLDWi8), 0|OPFL_Chain,
                            4/*#Ops*/, 2, 3, 4, 5, 
                        // Src: (ARMPreload t2addrmode_negimm8:{ *:[i32] }:$addr, 1:{ *:[i32] }, 0:{ *:[i32] }) - Complexity = 22
                        // Dst: (t2PLDWi8 t2addrmode_negimm8:{ *:[i32] }:$addr)
/* 55270*/            0, /*End of Scope*/
/* 55271*/          0, /*End of Scope*/
/* 55272*/        0, /*End of Scope*/
/* 55273*/      /*Scope*/ 48|128,1/*176*/, /*->55451*/
/* 55275*/        OPC_CheckChild2Integer, 0, 
/* 55277*/        OPC_CheckChild2Type, MVT::i32,
/* 55279*/        OPC_Scope, 101, /*->55382*/ // 2 children in Scope
/* 55281*/          OPC_CheckChild3Integer, 1, 
/* 55283*/          OPC_Scope, 14, /*->55299*/ // 4 children in Scope
/* 55285*/            OPC_CheckPatternPredicate, 51, // (Subtarget->hasMPExtension()) && (Subtarget->hasV7Ops()) && (!Subtarget->isThumb())
/* 55287*/            OPC_CheckComplexPat, /*CP*/17, /*#*/1, // SelectLdStSOReg:$shift #2 #3 #4
/* 55290*/            OPC_EmitMergeInputChains1_0,
/* 55291*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::PLDWrs), 0|OPFL_Chain,
                          3/*#Ops*/, 2, 3, 4, 
                      // Src: (ARMPreload ldst_so_reg:{ *:[i32] }:$shift, 0:{ *:[i32] }, 1:{ *:[i32] }) - Complexity = 25
                      // Dst: (PLDWrs ldst_so_reg:{ *:[i32] }:$shift)
/* 55299*/          /*Scope*/ 22, /*->55322*/
/* 55300*/            OPC_CheckPatternPredicate, 52, // (Subtarget->hasV7Ops()) && (Subtarget->isThumb2())
/* 55302*/            OPC_CheckComplexPat, /*CP*/18, /*#*/1, // SelectT2AddrModeSoReg:$addr #2 #3 #4
/* 55305*/            OPC_EmitMergeInputChains1_0,
/* 55306*/            OPC_EmitInteger, MVT::i32, 14, 
/* 55309*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55312*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::t2PLIs), 0|OPFL_Chain,
                          5/*#Ops*/, 2, 3, 4, 5, 6, 
                      // Src: (ARMPreload t2addrmode_so_reg:{ *:[i32] }:$addr, 0:{ *:[i32] }, 1:{ *:[i32] }) - Complexity = 25
                      // Dst: (t2PLIs t2addrmode_so_reg:{ *:[i32] }:$addr)
/* 55322*/          /*Scope*/ 13, /*->55336*/
/* 55323*/            OPC_CheckPatternPredicate, 51, // (Subtarget->hasMPExtension()) && (Subtarget->hasV7Ops()) && (!Subtarget->isThumb())
/* 55325*/            OPC_CheckComplexPat, /*CP*/21, /*#*/1, // SelectAddrModeImm12:$addr #2 #3
/* 55328*/            OPC_EmitMergeInputChains1_0,
/* 55329*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::PLDWi12), 0|OPFL_Chain,
                          2/*#Ops*/, 2, 3, 
                      // Src: (ARMPreload addrmode_imm12:{ *:[i32] }:$addr, 0:{ *:[i32] }, 1:{ *:[i32] }) - Complexity = 22
                      // Dst: (PLDWi12 addrmode_imm12:{ *:[i32] }:$addr)
/* 55336*/          /*Scope*/ 44, /*->55381*/
/* 55337*/            OPC_CheckPatternPredicate, 52, // (Subtarget->hasV7Ops()) && (Subtarget->isThumb2())
/* 55339*/            OPC_Scope, 19, /*->55360*/ // 2 children in Scope
/* 55341*/              OPC_CheckComplexPat, /*CP*/25, /*#*/1, // SelectT2AddrModeImm12:$addr #2 #3
/* 55344*/              OPC_EmitMergeInputChains1_0,
/* 55345*/              OPC_EmitInteger, MVT::i32, 14, 
/* 55348*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55351*/              OPC_MorphNodeTo0, TARGET_VAL(ARM::t2PLIi12), 0|OPFL_Chain,
                            4/*#Ops*/, 2, 3, 4, 5, 
                        // Src: (ARMPreload t2addrmode_imm12:{ *:[i32] }:$addr, 0:{ *:[i32] }, 1:{ *:[i32] }) - Complexity = 22
                        // Dst: (t2PLIi12 t2addrmode_imm12:{ *:[i32] }:$addr)
/* 55360*/            /*Scope*/ 19, /*->55380*/
/* 55361*/              OPC_CheckComplexPat, /*CP*/26, /*#*/1, // SelectT2AddrModeImm8:$addr #2 #3
/* 55364*/              OPC_EmitMergeInputChains1_0,
/* 55365*/              OPC_EmitInteger, MVT::i32, 14, 
/* 55368*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55371*/              OPC_MorphNodeTo0, TARGET_VAL(ARM::t2PLIi8), 0|OPFL_Chain,
                            4/*#Ops*/, 2, 3, 4, 5, 
                        // Src: (ARMPreload t2addrmode_negimm8:{ *:[i32] }:$addr, 0:{ *:[i32] }, 1:{ *:[i32] }) - Complexity = 22
                        // Dst: (t2PLIi8 t2addrmode_negimm8:{ *:[i32] }:$addr)
/* 55380*/            0, /*End of Scope*/
/* 55381*/          0, /*End of Scope*/
/* 55382*/        /*Scope*/ 67, /*->55450*/
/* 55383*/          OPC_CheckChild3Integer, 0, 
/* 55385*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 55387*/          OPC_Scope, 20, /*->55409*/ // 3 children in Scope
/* 55389*/            OPC_CheckComplexPat, /*CP*/18, /*#*/1, // SelectT2AddrModeSoReg:$addr #2 #3 #4
/* 55392*/            OPC_EmitMergeInputChains1_0,
/* 55393*/            OPC_EmitInteger, MVT::i32, 14, 
/* 55396*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55399*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::t2PLDs), 0|OPFL_Chain,
                          5/*#Ops*/, 2, 3, 4, 5, 6, 
                      // Src: (ARMPreload t2addrmode_so_reg:{ *:[i32] }:$addr, 0:{ *:[i32] }, 0:{ *:[i32] }) - Complexity = 25
                      // Dst: (t2PLDs t2addrmode_so_reg:{ *:[i32] }:$addr)
/* 55409*/          /*Scope*/ 19, /*->55429*/
/* 55410*/            OPC_CheckComplexPat, /*CP*/25, /*#*/1, // SelectT2AddrModeImm12:$addr #2 #3
/* 55413*/            OPC_EmitMergeInputChains1_0,
/* 55414*/            OPC_EmitInteger, MVT::i32, 14, 
/* 55417*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55420*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::t2PLDi12), 0|OPFL_Chain,
                          4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ARMPreload t2addrmode_imm12:{ *:[i32] }:$addr, 0:{ *:[i32] }, 0:{ *:[i32] }) - Complexity = 22
                      // Dst: (t2PLDi12 t2addrmode_imm12:{ *:[i32] }:$addr)
/* 55429*/          /*Scope*/ 19, /*->55449*/
/* 55430*/            OPC_CheckComplexPat, /*CP*/26, /*#*/1, // SelectT2AddrModeImm8:$addr #2 #3
/* 55433*/            OPC_EmitMergeInputChains1_0,
/* 55434*/            OPC_EmitInteger, MVT::i32, 14, 
/* 55437*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55440*/            OPC_MorphNodeTo0, TARGET_VAL(ARM::t2PLDi8), 0|OPFL_Chain,
                          4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ARMPreload t2addrmode_negimm8:{ *:[i32] }:$addr, 0:{ *:[i32] }, 0:{ *:[i32] }) - Complexity = 22
                      // Dst: (t2PLDi8 t2addrmode_negimm8:{ *:[i32] }:$addr)
/* 55449*/          0, /*End of Scope*/
/* 55450*/        0, /*End of Scope*/
/* 55451*/      0, /*End of Scope*/
/* 55452*/    /*Scope*/ 57, /*->55510*/
/* 55453*/      OPC_MoveChild1,
/* 55454*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::Wrapper),
/* 55457*/      OPC_RecordChild0, // #1 = $addr
/* 55458*/      OPC_MoveChild0,
/* 55459*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstantPool),
/* 55462*/      OPC_MoveParent,
/* 55463*/      OPC_MoveParent,
/* 55464*/      OPC_CheckChild2Integer, 0, 
/* 55466*/      OPC_CheckChild2Type, MVT::i32,
/* 55468*/      OPC_Scope, 19, /*->55489*/ // 2 children in Scope
/* 55470*/        OPC_CheckChild3Integer, 0, 
/* 55472*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 55474*/        OPC_EmitMergeInputChains1_0,
/* 55475*/        OPC_EmitInteger, MVT::i32, 14, 
/* 55478*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55481*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2PLDpci), 0|OPFL_Chain,
                      3/*#Ops*/, 1, 2, 3, 
                  // Src: (ARMPreload (ARMWrapper:{ *:[iPTR] } (tconstpool:{ *:[iPTR] }):$addr), 0:{ *:[i32] }, 0:{ *:[i32] }) - Complexity = 19
                  // Dst: (t2PLDpci (tconstpool:{ *:[i32] }):$addr)
/* 55489*/      /*Scope*/ 19, /*->55509*/
/* 55490*/        OPC_CheckChild3Integer, 1, 
/* 55492*/        OPC_CheckPatternPredicate, 52, // (Subtarget->hasV7Ops()) && (Subtarget->isThumb2())
/* 55494*/        OPC_EmitMergeInputChains1_0,
/* 55495*/        OPC_EmitInteger, MVT::i32, 14, 
/* 55498*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55501*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2PLIpci), 0|OPFL_Chain,
                      3/*#Ops*/, 1, 2, 3, 
                  // Src: (ARMPreload (ARMWrapper:{ *:[iPTR] } (tconstpool:{ *:[iPTR] }):$addr), 0:{ *:[i32] }, 1:{ *:[i32] }) - Complexity = 19
                  // Dst: (t2PLIpci (tconstpool:{ *:[i32] }):$addr)
/* 55509*/      0, /*End of Scope*/
/* 55510*/    0, /*End of Scope*/
/* 55511*/  /*SwitchOpcode*/ 59|128,10/*1339*/, TARGET_VAL(ARMISD::CMPZ),// ->56854
/* 55515*/    OPC_Scope, 123, /*->55640*/ // 12 children in Scope
/* 55517*/      OPC_MoveChild0,
/* 55518*/      OPC_SwitchOpcode /*2 cases */, 57, TARGET_VAL(ISD::AND),// ->55579
/* 55522*/        OPC_RecordChild0, // #0 = $Rn
/* 55523*/        OPC_RecordChild1, // #1 = $shift
/* 55524*/        OPC_CheckPredicate, 57, // Predicate_and_su
/* 55526*/        OPC_CheckType, MVT::i32,
/* 55528*/        OPC_MoveParent,
/* 55529*/        OPC_CheckChild1Integer, 0, 
/* 55531*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 55533*/        OPC_Scope, 21, /*->55556*/ // 2 children in Scope
/* 55535*/          OPC_CheckComplexPat, /*CP*/1, /*#*/1, // SelectRegShifterOperand:$shift #2 #3 #4
/* 55538*/          OPC_EmitInteger, MVT::i32, 14, 
/* 55541*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55544*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::TSTrsr), 0|OPFL_GlueOutput,
                        MVT::i32, 6/*#Ops*/, 0, 2, 3, 4, 5, 6, 
                    // Src: (ARMcmpZ (and:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)<<P:Predicate_and_su>>, 0:{ *:[i32] }) - Complexity = 24
                    // Dst: (TSTrsr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/* 55556*/        /*Scope*/ 21, /*->55578*/
/* 55557*/          OPC_CheckComplexPat, /*CP*/1, /*#*/0, // SelectRegShifterOperand:$shift #2 #3 #4
/* 55560*/          OPC_EmitInteger, MVT::i32, 14, 
/* 55563*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55566*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::TSTrsr), 0|OPFL_GlueOutput,
                        MVT::i32, 6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                    // Src: (ARMcmpZ (and:{ *:[i32] } so_reg_reg:{ *:[i32] }:$shift, GPRnopc:{ *:[i32] }:$Rn)<<P:Predicate_and_su>>, 0:{ *:[i32] }) - Complexity = 24
                    // Dst: (TSTrsr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/* 55578*/        0, /*End of Scope*/
/* 55579*/      /*SwitchOpcode*/ 57, TARGET_VAL(ISD::XOR),// ->55639
/* 55582*/        OPC_RecordChild0, // #0 = $Rn
/* 55583*/        OPC_RecordChild1, // #1 = $shift
/* 55584*/        OPC_CheckPredicate, 57, // Predicate_xor_su
/* 55586*/        OPC_CheckType, MVT::i32,
/* 55588*/        OPC_MoveParent,
/* 55589*/        OPC_CheckChild1Integer, 0, 
/* 55591*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 55593*/        OPC_Scope, 21, /*->55616*/ // 2 children in Scope
/* 55595*/          OPC_CheckComplexPat, /*CP*/1, /*#*/1, // SelectRegShifterOperand:$shift #2 #3 #4
/* 55598*/          OPC_EmitInteger, MVT::i32, 14, 
/* 55601*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55604*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::TEQrsr), 0|OPFL_GlueOutput,
                        MVT::i32, 6/*#Ops*/, 0, 2, 3, 4, 5, 6, 
                    // Src: (ARMcmpZ (xor:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)<<P:Predicate_xor_su>>, 0:{ *:[i32] }) - Complexity = 24
                    // Dst: (TEQrsr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/* 55616*/        /*Scope*/ 21, /*->55638*/
/* 55617*/          OPC_CheckComplexPat, /*CP*/1, /*#*/0, // SelectRegShifterOperand:$shift #2 #3 #4
/* 55620*/          OPC_EmitInteger, MVT::i32, 14, 
/* 55623*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55626*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::TEQrsr), 0|OPFL_GlueOutput,
                        MVT::i32, 6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                    // Src: (ARMcmpZ (xor:{ *:[i32] } so_reg_reg:{ *:[i32] }:$shift, GPRnopc:{ *:[i32] }:$Rn)<<P:Predicate_xor_su>>, 0:{ *:[i32] }) - Complexity = 24
                    // Dst: (TEQrsr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/* 55638*/        0, /*End of Scope*/
/* 55639*/      0, // EndSwitchOpcode
/* 55640*/    /*Scope*/ 34, /*->55675*/
/* 55641*/      OPC_RecordChild0, // #0 = $Rn
/* 55642*/      OPC_CheckChild0Type, MVT::i32,
/* 55644*/      OPC_MoveChild1,
/* 55645*/      OPC_CheckOpcode, TARGET_VAL(ISD::SUB),
/* 55648*/      OPC_CheckChild0Integer, 0, 
/* 55650*/      OPC_RecordChild1, // #1 = $shift
/* 55651*/      OPC_MoveParent,
/* 55652*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 55654*/      OPC_CheckComplexPat, /*CP*/1, /*#*/1, // SelectRegShifterOperand:$shift #2 #3 #4
/* 55657*/      OPC_EmitInteger, MVT::i32, 14, 
/* 55660*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55663*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::CMNzrsr), 0|OPFL_GlueOutput,
                    MVT::i32, 6/*#Ops*/, 0, 2, 3, 4, 5, 6, 
                // Src: (ARMcmpZ GPRnopc:{ *:[i32] }:$Rn, (sub:{ *:[i32] } 0:{ *:[i32] }, so_reg_reg:{ *:[i32] }:$shift)) - Complexity = 23
                // Dst: (CMNzrsr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/* 55675*/    /*Scope*/ 120|128,1/*248*/, /*->55925*/
/* 55677*/      OPC_MoveChild0,
/* 55678*/      OPC_SwitchOpcode /*3 cases */, 30, TARGET_VAL(ISD::SUB),// ->55712
/* 55682*/        OPC_CheckChild0Integer, 0, 
/* 55684*/        OPC_RecordChild1, // #0 = $shift
/* 55685*/        OPC_CheckType, MVT::i32,
/* 55687*/        OPC_MoveParent,
/* 55688*/        OPC_RecordChild1, // #1 = $Rn
/* 55689*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 55691*/        OPC_CheckComplexPat, /*CP*/1, /*#*/0, // SelectRegShifterOperand:$shift #2 #3 #4
/* 55694*/        OPC_EmitInteger, MVT::i32, 14, 
/* 55697*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55700*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::CMNzrsr), 0|OPFL_GlueOutput,
                      MVT::i32, 6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                  // Src: (ARMcmpZ (sub:{ *:[i32] } 0:{ *:[i32] }, so_reg_reg:{ *:[i32] }:$shift), GPRnopc:{ *:[i32] }:$Rn) - Complexity = 23
                  // Dst: (CMNzrsr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/* 55712*/      /*SwitchOpcode*/ 103, TARGET_VAL(ISD::AND),// ->55818
/* 55715*/        OPC_RecordChild0, // #0 = $Rn
/* 55716*/        OPC_RecordChild1, // #1 = $shift
/* 55717*/        OPC_CheckPredicate, 57, // Predicate_and_su
/* 55719*/        OPC_CheckType, MVT::i32,
/* 55721*/        OPC_MoveParent,
/* 55722*/        OPC_CheckChild1Integer, 0, 
/* 55724*/        OPC_Scope, 22, /*->55748*/ // 4 children in Scope
/* 55726*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 55728*/          OPC_CheckComplexPat, /*CP*/3, /*#*/1, // SelectImmShifterOperand:$shift #2 #3
/* 55731*/          OPC_EmitInteger, MVT::i32, 14, 
/* 55734*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55737*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::TSTrsi), 0|OPFL_GlueOutput,
                        MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                    // Src: (ARMcmpZ (and:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)<<P:Predicate_and_su>>, 0:{ *:[i32] }) - Complexity = 21
                    // Dst: (TSTrsi:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/* 55748*/        /*Scope*/ 22, /*->55771*/
/* 55749*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 55751*/          OPC_CheckComplexPat, /*CP*/0, /*#*/1, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/* 55754*/          OPC_EmitInteger, MVT::i32, 14, 
/* 55757*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55760*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2TSTrs), 0|OPFL_GlueOutput,
                        MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                    // Src: (ARMcmpZ (and:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)<<P:Predicate_and_su>>, 0:{ *:[i32] }) - Complexity = 21
                    // Dst: (t2TSTrs:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/* 55771*/        /*Scope*/ 22, /*->55794*/
/* 55772*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 55774*/          OPC_CheckComplexPat, /*CP*/3, /*#*/0, // SelectImmShifterOperand:$shift #2 #3
/* 55777*/          OPC_EmitInteger, MVT::i32, 14, 
/* 55780*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55783*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::TSTrsi), 0|OPFL_GlueOutput,
                        MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                    // Src: (ARMcmpZ (and:{ *:[i32] } so_reg_imm:{ *:[i32] }:$shift, GPR:{ *:[i32] }:$Rn)<<P:Predicate_and_su>>, 0:{ *:[i32] }) - Complexity = 21
                    // Dst: (TSTrsi:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/* 55794*/        /*Scope*/ 22, /*->55817*/
/* 55795*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 55797*/          OPC_CheckComplexPat, /*CP*/0, /*#*/0, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/* 55800*/          OPC_EmitInteger, MVT::i32, 14, 
/* 55803*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55806*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2TSTrs), 0|OPFL_GlueOutput,
                        MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                    // Src: (ARMcmpZ (and:{ *:[i32] } t2_so_reg:{ *:[i32] }:$ShiftedRm, rGPR:{ *:[i32] }:$Rn)<<P:Predicate_and_su>>, 0:{ *:[i32] }) - Complexity = 21
                    // Dst: (t2TSTrs:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/* 55817*/        0, /*End of Scope*/
/* 55818*/      /*SwitchOpcode*/ 103, TARGET_VAL(ISD::XOR),// ->55924
/* 55821*/        OPC_RecordChild0, // #0 = $Rn
/* 55822*/        OPC_RecordChild1, // #1 = $shift
/* 55823*/        OPC_CheckPredicate, 57, // Predicate_xor_su
/* 55825*/        OPC_CheckType, MVT::i32,
/* 55827*/        OPC_MoveParent,
/* 55828*/        OPC_CheckChild1Integer, 0, 
/* 55830*/        OPC_Scope, 22, /*->55854*/ // 4 children in Scope
/* 55832*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 55834*/          OPC_CheckComplexPat, /*CP*/3, /*#*/1, // SelectImmShifterOperand:$shift #2 #3
/* 55837*/          OPC_EmitInteger, MVT::i32, 14, 
/* 55840*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55843*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::TEQrsi), 0|OPFL_GlueOutput,
                        MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                    // Src: (ARMcmpZ (xor:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)<<P:Predicate_xor_su>>, 0:{ *:[i32] }) - Complexity = 21
                    // Dst: (TEQrsi:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/* 55854*/        /*Scope*/ 22, /*->55877*/
/* 55855*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 55857*/          OPC_CheckComplexPat, /*CP*/0, /*#*/1, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/* 55860*/          OPC_EmitInteger, MVT::i32, 14, 
/* 55863*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55866*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2TEQrs), 0|OPFL_GlueOutput,
                        MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                    // Src: (ARMcmpZ (xor:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)<<P:Predicate_xor_su>>, 0:{ *:[i32] }) - Complexity = 21
                    // Dst: (t2TEQrs:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/* 55877*/        /*Scope*/ 22, /*->55900*/
/* 55878*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 55880*/          OPC_CheckComplexPat, /*CP*/3, /*#*/0, // SelectImmShifterOperand:$shift #2 #3
/* 55883*/          OPC_EmitInteger, MVT::i32, 14, 
/* 55886*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55889*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::TEQrsi), 0|OPFL_GlueOutput,
                        MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                    // Src: (ARMcmpZ (xor:{ *:[i32] } so_reg_imm:{ *:[i32] }:$shift, GPR:{ *:[i32] }:$Rn)<<P:Predicate_xor_su>>, 0:{ *:[i32] }) - Complexity = 21
                    // Dst: (TEQrsi:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/* 55900*/        /*Scope*/ 22, /*->55923*/
/* 55901*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 55903*/          OPC_CheckComplexPat, /*CP*/0, /*#*/0, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/* 55906*/          OPC_EmitInteger, MVT::i32, 14, 
/* 55909*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55912*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2TEQrs), 0|OPFL_GlueOutput,
                        MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                    // Src: (ARMcmpZ (xor:{ *:[i32] } t2_so_reg:{ *:[i32] }:$ShiftedRm, rGPR:{ *:[i32] }:$Rn)<<P:Predicate_xor_su>>, 0:{ *:[i32] }) - Complexity = 21
                    // Dst: (t2TEQrs:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/* 55923*/        0, /*End of Scope*/
/* 55924*/      0, // EndSwitchOpcode
/* 55925*/    /*Scope*/ 59, /*->55985*/
/* 55926*/      OPC_RecordChild0, // #0 = $Rn
/* 55927*/      OPC_CheckChild0Type, MVT::i32,
/* 55929*/      OPC_MoveChild1,
/* 55930*/      OPC_CheckOpcode, TARGET_VAL(ISD::SUB),
/* 55933*/      OPC_CheckChild0Integer, 0, 
/* 55935*/      OPC_RecordChild1, // #1 = $shift
/* 55936*/      OPC_MoveParent,
/* 55937*/      OPC_Scope, 22, /*->55961*/ // 2 children in Scope
/* 55939*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 55941*/        OPC_CheckComplexPat, /*CP*/3, /*#*/1, // SelectImmShifterOperand:$shift #2 #3
/* 55944*/        OPC_EmitInteger, MVT::i32, 14, 
/* 55947*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55950*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::CMNzrsi), 0|OPFL_GlueOutput,
                      MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                  // Src: (ARMcmpZ GPR:{ *:[i32] }:$Rn, (sub:{ *:[i32] } 0:{ *:[i32] }, so_reg_imm:{ *:[i32] }:$shift)) - Complexity = 20
                  // Dst: (CMNzrsi:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/* 55961*/      /*Scope*/ 22, /*->55984*/
/* 55962*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 55964*/        OPC_CheckComplexPat, /*CP*/0, /*#*/1, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/* 55967*/        OPC_EmitInteger, MVT::i32, 14, 
/* 55970*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 55973*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CMNzrs), 0|OPFL_GlueOutput,
                      MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                  // Src: (ARMcmpZ GPRnopc:{ *:[i32] }:$Rn, (sub:{ *:[i32] } 0:{ *:[i32] }, t2_so_reg:{ *:[i32] }:$ShiftedRm)) - Complexity = 20
                  // Dst: (t2CMNzrs:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/* 55984*/      0, /*End of Scope*/
/* 55985*/    /*Scope*/ 79|128,1/*207*/, /*->56194*/
/* 55987*/      OPC_MoveChild0,
/* 55988*/      OPC_SwitchOpcode /*3 cases */, 55, TARGET_VAL(ISD::SUB),// ->56047
/* 55992*/        OPC_CheckChild0Integer, 0, 
/* 55994*/        OPC_RecordChild1, // #0 = $shift
/* 55995*/        OPC_CheckType, MVT::i32,
/* 55997*/        OPC_MoveParent,
/* 55998*/        OPC_RecordChild1, // #1 = $Rn
/* 55999*/        OPC_Scope, 22, /*->56023*/ // 2 children in Scope
/* 56001*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 56003*/          OPC_CheckComplexPat, /*CP*/3, /*#*/0, // SelectImmShifterOperand:$shift #2 #3
/* 56006*/          OPC_EmitInteger, MVT::i32, 14, 
/* 56009*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56012*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::CMNzrsi), 0|OPFL_GlueOutput,
                        MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                    // Src: (ARMcmpZ (sub:{ *:[i32] } 0:{ *:[i32] }, so_reg_imm:{ *:[i32] }:$shift), GPR:{ *:[i32] }:$Rn) - Complexity = 20
                    // Dst: (CMNzrsi:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/* 56023*/        /*Scope*/ 22, /*->56046*/
/* 56024*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 56026*/          OPC_CheckComplexPat, /*CP*/0, /*#*/0, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/* 56029*/          OPC_EmitInteger, MVT::i32, 14, 
/* 56032*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56035*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CMNzrs), 0|OPFL_GlueOutput,
                        MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                    // Src: (ARMcmpZ (sub:{ *:[i32] } 0:{ *:[i32] }, t2_so_reg:{ *:[i32] }:$ShiftedRm), GPRnopc:{ *:[i32] }:$Rn) - Complexity = 20
                    // Dst: (t2CMNzrs:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/* 56046*/        0, /*End of Scope*/
/* 56047*/      /*SwitchOpcode*/ 70, TARGET_VAL(ISD::AND),// ->56120
/* 56050*/        OPC_RecordChild0, // #0 = $Rn
/* 56051*/        OPC_RecordChild1, // #1 = $imm
/* 56052*/        OPC_MoveChild1,
/* 56053*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 56056*/        OPC_Scope, 30, /*->56088*/ // 2 children in Scope
/* 56058*/          OPC_CheckPredicate, 11, // Predicate_mod_imm
/* 56060*/          OPC_MoveParent,
/* 56061*/          OPC_CheckPredicate, 57, // Predicate_and_su
/* 56063*/          OPC_CheckType, MVT::i32,
/* 56065*/          OPC_MoveParent,
/* 56066*/          OPC_CheckChild1Integer, 0, 
/* 56068*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 56070*/          OPC_EmitConvertToTarget, 1,
/* 56072*/          OPC_EmitInteger, MVT::i32, 14, 
/* 56075*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56078*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::TSTri), 0|OPFL_GlueOutput,
                        MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMcmpZ (and:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm)<<P:Predicate_and_su>>, 0:{ *:[i32] }) - Complexity = 16
                    // Dst: (TSTri:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 56088*/        /*Scope*/ 30, /*->56119*/
/* 56089*/          OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/* 56091*/          OPC_MoveParent,
/* 56092*/          OPC_CheckPredicate, 57, // Predicate_and_su
/* 56094*/          OPC_CheckType, MVT::i32,
/* 56096*/          OPC_MoveParent,
/* 56097*/          OPC_CheckChild1Integer, 0, 
/* 56099*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 56101*/          OPC_EmitConvertToTarget, 1,
/* 56103*/          OPC_EmitInteger, MVT::i32, 14, 
/* 56106*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56109*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2TSTri), 0|OPFL_GlueOutput,
                        MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMcmpZ (and:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm)<<P:Predicate_and_su>>, 0:{ *:[i32] }) - Complexity = 16
                    // Dst: (t2TSTri:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 56119*/        0, /*End of Scope*/
/* 56120*/      /*SwitchOpcode*/ 70, TARGET_VAL(ISD::XOR),// ->56193
/* 56123*/        OPC_RecordChild0, // #0 = $Rn
/* 56124*/        OPC_RecordChild1, // #1 = $imm
/* 56125*/        OPC_MoveChild1,
/* 56126*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 56129*/        OPC_Scope, 30, /*->56161*/ // 2 children in Scope
/* 56131*/          OPC_CheckPredicate, 11, // Predicate_mod_imm
/* 56133*/          OPC_MoveParent,
/* 56134*/          OPC_CheckPredicate, 57, // Predicate_xor_su
/* 56136*/          OPC_CheckType, MVT::i32,
/* 56138*/          OPC_MoveParent,
/* 56139*/          OPC_CheckChild1Integer, 0, 
/* 56141*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 56143*/          OPC_EmitConvertToTarget, 1,
/* 56145*/          OPC_EmitInteger, MVT::i32, 14, 
/* 56148*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56151*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::TEQri), 0|OPFL_GlueOutput,
                        MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMcmpZ (xor:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm)<<P:Predicate_xor_su>>, 0:{ *:[i32] }) - Complexity = 16
                    // Dst: (TEQri:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 56161*/        /*Scope*/ 30, /*->56192*/
/* 56162*/          OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/* 56164*/          OPC_MoveParent,
/* 56165*/          OPC_CheckPredicate, 57, // Predicate_xor_su
/* 56167*/          OPC_CheckType, MVT::i32,
/* 56169*/          OPC_MoveParent,
/* 56170*/          OPC_CheckChild1Integer, 0, 
/* 56172*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 56174*/          OPC_EmitConvertToTarget, 1,
/* 56176*/          OPC_EmitInteger, MVT::i32, 14, 
/* 56179*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56182*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2TEQri), 0|OPFL_GlueOutput,
                        MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMcmpZ (xor:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm)<<P:Predicate_xor_su>>, 0:{ *:[i32] }) - Complexity = 16
                    // Dst: (t2TEQri:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 56192*/        0, /*End of Scope*/
/* 56193*/      0, // EndSwitchOpcode
/* 56194*/    /*Scope*/ 73, /*->56268*/
/* 56195*/      OPC_RecordChild0, // #0 = $src
/* 56196*/      OPC_CheckChild0Type, MVT::i32,
/* 56198*/      OPC_RecordChild1, // #1 = $rhs
/* 56199*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 56201*/      OPC_Scope, 21, /*->56224*/ // 3 children in Scope
/* 56203*/        OPC_CheckComplexPat, /*CP*/1, /*#*/1, // SelectRegShifterOperand:$rhs #2 #3 #4
/* 56206*/        OPC_EmitInteger, MVT::i32, 14, 
/* 56209*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56212*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::CMPrsr), 0|OPFL_GlueOutput,
                      MVT::i32, 6/*#Ops*/, 0, 2, 3, 4, 5, 6, 
                  // Src: (ARMcmpZ GPR:{ *:[i32] }:$src, so_reg_reg:{ *:[i32] }:$rhs) - Complexity = 15
                  // Dst: (CMPrsr:{ *:[i32] } GPR:{ *:[i32] }:$src, so_reg_reg:{ *:[i32] }:$rhs)
/* 56224*/      /*Scope*/ 21, /*->56246*/
/* 56225*/        OPC_CheckComplexPat, /*CP*/1, /*#*/0, // SelectRegShifterOperand:$rhs #2 #3 #4
/* 56228*/        OPC_EmitInteger, MVT::i32, 14, 
/* 56231*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56234*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::CMPrsr), 0|OPFL_GlueOutput,
                      MVT::i32, 6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                  // Src: (ARMcmpZ so_reg_reg:{ *:[i32] }:$rhs, GPR:{ *:[i32] }:$src) - Complexity = 15
                  // Dst: (CMPrsr:{ *:[i32] } GPR:{ *:[i32] }:$src, so_reg_reg:{ *:[i32] }:$rhs)
/* 56246*/      /*Scope*/ 20, /*->56267*/
/* 56247*/        OPC_CheckComplexPat, /*CP*/3, /*#*/1, // SelectImmShifterOperand:$rhs #2 #3
/* 56250*/        OPC_EmitInteger, MVT::i32, 14, 
/* 56253*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56256*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::CMPrsi), 0|OPFL_GlueOutput,
                      MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                  // Src: (ARMcmpZ GPR:{ *:[i32] }:$src, so_reg_imm:{ *:[i32] }:$rhs) - Complexity = 12
                  // Dst: (CMPrsi:{ *:[i32] } GPR:{ *:[i32] }:$src, so_reg_imm:{ *:[i32] }:$rhs)
/* 56267*/      0, /*End of Scope*/
/* 56268*/    /*Scope*/ 85, /*->56354*/
/* 56269*/      OPC_MoveChild0,
/* 56270*/      OPC_SwitchOpcode /*2 cases */, 49, TARGET_VAL(ISD::AND),// ->56323
/* 56274*/        OPC_RecordChild0, // #0 = $Rn
/* 56275*/        OPC_RecordChild1, // #1 = $Rm
/* 56276*/        OPC_CheckPredicate, 57, // Predicate_and_su
/* 56278*/        OPC_CheckType, MVT::i32,
/* 56280*/        OPC_MoveParent,
/* 56281*/        OPC_CheckChild1Integer, 0, 
/* 56283*/        OPC_Scope, 18, /*->56303*/ // 2 children in Scope
/* 56285*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 56287*/          OPC_EmitInteger, MVT::i32, 14, 
/* 56290*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56293*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::TSTrr), 0|OPFL_GlueOutput,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMcmpZ (and:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)<<P:Predicate_and_su>>, 0:{ *:[i32] }) - Complexity = 12
                    // Dst: (TSTrr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 56303*/        /*Scope*/ 18, /*->56322*/
/* 56304*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 56306*/          OPC_EmitInteger, MVT::i32, 14, 
/* 56309*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56312*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tTST), 0|OPFL_GlueOutput,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMcmpZ (and:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm)<<P:Predicate_and_su>>, 0:{ *:[i32] }) - Complexity = 12
                    // Dst: (tTST:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm)
/* 56322*/        0, /*End of Scope*/
/* 56323*/      /*SwitchOpcode*/ 27, TARGET_VAL(ISD::XOR),// ->56353
/* 56326*/        OPC_RecordChild0, // #0 = $Rn
/* 56327*/        OPC_RecordChild1, // #1 = $Rm
/* 56328*/        OPC_CheckPredicate, 57, // Predicate_xor_su
/* 56330*/        OPC_CheckType, MVT::i32,
/* 56332*/        OPC_MoveParent,
/* 56333*/        OPC_CheckChild1Integer, 0, 
/* 56335*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 56337*/        OPC_EmitInteger, MVT::i32, 14, 
/* 56340*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56343*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::TEQrr), 0|OPFL_GlueOutput,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMcmpZ (xor:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)<<P:Predicate_xor_su>>, 0:{ *:[i32] }) - Complexity = 12
                  // Dst: (TEQrr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 56353*/      0, // EndSwitchOpcode
/* 56354*/    /*Scope*/ 26, /*->56381*/
/* 56355*/      OPC_RecordChild0, // #0 = $lhs
/* 56356*/      OPC_CheckChild0Type, MVT::i32,
/* 56358*/      OPC_RecordChild1, // #1 = $rhs
/* 56359*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 56361*/      OPC_CheckComplexPat, /*CP*/0, /*#*/1, // SelectShiftImmShifterOperand:$rhs #2 #3
/* 56364*/      OPC_EmitInteger, MVT::i32, 14, 
/* 56367*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56370*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CMPrs), 0|OPFL_GlueOutput,
                    MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                // Src: (ARMcmpZ GPRnopc:{ *:[i32] }:$lhs, t2_so_reg:{ *:[i32] }:$rhs) - Complexity = 12
                // Dst: (t2CMPrs:{ *:[i32] } GPRnopc:{ *:[i32] }:$lhs, t2_so_reg:{ *:[i32] }:$rhs)
/* 56381*/    /*Scope*/ 63, /*->56445*/
/* 56382*/      OPC_MoveChild0,
/* 56383*/      OPC_SwitchOpcode /*2 cases */, 27, TARGET_VAL(ISD::AND),// ->56414
/* 56387*/        OPC_RecordChild0, // #0 = $Rn
/* 56388*/        OPC_RecordChild1, // #1 = $Rm
/* 56389*/        OPC_CheckPredicate, 57, // Predicate_and_su
/* 56391*/        OPC_CheckType, MVT::i32,
/* 56393*/        OPC_MoveParent,
/* 56394*/        OPC_CheckChild1Integer, 0, 
/* 56396*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 56398*/        OPC_EmitInteger, MVT::i32, 14, 
/* 56401*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56404*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2TSTrr), 0|OPFL_GlueOutput,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMcmpZ (and:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)<<P:Predicate_and_su>>, 0:{ *:[i32] }) - Complexity = 12
                  // Dst: (t2TSTrr:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 56414*/      /*SwitchOpcode*/ 27, TARGET_VAL(ISD::XOR),// ->56444
/* 56417*/        OPC_RecordChild0, // #0 = $Rn
/* 56418*/        OPC_RecordChild1, // #1 = $Rm
/* 56419*/        OPC_CheckPredicate, 57, // Predicate_xor_su
/* 56421*/        OPC_CheckType, MVT::i32,
/* 56423*/        OPC_MoveParent,
/* 56424*/        OPC_CheckChild1Integer, 0, 
/* 56426*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 56428*/        OPC_EmitInteger, MVT::i32, 14, 
/* 56431*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56434*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2TEQrr), 0|OPFL_GlueOutput,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMcmpZ (xor:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)<<P:Predicate_xor_su>>, 0:{ *:[i32] }) - Complexity = 12
                  // Dst: (t2TEQrr:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 56444*/      0, // EndSwitchOpcode
/* 56445*/    /*Scope*/ 123, /*->56569*/
/* 56446*/      OPC_RecordChild0, // #0 = $rhs
/* 56447*/      OPC_CheckChild0Type, MVT::i32,
/* 56449*/      OPC_Scope, 49, /*->56500*/ // 2 children in Scope
/* 56451*/        OPC_RecordChild1, // #1 = $src
/* 56452*/        OPC_Scope, 22, /*->56476*/ // 2 children in Scope
/* 56454*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 56456*/          OPC_CheckComplexPat, /*CP*/3, /*#*/0, // SelectImmShifterOperand:$rhs #2 #3
/* 56459*/          OPC_EmitInteger, MVT::i32, 14, 
/* 56462*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56465*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::CMPrsi), 0|OPFL_GlueOutput,
                        MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                    // Src: (ARMcmpZ so_reg_imm:{ *:[i32] }:$rhs, GPR:{ *:[i32] }:$src) - Complexity = 12
                    // Dst: (CMPrsi:{ *:[i32] } GPR:{ *:[i32] }:$src, so_reg_imm:{ *:[i32] }:$rhs)
/* 56476*/        /*Scope*/ 22, /*->56499*/
/* 56477*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 56479*/          OPC_CheckComplexPat, /*CP*/0, /*#*/0, // SelectShiftImmShifterOperand:$rhs #2 #3
/* 56482*/          OPC_EmitInteger, MVT::i32, 14, 
/* 56485*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56488*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CMPrs), 0|OPFL_GlueOutput,
                        MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                    // Src: (ARMcmpZ t2_so_reg:{ *:[i32] }:$rhs, GPRnopc:{ *:[i32] }:$lhs) - Complexity = 12
                    // Dst: (t2CMPrs:{ *:[i32] } GPRnopc:{ *:[i32] }:$lhs, t2_so_reg:{ *:[i32] }:$rhs)
/* 56499*/        0, /*End of Scope*/
/* 56500*/      /*Scope*/ 67, /*->56568*/
/* 56501*/        OPC_MoveChild1,
/* 56502*/        OPC_CheckOpcode, TARGET_VAL(ISD::SUB),
/* 56505*/        OPC_CheckChild0Integer, 0, 
/* 56507*/        OPC_RecordChild1, // #1 = $Rm
/* 56508*/        OPC_MoveParent,
/* 56509*/        OPC_Scope, 18, /*->56529*/ // 3 children in Scope
/* 56511*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 56513*/          OPC_EmitInteger, MVT::i32, 14, 
/* 56516*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56519*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::CMNzrr), 0|OPFL_GlueOutput,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMcmpZ GPR:{ *:[i32] }:$Rn, (sub:{ *:[i32] } 0:{ *:[i32] }, GPR:{ *:[i32] }:$Rm)) - Complexity = 11
                    // Dst: (CMNzrr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 56529*/        /*Scope*/ 18, /*->56548*/
/* 56530*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 56532*/          OPC_EmitInteger, MVT::i32, 14, 
/* 56535*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56538*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tCMNz), 0|OPFL_GlueOutput,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMcmpZ tGPR:{ *:[i32] }:$Rn, (sub:{ *:[i32] } 0:{ *:[i32] }, tGPR:{ *:[i32] }:$Rm)) - Complexity = 11
                    // Dst: (tCMNz:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm)
/* 56548*/        /*Scope*/ 18, /*->56567*/
/* 56549*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 56551*/          OPC_EmitInteger, MVT::i32, 14, 
/* 56554*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56557*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CMNzrr), 0|OPFL_GlueOutput,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMcmpZ GPRnopc:{ *:[i32] }:$Rn, (sub:{ *:[i32] } 0:{ *:[i32] }, rGPR:{ *:[i32] }:$Rm)) - Complexity = 11
                    // Dst: (t2CMNzrr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 56567*/        0, /*End of Scope*/
/* 56568*/      0, /*End of Scope*/
/* 56569*/    /*Scope*/ 70, /*->56640*/
/* 56570*/      OPC_MoveChild0,
/* 56571*/      OPC_CheckOpcode, TARGET_VAL(ISD::SUB),
/* 56574*/      OPC_CheckChild0Integer, 0, 
/* 56576*/      OPC_RecordChild1, // #0 = $Rm
/* 56577*/      OPC_CheckType, MVT::i32,
/* 56579*/      OPC_MoveParent,
/* 56580*/      OPC_RecordChild1, // #1 = $Rn
/* 56581*/      OPC_Scope, 18, /*->56601*/ // 3 children in Scope
/* 56583*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 56585*/        OPC_EmitInteger, MVT::i32, 14, 
/* 56588*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56591*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::CMNzrr), 0|OPFL_GlueOutput,
                      MVT::i32, 4/*#Ops*/, 1, 0, 2, 3, 
                  // Src: (ARMcmpZ (sub:{ *:[i32] } 0:{ *:[i32] }, GPR:{ *:[i32] }:$Rm), GPR:{ *:[i32] }:$Rn) - Complexity = 11
                  // Dst: (CMNzrr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 56601*/      /*Scope*/ 18, /*->56620*/
/* 56602*/        OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 56604*/        OPC_EmitInteger, MVT::i32, 14, 
/* 56607*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56610*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tCMNz), 0|OPFL_GlueOutput,
                      MVT::i32, 4/*#Ops*/, 1, 0, 2, 3, 
                  // Src: (ARMcmpZ (sub:{ *:[i32] } 0:{ *:[i32] }, tGPR:{ *:[i32] }:$Rm), tGPR:{ *:[i32] }:$Rn) - Complexity = 11
                  // Dst: (tCMNz:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm)
/* 56620*/      /*Scope*/ 18, /*->56639*/
/* 56621*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 56623*/        OPC_EmitInteger, MVT::i32, 14, 
/* 56626*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56629*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CMNzrr), 0|OPFL_GlueOutput,
                      MVT::i32, 4/*#Ops*/, 1, 0, 2, 3, 
                  // Src: (ARMcmpZ (sub:{ *:[i32] } 0:{ *:[i32] }, rGPR:{ *:[i32] }:$Rm), GPRnopc:{ *:[i32] }:$Rn) - Complexity = 11
                  // Dst: (t2CMNzrr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 56639*/      0, /*End of Scope*/
/* 56640*/    /*Scope*/ 83|128,1/*211*/, /*->56853*/
/* 56642*/      OPC_RecordChild0, // #0 = $src
/* 56643*/      OPC_CheckChild0Type, MVT::i32,
/* 56645*/      OPC_RecordChild1, // #1 = $imm
/* 56646*/      OPC_Scope, 4|128,1/*132*/, /*->56781*/ // 4 children in Scope
/* 56649*/        OPC_MoveChild1,
/* 56650*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 56653*/        OPC_Scope, 23, /*->56678*/ // 5 children in Scope
/* 56655*/          OPC_CheckPredicate, 11, // Predicate_mod_imm
/* 56657*/          OPC_MoveParent,
/* 56658*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 56660*/          OPC_EmitConvertToTarget, 1,
/* 56662*/          OPC_EmitInteger, MVT::i32, 14, 
/* 56665*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56668*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::CMPri), 0|OPFL_GlueOutput,
                        MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMcmpZ GPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm) - Complexity = 7
                    // Dst: (CMPri:{ *:[i32] } GPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm)
/* 56678*/        /*Scope*/ 26, /*->56705*/
/* 56679*/          OPC_CheckPredicate, 18, // Predicate_mod_imm_neg
/* 56681*/          OPC_MoveParent,
/* 56682*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 56684*/          OPC_EmitConvertToTarget, 1,
/* 56686*/          OPC_EmitNodeXForm, 3, 2, // imm_neg_XFORM
/* 56689*/          OPC_EmitInteger, MVT::i32, 14, 
/* 56692*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56695*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::CMNri), 0|OPFL_GlueOutput,
                        MVT::i32, 4/*#Ops*/, 0, 3, 4, 5, 
                    // Src: (ARMcmpZ GPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_mod_imm_neg>><<X:imm_neg_XFORM>>:$imm) - Complexity = 7
                    // Dst: (CMNri:{ *:[i32] } GPR:{ *:[i32] }:$src, (imm_neg_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_mod_imm_neg>>:$imm))
/* 56705*/        /*Scope*/ 23, /*->56729*/
/* 56706*/          OPC_CheckPredicate, 55, // Predicate_imm0_255
/* 56708*/          OPC_MoveParent,
/* 56709*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 56711*/          OPC_EmitConvertToTarget, 1,
/* 56713*/          OPC_EmitInteger, MVT::i32, 14, 
/* 56716*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56719*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tCMPi8), 0|OPFL_GlueOutput,
                        MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMcmpZ tGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_imm0_255>>:$imm8) - Complexity = 7
                    // Dst: (tCMPi8:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_imm0_255>>:$imm8)
/* 56729*/        /*Scope*/ 23, /*->56753*/
/* 56730*/          OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/* 56732*/          OPC_MoveParent,
/* 56733*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 56735*/          OPC_EmitConvertToTarget, 1,
/* 56737*/          OPC_EmitInteger, MVT::i32, 14, 
/* 56740*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56743*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CMPri), 0|OPFL_GlueOutput,
                        MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMcmpZ GPRnopc:{ *:[i32] }:$lhs, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm) - Complexity = 7
                    // Dst: (t2CMPri:{ *:[i32] } GPRnopc:{ *:[i32] }:$lhs, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm)
/* 56753*/        /*Scope*/ 26, /*->56780*/
/* 56754*/          OPC_CheckPredicate, 21, // Predicate_t2_so_imm_neg
/* 56756*/          OPC_MoveParent,
/* 56757*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 56759*/          OPC_EmitConvertToTarget, 1,
/* 56761*/          OPC_EmitNodeXForm, 4, 2, // t2_so_imm_neg_XFORM
/* 56764*/          OPC_EmitInteger, MVT::i32, 14, 
/* 56767*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56770*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CMNri), 0|OPFL_GlueOutput,
                        MVT::i32, 4/*#Ops*/, 0, 3, 4, 5, 
                    // Src: (ARMcmpZ GPRnopc:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm_neg>><<X:t2_so_imm_neg_XFORM>>:$imm) - Complexity = 7
                    // Dst: (t2CMNri:{ *:[i32] } GPRnopc:{ *:[i32] }:$src, (t2_so_imm_neg_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_t2_so_imm_neg>>:$imm))
/* 56780*/        0, /*End of Scope*/
/* 56781*/      /*Scope*/ 18, /*->56800*/
/* 56782*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 56784*/        OPC_EmitInteger, MVT::i32, 14, 
/* 56787*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56790*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::CMPrr), 0|OPFL_GlueOutput,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMcmpZ GPR:{ *:[i32] }:$src, GPR:{ *:[i32] }:$rhs) - Complexity = 3
                  // Dst: (CMPrr:{ *:[i32] } GPR:{ *:[i32] }:$src, GPR:{ *:[i32] }:$rhs)
/* 56800*/      /*Scope*/ 18, /*->56819*/
/* 56801*/        OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 56803*/        OPC_EmitInteger, MVT::i32, 14, 
/* 56806*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56809*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tCMPr), 0|OPFL_GlueOutput,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMcmpZ tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm) - Complexity = 3
                  // Dst: (tCMPr:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm)
/* 56819*/      /*Scope*/ 32, /*->56852*/
/* 56820*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 56822*/        OPC_EmitInteger, MVT::i32, 14, 
/* 56825*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 56828*/        OPC_Scope, 10, /*->56840*/ // 2 children in Scope
/* 56830*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CMPrr), 0|OPFL_GlueOutput,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMcmpZ GPRnopc:{ *:[i32] }:$lhs, rGPR:{ *:[i32] }:$rhs) - Complexity = 3
                    // Dst: (t2CMPrr:{ *:[i32] } GPRnopc:{ *:[i32] }:$lhs, rGPR:{ *:[i32] }:$rhs)
/* 56840*/        /*Scope*/ 10, /*->56851*/
/* 56841*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CMPrr), 0|OPFL_GlueOutput,
                        MVT::i32, 4/*#Ops*/, 1, 0, 2, 3, 
                    // Src: (ARMcmpZ rGPR:{ *:[i32] }:$rhs, GPRnopc:{ *:[i32] }:$lhs) - Complexity = 3
                    // Dst: (t2CMPrr:{ *:[i32] } GPRnopc:{ *:[i32] }:$lhs, rGPR:{ *:[i32] }:$rhs)
/* 56851*/        0, /*End of Scope*/
/* 56852*/      0, /*End of Scope*/
/* 56853*/    0, /*End of Scope*/
/* 56854*/  /*SwitchOpcode*/ 88|128,6/*856*/, TARGET_VAL(ARMISD::CMOV),// ->57714
/* 56858*/    OPC_CaptureGlueInput,
/* 56859*/    OPC_Scope, 46, /*->56907*/ // 7 children in Scope
/* 56861*/      OPC_RecordChild0, // #0 = $false
/* 56862*/      OPC_RecordChild1, // #1 = $shift
/* 56863*/      OPC_RecordChild2, // #2 = $p
/* 56864*/      OPC_CheckType, MVT::i32,
/* 56866*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 56868*/      OPC_Scope, 18, /*->56888*/ // 2 children in Scope
/* 56870*/        OPC_CheckComplexPat, /*CP*/1, /*#*/1, // SelectRegShifterOperand:$shift #3 #4 #5
/* 56873*/        OPC_CheckComplexPat, /*CP*/36, /*#*/2, // SelectCMOVPred:$p #6 #7
/* 56876*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MOVCCsr), 0|OPFL_GlueInput,
                      MVT::i32, 6/*#Ops*/, 0, 3, 4, 5, 6, 7, 
                  // Src: (ARMcmov:{ *:[i32] } GPR:{ *:[i32] }:$false, so_reg_reg:{ *:[i32] }:$shift, cmovpred:{ *:[i32] }:$p) - Complexity = 24
                  // Dst: (MOVCCsr:{ *:[i32] } GPR:{ *:[i32] }:$false, so_reg_reg:{ *:[i32] }:$shift, cmovpred:{ *:[i32] }:$p)
/* 56888*/      /*Scope*/ 17, /*->56906*/
/* 56889*/        OPC_CheckComplexPat, /*CP*/3, /*#*/1, // SelectImmShifterOperand:$shift #3 #4
/* 56892*/        OPC_CheckComplexPat, /*CP*/36, /*#*/2, // SelectCMOVPred:$p #5 #6
/* 56895*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MOVCCsi), 0|OPFL_GlueInput,
                      MVT::i32, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                  // Src: (ARMcmov:{ *:[i32] } GPR:{ *:[i32] }:$false, so_reg_imm:{ *:[i32] }:$shift, cmovpred:{ *:[i32] }:$p) - Complexity = 21
                  // Dst: (MOVCCsi:{ *:[i32] } GPR:{ *:[i32] }:$false, so_reg_imm:{ *:[i32] }:$shift, cmovpred:{ *:[i32] }:$p)
/* 56906*/      0, /*End of Scope*/
/* 56907*/    /*Scope*/ 26, /*->56934*/
/* 56908*/      OPC_MoveChild0,
/* 56909*/      OPC_CheckOpcode, TARGET_VAL(ISD::ADD),
/* 56912*/      OPC_RecordChild0, // #0 = $fval
/* 56913*/      OPC_CheckChild1Integer, 1, 
/* 56915*/      OPC_MoveParent,
/* 56916*/      OPC_RecordChild1, // #1 = $tval
/* 56917*/      OPC_RecordChild2, // #2 = $imm
/* 56918*/      OPC_CheckType, MVT::i32,
/* 56920*/      OPC_CheckPatternPredicate, 53, // (Subtarget->hasV8_1MMainlineOps())
/* 56922*/      OPC_CheckComplexPat, /*CP*/36, /*#*/2, // SelectCMOVPred:$imm #3 #4
/* 56925*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CSINC), 0|OPFL_GlueInput,
                    MVT::i32, 3/*#Ops*/, 1, 0, 3, 
                // Src: (ARMcmov:{ *:[i32] } (add:{ *:[i32] } rGPR:{ *:[i32] }:$fval, 1:{ *:[i32] }), GPRwithZR:{ *:[i32] }:$tval, cmovpred:{ *:[i32] }:$imm) - Complexity = 20
                // Dst: (t2CSINC:{ *:[i32] } GPRwithZR:{ *:[i32] }:$tval, GPRwithZR:{ *:[i32] }:$fval, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm)
/* 56934*/    /*Scope*/ 29, /*->56964*/
/* 56935*/      OPC_RecordChild0, // #0 = $tval
/* 56936*/      OPC_MoveChild1,
/* 56937*/      OPC_CheckOpcode, TARGET_VAL(ISD::ADD),
/* 56940*/      OPC_RecordChild0, // #1 = $fval
/* 56941*/      OPC_CheckChild1Integer, 1, 
/* 56943*/      OPC_MoveParent,
/* 56944*/      OPC_RecordChild2, // #2 = $imm
/* 56945*/      OPC_CheckType, MVT::i32,
/* 56947*/      OPC_CheckPatternPredicate, 53, // (Subtarget->hasV8_1MMainlineOps())
/* 56949*/      OPC_CheckComplexPat, /*CP*/36, /*#*/2, // SelectCMOVPred:$imm #3 #4
/* 56952*/      OPC_EmitNodeXForm, 14, 3, // inv_cond_XFORM
/* 56955*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CSINC), 0|OPFL_GlueInput,
                    MVT::i32, 3/*#Ops*/, 0, 1, 5, 
                // Src: (ARMcmov:{ *:[i32] } GPRwithZR:{ *:[i32] }:$tval, (add:{ *:[i32] } rGPR:{ *:[i32] }:$fval, 1:{ *:[i32] }), cmovpred:{ *:[i32] }:$imm) - Complexity = 20
                // Dst: (t2CSINC:{ *:[i32] } GPRwithZR:{ *:[i32] }:$tval, GPRwithZR:{ *:[i32] }:$fval, (inv_cond_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$imm))
/* 56964*/    /*Scope*/ 35, /*->57000*/
/* 56965*/      OPC_MoveChild0,
/* 56966*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 56969*/      OPC_RecordChild0, // #0 = $fval
/* 56970*/      OPC_CheckChild1Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/* 56981*/      OPC_MoveParent,
/* 56982*/      OPC_RecordChild1, // #1 = $tval
/* 56983*/      OPC_RecordChild2, // #2 = $imm
/* 56984*/      OPC_CheckType, MVT::i32,
/* 56986*/      OPC_CheckPatternPredicate, 53, // (Subtarget->hasV8_1MMainlineOps())
/* 56988*/      OPC_CheckComplexPat, /*CP*/36, /*#*/2, // SelectCMOVPred:$imm #3 #4
/* 56991*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CSINV), 0|OPFL_GlueInput,
                    MVT::i32, 3/*#Ops*/, 1, 0, 3, 
                // Src: (ARMcmov:{ *:[i32] } (xor:{ *:[i32] } rGPR:{ *:[i32] }:$fval, -1:{ *:[i32] }), GPRwithZR:{ *:[i32] }:$tval, cmovpred:{ *:[i32] }:$imm) - Complexity = 20
                // Dst: (t2CSINV:{ *:[i32] } GPRwithZR:{ *:[i32] }:$tval, GPRwithZR:{ *:[i32] }:$fval, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm)
/* 57000*/    /*Scope*/ 38, /*->57039*/
/* 57001*/      OPC_RecordChild0, // #0 = $tval
/* 57002*/      OPC_MoveChild1,
/* 57003*/      OPC_CheckOpcode, TARGET_VAL(ISD::XOR),
/* 57006*/      OPC_RecordChild0, // #1 = $fval
/* 57007*/      OPC_CheckChild1Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/* 57018*/      OPC_MoveParent,
/* 57019*/      OPC_RecordChild2, // #2 = $imm
/* 57020*/      OPC_CheckType, MVT::i32,
/* 57022*/      OPC_CheckPatternPredicate, 53, // (Subtarget->hasV8_1MMainlineOps())
/* 57024*/      OPC_CheckComplexPat, /*CP*/36, /*#*/2, // SelectCMOVPred:$imm #3 #4
/* 57027*/      OPC_EmitNodeXForm, 14, 3, // inv_cond_XFORM
/* 57030*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CSINV), 0|OPFL_GlueInput,
                    MVT::i32, 3/*#Ops*/, 0, 1, 5, 
                // Src: (ARMcmov:{ *:[i32] } GPRwithZR:{ *:[i32] }:$tval, (xor:{ *:[i32] } rGPR:{ *:[i32] }:$fval, -1:{ *:[i32] }), cmovpred:{ *:[i32] }:$imm) - Complexity = 20
                // Dst: (t2CSINV:{ *:[i32] } GPRwithZR:{ *:[i32] }:$tval, GPRwithZR:{ *:[i32] }:$fval, (inv_cond_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$imm))
/* 57039*/    /*Scope*/ 26, /*->57066*/
/* 57040*/      OPC_MoveChild0,
/* 57041*/      OPC_CheckOpcode, TARGET_VAL(ISD::SUB),
/* 57044*/      OPC_CheckChild0Integer, 0, 
/* 57046*/      OPC_RecordChild1, // #0 = $fval
/* 57047*/      OPC_MoveParent,
/* 57048*/      OPC_RecordChild1, // #1 = $tval
/* 57049*/      OPC_RecordChild2, // #2 = $imm
/* 57050*/      OPC_CheckType, MVT::i32,
/* 57052*/      OPC_CheckPatternPredicate, 53, // (Subtarget->hasV8_1MMainlineOps())
/* 57054*/      OPC_CheckComplexPat, /*CP*/36, /*#*/2, // SelectCMOVPred:$imm #3 #4
/* 57057*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CSNEG), 0|OPFL_GlueInput,
                    MVT::i32, 3/*#Ops*/, 1, 0, 3, 
                // Src: (ARMcmov:{ *:[i32] } (sub:{ *:[i32] } 0:{ *:[i32] }, rGPR:{ *:[i32] }:$fval), GPRwithZR:{ *:[i32] }:$tval, cmovpred:{ *:[i32] }:$imm) - Complexity = 20
                // Dst: (t2CSNEG:{ *:[i32] } GPRwithZR:{ *:[i32] }:$tval, GPRwithZR:{ *:[i32] }:$fval, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm)
/* 57066*/    /*Scope*/ 5|128,5/*645*/, /*->57713*/
/* 57068*/      OPC_RecordChild0, // #0 = $tval
/* 57069*/      OPC_Scope, 52|128,1/*180*/, /*->57252*/ // 2 children in Scope
/* 57072*/        OPC_MoveChild1,
/* 57073*/        OPC_SwitchOpcode /*5 cases */, 24, TARGET_VAL(ISD::SUB),// ->57101
/* 57077*/          OPC_CheckChild0Integer, 0, 
/* 57079*/          OPC_RecordChild1, // #1 = $fval
/* 57080*/          OPC_MoveParent,
/* 57081*/          OPC_RecordChild2, // #2 = $imm
/* 57082*/          OPC_CheckType, MVT::i32,
/* 57084*/          OPC_CheckPatternPredicate, 53, // (Subtarget->hasV8_1MMainlineOps())
/* 57086*/          OPC_CheckComplexPat, /*CP*/36, /*#*/2, // SelectCMOVPred:$imm #3 #4
/* 57089*/          OPC_EmitNodeXForm, 14, 3, // inv_cond_XFORM
/* 57092*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CSNEG), 0|OPFL_GlueInput,
                        MVT::i32, 3/*#Ops*/, 0, 1, 5, 
                    // Src: (ARMcmov:{ *:[i32] } GPRwithZR:{ *:[i32] }:$tval, (sub:{ *:[i32] } 0:{ *:[i32] }, rGPR:{ *:[i32] }:$fval), cmovpred:{ *:[i32] }:$imm) - Complexity = 20
                    // Dst: (t2CSNEG:{ *:[i32] } GPRwithZR:{ *:[i32] }:$tval, GPRwithZR:{ *:[i32] }:$fval, (inv_cond_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$imm))
/* 57101*/        /*SwitchOpcode*/ 33, TARGET_VAL(ISD::SHL),// ->57137
/* 57104*/          OPC_RecordChild0, // #1 = $Rm
/* 57105*/          OPC_RecordChild1, // #2 = $imm
/* 57106*/          OPC_MoveChild1,
/* 57107*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 57110*/          OPC_CheckPredicate, 31, // Predicate_imm0_31
/* 57112*/          OPC_CheckType, MVT::i32,
/* 57114*/          OPC_MoveParent,
/* 57115*/          OPC_MoveParent,
/* 57116*/          OPC_RecordChild2, // #3 = $p
/* 57117*/          OPC_CheckType, MVT::i32,
/* 57119*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 57121*/          OPC_CheckComplexPat, /*CP*/36, /*#*/3, // SelectCMOVPred:$p #4 #5
/* 57124*/          OPC_EmitConvertToTarget, 2,
/* 57126*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MOVCClsl), 0|OPFL_GlueInput,
                        MVT::i32, 5/*#Ops*/, 0, 1, 6, 4, 5, 
                    // Src: (ARMcmov:{ *:[i32] } rGPR:{ *:[i32] }:$false, (shl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm), cmovpred:{ *:[i32] }:$p) - Complexity = 19
                    // Dst: (t2MOVCClsl:{ *:[i32] } rGPR:{ *:[i32] }:$false, rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] }):$imm, cmovpred:{ *:[i32] }:$p)
/* 57137*/        /*SwitchOpcode*/ 36, TARGET_VAL(ISD::SRL),// ->57176
/* 57140*/          OPC_RecordChild0, // #1 = $Rm
/* 57141*/          OPC_RecordChild1, // #2 = $imm
/* 57142*/          OPC_MoveChild1,
/* 57143*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 57146*/          OPC_CheckPredicate, 38, // Predicate_imm_sr
/* 57148*/          OPC_CheckType, MVT::i32,
/* 57150*/          OPC_MoveParent,
/* 57151*/          OPC_MoveParent,
/* 57152*/          OPC_RecordChild2, // #3 = $p
/* 57153*/          OPC_CheckType, MVT::i32,
/* 57155*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 57157*/          OPC_CheckComplexPat, /*CP*/36, /*#*/3, // SelectCMOVPred:$p #4 #5
/* 57160*/          OPC_EmitConvertToTarget, 2,
/* 57162*/          OPC_EmitNodeXForm, 13, 6, // imm_sr_XFORM
/* 57165*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MOVCClsr), 0|OPFL_GlueInput,
                        MVT::i32, 5/*#Ops*/, 0, 1, 7, 4, 5, 
                    // Src: (ARMcmov:{ *:[i32] } rGPR:{ *:[i32] }:$false, (srl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm_sr>><<X:imm_sr_XFORM>>:$imm), cmovpred:{ *:[i32] }:$p) - Complexity = 19
                    // Dst: (t2MOVCClsr:{ *:[i32] } rGPR:{ *:[i32] }:$false, rGPR:{ *:[i32] }:$Rm, (imm_sr_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$imm), cmovpred:{ *:[i32] }:$p)
/* 57176*/        /*SwitchOpcode*/ 36, TARGET_VAL(ISD::SRA),// ->57215
/* 57179*/          OPC_RecordChild0, // #1 = $Rm
/* 57180*/          OPC_RecordChild1, // #2 = $imm
/* 57181*/          OPC_MoveChild1,
/* 57182*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 57185*/          OPC_CheckPredicate, 38, // Predicate_imm_sr
/* 57187*/          OPC_CheckType, MVT::i32,
/* 57189*/          OPC_MoveParent,
/* 57190*/          OPC_MoveParent,
/* 57191*/          OPC_RecordChild2, // #3 = $p
/* 57192*/          OPC_CheckType, MVT::i32,
/* 57194*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 57196*/          OPC_CheckComplexPat, /*CP*/36, /*#*/3, // SelectCMOVPred:$p #4 #5
/* 57199*/          OPC_EmitConvertToTarget, 2,
/* 57201*/          OPC_EmitNodeXForm, 13, 6, // imm_sr_XFORM
/* 57204*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MOVCCasr), 0|OPFL_GlueInput,
                        MVT::i32, 5/*#Ops*/, 0, 1, 7, 4, 5, 
                    // Src: (ARMcmov:{ *:[i32] } rGPR:{ *:[i32] }:$false, (sra:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm_sr>><<X:imm_sr_XFORM>>:$imm), cmovpred:{ *:[i32] }:$p) - Complexity = 19
                    // Dst: (t2MOVCCasr:{ *:[i32] } rGPR:{ *:[i32] }:$false, rGPR:{ *:[i32] }:$Rm, (imm_sr_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$imm), cmovpred:{ *:[i32] }:$p)
/* 57215*/        /*SwitchOpcode*/ 33, TARGET_VAL(ISD::ROTR),// ->57251
/* 57218*/          OPC_RecordChild0, // #1 = $Rm
/* 57219*/          OPC_RecordChild1, // #2 = $imm
/* 57220*/          OPC_MoveChild1,
/* 57221*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 57224*/          OPC_CheckPredicate, 31, // Predicate_imm0_31
/* 57226*/          OPC_CheckType, MVT::i32,
/* 57228*/          OPC_MoveParent,
/* 57229*/          OPC_MoveParent,
/* 57230*/          OPC_RecordChild2, // #3 = $p
/* 57231*/          OPC_CheckType, MVT::i32,
/* 57233*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 57235*/          OPC_CheckComplexPat, /*CP*/36, /*#*/3, // SelectCMOVPred:$p #4 #5
/* 57238*/          OPC_EmitConvertToTarget, 2,
/* 57240*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MOVCCror), 0|OPFL_GlueInput,
                        MVT::i32, 5/*#Ops*/, 0, 1, 6, 4, 5, 
                    // Src: (ARMcmov:{ *:[i32] } rGPR:{ *:[i32] }:$false, (rotr:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm), cmovpred:{ *:[i32] }:$p) - Complexity = 19
                    // Dst: (t2MOVCCror:{ *:[i32] } rGPR:{ *:[i32] }:$false, rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] }):$imm, cmovpred:{ *:[i32] }:$p)
/* 57251*/        0, // EndSwitchOpcode
/* 57252*/      /*Scope*/ 74|128,3/*458*/, /*->57712*/
/* 57254*/        OPC_RecordChild1, // #1 = $imm
/* 57255*/        OPC_Scope, 71|128,1/*199*/, /*->57457*/ // 7 children in Scope
/* 57258*/          OPC_MoveChild1,
/* 57259*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 57262*/          OPC_Scope, 23, /*->57287*/ // 7 children in Scope
/* 57264*/            OPC_CheckPredicate, 54, // Predicate_imm0_65535
/* 57266*/            OPC_MoveParent,
/* 57267*/            OPC_RecordChild2, // #2 = $p
/* 57268*/            OPC_CheckType, MVT::i32,
/* 57270*/            OPC_CheckPatternPredicate, 3, // (Subtarget->hasV6T2Ops()) && (!Subtarget->isThumb())
/* 57272*/            OPC_CheckComplexPat, /*CP*/36, /*#*/2, // SelectCMOVPred:$p #3 #4
/* 57275*/            OPC_EmitConvertToTarget, 1,
/* 57277*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MOVCCi16), 0|OPFL_GlueInput,
                          MVT::i32, 4/*#Ops*/, 0, 5, 3, 4, 
                      // Src: (ARMcmov:{ *:[i32] } GPR:{ *:[i32] }:$false, (imm:{ *:[i32] })<<P:Predicate_imm0_65535>>:$imm, cmovpred:{ *:[i32] }:$p) - Complexity = 16
                      // Dst: (MOVCCi16:{ *:[i32] } GPR:{ *:[i32] }:$false, (imm:{ *:[i32] }):$imm, cmovpred:{ *:[i32] }:$p)
/* 57287*/          /*Scope*/ 23, /*->57311*/
/* 57288*/            OPC_CheckPredicate, 11, // Predicate_mod_imm
/* 57290*/            OPC_MoveParent,
/* 57291*/            OPC_RecordChild2, // #2 = $p
/* 57292*/            OPC_CheckType, MVT::i32,
/* 57294*/            OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 57296*/            OPC_CheckComplexPat, /*CP*/36, /*#*/2, // SelectCMOVPred:$p #3 #4
/* 57299*/            OPC_EmitConvertToTarget, 1,
/* 57301*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MOVCCi), 0|OPFL_GlueInput,
                          MVT::i32, 4/*#Ops*/, 0, 5, 3, 4, 
                      // Src: (ARMcmov:{ *:[i32] } GPR:{ *:[i32] }:$false, (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm, cmovpred:{ *:[i32] }:$p) - Complexity = 16
                      // Dst: (MOVCCi:{ *:[i32] } GPR:{ *:[i32] }:$false, (imm:{ *:[i32] }):$imm, cmovpred:{ *:[i32] }:$p)
/* 57311*/          /*Scope*/ 26, /*->57338*/
/* 57312*/            OPC_CheckPredicate, 26, // Predicate_mod_imm_not
/* 57314*/            OPC_MoveParent,
/* 57315*/            OPC_RecordChild2, // #2 = $p
/* 57316*/            OPC_CheckType, MVT::i32,
/* 57318*/            OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 57320*/            OPC_CheckComplexPat, /*CP*/36, /*#*/2, // SelectCMOVPred:$p #3 #4
/* 57323*/            OPC_EmitConvertToTarget, 1,
/* 57325*/            OPC_EmitNodeXForm, 9, 5, // imm_not_XFORM
/* 57328*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVNCCi), 0|OPFL_GlueInput,
                          MVT::i32, 4/*#Ops*/, 0, 6, 3, 4, 
                      // Src: (ARMcmov:{ *:[i32] } GPR:{ *:[i32] }:$false, (imm:{ *:[i32] })<<P:Predicate_mod_imm_not>><<X:imm_not_XFORM>>:$imm, cmovpred:{ *:[i32] }:$p) - Complexity = 16
                      // Dst: (MVNCCi:{ *:[i32] } GPR:{ *:[i32] }:$false, (imm_not_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$imm), cmovpred:{ *:[i32] }:$p)
/* 57338*/          /*Scope*/ 23, /*->57362*/
/* 57339*/            OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/* 57341*/            OPC_MoveParent,
/* 57342*/            OPC_RecordChild2, // #2 = $p
/* 57343*/            OPC_CheckType, MVT::i32,
/* 57345*/            OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 57347*/            OPC_CheckComplexPat, /*CP*/36, /*#*/2, // SelectCMOVPred:$p #3 #4
/* 57350*/            OPC_EmitConvertToTarget, 1,
/* 57352*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MOVCCi), 0|OPFL_GlueInput,
                          MVT::i32, 4/*#Ops*/, 0, 5, 3, 4, 
                      // Src: (ARMcmov:{ *:[i32] } rGPR:{ *:[i32] }:$false, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm, cmovpred:{ *:[i32] }:$p) - Complexity = 16
                      // Dst: (t2MOVCCi:{ *:[i32] } rGPR:{ *:[i32] }:$false, (imm:{ *:[i32] }):$imm, cmovpred:{ *:[i32] }:$p)
/* 57362*/          /*Scope*/ 23, /*->57386*/
/* 57363*/            OPC_CheckPredicate, 54, // Predicate_imm0_65535
/* 57365*/            OPC_MoveParent,
/* 57366*/            OPC_RecordChild2, // #2 = $p
/* 57367*/            OPC_CheckType, MVT::i32,
/* 57369*/            OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 57371*/            OPC_CheckComplexPat, /*CP*/36, /*#*/2, // SelectCMOVPred:$p #3 #4
/* 57374*/            OPC_EmitConvertToTarget, 1,
/* 57376*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MOVCCi16), 0|OPFL_GlueInput,
                          MVT::i32, 4/*#Ops*/, 0, 5, 3, 4, 
                      // Src: (ARMcmov:{ *:[i32] } rGPR:{ *:[i32] }:$false, (imm:{ *:[i32] })<<P:Predicate_imm0_65535>>:$imm, cmovpred:{ *:[i32] }:$p) - Complexity = 16
                      // Dst: (t2MOVCCi16:{ *:[i32] } rGPR:{ *:[i32] }:$false, (imm:{ *:[i32] }):$imm, cmovpred:{ *:[i32] }:$p)
/* 57386*/          /*Scope*/ 26, /*->57413*/
/* 57387*/            OPC_CheckPredicate, 12, // Predicate_t2_so_imm_not
/* 57389*/            OPC_MoveParent,
/* 57390*/            OPC_RecordChild2, // #2 = $p
/* 57391*/            OPC_CheckType, MVT::i32,
/* 57393*/            OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 57395*/            OPC_CheckComplexPat, /*CP*/36, /*#*/2, // SelectCMOVPred:$p #3 #4
/* 57398*/            OPC_EmitConvertToTarget, 1,
/* 57400*/            OPC_EmitNodeXForm, 1, 5, // t2_so_imm_not_XFORM
/* 57403*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MVNCCi), 0|OPFL_GlueInput,
                          MVT::i32, 4/*#Ops*/, 0, 6, 3, 4, 
                      // Src: (ARMcmov:{ *:[i32] } rGPR:{ *:[i32] }:$false, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm_not>><<X:t2_so_imm_not_XFORM>>:$imm, cmovpred:{ *:[i32] }:$p) - Complexity = 16
                      // Dst: (t2MVNCCi:{ *:[i32] } rGPR:{ *:[i32] }:$false, (t2_so_imm_not_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$imm), cmovpred:{ *:[i32] }:$p)
/* 57413*/          /*Scope*/ 42, /*->57456*/
/* 57414*/            OPC_MoveParent,
/* 57415*/            OPC_RecordChild2, // #2 = $p
/* 57416*/            OPC_CheckType, MVT::i32,
/* 57418*/            OPC_Scope, 17, /*->57437*/ // 2 children in Scope
/* 57420*/              OPC_CheckPatternPredicate, 3, // (Subtarget->hasV6T2Ops()) && (!Subtarget->isThumb())
/* 57422*/              OPC_CheckComplexPat, /*CP*/36, /*#*/2, // SelectCMOVPred:$p #3 #4
/* 57425*/              OPC_EmitConvertToTarget, 1,
/* 57427*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::MOVCCi32imm), 0|OPFL_GlueInput,
                            MVT::i32, 4/*#Ops*/, 0, 5, 3, 4, 
                        // Src: (ARMcmov:{ *:[i32] } GPR:{ *:[i32] }:$false, (imm:{ *:[i32] }):$src, cmovpred:{ *:[i32] }:$p) - Complexity = 15
                        // Dst: (MOVCCi32imm:{ *:[i32] } GPR:{ *:[i32] }:$false, (imm:{ *:[i32] }):$src, cmovpred:{ *:[i32] }:$p)
/* 57437*/            /*Scope*/ 17, /*->57455*/
/* 57438*/              OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 57440*/              OPC_CheckComplexPat, /*CP*/36, /*#*/2, // SelectCMOVPred:$p #3 #4
/* 57443*/              OPC_EmitConvertToTarget, 1,
/* 57445*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MOVCCi32imm), 0|OPFL_GlueInput,
                            MVT::i32, 4/*#Ops*/, 0, 5, 3, 4, 
                        // Src: (ARMcmov:{ *:[i32] } rGPR:{ *:[i32] }:$false, (imm:{ *:[i32] }):$src, cmovpred:{ *:[i32] }:$p) - Complexity = 15
                        // Dst: (t2MOVCCi32imm:{ *:[i32] } rGPR:{ *:[i32] }:$false, (imm:{ *:[i32] }):$src, cmovpred:{ *:[i32] }:$p)
/* 57455*/            0, /*End of Scope*/
/* 57456*/          0, /*End of Scope*/
/* 57457*/        /*Scope*/ 51, /*->57509*/
/* 57458*/          OPC_RecordChild2, // #2 = $p
/* 57459*/          OPC_CheckType, MVT::i32,
/* 57461*/          OPC_Scope, 15, /*->57478*/ // 3 children in Scope
/* 57463*/            OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 57465*/            OPC_CheckComplexPat, /*CP*/36, /*#*/2, // SelectCMOVPred:$p #3 #4
/* 57468*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MOVCCr), 0|OPFL_GlueInput,
                          MVT::i32, 4/*#Ops*/, 0, 1, 3, 4, 
                      // Src: (ARMcmov:{ *:[i32] } GPR:{ *:[i32] }:$false, GPR:{ *:[i32] }:$Rm, cmovpred:{ *:[i32] }:$p) - Complexity = 12
                      // Dst: (MOVCCr:{ *:[i32] } GPR:{ *:[i32] }:$false, GPR:{ *:[i32] }:$Rm, cmovpred:{ *:[i32] }:$p)
/* 57478*/          /*Scope*/ 15, /*->57494*/
/* 57479*/            OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 57481*/            OPC_CheckComplexPat, /*CP*/36, /*#*/2, // SelectCMOVPred:$p #3 #4
/* 57484*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MOVCCr), 0|OPFL_GlueInput,
                          MVT::i32, 4/*#Ops*/, 0, 1, 3, 4, 
                      // Src: (ARMcmov:{ *:[i32] } rGPR:{ *:[i32] }:$false, rGPR:{ *:[i32] }:$Rm, cmovpred:{ *:[i32] }:$p) - Complexity = 12
                      // Dst: (t2MOVCCr:{ *:[i32] } rGPR:{ *:[i32] }:$false, rGPR:{ *:[i32] }:$Rm, cmovpred:{ *:[i32] }:$p)
/* 57494*/          /*Scope*/ 13, /*->57508*/
/* 57495*/            OPC_CheckComplexPat, /*CP*/36, /*#*/2, // SelectCMOVPred:$p #3 #4
/* 57498*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::tMOVCCr_pseudo), 0|OPFL_GlueInput,
                          MVT::i32, 4/*#Ops*/, 0, 1, 3, 4, 
                      // Src: (ARMcmov:{ *:[i32] } tGPR:{ *:[i32] }:$false, tGPR:{ *:[i32] }:$true, cmovpred:{ *:[i32] }:$p) - Complexity = 12
                      // Dst: (tMOVCCr_pseudo:{ *:[i32] } tGPR:{ *:[i32] }:$false, tGPR:{ *:[i32] }:$true, cmovpred:{ *:[i32] }:$p)
/* 57508*/          0, /*End of Scope*/
/* 57509*/        /*Scope*/ 40, /*->57550*/
/* 57510*/          OPC_CheckChild2Integer, 12, 
/* 57512*/          OPC_SwitchType /*3 cases */, 10, MVT::f16,// ->57525
/* 57515*/            OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 57517*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSELGTH), 0|OPFL_GlueInput,
                          MVT::f16, 2/*#Ops*/, 1, 0, 
                      // Src: (ARMcmov:{ *:[f16] } HPR:{ *:[f16] }:$Sm, HPR:{ *:[f16] }:$Sn, 12:{ *:[i32] }) - Complexity = 12
                      // Dst: (VSELGTH:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)
/* 57525*/          /*SwitchType*/ 10, MVT::f32,// ->57537
/* 57527*/            OPC_CheckPatternPredicate, 22, // (Subtarget->hasFPARMv8Base())
/* 57529*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSELGTS), 0|OPFL_GlueInput,
                          MVT::f32, 2/*#Ops*/, 1, 0, 
                      // Src: (ARMcmov:{ *:[f32] } SPR:{ *:[f32] }:$Sm, SPR:{ *:[f32] }:$Sn, 12:{ *:[i32] }) - Complexity = 12
                      // Dst: (VSELGTS:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 57537*/          /*SwitchType*/ 10, MVT::f64,// ->57549
/* 57539*/            OPC_CheckPatternPredicate, 23, // (Subtarget->hasFP64()) && (Subtarget->hasFPARMv8Base())
/* 57541*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSELGTD), 0|OPFL_GlueInput,
                          MVT::f64, 2/*#Ops*/, 1, 0, 
                      // Src: (ARMcmov:{ *:[f64] } DPR:{ *:[f64] }:$Dm, DPR:{ *:[f64] }:$Dn, 12:{ *:[i32] }) - Complexity = 12
                      // Dst: (VSELGTD:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 57549*/          0, // EndSwitchType
/* 57550*/        /*Scope*/ 40, /*->57591*/
/* 57551*/          OPC_CheckChild2Integer, 10, 
/* 57553*/          OPC_SwitchType /*3 cases */, 10, MVT::f16,// ->57566
/* 57556*/            OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 57558*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSELGEH), 0|OPFL_GlueInput,
                          MVT::f16, 2/*#Ops*/, 1, 0, 
                      // Src: (ARMcmov:{ *:[f16] } HPR:{ *:[f16] }:$Sm, HPR:{ *:[f16] }:$Sn, 10:{ *:[i32] }) - Complexity = 12
                      // Dst: (VSELGEH:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)
/* 57566*/          /*SwitchType*/ 10, MVT::f32,// ->57578
/* 57568*/            OPC_CheckPatternPredicate, 22, // (Subtarget->hasFPARMv8Base())
/* 57570*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSELGES), 0|OPFL_GlueInput,
                          MVT::f32, 2/*#Ops*/, 1, 0, 
                      // Src: (ARMcmov:{ *:[f32] } SPR:{ *:[f32] }:$Sm, SPR:{ *:[f32] }:$Sn, 10:{ *:[i32] }) - Complexity = 12
                      // Dst: (VSELGES:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 57578*/          /*SwitchType*/ 10, MVT::f64,// ->57590
/* 57580*/            OPC_CheckPatternPredicate, 23, // (Subtarget->hasFP64()) && (Subtarget->hasFPARMv8Base())
/* 57582*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSELGED), 0|OPFL_GlueInput,
                          MVT::f64, 2/*#Ops*/, 1, 0, 
                      // Src: (ARMcmov:{ *:[f64] } DPR:{ *:[f64] }:$Dm, DPR:{ *:[f64] }:$Dn, 10:{ *:[i32] }) - Complexity = 12
                      // Dst: (VSELGED:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 57590*/          0, // EndSwitchType
/* 57591*/        /*Scope*/ 40, /*->57632*/
/* 57592*/          OPC_CheckChild2Integer, 0, 
/* 57594*/          OPC_SwitchType /*3 cases */, 10, MVT::f16,// ->57607
/* 57597*/            OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 57599*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSELEQH), 0|OPFL_GlueInput,
                          MVT::f16, 2/*#Ops*/, 1, 0, 
                      // Src: (ARMcmov:{ *:[f16] } HPR:{ *:[f16] }:$Sm, HPR:{ *:[f16] }:$Sn, 0:{ *:[i32] }) - Complexity = 12
                      // Dst: (VSELEQH:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)
/* 57607*/          /*SwitchType*/ 10, MVT::f32,// ->57619
/* 57609*/            OPC_CheckPatternPredicate, 22, // (Subtarget->hasFPARMv8Base())
/* 57611*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSELEQS), 0|OPFL_GlueInput,
                          MVT::f32, 2/*#Ops*/, 1, 0, 
                      // Src: (ARMcmov:{ *:[f32] } SPR:{ *:[f32] }:$Sm, SPR:{ *:[f32] }:$Sn, 0:{ *:[i32] }) - Complexity = 12
                      // Dst: (VSELEQS:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 57619*/          /*SwitchType*/ 10, MVT::f64,// ->57631
/* 57621*/            OPC_CheckPatternPredicate, 23, // (Subtarget->hasFP64()) && (Subtarget->hasFPARMv8Base())
/* 57623*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSELEQD), 0|OPFL_GlueInput,
                          MVT::f64, 2/*#Ops*/, 1, 0, 
                      // Src: (ARMcmov:{ *:[f64] } DPR:{ *:[f64] }:$Dm, DPR:{ *:[f64] }:$Dn, 0:{ *:[i32] }) - Complexity = 12
                      // Dst: (VSELEQD:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 57631*/          0, // EndSwitchType
/* 57632*/        /*Scope*/ 40, /*->57673*/
/* 57633*/          OPC_CheckChild2Integer, 6, 
/* 57635*/          OPC_SwitchType /*3 cases */, 10, MVT::f16,// ->57648
/* 57638*/            OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 57640*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSELVSH), 0|OPFL_GlueInput,
                          MVT::f16, 2/*#Ops*/, 1, 0, 
                      // Src: (ARMcmov:{ *:[f16] } HPR:{ *:[f16] }:$Sm, HPR:{ *:[f16] }:$Sn, 6:{ *:[i32] }) - Complexity = 12
                      // Dst: (VSELVSH:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)
/* 57648*/          /*SwitchType*/ 10, MVT::f32,// ->57660
/* 57650*/            OPC_CheckPatternPredicate, 22, // (Subtarget->hasFPARMv8Base())
/* 57652*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSELVSS), 0|OPFL_GlueInput,
                          MVT::f32, 2/*#Ops*/, 1, 0, 
                      // Src: (ARMcmov:{ *:[f32] } SPR:{ *:[f32] }:$Sm, SPR:{ *:[f32] }:$Sn, 6:{ *:[i32] }) - Complexity = 12
                      // Dst: (VSELVSS:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 57660*/          /*SwitchType*/ 10, MVT::f64,// ->57672
/* 57662*/            OPC_CheckPatternPredicate, 23, // (Subtarget->hasFP64()) && (Subtarget->hasFPARMv8Base())
/* 57664*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSELVSD), 0|OPFL_GlueInput,
                          MVT::f64, 2/*#Ops*/, 1, 0, 
                      // Src: (ARMcmov:{ *:[f64] } DPR:{ *:[f64] }:$Dm, DPR:{ *:[f64] }:$Dn, 6:{ *:[i32] }) - Complexity = 12
                      // Dst: (VSELVSD:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 57672*/          0, // EndSwitchType
/* 57673*/        /*Scope*/ 37, /*->57711*/
/* 57674*/          OPC_RecordChild2, // #2 = $p
/* 57675*/          OPC_SwitchType /*2 cases */, 15, MVT::f64,// ->57693
/* 57678*/            OPC_CheckPatternPredicate, 54, // (Subtarget->hasFPRegs64())
/* 57680*/            OPC_CheckComplexPat, /*CP*/36, /*#*/2, // SelectCMOVPred:$p #3 #4
/* 57683*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVDcc), 0|OPFL_GlueInput,
                          MVT::f64, 4/*#Ops*/, 0, 1, 3, 4, 
                      // Src: (ARMcmov:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm, cmovpred:{ *:[i32] }:$p) - Complexity = 12
                      // Dst: (VMOVDcc:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm, cmovpred:{ *:[i32] }:$p)
/* 57693*/          /*SwitchType*/ 15, MVT::f32,// ->57710
/* 57695*/            OPC_CheckPatternPredicate, 33, // (Subtarget->hasFPRegs())
/* 57697*/            OPC_CheckComplexPat, /*CP*/36, /*#*/2, // SelectCMOVPred:$p #3 #4
/* 57700*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVScc), 0|OPFL_GlueInput,
                          MVT::f32, 4/*#Ops*/, 0, 1, 3, 4, 
                      // Src: (ARMcmov:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm, cmovpred:{ *:[i32] }:$p) - Complexity = 12
                      // Dst: (VMOVScc:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm, cmovpred:{ *:[i32] }:$p)
/* 57710*/          0, // EndSwitchType
/* 57711*/        0, /*End of Scope*/
/* 57712*/      0, /*End of Scope*/
/* 57713*/    0, /*End of Scope*/
/* 57714*/  /*SwitchOpcode*/ 125|128,61/*7933*/, TARGET_VAL(ISD::LOAD),// ->65651
/* 57718*/    OPC_RecordMemRef,
/* 57719*/    OPC_RecordNode, // #0 = 'ld' chained node
/* 57720*/    OPC_Scope, 67|128,1/*195*/, /*->57918*/ // 5 children in Scope
/* 57723*/      OPC_RecordChild1, // #1 = $addr
/* 57724*/      OPC_CheckChild1Type, MVT::i32,
/* 57726*/      OPC_CheckPredicate, 35, // Predicate_unindexedload
/* 57728*/      OPC_CheckType, MVT::i32,
/* 57730*/      OPC_Scope, 24, /*->57756*/ // 3 children in Scope
/* 57732*/        OPC_CheckPredicate, 58, // Predicate_load
/* 57734*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 57736*/        OPC_CheckComplexPat, /*CP*/13, /*#*/1, // SelectAddrModePC:$addr #2 #3
/* 57739*/        OPC_EmitMergeInputChains1_0,
/* 57740*/        OPC_EmitInteger, MVT::i32, 14, 
/* 57743*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 57746*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::PICLDR), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (ld:{ *:[i32] } addrmodepc:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>> - Complexity = 23
                  // Dst: (PICLDR:{ *:[i32] } addrmodepc:{ *:[i32] }:$addr)
/* 57756*/      /*Scope*/ 54, /*->57811*/
/* 57757*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 57759*/        OPC_Scope, 24, /*->57785*/ // 2 children in Scope
/* 57761*/          OPC_CheckPredicate, 37, // Predicate_zextloadi16
/* 57763*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 57765*/          OPC_CheckComplexPat, /*CP*/13, /*#*/1, // SelectAddrModePC:$addr #2 #3
/* 57768*/          OPC_EmitMergeInputChains1_0,
/* 57769*/          OPC_EmitInteger, MVT::i32, 14, 
/* 57772*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 57775*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::PICLDRH), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[i32] } addrmodepc:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi16>> - Complexity = 23
                    // Dst: (PICLDRH:{ *:[i32] } addrmodepc:{ *:[i32] }:$addr)
/* 57785*/        /*Scope*/ 24, /*->57810*/
/* 57786*/          OPC_CheckPredicate, 42, // Predicate_zextloadi8
/* 57788*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 57790*/          OPC_CheckComplexPat, /*CP*/13, /*#*/1, // SelectAddrModePC:$addr #2 #3
/* 57793*/          OPC_EmitMergeInputChains1_0,
/* 57794*/          OPC_EmitInteger, MVT::i32, 14, 
/* 57797*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 57800*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::PICLDRB), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[i32] } addrmodepc:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi8>> - Complexity = 23
                    // Dst: (PICLDRB:{ *:[i32] } addrmodepc:{ *:[i32] }:$addr)
/* 57810*/        0, /*End of Scope*/
/* 57811*/      /*Scope*/ 105, /*->57917*/
/* 57812*/        OPC_CheckPredicate, 60, // Predicate_sextload
/* 57814*/        OPC_Scope, 24, /*->57840*/ // 3 children in Scope
/* 57816*/          OPC_CheckPredicate, 37, // Predicate_sextloadi16
/* 57818*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 57820*/          OPC_CheckComplexPat, /*CP*/13, /*#*/1, // SelectAddrModePC:$addr #2 #3
/* 57823*/          OPC_EmitMergeInputChains1_0,
/* 57824*/          OPC_EmitInteger, MVT::i32, 14, 
/* 57827*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 57830*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::PICLDRSH), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[i32] } addrmodepc:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadi16>> - Complexity = 23
                    // Dst: (PICLDRSH:{ *:[i32] } addrmodepc:{ *:[i32] }:$addr)
/* 57840*/        /*Scope*/ 50, /*->57891*/
/* 57841*/          OPC_CheckPredicate, 42, // Predicate_sextloadi8
/* 57843*/          OPC_Scope, 22, /*->57867*/ // 2 children in Scope
/* 57845*/            OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 57847*/            OPC_CheckComplexPat, /*CP*/13, /*#*/1, // SelectAddrModePC:$addr #2 #3
/* 57850*/            OPC_EmitMergeInputChains1_0,
/* 57851*/            OPC_EmitInteger, MVT::i32, 14, 
/* 57854*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 57857*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::PICLDRSB), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } addrmodepc:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadi8>> - Complexity = 23
                      // Dst: (PICLDRSB:{ *:[i32] } addrmodepc:{ *:[i32] }:$addr)
/* 57867*/          /*Scope*/ 22, /*->57890*/
/* 57868*/            OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 57870*/            OPC_CheckComplexPat, /*CP*/37, /*#*/1, // SelectThumbAddrModeRRSext:$addr #2 #3
/* 57873*/            OPC_EmitMergeInputChains1_0,
/* 57874*/            OPC_EmitInteger, MVT::i32, 14, 
/* 57877*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 57880*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRSB), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t_addrmode_rr_sext:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadi8>> - Complexity = 23
                      // Dst: (tLDRSB:{ *:[i32] } t_addrmode_rr_sext:{ *:[i32] }:$addr)
/* 57890*/          0, /*End of Scope*/
/* 57891*/        /*Scope*/ 24, /*->57916*/
/* 57892*/          OPC_CheckPredicate, 37, // Predicate_sextloadi16
/* 57894*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 57896*/          OPC_CheckComplexPat, /*CP*/37, /*#*/1, // SelectThumbAddrModeRRSext:$addr #2 #3
/* 57899*/          OPC_EmitMergeInputChains1_0,
/* 57900*/          OPC_EmitInteger, MVT::i32, 14, 
/* 57903*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 57906*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRSH), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[i32] } t_addrmode_rr_sext:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadi16>> - Complexity = 23
                    // Dst: (tLDRSH:{ *:[i32] } t_addrmode_rr_sext:{ *:[i32] }:$addr)
/* 57916*/        0, /*End of Scope*/
/* 57917*/      0, /*End of Scope*/
/* 57918*/    /*Scope*/ 100, /*->58019*/
/* 57919*/      OPC_MoveChild1,
/* 57920*/      OPC_SwitchOpcode /*2 cases */, 60, TARGET_VAL(ARMISD::WrapperPIC),// ->57984
/* 57924*/        OPC_RecordChild0, // #1 = $addr
/* 57925*/        OPC_MoveChild0,
/* 57926*/        OPC_SwitchOpcode /*2 cases */, 32, TARGET_VAL(ISD::TargetGlobalAddress),// ->57962
/* 57930*/          OPC_MoveParent,
/* 57931*/          OPC_MoveParent,
/* 57932*/          OPC_CheckPredicate, 35, // Predicate_unindexedload
/* 57934*/          OPC_CheckPredicate, 58, // Predicate_load
/* 57936*/          OPC_CheckType, MVT::i32,
/* 57938*/          OPC_Scope, 10, /*->57950*/ // 2 children in Scope
/* 57940*/            OPC_CheckPatternPredicate, 55, // (!Subtarget->useMovt() || !Subtarget->allowPositionIndependentMovt()) && (!Subtarget->isThumb())
/* 57942*/            OPC_EmitMergeInputChains1_0,
/* 57943*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::LDRLIT_ga_pcrel_ldr), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 1/*#Ops*/, 1, 
                      // Src: (ld:{ *:[i32] } (ARMWrapperPIC:{ *:[iPTR] } (tglobaladdr:{ *:[iPTR] }):$addr))<<P:Predicate_unindexedload>><<P:Predicate_load>> - Complexity = 20
                      // Dst: (LDRLIT_ga_pcrel_ldr:{ *:[i32] } (tglobaladdr:{ *:[i32] }):$addr)
/* 57950*/          /*Scope*/ 10, /*->57961*/
/* 57951*/            OPC_CheckPatternPredicate, 56, // (!Subtarget->isThumb()) && (Subtarget->useMovt() && Subtarget->allowPositionIndependentMovt())
/* 57953*/            OPC_EmitMergeInputChains1_0,
/* 57954*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MOV_ga_pcrel_ldr), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 1/*#Ops*/, 1, 
                      // Src: (ld:{ *:[i32] } (ARMWrapperPIC:{ *:[iPTR] } (tglobaladdr:{ *:[iPTR] }):$addr))<<P:Predicate_unindexedload>><<P:Predicate_load>> - Complexity = 20
                      // Dst: (MOV_ga_pcrel_ldr:{ *:[i32] } (tglobaladdr:{ *:[i32] }):$addr)
/* 57961*/          0, /*End of Scope*/
/* 57962*/        /*SwitchOpcode*/ 18, TARGET_VAL(ISD::TargetGlobalTLSAddress),// ->57983
/* 57965*/          OPC_MoveParent,
/* 57966*/          OPC_MoveParent,
/* 57967*/          OPC_CheckPredicate, 35, // Predicate_unindexedload
/* 57969*/          OPC_CheckPredicate, 58, // Predicate_load
/* 57971*/          OPC_CheckType, MVT::i32,
/* 57973*/          OPC_CheckPatternPredicate, 56, // (!Subtarget->isThumb()) && (Subtarget->useMovt() && Subtarget->allowPositionIndependentMovt())
/* 57975*/          OPC_EmitMergeInputChains1_0,
/* 57976*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MOV_ga_pcrel_ldr), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 1/*#Ops*/, 1, 
                    // Src: (ld:{ *:[i32] } (ARMWrapperPIC:{ *:[iPTR] } (tglobaltlsaddr:{ *:[iPTR] }):$addr))<<P:Predicate_unindexedload>><<P:Predicate_load>> - Complexity = 20
                    // Dst: (MOV_ga_pcrel_ldr:{ *:[i32] } (tglobaltlsaddr:{ *:[i32] }):$addr)
/* 57983*/        0, // EndSwitchOpcode
/* 57984*/      /*SwitchOpcode*/ 31, TARGET_VAL(ARMISD::Wrapper),// ->58018
/* 57987*/        OPC_RecordChild0, // #1 = $addr
/* 57988*/        OPC_MoveChild0,
/* 57989*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstantPool),
/* 57992*/        OPC_MoveParent,
/* 57993*/        OPC_MoveParent,
/* 57994*/        OPC_CheckPredicate, 35, // Predicate_unindexedload
/* 57996*/        OPC_CheckPredicate, 58, // Predicate_load
/* 57998*/        OPC_CheckType, MVT::i32,
/* 58000*/        OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 58002*/        OPC_EmitMergeInputChains1_0,
/* 58003*/        OPC_EmitInteger, MVT::i32, 14, 
/* 58006*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58009*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRpci), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::i32, 3/*#Ops*/, 1, 2, 3, 
                  // Src: (ld:{ *:[i32] } (ARMWrapper:{ *:[iPTR] } (tconstpool:{ *:[iPTR] }):$addr))<<P:Predicate_unindexedload>><<P:Predicate_load>> - Complexity = 20
                  // Dst: (tLDRpci:{ *:[i32] } (tconstpool:{ *:[i32] }):$addr)
/* 58018*/      0, // EndSwitchOpcode
/* 58019*/    /*Scope*/ 29|128,16/*2077*/, /*->60098*/
/* 58021*/      OPC_RecordChild1, // #1 = $shift
/* 58022*/      OPC_CheckChild1Type, MVT::i32,
/* 58024*/      OPC_CheckPredicate, 35, // Predicate_unindexedload
/* 58026*/      OPC_CheckType, MVT::i32,
/* 58028*/      OPC_Scope, 25, /*->58055*/ // 22 children in Scope
/* 58030*/        OPC_CheckPredicate, 58, // Predicate_load
/* 58032*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 58034*/        OPC_CheckComplexPat, /*CP*/17, /*#*/1, // SelectLdStSOReg:$shift #2 #3 #4
/* 58037*/        OPC_EmitMergeInputChains1_0,
/* 58038*/        OPC_EmitInteger, MVT::i32, 14, 
/* 58041*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58044*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::LDRrs), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                  // Src: (ld:{ *:[i32] } ldst_so_reg:{ *:[i32] }:$shift)<<P:Predicate_unindexedload>><<P:Predicate_load>> - Complexity = 16
                  // Dst: (LDRrs:{ *:[i32] } ldst_so_reg:{ *:[i32] }:$shift)
/* 58055*/      /*Scope*/ 56, /*->58112*/
/* 58056*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 58058*/        OPC_Scope, 25, /*->58085*/ // 2 children in Scope
/* 58060*/          OPC_CheckPredicate, 42, // Predicate_zextloadi8
/* 58062*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 58064*/          OPC_CheckComplexPat, /*CP*/17, /*#*/1, // SelectLdStSOReg:$shift #2 #3 #4
/* 58067*/          OPC_EmitMergeInputChains1_0,
/* 58068*/          OPC_EmitInteger, MVT::i32, 14, 
/* 58071*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58074*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::LDRBrs), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                    // Src: (ld:{ *:[i32] } ldst_so_reg:{ *:[i32] }:$shift)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi8>> - Complexity = 16
                    // Dst: (LDRBrs:{ *:[i32] } ldst_so_reg:{ *:[i32] }:$shift)
/* 58085*/        /*Scope*/ 25, /*->58111*/
/* 58086*/          OPC_CheckPredicate, 37, // Predicate_zextloadi16
/* 58088*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 58090*/          OPC_CheckComplexPat, /*CP*/5, /*#*/1, // SelectAddrMode3:$addr #2 #3 #4
/* 58093*/          OPC_EmitMergeInputChains1_0,
/* 58094*/          OPC_EmitInteger, MVT::i32, 14, 
/* 58097*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58100*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::LDRH), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                    // Src: (ld:{ *:[i32] } addrmode3:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi16>> - Complexity = 16
                    // Dst: (LDRH:{ *:[i32] } addrmode3:{ *:[i32] }:$addr)
/* 58111*/        0, /*End of Scope*/
/* 58112*/      /*Scope*/ 56, /*->58169*/
/* 58113*/        OPC_CheckPredicate, 60, // Predicate_sextload
/* 58115*/        OPC_Scope, 25, /*->58142*/ // 2 children in Scope
/* 58117*/          OPC_CheckPredicate, 37, // Predicate_sextloadi16
/* 58119*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 58121*/          OPC_CheckComplexPat, /*CP*/5, /*#*/1, // SelectAddrMode3:$addr #2 #3 #4
/* 58124*/          OPC_EmitMergeInputChains1_0,
/* 58125*/          OPC_EmitInteger, MVT::i32, 14, 
/* 58128*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58131*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::LDRSH), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                    // Src: (ld:{ *:[i32] } addrmode3:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadi16>> - Complexity = 16
                    // Dst: (LDRSH:{ *:[i32] } addrmode3:{ *:[i32] }:$addr)
/* 58142*/        /*Scope*/ 25, /*->58168*/
/* 58143*/          OPC_CheckPredicate, 42, // Predicate_sextloadi8
/* 58145*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 58147*/          OPC_CheckComplexPat, /*CP*/5, /*#*/1, // SelectAddrMode3:$addr #2 #3 #4
/* 58150*/          OPC_EmitMergeInputChains1_0,
/* 58151*/          OPC_EmitInteger, MVT::i32, 14, 
/* 58154*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58157*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::LDRSB), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                    // Src: (ld:{ *:[i32] } addrmode3:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadi8>> - Complexity = 16
                    // Dst: (LDRSB:{ *:[i32] } addrmode3:{ *:[i32] }:$addr)
/* 58168*/        0, /*End of Scope*/
/* 58169*/      /*Scope*/ 27, /*->58197*/
/* 58170*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 58172*/        OPC_CheckPredicate, 61, // Predicate_zextloadi1
/* 58174*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 58176*/        OPC_CheckComplexPat, /*CP*/17, /*#*/1, // SelectLdStSOReg:$addr #2 #3 #4
/* 58179*/        OPC_EmitMergeInputChains1_0,
/* 58180*/        OPC_EmitInteger, MVT::i32, 14, 
/* 58183*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58186*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::LDRBrs), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                  // Src: (ld:{ *:[i32] } ldst_so_reg:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi1>> - Complexity = 16
                  // Dst: (LDRBrs:{ *:[i32] } ldst_so_reg:{ *:[i32] }:$addr)
/* 58197*/      /*Scope*/ 82, /*->58280*/
/* 58198*/        OPC_CheckPredicate, 36, // Predicate_extload
/* 58200*/        OPC_Scope, 25, /*->58227*/ // 3 children in Scope
/* 58202*/          OPC_CheckPredicate, 61, // Predicate_extloadi1
/* 58204*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 58206*/          OPC_CheckComplexPat, /*CP*/17, /*#*/1, // SelectLdStSOReg:$addr #2 #3 #4
/* 58209*/          OPC_EmitMergeInputChains1_0,
/* 58210*/          OPC_EmitInteger, MVT::i32, 14, 
/* 58213*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58216*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::LDRBrs), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                    // Src: (ld:{ *:[i32] } ldst_so_reg:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi1>> - Complexity = 16
                    // Dst: (LDRBrs:{ *:[i32] } ldst_so_reg:{ *:[i32] }:$addr)
/* 58227*/        /*Scope*/ 25, /*->58253*/
/* 58228*/          OPC_CheckPredicate, 42, // Predicate_extloadi8
/* 58230*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 58232*/          OPC_CheckComplexPat, /*CP*/17, /*#*/1, // SelectLdStSOReg:$addr #2 #3 #4
/* 58235*/          OPC_EmitMergeInputChains1_0,
/* 58236*/          OPC_EmitInteger, MVT::i32, 14, 
/* 58239*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58242*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::LDRBrs), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                    // Src: (ld:{ *:[i32] } ldst_so_reg:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi8>> - Complexity = 16
                    // Dst: (LDRBrs:{ *:[i32] } ldst_so_reg:{ *:[i32] }:$addr)
/* 58253*/        /*Scope*/ 25, /*->58279*/
/* 58254*/          OPC_CheckPredicate, 37, // Predicate_extloadi16
/* 58256*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 58258*/          OPC_CheckComplexPat, /*CP*/5, /*#*/1, // SelectAddrMode3:$addr #2 #3 #4
/* 58261*/          OPC_EmitMergeInputChains1_0,
/* 58262*/          OPC_EmitInteger, MVT::i32, 14, 
/* 58265*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58268*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::LDRH), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                    // Src: (ld:{ *:[i32] } addrmode3:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi16>> - Complexity = 16
                    // Dst: (LDRH:{ *:[i32] } addrmode3:{ *:[i32] }:$addr)
/* 58279*/        0, /*End of Scope*/
/* 58280*/      /*Scope*/ 25, /*->58306*/
/* 58281*/        OPC_CheckPredicate, 58, // Predicate_load
/* 58283*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 58285*/        OPC_CheckComplexPat, /*CP*/18, /*#*/1, // SelectT2AddrModeSoReg:$addr #2 #3 #4
/* 58288*/        OPC_EmitMergeInputChains1_0,
/* 58289*/        OPC_EmitInteger, MVT::i32, 14, 
/* 58292*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58295*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRs), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                  // Src: (ld:{ *:[i32] } t2addrmode_so_reg:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>> - Complexity = 16
                  // Dst: (t2LDRs:{ *:[i32] } t2addrmode_so_reg:{ *:[i32] }:$addr)
/* 58306*/      /*Scope*/ 56, /*->58363*/
/* 58307*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 58309*/        OPC_Scope, 25, /*->58336*/ // 2 children in Scope
/* 58311*/          OPC_CheckPredicate, 37, // Predicate_zextloadi16
/* 58313*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 58315*/          OPC_CheckComplexPat, /*CP*/18, /*#*/1, // SelectT2AddrModeSoReg:$addr #2 #3 #4
/* 58318*/          OPC_EmitMergeInputChains1_0,
/* 58319*/          OPC_EmitInteger, MVT::i32, 14, 
/* 58322*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58325*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRHs), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                    // Src: (ld:{ *:[i32] } t2addrmode_so_reg:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi16>> - Complexity = 16
                    // Dst: (t2LDRHs:{ *:[i32] } t2addrmode_so_reg:{ *:[i32] }:$addr)
/* 58336*/        /*Scope*/ 25, /*->58362*/
/* 58337*/          OPC_CheckPredicate, 42, // Predicate_zextloadi8
/* 58339*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 58341*/          OPC_CheckComplexPat, /*CP*/18, /*#*/1, // SelectT2AddrModeSoReg:$addr #2 #3 #4
/* 58344*/          OPC_EmitMergeInputChains1_0,
/* 58345*/          OPC_EmitInteger, MVT::i32, 14, 
/* 58348*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58351*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRBs), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                    // Src: (ld:{ *:[i32] } t2addrmode_so_reg:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi8>> - Complexity = 16
                    // Dst: (t2LDRBs:{ *:[i32] } t2addrmode_so_reg:{ *:[i32] }:$addr)
/* 58362*/        0, /*End of Scope*/
/* 58363*/      /*Scope*/ 56, /*->58420*/
/* 58364*/        OPC_CheckPredicate, 60, // Predicate_sextload
/* 58366*/        OPC_Scope, 25, /*->58393*/ // 2 children in Scope
/* 58368*/          OPC_CheckPredicate, 37, // Predicate_sextloadi16
/* 58370*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 58372*/          OPC_CheckComplexPat, /*CP*/18, /*#*/1, // SelectT2AddrModeSoReg:$addr #2 #3 #4
/* 58375*/          OPC_EmitMergeInputChains1_0,
/* 58376*/          OPC_EmitInteger, MVT::i32, 14, 
/* 58379*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58382*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRSHs), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                    // Src: (ld:{ *:[i32] } t2addrmode_so_reg:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadi16>> - Complexity = 16
                    // Dst: (t2LDRSHs:{ *:[i32] } t2addrmode_so_reg:{ *:[i32] }:$addr)
/* 58393*/        /*Scope*/ 25, /*->58419*/
/* 58394*/          OPC_CheckPredicate, 42, // Predicate_sextloadi8
/* 58396*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 58398*/          OPC_CheckComplexPat, /*CP*/18, /*#*/1, // SelectT2AddrModeSoReg:$addr #2 #3 #4
/* 58401*/          OPC_EmitMergeInputChains1_0,
/* 58402*/          OPC_EmitInteger, MVT::i32, 14, 
/* 58405*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58408*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRSBs), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                    // Src: (ld:{ *:[i32] } t2addrmode_so_reg:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadi8>> - Complexity = 16
                    // Dst: (t2LDRSBs:{ *:[i32] } t2addrmode_so_reg:{ *:[i32] }:$addr)
/* 58419*/        0, /*End of Scope*/
/* 58420*/      /*Scope*/ 27, /*->58448*/
/* 58421*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 58423*/        OPC_CheckPredicate, 61, // Predicate_zextloadi1
/* 58425*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 58427*/        OPC_CheckComplexPat, /*CP*/18, /*#*/1, // SelectT2AddrModeSoReg:$addr #2 #3 #4
/* 58430*/        OPC_EmitMergeInputChains1_0,
/* 58431*/        OPC_EmitInteger, MVT::i32, 14, 
/* 58434*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58437*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRBs), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                  // Src: (ld:{ *:[i32] } t2addrmode_so_reg:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi1>> - Complexity = 16
                  // Dst: (t2LDRBs:{ *:[i32] } t2addrmode_so_reg:{ *:[i32] }:$addr)
/* 58448*/      /*Scope*/ 82, /*->58531*/
/* 58449*/        OPC_CheckPredicate, 36, // Predicate_extload
/* 58451*/        OPC_Scope, 25, /*->58478*/ // 3 children in Scope
/* 58453*/          OPC_CheckPredicate, 61, // Predicate_extloadi1
/* 58455*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 58457*/          OPC_CheckComplexPat, /*CP*/18, /*#*/1, // SelectT2AddrModeSoReg:$addr #2 #3 #4
/* 58460*/          OPC_EmitMergeInputChains1_0,
/* 58461*/          OPC_EmitInteger, MVT::i32, 14, 
/* 58464*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58467*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRBs), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                    // Src: (ld:{ *:[i32] } t2addrmode_so_reg:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi1>> - Complexity = 16
                    // Dst: (t2LDRBs:{ *:[i32] } t2addrmode_so_reg:{ *:[i32] }:$addr)
/* 58478*/        /*Scope*/ 25, /*->58504*/
/* 58479*/          OPC_CheckPredicate, 42, // Predicate_extloadi8
/* 58481*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 58483*/          OPC_CheckComplexPat, /*CP*/18, /*#*/1, // SelectT2AddrModeSoReg:$addr #2 #3 #4
/* 58486*/          OPC_EmitMergeInputChains1_0,
/* 58487*/          OPC_EmitInteger, MVT::i32, 14, 
/* 58490*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58493*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRBs), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                    // Src: (ld:{ *:[i32] } t2addrmode_so_reg:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi8>> - Complexity = 16
                    // Dst: (t2LDRBs:{ *:[i32] } t2addrmode_so_reg:{ *:[i32] }:$addr)
/* 58504*/        /*Scope*/ 25, /*->58530*/
/* 58505*/          OPC_CheckPredicate, 37, // Predicate_extloadi16
/* 58507*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 58509*/          OPC_CheckComplexPat, /*CP*/18, /*#*/1, // SelectT2AddrModeSoReg:$addr #2 #3 #4
/* 58512*/          OPC_EmitMergeInputChains1_0,
/* 58513*/          OPC_EmitInteger, MVT::i32, 14, 
/* 58516*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58519*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRHs), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                    // Src: (ld:{ *:[i32] } t2addrmode_so_reg:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi16>> - Complexity = 16
                    // Dst: (t2LDRHs:{ *:[i32] } t2addrmode_so_reg:{ *:[i32] }:$addr)
/* 58530*/        0, /*End of Scope*/
/* 58531*/      /*Scope*/ 24, /*->58556*/
/* 58532*/        OPC_CheckPredicate, 58, // Predicate_load
/* 58534*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 58536*/        OPC_CheckComplexPat, /*CP*/21, /*#*/1, // SelectAddrModeImm12:$addr #2 #3
/* 58539*/        OPC_EmitMergeInputChains1_0,
/* 58540*/        OPC_EmitInteger, MVT::i32, 14, 
/* 58543*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58546*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::LDRi12), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (ld:{ *:[i32] } addrmode_imm12:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>> - Complexity = 13
                  // Dst: (LDRi12:{ *:[i32] } addrmode_imm12:{ *:[i32] }:$addr)
/* 58556*/      /*Scope*/ 54, /*->58611*/
/* 58557*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 58559*/        OPC_Scope, 24, /*->58585*/ // 2 children in Scope
/* 58561*/          OPC_CheckPredicate, 42, // Predicate_zextloadi8
/* 58563*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 58565*/          OPC_CheckComplexPat, /*CP*/21, /*#*/1, // SelectAddrModeImm12:$addr #2 #3
/* 58568*/          OPC_EmitMergeInputChains1_0,
/* 58569*/          OPC_EmitInteger, MVT::i32, 14, 
/* 58572*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58575*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::LDRBi12), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[i32] } addrmode_imm12:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi8>> - Complexity = 13
                    // Dst: (LDRBi12:{ *:[i32] } addrmode_imm12:{ *:[i32] }:$addr)
/* 58585*/        /*Scope*/ 24, /*->58610*/
/* 58586*/          OPC_CheckPredicate, 61, // Predicate_zextloadi1
/* 58588*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 58590*/          OPC_CheckComplexPat, /*CP*/21, /*#*/1, // SelectAddrModeImm12:$addr #2 #3
/* 58593*/          OPC_EmitMergeInputChains1_0,
/* 58594*/          OPC_EmitInteger, MVT::i32, 14, 
/* 58597*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58600*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::LDRBi12), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[i32] } addrmode_imm12:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi1>> - Complexity = 13
                    // Dst: (LDRBi12:{ *:[i32] } addrmode_imm12:{ *:[i32] }:$addr)
/* 58610*/        0, /*End of Scope*/
/* 58611*/      /*Scope*/ 103, /*->58715*/
/* 58612*/        OPC_CheckPredicate, 36, // Predicate_extload
/* 58614*/        OPC_Scope, 24, /*->58640*/ // 3 children in Scope
/* 58616*/          OPC_CheckPredicate, 61, // Predicate_extloadi1
/* 58618*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 58620*/          OPC_CheckComplexPat, /*CP*/21, /*#*/1, // SelectAddrModeImm12:$addr #2 #3
/* 58623*/          OPC_EmitMergeInputChains1_0,
/* 58624*/          OPC_EmitInteger, MVT::i32, 14, 
/* 58627*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58630*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::LDRBi12), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[i32] } addrmode_imm12:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi1>> - Complexity = 13
                    // Dst: (LDRBi12:{ *:[i32] } addrmode_imm12:{ *:[i32] }:$addr)
/* 58640*/        /*Scope*/ 48, /*->58689*/
/* 58641*/          OPC_CheckPredicate, 42, // Predicate_extloadi8
/* 58643*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 58645*/          OPC_Scope, 20, /*->58667*/ // 2 children in Scope
/* 58647*/            OPC_CheckComplexPat, /*CP*/21, /*#*/1, // SelectAddrModeImm12:$addr #2 #3
/* 58650*/            OPC_EmitMergeInputChains1_0,
/* 58651*/            OPC_EmitInteger, MVT::i32, 14, 
/* 58654*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58657*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::LDRBi12), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } addrmode_imm12:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi8>> - Complexity = 13
                      // Dst: (LDRBi12:{ *:[i32] } addrmode_imm12:{ *:[i32] }:$addr)
/* 58667*/          /*Scope*/ 20, /*->58688*/
/* 58668*/            OPC_CheckComplexPat, /*CP*/13, /*#*/1, // SelectAddrModePC:$addr #2 #3
/* 58671*/            OPC_EmitMergeInputChains1_0,
/* 58672*/            OPC_EmitInteger, MVT::i32, 14, 
/* 58675*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58678*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::PICLDRB), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } addrmodepc:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi8>> - Complexity = 13
                      // Dst: (PICLDRB:{ *:[i32] } addrmodepc:{ *:[i32] }:$addr)
/* 58688*/          0, /*End of Scope*/
/* 58689*/        /*Scope*/ 24, /*->58714*/
/* 58690*/          OPC_CheckPredicate, 37, // Predicate_extloadi16
/* 58692*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 58694*/          OPC_CheckComplexPat, /*CP*/13, /*#*/1, // SelectAddrModePC:$addr #2 #3
/* 58697*/          OPC_EmitMergeInputChains1_0,
/* 58698*/          OPC_EmitInteger, MVT::i32, 14, 
/* 58701*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58704*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::PICLDRH), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[i32] } addrmodepc:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi16>> - Complexity = 13
                    // Dst: (PICLDRH:{ *:[i32] } addrmodepc:{ *:[i32] }:$addr)
/* 58714*/        0, /*End of Scope*/
/* 58715*/      /*Scope*/ 69, /*->58785*/
/* 58716*/        OPC_CheckPredicate, 58, // Predicate_load
/* 58718*/        OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 58720*/        OPC_Scope, 20, /*->58742*/ // 3 children in Scope
/* 58722*/          OPC_CheckComplexPat, /*CP*/22, /*#*/1, // SelectThumbAddrModeSP:$addr #2 #3
/* 58725*/          OPC_EmitMergeInputChains1_0,
/* 58726*/          OPC_EmitInteger, MVT::i32, 14, 
/* 58729*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58732*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRspi), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[i32] } t_addrmode_sp:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>> - Complexity = 13
                    // Dst: (tLDRspi:{ *:[i32] } t_addrmode_sp:{ *:[i32] }:$addr)
/* 58742*/        /*Scope*/ 20, /*->58763*/
/* 58743*/          OPC_CheckComplexPat, /*CP*/23, /*#*/1, // SelectThumbAddrModeImm5S4:$addr #2 #3
/* 58746*/          OPC_EmitMergeInputChains1_0,
/* 58747*/          OPC_EmitInteger, MVT::i32, 14, 
/* 58750*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58753*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRi), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[i32] } t_addrmode_is4:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>> - Complexity = 13
                    // Dst: (tLDRi:{ *:[i32] } t_addrmode_is4:{ *:[i32] }:$addr)
/* 58763*/        /*Scope*/ 20, /*->58784*/
/* 58764*/          OPC_CheckComplexPat, /*CP*/7, /*#*/1, // SelectThumbAddrModeRR:$addr #2 #3
/* 58767*/          OPC_EmitMergeInputChains1_0,
/* 58768*/          OPC_EmitInteger, MVT::i32, 14, 
/* 58771*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58774*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRr), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>> - Complexity = 13
                    // Dst: (tLDRr:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$addr)
/* 58784*/        0, /*End of Scope*/
/* 58785*/      /*Scope*/ 23|128,1/*151*/, /*->58938*/
/* 58787*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 58789*/        OPC_Scope, 48, /*->58839*/ // 3 children in Scope
/* 58791*/          OPC_CheckPredicate, 42, // Predicate_zextloadi8
/* 58793*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 58795*/          OPC_Scope, 20, /*->58817*/ // 2 children in Scope
/* 58797*/            OPC_CheckComplexPat, /*CP*/24, /*#*/1, // SelectThumbAddrModeImm5S1:$addr #2 #3
/* 58800*/            OPC_EmitMergeInputChains1_0,
/* 58801*/            OPC_EmitInteger, MVT::i32, 14, 
/* 58804*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58807*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRBi), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t_addrmode_is1:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi8>> - Complexity = 13
                      // Dst: (tLDRBi:{ *:[i32] } t_addrmode_is1:{ *:[i32] }:$addr)
/* 58817*/          /*Scope*/ 20, /*->58838*/
/* 58818*/            OPC_CheckComplexPat, /*CP*/7, /*#*/1, // SelectThumbAddrModeRR:$addr #2 #3
/* 58821*/            OPC_EmitMergeInputChains1_0,
/* 58822*/            OPC_EmitInteger, MVT::i32, 14, 
/* 58825*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58828*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRBr), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi8>> - Complexity = 13
                      // Dst: (tLDRBr:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$addr)
/* 58838*/          0, /*End of Scope*/
/* 58839*/        /*Scope*/ 48, /*->58888*/
/* 58840*/          OPC_CheckPredicate, 37, // Predicate_zextloadi16
/* 58842*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 58844*/          OPC_Scope, 20, /*->58866*/ // 2 children in Scope
/* 58846*/            OPC_CheckComplexPat, /*CP*/6, /*#*/1, // SelectThumbAddrModeImm5S2:$addr #2 #3
/* 58849*/            OPC_EmitMergeInputChains1_0,
/* 58850*/            OPC_EmitInteger, MVT::i32, 14, 
/* 58853*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58856*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRHi), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t_addrmode_is2:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi16>> - Complexity = 13
                      // Dst: (tLDRHi:{ *:[i32] } t_addrmode_is2:{ *:[i32] }:$addr)
/* 58866*/          /*Scope*/ 20, /*->58887*/
/* 58867*/            OPC_CheckComplexPat, /*CP*/7, /*#*/1, // SelectThumbAddrModeRR:$addr #2 #3
/* 58870*/            OPC_EmitMergeInputChains1_0,
/* 58871*/            OPC_EmitInteger, MVT::i32, 14, 
/* 58874*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58877*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRHr), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi16>> - Complexity = 13
                      // Dst: (tLDRHr:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$addr)
/* 58887*/          0, /*End of Scope*/
/* 58888*/        /*Scope*/ 48, /*->58937*/
/* 58889*/          OPC_CheckPredicate, 61, // Predicate_zextloadi1
/* 58891*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 58893*/          OPC_Scope, 20, /*->58915*/ // 2 children in Scope
/* 58895*/            OPC_CheckComplexPat, /*CP*/24, /*#*/1, // SelectThumbAddrModeImm5S1:$addr #2 #3
/* 58898*/            OPC_EmitMergeInputChains1_0,
/* 58899*/            OPC_EmitInteger, MVT::i32, 14, 
/* 58902*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58905*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRBi), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t_addrmode_is1:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi1>> - Complexity = 13
                      // Dst: (tLDRBi:{ *:[i32] } t_addrmode_is1:{ *:[i32] }:$addr)
/* 58915*/          /*Scope*/ 20, /*->58936*/
/* 58916*/            OPC_CheckComplexPat, /*CP*/7, /*#*/1, // SelectThumbAddrModeRR:$addr #2 #3
/* 58919*/            OPC_EmitMergeInputChains1_0,
/* 58920*/            OPC_EmitInteger, MVT::i32, 14, 
/* 58923*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58926*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRBr), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi1>> - Complexity = 13
                      // Dst: (tLDRBr:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$addr)
/* 58936*/          0, /*End of Scope*/
/* 58937*/        0, /*End of Scope*/
/* 58938*/      /*Scope*/ 98|128,1/*226*/, /*->59166*/
/* 58940*/        OPC_CheckPredicate, 36, // Predicate_extload
/* 58942*/        OPC_Scope, 24, /*->58968*/ // 6 children in Scope
/* 58944*/          OPC_CheckPredicate, 61, // Predicate_extloadi1
/* 58946*/          OPC_CheckPatternPredicate, 57, // (MF->getDataLayout().isLittleEndian()) && (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 58948*/          OPC_CheckComplexPat, /*CP*/22, /*#*/1, // SelectThumbAddrModeSP:$addr #2 #3
/* 58951*/          OPC_EmitMergeInputChains1_0,
/* 58952*/          OPC_EmitInteger, MVT::i32, 14, 
/* 58955*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58958*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRspi), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[i32] } t_addrmode_sp:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi1>> - Complexity = 13
                    // Dst: (tLDRspi:{ *:[i32] } t_addrmode_sp:{ *:[i32] }:$addr)
/* 58968*/        /*Scope*/ 24, /*->58993*/
/* 58969*/          OPC_CheckPredicate, 42, // Predicate_extloadi8
/* 58971*/          OPC_CheckPatternPredicate, 57, // (MF->getDataLayout().isLittleEndian()) && (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 58973*/          OPC_CheckComplexPat, /*CP*/22, /*#*/1, // SelectThumbAddrModeSP:$addr #2 #3
/* 58976*/          OPC_EmitMergeInputChains1_0,
/* 58977*/          OPC_EmitInteger, MVT::i32, 14, 
/* 58980*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 58983*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRspi), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[i32] } t_addrmode_sp:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi8>> - Complexity = 13
                    // Dst: (tLDRspi:{ *:[i32] } t_addrmode_sp:{ *:[i32] }:$addr)
/* 58993*/        /*Scope*/ 24, /*->59018*/
/* 58994*/          OPC_CheckPredicate, 37, // Predicate_extloadi16
/* 58996*/          OPC_CheckPatternPredicate, 57, // (MF->getDataLayout().isLittleEndian()) && (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 58998*/          OPC_CheckComplexPat, /*CP*/22, /*#*/1, // SelectThumbAddrModeSP:$addr #2 #3
/* 59001*/          OPC_EmitMergeInputChains1_0,
/* 59002*/          OPC_EmitInteger, MVT::i32, 14, 
/* 59005*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59008*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRspi), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[i32] } t_addrmode_sp:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi16>> - Complexity = 13
                    // Dst: (tLDRspi:{ *:[i32] } t_addrmode_sp:{ *:[i32] }:$addr)
/* 59018*/        /*Scope*/ 48, /*->59067*/
/* 59019*/          OPC_CheckPredicate, 61, // Predicate_extloadi1
/* 59021*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 59023*/          OPC_Scope, 20, /*->59045*/ // 2 children in Scope
/* 59025*/            OPC_CheckComplexPat, /*CP*/24, /*#*/1, // SelectThumbAddrModeImm5S1:$addr #2 #3
/* 59028*/            OPC_EmitMergeInputChains1_0,
/* 59029*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59032*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59035*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRBi), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t_addrmode_is1:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi1>> - Complexity = 13
                      // Dst: (tLDRBi:{ *:[i32] } t_addrmode_is1:{ *:[i32] }:$addr)
/* 59045*/          /*Scope*/ 20, /*->59066*/
/* 59046*/            OPC_CheckComplexPat, /*CP*/7, /*#*/1, // SelectThumbAddrModeRR:$addr #2 #3
/* 59049*/            OPC_EmitMergeInputChains1_0,
/* 59050*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59053*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59056*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRBr), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi1>> - Complexity = 13
                      // Dst: (tLDRBr:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$addr)
/* 59066*/          0, /*End of Scope*/
/* 59067*/        /*Scope*/ 48, /*->59116*/
/* 59068*/          OPC_CheckPredicate, 42, // Predicate_extloadi8
/* 59070*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 59072*/          OPC_Scope, 20, /*->59094*/ // 2 children in Scope
/* 59074*/            OPC_CheckComplexPat, /*CP*/24, /*#*/1, // SelectThumbAddrModeImm5S1:$addr #2 #3
/* 59077*/            OPC_EmitMergeInputChains1_0,
/* 59078*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59081*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59084*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRBi), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t_addrmode_is1:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi8>> - Complexity = 13
                      // Dst: (tLDRBi:{ *:[i32] } t_addrmode_is1:{ *:[i32] }:$addr)
/* 59094*/          /*Scope*/ 20, /*->59115*/
/* 59095*/            OPC_CheckComplexPat, /*CP*/7, /*#*/1, // SelectThumbAddrModeRR:$addr #2 #3
/* 59098*/            OPC_EmitMergeInputChains1_0,
/* 59099*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59102*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59105*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRBr), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi8>> - Complexity = 13
                      // Dst: (tLDRBr:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$addr)
/* 59115*/          0, /*End of Scope*/
/* 59116*/        /*Scope*/ 48, /*->59165*/
/* 59117*/          OPC_CheckPredicate, 37, // Predicate_extloadi16
/* 59119*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 59121*/          OPC_Scope, 20, /*->59143*/ // 2 children in Scope
/* 59123*/            OPC_CheckComplexPat, /*CP*/6, /*#*/1, // SelectThumbAddrModeImm5S2:$addr #2 #3
/* 59126*/            OPC_EmitMergeInputChains1_0,
/* 59127*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59130*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59133*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRHi), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t_addrmode_is2:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi16>> - Complexity = 13
                      // Dst: (tLDRHi:{ *:[i32] } t_addrmode_is2:{ *:[i32] }:$addr)
/* 59143*/          /*Scope*/ 20, /*->59164*/
/* 59144*/            OPC_CheckComplexPat, /*CP*/7, /*#*/1, // SelectThumbAddrModeRR:$addr #2 #3
/* 59147*/            OPC_EmitMergeInputChains1_0,
/* 59148*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59151*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59154*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRHr), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi16>> - Complexity = 13
                      // Dst: (tLDRHr:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$addr)
/* 59164*/          0, /*End of Scope*/
/* 59165*/        0, /*End of Scope*/
/* 59166*/      /*Scope*/ 48, /*->59215*/
/* 59167*/        OPC_CheckPredicate, 58, // Predicate_load
/* 59169*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 59171*/        OPC_Scope, 20, /*->59193*/ // 2 children in Scope
/* 59173*/          OPC_CheckComplexPat, /*CP*/25, /*#*/1, // SelectT2AddrModeImm12:$addr #2 #3
/* 59176*/          OPC_EmitMergeInputChains1_0,
/* 59177*/          OPC_EmitInteger, MVT::i32, 14, 
/* 59180*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59183*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRi12), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[i32] } t2addrmode_imm12:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>> - Complexity = 13
                    // Dst: (t2LDRi12:{ *:[i32] } t2addrmode_imm12:{ *:[i32] }:$addr)
/* 59193*/        /*Scope*/ 20, /*->59214*/
/* 59194*/          OPC_CheckComplexPat, /*CP*/26, /*#*/1, // SelectT2AddrModeImm8:$addr #2 #3
/* 59197*/          OPC_EmitMergeInputChains1_0,
/* 59198*/          OPC_EmitInteger, MVT::i32, 14, 
/* 59201*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59204*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRi8), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[i32] } t2addrmode_negimm8:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>> - Complexity = 13
                    // Dst: (t2LDRi8:{ *:[i32] } t2addrmode_negimm8:{ *:[i32] }:$addr)
/* 59214*/        0, /*End of Scope*/
/* 59215*/      /*Scope*/ 102, /*->59318*/
/* 59216*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 59218*/        OPC_Scope, 48, /*->59268*/ // 2 children in Scope
/* 59220*/          OPC_CheckPredicate, 37, // Predicate_zextloadi16
/* 59222*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 59224*/          OPC_Scope, 20, /*->59246*/ // 2 children in Scope
/* 59226*/            OPC_CheckComplexPat, /*CP*/25, /*#*/1, // SelectT2AddrModeImm12:$addr #2 #3
/* 59229*/            OPC_EmitMergeInputChains1_0,
/* 59230*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59233*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59236*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRHi12), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t2addrmode_imm12:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi16>> - Complexity = 13
                      // Dst: (t2LDRHi12:{ *:[i32] } t2addrmode_imm12:{ *:[i32] }:$addr)
/* 59246*/          /*Scope*/ 20, /*->59267*/
/* 59247*/            OPC_CheckComplexPat, /*CP*/26, /*#*/1, // SelectT2AddrModeImm8:$addr #2 #3
/* 59250*/            OPC_EmitMergeInputChains1_0,
/* 59251*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59254*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59257*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRHi8), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t2addrmode_negimm8:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi16>> - Complexity = 13
                      // Dst: (t2LDRHi8:{ *:[i32] } t2addrmode_negimm8:{ *:[i32] }:$addr)
/* 59267*/          0, /*End of Scope*/
/* 59268*/        /*Scope*/ 48, /*->59317*/
/* 59269*/          OPC_CheckPredicate, 42, // Predicate_zextloadi8
/* 59271*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 59273*/          OPC_Scope, 20, /*->59295*/ // 2 children in Scope
/* 59275*/            OPC_CheckComplexPat, /*CP*/25, /*#*/1, // SelectT2AddrModeImm12:$addr #2 #3
/* 59278*/            OPC_EmitMergeInputChains1_0,
/* 59279*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59282*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59285*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRBi12), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t2addrmode_imm12:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi8>> - Complexity = 13
                      // Dst: (t2LDRBi12:{ *:[i32] } t2addrmode_imm12:{ *:[i32] }:$addr)
/* 59295*/          /*Scope*/ 20, /*->59316*/
/* 59296*/            OPC_CheckComplexPat, /*CP*/26, /*#*/1, // SelectT2AddrModeImm8:$addr #2 #3
/* 59299*/            OPC_EmitMergeInputChains1_0,
/* 59300*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59303*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59306*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRBi8), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t2addrmode_negimm8:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi8>> - Complexity = 13
                      // Dst: (t2LDRBi8:{ *:[i32] } t2addrmode_negimm8:{ *:[i32] }:$addr)
/* 59316*/          0, /*End of Scope*/
/* 59317*/        0, /*End of Scope*/
/* 59318*/      /*Scope*/ 102, /*->59421*/
/* 59319*/        OPC_CheckPredicate, 60, // Predicate_sextload
/* 59321*/        OPC_Scope, 48, /*->59371*/ // 2 children in Scope
/* 59323*/          OPC_CheckPredicate, 37, // Predicate_sextloadi16
/* 59325*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 59327*/          OPC_Scope, 20, /*->59349*/ // 2 children in Scope
/* 59329*/            OPC_CheckComplexPat, /*CP*/25, /*#*/1, // SelectT2AddrModeImm12:$addr #2 #3
/* 59332*/            OPC_EmitMergeInputChains1_0,
/* 59333*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59336*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59339*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRSHi12), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t2addrmode_imm12:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadi16>> - Complexity = 13
                      // Dst: (t2LDRSHi12:{ *:[i32] } t2addrmode_imm12:{ *:[i32] }:$addr)
/* 59349*/          /*Scope*/ 20, /*->59370*/
/* 59350*/            OPC_CheckComplexPat, /*CP*/26, /*#*/1, // SelectT2AddrModeImm8:$addr #2 #3
/* 59353*/            OPC_EmitMergeInputChains1_0,
/* 59354*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59357*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59360*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRSHi8), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t2addrmode_negimm8:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadi16>> - Complexity = 13
                      // Dst: (t2LDRSHi8:{ *:[i32] } t2addrmode_negimm8:{ *:[i32] }:$addr)
/* 59370*/          0, /*End of Scope*/
/* 59371*/        /*Scope*/ 48, /*->59420*/
/* 59372*/          OPC_CheckPredicate, 42, // Predicate_sextloadi8
/* 59374*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 59376*/          OPC_Scope, 20, /*->59398*/ // 2 children in Scope
/* 59378*/            OPC_CheckComplexPat, /*CP*/25, /*#*/1, // SelectT2AddrModeImm12:$addr #2 #3
/* 59381*/            OPC_EmitMergeInputChains1_0,
/* 59382*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59385*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59388*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRSBi12), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t2addrmode_imm12:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadi8>> - Complexity = 13
                      // Dst: (t2LDRSBi12:{ *:[i32] } t2addrmode_imm12:{ *:[i32] }:$addr)
/* 59398*/          /*Scope*/ 20, /*->59419*/
/* 59399*/            OPC_CheckComplexPat, /*CP*/26, /*#*/1, // SelectT2AddrModeImm8:$addr #2 #3
/* 59402*/            OPC_EmitMergeInputChains1_0,
/* 59403*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59406*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59409*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRSBi8), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t2addrmode_negimm8:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadi8>> - Complexity = 13
                      // Dst: (t2LDRSBi8:{ *:[i32] } t2addrmode_negimm8:{ *:[i32] }:$addr)
/* 59419*/          0, /*End of Scope*/
/* 59420*/        0, /*End of Scope*/
/* 59421*/      /*Scope*/ 50, /*->59472*/
/* 59422*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 59424*/        OPC_CheckPredicate, 61, // Predicate_zextloadi1
/* 59426*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 59428*/        OPC_Scope, 20, /*->59450*/ // 2 children in Scope
/* 59430*/          OPC_CheckComplexPat, /*CP*/25, /*#*/1, // SelectT2AddrModeImm12:$addr #2 #3
/* 59433*/          OPC_EmitMergeInputChains1_0,
/* 59434*/          OPC_EmitInteger, MVT::i32, 14, 
/* 59437*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59440*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRBi12), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[i32] } t2addrmode_imm12:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi1>> - Complexity = 13
                    // Dst: (t2LDRBi12:{ *:[i32] } t2addrmode_imm12:{ *:[i32] }:$addr)
/* 59450*/        /*Scope*/ 20, /*->59471*/
/* 59451*/          OPC_CheckComplexPat, /*CP*/26, /*#*/1, // SelectT2AddrModeImm8:$addr #2 #3
/* 59454*/          OPC_EmitMergeInputChains1_0,
/* 59455*/          OPC_EmitInteger, MVT::i32, 14, 
/* 59458*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59461*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRBi8), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[i32] } t2addrmode_negimm8:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi1>> - Complexity = 13
                    // Dst: (t2LDRBi8:{ *:[i32] } t2addrmode_negimm8:{ *:[i32] }:$addr)
/* 59471*/        0, /*End of Scope*/
/* 59472*/      /*Scope*/ 23|128,1/*151*/, /*->59625*/
/* 59474*/        OPC_CheckPredicate, 36, // Predicate_extload
/* 59476*/        OPC_Scope, 48, /*->59526*/ // 3 children in Scope
/* 59478*/          OPC_CheckPredicate, 61, // Predicate_extloadi1
/* 59480*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 59482*/          OPC_Scope, 20, /*->59504*/ // 2 children in Scope
/* 59484*/            OPC_CheckComplexPat, /*CP*/25, /*#*/1, // SelectT2AddrModeImm12:$addr #2 #3
/* 59487*/            OPC_EmitMergeInputChains1_0,
/* 59488*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59491*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59494*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRBi12), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t2addrmode_imm12:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi1>> - Complexity = 13
                      // Dst: (t2LDRBi12:{ *:[i32] } t2addrmode_imm12:{ *:[i32] }:$addr)
/* 59504*/          /*Scope*/ 20, /*->59525*/
/* 59505*/            OPC_CheckComplexPat, /*CP*/26, /*#*/1, // SelectT2AddrModeImm8:$addr #2 #3
/* 59508*/            OPC_EmitMergeInputChains1_0,
/* 59509*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59512*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59515*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRBi8), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t2addrmode_negimm8:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi1>> - Complexity = 13
                      // Dst: (t2LDRBi8:{ *:[i32] } t2addrmode_negimm8:{ *:[i32] }:$addr)
/* 59525*/          0, /*End of Scope*/
/* 59526*/        /*Scope*/ 48, /*->59575*/
/* 59527*/          OPC_CheckPredicate, 42, // Predicate_extloadi8
/* 59529*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 59531*/          OPC_Scope, 20, /*->59553*/ // 2 children in Scope
/* 59533*/            OPC_CheckComplexPat, /*CP*/25, /*#*/1, // SelectT2AddrModeImm12:$addr #2 #3
/* 59536*/            OPC_EmitMergeInputChains1_0,
/* 59537*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59540*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59543*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRBi12), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t2addrmode_imm12:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi8>> - Complexity = 13
                      // Dst: (t2LDRBi12:{ *:[i32] } t2addrmode_imm12:{ *:[i32] }:$addr)
/* 59553*/          /*Scope*/ 20, /*->59574*/
/* 59554*/            OPC_CheckComplexPat, /*CP*/26, /*#*/1, // SelectT2AddrModeImm8:$addr #2 #3
/* 59557*/            OPC_EmitMergeInputChains1_0,
/* 59558*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59561*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59564*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRBi8), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t2addrmode_negimm8:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi8>> - Complexity = 13
                      // Dst: (t2LDRBi8:{ *:[i32] } t2addrmode_negimm8:{ *:[i32] }:$addr)
/* 59574*/          0, /*End of Scope*/
/* 59575*/        /*Scope*/ 48, /*->59624*/
/* 59576*/          OPC_CheckPredicate, 37, // Predicate_extloadi16
/* 59578*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 59580*/          OPC_Scope, 20, /*->59602*/ // 2 children in Scope
/* 59582*/            OPC_CheckComplexPat, /*CP*/25, /*#*/1, // SelectT2AddrModeImm12:$addr #2 #3
/* 59585*/            OPC_EmitMergeInputChains1_0,
/* 59586*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59589*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59592*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRHi12), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t2addrmode_imm12:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi16>> - Complexity = 13
                      // Dst: (t2LDRHi12:{ *:[i32] } t2addrmode_imm12:{ *:[i32] }:$addr)
/* 59602*/          /*Scope*/ 20, /*->59623*/
/* 59603*/            OPC_CheckComplexPat, /*CP*/26, /*#*/1, // SelectT2AddrModeImm8:$addr #2 #3
/* 59606*/            OPC_EmitMergeInputChains1_0,
/* 59607*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59610*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59613*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRHi8), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[i32] } t2addrmode_negimm8:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi16>> - Complexity = 13
                      // Dst: (t2LDRHi8:{ *:[i32] } t2addrmode_negimm8:{ *:[i32] }:$addr)
/* 59623*/          0, /*End of Scope*/
/* 59624*/        0, /*End of Scope*/
/* 59625*/      /*Scope*/ 86|128,3/*470*/, /*->60097*/
/* 59627*/        OPC_CheckPredicate, 60, // Predicate_sextload
/* 59629*/        OPC_Scope, 84, /*->59715*/ // 4 children in Scope
/* 59631*/          OPC_CheckPredicate, 42, // Predicate_sextloadi8
/* 59633*/          OPC_CheckPatternPredicate, 16, // (Subtarget->hasV6Ops()) && (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 59635*/          OPC_Scope, 38, /*->59675*/ // 2 children in Scope
/* 59637*/            OPC_CheckComplexPat, /*CP*/24, /*#*/1, // SelectThumbAddrModeImm5S1:$addr #2 #3
/* 59640*/            OPC_EmitMergeInputChains1_0,
/* 59641*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59644*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59647*/            OPC_EmitNode1, TARGET_VAL(ARM::tLDRBi), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 59657*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59660*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59663*/            OPC_EmitNode1, TARGET_VAL(ARM::tSXTB), 0,
                          MVT::i32, 3/*#Ops*/, 6, 7, 8,  // Results = #9
/* 59672*/            OPC_CompleteMatch, 1, 9, 
                       // Src: (ld:{ *:[i32] } t_addrmode_is1:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadi8>> - Complexity = 13
                       // Dst: (tSXTB:{ *:[i32] } (tLDRBi:{ *:[i32] } t_addrmode_is1:{ *:[i32] }:$addr))
/* 59675*/          /*Scope*/ 38, /*->59714*/
/* 59676*/            OPC_CheckComplexPat, /*CP*/7, /*#*/1, // SelectThumbAddrModeRR:$addr #2 #3
/* 59679*/            OPC_EmitMergeInputChains1_0,
/* 59680*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59683*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59686*/            OPC_EmitNode1, TARGET_VAL(ARM::tLDRBr), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 59696*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59699*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59702*/            OPC_EmitNode1, TARGET_VAL(ARM::tSXTB), 0,
                          MVT::i32, 3/*#Ops*/, 6, 7, 8,  // Results = #9
/* 59711*/            OPC_CompleteMatch, 1, 9, 
                       // Src: (ld:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadi8>> - Complexity = 13
                       // Dst: (tSXTB:{ *:[i32] } (tLDRBr:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$addr))
/* 59714*/          0, /*End of Scope*/
/* 59715*/        /*Scope*/ 84, /*->59800*/
/* 59716*/          OPC_CheckPredicate, 37, // Predicate_sextloadi16
/* 59718*/          OPC_CheckPatternPredicate, 16, // (Subtarget->hasV6Ops()) && (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 59720*/          OPC_Scope, 38, /*->59760*/ // 2 children in Scope
/* 59722*/            OPC_CheckComplexPat, /*CP*/6, /*#*/1, // SelectThumbAddrModeImm5S2:$addr #2 #3
/* 59725*/            OPC_EmitMergeInputChains1_0,
/* 59726*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59729*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59732*/            OPC_EmitNode1, TARGET_VAL(ARM::tLDRHi), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 59742*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59745*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59748*/            OPC_EmitNode1, TARGET_VAL(ARM::tSXTH), 0,
                          MVT::i32, 3/*#Ops*/, 6, 7, 8,  // Results = #9
/* 59757*/            OPC_CompleteMatch, 1, 9, 
                       // Src: (ld:{ *:[i32] } t_addrmode_is2:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadi16>> - Complexity = 13
                       // Dst: (tSXTH:{ *:[i32] } (tLDRHi:{ *:[i32] } t_addrmode_is2:{ *:[i32] }:$addr))
/* 59760*/          /*Scope*/ 38, /*->59799*/
/* 59761*/            OPC_CheckComplexPat, /*CP*/7, /*#*/1, // SelectThumbAddrModeRR:$addr #2 #3
/* 59764*/            OPC_EmitMergeInputChains1_0,
/* 59765*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59768*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59771*/            OPC_EmitNode1, TARGET_VAL(ARM::tLDRHr), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 59781*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59784*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59787*/            OPC_EmitNode1, TARGET_VAL(ARM::tSXTH), 0,
                          MVT::i32, 3/*#Ops*/, 6, 7, 8,  // Results = #9
/* 59796*/            OPC_CompleteMatch, 1, 9, 
                       // Src: (ld:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadi16>> - Complexity = 13
                       // Dst: (tSXTH:{ *:[i32] } (tLDRHr:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$addr))
/* 59799*/          0, /*End of Scope*/
/* 59800*/        /*Scope*/ 18|128,1/*146*/, /*->59948*/
/* 59802*/          OPC_CheckPredicate, 42, // Predicate_sextloadi8
/* 59804*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 59806*/          OPC_Scope, 69, /*->59877*/ // 2 children in Scope
/* 59808*/            OPC_CheckComplexPat, /*CP*/24, /*#*/1, // SelectThumbAddrModeImm5S1:$addr #2 #3
/* 59811*/            OPC_EmitMergeInputChains1_0,
/* 59812*/            OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 59815*/            OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 59818*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59821*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59824*/            OPC_EmitNode1, TARGET_VAL(ARM::tLDRBi), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 6, 7,  // Results = #8
/* 59834*/            OPC_EmitInteger, MVT::i32, 24, 
/* 59837*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59840*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59843*/            OPC_EmitNode1, TARGET_VAL(ARM::tLSLri), 0,
                          MVT::i32, 5/*#Ops*/, 5, 8, 9, 10, 11,  // Results = #12
/* 59854*/            OPC_EmitInteger, MVT::i32, 24, 
/* 59857*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59860*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59863*/            OPC_EmitNode1, TARGET_VAL(ARM::tASRri), 0,
                          MVT::i32, 5/*#Ops*/, 4, 12, 13, 14, 15,  // Results = #16
/* 59874*/            OPC_CompleteMatch, 1, 16, 
                       // Src: (ld:{ *:[i32] } t_addrmode_is1:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadi8>> - Complexity = 13
                       // Dst: (tASRri:{ *:[i32] } (tLSLri:{ *:[i32] } (tLDRBi:{ *:[i32] } t_addrmode_is1:{ *:[i32] }:$addr), 24:{ *:[i32] }), 24:{ *:[i32] })
/* 59877*/          /*Scope*/ 69, /*->59947*/
/* 59878*/            OPC_CheckComplexPat, /*CP*/7, /*#*/1, // SelectThumbAddrModeRR:$addr #2 #3
/* 59881*/            OPC_EmitMergeInputChains1_0,
/* 59882*/            OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 59885*/            OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 59888*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59891*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59894*/            OPC_EmitNode1, TARGET_VAL(ARM::tLDRBr), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 6, 7,  // Results = #8
/* 59904*/            OPC_EmitInteger, MVT::i32, 24, 
/* 59907*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59910*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59913*/            OPC_EmitNode1, TARGET_VAL(ARM::tLSLri), 0,
                          MVT::i32, 5/*#Ops*/, 5, 8, 9, 10, 11,  // Results = #12
/* 59924*/            OPC_EmitInteger, MVT::i32, 24, 
/* 59927*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59930*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59933*/            OPC_EmitNode1, TARGET_VAL(ARM::tASRri), 0,
                          MVT::i32, 5/*#Ops*/, 4, 12, 13, 14, 15,  // Results = #16
/* 59944*/            OPC_CompleteMatch, 1, 16, 
                       // Src: (ld:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadi8>> - Complexity = 13
                       // Dst: (tASRri:{ *:[i32] } (tLSLri:{ *:[i32] } (tLDRBr:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$addr), 24:{ *:[i32] }), 24:{ *:[i32] })
/* 59947*/          0, /*End of Scope*/
/* 59948*/        /*Scope*/ 18|128,1/*146*/, /*->60096*/
/* 59950*/          OPC_CheckPredicate, 37, // Predicate_sextloadi16
/* 59952*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 59954*/          OPC_Scope, 69, /*->60025*/ // 2 children in Scope
/* 59956*/            OPC_CheckComplexPat, /*CP*/6, /*#*/1, // SelectThumbAddrModeImm5S2:$addr #2 #3
/* 59959*/            OPC_EmitMergeInputChains1_0,
/* 59960*/            OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 59963*/            OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 59966*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59969*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59972*/            OPC_EmitNode1, TARGET_VAL(ARM::tLDRHi), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 6, 7,  // Results = #8
/* 59982*/            OPC_EmitInteger, MVT::i32, 16, 
/* 59985*/            OPC_EmitInteger, MVT::i32, 14, 
/* 59988*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 59991*/            OPC_EmitNode1, TARGET_VAL(ARM::tLSLri), 0,
                          MVT::i32, 5/*#Ops*/, 5, 8, 9, 10, 11,  // Results = #12
/* 60002*/            OPC_EmitInteger, MVT::i32, 16, 
/* 60005*/            OPC_EmitInteger, MVT::i32, 14, 
/* 60008*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60011*/            OPC_EmitNode1, TARGET_VAL(ARM::tASRri), 0,
                          MVT::i32, 5/*#Ops*/, 4, 12, 13, 14, 15,  // Results = #16
/* 60022*/            OPC_CompleteMatch, 1, 16, 
                       // Src: (ld:{ *:[i32] } t_addrmode_is2:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadi16>> - Complexity = 13
                       // Dst: (tASRri:{ *:[i32] } (tLSLri:{ *:[i32] } (tLDRHi:{ *:[i32] } t_addrmode_is2:{ *:[i32] }:$addr), 16:{ *:[i32] }), 16:{ *:[i32] })
/* 60025*/          /*Scope*/ 69, /*->60095*/
/* 60026*/            OPC_CheckComplexPat, /*CP*/7, /*#*/1, // SelectThumbAddrModeRR:$addr #2 #3
/* 60029*/            OPC_EmitMergeInputChains1_0,
/* 60030*/            OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 60033*/            OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 60036*/            OPC_EmitInteger, MVT::i32, 14, 
/* 60039*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60042*/            OPC_EmitNode1, TARGET_VAL(ARM::tLDRHr), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::i32, 4/*#Ops*/, 2, 3, 6, 7,  // Results = #8
/* 60052*/            OPC_EmitInteger, MVT::i32, 16, 
/* 60055*/            OPC_EmitInteger, MVT::i32, 14, 
/* 60058*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60061*/            OPC_EmitNode1, TARGET_VAL(ARM::tLSLri), 0,
                          MVT::i32, 5/*#Ops*/, 5, 8, 9, 10, 11,  // Results = #12
/* 60072*/            OPC_EmitInteger, MVT::i32, 16, 
/* 60075*/            OPC_EmitInteger, MVT::i32, 14, 
/* 60078*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60081*/            OPC_EmitNode1, TARGET_VAL(ARM::tASRri), 0,
                          MVT::i32, 5/*#Ops*/, 4, 12, 13, 14, 15,  // Results = #16
/* 60092*/            OPC_CompleteMatch, 1, 16, 
                       // Src: (ld:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadi16>> - Complexity = 13
                       // Dst: (tASRri:{ *:[i32] } (tLSLri:{ *:[i32] } (tLDRHr:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$addr), 16:{ *:[i32] }), 16:{ *:[i32] })
/* 60095*/          0, /*End of Scope*/
/* 60096*/        0, /*End of Scope*/
/* 60097*/      0, /*End of Scope*/
/* 60098*/    /*Scope*/ 95|128,1/*223*/, /*->60323*/
/* 60100*/      OPC_MoveChild1,
/* 60101*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::Wrapper),
/* 60104*/      OPC_RecordChild0, // #1 = $addr
/* 60105*/      OPC_MoveChild0,
/* 60106*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstantPool),
/* 60109*/      OPC_MoveParent,
/* 60110*/      OPC_MoveParent,
/* 60111*/      OPC_CheckPredicate, 35, // Predicate_unindexedload
/* 60113*/      OPC_CheckType, MVT::i32,
/* 60115*/      OPC_Scope, 20, /*->60137*/ // 5 children in Scope
/* 60117*/        OPC_CheckPredicate, 58, // Predicate_load
/* 60119*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 60121*/        OPC_EmitMergeInputChains1_0,
/* 60122*/        OPC_EmitInteger, MVT::i32, 14, 
/* 60125*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60128*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRpci), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::i32, 3/*#Ops*/, 1, 2, 3, 
                  // Src: (ld:{ *:[i32] } (ARMWrapper:{ *:[iPTR] } (tconstpool:{ *:[iPTR] }):$addr))<<P:Predicate_unindexedload>><<P:Predicate_load>> - Complexity = 10
                  // Dst: (t2LDRpci:{ *:[i32] } (tconstpool:{ *:[i32] }):$addr)
/* 60137*/      /*Scope*/ 46, /*->60184*/
/* 60138*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 60140*/        OPC_Scope, 20, /*->60162*/ // 2 children in Scope
/* 60142*/          OPC_CheckPredicate, 37, // Predicate_zextloadi16
/* 60144*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 60146*/          OPC_EmitMergeInputChains1_0,
/* 60147*/          OPC_EmitInteger, MVT::i32, 14, 
/* 60150*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60153*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRHpci), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 3/*#Ops*/, 1, 2, 3, 
                    // Src: (ld:{ *:[i32] } (ARMWrapper:{ *:[iPTR] } (tconstpool:{ *:[iPTR] }):$addr))<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi16>> - Complexity = 10
                    // Dst: (t2LDRHpci:{ *:[i32] } (tconstpool:{ *:[i32] }):$addr)
/* 60162*/        /*Scope*/ 20, /*->60183*/
/* 60163*/          OPC_CheckPredicate, 42, // Predicate_zextloadi8
/* 60165*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 60167*/          OPC_EmitMergeInputChains1_0,
/* 60168*/          OPC_EmitInteger, MVT::i32, 14, 
/* 60171*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60174*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRBpci), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 3/*#Ops*/, 1, 2, 3, 
                    // Src: (ld:{ *:[i32] } (ARMWrapper:{ *:[iPTR] } (tconstpool:{ *:[iPTR] }):$addr))<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi8>> - Complexity = 10
                    // Dst: (t2LDRBpci:{ *:[i32] } (tconstpool:{ *:[i32] }):$addr)
/* 60183*/        0, /*End of Scope*/
/* 60184*/      /*Scope*/ 46, /*->60231*/
/* 60185*/        OPC_CheckPredicate, 60, // Predicate_sextload
/* 60187*/        OPC_Scope, 20, /*->60209*/ // 2 children in Scope
/* 60189*/          OPC_CheckPredicate, 37, // Predicate_sextloadi16
/* 60191*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 60193*/          OPC_EmitMergeInputChains1_0,
/* 60194*/          OPC_EmitInteger, MVT::i32, 14, 
/* 60197*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60200*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRSHpci), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 3/*#Ops*/, 1, 2, 3, 
                    // Src: (ld:{ *:[i32] } (ARMWrapper:{ *:[iPTR] } (tconstpool:{ *:[iPTR] }):$addr))<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadi16>> - Complexity = 10
                    // Dst: (t2LDRSHpci:{ *:[i32] } (tconstpool:{ *:[i32] }):$addr)
/* 60209*/        /*Scope*/ 20, /*->60230*/
/* 60210*/          OPC_CheckPredicate, 42, // Predicate_sextloadi8
/* 60212*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 60214*/          OPC_EmitMergeInputChains1_0,
/* 60215*/          OPC_EmitInteger, MVT::i32, 14, 
/* 60218*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60221*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRSBpci), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 3/*#Ops*/, 1, 2, 3, 
                    // Src: (ld:{ *:[i32] } (ARMWrapper:{ *:[iPTR] } (tconstpool:{ *:[iPTR] }):$addr))<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadi8>> - Complexity = 10
                    // Dst: (t2LDRSBpci:{ *:[i32] } (tconstpool:{ *:[i32] }):$addr)
/* 60230*/        0, /*End of Scope*/
/* 60231*/      /*Scope*/ 22, /*->60254*/
/* 60232*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 60234*/        OPC_CheckPredicate, 61, // Predicate_zextloadi1
/* 60236*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 60238*/        OPC_EmitMergeInputChains1_0,
/* 60239*/        OPC_EmitInteger, MVT::i32, 14, 
/* 60242*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60245*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRBpci), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::i32, 3/*#Ops*/, 1, 2, 3, 
                  // Src: (ld:{ *:[i32] } (ARMWrapper:{ *:[iPTR] } (tconstpool:{ *:[iPTR] }):$addr))<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadi1>> - Complexity = 10
                  // Dst: (t2LDRBpci:{ *:[i32] } (tconstpool:{ *:[i32] }):$addr)
/* 60254*/      /*Scope*/ 67, /*->60322*/
/* 60255*/        OPC_CheckPredicate, 36, // Predicate_extload
/* 60257*/        OPC_Scope, 20, /*->60279*/ // 3 children in Scope
/* 60259*/          OPC_CheckPredicate, 61, // Predicate_extloadi1
/* 60261*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 60263*/          OPC_EmitMergeInputChains1_0,
/* 60264*/          OPC_EmitInteger, MVT::i32, 14, 
/* 60267*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60270*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRBpci), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 3/*#Ops*/, 1, 2, 3, 
                    // Src: (ld:{ *:[i32] } (ARMWrapper:{ *:[iPTR] } (tconstpool:{ *:[iPTR] }):$addr))<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi1>> - Complexity = 10
                    // Dst: (t2LDRBpci:{ *:[i32] } (tconstpool:{ *:[i32] }):$addr)
/* 60279*/        /*Scope*/ 20, /*->60300*/
/* 60280*/          OPC_CheckPredicate, 42, // Predicate_extloadi8
/* 60282*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 60284*/          OPC_EmitMergeInputChains1_0,
/* 60285*/          OPC_EmitInteger, MVT::i32, 14, 
/* 60288*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60291*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRBpci), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 3/*#Ops*/, 1, 2, 3, 
                    // Src: (ld:{ *:[i32] } (ARMWrapper:{ *:[iPTR] } (tconstpool:{ *:[iPTR] }):$addr))<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi8>> - Complexity = 10
                    // Dst: (t2LDRBpci:{ *:[i32] } (tconstpool:{ *:[i32] }):$addr)
/* 60300*/        /*Scope*/ 20, /*->60321*/
/* 60301*/          OPC_CheckPredicate, 37, // Predicate_extloadi16
/* 60303*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 60305*/          OPC_EmitMergeInputChains1_0,
/* 60306*/          OPC_EmitInteger, MVT::i32, 14, 
/* 60309*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60312*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRHpci), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::i32, 3/*#Ops*/, 1, 2, 3, 
                    // Src: (ld:{ *:[i32] } (ARMWrapper:{ *:[iPTR] } (tconstpool:{ *:[iPTR] }):$addr))<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi16>> - Complexity = 10
                    // Dst: (t2LDRHpci:{ *:[i32] } (tconstpool:{ *:[i32] }):$addr)
/* 60321*/        0, /*End of Scope*/
/* 60322*/      0, /*End of Scope*/
/* 60323*/    /*Scope*/ 77|128,41/*5325*/, /*->65650*/
/* 60325*/      OPC_RecordChild1, // #1 = $addr
/* 60326*/      OPC_CheckChild1Type, MVT::i32,
/* 60328*/      OPC_CheckPredicate, 35, // Predicate_unindexedload
/* 60330*/      OPC_Scope, 37|128,1/*165*/, /*->60498*/ // 58 children in Scope
/* 60333*/        OPC_CheckPredicate, 58, // Predicate_load
/* 60335*/        OPC_Scope, 52, /*->60389*/ // 5 children in Scope
/* 60337*/          OPC_CheckPredicate, 62, // Predicate_alignedload32
/* 60339*/          OPC_SwitchType /*2 cases */, 22, MVT::f64,// ->60364
/* 60342*/            OPC_CheckPatternPredicate, 33, // (Subtarget->hasFPRegs())
/* 60344*/            OPC_CheckComplexPat, /*CP*/20, /*#*/1, // SelectAddrMode5:$addr #2 #3
/* 60347*/            OPC_EmitMergeInputChains1_0,
/* 60348*/            OPC_EmitInteger, MVT::i32, 14, 
/* 60351*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60354*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VLDRD), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::f64, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[f64] } addrmode5:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_alignedload32>> - Complexity = 13
                      // Dst: (VLDRD:{ *:[f64] } addrmode5:{ *:[i32] }:$addr)
/* 60364*/          /*SwitchType*/ 22, MVT::f32,// ->60388
/* 60366*/            OPC_CheckPatternPredicate, 33, // (Subtarget->hasFPRegs())
/* 60368*/            OPC_CheckComplexPat, /*CP*/20, /*#*/1, // SelectAddrMode5:$addr #2 #3
/* 60371*/            OPC_EmitMergeInputChains1_0,
/* 60372*/            OPC_EmitInteger, MVT::i32, 14, 
/* 60375*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60378*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VLDRS), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::f32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[f32] } addrmode5:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_alignedload32>> - Complexity = 13
                      // Dst: (VLDRS:{ *:[f32] } addrmode5:{ *:[i32] }:$addr)
/* 60388*/          0, // EndSwitchType
/* 60389*/        /*Scope*/ 26, /*->60416*/
/* 60390*/          OPC_CheckPredicate, 63, // Predicate_alignedload16
/* 60392*/          OPC_CheckType, MVT::f16,
/* 60394*/          OPC_CheckPatternPredicate, 36, // (Subtarget->hasFPRegs16())
/* 60396*/          OPC_CheckComplexPat, /*CP*/27, /*#*/1, // SelectAddrMode5FP16:$addr #2 #3
/* 60399*/          OPC_EmitMergeInputChains1_0,
/* 60400*/          OPC_EmitInteger, MVT::i32, 14, 
/* 60403*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60406*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VLDRH), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::f16, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[f16] } addrmode5fp16:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_alignedload16>> - Complexity = 13
                    // Dst: (VLDRH:{ *:[f16] } addrmode5fp16:{ *:[i32] }:$addr)
/* 60416*/        /*Scope*/ 26, /*->60443*/
/* 60417*/          OPC_CheckPredicate, 64, // Predicate_hword_alignedload
/* 60419*/          OPC_CheckType, MVT::f64,
/* 60421*/          OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 60423*/          OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 60426*/          OPC_EmitMergeInputChains1_0,
/* 60427*/          OPC_EmitInteger, MVT::i32, 14, 
/* 60430*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60433*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1d16), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::f64, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[f64] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_hword_alignedload>> - Complexity = 13
                    // Dst: (VLD1d16:{ *:[f64] } addrmode6:{ *:[i32] }:$addr)
/* 60443*/        /*Scope*/ 26, /*->60470*/
/* 60444*/          OPC_CheckPredicate, 65, // Predicate_byte_alignedload
/* 60446*/          OPC_CheckType, MVT::f64,
/* 60448*/          OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 60450*/          OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 60453*/          OPC_EmitMergeInputChains1_0,
/* 60454*/          OPC_EmitInteger, MVT::i32, 14, 
/* 60457*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60460*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1d8), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::f64, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[f64] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_byte_alignedload>> - Complexity = 13
                    // Dst: (VLD1d8:{ *:[f64] } addrmode6:{ *:[i32] }:$addr)
/* 60470*/        /*Scope*/ 26, /*->60497*/
/* 60471*/          OPC_CheckPredicate, 66, // Predicate_non_word_alignedload
/* 60473*/          OPC_CheckType, MVT::f64,
/* 60475*/          OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 60477*/          OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 60480*/          OPC_EmitMergeInputChains1_0,
/* 60481*/          OPC_EmitInteger, MVT::i32, 14, 
/* 60484*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60487*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1d64), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::f64, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[f64] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_non_word_alignedload>> - Complexity = 13
                    // Dst: (VLD1d64:{ *:[f64] } addrmode6:{ *:[i32] }:$addr)
/* 60497*/        0, /*End of Scope*/
/* 60498*/      /*Scope*/ 46, /*->60545*/
/* 60499*/        OPC_CheckPredicate, 36, // Predicate_extload
/* 60501*/        OPC_CheckPredicate, 67, // Predicate_extloadvi8
/* 60503*/        OPC_CheckType, MVT::v8i16,
/* 60505*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 60507*/        OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 60510*/        OPC_EmitMergeInputChains1_0,
/* 60511*/        OPC_EmitInteger, MVT::i32, 14, 
/* 60514*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60517*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1d8), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 60527*/        OPC_EmitInteger, MVT::i32, 14, 
/* 60530*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60533*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv8i16), 0,
                      MVT::v8i16, 3/*#Ops*/, 6, 7, 8,  // Results = #9
/* 60542*/        OPC_CompleteMatch, 1, 9, 
                   // Src: (ld:{ *:[v8i16] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadvi8>> - Complexity = 23
                   // Dst: (VMOVLuv8i16:{ *:[v8i16] } (VLD1d8:{ *:[f64] } addrmode6:{ *:[i32] }:$addr))
/* 60545*/      /*Scope*/ 46, /*->60592*/
/* 60546*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 60548*/        OPC_CheckPredicate, 67, // Predicate_zextloadvi8
/* 60550*/        OPC_CheckType, MVT::v8i16,
/* 60552*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 60554*/        OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 60557*/        OPC_EmitMergeInputChains1_0,
/* 60558*/        OPC_EmitInteger, MVT::i32, 14, 
/* 60561*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60564*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1d8), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 60574*/        OPC_EmitInteger, MVT::i32, 14, 
/* 60577*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60580*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv8i16), 0,
                      MVT::v8i16, 3/*#Ops*/, 6, 7, 8,  // Results = #9
/* 60589*/        OPC_CompleteMatch, 1, 9, 
                   // Src: (ld:{ *:[v8i16] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadvi8>> - Complexity = 23
                   // Dst: (VMOVLuv8i16:{ *:[v8i16] } (VLD1d8:{ *:[f64] } addrmode6:{ *:[i32] }:$addr))
/* 60592*/      /*Scope*/ 46, /*->60639*/
/* 60593*/        OPC_CheckPredicate, 60, // Predicate_sextload
/* 60595*/        OPC_CheckPredicate, 67, // Predicate_sextloadvi8
/* 60597*/        OPC_CheckType, MVT::v8i16,
/* 60599*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 60601*/        OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 60604*/        OPC_EmitMergeInputChains1_0,
/* 60605*/        OPC_EmitInteger, MVT::i32, 14, 
/* 60608*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60611*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1d8), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 60621*/        OPC_EmitInteger, MVT::i32, 14, 
/* 60624*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60627*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv8i16), 0,
                      MVT::v8i16, 3/*#Ops*/, 6, 7, 8,  // Results = #9
/* 60636*/        OPC_CompleteMatch, 1, 9, 
                   // Src: (ld:{ *:[v8i16] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadvi8>> - Complexity = 23
                   // Dst: (VMOVLsv8i16:{ *:[v8i16] } (VLD1d8:{ *:[f64] } addrmode6:{ *:[i32] }:$addr))
/* 60639*/      /*Scope*/ 46, /*->60686*/
/* 60640*/        OPC_CheckPredicate, 36, // Predicate_extload
/* 60642*/        OPC_CheckPredicate, 68, // Predicate_extloadvi16
/* 60644*/        OPC_CheckType, MVT::v4i32,
/* 60646*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 60648*/        OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 60651*/        OPC_EmitMergeInputChains1_0,
/* 60652*/        OPC_EmitInteger, MVT::i32, 14, 
/* 60655*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60658*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1d16), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 60668*/        OPC_EmitInteger, MVT::i32, 14, 
/* 60671*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60674*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv4i32), 0,
                      MVT::v4i32, 3/*#Ops*/, 6, 7, 8,  // Results = #9
/* 60683*/        OPC_CompleteMatch, 1, 9, 
                   // Src: (ld:{ *:[v4i32] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadvi16>> - Complexity = 23
                   // Dst: (VMOVLuv4i32:{ *:[v4i32] } (VLD1d16:{ *:[f64] } addrmode6:{ *:[i32] }:$addr))
/* 60686*/      /*Scope*/ 46, /*->60733*/
/* 60687*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 60689*/        OPC_CheckPredicate, 68, // Predicate_zextloadvi16
/* 60691*/        OPC_CheckType, MVT::v4i32,
/* 60693*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 60695*/        OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 60698*/        OPC_EmitMergeInputChains1_0,
/* 60699*/        OPC_EmitInteger, MVT::i32, 14, 
/* 60702*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60705*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1d16), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 60715*/        OPC_EmitInteger, MVT::i32, 14, 
/* 60718*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60721*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv4i32), 0,
                      MVT::v4i32, 3/*#Ops*/, 6, 7, 8,  // Results = #9
/* 60730*/        OPC_CompleteMatch, 1, 9, 
                   // Src: (ld:{ *:[v4i32] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadvi16>> - Complexity = 23
                   // Dst: (VMOVLuv4i32:{ *:[v4i32] } (VLD1d16:{ *:[f64] } addrmode6:{ *:[i32] }:$addr))
/* 60733*/      /*Scope*/ 46, /*->60780*/
/* 60734*/        OPC_CheckPredicate, 60, // Predicate_sextload
/* 60736*/        OPC_CheckPredicate, 68, // Predicate_sextloadvi16
/* 60738*/        OPC_CheckType, MVT::v4i32,
/* 60740*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 60742*/        OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 60745*/        OPC_EmitMergeInputChains1_0,
/* 60746*/        OPC_EmitInteger, MVT::i32, 14, 
/* 60749*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60752*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1d16), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 60762*/        OPC_EmitInteger, MVT::i32, 14, 
/* 60765*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60768*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv4i32), 0,
                      MVT::v4i32, 3/*#Ops*/, 6, 7, 8,  // Results = #9
/* 60777*/        OPC_CompleteMatch, 1, 9, 
                   // Src: (ld:{ *:[v4i32] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadvi16>> - Complexity = 23
                   // Dst: (VMOVLsv4i32:{ *:[v4i32] } (VLD1d16:{ *:[f64] } addrmode6:{ *:[i32] }:$addr))
/* 60780*/      /*Scope*/ 46, /*->60827*/
/* 60781*/        OPC_CheckPredicate, 36, // Predicate_extload
/* 60783*/        OPC_CheckPredicate, 69, // Predicate_extloadvi32
/* 60785*/        OPC_CheckType, MVT::v2i64,
/* 60787*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 60789*/        OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 60792*/        OPC_EmitMergeInputChains1_0,
/* 60793*/        OPC_EmitInteger, MVT::i32, 14, 
/* 60796*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60799*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1d32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 60809*/        OPC_EmitInteger, MVT::i32, 14, 
/* 60812*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60815*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv2i64), 0,
                      MVT::v2i64, 3/*#Ops*/, 6, 7, 8,  // Results = #9
/* 60824*/        OPC_CompleteMatch, 1, 9, 
                   // Src: (ld:{ *:[v2i64] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadvi32>> - Complexity = 23
                   // Dst: (VMOVLuv2i64:{ *:[v2i64] } (VLD1d32:{ *:[f64] } addrmode6:{ *:[i32] }:$addr))
/* 60827*/      /*Scope*/ 46, /*->60874*/
/* 60828*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 60830*/        OPC_CheckPredicate, 69, // Predicate_zextloadvi32
/* 60832*/        OPC_CheckType, MVT::v2i64,
/* 60834*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 60836*/        OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 60839*/        OPC_EmitMergeInputChains1_0,
/* 60840*/        OPC_EmitInteger, MVT::i32, 14, 
/* 60843*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60846*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1d32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 60856*/        OPC_EmitInteger, MVT::i32, 14, 
/* 60859*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60862*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv2i64), 0,
                      MVT::v2i64, 3/*#Ops*/, 6, 7, 8,  // Results = #9
/* 60871*/        OPC_CompleteMatch, 1, 9, 
                   // Src: (ld:{ *:[v2i64] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadvi32>> - Complexity = 23
                   // Dst: (VMOVLuv2i64:{ *:[v2i64] } (VLD1d32:{ *:[f64] } addrmode6:{ *:[i32] }:$addr))
/* 60874*/      /*Scope*/ 46, /*->60921*/
/* 60875*/        OPC_CheckPredicate, 60, // Predicate_sextload
/* 60877*/        OPC_CheckPredicate, 69, // Predicate_sextloadvi32
/* 60879*/        OPC_CheckType, MVT::v2i64,
/* 60881*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 60883*/        OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 60886*/        OPC_EmitMergeInputChains1_0,
/* 60887*/        OPC_EmitInteger, MVT::i32, 14, 
/* 60890*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60893*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1d32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 60903*/        OPC_EmitInteger, MVT::i32, 14, 
/* 60906*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60909*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv2i64), 0,
                      MVT::v2i64, 3/*#Ops*/, 6, 7, 8,  // Results = #9
/* 60918*/        OPC_CompleteMatch, 1, 9, 
                   // Src: (ld:{ *:[v2i64] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadvi32>> - Complexity = 23
                   // Dst: (VMOVLsv2i64:{ *:[v2i64] } (VLD1d32:{ *:[f64] } addrmode6:{ *:[i32] }:$addr))
/* 60921*/      /*Scope*/ 2|128,3/*386*/, /*->61309*/
/* 60923*/        OPC_CheckPredicate, 58, // Predicate_load
/* 60925*/        OPC_Scope, 100, /*->61027*/ // 6 children in Scope
/* 60927*/          OPC_CheckPredicate, 65, // Predicate_byte_alignedload
/* 60929*/          OPC_SwitchType /*4 cases */, 22, MVT::v16i8,// ->60954
/* 60932*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 60934*/            OPC_CheckComplexPat, /*CP*/28, /*#*/1, // SelectT2AddrModeImm7<0>:$addr #2 #3
/* 60937*/            OPC_EmitMergeInputChains1_0,
/* 60938*/            OPC_EmitInteger, MVT::i32, 0, 
/* 60941*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60944*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v16i8, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[v16i8] } anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_byte_alignedload>> - Complexity = 13
                      // Dst: (MVE_VLDRBU8:{ *:[v16i8] } anonymous_6664:{ *:[i32] }:$addr)
/* 60954*/          /*SwitchType*/ 22, MVT::v8i16,// ->60978
/* 60956*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 60958*/            OPC_CheckComplexPat, /*CP*/28, /*#*/1, // SelectT2AddrModeImm7<0>:$addr #2 #3
/* 60961*/            OPC_EmitMergeInputChains1_0,
/* 60962*/            OPC_EmitInteger, MVT::i32, 0, 
/* 60965*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60968*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v8i16, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[v8i16] } anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_byte_alignedload>> - Complexity = 13
                      // Dst: (MVE_VLDRBU8:{ *:[v8i16] } anonymous_6664:{ *:[i32] }:$addr)
/* 60978*/          /*SwitchType*/ 22, MVT::v4i32,// ->61002
/* 60980*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 60982*/            OPC_CheckComplexPat, /*CP*/28, /*#*/1, // SelectT2AddrModeImm7<0>:$addr #2 #3
/* 60985*/            OPC_EmitMergeInputChains1_0,
/* 60986*/            OPC_EmitInteger, MVT::i32, 0, 
/* 60989*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 60992*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v4i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[v4i32] } anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_byte_alignedload>> - Complexity = 13
                      // Dst: (MVE_VLDRBU8:{ *:[v4i32] } anonymous_6664:{ *:[i32] }:$addr)
/* 61002*/          /*SwitchType*/ 22, MVT::v2i64,// ->61026
/* 61004*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 61006*/            OPC_CheckComplexPat, /*CP*/28, /*#*/1, // SelectT2AddrModeImm7<0>:$addr #2 #3
/* 61009*/            OPC_EmitMergeInputChains1_0,
/* 61010*/            OPC_EmitInteger, MVT::i32, 0, 
/* 61013*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61016*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v2i64, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[v2i64] } anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_byte_alignedload>> - Complexity = 13
                      // Dst: (MVE_VLDRBU8:{ *:[v2i64] } anonymous_6664:{ *:[i32] }:$addr)
/* 61026*/          0, // EndSwitchType
/* 61027*/        /*Scope*/ 100, /*->61128*/
/* 61028*/          OPC_CheckPredicate, 64, // Predicate_hword_alignedload
/* 61030*/          OPC_SwitchType /*4 cases */, 22, MVT::v16i8,// ->61055
/* 61033*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 61035*/            OPC_CheckComplexPat, /*CP*/29, /*#*/1, // SelectT2AddrModeImm7<1>:$addr #2 #3
/* 61038*/            OPC_EmitMergeInputChains1_0,
/* 61039*/            OPC_EmitInteger, MVT::i32, 0, 
/* 61042*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61045*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRHU16), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v16i8, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[v16i8] } anonymous_6666:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_hword_alignedload>> - Complexity = 13
                      // Dst: (MVE_VLDRHU16:{ *:[v16i8] } anonymous_6666:{ *:[i32] }:$addr)
/* 61055*/          /*SwitchType*/ 22, MVT::v8i16,// ->61079
/* 61057*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 61059*/            OPC_CheckComplexPat, /*CP*/29, /*#*/1, // SelectT2AddrModeImm7<1>:$addr #2 #3
/* 61062*/            OPC_EmitMergeInputChains1_0,
/* 61063*/            OPC_EmitInteger, MVT::i32, 0, 
/* 61066*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61069*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRHU16), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v8i16, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[v8i16] } anonymous_6666:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_hword_alignedload>> - Complexity = 13
                      // Dst: (MVE_VLDRHU16:{ *:[v8i16] } anonymous_6666:{ *:[i32] }:$addr)
/* 61079*/          /*SwitchType*/ 22, MVT::v4i32,// ->61103
/* 61081*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 61083*/            OPC_CheckComplexPat, /*CP*/29, /*#*/1, // SelectT2AddrModeImm7<1>:$addr #2 #3
/* 61086*/            OPC_EmitMergeInputChains1_0,
/* 61087*/            OPC_EmitInteger, MVT::i32, 0, 
/* 61090*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61093*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRHU16), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v4i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[v4i32] } anonymous_6666:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_hword_alignedload>> - Complexity = 13
                      // Dst: (MVE_VLDRHU16:{ *:[v4i32] } anonymous_6666:{ *:[i32] }:$addr)
/* 61103*/          /*SwitchType*/ 22, MVT::v2i64,// ->61127
/* 61105*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 61107*/            OPC_CheckComplexPat, /*CP*/29, /*#*/1, // SelectT2AddrModeImm7<1>:$addr #2 #3
/* 61110*/            OPC_EmitMergeInputChains1_0,
/* 61111*/            OPC_EmitInteger, MVT::i32, 0, 
/* 61114*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61117*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRHU16), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v2i64, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[v2i64] } anonymous_6666:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_hword_alignedload>> - Complexity = 13
                      // Dst: (MVE_VLDRHU16:{ *:[v2i64] } anonymous_6666:{ *:[i32] }:$addr)
/* 61127*/          0, // EndSwitchType
/* 61128*/        /*Scope*/ 100, /*->61229*/
/* 61129*/          OPC_CheckPredicate, 62, // Predicate_alignedload32
/* 61131*/          OPC_SwitchType /*4 cases */, 22, MVT::v16i8,// ->61156
/* 61134*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 61136*/            OPC_CheckComplexPat, /*CP*/30, /*#*/1, // SelectT2AddrModeImm7<2>:$addr #2 #3
/* 61139*/            OPC_EmitMergeInputChains1_0,
/* 61140*/            OPC_EmitInteger, MVT::i32, 0, 
/* 61143*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61146*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRWU32), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v16i8, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[v16i8] } anonymous_6668:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_alignedload32>> - Complexity = 13
                      // Dst: (MVE_VLDRWU32:{ *:[v16i8] } anonymous_6668:{ *:[i32] }:$addr)
/* 61156*/          /*SwitchType*/ 22, MVT::v8i16,// ->61180
/* 61158*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 61160*/            OPC_CheckComplexPat, /*CP*/30, /*#*/1, // SelectT2AddrModeImm7<2>:$addr #2 #3
/* 61163*/            OPC_EmitMergeInputChains1_0,
/* 61164*/            OPC_EmitInteger, MVT::i32, 0, 
/* 61167*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61170*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRWU32), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v8i16, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[v8i16] } anonymous_6668:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_alignedload32>> - Complexity = 13
                      // Dst: (MVE_VLDRWU32:{ *:[v8i16] } anonymous_6668:{ *:[i32] }:$addr)
/* 61180*/          /*SwitchType*/ 22, MVT::v4i32,// ->61204
/* 61182*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 61184*/            OPC_CheckComplexPat, /*CP*/30, /*#*/1, // SelectT2AddrModeImm7<2>:$addr #2 #3
/* 61187*/            OPC_EmitMergeInputChains1_0,
/* 61188*/            OPC_EmitInteger, MVT::i32, 0, 
/* 61191*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61194*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRWU32), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v4i32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[v4i32] } anonymous_6668:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_alignedload32>> - Complexity = 13
                      // Dst: (MVE_VLDRWU32:{ *:[v4i32] } anonymous_6668:{ *:[i32] }:$addr)
/* 61204*/          /*SwitchType*/ 22, MVT::v2i64,// ->61228
/* 61206*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 61208*/            OPC_CheckComplexPat, /*CP*/30, /*#*/1, // SelectT2AddrModeImm7<2>:$addr #2 #3
/* 61211*/            OPC_EmitMergeInputChains1_0,
/* 61212*/            OPC_EmitInteger, MVT::i32, 0, 
/* 61215*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61218*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRWU32), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v2i64, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[v2i64] } anonymous_6668:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_alignedload32>> - Complexity = 13
                      // Dst: (MVE_VLDRWU32:{ *:[v2i64] } anonymous_6668:{ *:[i32] }:$addr)
/* 61228*/          0, // EndSwitchType
/* 61229*/        /*Scope*/ 24, /*->61254*/
/* 61230*/          OPC_CheckType, MVT::v16i8,
/* 61232*/          OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 61234*/          OPC_CheckComplexPat, /*CP*/28, /*#*/1, // SelectT2AddrModeImm7<0>:$addr #2 #3
/* 61237*/          OPC_EmitMergeInputChains1_0,
/* 61238*/          OPC_EmitInteger, MVT::i32, 0, 
/* 61241*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61244*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v16i8, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[v16i8] } anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>> - Complexity = 13
                    // Dst: (MVE_VLDRBU8:{ *:[v16i8] } anonymous_6664:{ *:[i32] }:$addr)
/* 61254*/        /*Scope*/ 26, /*->61281*/
/* 61255*/          OPC_CheckType, MVT::v8i16,
/* 61257*/          OPC_CheckPredicate, 63, // Predicate_alignedload16
/* 61259*/          OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 61261*/          OPC_CheckComplexPat, /*CP*/29, /*#*/1, // SelectT2AddrModeImm7<1>:$addr #2 #3
/* 61264*/          OPC_EmitMergeInputChains1_0,
/* 61265*/          OPC_EmitInteger, MVT::i32, 0, 
/* 61268*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61271*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRHU16), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v8i16, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[v8i16] } anonymous_6666:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_alignedload16>> - Complexity = 13
                    // Dst: (MVE_VLDRHU16:{ *:[v8i16] } anonymous_6666:{ *:[i32] }:$addr)
/* 61281*/        /*Scope*/ 26, /*->61308*/
/* 61282*/          OPC_CheckType, MVT::v4i32,
/* 61284*/          OPC_CheckPredicate, 62, // Predicate_alignedload32
/* 61286*/          OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 61288*/          OPC_CheckComplexPat, /*CP*/30, /*#*/1, // SelectT2AddrModeImm7<2>:$addr #2 #3
/* 61291*/          OPC_EmitMergeInputChains1_0,
/* 61292*/          OPC_EmitInteger, MVT::i32, 0, 
/* 61295*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61298*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRWU32), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v4i32, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[v4i32] } anonymous_6668:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_alignedload32>> - Complexity = 13
                    // Dst: (MVE_VLDRWU32:{ *:[v4i32] } anonymous_6668:{ *:[i32] }:$addr)
/* 61308*/        0, /*End of Scope*/
/* 61309*/      /*Scope*/ 28, /*->61338*/
/* 61310*/        OPC_CheckPredicate, 36, // Predicate_extload
/* 61312*/        OPC_CheckPredicate, 67, // Predicate_extloadvi8
/* 61314*/        OPC_CheckType, MVT::v4i32,
/* 61316*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 61318*/        OPC_CheckComplexPat, /*CP*/34, /*#*/1, // SelectTAddrModeImm7<0>:$addr #2 #3
/* 61321*/        OPC_EmitMergeInputChains1_0,
/* 61322*/        OPC_EmitInteger, MVT::i32, 0, 
/* 61325*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61328*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRBU32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::v4i32, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (ld:{ *:[v4i32] } anonymous_6658:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadvi8>> - Complexity = 13
                  // Dst: (MVE_VLDRBU32:{ *:[v4i32] } anonymous_6658:{ *:[i32] }:$addr)
/* 61338*/      /*Scope*/ 28, /*->61367*/
/* 61339*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 61341*/        OPC_CheckPredicate, 67, // Predicate_zextloadvi8
/* 61343*/        OPC_CheckType, MVT::v4i32,
/* 61345*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 61347*/        OPC_CheckComplexPat, /*CP*/34, /*#*/1, // SelectTAddrModeImm7<0>:$addr #2 #3
/* 61350*/        OPC_EmitMergeInputChains1_0,
/* 61351*/        OPC_EmitInteger, MVT::i32, 0, 
/* 61354*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61357*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRBU32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::v4i32, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (ld:{ *:[v4i32] } anonymous_6658:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadvi8>> - Complexity = 13
                  // Dst: (MVE_VLDRBU32:{ *:[v4i32] } anonymous_6658:{ *:[i32] }:$addr)
/* 61367*/      /*Scope*/ 28, /*->61396*/
/* 61368*/        OPC_CheckPredicate, 60, // Predicate_sextload
/* 61370*/        OPC_CheckPredicate, 67, // Predicate_sextloadvi8
/* 61372*/        OPC_CheckType, MVT::v4i32,
/* 61374*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 61376*/        OPC_CheckComplexPat, /*CP*/34, /*#*/1, // SelectTAddrModeImm7<0>:$addr #2 #3
/* 61379*/        OPC_EmitMergeInputChains1_0,
/* 61380*/        OPC_EmitInteger, MVT::i32, 0, 
/* 61383*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61386*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRBS32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::v4i32, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (ld:{ *:[v4i32] } anonymous_6658:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadvi8>> - Complexity = 13
                  // Dst: (MVE_VLDRBS32:{ *:[v4i32] } anonymous_6658:{ *:[i32] }:$addr)
/* 61396*/      /*Scope*/ 28, /*->61425*/
/* 61397*/        OPC_CheckPredicate, 36, // Predicate_extload
/* 61399*/        OPC_CheckPredicate, 67, // Predicate_extloadvi8
/* 61401*/        OPC_CheckType, MVT::v8i16,
/* 61403*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 61405*/        OPC_CheckComplexPat, /*CP*/34, /*#*/1, // SelectTAddrModeImm7<0>:$addr #2 #3
/* 61408*/        OPC_EmitMergeInputChains1_0,
/* 61409*/        OPC_EmitInteger, MVT::i32, 0, 
/* 61412*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61415*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRBU16), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::v8i16, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (ld:{ *:[v8i16] } anonymous_6658:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadvi8>> - Complexity = 13
                  // Dst: (MVE_VLDRBU16:{ *:[v8i16] } anonymous_6658:{ *:[i32] }:$addr)
/* 61425*/      /*Scope*/ 28, /*->61454*/
/* 61426*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 61428*/        OPC_CheckPredicate, 67, // Predicate_zextloadvi8
/* 61430*/        OPC_CheckType, MVT::v8i16,
/* 61432*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 61434*/        OPC_CheckComplexPat, /*CP*/34, /*#*/1, // SelectTAddrModeImm7<0>:$addr #2 #3
/* 61437*/        OPC_EmitMergeInputChains1_0,
/* 61438*/        OPC_EmitInteger, MVT::i32, 0, 
/* 61441*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61444*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRBU16), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::v8i16, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (ld:{ *:[v8i16] } anonymous_6658:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadvi8>> - Complexity = 13
                  // Dst: (MVE_VLDRBU16:{ *:[v8i16] } anonymous_6658:{ *:[i32] }:$addr)
/* 61454*/      /*Scope*/ 28, /*->61483*/
/* 61455*/        OPC_CheckPredicate, 60, // Predicate_sextload
/* 61457*/        OPC_CheckPredicate, 67, // Predicate_sextloadvi8
/* 61459*/        OPC_CheckType, MVT::v8i16,
/* 61461*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 61463*/        OPC_CheckComplexPat, /*CP*/34, /*#*/1, // SelectTAddrModeImm7<0>:$addr #2 #3
/* 61466*/        OPC_EmitMergeInputChains1_0,
/* 61467*/        OPC_EmitInteger, MVT::i32, 0, 
/* 61470*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61473*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRBS16), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::v8i16, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (ld:{ *:[v8i16] } anonymous_6658:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadvi8>> - Complexity = 13
                  // Dst: (MVE_VLDRBS16:{ *:[v8i16] } anonymous_6658:{ *:[i32] }:$addr)
/* 61483*/      /*Scope*/ 28, /*->61512*/
/* 61484*/        OPC_CheckPredicate, 36, // Predicate_extload
/* 61486*/        OPC_CheckPredicate, 68, // Predicate_extloadvi16
/* 61488*/        OPC_CheckType, MVT::v4i32,
/* 61490*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 61492*/        OPC_CheckComplexPat, /*CP*/35, /*#*/1, // SelectTAddrModeImm7<1>:$addr #2 #3
/* 61495*/        OPC_EmitMergeInputChains1_0,
/* 61496*/        OPC_EmitInteger, MVT::i32, 0, 
/* 61499*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61502*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRHU32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::v4i32, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (ld:{ *:[v4i32] } anonymous_6661:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadvi16>> - Complexity = 13
                  // Dst: (MVE_VLDRHU32:{ *:[v4i32] } anonymous_6661:{ *:[i32] }:$addr)
/* 61512*/      /*Scope*/ 28, /*->61541*/
/* 61513*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 61515*/        OPC_CheckPredicate, 68, // Predicate_zextloadvi16
/* 61517*/        OPC_CheckType, MVT::v4i32,
/* 61519*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 61521*/        OPC_CheckComplexPat, /*CP*/35, /*#*/1, // SelectTAddrModeImm7<1>:$addr #2 #3
/* 61524*/        OPC_EmitMergeInputChains1_0,
/* 61525*/        OPC_EmitInteger, MVT::i32, 0, 
/* 61528*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61531*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRHU32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::v4i32, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (ld:{ *:[v4i32] } anonymous_6661:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadvi16>> - Complexity = 13
                  // Dst: (MVE_VLDRHU32:{ *:[v4i32] } anonymous_6661:{ *:[i32] }:$addr)
/* 61541*/      /*Scope*/ 28, /*->61570*/
/* 61542*/        OPC_CheckPredicate, 60, // Predicate_sextload
/* 61544*/        OPC_CheckPredicate, 68, // Predicate_sextloadvi16
/* 61546*/        OPC_CheckType, MVT::v4i32,
/* 61548*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 61550*/        OPC_CheckComplexPat, /*CP*/35, /*#*/1, // SelectTAddrModeImm7<1>:$addr #2 #3
/* 61553*/        OPC_EmitMergeInputChains1_0,
/* 61554*/        OPC_EmitInteger, MVT::i32, 0, 
/* 61557*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61560*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRHS32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::v4i32, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (ld:{ *:[v4i32] } anonymous_6661:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadvi16>> - Complexity = 13
                  // Dst: (MVE_VLDRHS32:{ *:[v4i32] } anonymous_6661:{ *:[i32] }:$addr)
/* 61570*/      /*Scope*/ 14|128,1/*142*/, /*->61714*/
/* 61572*/        OPC_CheckPredicate, 58, // Predicate_load
/* 61574*/        OPC_SwitchType /*3 cases */, 44, MVT::v2i64,// ->61621
/* 61577*/          OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 61579*/          OPC_CheckComplexPat, /*CP*/28, /*#*/1, // SelectT2AddrModeImm7<0>:$addr #2 #3
/* 61582*/          OPC_EmitMergeInputChains1_0,
/* 61583*/          OPC_EmitInteger, MVT::i32, 0, 
/* 61586*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61589*/          OPC_EmitNode1, TARGET_VAL(ARM::MVE_VLDRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v16i8, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 61599*/          OPC_EmitInteger, MVT::i32, 0, 
/* 61602*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61605*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #9
/* 61611*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_8), 0|OPFL_Chain,
                        MVT::v2i64, 4/*#Ops*/, 6, 7, 8, 9, 
                    // Src: (ld:{ *:[v2i64] } anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>> - Complexity = 13
                    // Dst: (MVE_VREV64_8:{ *:[v2i64] } (MVE_VLDRBU8:{ *:[v16i8] } anonymous_6664:{ *:[i32] }:$addr))
/* 61621*/        /*SwitchType*/ 44, MVT::v4i32,// ->61667
/* 61623*/          OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 61625*/          OPC_CheckComplexPat, /*CP*/28, /*#*/1, // SelectT2AddrModeImm7<0>:$addr #2 #3
/* 61628*/          OPC_EmitMergeInputChains1_0,
/* 61629*/          OPC_EmitInteger, MVT::i32, 0, 
/* 61632*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61635*/          OPC_EmitNode1, TARGET_VAL(ARM::MVE_VLDRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v16i8, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 61645*/          OPC_EmitInteger, MVT::i32, 0, 
/* 61648*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61651*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #9
/* 61657*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV32_8), 0|OPFL_Chain,
                        MVT::v4i32, 4/*#Ops*/, 6, 7, 8, 9, 
                    // Src: (ld:{ *:[v4i32] } anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>> - Complexity = 13
                    // Dst: (MVE_VREV32_8:{ *:[v4i32] } (MVE_VLDRBU8:{ *:[v16i8] } anonymous_6664:{ *:[i32] }:$addr))
/* 61667*/        /*SwitchType*/ 44, MVT::v8i16,// ->61713
/* 61669*/          OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 61671*/          OPC_CheckComplexPat, /*CP*/28, /*#*/1, // SelectT2AddrModeImm7<0>:$addr #2 #3
/* 61674*/          OPC_EmitMergeInputChains1_0,
/* 61675*/          OPC_EmitInteger, MVT::i32, 0, 
/* 61678*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61681*/          OPC_EmitNode1, TARGET_VAL(ARM::MVE_VLDRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v16i8, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 61691*/          OPC_EmitInteger, MVT::i32, 0, 
/* 61694*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61697*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #9
/* 61703*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV16_8), 0|OPFL_Chain,
                        MVT::v8i16, 4/*#Ops*/, 6, 7, 8, 9, 
                    // Src: (ld:{ *:[v8i16] } anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>> - Complexity = 13
                    // Dst: (MVE_VREV16_8:{ *:[v8i16] } (MVE_VLDRBU8:{ *:[v16i8] } anonymous_6664:{ *:[i32] }:$addr))
/* 61713*/        0, // EndSwitchType
/* 61714*/      /*Scope*/ 65, /*->61780*/
/* 61715*/        OPC_CheckPredicate, 36, // Predicate_extload
/* 61717*/        OPC_CheckPredicate, 67, // Predicate_extloadvi8
/* 61719*/        OPC_CheckType, MVT::v4i16,
/* 61721*/        OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 61723*/        OPC_CheckComplexPat, /*CP*/12, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 61726*/        OPC_EmitMergeInputChains1_0,
/* 61727*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 61733*/        OPC_EmitInteger, MVT::i32, 0, 
/* 61736*/        OPC_EmitInteger, MVT::i32, 14, 
/* 61739*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61742*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 61754*/        OPC_EmitInteger, MVT::i32, 14, 
/* 61757*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61760*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv8i16), 0,
                      MVT::v16i8, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 61769*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 61772*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0|OPFL_Chain,
                      MVT::v4i16, 2/*#Ops*/, 11, 12, 
                  // Src: (ld:{ *:[v4i16] } addrmode6oneL32:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadvi8>> - Complexity = 13
                  // Dst: (EXTRACT_SUBREG:{ *:[v4i16] } (VMOVLuv8i16:{ *:[v16i8] } (VLD1LNd32:{ *:[f64] } addrmode6oneL32:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] })), dsub_0:{ *:[i32] })
/* 61780*/      /*Scope*/ 65, /*->61846*/
/* 61781*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 61783*/        OPC_CheckPredicate, 67, // Predicate_zextloadvi8
/* 61785*/        OPC_CheckType, MVT::v4i16,
/* 61787*/        OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 61789*/        OPC_CheckComplexPat, /*CP*/12, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 61792*/        OPC_EmitMergeInputChains1_0,
/* 61793*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 61799*/        OPC_EmitInteger, MVT::i32, 0, 
/* 61802*/        OPC_EmitInteger, MVT::i32, 14, 
/* 61805*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61808*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 61820*/        OPC_EmitInteger, MVT::i32, 14, 
/* 61823*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61826*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv8i16), 0,
                      MVT::v16i8, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 61835*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 61838*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0|OPFL_Chain,
                      MVT::v4i16, 2/*#Ops*/, 11, 12, 
                  // Src: (ld:{ *:[v4i16] } addrmode6oneL32:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadvi8>> - Complexity = 13
                  // Dst: (EXTRACT_SUBREG:{ *:[v4i16] } (VMOVLuv8i16:{ *:[v16i8] } (VLD1LNd32:{ *:[f64] } addrmode6oneL32:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] })), dsub_0:{ *:[i32] })
/* 61846*/      /*Scope*/ 65, /*->61912*/
/* 61847*/        OPC_CheckPredicate, 60, // Predicate_sextload
/* 61849*/        OPC_CheckPredicate, 67, // Predicate_sextloadvi8
/* 61851*/        OPC_CheckType, MVT::v4i16,
/* 61853*/        OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 61855*/        OPC_CheckComplexPat, /*CP*/12, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 61858*/        OPC_EmitMergeInputChains1_0,
/* 61859*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 61865*/        OPC_EmitInteger, MVT::i32, 0, 
/* 61868*/        OPC_EmitInteger, MVT::i32, 14, 
/* 61871*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61874*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 61886*/        OPC_EmitInteger, MVT::i32, 14, 
/* 61889*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61892*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv8i16), 0,
                      MVT::v16i8, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 61901*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 61904*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0|OPFL_Chain,
                      MVT::v4i16, 2/*#Ops*/, 11, 12, 
                  // Src: (ld:{ *:[v4i16] } addrmode6oneL32:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadvi8>> - Complexity = 13
                  // Dst: (EXTRACT_SUBREG:{ *:[v4i16] } (VMOVLsv8i16:{ *:[v16i8] } (VLD1LNd32:{ *:[f64] } addrmode6oneL32:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] })), dsub_0:{ *:[i32] })
/* 61912*/      /*Scope*/ 65, /*->61978*/
/* 61913*/        OPC_CheckPredicate, 36, // Predicate_extload
/* 61915*/        OPC_CheckPredicate, 68, // Predicate_extloadvi16
/* 61917*/        OPC_CheckType, MVT::v2i32,
/* 61919*/        OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 61921*/        OPC_CheckComplexPat, /*CP*/12, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 61924*/        OPC_EmitMergeInputChains1_0,
/* 61925*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 61931*/        OPC_EmitInteger, MVT::i32, 0, 
/* 61934*/        OPC_EmitInteger, MVT::i32, 14, 
/* 61937*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61940*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 61952*/        OPC_EmitInteger, MVT::i32, 14, 
/* 61955*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 61958*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv4i32), 0,
                      MVT::v16i8, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 61967*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 61970*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0|OPFL_Chain,
                      MVT::v2i32, 2/*#Ops*/, 11, 12, 
                  // Src: (ld:{ *:[v2i32] } addrmode6oneL32:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadvi16>> - Complexity = 13
                  // Dst: (EXTRACT_SUBREG:{ *:[v2i32] } (VMOVLuv4i32:{ *:[v16i8] } (VLD1LNd32:{ *:[f64] } addrmode6oneL32:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] })), dsub_0:{ *:[i32] })
/* 61978*/      /*Scope*/ 65, /*->62044*/
/* 61979*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 61981*/        OPC_CheckPredicate, 68, // Predicate_zextloadvi16
/* 61983*/        OPC_CheckType, MVT::v2i32,
/* 61985*/        OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 61987*/        OPC_CheckComplexPat, /*CP*/12, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 61990*/        OPC_EmitMergeInputChains1_0,
/* 61991*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 61997*/        OPC_EmitInteger, MVT::i32, 0, 
/* 62000*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62003*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62006*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 62018*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62021*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62024*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv4i32), 0,
                      MVT::v16i8, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 62033*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 62036*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0|OPFL_Chain,
                      MVT::v2i32, 2/*#Ops*/, 11, 12, 
                  // Src: (ld:{ *:[v2i32] } addrmode6oneL32:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadvi16>> - Complexity = 13
                  // Dst: (EXTRACT_SUBREG:{ *:[v2i32] } (VMOVLuv4i32:{ *:[v16i8] } (VLD1LNd32:{ *:[f64] } addrmode6oneL32:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] })), dsub_0:{ *:[i32] })
/* 62044*/      /*Scope*/ 65, /*->62110*/
/* 62045*/        OPC_CheckPredicate, 60, // Predicate_sextload
/* 62047*/        OPC_CheckPredicate, 68, // Predicate_sextloadvi16
/* 62049*/        OPC_CheckType, MVT::v2i32,
/* 62051*/        OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 62053*/        OPC_CheckComplexPat, /*CP*/12, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 62056*/        OPC_EmitMergeInputChains1_0,
/* 62057*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 62063*/        OPC_EmitInteger, MVT::i32, 0, 
/* 62066*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62069*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62072*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 62084*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62087*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62090*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv4i32), 0,
                      MVT::v16i8, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 62099*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 62102*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0|OPFL_Chain,
                      MVT::v2i32, 2/*#Ops*/, 11, 12, 
                  // Src: (ld:{ *:[v2i32] } addrmode6oneL32:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadvi16>> - Complexity = 13
                  // Dst: (EXTRACT_SUBREG:{ *:[v2i32] } (VMOVLsv4i32:{ *:[v16i8] } (VLD1LNd32:{ *:[f64] } addrmode6oneL32:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] })), dsub_0:{ *:[i32] })
/* 62110*/      /*Scope*/ 83, /*->62194*/
/* 62111*/        OPC_CheckPredicate, 36, // Predicate_extload
/* 62113*/        OPC_CheckPredicate, 67, // Predicate_extloadvi8
/* 62115*/        OPC_CheckType, MVT::v4i32,
/* 62117*/        OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 62119*/        OPC_CheckComplexPat, /*CP*/12, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 62122*/        OPC_EmitMergeInputChains1_0,
/* 62123*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 62129*/        OPC_EmitInteger, MVT::i32, 0, 
/* 62132*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62135*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62138*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 62150*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62153*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62156*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv8i16), 0,
                      MVT::v16i8, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 62165*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 62168*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 11, 12,  // Results = #13
/* 62176*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62179*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62182*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv4i32), 0,
                      MVT::v4i32, 3/*#Ops*/, 13, 14, 15,  // Results = #16
/* 62191*/        OPC_CompleteMatch, 1, 16, 
                   // Src: (ld:{ *:[v4i32] } addrmode6oneL32:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadvi8>> - Complexity = 13
                   // Dst: (VMOVLuv4i32:{ *:[v4i32] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLuv8i16:{ *:[v16i8] } (VLD1LNd32:{ *:[f64] } addrmode6oneL32:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] })), dsub_0:{ *:[i32] }))
/* 62194*/      /*Scope*/ 83, /*->62278*/
/* 62195*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 62197*/        OPC_CheckPredicate, 67, // Predicate_zextloadvi8
/* 62199*/        OPC_CheckType, MVT::v4i32,
/* 62201*/        OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 62203*/        OPC_CheckComplexPat, /*CP*/12, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 62206*/        OPC_EmitMergeInputChains1_0,
/* 62207*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 62213*/        OPC_EmitInteger, MVT::i32, 0, 
/* 62216*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62219*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62222*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 62234*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62237*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62240*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv8i16), 0,
                      MVT::v16i8, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 62249*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 62252*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 11, 12,  // Results = #13
/* 62260*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62263*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62266*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv4i32), 0,
                      MVT::v4i32, 3/*#Ops*/, 13, 14, 15,  // Results = #16
/* 62275*/        OPC_CompleteMatch, 1, 16, 
                   // Src: (ld:{ *:[v4i32] } addrmode6oneL32:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadvi8>> - Complexity = 13
                   // Dst: (VMOVLuv4i32:{ *:[v4i32] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLuv8i16:{ *:[v16i8] } (VLD1LNd32:{ *:[f64] } addrmode6oneL32:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] })), dsub_0:{ *:[i32] }))
/* 62278*/      /*Scope*/ 83, /*->62362*/
/* 62279*/        OPC_CheckPredicate, 60, // Predicate_sextload
/* 62281*/        OPC_CheckPredicate, 67, // Predicate_sextloadvi8
/* 62283*/        OPC_CheckType, MVT::v4i32,
/* 62285*/        OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 62287*/        OPC_CheckComplexPat, /*CP*/12, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 62290*/        OPC_EmitMergeInputChains1_0,
/* 62291*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 62297*/        OPC_EmitInteger, MVT::i32, 0, 
/* 62300*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62303*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62306*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 62318*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62321*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62324*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv8i16), 0,
                      MVT::v16i8, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 62333*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 62336*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 11, 12,  // Results = #13
/* 62344*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62347*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62350*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv4i32), 0,
                      MVT::v4i32, 3/*#Ops*/, 13, 14, 15,  // Results = #16
/* 62359*/        OPC_CompleteMatch, 1, 16, 
                   // Src: (ld:{ *:[v4i32] } addrmode6oneL32:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadvi8>> - Complexity = 13
                   // Dst: (VMOVLsv4i32:{ *:[v4i32] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLsv8i16:{ *:[v16i8] } (VLD1LNd32:{ *:[f64] } addrmode6oneL32:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] })), dsub_0:{ *:[i32] }))
/* 62362*/      /*Scope*/ 83, /*->62446*/
/* 62363*/        OPC_CheckPredicate, 36, // Predicate_extload
/* 62365*/        OPC_CheckPredicate, 68, // Predicate_extloadvi16
/* 62367*/        OPC_CheckType, MVT::v2i64,
/* 62369*/        OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 62371*/        OPC_CheckComplexPat, /*CP*/12, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 62374*/        OPC_EmitMergeInputChains1_0,
/* 62375*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 62381*/        OPC_EmitInteger, MVT::i32, 0, 
/* 62384*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62387*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62390*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 62402*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62405*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62408*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv4i32), 0,
                      MVT::v16i8, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 62417*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 62420*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 11, 12,  // Results = #13
/* 62428*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62431*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62434*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv2i64), 0,
                      MVT::v2i64, 3/*#Ops*/, 13, 14, 15,  // Results = #16
/* 62443*/        OPC_CompleteMatch, 1, 16, 
                   // Src: (ld:{ *:[v2i64] } addrmode6oneL32:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadvi16>> - Complexity = 13
                   // Dst: (VMOVLuv2i64:{ *:[v2i64] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLuv4i32:{ *:[v16i8] } (VLD1LNd32:{ *:[f64] } addrmode6oneL32:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] })), dsub_0:{ *:[i32] }))
/* 62446*/      /*Scope*/ 83, /*->62530*/
/* 62447*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 62449*/        OPC_CheckPredicate, 68, // Predicate_zextloadvi16
/* 62451*/        OPC_CheckType, MVT::v2i64,
/* 62453*/        OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 62455*/        OPC_CheckComplexPat, /*CP*/12, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 62458*/        OPC_EmitMergeInputChains1_0,
/* 62459*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 62465*/        OPC_EmitInteger, MVT::i32, 0, 
/* 62468*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62471*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62474*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 62486*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62489*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62492*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv4i32), 0,
                      MVT::v16i8, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 62501*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 62504*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 11, 12,  // Results = #13
/* 62512*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62515*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62518*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv2i64), 0,
                      MVT::v2i64, 3/*#Ops*/, 13, 14, 15,  // Results = #16
/* 62527*/        OPC_CompleteMatch, 1, 16, 
                   // Src: (ld:{ *:[v2i64] } addrmode6oneL32:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadvi16>> - Complexity = 13
                   // Dst: (VMOVLuv2i64:{ *:[v2i64] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLuv4i32:{ *:[v16i8] } (VLD1LNd32:{ *:[f64] } addrmode6oneL32:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] })), dsub_0:{ *:[i32] }))
/* 62530*/      /*Scope*/ 83, /*->62614*/
/* 62531*/        OPC_CheckPredicate, 60, // Predicate_sextload
/* 62533*/        OPC_CheckPredicate, 68, // Predicate_sextloadvi16
/* 62535*/        OPC_CheckType, MVT::v2i64,
/* 62537*/        OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 62539*/        OPC_CheckComplexPat, /*CP*/12, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 62542*/        OPC_EmitMergeInputChains1_0,
/* 62543*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 62549*/        OPC_EmitInteger, MVT::i32, 0, 
/* 62552*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62555*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62558*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 62570*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62573*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62576*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv4i32), 0,
                      MVT::v16i8, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 62585*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 62588*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 11, 12,  // Results = #13
/* 62596*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62599*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62602*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv2i64), 0,
                      MVT::v2i64, 3/*#Ops*/, 13, 14, 15,  // Results = #16
/* 62611*/        OPC_CompleteMatch, 1, 16, 
                   // Src: (ld:{ *:[v2i64] } addrmode6oneL32:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadvi16>> - Complexity = 13
                   // Dst: (VMOVLsv2i64:{ *:[v2i64] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLsv4i32:{ *:[v16i8] } (VLD1LNd32:{ *:[f64] } addrmode6oneL32:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] })), dsub_0:{ *:[i32] }))
/* 62614*/      /*Scope*/ 80, /*->62695*/
/* 62615*/        OPC_CheckPredicate, 36, // Predicate_extload
/* 62617*/        OPC_CheckPredicate, 67, // Predicate_extloadvi8
/* 62619*/        OPC_CheckType, MVT::v4i16,
/* 62621*/        OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 62623*/        OPC_CheckComplexPat, /*CP*/12, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 62626*/        OPC_EmitMergeInputChains1_0,
/* 62627*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 62633*/        OPC_EmitInteger, MVT::i32, 0, 
/* 62636*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62639*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62642*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 62654*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62657*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62660*/        OPC_EmitNode1, TARGET_VAL(ARM::VREV32d8), 0,
                      MVT::f64, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 62669*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62672*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62675*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv8i16), 0,
                      MVT::v16i8, 3/*#Ops*/, 11, 12, 13,  // Results = #14
/* 62684*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 62687*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0|OPFL_Chain,
                      MVT::v4i16, 2/*#Ops*/, 14, 15, 
                  // Src: (ld:{ *:[v4i16] } addrmode6oneL32:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadvi8>> - Complexity = 13
                  // Dst: (EXTRACT_SUBREG:{ *:[v4i16] } (VMOVLuv8i16:{ *:[v16i8] } (VREV32d8:{ *:[f64] } (VLD1LNd32:{ *:[f64] } addrmode6oneL32:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] }))), dsub_0:{ *:[i32] })
/* 62695*/      /*Scope*/ 80, /*->62776*/
/* 62696*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 62698*/        OPC_CheckPredicate, 67, // Predicate_zextloadvi8
/* 62700*/        OPC_CheckType, MVT::v4i16,
/* 62702*/        OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 62704*/        OPC_CheckComplexPat, /*CP*/12, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 62707*/        OPC_EmitMergeInputChains1_0,
/* 62708*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 62714*/        OPC_EmitInteger, MVT::i32, 0, 
/* 62717*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62720*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62723*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 62735*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62738*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62741*/        OPC_EmitNode1, TARGET_VAL(ARM::VREV32d8), 0,
                      MVT::f64, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 62750*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62753*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62756*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv8i16), 0,
                      MVT::v16i8, 3/*#Ops*/, 11, 12, 13,  // Results = #14
/* 62765*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 62768*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0|OPFL_Chain,
                      MVT::v4i16, 2/*#Ops*/, 14, 15, 
                  // Src: (ld:{ *:[v4i16] } addrmode6oneL32:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadvi8>> - Complexity = 13
                  // Dst: (EXTRACT_SUBREG:{ *:[v4i16] } (VMOVLuv8i16:{ *:[v16i8] } (VREV32d8:{ *:[f64] } (VLD1LNd32:{ *:[f64] } addrmode6oneL32:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] }))), dsub_0:{ *:[i32] })
/* 62776*/      /*Scope*/ 80, /*->62857*/
/* 62777*/        OPC_CheckPredicate, 60, // Predicate_sextload
/* 62779*/        OPC_CheckPredicate, 67, // Predicate_sextloadvi8
/* 62781*/        OPC_CheckType, MVT::v4i16,
/* 62783*/        OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 62785*/        OPC_CheckComplexPat, /*CP*/12, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 62788*/        OPC_EmitMergeInputChains1_0,
/* 62789*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 62795*/        OPC_EmitInteger, MVT::i32, 0, 
/* 62798*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62801*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62804*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 62816*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62819*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62822*/        OPC_EmitNode1, TARGET_VAL(ARM::VREV32d8), 0,
                      MVT::f64, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 62831*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62834*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62837*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv8i16), 0,
                      MVT::v16i8, 3/*#Ops*/, 11, 12, 13,  // Results = #14
/* 62846*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 62849*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0|OPFL_Chain,
                      MVT::v4i16, 2/*#Ops*/, 14, 15, 
                  // Src: (ld:{ *:[v4i16] } addrmode6oneL32:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadvi8>> - Complexity = 13
                  // Dst: (EXTRACT_SUBREG:{ *:[v4i16] } (VMOVLsv8i16:{ *:[v16i8] } (VREV32d8:{ *:[f64] } (VLD1LNd32:{ *:[f64] } addrmode6oneL32:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] }))), dsub_0:{ *:[i32] })
/* 62857*/      /*Scope*/ 80, /*->62938*/
/* 62858*/        OPC_CheckPredicate, 36, // Predicate_extload
/* 62860*/        OPC_CheckPredicate, 68, // Predicate_extloadvi16
/* 62862*/        OPC_CheckType, MVT::v2i32,
/* 62864*/        OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 62866*/        OPC_CheckComplexPat, /*CP*/12, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 62869*/        OPC_EmitMergeInputChains1_0,
/* 62870*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 62876*/        OPC_EmitInteger, MVT::i32, 0, 
/* 62879*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62882*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62885*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 62897*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62900*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62903*/        OPC_EmitNode1, TARGET_VAL(ARM::VREV32d16), 0,
                      MVT::f64, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 62912*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62915*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62918*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv4i32), 0,
                      MVT::v16i8, 3/*#Ops*/, 11, 12, 13,  // Results = #14
/* 62927*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 62930*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0|OPFL_Chain,
                      MVT::v2i32, 2/*#Ops*/, 14, 15, 
                  // Src: (ld:{ *:[v2i32] } addrmode6oneL32:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadvi16>> - Complexity = 13
                  // Dst: (EXTRACT_SUBREG:{ *:[v2i32] } (VMOVLuv4i32:{ *:[v16i8] } (VREV32d16:{ *:[f64] } (VLD1LNd32:{ *:[f64] } addrmode6oneL32:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] }))), dsub_0:{ *:[i32] })
/* 62938*/      /*Scope*/ 80, /*->63019*/
/* 62939*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 62941*/        OPC_CheckPredicate, 68, // Predicate_zextloadvi16
/* 62943*/        OPC_CheckType, MVT::v2i32,
/* 62945*/        OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 62947*/        OPC_CheckComplexPat, /*CP*/12, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 62950*/        OPC_EmitMergeInputChains1_0,
/* 62951*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 62957*/        OPC_EmitInteger, MVT::i32, 0, 
/* 62960*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62963*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62966*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 62978*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62981*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62984*/        OPC_EmitNode1, TARGET_VAL(ARM::VREV32d16), 0,
                      MVT::f64, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 62993*/        OPC_EmitInteger, MVT::i32, 14, 
/* 62996*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 62999*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv4i32), 0,
                      MVT::v16i8, 3/*#Ops*/, 11, 12, 13,  // Results = #14
/* 63008*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 63011*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0|OPFL_Chain,
                      MVT::v2i32, 2/*#Ops*/, 14, 15, 
                  // Src: (ld:{ *:[v2i32] } addrmode6oneL32:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadvi16>> - Complexity = 13
                  // Dst: (EXTRACT_SUBREG:{ *:[v2i32] } (VMOVLuv4i32:{ *:[v16i8] } (VREV32d16:{ *:[f64] } (VLD1LNd32:{ *:[f64] } addrmode6oneL32:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] }))), dsub_0:{ *:[i32] })
/* 63019*/      /*Scope*/ 80, /*->63100*/
/* 63020*/        OPC_CheckPredicate, 60, // Predicate_sextload
/* 63022*/        OPC_CheckPredicate, 68, // Predicate_sextloadvi16
/* 63024*/        OPC_CheckType, MVT::v2i32,
/* 63026*/        OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 63028*/        OPC_CheckComplexPat, /*CP*/12, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 63031*/        OPC_EmitMergeInputChains1_0,
/* 63032*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 63038*/        OPC_EmitInteger, MVT::i32, 0, 
/* 63041*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63044*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63047*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 63059*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63062*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63065*/        OPC_EmitNode1, TARGET_VAL(ARM::VREV32d16), 0,
                      MVT::f64, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 63074*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63077*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63080*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv4i32), 0,
                      MVT::v16i8, 3/*#Ops*/, 11, 12, 13,  // Results = #14
/* 63089*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 63092*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0|OPFL_Chain,
                      MVT::v2i32, 2/*#Ops*/, 14, 15, 
                  // Src: (ld:{ *:[v2i32] } addrmode6oneL32:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadvi16>> - Complexity = 13
                  // Dst: (EXTRACT_SUBREG:{ *:[v2i32] } (VMOVLsv4i32:{ *:[v16i8] } (VREV32d16:{ *:[f64] } (VLD1LNd32:{ *:[f64] } addrmode6oneL32:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] }))), dsub_0:{ *:[i32] })
/* 63100*/      /*Scope*/ 91, /*->63192*/
/* 63101*/        OPC_CheckPredicate, 36, // Predicate_extload
/* 63103*/        OPC_CheckPredicate, 67, // Predicate_extloadvi8
/* 63105*/        OPC_CheckType, MVT::v2i32,
/* 63107*/        OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 63109*/        OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 63112*/        OPC_EmitMergeInputChains1_0,
/* 63113*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 63119*/        OPC_EmitInteger, MVT::i32, 0, 
/* 63122*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63125*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63128*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd16), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 63140*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63143*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63146*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv8i16), 0,
                      MVT::v16i8, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 63155*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 63158*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 11, 12,  // Results = #13
/* 63166*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63169*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63172*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv4i32), 0,
                      MVT::v16i8, 3/*#Ops*/, 13, 14, 15,  // Results = #16
/* 63181*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 63184*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0|OPFL_Chain,
                      MVT::v2i32, 2/*#Ops*/, 16, 17, 
                  // Src: (ld:{ *:[v2i32] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadvi8>> - Complexity = 13
                  // Dst: (EXTRACT_SUBREG:{ *:[v2i32] } (VMOVLuv4i32:{ *:[v16i8] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLuv8i16:{ *:[v16i8] } (VLD1LNd16:{ *:[f64] } addrmode6:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] })), dsub_0:{ *:[i32] })), dsub_0:{ *:[i32] })
/* 63192*/      /*Scope*/ 91, /*->63284*/
/* 63193*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 63195*/        OPC_CheckPredicate, 67, // Predicate_zextloadvi8
/* 63197*/        OPC_CheckType, MVT::v2i32,
/* 63199*/        OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 63201*/        OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 63204*/        OPC_EmitMergeInputChains1_0,
/* 63205*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 63211*/        OPC_EmitInteger, MVT::i32, 0, 
/* 63214*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63217*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63220*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd16), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 63232*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63235*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63238*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv8i16), 0,
                      MVT::v16i8, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 63247*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 63250*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 11, 12,  // Results = #13
/* 63258*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63261*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63264*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv4i32), 0,
                      MVT::v16i8, 3/*#Ops*/, 13, 14, 15,  // Results = #16
/* 63273*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 63276*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0|OPFL_Chain,
                      MVT::v2i32, 2/*#Ops*/, 16, 17, 
                  // Src: (ld:{ *:[v2i32] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadvi8>> - Complexity = 13
                  // Dst: (EXTRACT_SUBREG:{ *:[v2i32] } (VMOVLuv4i32:{ *:[v16i8] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLuv8i16:{ *:[v16i8] } (VLD1LNd16:{ *:[f64] } addrmode6:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] })), dsub_0:{ *:[i32] })), dsub_0:{ *:[i32] })
/* 63284*/      /*Scope*/ 91, /*->63376*/
/* 63285*/        OPC_CheckPredicate, 60, // Predicate_sextload
/* 63287*/        OPC_CheckPredicate, 67, // Predicate_sextloadvi8
/* 63289*/        OPC_CheckType, MVT::v2i32,
/* 63291*/        OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 63293*/        OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 63296*/        OPC_EmitMergeInputChains1_0,
/* 63297*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 63303*/        OPC_EmitInteger, MVT::i32, 0, 
/* 63306*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63309*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63312*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd16), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 63324*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63327*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63330*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv8i16), 0,
                      MVT::v16i8, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 63339*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 63342*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 11, 12,  // Results = #13
/* 63350*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63353*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63356*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv4i32), 0,
                      MVT::v16i8, 3/*#Ops*/, 13, 14, 15,  // Results = #16
/* 63365*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 63368*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0|OPFL_Chain,
                      MVT::v2i32, 2/*#Ops*/, 16, 17, 
                  // Src: (ld:{ *:[v2i32] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadvi8>> - Complexity = 13
                  // Dst: (EXTRACT_SUBREG:{ *:[v2i32] } (VMOVLsv4i32:{ *:[v16i8] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLsv8i16:{ *:[v16i8] } (VLD1LNd16:{ *:[f64] } addrmode6:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] })), dsub_0:{ *:[i32] })), dsub_0:{ *:[i32] })
/* 63376*/      /*Scope*/ 98, /*->63475*/
/* 63377*/        OPC_CheckPredicate, 36, // Predicate_extload
/* 63379*/        OPC_CheckPredicate, 67, // Predicate_extloadvi8
/* 63381*/        OPC_CheckType, MVT::v4i32,
/* 63383*/        OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 63385*/        OPC_CheckComplexPat, /*CP*/12, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 63388*/        OPC_EmitMergeInputChains1_0,
/* 63389*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 63395*/        OPC_EmitInteger, MVT::i32, 0, 
/* 63398*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63401*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63404*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 63416*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63419*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63422*/        OPC_EmitNode1, TARGET_VAL(ARM::VREV32d8), 0,
                      MVT::f64, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 63431*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63434*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63437*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv8i16), 0,
                      MVT::v16i8, 3/*#Ops*/, 11, 12, 13,  // Results = #14
/* 63446*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 63449*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 14, 15,  // Results = #16
/* 63457*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63460*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63463*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv4i32), 0,
                      MVT::v4i32, 3/*#Ops*/, 16, 17, 18,  // Results = #19
/* 63472*/        OPC_CompleteMatch, 1, 19, 
                   // Src: (ld:{ *:[v4i32] } addrmode6oneL32:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadvi8>> - Complexity = 13
                   // Dst: (VMOVLuv4i32:{ *:[v4i32] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLuv8i16:{ *:[v16i8] } (VREV32d8:{ *:[f64] } (VLD1LNd32:{ *:[f64] } addrmode6oneL32:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] }))), dsub_0:{ *:[i32] }))
/* 63475*/      /*Scope*/ 98, /*->63574*/
/* 63476*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 63478*/        OPC_CheckPredicate, 67, // Predicate_zextloadvi8
/* 63480*/        OPC_CheckType, MVT::v4i32,
/* 63482*/        OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 63484*/        OPC_CheckComplexPat, /*CP*/12, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 63487*/        OPC_EmitMergeInputChains1_0,
/* 63488*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 63494*/        OPC_EmitInteger, MVT::i32, 0, 
/* 63497*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63500*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63503*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 63515*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63518*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63521*/        OPC_EmitNode1, TARGET_VAL(ARM::VREV32d8), 0,
                      MVT::f64, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 63530*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63533*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63536*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv8i16), 0,
                      MVT::v16i8, 3/*#Ops*/, 11, 12, 13,  // Results = #14
/* 63545*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 63548*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 14, 15,  // Results = #16
/* 63556*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63559*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63562*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv4i32), 0,
                      MVT::v4i32, 3/*#Ops*/, 16, 17, 18,  // Results = #19
/* 63571*/        OPC_CompleteMatch, 1, 19, 
                   // Src: (ld:{ *:[v4i32] } addrmode6oneL32:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadvi8>> - Complexity = 13
                   // Dst: (VMOVLuv4i32:{ *:[v4i32] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLuv8i16:{ *:[v16i8] } (VREV32d8:{ *:[f64] } (VLD1LNd32:{ *:[f64] } addrmode6oneL32:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] }))), dsub_0:{ *:[i32] }))
/* 63574*/      /*Scope*/ 98, /*->63673*/
/* 63575*/        OPC_CheckPredicate, 60, // Predicate_sextload
/* 63577*/        OPC_CheckPredicate, 67, // Predicate_sextloadvi8
/* 63579*/        OPC_CheckType, MVT::v4i32,
/* 63581*/        OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 63583*/        OPC_CheckComplexPat, /*CP*/12, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 63586*/        OPC_EmitMergeInputChains1_0,
/* 63587*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 63593*/        OPC_EmitInteger, MVT::i32, 0, 
/* 63596*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63599*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63602*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 63614*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63617*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63620*/        OPC_EmitNode1, TARGET_VAL(ARM::VREV32d8), 0,
                      MVT::f64, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 63629*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63632*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63635*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv8i16), 0,
                      MVT::v16i8, 3/*#Ops*/, 11, 12, 13,  // Results = #14
/* 63644*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 63647*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 14, 15,  // Results = #16
/* 63655*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63658*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63661*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv4i32), 0,
                      MVT::v4i32, 3/*#Ops*/, 16, 17, 18,  // Results = #19
/* 63670*/        OPC_CompleteMatch, 1, 19, 
                   // Src: (ld:{ *:[v4i32] } addrmode6oneL32:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadvi8>> - Complexity = 13
                   // Dst: (VMOVLsv4i32:{ *:[v4i32] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLsv8i16:{ *:[v16i8] } (VREV32d8:{ *:[f64] } (VLD1LNd32:{ *:[f64] } addrmode6oneL32:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] }))), dsub_0:{ *:[i32] }))
/* 63673*/      /*Scope*/ 98, /*->63772*/
/* 63674*/        OPC_CheckPredicate, 36, // Predicate_extload
/* 63676*/        OPC_CheckPredicate, 68, // Predicate_extloadvi16
/* 63678*/        OPC_CheckType, MVT::v2i64,
/* 63680*/        OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 63682*/        OPC_CheckComplexPat, /*CP*/12, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 63685*/        OPC_EmitMergeInputChains1_0,
/* 63686*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 63692*/        OPC_EmitInteger, MVT::i32, 0, 
/* 63695*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63698*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63701*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 63713*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63716*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63719*/        OPC_EmitNode1, TARGET_VAL(ARM::VREV32d16), 0,
                      MVT::f64, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 63728*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63731*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63734*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv4i32), 0,
                      MVT::v16i8, 3/*#Ops*/, 11, 12, 13,  // Results = #14
/* 63743*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 63746*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 14, 15,  // Results = #16
/* 63754*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63757*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63760*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv2i64), 0,
                      MVT::v2i64, 3/*#Ops*/, 16, 17, 18,  // Results = #19
/* 63769*/        OPC_CompleteMatch, 1, 19, 
                   // Src: (ld:{ *:[v2i64] } addrmode6oneL32:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadvi16>> - Complexity = 13
                   // Dst: (VMOVLuv2i64:{ *:[v2i64] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLuv4i32:{ *:[v16i8] } (VREV32d16:{ *:[f64] } (VLD1LNd32:{ *:[f64] } addrmode6oneL32:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] }))), dsub_0:{ *:[i32] }))
/* 63772*/      /*Scope*/ 98, /*->63871*/
/* 63773*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 63775*/        OPC_CheckPredicate, 68, // Predicate_zextloadvi16
/* 63777*/        OPC_CheckType, MVT::v2i64,
/* 63779*/        OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 63781*/        OPC_CheckComplexPat, /*CP*/12, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 63784*/        OPC_EmitMergeInputChains1_0,
/* 63785*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 63791*/        OPC_EmitInteger, MVT::i32, 0, 
/* 63794*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63797*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63800*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 63812*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63815*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63818*/        OPC_EmitNode1, TARGET_VAL(ARM::VREV32d16), 0,
                      MVT::f64, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 63827*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63830*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63833*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv4i32), 0,
                      MVT::v16i8, 3/*#Ops*/, 11, 12, 13,  // Results = #14
/* 63842*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 63845*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 14, 15,  // Results = #16
/* 63853*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63856*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63859*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv2i64), 0,
                      MVT::v2i64, 3/*#Ops*/, 16, 17, 18,  // Results = #19
/* 63868*/        OPC_CompleteMatch, 1, 19, 
                   // Src: (ld:{ *:[v2i64] } addrmode6oneL32:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadvi16>> - Complexity = 13
                   // Dst: (VMOVLuv2i64:{ *:[v2i64] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLuv4i32:{ *:[v16i8] } (VREV32d16:{ *:[f64] } (VLD1LNd32:{ *:[f64] } addrmode6oneL32:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] }))), dsub_0:{ *:[i32] }))
/* 63871*/      /*Scope*/ 98, /*->63970*/
/* 63872*/        OPC_CheckPredicate, 60, // Predicate_sextload
/* 63874*/        OPC_CheckPredicate, 68, // Predicate_sextloadvi16
/* 63876*/        OPC_CheckType, MVT::v2i64,
/* 63878*/        OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 63880*/        OPC_CheckComplexPat, /*CP*/12, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 63883*/        OPC_EmitMergeInputChains1_0,
/* 63884*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 63890*/        OPC_EmitInteger, MVT::i32, 0, 
/* 63893*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63896*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63899*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 63911*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63914*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63917*/        OPC_EmitNode1, TARGET_VAL(ARM::VREV32d16), 0,
                      MVT::f64, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 63926*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63929*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63932*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv4i32), 0,
                      MVT::v16i8, 3/*#Ops*/, 11, 12, 13,  // Results = #14
/* 63941*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 63944*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 14, 15,  // Results = #16
/* 63952*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63955*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63958*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv2i64), 0,
                      MVT::v2i64, 3/*#Ops*/, 16, 17, 18,  // Results = #19
/* 63967*/        OPC_CompleteMatch, 1, 19, 
                   // Src: (ld:{ *:[v2i64] } addrmode6oneL32:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadvi16>> - Complexity = 13
                   // Dst: (VMOVLsv2i64:{ *:[v2i64] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLsv4i32:{ *:[v16i8] } (VREV32d16:{ *:[f64] } (VLD1LNd32:{ *:[f64] } addrmode6oneL32:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] }))), dsub_0:{ *:[i32] }))
/* 63970*/      /*Scope*/ 106, /*->64077*/
/* 63971*/        OPC_CheckPredicate, 36, // Predicate_extload
/* 63973*/        OPC_CheckPredicate, 67, // Predicate_extloadvi8
/* 63975*/        OPC_CheckType, MVT::v2i32,
/* 63977*/        OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 63979*/        OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 63982*/        OPC_EmitMergeInputChains1_0,
/* 63983*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 63989*/        OPC_EmitInteger, MVT::i32, 0, 
/* 63992*/        OPC_EmitInteger, MVT::i32, 14, 
/* 63995*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 63998*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd16), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 64010*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64013*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64016*/        OPC_EmitNode1, TARGET_VAL(ARM::VREV16d8), 0,
                      MVT::f64, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 64025*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64028*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64031*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv8i16), 0,
                      MVT::v16i8, 3/*#Ops*/, 11, 12, 13,  // Results = #14
/* 64040*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 64043*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 14, 15,  // Results = #16
/* 64051*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64054*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64057*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv4i32), 0,
                      MVT::v16i8, 3/*#Ops*/, 16, 17, 18,  // Results = #19
/* 64066*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 64069*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0|OPFL_Chain,
                      MVT::v2i32, 2/*#Ops*/, 19, 20, 
                  // Src: (ld:{ *:[v2i32] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadvi8>> - Complexity = 13
                  // Dst: (EXTRACT_SUBREG:{ *:[v2i32] } (VMOVLuv4i32:{ *:[v16i8] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLuv8i16:{ *:[v16i8] } (VREV16d8:{ *:[f64] } (VLD1LNd16:{ *:[f64] } addrmode6:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] }))), dsub_0:{ *:[i32] })), dsub_0:{ *:[i32] })
/* 64077*/      /*Scope*/ 106, /*->64184*/
/* 64078*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 64080*/        OPC_CheckPredicate, 67, // Predicate_zextloadvi8
/* 64082*/        OPC_CheckType, MVT::v2i32,
/* 64084*/        OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 64086*/        OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 64089*/        OPC_EmitMergeInputChains1_0,
/* 64090*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 64096*/        OPC_EmitInteger, MVT::i32, 0, 
/* 64099*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64102*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64105*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd16), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 64117*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64120*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64123*/        OPC_EmitNode1, TARGET_VAL(ARM::VREV16d8), 0,
                      MVT::f64, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 64132*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64135*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64138*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv8i16), 0,
                      MVT::v16i8, 3/*#Ops*/, 11, 12, 13,  // Results = #14
/* 64147*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 64150*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 14, 15,  // Results = #16
/* 64158*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64161*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64164*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv4i32), 0,
                      MVT::v16i8, 3/*#Ops*/, 16, 17, 18,  // Results = #19
/* 64173*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 64176*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0|OPFL_Chain,
                      MVT::v2i32, 2/*#Ops*/, 19, 20, 
                  // Src: (ld:{ *:[v2i32] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadvi8>> - Complexity = 13
                  // Dst: (EXTRACT_SUBREG:{ *:[v2i32] } (VMOVLuv4i32:{ *:[v16i8] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLuv8i16:{ *:[v16i8] } (VREV16d8:{ *:[f64] } (VLD1LNd16:{ *:[f64] } addrmode6:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] }))), dsub_0:{ *:[i32] })), dsub_0:{ *:[i32] })
/* 64184*/      /*Scope*/ 106, /*->64291*/
/* 64185*/        OPC_CheckPredicate, 60, // Predicate_sextload
/* 64187*/        OPC_CheckPredicate, 67, // Predicate_sextloadvi8
/* 64189*/        OPC_CheckType, MVT::v2i32,
/* 64191*/        OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 64193*/        OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 64196*/        OPC_EmitMergeInputChains1_0,
/* 64197*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 64203*/        OPC_EmitInteger, MVT::i32, 0, 
/* 64206*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64209*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64212*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd16), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 64224*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64227*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64230*/        OPC_EmitNode1, TARGET_VAL(ARM::VREV16d8), 0,
                      MVT::f64, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 64239*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64242*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64245*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv8i16), 0,
                      MVT::v16i8, 3/*#Ops*/, 11, 12, 13,  // Results = #14
/* 64254*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 64257*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 14, 15,  // Results = #16
/* 64265*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64268*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64271*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv4i32), 0,
                      MVT::v16i8, 3/*#Ops*/, 16, 17, 18,  // Results = #19
/* 64280*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 64283*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0|OPFL_Chain,
                      MVT::v2i32, 2/*#Ops*/, 19, 20, 
                  // Src: (ld:{ *:[v2i32] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadvi8>> - Complexity = 13
                  // Dst: (EXTRACT_SUBREG:{ *:[v2i32] } (VMOVLsv4i32:{ *:[v16i8] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLsv8i16:{ *:[v16i8] } (VREV16d8:{ *:[f64] } (VLD1LNd16:{ *:[f64] } addrmode6:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] }))), dsub_0:{ *:[i32] })), dsub_0:{ *:[i32] })
/* 64291*/      /*Scope*/ 109, /*->64401*/
/* 64292*/        OPC_CheckPredicate, 36, // Predicate_extload
/* 64294*/        OPC_CheckPredicate, 67, // Predicate_extloadvi8
/* 64296*/        OPC_CheckType, MVT::v2i64,
/* 64298*/        OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 64300*/        OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 64303*/        OPC_EmitMergeInputChains1_0,
/* 64304*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 64310*/        OPC_EmitInteger, MVT::i32, 0, 
/* 64313*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64316*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64319*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd16), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 64331*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64334*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64337*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv8i16), 0,
                      MVT::v16i8, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 64346*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 64349*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 11, 12,  // Results = #13
/* 64357*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64360*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64363*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv4i32), 0,
                      MVT::v16i8, 3/*#Ops*/, 13, 14, 15,  // Results = #16
/* 64372*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 64375*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 16, 17,  // Results = #18
/* 64383*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64386*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64389*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv2i64), 0,
                      MVT::v2i64, 3/*#Ops*/, 18, 19, 20,  // Results = #21
/* 64398*/        OPC_CompleteMatch, 1, 21, 
                   // Src: (ld:{ *:[v2i64] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadvi8>> - Complexity = 13
                   // Dst: (VMOVLuv2i64:{ *:[v2i64] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLuv4i32:{ *:[v16i8] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLuv8i16:{ *:[v16i8] } (VLD1LNd16:{ *:[f64] } addrmode6:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] })), dsub_0:{ *:[i32] })), dsub_0:{ *:[i32] }))
/* 64401*/      /*Scope*/ 109, /*->64511*/
/* 64402*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 64404*/        OPC_CheckPredicate, 67, // Predicate_zextloadvi8
/* 64406*/        OPC_CheckType, MVT::v2i64,
/* 64408*/        OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 64410*/        OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 64413*/        OPC_EmitMergeInputChains1_0,
/* 64414*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 64420*/        OPC_EmitInteger, MVT::i32, 0, 
/* 64423*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64426*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64429*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd16), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 64441*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64444*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64447*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv8i16), 0,
                      MVT::v16i8, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 64456*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 64459*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 11, 12,  // Results = #13
/* 64467*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64470*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64473*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv4i32), 0,
                      MVT::v16i8, 3/*#Ops*/, 13, 14, 15,  // Results = #16
/* 64482*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 64485*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 16, 17,  // Results = #18
/* 64493*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64496*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64499*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv2i64), 0,
                      MVT::v2i64, 3/*#Ops*/, 18, 19, 20,  // Results = #21
/* 64508*/        OPC_CompleteMatch, 1, 21, 
                   // Src: (ld:{ *:[v2i64] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadvi8>> - Complexity = 13
                   // Dst: (VMOVLuv2i64:{ *:[v2i64] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLuv4i32:{ *:[v16i8] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLuv8i16:{ *:[v16i8] } (VLD1LNd16:{ *:[f64] } addrmode6:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] })), dsub_0:{ *:[i32] })), dsub_0:{ *:[i32] }))
/* 64511*/      /*Scope*/ 109, /*->64621*/
/* 64512*/        OPC_CheckPredicate, 60, // Predicate_sextload
/* 64514*/        OPC_CheckPredicate, 67, // Predicate_sextloadvi8
/* 64516*/        OPC_CheckType, MVT::v2i64,
/* 64518*/        OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 64520*/        OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 64523*/        OPC_EmitMergeInputChains1_0,
/* 64524*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 64530*/        OPC_EmitInteger, MVT::i32, 0, 
/* 64533*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64536*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64539*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd16), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 64551*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64554*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64557*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv8i16), 0,
                      MVT::v16i8, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 64566*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 64569*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 11, 12,  // Results = #13
/* 64577*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64580*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64583*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv4i32), 0,
                      MVT::v16i8, 3/*#Ops*/, 13, 14, 15,  // Results = #16
/* 64592*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 64595*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 16, 17,  // Results = #18
/* 64603*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64606*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64609*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv2i64), 0,
                      MVT::v2i64, 3/*#Ops*/, 18, 19, 20,  // Results = #21
/* 64618*/        OPC_CompleteMatch, 1, 21, 
                   // Src: (ld:{ *:[v2i64] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadvi8>> - Complexity = 13
                   // Dst: (VMOVLsv2i64:{ *:[v2i64] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLsv4i32:{ *:[v16i8] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLsv8i16:{ *:[v16i8] } (VLD1LNd16:{ *:[f64] } addrmode6:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] })), dsub_0:{ *:[i32] })), dsub_0:{ *:[i32] }))
/* 64621*/      /*Scope*/ 124, /*->64746*/
/* 64622*/        OPC_CheckPredicate, 36, // Predicate_extload
/* 64624*/        OPC_CheckPredicate, 67, // Predicate_extloadvi8
/* 64626*/        OPC_CheckType, MVT::v2i64,
/* 64628*/        OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 64630*/        OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 64633*/        OPC_EmitMergeInputChains1_0,
/* 64634*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 64640*/        OPC_EmitInteger, MVT::i32, 0, 
/* 64643*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64646*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64649*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd16), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 64661*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64664*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64667*/        OPC_EmitNode1, TARGET_VAL(ARM::VREV16d8), 0,
                      MVT::f64, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 64676*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64679*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64682*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv8i16), 0,
                      MVT::v16i8, 3/*#Ops*/, 11, 12, 13,  // Results = #14
/* 64691*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 64694*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 14, 15,  // Results = #16
/* 64702*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64705*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64708*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv4i32), 0,
                      MVT::v16i8, 3/*#Ops*/, 16, 17, 18,  // Results = #19
/* 64717*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 64720*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 19, 20,  // Results = #21
/* 64728*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64731*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64734*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv2i64), 0,
                      MVT::v2i64, 3/*#Ops*/, 21, 22, 23,  // Results = #24
/* 64743*/        OPC_CompleteMatch, 1, 24, 
                   // Src: (ld:{ *:[v2i64] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadvi8>> - Complexity = 13
                   // Dst: (VMOVLuv2i64:{ *:[v2i64] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLuv4i32:{ *:[v16i8] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLuv8i16:{ *:[v16i8] } (VREV16d8:{ *:[f64] } (VLD1LNd16:{ *:[f64] } addrmode6:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] }))), dsub_0:{ *:[i32] })), dsub_0:{ *:[i32] }))
/* 64746*/      /*Scope*/ 124, /*->64871*/
/* 64747*/        OPC_CheckPredicate, 59, // Predicate_zextload
/* 64749*/        OPC_CheckPredicate, 67, // Predicate_zextloadvi8
/* 64751*/        OPC_CheckType, MVT::v2i64,
/* 64753*/        OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 64755*/        OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 64758*/        OPC_EmitMergeInputChains1_0,
/* 64759*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 64765*/        OPC_EmitInteger, MVT::i32, 0, 
/* 64768*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64771*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64774*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd16), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 64786*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64789*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64792*/        OPC_EmitNode1, TARGET_VAL(ARM::VREV16d8), 0,
                      MVT::f64, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 64801*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64804*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64807*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv8i16), 0,
                      MVT::v16i8, 3/*#Ops*/, 11, 12, 13,  // Results = #14
/* 64816*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 64819*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 14, 15,  // Results = #16
/* 64827*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64830*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64833*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv4i32), 0,
                      MVT::v16i8, 3/*#Ops*/, 16, 17, 18,  // Results = #19
/* 64842*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 64845*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 19, 20,  // Results = #21
/* 64853*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64856*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64859*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLuv2i64), 0,
                      MVT::v2i64, 3/*#Ops*/, 21, 22, 23,  // Results = #24
/* 64868*/        OPC_CompleteMatch, 1, 24, 
                   // Src: (ld:{ *:[v2i64] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_zextload>><<P:Predicate_zextloadvi8>> - Complexity = 13
                   // Dst: (VMOVLuv2i64:{ *:[v2i64] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLuv4i32:{ *:[v16i8] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLuv8i16:{ *:[v16i8] } (VREV16d8:{ *:[f64] } (VLD1LNd16:{ *:[f64] } addrmode6:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] }))), dsub_0:{ *:[i32] })), dsub_0:{ *:[i32] }))
/* 64871*/      /*Scope*/ 124, /*->64996*/
/* 64872*/        OPC_CheckPredicate, 60, // Predicate_sextload
/* 64874*/        OPC_CheckPredicate, 67, // Predicate_sextloadvi8
/* 64876*/        OPC_CheckType, MVT::v2i64,
/* 64878*/        OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 64880*/        OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 64883*/        OPC_EmitMergeInputChains1_0,
/* 64884*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::f64, 0/*#Ops*/,  // Results = #4
/* 64890*/        OPC_EmitInteger, MVT::i32, 0, 
/* 64893*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64896*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64899*/        OPC_EmitNode1, TARGET_VAL(ARM::VLD1LNd16), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::f64, 6/*#Ops*/, 2, 3, 4, 5, 6, 7,  // Results = #8
/* 64911*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64914*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64917*/        OPC_EmitNode1, TARGET_VAL(ARM::VREV16d8), 0,
                      MVT::f64, 3/*#Ops*/, 8, 9, 10,  // Results = #11
/* 64926*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64929*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64932*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv8i16), 0,
                      MVT::v16i8, 3/*#Ops*/, 11, 12, 13,  // Results = #14
/* 64941*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 64944*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 14, 15,  // Results = #16
/* 64952*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64955*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64958*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv4i32), 0,
                      MVT::v16i8, 3/*#Ops*/, 16, 17, 18,  // Results = #19
/* 64967*/        OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/* 64970*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 19, 20,  // Results = #21
/* 64978*/        OPC_EmitInteger, MVT::i32, 14, 
/* 64981*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 64984*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVLsv2i64), 0,
                      MVT::v2i64, 3/*#Ops*/, 21, 22, 23,  // Results = #24
/* 64993*/        OPC_CompleteMatch, 1, 24, 
                   // Src: (ld:{ *:[v2i64] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_sextload>><<P:Predicate_sextloadvi8>> - Complexity = 13
                   // Dst: (VMOVLsv2i64:{ *:[v2i64] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLsv4i32:{ *:[v16i8] } (EXTRACT_SUBREG:{ *:[f64] } (VMOVLsv8i16:{ *:[v16i8] } (VREV16d8:{ *:[f64] } (VLD1LNd16:{ *:[f64] } addrmode6:{ *:[i32] }:$addr, (IMPLICIT_DEF:{ *:[f64] }), 0:{ *:[i32] }))), dsub_0:{ *:[i32] })), dsub_0:{ *:[i32] }))
/* 64996*/      /*Scope*/ 11|128,5/*651*/, /*->65649*/
/* 64998*/        OPC_CheckPredicate, 58, // Predicate_load
/* 65000*/        OPC_Scope, 26, /*->65028*/ // 13 children in Scope
/* 65002*/          OPC_CheckPredicate, 70, // Predicate_dword_alignedload
/* 65004*/          OPC_CheckType, MVT::v2f64,
/* 65006*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 65008*/          OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 65011*/          OPC_EmitMergeInputChains1_0,
/* 65012*/          OPC_EmitInteger, MVT::i32, 14, 
/* 65015*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65018*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1q64), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v2f64, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[v2f64] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_dword_alignedload>> - Complexity = 13
                    // Dst: (VLD1q64:{ *:[v2f64] } addrmode6:{ *:[i32] }:$addr)
/* 65028*/        /*Scope*/ 26, /*->65055*/
/* 65029*/          OPC_CheckPredicate, 71, // Predicate_word_alignedload
/* 65031*/          OPC_CheckType, MVT::v2f64,
/* 65033*/          OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 65035*/          OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 65038*/          OPC_EmitMergeInputChains1_0,
/* 65039*/          OPC_EmitInteger, MVT::i32, 14, 
/* 65042*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65045*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1q32), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v2f64, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[v2f64] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_word_alignedload>> - Complexity = 13
                    // Dst: (VLD1q32:{ *:[v2f64] } addrmode6:{ *:[i32] }:$addr)
/* 65055*/        /*Scope*/ 26, /*->65082*/
/* 65056*/          OPC_CheckPredicate, 64, // Predicate_hword_alignedload
/* 65058*/          OPC_CheckType, MVT::v2f64,
/* 65060*/          OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 65062*/          OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 65065*/          OPC_EmitMergeInputChains1_0,
/* 65066*/          OPC_EmitInteger, MVT::i32, 14, 
/* 65069*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65072*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1q16), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v2f64, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[v2f64] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_hword_alignedload>> - Complexity = 13
                    // Dst: (VLD1q16:{ *:[v2f64] } addrmode6:{ *:[i32] }:$addr)
/* 65082*/        /*Scope*/ 102, /*->65185*/
/* 65083*/          OPC_CheckPredicate, 65, // Predicate_byte_alignedload
/* 65085*/          OPC_SwitchType /*3 cases */, 48, MVT::v2f64,// ->65136
/* 65088*/            OPC_Scope, 22, /*->65112*/ // 2 children in Scope
/* 65090*/              OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 65092*/              OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 65095*/              OPC_EmitMergeInputChains1_0,
/* 65096*/              OPC_EmitInteger, MVT::i32, 14, 
/* 65099*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65102*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1q8), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::v2f64, 4/*#Ops*/, 2, 3, 4, 5, 
                        // Src: (ld:{ *:[v2f64] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_byte_alignedload>> - Complexity = 13
                        // Dst: (VLD1q8:{ *:[v2f64] } addrmode6:{ *:[i32] }:$addr)
/* 65112*/            /*Scope*/ 22, /*->65135*/
/* 65113*/              OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 65115*/              OPC_CheckComplexPat, /*CP*/28, /*#*/1, // SelectT2AddrModeImm7<0>:$addr #2 #3
/* 65118*/              OPC_EmitMergeInputChains1_0,
/* 65119*/              OPC_EmitInteger, MVT::i32, 0, 
/* 65122*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65125*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                            MVT::v2f64, 4/*#Ops*/, 2, 3, 4, 5, 
                        // Src: (ld:{ *:[v2f64] } anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_byte_alignedload>> - Complexity = 13
                        // Dst: (MVE_VLDRBU8:{ *:[v2f64] } anonymous_6664:{ *:[i32] }:$addr)
/* 65135*/            0, /*End of Scope*/
/* 65136*/          /*SwitchType*/ 22, MVT::v8f16,// ->65160
/* 65138*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 65140*/            OPC_CheckComplexPat, /*CP*/28, /*#*/1, // SelectT2AddrModeImm7<0>:$addr #2 #3
/* 65143*/            OPC_EmitMergeInputChains1_0,
/* 65144*/            OPC_EmitInteger, MVT::i32, 0, 
/* 65147*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65150*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v8f16, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[v8f16] } anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_byte_alignedload>> - Complexity = 13
                      // Dst: (MVE_VLDRBU8:{ *:[v8f16] } anonymous_6664:{ *:[i32] }:$addr)
/* 65160*/          /*SwitchType*/ 22, MVT::v4f32,// ->65184
/* 65162*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 65164*/            OPC_CheckComplexPat, /*CP*/28, /*#*/1, // SelectT2AddrModeImm7<0>:$addr #2 #3
/* 65167*/            OPC_EmitMergeInputChains1_0,
/* 65168*/            OPC_EmitInteger, MVT::i32, 0, 
/* 65171*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65174*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v4f32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[v4f32] } anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_byte_alignedload>> - Complexity = 13
                      // Dst: (MVE_VLDRBU8:{ *:[v4f32] } anonymous_6664:{ *:[i32] }:$addr)
/* 65184*/          0, // EndSwitchType
/* 65185*/        /*Scope*/ 76, /*->65262*/
/* 65186*/          OPC_CheckPredicate, 64, // Predicate_hword_alignedload
/* 65188*/          OPC_SwitchType /*3 cases */, 22, MVT::v8f16,// ->65213
/* 65191*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 65193*/            OPC_CheckComplexPat, /*CP*/29, /*#*/1, // SelectT2AddrModeImm7<1>:$addr #2 #3
/* 65196*/            OPC_EmitMergeInputChains1_0,
/* 65197*/            OPC_EmitInteger, MVT::i32, 0, 
/* 65200*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65203*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRHU16), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v8f16, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[v8f16] } anonymous_6666:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_hword_alignedload>> - Complexity = 13
                      // Dst: (MVE_VLDRHU16:{ *:[v8f16] } anonymous_6666:{ *:[i32] }:$addr)
/* 65213*/          /*SwitchType*/ 22, MVT::v4f32,// ->65237
/* 65215*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 65217*/            OPC_CheckComplexPat, /*CP*/29, /*#*/1, // SelectT2AddrModeImm7<1>:$addr #2 #3
/* 65220*/            OPC_EmitMergeInputChains1_0,
/* 65221*/            OPC_EmitInteger, MVT::i32, 0, 
/* 65224*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65227*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRHU16), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v4f32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[v4f32] } anonymous_6666:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_hword_alignedload>> - Complexity = 13
                      // Dst: (MVE_VLDRHU16:{ *:[v4f32] } anonymous_6666:{ *:[i32] }:$addr)
/* 65237*/          /*SwitchType*/ 22, MVT::v2f64,// ->65261
/* 65239*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 65241*/            OPC_CheckComplexPat, /*CP*/29, /*#*/1, // SelectT2AddrModeImm7<1>:$addr #2 #3
/* 65244*/            OPC_EmitMergeInputChains1_0,
/* 65245*/            OPC_EmitInteger, MVT::i32, 0, 
/* 65248*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65251*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRHU16), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v2f64, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[v2f64] } anonymous_6666:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_hword_alignedload>> - Complexity = 13
                      // Dst: (MVE_VLDRHU16:{ *:[v2f64] } anonymous_6666:{ *:[i32] }:$addr)
/* 65261*/          0, // EndSwitchType
/* 65262*/        /*Scope*/ 76, /*->65339*/
/* 65263*/          OPC_CheckPredicate, 62, // Predicate_alignedload32
/* 65265*/          OPC_SwitchType /*3 cases */, 22, MVT::v8f16,// ->65290
/* 65268*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 65270*/            OPC_CheckComplexPat, /*CP*/30, /*#*/1, // SelectT2AddrModeImm7<2>:$addr #2 #3
/* 65273*/            OPC_EmitMergeInputChains1_0,
/* 65274*/            OPC_EmitInteger, MVT::i32, 0, 
/* 65277*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65280*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRWU32), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v8f16, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[v8f16] } anonymous_6668:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_alignedload32>> - Complexity = 13
                      // Dst: (MVE_VLDRWU32:{ *:[v8f16] } anonymous_6668:{ *:[i32] }:$addr)
/* 65290*/          /*SwitchType*/ 22, MVT::v4f32,// ->65314
/* 65292*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 65294*/            OPC_CheckComplexPat, /*CP*/30, /*#*/1, // SelectT2AddrModeImm7<2>:$addr #2 #3
/* 65297*/            OPC_EmitMergeInputChains1_0,
/* 65298*/            OPC_EmitInteger, MVT::i32, 0, 
/* 65301*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65304*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRWU32), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v4f32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[v4f32] } anonymous_6668:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_alignedload32>> - Complexity = 13
                      // Dst: (MVE_VLDRWU32:{ *:[v4f32] } anonymous_6668:{ *:[i32] }:$addr)
/* 65314*/          /*SwitchType*/ 22, MVT::v2f64,// ->65338
/* 65316*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 65318*/            OPC_CheckComplexPat, /*CP*/30, /*#*/1, // SelectT2AddrModeImm7<2>:$addr #2 #3
/* 65321*/            OPC_EmitMergeInputChains1_0,
/* 65322*/            OPC_EmitInteger, MVT::i32, 0, 
/* 65325*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65328*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRWU32), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v2f64, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ld:{ *:[v2f64] } anonymous_6668:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_alignedload32>> - Complexity = 13
                      // Dst: (MVE_VLDRWU32:{ *:[v2f64] } anonymous_6668:{ *:[i32] }:$addr)
/* 65338*/          0, // EndSwitchType
/* 65339*/        /*Scope*/ 26, /*->65366*/
/* 65340*/          OPC_CheckPredicate, 63, // Predicate_alignedload16
/* 65342*/          OPC_CheckType, MVT::v8f16,
/* 65344*/          OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 65346*/          OPC_CheckComplexPat, /*CP*/29, /*#*/1, // SelectT2AddrModeImm7<1>:$addr #2 #3
/* 65349*/          OPC_EmitMergeInputChains1_0,
/* 65350*/          OPC_EmitInteger, MVT::i32, 0, 
/* 65353*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65356*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRHU16), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v8f16, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[v8f16] } anonymous_6666:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_alignedload16>> - Complexity = 13
                    // Dst: (MVE_VLDRHU16:{ *:[v8f16] } anonymous_6666:{ *:[i32] }:$addr)
/* 65366*/        /*Scope*/ 26, /*->65393*/
/* 65367*/          OPC_CheckPredicate, 62, // Predicate_alignedload32
/* 65369*/          OPC_CheckType, MVT::v4f32,
/* 65371*/          OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 65373*/          OPC_CheckComplexPat, /*CP*/30, /*#*/1, // SelectT2AddrModeImm7<2>:$addr #2 #3
/* 65376*/          OPC_EmitMergeInputChains1_0,
/* 65377*/          OPC_EmitInteger, MVT::i32, 0, 
/* 65380*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65383*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRWU32), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v4f32, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ld:{ *:[v4f32] } anonymous_6668:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_alignedload32>> - Complexity = 13
                    // Dst: (MVE_VLDRWU32:{ *:[v4f32] } anonymous_6668:{ *:[i32] }:$addr)
/* 65393*/        /*Scope*/ 44, /*->65438*/
/* 65394*/          OPC_CheckPredicate, 65, // Predicate_byte_alignedload
/* 65396*/          OPC_CheckType, MVT::v2f64,
/* 65398*/          OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 65400*/          OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 65403*/          OPC_EmitMergeInputChains1_0,
/* 65404*/          OPC_EmitInteger, MVT::i32, 14, 
/* 65407*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65410*/          OPC_EmitNode1, TARGET_VAL(ARM::VLD1q8), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v16i8, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 65420*/          OPC_EmitInteger, MVT::i32, 14, 
/* 65423*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65426*/          OPC_EmitNode1, TARGET_VAL(ARM::VREV64q8), 0,
                        MVT::v2f64, 3/*#Ops*/, 6, 7, 8,  // Results = #9
/* 65435*/          OPC_CompleteMatch, 1, 9, 
                     // Src: (ld:{ *:[v2f64] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_byte_alignedload>> - Complexity = 13
                     // Dst: (VREV64q8:{ *:[v2f64] } (VLD1q8:{ *:[v16i8] } addrmode6:{ *:[i32] }:$addr))
/* 65438*/        /*Scope*/ 44, /*->65483*/
/* 65439*/          OPC_CheckPredicate, 64, // Predicate_hword_alignedload
/* 65441*/          OPC_CheckType, MVT::v2f64,
/* 65443*/          OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 65445*/          OPC_CheckComplexPat, /*CP*/10, /*#*/1, // SelectAddrMode6:$addr #2 #3
/* 65448*/          OPC_EmitMergeInputChains1_0,
/* 65449*/          OPC_EmitInteger, MVT::i32, 14, 
/* 65452*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65455*/          OPC_EmitNode1, TARGET_VAL(ARM::VLD1q16), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v16i8, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 65465*/          OPC_EmitInteger, MVT::i32, 14, 
/* 65468*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65471*/          OPC_EmitNode1, TARGET_VAL(ARM::VREV64q16), 0,
                        MVT::v2f64, 3/*#Ops*/, 6, 7, 8,  // Results = #9
/* 65480*/          OPC_CompleteMatch, 1, 9, 
                     // Src: (ld:{ *:[v2f64] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_hword_alignedload>> - Complexity = 13
                     // Dst: (VREV64q16:{ *:[v2f64] } (VLD1q16:{ *:[v16i8] } addrmode6:{ *:[i32] }:$addr))
/* 65483*/        /*Scope*/ 70, /*->65554*/
/* 65484*/          OPC_CheckType, MVT::v2f64,
/* 65486*/          OPC_Scope, 44, /*->65532*/ // 2 children in Scope
/* 65488*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 65490*/            OPC_CheckComplexPat, /*CP*/28, /*#*/1, // SelectT2AddrModeImm7<0>:$addr #2 #3
/* 65493*/            OPC_EmitMergeInputChains1_0,
/* 65494*/            OPC_EmitInteger, MVT::i32, 0, 
/* 65497*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65500*/            OPC_EmitNode1, TARGET_VAL(ARM::MVE_VLDRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v16i8, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 65510*/            OPC_EmitInteger, MVT::i32, 0, 
/* 65513*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65516*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #9
/* 65522*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_8), 0|OPFL_Chain,
                          MVT::v2f64, 4/*#Ops*/, 6, 7, 8, 9, 
                      // Src: (ld:{ *:[v2f64] } anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>> - Complexity = 13
                      // Dst: (MVE_VREV64_8:{ *:[v2f64] } (MVE_VLDRBU8:{ *:[v16i8] } anonymous_6664:{ *:[i32] }:$addr))
/* 65532*/          /*Scope*/ 20, /*->65553*/
/* 65533*/            OPC_CheckPredicate, 71, // Predicate_word_alignedload
/* 65535*/            OPC_CheckPatternPredicate, 39, // (Subtarget->hasVFP2Base())
/* 65537*/            OPC_EmitMergeInputChains1_0,
/* 65538*/            OPC_EmitInteger, MVT::i32, 14, 
/* 65541*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65544*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VLDMQIA), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v2f64, 3/*#Ops*/, 1, 2, 3, 
                      // Src: (ld:{ *:[v2f64] } GPR:{ *:[i32] }:$Rn)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_word_alignedload>> - Complexity = 4
                      // Dst: (VLDMQIA:{ *:[v2f64] } GPR:{ *:[i32] }:$Rn)
/* 65553*/          0, /*End of Scope*/
/* 65554*/        /*Scope*/ 46, /*->65601*/
/* 65555*/          OPC_CheckType, MVT::v4f32,
/* 65557*/          OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 65559*/          OPC_CheckComplexPat, /*CP*/28, /*#*/1, // SelectT2AddrModeImm7<0>:$addr #2 #3
/* 65562*/          OPC_EmitMergeInputChains1_0,
/* 65563*/          OPC_EmitInteger, MVT::i32, 0, 
/* 65566*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65569*/          OPC_EmitNode1, TARGET_VAL(ARM::MVE_VLDRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v16i8, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 65579*/          OPC_EmitInteger, MVT::i32, 0, 
/* 65582*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65585*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #9
/* 65591*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV32_8), 0|OPFL_Chain,
                        MVT::v4f32, 4/*#Ops*/, 6, 7, 8, 9, 
                    // Src: (ld:{ *:[v4f32] } anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>> - Complexity = 13
                    // Dst: (MVE_VREV32_8:{ *:[v4f32] } (MVE_VLDRBU8:{ *:[v16i8] } anonymous_6664:{ *:[i32] }:$addr))
/* 65601*/        /*Scope*/ 46, /*->65648*/
/* 65602*/          OPC_CheckType, MVT::v8f16,
/* 65604*/          OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 65606*/          OPC_CheckComplexPat, /*CP*/28, /*#*/1, // SelectT2AddrModeImm7<0>:$addr #2 #3
/* 65609*/          OPC_EmitMergeInputChains1_0,
/* 65610*/          OPC_EmitInteger, MVT::i32, 0, 
/* 65613*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65616*/          OPC_EmitNode1, TARGET_VAL(ARM::MVE_VLDRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v16i8, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 65626*/          OPC_EmitInteger, MVT::i32, 0, 
/* 65629*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65632*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #9
/* 65638*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV16_8), 0|OPFL_Chain,
                        MVT::v8f16, 4/*#Ops*/, 6, 7, 8, 9, 
                    // Src: (ld:{ *:[v8f16] } anonymous_6664:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>> - Complexity = 13
                    // Dst: (MVE_VREV16_8:{ *:[v8f16] } (MVE_VLDRBU8:{ *:[v16i8] } anonymous_6664:{ *:[i32] }:$addr))
/* 65648*/        0, /*End of Scope*/
/* 65649*/      0, /*End of Scope*/
/* 65650*/    0, /*End of Scope*/
/* 65651*/  /*SwitchOpcode*/ 94|128,13/*1758*/, TARGET_VAL(ISD::INTRINSIC_W_CHAIN),// ->67413
/* 65655*/    OPC_RecordNode, // #0 = 'intrinsic_w_chain' chained node
/* 65656*/    OPC_Scope, 47|128,2/*303*/, /*->65962*/ // 21 children in Scope
/* 65659*/      OPC_CheckChild1Integer, 5|128,11/*1413*/, 
/* 65662*/      OPC_Scope, 9|128,1/*137*/, /*->65802*/ // 2 children in Scope
/* 65665*/        OPC_MoveChild2,
/* 65666*/        OPC_Scope, 32, /*->65700*/ // 4 children in Scope
/* 65668*/          OPC_CheckAndImm, 127|128,1/*255*/, 
/* 65671*/          OPC_RecordChild0, // #1 = $Rt
/* 65672*/          OPC_MoveParent,
/* 65673*/          OPC_RecordChild3, // #2 = $addr
/* 65674*/          OPC_CheckChild3Type, MVT::i32,
/* 65676*/          OPC_CheckPredicate, 24, // Predicate_strex_1
/* 65678*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 65680*/          OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$addr #3
/* 65683*/          OPC_EmitMergeInputChains1_0,
/* 65684*/          OPC_EmitInteger, MVT::i32, 14, 
/* 65687*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65690*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::STREXB), 0|OPFL_Chain,
                        MVT::i32, 4/*#Ops*/, 1, 3, 4, 5, 
                    // Src: (intrinsic_w_chain:{ *:[i32] } 1413:{ *:[iPTR] }, (and:{ *:[i32] } GPR:{ *:[i32] }:$Rt, 255:{ *:[i32] }), addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_strex_1>> - Complexity = 23
                    // Dst: (STREXB:{ *:[i32] } GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)
/* 65700*/        /*Scope*/ 33, /*->65734*/
/* 65701*/          OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/* 65705*/          OPC_RecordChild0, // #1 = $Rt
/* 65706*/          OPC_MoveParent,
/* 65707*/          OPC_RecordChild3, // #2 = $addr
/* 65708*/          OPC_CheckChild3Type, MVT::i32,
/* 65710*/          OPC_CheckPredicate, 25, // Predicate_strex_2
/* 65712*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 65714*/          OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$addr #3
/* 65717*/          OPC_EmitMergeInputChains1_0,
/* 65718*/          OPC_EmitInteger, MVT::i32, 14, 
/* 65721*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65724*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::STREXH), 0|OPFL_Chain,
                        MVT::i32, 4/*#Ops*/, 1, 3, 4, 5, 
                    // Src: (intrinsic_w_chain:{ *:[i32] } 1413:{ *:[iPTR] }, (and:{ *:[i32] } GPR:{ *:[i32] }:$Rt, 65535:{ *:[i32] }), addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_strex_2>> - Complexity = 23
                    // Dst: (STREXH:{ *:[i32] } GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)
/* 65734*/        /*Scope*/ 32, /*->65767*/
/* 65735*/          OPC_CheckAndImm, 127|128,1/*255*/, 
/* 65738*/          OPC_RecordChild0, // #1 = $Rt
/* 65739*/          OPC_MoveParent,
/* 65740*/          OPC_RecordChild3, // #2 = $addr
/* 65741*/          OPC_CheckChild3Type, MVT::i32,
/* 65743*/          OPC_CheckPredicate, 24, // Predicate_strex_1
/* 65745*/          OPC_CheckPatternPredicate, 5, // (Subtarget->hasV8MBaselineOps()) && (Subtarget->isThumb())
/* 65747*/          OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$addr #3
/* 65750*/          OPC_EmitMergeInputChains1_0,
/* 65751*/          OPC_EmitInteger, MVT::i32, 14, 
/* 65754*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65757*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2STREXB), 0|OPFL_Chain,
                        MVT::i32, 4/*#Ops*/, 1, 3, 4, 5, 
                    // Src: (intrinsic_w_chain:{ *:[i32] } 1413:{ *:[iPTR] }, (and:{ *:[i32] } GPR:{ *:[i32] }:$Rt, 255:{ *:[i32] }), addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_strex_1>> - Complexity = 23
                    // Dst: (t2STREXB:{ *:[i32] } GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)
/* 65767*/        /*Scope*/ 33, /*->65801*/
/* 65768*/          OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/* 65772*/          OPC_RecordChild0, // #1 = $Rt
/* 65773*/          OPC_MoveParent,
/* 65774*/          OPC_RecordChild3, // #2 = $addr
/* 65775*/          OPC_CheckChild3Type, MVT::i32,
/* 65777*/          OPC_CheckPredicate, 25, // Predicate_strex_2
/* 65779*/          OPC_CheckPatternPredicate, 5, // (Subtarget->hasV8MBaselineOps()) && (Subtarget->isThumb())
/* 65781*/          OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$addr #3
/* 65784*/          OPC_EmitMergeInputChains1_0,
/* 65785*/          OPC_EmitInteger, MVT::i32, 14, 
/* 65788*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65791*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2STREXH), 0|OPFL_Chain,
                        MVT::i32, 4/*#Ops*/, 1, 3, 4, 5, 
                    // Src: (intrinsic_w_chain:{ *:[i32] } 1413:{ *:[iPTR] }, (and:{ *:[i32] } GPR:{ *:[i32] }:$Rt, 65535:{ *:[i32] }), addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_strex_2>> - Complexity = 23
                    // Dst: (t2STREXH:{ *:[i32] } GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)
/* 65801*/        0, /*End of Scope*/
/* 65802*/      /*Scope*/ 29|128,1/*157*/, /*->65961*/
/* 65804*/        OPC_RecordChild2, // #1 = $Rt
/* 65805*/        OPC_RecordChild3, // #2 = $addr
/* 65806*/        OPC_CheckChild3Type, MVT::i32,
/* 65808*/        OPC_Scope, 25, /*->65835*/ // 6 children in Scope
/* 65810*/          OPC_CheckPredicate, 72, // Predicate_strex_4
/* 65812*/          OPC_CheckPatternPredicate, 5, // (Subtarget->hasV8MBaselineOps()) && (Subtarget->isThumb())
/* 65814*/          OPC_CheckComplexPat, /*CP*/38, /*#*/2, // SelectT2AddrModeExclusive:$addr #3 #4
/* 65817*/          OPC_EmitMergeInputChains1_0,
/* 65818*/          OPC_EmitInteger, MVT::i32, 14, 
/* 65821*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65824*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2STREX), 0|OPFL_Chain,
                        MVT::i32, 5/*#Ops*/, 1, 3, 4, 5, 6, 
                    // Src: (intrinsic_w_chain:{ *:[i32] } 1413:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rt, t2addrmode_imm0_1020s4:{ *:[i32] }:$addr)<<P:Predicate_strex_4>> - Complexity = 18
                    // Dst: (t2STREX:{ *:[i32] } rGPR:{ *:[i32] }:$Rt, t2addrmode_imm0_1020s4:{ *:[i32] }:$addr)
/* 65835*/        /*Scope*/ 24, /*->65860*/
/* 65836*/          OPC_CheckPredicate, 24, // Predicate_strex_1
/* 65838*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 65840*/          OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$addr #3
/* 65843*/          OPC_EmitMergeInputChains1_0,
/* 65844*/          OPC_EmitInteger, MVT::i32, 14, 
/* 65847*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65850*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::STREXB), 0|OPFL_Chain,
                        MVT::i32, 4/*#Ops*/, 1, 3, 4, 5, 
                    // Src: (intrinsic_w_chain:{ *:[i32] } 1413:{ *:[iPTR] }, GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_strex_1>> - Complexity = 15
                    // Dst: (STREXB:{ *:[i32] } GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)
/* 65860*/        /*Scope*/ 24, /*->65885*/
/* 65861*/          OPC_CheckPredicate, 25, // Predicate_strex_2
/* 65863*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 65865*/          OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$addr #3
/* 65868*/          OPC_EmitMergeInputChains1_0,
/* 65869*/          OPC_EmitInteger, MVT::i32, 14, 
/* 65872*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65875*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::STREXH), 0|OPFL_Chain,
                        MVT::i32, 4/*#Ops*/, 1, 3, 4, 5, 
                    // Src: (intrinsic_w_chain:{ *:[i32] } 1413:{ *:[iPTR] }, GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_strex_2>> - Complexity = 15
                    // Dst: (STREXH:{ *:[i32] } GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)
/* 65885*/        /*Scope*/ 24, /*->65910*/
/* 65886*/          OPC_CheckPredicate, 72, // Predicate_strex_4
/* 65888*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 65890*/          OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$addr #3
/* 65893*/          OPC_EmitMergeInputChains1_0,
/* 65894*/          OPC_EmitInteger, MVT::i32, 14, 
/* 65897*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65900*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::STREX), 0|OPFL_Chain,
                        MVT::i32, 4/*#Ops*/, 1, 3, 4, 5, 
                    // Src: (intrinsic_w_chain:{ *:[i32] } 1413:{ *:[iPTR] }, GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_strex_4>> - Complexity = 15
                    // Dst: (STREX:{ *:[i32] } GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)
/* 65910*/        /*Scope*/ 24, /*->65935*/
/* 65911*/          OPC_CheckPredicate, 24, // Predicate_strex_1
/* 65913*/          OPC_CheckPatternPredicate, 5, // (Subtarget->hasV8MBaselineOps()) && (Subtarget->isThumb())
/* 65915*/          OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$addr #3
/* 65918*/          OPC_EmitMergeInputChains1_0,
/* 65919*/          OPC_EmitInteger, MVT::i32, 14, 
/* 65922*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65925*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2STREXB), 0|OPFL_Chain,
                        MVT::i32, 4/*#Ops*/, 1, 3, 4, 5, 
                    // Src: (intrinsic_w_chain:{ *:[i32] } 1413:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_strex_1>> - Complexity = 15
                    // Dst: (t2STREXB:{ *:[i32] } rGPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)
/* 65935*/        /*Scope*/ 24, /*->65960*/
/* 65936*/          OPC_CheckPredicate, 25, // Predicate_strex_2
/* 65938*/          OPC_CheckPatternPredicate, 5, // (Subtarget->hasV8MBaselineOps()) && (Subtarget->isThumb())
/* 65940*/          OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$addr #3
/* 65943*/          OPC_EmitMergeInputChains1_0,
/* 65944*/          OPC_EmitInteger, MVT::i32, 14, 
/* 65947*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65950*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2STREXH), 0|OPFL_Chain,
                        MVT::i32, 4/*#Ops*/, 1, 3, 4, 5, 
                    // Src: (intrinsic_w_chain:{ *:[i32] } 1413:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_strex_2>> - Complexity = 15
                    // Dst: (t2STREXH:{ *:[i32] } rGPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)
/* 65960*/        0, /*End of Scope*/
/* 65961*/      0, /*End of Scope*/
/* 65962*/    /*Scope*/ 46|128,2/*302*/, /*->66266*/
/* 65964*/      OPC_CheckChild1Integer, 3|128,11/*1411*/, 
/* 65967*/      OPC_Scope, 9|128,1/*137*/, /*->66107*/ // 2 children in Scope
/* 65970*/        OPC_MoveChild2,
/* 65971*/        OPC_Scope, 32, /*->66005*/ // 4 children in Scope
/* 65973*/          OPC_CheckAndImm, 127|128,1/*255*/, 
/* 65976*/          OPC_RecordChild0, // #1 = $Rt
/* 65977*/          OPC_MoveParent,
/* 65978*/          OPC_RecordChild3, // #2 = $addr
/* 65979*/          OPC_CheckChild3Type, MVT::i32,
/* 65981*/          OPC_CheckPredicate, 24, // Predicate_stlex_1
/* 65983*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 65985*/          OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$addr #3
/* 65988*/          OPC_EmitMergeInputChains1_0,
/* 65989*/          OPC_EmitInteger, MVT::i32, 14, 
/* 65992*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 65995*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::STLEXB), 0|OPFL_Chain,
                        MVT::i32, 4/*#Ops*/, 1, 3, 4, 5, 
                    // Src: (intrinsic_w_chain:{ *:[i32] } 1411:{ *:[iPTR] }, (and:{ *:[i32] } GPR:{ *:[i32] }:$Rt, 255:{ *:[i32] }), addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_stlex_1>> - Complexity = 23
                    // Dst: (STLEXB:{ *:[i32] } GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)
/* 66005*/        /*Scope*/ 33, /*->66039*/
/* 66006*/          OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/* 66010*/          OPC_RecordChild0, // #1 = $Rt
/* 66011*/          OPC_MoveParent,
/* 66012*/          OPC_RecordChild3, // #2 = $addr
/* 66013*/          OPC_CheckChild3Type, MVT::i32,
/* 66015*/          OPC_CheckPredicate, 25, // Predicate_stlex_2
/* 66017*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 66019*/          OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$addr #3
/* 66022*/          OPC_EmitMergeInputChains1_0,
/* 66023*/          OPC_EmitInteger, MVT::i32, 14, 
/* 66026*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66029*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::STLEXH), 0|OPFL_Chain,
                        MVT::i32, 4/*#Ops*/, 1, 3, 4, 5, 
                    // Src: (intrinsic_w_chain:{ *:[i32] } 1411:{ *:[iPTR] }, (and:{ *:[i32] } GPR:{ *:[i32] }:$Rt, 65535:{ *:[i32] }), addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_stlex_2>> - Complexity = 23
                    // Dst: (STLEXH:{ *:[i32] } GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)
/* 66039*/        /*Scope*/ 32, /*->66072*/
/* 66040*/          OPC_CheckAndImm, 127|128,1/*255*/, 
/* 66043*/          OPC_RecordChild0, // #1 = $Rt
/* 66044*/          OPC_MoveParent,
/* 66045*/          OPC_RecordChild3, // #2 = $addr
/* 66046*/          OPC_CheckChild3Type, MVT::i32,
/* 66048*/          OPC_CheckPredicate, 24, // Predicate_stlex_1
/* 66050*/          OPC_CheckPatternPredicate, 15, // (Subtarget->hasAcquireRelease()) && (Subtarget->hasV7Clrex()) && (Subtarget->isThumb())
/* 66052*/          OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$addr #3
/* 66055*/          OPC_EmitMergeInputChains1_0,
/* 66056*/          OPC_EmitInteger, MVT::i32, 14, 
/* 66059*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66062*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2STLEXB), 0|OPFL_Chain,
                        MVT::i32, 4/*#Ops*/, 1, 3, 4, 5, 
                    // Src: (intrinsic_w_chain:{ *:[i32] } 1411:{ *:[iPTR] }, (and:{ *:[i32] } GPR:{ *:[i32] }:$Rt, 255:{ *:[i32] }), addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_stlex_1>> - Complexity = 23
                    // Dst: (t2STLEXB:{ *:[i32] } GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)
/* 66072*/        /*Scope*/ 33, /*->66106*/
/* 66073*/          OPC_CheckAndImm, 127|128,127|128,3/*65535*/, 
/* 66077*/          OPC_RecordChild0, // #1 = $Rt
/* 66078*/          OPC_MoveParent,
/* 66079*/          OPC_RecordChild3, // #2 = $addr
/* 66080*/          OPC_CheckChild3Type, MVT::i32,
/* 66082*/          OPC_CheckPredicate, 25, // Predicate_stlex_2
/* 66084*/          OPC_CheckPatternPredicate, 15, // (Subtarget->hasAcquireRelease()) && (Subtarget->hasV7Clrex()) && (Subtarget->isThumb())
/* 66086*/          OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$addr #3
/* 66089*/          OPC_EmitMergeInputChains1_0,
/* 66090*/          OPC_EmitInteger, MVT::i32, 14, 
/* 66093*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66096*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2STLEXH), 0|OPFL_Chain,
                        MVT::i32, 4/*#Ops*/, 1, 3, 4, 5, 
                    // Src: (intrinsic_w_chain:{ *:[i32] } 1411:{ *:[iPTR] }, (and:{ *:[i32] } GPR:{ *:[i32] }:$Rt, 65535:{ *:[i32] }), addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_stlex_2>> - Complexity = 23
                    // Dst: (t2STLEXH:{ *:[i32] } GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)
/* 66106*/        0, /*End of Scope*/
/* 66107*/      /*Scope*/ 28|128,1/*156*/, /*->66265*/
/* 66109*/        OPC_RecordChild2, // #1 = $Rt
/* 66110*/        OPC_RecordChild3, // #2 = $addr
/* 66111*/        OPC_CheckChild3Type, MVT::i32,
/* 66113*/        OPC_Scope, 24, /*->66139*/ // 6 children in Scope
/* 66115*/          OPC_CheckPredicate, 24, // Predicate_stlex_1
/* 66117*/          OPC_CheckPatternPredicate, 58, // (Subtarget->hasAcquireRelease()) && (Subtarget->hasV7Clrex()) && (!Subtarget->isThumb())
/* 66119*/          OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$addr #3
/* 66122*/          OPC_EmitMergeInputChains1_0,
/* 66123*/          OPC_EmitInteger, MVT::i32, 14, 
/* 66126*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66129*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::STLEXB), 0|OPFL_Chain,
                        MVT::i32, 4/*#Ops*/, 1, 3, 4, 5, 
                    // Src: (intrinsic_w_chain:{ *:[i32] } 1411:{ *:[iPTR] }, GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_stlex_1>> - Complexity = 15
                    // Dst: (STLEXB:{ *:[i32] } GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)
/* 66139*/        /*Scope*/ 24, /*->66164*/
/* 66140*/          OPC_CheckPredicate, 25, // Predicate_stlex_2
/* 66142*/          OPC_CheckPatternPredicate, 58, // (Subtarget->hasAcquireRelease()) && (Subtarget->hasV7Clrex()) && (!Subtarget->isThumb())
/* 66144*/          OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$addr #3
/* 66147*/          OPC_EmitMergeInputChains1_0,
/* 66148*/          OPC_EmitInteger, MVT::i32, 14, 
/* 66151*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66154*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::STLEXH), 0|OPFL_Chain,
                        MVT::i32, 4/*#Ops*/, 1, 3, 4, 5, 
                    // Src: (intrinsic_w_chain:{ *:[i32] } 1411:{ *:[iPTR] }, GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_stlex_2>> - Complexity = 15
                    // Dst: (STLEXH:{ *:[i32] } GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)
/* 66164*/        /*Scope*/ 24, /*->66189*/
/* 66165*/          OPC_CheckPredicate, 72, // Predicate_stlex_4
/* 66167*/          OPC_CheckPatternPredicate, 58, // (Subtarget->hasAcquireRelease()) && (Subtarget->hasV7Clrex()) && (!Subtarget->isThumb())
/* 66169*/          OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$addr #3
/* 66172*/          OPC_EmitMergeInputChains1_0,
/* 66173*/          OPC_EmitInteger, MVT::i32, 14, 
/* 66176*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66179*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::STLEX), 0|OPFL_Chain,
                        MVT::i32, 4/*#Ops*/, 1, 3, 4, 5, 
                    // Src: (intrinsic_w_chain:{ *:[i32] } 1411:{ *:[iPTR] }, GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_stlex_4>> - Complexity = 15
                    // Dst: (STLEX:{ *:[i32] } GPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)
/* 66189*/        /*Scope*/ 24, /*->66214*/
/* 66190*/          OPC_CheckPredicate, 24, // Predicate_stlex_1
/* 66192*/          OPC_CheckPatternPredicate, 15, // (Subtarget->hasAcquireRelease()) && (Subtarget->hasV7Clrex()) && (Subtarget->isThumb())
/* 66194*/          OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$addr #3
/* 66197*/          OPC_EmitMergeInputChains1_0,
/* 66198*/          OPC_EmitInteger, MVT::i32, 14, 
/* 66201*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66204*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2STLEXB), 0|OPFL_Chain,
                        MVT::i32, 4/*#Ops*/, 1, 3, 4, 5, 
                    // Src: (intrinsic_w_chain:{ *:[i32] } 1411:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_stlex_1>> - Complexity = 15
                    // Dst: (t2STLEXB:{ *:[i32] } rGPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)
/* 66214*/        /*Scope*/ 24, /*->66239*/
/* 66215*/          OPC_CheckPredicate, 25, // Predicate_stlex_2
/* 66217*/          OPC_CheckPatternPredicate, 15, // (Subtarget->hasAcquireRelease()) && (Subtarget->hasV7Clrex()) && (Subtarget->isThumb())
/* 66219*/          OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$addr #3
/* 66222*/          OPC_EmitMergeInputChains1_0,
/* 66223*/          OPC_EmitInteger, MVT::i32, 14, 
/* 66226*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66229*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2STLEXH), 0|OPFL_Chain,
                        MVT::i32, 4/*#Ops*/, 1, 3, 4, 5, 
                    // Src: (intrinsic_w_chain:{ *:[i32] } 1411:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_stlex_2>> - Complexity = 15
                    // Dst: (t2STLEXH:{ *:[i32] } rGPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)
/* 66239*/        /*Scope*/ 24, /*->66264*/
/* 66240*/          OPC_CheckPredicate, 72, // Predicate_stlex_4
/* 66242*/          OPC_CheckPatternPredicate, 15, // (Subtarget->hasAcquireRelease()) && (Subtarget->hasV7Clrex()) && (Subtarget->isThumb())
/* 66244*/          OPC_CheckComplexPat, /*CP*/4, /*#*/2, // SelectAddrOffsetNone:$addr #3
/* 66247*/          OPC_EmitMergeInputChains1_0,
/* 66248*/          OPC_EmitInteger, MVT::i32, 14, 
/* 66251*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66254*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2STLEX), 0|OPFL_Chain,
                        MVT::i32, 4/*#Ops*/, 1, 3, 4, 5, 
                    // Src: (intrinsic_w_chain:{ *:[i32] } 1411:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_stlex_4>> - Complexity = 15
                    // Dst: (t2STLEX:{ *:[i32] } rGPR:{ *:[i32] }:$Rt, addr_offset_none:{ *:[i32] }:$addr)
/* 66264*/        0, /*End of Scope*/
/* 66265*/      0, /*End of Scope*/
/* 66266*/    /*Scope*/ 89, /*->66356*/
/* 66267*/      OPC_CheckChild1Integer, 49|128,9/*1201*/, 
/* 66270*/      OPC_RecordChild2, // #1 = $cop
/* 66271*/      OPC_MoveChild2,
/* 66272*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 66275*/      OPC_MoveParent,
/* 66276*/      OPC_RecordChild3, // #2 = $opc1
/* 66277*/      OPC_MoveChild3,
/* 66278*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 66281*/      OPC_MoveParent,
/* 66282*/      OPC_RecordChild4, // #3 = $CRn
/* 66283*/      OPC_MoveChild4,
/* 66284*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 66287*/      OPC_MoveParent,
/* 66288*/      OPC_RecordChild5, // #4 = $CRm
/* 66289*/      OPC_MoveChild5,
/* 66290*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 66293*/      OPC_MoveParent,
/* 66294*/      OPC_RecordChild6, // #5 = $opc2
/* 66295*/      OPC_MoveChild6,
/* 66296*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 66299*/      OPC_MoveParent,
/* 66300*/      OPC_Scope, 26, /*->66328*/ // 2 children in Scope
/* 66302*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 66304*/        OPC_EmitMergeInputChains1_0,
/* 66305*/        OPC_EmitConvertToTarget, 2,
/* 66307*/        OPC_EmitConvertToTarget, 5,
/* 66309*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66312*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66315*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MRC), 0|OPFL_Chain,
                      MVT::i32, 7/*#Ops*/, 1, 6, 3, 4, 7, 8, 9, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1201:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, (timm:{ *:[i32] }):$CRn, (timm:{ *:[i32] }):$CRm, (timm:{ *:[i32] }):$opc2) - Complexity = 23
                  // Dst: (MRC:{ *:[i32] } p_imm:{ *:[i32] }:$cop, (imm:{ *:[i32] })<<P:Predicate_imm0_7>>:$opc1, c_imm:{ *:[i32] }:$CRn, c_imm:{ *:[i32] }:$CRm, (imm:{ *:[i32] })<<P:Predicate_imm0_7>>:$opc2)
/* 66328*/      /*Scope*/ 26, /*->66355*/
/* 66329*/        OPC_CheckPatternPredicate, 59, // (Subtarget->hasV6T2Ops()) && (Subtarget->isThumb2())
/* 66331*/        OPC_EmitMergeInputChains1_0,
/* 66332*/        OPC_EmitConvertToTarget, 2,
/* 66334*/        OPC_EmitConvertToTarget, 5,
/* 66336*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66339*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66342*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MRC), 0|OPFL_Chain,
                      MVT::i32, 7/*#Ops*/, 1, 6, 3, 4, 7, 8, 9, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1201:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, (timm:{ *:[i32] }):$CRn, (timm:{ *:[i32] }):$CRm, (timm:{ *:[i32] }):$opc2) - Complexity = 23
                  // Dst: (t2MRC:{ *:[i32] } p_imm:{ *:[i32] }:$cop, (imm:{ *:[i32] })<<P:Predicate_imm0_7>>:$opc1, c_imm:{ *:[i32] }:$CRn, c_imm:{ *:[i32] }:$CRm, (imm:{ *:[i32] })<<P:Predicate_imm0_7>>:$opc2)
/* 66355*/      0, /*End of Scope*/
/* 66356*/    /*Scope*/ 81, /*->66438*/
/* 66357*/      OPC_CheckChild1Integer, 50|128,9/*1202*/, 
/* 66360*/      OPC_RecordChild2, // #1 = $cop
/* 66361*/      OPC_MoveChild2,
/* 66362*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 66365*/      OPC_MoveParent,
/* 66366*/      OPC_RecordChild3, // #2 = $opc1
/* 66367*/      OPC_MoveChild3,
/* 66368*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 66371*/      OPC_MoveParent,
/* 66372*/      OPC_RecordChild4, // #3 = $CRn
/* 66373*/      OPC_MoveChild4,
/* 66374*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 66377*/      OPC_MoveParent,
/* 66378*/      OPC_RecordChild5, // #4 = $CRm
/* 66379*/      OPC_MoveChild5,
/* 66380*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 66383*/      OPC_MoveParent,
/* 66384*/      OPC_RecordChild6, // #5 = $opc2
/* 66385*/      OPC_MoveChild6,
/* 66386*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 66389*/      OPC_MoveParent,
/* 66390*/      OPC_Scope, 18, /*->66410*/ // 2 children in Scope
/* 66392*/        OPC_CheckPatternPredicate, 60, // (Subtarget->hasV5TOps()) && (!Subtarget->isThumb())
/* 66394*/        OPC_EmitMergeInputChains1_0,
/* 66395*/        OPC_EmitConvertToTarget, 2,
/* 66397*/        OPC_EmitConvertToTarget, 5,
/* 66399*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MRC2), 0|OPFL_Chain,
                      MVT::i32, 5/*#Ops*/, 1, 6, 3, 4, 7, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1202:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, (timm:{ *:[i32] }):$CRn, (timm:{ *:[i32] }):$CRm, (timm:{ *:[i32] }):$opc2) - Complexity = 23
                  // Dst: (MRC2:{ *:[i32] } p_imm:{ *:[i32] }:$cop, (imm:{ *:[i32] })<<P:Predicate_imm0_7>>:$opc1, c_imm:{ *:[i32] }:$CRn, c_imm:{ *:[i32] }:$CRm, (imm:{ *:[i32] })<<P:Predicate_imm0_7>>:$opc2)
/* 66410*/      /*Scope*/ 26, /*->66437*/
/* 66411*/        OPC_CheckPatternPredicate, 59, // (Subtarget->hasV6T2Ops()) && (Subtarget->isThumb2())
/* 66413*/        OPC_EmitMergeInputChains1_0,
/* 66414*/        OPC_EmitConvertToTarget, 2,
/* 66416*/        OPC_EmitConvertToTarget, 5,
/* 66418*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66421*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66424*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MRC2), 0|OPFL_Chain,
                      MVT::i32, 7/*#Ops*/, 1, 6, 3, 4, 7, 8, 9, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1202:{ *:[iPTR] }, (timm:{ *:[i32] }):$cop, (timm:{ *:[i32] }):$opc1, (timm:{ *:[i32] }):$CRn, (timm:{ *:[i32] }):$CRm, (timm:{ *:[i32] }):$opc2) - Complexity = 23
                  // Dst: (t2MRC2:{ *:[i32] } p_imm:{ *:[i32] }:$cop, (imm:{ *:[i32] })<<P:Predicate_imm0_7>>:$opc1, c_imm:{ *:[i32] }:$CRn, c_imm:{ *:[i32] }:$CRm, (imm:{ *:[i32] })<<P:Predicate_imm0_7>>:$opc2)
/* 66437*/      0, /*End of Scope*/
/* 66438*/    /*Scope*/ 25|128,1/*153*/, /*->66593*/
/* 66440*/      OPC_CheckChild1Integer, 43|128,9/*1195*/, 
/* 66443*/      OPC_RecordChild2, // #1 = $addr
/* 66444*/      OPC_CheckChild2Type, MVT::i32,
/* 66446*/      OPC_Scope, 24, /*->66472*/ // 6 children in Scope
/* 66448*/        OPC_CheckPredicate, 72, // Predicate_ldrex_4
/* 66450*/        OPC_CheckPatternPredicate, 5, // (Subtarget->hasV8MBaselineOps()) && (Subtarget->isThumb())
/* 66452*/        OPC_CheckComplexPat, /*CP*/38, /*#*/1, // SelectT2AddrModeExclusive:$addr #2 #3
/* 66455*/        OPC_EmitMergeInputChains1_0,
/* 66456*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66459*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66462*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDREX), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1195:{ *:[iPTR] }, t2addrmode_imm0_1020s4:{ *:[i32] }:$addr)<<P:Predicate_ldrex_4>> - Complexity = 18
                  // Dst: (t2LDREX:{ *:[i32] } t2addrmode_imm0_1020s4:{ *:[i32] }:$addr)
/* 66472*/      /*Scope*/ 23, /*->66496*/
/* 66473*/        OPC_CheckPredicate, 24, // Predicate_ldrex_1
/* 66475*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 66477*/        OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #2
/* 66480*/        OPC_EmitMergeInputChains1_0,
/* 66481*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66484*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66487*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::LDREXB), 0|OPFL_Chain,
                      MVT::i32, 3/*#Ops*/, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1195:{ *:[iPTR] }, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_ldrex_1>> - Complexity = 15
                  // Dst: (LDREXB:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)
/* 66496*/      /*Scope*/ 23, /*->66520*/
/* 66497*/        OPC_CheckPredicate, 25, // Predicate_ldrex_2
/* 66499*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 66501*/        OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #2
/* 66504*/        OPC_EmitMergeInputChains1_0,
/* 66505*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66508*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66511*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::LDREXH), 0|OPFL_Chain,
                      MVT::i32, 3/*#Ops*/, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1195:{ *:[iPTR] }, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_ldrex_2>> - Complexity = 15
                  // Dst: (LDREXH:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)
/* 66520*/      /*Scope*/ 23, /*->66544*/
/* 66521*/        OPC_CheckPredicate, 72, // Predicate_ldrex_4
/* 66523*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 66525*/        OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #2
/* 66528*/        OPC_EmitMergeInputChains1_0,
/* 66529*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66532*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66535*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::LDREX), 0|OPFL_Chain,
                      MVT::i32, 3/*#Ops*/, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1195:{ *:[iPTR] }, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_ldrex_4>> - Complexity = 15
                  // Dst: (LDREX:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)
/* 66544*/      /*Scope*/ 23, /*->66568*/
/* 66545*/        OPC_CheckPredicate, 24, // Predicate_ldrex_1
/* 66547*/        OPC_CheckPatternPredicate, 5, // (Subtarget->hasV8MBaselineOps()) && (Subtarget->isThumb())
/* 66549*/        OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #2
/* 66552*/        OPC_EmitMergeInputChains1_0,
/* 66553*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66556*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66559*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDREXB), 0|OPFL_Chain,
                      MVT::i32, 3/*#Ops*/, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1195:{ *:[iPTR] }, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_ldrex_1>> - Complexity = 15
                  // Dst: (t2LDREXB:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)
/* 66568*/      /*Scope*/ 23, /*->66592*/
/* 66569*/        OPC_CheckPredicate, 25, // Predicate_ldrex_2
/* 66571*/        OPC_CheckPatternPredicate, 5, // (Subtarget->hasV8MBaselineOps()) && (Subtarget->isThumb())
/* 66573*/        OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #2
/* 66576*/        OPC_EmitMergeInputChains1_0,
/* 66577*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66580*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66583*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDREXH), 0|OPFL_Chain,
                      MVT::i32, 3/*#Ops*/, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1195:{ *:[iPTR] }, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_ldrex_2>> - Complexity = 15
                  // Dst: (t2LDREXH:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)
/* 66592*/      0, /*End of Scope*/
/* 66593*/    /*Scope*/ 24|128,1/*152*/, /*->66747*/
/* 66595*/      OPC_CheckChild1Integer, 37|128,9/*1189*/, 
/* 66598*/      OPC_RecordChild2, // #1 = $addr
/* 66599*/      OPC_CheckChild2Type, MVT::i32,
/* 66601*/      OPC_Scope, 23, /*->66626*/ // 6 children in Scope
/* 66603*/        OPC_CheckPredicate, 24, // Predicate_ldaex_1
/* 66605*/        OPC_CheckPatternPredicate, 58, // (Subtarget->hasAcquireRelease()) && (Subtarget->hasV7Clrex()) && (!Subtarget->isThumb())
/* 66607*/        OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #2
/* 66610*/        OPC_EmitMergeInputChains1_0,
/* 66611*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66614*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66617*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::LDAEXB), 0|OPFL_Chain,
                      MVT::i32, 3/*#Ops*/, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1189:{ *:[iPTR] }, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_ldaex_1>> - Complexity = 15
                  // Dst: (LDAEXB:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)
/* 66626*/      /*Scope*/ 23, /*->66650*/
/* 66627*/        OPC_CheckPredicate, 25, // Predicate_ldaex_2
/* 66629*/        OPC_CheckPatternPredicate, 58, // (Subtarget->hasAcquireRelease()) && (Subtarget->hasV7Clrex()) && (!Subtarget->isThumb())
/* 66631*/        OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #2
/* 66634*/        OPC_EmitMergeInputChains1_0,
/* 66635*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66638*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66641*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::LDAEXH), 0|OPFL_Chain,
                      MVT::i32, 3/*#Ops*/, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1189:{ *:[iPTR] }, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_ldaex_2>> - Complexity = 15
                  // Dst: (LDAEXH:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)
/* 66650*/      /*Scope*/ 23, /*->66674*/
/* 66651*/        OPC_CheckPredicate, 72, // Predicate_ldaex_4
/* 66653*/        OPC_CheckPatternPredicate, 58, // (Subtarget->hasAcquireRelease()) && (Subtarget->hasV7Clrex()) && (!Subtarget->isThumb())
/* 66655*/        OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #2
/* 66658*/        OPC_EmitMergeInputChains1_0,
/* 66659*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66662*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66665*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::LDAEX), 0|OPFL_Chain,
                      MVT::i32, 3/*#Ops*/, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1189:{ *:[iPTR] }, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_ldaex_4>> - Complexity = 15
                  // Dst: (LDAEX:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)
/* 66674*/      /*Scope*/ 23, /*->66698*/
/* 66675*/        OPC_CheckPredicate, 24, // Predicate_ldaex_1
/* 66677*/        OPC_CheckPatternPredicate, 15, // (Subtarget->hasAcquireRelease()) && (Subtarget->hasV7Clrex()) && (Subtarget->isThumb())
/* 66679*/        OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #2
/* 66682*/        OPC_EmitMergeInputChains1_0,
/* 66683*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66686*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66689*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDAEXB), 0|OPFL_Chain,
                      MVT::i32, 3/*#Ops*/, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1189:{ *:[iPTR] }, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_ldaex_1>> - Complexity = 15
                  // Dst: (t2LDAEXB:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)
/* 66698*/      /*Scope*/ 23, /*->66722*/
/* 66699*/        OPC_CheckPredicate, 25, // Predicate_ldaex_2
/* 66701*/        OPC_CheckPatternPredicate, 15, // (Subtarget->hasAcquireRelease()) && (Subtarget->hasV7Clrex()) && (Subtarget->isThumb())
/* 66703*/        OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #2
/* 66706*/        OPC_EmitMergeInputChains1_0,
/* 66707*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66710*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66713*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDAEXH), 0|OPFL_Chain,
                      MVT::i32, 3/*#Ops*/, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1189:{ *:[iPTR] }, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_ldaex_2>> - Complexity = 15
                  // Dst: (t2LDAEXH:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)
/* 66722*/      /*Scope*/ 23, /*->66746*/
/* 66723*/        OPC_CheckPredicate, 72, // Predicate_ldaex_4
/* 66725*/        OPC_CheckPatternPredicate, 15, // (Subtarget->hasAcquireRelease()) && (Subtarget->hasV7Clrex()) && (Subtarget->isThumb())
/* 66727*/        OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #2
/* 66730*/        OPC_EmitMergeInputChains1_0,
/* 66731*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66734*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66737*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDAEX), 0|OPFL_Chain,
                      MVT::i32, 3/*#Ops*/, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1189:{ *:[iPTR] }, addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_ldaex_4>> - Complexity = 15
                  // Dst: (t2LDAEX:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)
/* 66746*/      0, /*End of Scope*/
/* 66747*/    /*Scope*/ 19, /*->66767*/
/* 66748*/      OPC_CheckChild1Integer, 121|128,10/*1401*/, 
/* 66751*/      OPC_RecordChild2, // #1 = $size
/* 66752*/      OPC_MoveChild2,
/* 66753*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 66756*/      OPC_MoveParent,
/* 66757*/      OPC_RecordChild3, // #2 = $Rn
/* 66758*/      OPC_EmitMergeInputChains1_0,
/* 66759*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::SPACE), 0|OPFL_Chain,
                    MVT::i32, 2/*#Ops*/, 1, 2, 
                // Src: (intrinsic_w_chain:{ *:[i32] } 1401:{ *:[iPTR] }, (timm:{ *:[i32] }):$size, GPR:{ *:[i32] }:$Rn) - Complexity = 11
                // Dst: (SPACE:{ *:[i32] } (timm:{ *:[i32] }):$size, GPR:{ *:[i32] }:$Rn)
/* 66767*/    /*Scope*/ 47, /*->66815*/
/* 66768*/      OPC_CheckChild1Integer, 89|128,10/*1369*/, 
/* 66771*/      OPC_RecordChild2, // #1 = $Rn
/* 66772*/      OPC_RecordChild3, // #2 = $Rm
/* 66773*/      OPC_Scope, 19, /*->66794*/ // 2 children in Scope
/* 66775*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 66777*/        OPC_EmitMergeInputChains1_0,
/* 66778*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66781*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66784*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SEL), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1369:{ *:[iPTR] }, GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (SEL:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 66794*/      /*Scope*/ 19, /*->66814*/
/* 66795*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 66797*/        OPC_EmitMergeInputChains1_0,
/* 66798*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66801*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66804*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SEL), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1369:{ *:[iPTR] }, GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2SEL:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 66814*/      0, /*End of Scope*/
/* 66815*/    /*Scope*/ 47, /*->66863*/
/* 66816*/      OPC_CheckChild1Integer, 88|128,10/*1368*/, 
/* 66819*/      OPC_RecordChild2, // #1 = $Rn
/* 66820*/      OPC_RecordChild3, // #2 = $Rm
/* 66821*/      OPC_Scope, 19, /*->66842*/ // 2 children in Scope
/* 66823*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 66825*/        OPC_EmitMergeInputChains1_0,
/* 66826*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66829*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66832*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SASX), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1368:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (SASX:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 66842*/      /*Scope*/ 19, /*->66862*/
/* 66843*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 66845*/        OPC_EmitMergeInputChains1_0,
/* 66846*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66849*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66852*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SASX), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1368:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2SASX:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 66862*/      0, /*End of Scope*/
/* 66863*/    /*Scope*/ 47, /*->66911*/
/* 66864*/      OPC_CheckChild1Integer, 86|128,10/*1366*/, 
/* 66867*/      OPC_RecordChild2, // #1 = $Rn
/* 66868*/      OPC_RecordChild3, // #2 = $Rm
/* 66869*/      OPC_Scope, 19, /*->66890*/ // 2 children in Scope
/* 66871*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 66873*/        OPC_EmitMergeInputChains1_0,
/* 66874*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66877*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66880*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SADD16), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1366:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (SADD16:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 66890*/      /*Scope*/ 19, /*->66910*/
/* 66891*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 66893*/        OPC_EmitMergeInputChains1_0,
/* 66894*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66897*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66900*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SADD16), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1366:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2SADD16:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 66910*/      0, /*End of Scope*/
/* 66911*/    /*Scope*/ 47, /*->66959*/
/* 66912*/      OPC_CheckChild1Integer, 87|128,10/*1367*/, 
/* 66915*/      OPC_RecordChild2, // #1 = $Rn
/* 66916*/      OPC_RecordChild3, // #2 = $Rm
/* 66917*/      OPC_Scope, 19, /*->66938*/ // 2 children in Scope
/* 66919*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 66921*/        OPC_EmitMergeInputChains1_0,
/* 66922*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66925*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66928*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SADD8), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1367:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (SADD8:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 66938*/      /*Scope*/ 19, /*->66958*/
/* 66939*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 66941*/        OPC_EmitMergeInputChains1_0,
/* 66942*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66945*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66948*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SADD8), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1367:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2SADD8:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 66958*/      0, /*End of Scope*/
/* 66959*/    /*Scope*/ 47, /*->67007*/
/* 66960*/      OPC_CheckChild1Integer, 124|128,10/*1404*/, 
/* 66963*/      OPC_RecordChild2, // #1 = $Rn
/* 66964*/      OPC_RecordChild3, // #2 = $Rm
/* 66965*/      OPC_Scope, 19, /*->66986*/ // 2 children in Scope
/* 66967*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 66969*/        OPC_EmitMergeInputChains1_0,
/* 66970*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66973*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66976*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SSAX), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1404:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (SSAX:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 66986*/      /*Scope*/ 19, /*->67006*/
/* 66987*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 66989*/        OPC_EmitMergeInputChains1_0,
/* 66990*/        OPC_EmitInteger, MVT::i32, 14, 
/* 66993*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 66996*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SSAX), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1404:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2SSAX:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 67006*/      0, /*End of Scope*/
/* 67007*/    /*Scope*/ 47, /*->67055*/
/* 67008*/      OPC_CheckChild1Integer, 125|128,10/*1405*/, 
/* 67011*/      OPC_RecordChild2, // #1 = $Rn
/* 67012*/      OPC_RecordChild3, // #2 = $Rm
/* 67013*/      OPC_Scope, 19, /*->67034*/ // 2 children in Scope
/* 67015*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 67017*/        OPC_EmitMergeInputChains1_0,
/* 67018*/        OPC_EmitInteger, MVT::i32, 14, 
/* 67021*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67024*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SSUB16), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1405:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (SSUB16:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 67034*/      /*Scope*/ 19, /*->67054*/
/* 67035*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 67037*/        OPC_EmitMergeInputChains1_0,
/* 67038*/        OPC_EmitInteger, MVT::i32, 14, 
/* 67041*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67044*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SSUB16), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1405:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2SSUB16:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 67054*/      0, /*End of Scope*/
/* 67055*/    /*Scope*/ 47, /*->67103*/
/* 67056*/      OPC_CheckChild1Integer, 126|128,10/*1406*/, 
/* 67059*/      OPC_RecordChild2, // #1 = $Rn
/* 67060*/      OPC_RecordChild3, // #2 = $Rm
/* 67061*/      OPC_Scope, 19, /*->67082*/ // 2 children in Scope
/* 67063*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 67065*/        OPC_EmitMergeInputChains1_0,
/* 67066*/        OPC_EmitInteger, MVT::i32, 14, 
/* 67069*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67072*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SSUB8), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1406:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (SSUB8:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 67082*/      /*Scope*/ 19, /*->67102*/
/* 67083*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 67085*/        OPC_EmitMergeInputChains1_0,
/* 67086*/        OPC_EmitInteger, MVT::i32, 14, 
/* 67089*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67092*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SSUB8), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1406:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2SSUB8:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 67102*/      0, /*End of Scope*/
/* 67103*/    /*Scope*/ 47, /*->67151*/
/* 67104*/      OPC_CheckChild1Integer, 11|128,11/*1419*/, 
/* 67107*/      OPC_RecordChild2, // #1 = $Rn
/* 67108*/      OPC_RecordChild3, // #2 = $Rm
/* 67109*/      OPC_Scope, 19, /*->67130*/ // 2 children in Scope
/* 67111*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 67113*/        OPC_EmitMergeInputChains1_0,
/* 67114*/        OPC_EmitInteger, MVT::i32, 14, 
/* 67117*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67120*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UASX), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1419:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (UASX:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 67130*/      /*Scope*/ 19, /*->67150*/
/* 67131*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 67133*/        OPC_EmitMergeInputChains1_0,
/* 67134*/        OPC_EmitInteger, MVT::i32, 14, 
/* 67137*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67140*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UASX), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1419:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2UASX:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 67150*/      0, /*End of Scope*/
/* 67151*/    /*Scope*/ 47, /*->67199*/
/* 67152*/      OPC_CheckChild1Integer, 9|128,11/*1417*/, 
/* 67155*/      OPC_RecordChild2, // #1 = $Rn
/* 67156*/      OPC_RecordChild3, // #2 = $Rm
/* 67157*/      OPC_Scope, 19, /*->67178*/ // 2 children in Scope
/* 67159*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 67161*/        OPC_EmitMergeInputChains1_0,
/* 67162*/        OPC_EmitInteger, MVT::i32, 14, 
/* 67165*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67168*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UADD16), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1417:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (UADD16:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 67178*/      /*Scope*/ 19, /*->67198*/
/* 67179*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 67181*/        OPC_EmitMergeInputChains1_0,
/* 67182*/        OPC_EmitInteger, MVT::i32, 14, 
/* 67185*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67188*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UADD16), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1417:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2UADD16:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 67198*/      0, /*End of Scope*/
/* 67199*/    /*Scope*/ 47, /*->67247*/
/* 67200*/      OPC_CheckChild1Integer, 10|128,11/*1418*/, 
/* 67203*/      OPC_RecordChild2, // #1 = $Rn
/* 67204*/      OPC_RecordChild3, // #2 = $Rm
/* 67205*/      OPC_Scope, 19, /*->67226*/ // 2 children in Scope
/* 67207*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 67209*/        OPC_EmitMergeInputChains1_0,
/* 67210*/        OPC_EmitInteger, MVT::i32, 14, 
/* 67213*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67216*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::UADD8), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1418:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (UADD8:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 67226*/      /*Scope*/ 19, /*->67246*/
/* 67227*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 67229*/        OPC_EmitMergeInputChains1_0,
/* 67230*/        OPC_EmitInteger, MVT::i32, 14, 
/* 67233*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67236*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UADD8), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1418:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2UADD8:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 67246*/      0, /*End of Scope*/
/* 67247*/    /*Scope*/ 47, /*->67295*/
/* 67248*/      OPC_CheckChild1Integer, 29|128,11/*1437*/, 
/* 67251*/      OPC_RecordChild2, // #1 = $Rn
/* 67252*/      OPC_RecordChild3, // #2 = $Rm
/* 67253*/      OPC_Scope, 19, /*->67274*/ // 2 children in Scope
/* 67255*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 67257*/        OPC_EmitMergeInputChains1_0,
/* 67258*/        OPC_EmitInteger, MVT::i32, 14, 
/* 67261*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67264*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::USAX), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1437:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (USAX:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 67274*/      /*Scope*/ 19, /*->67294*/
/* 67275*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 67277*/        OPC_EmitMergeInputChains1_0,
/* 67278*/        OPC_EmitInteger, MVT::i32, 14, 
/* 67281*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67284*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2USAX), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1437:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2USAX:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 67294*/      0, /*End of Scope*/
/* 67295*/    /*Scope*/ 47, /*->67343*/
/* 67296*/      OPC_CheckChild1Integer, 30|128,11/*1438*/, 
/* 67299*/      OPC_RecordChild2, // #1 = $Rn
/* 67300*/      OPC_RecordChild3, // #2 = $Rm
/* 67301*/      OPC_Scope, 19, /*->67322*/ // 2 children in Scope
/* 67303*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 67305*/        OPC_EmitMergeInputChains1_0,
/* 67306*/        OPC_EmitInteger, MVT::i32, 14, 
/* 67309*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67312*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::USUB16), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1438:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (USUB16:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 67322*/      /*Scope*/ 19, /*->67342*/
/* 67323*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 67325*/        OPC_EmitMergeInputChains1_0,
/* 67326*/        OPC_EmitInteger, MVT::i32, 14, 
/* 67329*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67332*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2USUB16), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1438:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2USUB16:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 67342*/      0, /*End of Scope*/
/* 67343*/    /*Scope*/ 47, /*->67391*/
/* 67344*/      OPC_CheckChild1Integer, 31|128,11/*1439*/, 
/* 67347*/      OPC_RecordChild2, // #1 = $Rn
/* 67348*/      OPC_RecordChild3, // #2 = $Rm
/* 67349*/      OPC_Scope, 19, /*->67370*/ // 2 children in Scope
/* 67351*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 67353*/        OPC_EmitMergeInputChains1_0,
/* 67354*/        OPC_EmitInteger, MVT::i32, 14, 
/* 67357*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67360*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::USUB8), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1439:{ *:[iPTR] }, GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (USUB8:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 67370*/      /*Scope*/ 19, /*->67390*/
/* 67371*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 67373*/        OPC_EmitMergeInputChains1_0,
/* 67374*/        OPC_EmitInteger, MVT::i32, 14, 
/* 67377*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67380*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2USUB8), 0|OPFL_Chain,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (intrinsic_w_chain:{ *:[i32] } 1439:{ *:[iPTR] }, rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 8
                  // Dst: (t2USUB8:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 67390*/      0, /*End of Scope*/
/* 67391*/    /*Scope*/ 20, /*->67412*/
/* 67392*/      OPC_CheckChild1Integer, 33|128,9/*1185*/, 
/* 67395*/      OPC_CheckPatternPredicate, 33, // (Subtarget->hasFPRegs())
/* 67397*/      OPC_EmitMergeInputChains1_0,
/* 67398*/      OPC_EmitInteger, MVT::i32, 14, 
/* 67401*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67404*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMRS), 0|OPFL_Chain,
                    MVT::i32, 2/*#Ops*/, 1, 2, 
                // Src: (intrinsic_w_chain:{ *:[i32] } 1185:{ *:[iPTR] }) - Complexity = 8
                // Dst: (VMRS:{ *:[i32] })
/* 67412*/    0, /*End of Scope*/
/* 67413*/  /*SwitchOpcode*/ 125, TARGET_VAL(ARMISD::BR_JT),// ->67541
/* 67416*/    OPC_RecordNode, // #0 = 'ARMbrjt' chained node
/* 67417*/    OPC_Scope, 87, /*->67506*/ // 2 children in Scope
/* 67419*/      OPC_MoveChild1,
/* 67420*/      OPC_SwitchOpcode /*2 cases */, 56, TARGET_VAL(ISD::LOAD),// ->67480
/* 67424*/        OPC_RecordMemRef,
/* 67425*/        OPC_RecordNode, // #1 = 'ld' chained node
/* 67426*/        OPC_CheckFoldableChainNode,
/* 67427*/        OPC_RecordChild1, // #2 = $target
/* 67428*/        OPC_CheckChild1Type, MVT::i32,
/* 67430*/        OPC_CheckPredicate, 35, // Predicate_unindexedload
/* 67432*/        OPC_CheckPredicate, 58, // Predicate_load
/* 67434*/        OPC_CheckType, MVT::i32,
/* 67436*/        OPC_MoveParent,
/* 67437*/        OPC_RecordChild2, // #3 = $jt
/* 67438*/        OPC_MoveChild2,
/* 67439*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetJumpTable),
/* 67442*/        OPC_MoveParent,
/* 67443*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 67445*/        OPC_Scope, 16, /*->67463*/ // 2 children in Scope
/* 67447*/          OPC_CheckComplexPat, /*CP*/17, /*#*/2, // SelectLdStSOReg:$target #4 #5 #6
/* 67450*/          OPC_EmitMergeInputChains, 2, 0, 1, 
/* 67454*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::BR_JTm_rs), 0|OPFL_Chain|OPFL_MemRefs,
                        4/*#Ops*/, 4, 5, 6, 3, 
                    // Src: (ARMbrjt (ld:{ *:[i32] } ldst_so_reg:{ *:[i32] }:$target)<<P:Predicate_unindexedload>><<P:Predicate_load>>, (tjumptable:{ *:[i32] }):$jt) - Complexity = 22
                    // Dst: (BR_JTm_rs ldst_so_reg:{ *:[i32] }:$target, (tjumptable:{ *:[i32] }):$jt)
/* 67463*/        /*Scope*/ 15, /*->67479*/
/* 67464*/          OPC_CheckComplexPat, /*CP*/21, /*#*/2, // SelectAddrModeImm12:$target #4 #5
/* 67467*/          OPC_EmitMergeInputChains, 2, 0, 1, 
/* 67471*/          OPC_MorphNodeTo0, TARGET_VAL(ARM::BR_JTm_i12), 0|OPFL_Chain|OPFL_MemRefs,
                        3/*#Ops*/, 4, 5, 3, 
                    // Src: (ARMbrjt (ld:{ *:[i32] } addrmode_imm12:{ *:[i32] }:$target)<<P:Predicate_unindexedload>><<P:Predicate_load>>, (tjumptable:{ *:[i32] }):$jt) - Complexity = 19
                    // Dst: (BR_JTm_i12 addrmode_imm12:{ *:[i32] }:$target, (tjumptable:{ *:[i32] }):$jt)
/* 67479*/        0, /*End of Scope*/
/* 67480*/      /*SwitchOpcode*/ 22, TARGET_VAL(ISD::ADD),// ->67505
/* 67483*/        OPC_RecordChild0, // #1 = $target
/* 67484*/        OPC_RecordChild1, // #2 = $idx
/* 67485*/        OPC_CheckType, MVT::i32,
/* 67487*/        OPC_MoveParent,
/* 67488*/        OPC_RecordChild2, // #3 = $jt
/* 67489*/        OPC_MoveChild2,
/* 67490*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetJumpTable),
/* 67493*/        OPC_MoveParent,
/* 67494*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 67496*/        OPC_EmitMergeInputChains1_0,
/* 67497*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::BR_JTadd), 0|OPFL_Chain,
                      3/*#Ops*/, 1, 2, 3, 
                  // Src: (ARMbrjt (add:{ *:[i32] } GPR:{ *:[i32] }:$target, GPR:{ *:[i32] }:$idx), (tjumptable:{ *:[i32] }):$jt) - Complexity = 9
                  // Dst: (BR_JTadd GPR:{ *:[i32] }:$target, GPR:{ *:[i32] }:$idx, (tjumptable:{ *:[i32] }):$jt)
/* 67505*/      0, // EndSwitchOpcode
/* 67506*/    /*Scope*/ 33, /*->67540*/
/* 67507*/      OPC_RecordChild1, // #1 = $target
/* 67508*/      OPC_CheckChild1Type, MVT::i32,
/* 67510*/      OPC_RecordChild2, // #2 = $jt
/* 67511*/      OPC_MoveChild2,
/* 67512*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetJumpTable),
/* 67515*/      OPC_MoveParent,
/* 67516*/      OPC_Scope, 10, /*->67528*/ // 2 children in Scope
/* 67518*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 67520*/        OPC_EmitMergeInputChains1_0,
/* 67521*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::BR_JTr), 0|OPFL_Chain,
                      2/*#Ops*/, 1, 2, 
                  // Src: (ARMbrjt GPR:{ *:[i32] }:$target, (tjumptable:{ *:[i32] }):$jt) - Complexity = 6
                  // Dst: (BR_JTr GPR:{ *:[i32] }:$target, (tjumptable:{ *:[i32] }):$jt)
/* 67528*/      /*Scope*/ 10, /*->67539*/
/* 67529*/        OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 67531*/        OPC_EmitMergeInputChains1_0,
/* 67532*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::tBR_JTr), 0|OPFL_Chain,
                      2/*#Ops*/, 1, 2, 
                  // Src: (ARMbrjt tGPR:{ *:[i32] }:$target, (tjumptable:{ *:[i32] }):$jt) - Complexity = 6
                  // Dst: (tBR_JTr tGPR:{ *:[i32] }:$target, (tjumptable:{ *:[i32] }):$jt)
/* 67539*/      0, /*End of Scope*/
/* 67540*/    0, /*End of Scope*/
/* 67541*/  /*SwitchOpcode*/ 42|128,14/*1834*/, TARGET_VAL(ISD::XOR),// ->69379
/* 67545*/    OPC_Scope, 74|128,1/*202*/, /*->67750*/ // 11 children in Scope
/* 67548*/      OPC_RecordChild0, // #0 = $shift
/* 67549*/      OPC_Scope, 94, /*->67645*/ // 3 children in Scope
/* 67551*/        OPC_CheckChild1Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/* 67562*/        OPC_CheckType, MVT::i32,
/* 67564*/        OPC_Scope, 26, /*->67592*/ // 3 children in Scope
/* 67566*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 67568*/          OPC_CheckComplexPat, /*CP*/1, /*#*/0, // SelectRegShifterOperand:$shift #1 #2 #3
/* 67571*/          OPC_EmitInteger, MVT::i32, 14, 
/* 67574*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67577*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67580*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVNsr), 0,
                        MVT::i32, 6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                    // Src: (xor:{ *:[i32] } so_reg_reg:{ *:[i32] }:$shift, -1:{ *:[i32] }) - Complexity = 20
                    // Dst: (MVNsr:{ *:[i32] } so_reg_reg:{ *:[i32] }:$shift)
/* 67592*/        /*Scope*/ 25, /*->67618*/
/* 67593*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 67595*/          OPC_CheckComplexPat, /*CP*/0, /*#*/0, // SelectShiftImmShifterOperand:$ShiftedRm #1 #2
/* 67598*/          OPC_EmitInteger, MVT::i32, 14, 
/* 67601*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67604*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67607*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MVNs), 0,
                        MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                    // Src: (xor:{ *:[i32] } t2_so_reg:{ *:[i32] }:$ShiftedRm, -1:{ *:[i32] }) - Complexity = 18
                    // Dst: (t2MVNs:{ *:[i32] } t2_so_reg:{ *:[i32] }:$ShiftedRm)
/* 67618*/        /*Scope*/ 25, /*->67644*/
/* 67619*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 67621*/          OPC_CheckComplexPat, /*CP*/3, /*#*/0, // SelectImmShifterOperand:$shift #1 #2
/* 67624*/          OPC_EmitInteger, MVT::i32, 14, 
/* 67627*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67630*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67633*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVNsi), 0,
                        MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                    // Src: (xor:{ *:[i32] } so_reg_imm:{ *:[i32] }:$shift, -1:{ *:[i32] }) - Complexity = 17
                    // Dst: (MVNsi:{ *:[i32] } so_reg_imm:{ *:[i32] }:$shift)
/* 67644*/        0, /*End of Scope*/
/* 67645*/      /*Scope*/ 59, /*->67705*/
/* 67646*/        OPC_RecordChild1, // #1 = $shift
/* 67647*/        OPC_CheckType, MVT::i32,
/* 67649*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 67651*/        OPC_Scope, 25, /*->67678*/ // 2 children in Scope
/* 67653*/          OPC_CheckComplexPat, /*CP*/1, /*#*/1, // SelectRegShifterOperand:$shift #2 #3 #4
/* 67656*/          OPC_EmitInteger, MVT::i32, 14, 
/* 67659*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67662*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67665*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::EORrsr), 0,
                        MVT::i32, 7/*#Ops*/, 0, 2, 3, 4, 5, 6, 7, 
                    // Src: (xor:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift) - Complexity = 15
                    // Dst: (EORrsr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/* 67678*/        /*Scope*/ 25, /*->67704*/
/* 67679*/          OPC_CheckComplexPat, /*CP*/1, /*#*/0, // SelectRegShifterOperand:$shift #2 #3 #4
/* 67682*/          OPC_EmitInteger, MVT::i32, 14, 
/* 67685*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67688*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67691*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::EORrsr), 0,
                        MVT::i32, 7/*#Ops*/, 1, 2, 3, 4, 5, 6, 7, 
                    // Src: (xor:{ *:[i32] } so_reg_reg:{ *:[i32] }:$shift, GPR:{ *:[i32] }:$Rn) - Complexity = 15
                    // Dst: (EORrsr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/* 67704*/        0, /*End of Scope*/
/* 67705*/      /*Scope*/ 43, /*->67749*/
/* 67706*/        OPC_MoveChild0,
/* 67707*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 67710*/        OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/* 67712*/        OPC_MoveParent,
/* 67713*/        OPC_CheckChild1Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/* 67724*/        OPC_CheckType, MVT::i32,
/* 67726*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 67728*/        OPC_EmitConvertToTarget, 0,
/* 67730*/        OPC_EmitInteger, MVT::i32, 14, 
/* 67733*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67736*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67739*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MVNi), 0,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (xor:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm, -1:{ *:[i32] }) - Complexity = 13
                  // Dst: (t2MVNi:{ *:[i32] } (imm:{ *:[i32] }):$imm)
/* 67749*/      0, /*End of Scope*/
/* 67750*/    /*Scope*/ 44, /*->67795*/
/* 67751*/      OPC_CheckChild0Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/* 67762*/      OPC_RecordChild1, // #0 = $imm
/* 67763*/      OPC_MoveChild1,
/* 67764*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 67767*/      OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/* 67769*/      OPC_MoveParent,
/* 67770*/      OPC_CheckType, MVT::i32,
/* 67772*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 67774*/      OPC_EmitConvertToTarget, 0,
/* 67776*/      OPC_EmitInteger, MVT::i32, 14, 
/* 67779*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67782*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67785*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MVNi), 0,
                    MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                // Src: (xor:{ *:[i32] } -1:{ *:[i32] }, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm) - Complexity = 13
                // Dst: (t2MVNi:{ *:[i32] } (imm:{ *:[i32] }):$imm)
/* 67795*/    /*Scope*/ 89|128,2/*345*/, /*->68142*/
/* 67797*/      OPC_RecordChild0, // #0 = $Rn
/* 67798*/      OPC_Scope, 113, /*->67913*/ // 3 children in Scope
/* 67800*/        OPC_RecordChild1, // #1 = $shift
/* 67801*/        OPC_CheckType, MVT::i32,
/* 67803*/        OPC_Scope, 26, /*->67831*/ // 4 children in Scope
/* 67805*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 67807*/          OPC_CheckComplexPat, /*CP*/3, /*#*/1, // SelectImmShifterOperand:$shift #2 #3
/* 67810*/          OPC_EmitInteger, MVT::i32, 14, 
/* 67813*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67816*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67819*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::EORrsi), 0,
                        MVT::i32, 6/*#Ops*/, 0, 2, 3, 4, 5, 6, 
                    // Src: (xor:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift) - Complexity = 12
                    // Dst: (EORrsi:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/* 67831*/        /*Scope*/ 26, /*->67858*/
/* 67832*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 67834*/          OPC_CheckComplexPat, /*CP*/0, /*#*/1, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/* 67837*/          OPC_EmitInteger, MVT::i32, 14, 
/* 67840*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67843*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67846*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2EORrs), 0,
                        MVT::i32, 6/*#Ops*/, 0, 2, 3, 4, 5, 6, 
                    // Src: (xor:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm) - Complexity = 12
                    // Dst: (t2EORrs:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/* 67858*/        /*Scope*/ 26, /*->67885*/
/* 67859*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 67861*/          OPC_CheckComplexPat, /*CP*/3, /*#*/0, // SelectImmShifterOperand:$shift #2 #3
/* 67864*/          OPC_EmitInteger, MVT::i32, 14, 
/* 67867*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67870*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67873*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::EORrsi), 0,
                        MVT::i32, 6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                    // Src: (xor:{ *:[i32] } so_reg_imm:{ *:[i32] }:$shift, GPR:{ *:[i32] }:$Rn) - Complexity = 12
                    // Dst: (EORrsi:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/* 67885*/        /*Scope*/ 26, /*->67912*/
/* 67886*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 67888*/          OPC_CheckComplexPat, /*CP*/0, /*#*/0, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/* 67891*/          OPC_EmitInteger, MVT::i32, 14, 
/* 67894*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67897*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67900*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2EORrs), 0,
                        MVT::i32, 6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                    // Src: (xor:{ *:[i32] } t2_so_reg:{ *:[i32] }:$ShiftedRm, rGPR:{ *:[i32] }:$Rn) - Complexity = 12
                    // Dst: (t2EORrs:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/* 67912*/        0, /*End of Scope*/
/* 67913*/      /*Scope*/ 81, /*->67995*/
/* 67914*/        OPC_CheckChild1Integer, 127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709551615*/, 
/* 67925*/        OPC_CheckType, MVT::i32,
/* 67927*/        OPC_Scope, 21, /*->67950*/ // 3 children in Scope
/* 67929*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 67931*/          OPC_EmitInteger, MVT::i32, 14, 
/* 67934*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67937*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67940*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MVNr), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (xor:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, -1:{ *:[i32] }) - Complexity = 9
                    // Dst: (t2MVNr:{ *:[i32] } rGPR:{ *:[i32] }:$Rm)
/* 67950*/        /*Scope*/ 21, /*->67972*/
/* 67951*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 67953*/          OPC_EmitInteger, MVT::i32, 14, 
/* 67956*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67959*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67962*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVNr), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (xor:{ *:[i32] } GPR:{ *:[i32] }:$Rm, -1:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVNr:{ *:[i32] } GPR:{ *:[i32] }:$Rm)
/* 67972*/        /*Scope*/ 21, /*->67994*/
/* 67973*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 67975*/          OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 67978*/          OPC_EmitInteger, MVT::i32, 14, 
/* 67981*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 67984*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tMVN), 0,
                        MVT::i32, 4/*#Ops*/, 1, 0, 2, 3, 
                    // Src: (xor:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, -1:{ *:[i32] }) - Complexity = 8
                    // Dst: (tMVN:{ *:[i32] } tGPR:{ *:[i32] }:$Rn)
/* 67994*/        0, /*End of Scope*/
/* 67995*/      /*Scope*/ 16|128,1/*144*/, /*->68141*/
/* 67997*/        OPC_RecordChild1, // #1 = $imm
/* 67998*/        OPC_Scope, 66, /*->68066*/ // 2 children in Scope
/* 68000*/          OPC_MoveChild1,
/* 68001*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 68004*/          OPC_Scope, 29, /*->68035*/ // 2 children in Scope
/* 68006*/            OPC_CheckPredicate, 11, // Predicate_mod_imm
/* 68008*/            OPC_MoveParent,
/* 68009*/            OPC_CheckType, MVT::i32,
/* 68011*/            OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 68013*/            OPC_EmitConvertToTarget, 1,
/* 68015*/            OPC_EmitInteger, MVT::i32, 14, 
/* 68018*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68021*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68024*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::EORri), 0,
                          MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                      // Src: (xor:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm) - Complexity = 7
                      // Dst: (EORri:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 68035*/          /*Scope*/ 29, /*->68065*/
/* 68036*/            OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/* 68038*/            OPC_MoveParent,
/* 68039*/            OPC_CheckType, MVT::i32,
/* 68041*/            OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 68043*/            OPC_EmitConvertToTarget, 1,
/* 68045*/            OPC_EmitInteger, MVT::i32, 14, 
/* 68048*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68051*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68054*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2EORri), 0,
                          MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                      // Src: (xor:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm) - Complexity = 7
                      // Dst: (t2EORri:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 68065*/          0, /*End of Scope*/
/* 68066*/        /*Scope*/ 73, /*->68140*/
/* 68067*/          OPC_CheckType, MVT::i32,
/* 68069*/          OPC_Scope, 22, /*->68093*/ // 3 children in Scope
/* 68071*/            OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 68073*/            OPC_EmitInteger, MVT::i32, 14, 
/* 68076*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68079*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68082*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::EORrr), 0,
                          MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (xor:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm) - Complexity = 3
                      // Dst: (EORrr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 68093*/          /*Scope*/ 22, /*->68116*/
/* 68094*/            OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 68096*/            OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 68099*/            OPC_EmitInteger, MVT::i32, 14, 
/* 68102*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68105*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::tEOR), 0,
                          MVT::i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (xor:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm) - Complexity = 3
                      // Dst: (tEOR:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm)
/* 68116*/          /*Scope*/ 22, /*->68139*/
/* 68117*/            OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 68119*/            OPC_EmitInteger, MVT::i32, 14, 
/* 68122*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68125*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68128*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2EORrr), 0,
                          MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (xor:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                      // Dst: (t2EORrr:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 68139*/          0, /*End of Scope*/
/* 68140*/        0, /*End of Scope*/
/* 68141*/      0, /*End of Scope*/
/* 68142*/    /*Scope*/ 2|128,3/*386*/, /*->68530*/
/* 68144*/      OPC_MoveChild0,
/* 68145*/      OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 68148*/      OPC_MoveChild0,
/* 68149*/      OPC_SwitchOpcode /*2 cases */, 42|128,1/*170*/, TARGET_VAL(ARMISD::VSHRsIMM),// ->68324
/* 68154*/        OPC_MoveChild0,
/* 68155*/        OPC_CheckOpcode, TARGET_VAL(ISD::SUB),
/* 68158*/        OPC_MoveChild0,
/* 68159*/        OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 68162*/        OPC_RecordChild0, // #0 = $opA
/* 68163*/        OPC_MoveParent,
/* 68164*/        OPC_MoveChild1,
/* 68165*/        OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 68168*/        OPC_RecordChild0, // #1 = $opB
/* 68169*/        OPC_MoveParent,
/* 68170*/        OPC_MoveParent,
/* 68171*/        OPC_CheckChild1Integer, 63, 
/* 68173*/        OPC_CheckType, MVT::v2i64,
/* 68175*/        OPC_MoveParent,
/* 68176*/        OPC_MoveParent,
/* 68177*/        OPC_MoveChild1,
/* 68178*/        OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 68181*/        OPC_MoveChild0,
/* 68182*/        OPC_CheckOpcode, TARGET_VAL(ISD::ADD),
/* 68185*/        OPC_MoveChild0,
/* 68186*/        OPC_SwitchOpcode /*2 cases */, 65, TARGET_VAL(ISD::SUB),// ->68255
/* 68190*/          OPC_MoveChild0,
/* 68191*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 68194*/          OPC_CheckChild0Same, 0,
/* 68196*/          OPC_MoveParent,
/* 68197*/          OPC_MoveChild1,
/* 68198*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 68201*/          OPC_CheckChild0Same, 1,
/* 68203*/          OPC_MoveParent,
/* 68204*/          OPC_MoveParent,
/* 68205*/          OPC_MoveChild1,
/* 68206*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VSHRsIMM),
/* 68209*/          OPC_MoveChild0,
/* 68210*/          OPC_CheckOpcode, TARGET_VAL(ISD::SUB),
/* 68213*/          OPC_MoveChild0,
/* 68214*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 68217*/          OPC_CheckChild0Same, 0,
/* 68219*/          OPC_MoveParent,
/* 68220*/          OPC_MoveChild1,
/* 68221*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 68224*/          OPC_CheckChild0Same, 1,
/* 68226*/          OPC_MoveParent,
/* 68227*/          OPC_MoveParent,
/* 68228*/          OPC_CheckChild1Integer, 63, 
/* 68230*/          OPC_MoveParent,
/* 68231*/          OPC_CheckType, MVT::v2i64,
/* 68233*/          OPC_MoveParent,
/* 68234*/          OPC_MoveParent,
/* 68235*/          OPC_CheckType, MVT::v4i32,
/* 68237*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 68239*/          OPC_EmitInteger, MVT::i32, 14, 
/* 68242*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68245*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDLuv2i64), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (xor:{ *:[v4i32] } (bitconvert:{ *:[v4i32] } (ARMvshrsImm:{ *:[v2i64] } (sub:{ *:[v2i64] } (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$opA), (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$opB)), 63:{ *:[i32] })), (bitconvert:{ *:[v4i32] } (add:{ *:[v2i64] } (sub:{ *:[v2i64] } (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$opA), (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$opB)), (ARMvshrsImm:{ *:[v2i64] } (sub:{ *:[v2i64] } (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$opA), (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$opB)), 63:{ *:[i32] })))) - Complexity = 55
                    // Dst: (VABDLuv2i64:{ *:[v4i32] } DPR:{ *:[v2i32] }:$opA, DPR:{ *:[v2i32] }:$opB)
/* 68255*/        /*SwitchOpcode*/ 65, TARGET_VAL(ARMISD::VSHRsIMM),// ->68323
/* 68258*/          OPC_MoveChild0,
/* 68259*/          OPC_CheckOpcode, TARGET_VAL(ISD::SUB),
/* 68262*/          OPC_MoveChild0,
/* 68263*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 68266*/          OPC_CheckChild0Same, 0,
/* 68268*/          OPC_MoveParent,
/* 68269*/          OPC_MoveChild1,
/* 68270*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 68273*/          OPC_CheckChild0Same, 1,
/* 68275*/          OPC_MoveParent,
/* 68276*/          OPC_MoveParent,
/* 68277*/          OPC_CheckChild1Integer, 63, 
/* 68279*/          OPC_MoveParent,
/* 68280*/          OPC_MoveChild1,
/* 68281*/          OPC_CheckOpcode, TARGET_VAL(ISD::SUB),
/* 68284*/          OPC_MoveChild0,
/* 68285*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 68288*/          OPC_CheckChild0Same, 0,
/* 68290*/          OPC_MoveParent,
/* 68291*/          OPC_MoveChild1,
/* 68292*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 68295*/          OPC_CheckChild0Same, 1,
/* 68297*/          OPC_MoveParent,
/* 68298*/          OPC_MoveParent,
/* 68299*/          OPC_CheckType, MVT::v2i64,
/* 68301*/          OPC_MoveParent,
/* 68302*/          OPC_MoveParent,
/* 68303*/          OPC_CheckType, MVT::v4i32,
/* 68305*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 68307*/          OPC_EmitInteger, MVT::i32, 14, 
/* 68310*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68313*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDLuv2i64), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (xor:{ *:[v4i32] } (bitconvert:{ *:[v4i32] } (ARMvshrsImm:{ *:[v2i64] } (sub:{ *:[v2i64] } (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$opA), (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$opB)), 63:{ *:[i32] })), (bitconvert:{ *:[v4i32] } (add:{ *:[v2i64] } (ARMvshrsImm:{ *:[v2i64] } (sub:{ *:[v2i64] } (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$opA), (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$opB)), 63:{ *:[i32] }), (sub:{ *:[v2i64] } (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$opA), (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$opB))))) - Complexity = 55
                    // Dst: (VABDLuv2i64:{ *:[v4i32] } DPR:{ *:[v2i32] }:$opA, DPR:{ *:[v2i32] }:$opB)
/* 68323*/        0, // EndSwitchOpcode
/* 68324*/      /*SwitchOpcode*/ 73|128,1/*201*/, TARGET_VAL(ISD::ADD),// ->68529
/* 68328*/        OPC_MoveChild0,
/* 68329*/        OPC_SwitchOpcode /*2 cases */, 96, TARGET_VAL(ISD::SUB),// ->68429
/* 68333*/          OPC_MoveChild0,
/* 68334*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 68337*/          OPC_RecordChild0, // #0 = $opA
/* 68338*/          OPC_MoveParent,
/* 68339*/          OPC_MoveChild1,
/* 68340*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 68343*/          OPC_RecordChild0, // #1 = $opB
/* 68344*/          OPC_MoveParent,
/* 68345*/          OPC_MoveParent,
/* 68346*/          OPC_MoveChild1,
/* 68347*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VSHRsIMM),
/* 68350*/          OPC_MoveChild0,
/* 68351*/          OPC_CheckOpcode, TARGET_VAL(ISD::SUB),
/* 68354*/          OPC_MoveChild0,
/* 68355*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 68358*/          OPC_CheckChild0Same, 0,
/* 68360*/          OPC_MoveParent,
/* 68361*/          OPC_MoveChild1,
/* 68362*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 68365*/          OPC_CheckChild0Same, 1,
/* 68367*/          OPC_MoveParent,
/* 68368*/          OPC_MoveParent,
/* 68369*/          OPC_CheckChild1Integer, 63, 
/* 68371*/          OPC_MoveParent,
/* 68372*/          OPC_CheckType, MVT::v2i64,
/* 68374*/          OPC_MoveParent,
/* 68375*/          OPC_MoveParent,
/* 68376*/          OPC_MoveChild1,
/* 68377*/          OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 68380*/          OPC_MoveChild0,
/* 68381*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VSHRsIMM),
/* 68384*/          OPC_MoveChild0,
/* 68385*/          OPC_CheckOpcode, TARGET_VAL(ISD::SUB),
/* 68388*/          OPC_MoveChild0,
/* 68389*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 68392*/          OPC_CheckChild0Same, 0,
/* 68394*/          OPC_MoveParent,
/* 68395*/          OPC_MoveChild1,
/* 68396*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 68399*/          OPC_CheckChild0Same, 1,
/* 68401*/          OPC_MoveParent,
/* 68402*/          OPC_MoveParent,
/* 68403*/          OPC_CheckChild1Integer, 63, 
/* 68405*/          OPC_CheckType, MVT::v2i64,
/* 68407*/          OPC_MoveParent,
/* 68408*/          OPC_MoveParent,
/* 68409*/          OPC_CheckType, MVT::v4i32,
/* 68411*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 68413*/          OPC_EmitInteger, MVT::i32, 14, 
/* 68416*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68419*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDLuv2i64), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (xor:{ *:[v4i32] } (bitconvert:{ *:[v4i32] } (add:{ *:[v2i64] } (sub:{ *:[v2i64] } (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$opA), (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$opB)), (ARMvshrsImm:{ *:[v2i64] } (sub:{ *:[v2i64] } (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$opA), (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$opB)), 63:{ *:[i32] }))), (bitconvert:{ *:[v4i32] } (ARMvshrsImm:{ *:[v2i64] } (sub:{ *:[v2i64] } (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$opA), (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$opB)), 63:{ *:[i32] }))) - Complexity = 55
                    // Dst: (VABDLuv2i64:{ *:[v4i32] } DPR:{ *:[v2i32] }:$opA, DPR:{ *:[v2i32] }:$opB)
/* 68429*/        /*SwitchOpcode*/ 96, TARGET_VAL(ARMISD::VSHRsIMM),// ->68528
/* 68432*/          OPC_MoveChild0,
/* 68433*/          OPC_CheckOpcode, TARGET_VAL(ISD::SUB),
/* 68436*/          OPC_MoveChild0,
/* 68437*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 68440*/          OPC_RecordChild0, // #0 = $opA
/* 68441*/          OPC_MoveParent,
/* 68442*/          OPC_MoveChild1,
/* 68443*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 68446*/          OPC_RecordChild0, // #1 = $opB
/* 68447*/          OPC_MoveParent,
/* 68448*/          OPC_MoveParent,
/* 68449*/          OPC_CheckChild1Integer, 63, 
/* 68451*/          OPC_MoveParent,
/* 68452*/          OPC_MoveChild1,
/* 68453*/          OPC_CheckOpcode, TARGET_VAL(ISD::SUB),
/* 68456*/          OPC_MoveChild0,
/* 68457*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 68460*/          OPC_CheckChild0Same, 0,
/* 68462*/          OPC_MoveParent,
/* 68463*/          OPC_MoveChild1,
/* 68464*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 68467*/          OPC_CheckChild0Same, 1,
/* 68469*/          OPC_MoveParent,
/* 68470*/          OPC_MoveParent,
/* 68471*/          OPC_CheckType, MVT::v2i64,
/* 68473*/          OPC_MoveParent,
/* 68474*/          OPC_MoveParent,
/* 68475*/          OPC_MoveChild1,
/* 68476*/          OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 68479*/          OPC_MoveChild0,
/* 68480*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VSHRsIMM),
/* 68483*/          OPC_MoveChild0,
/* 68484*/          OPC_CheckOpcode, TARGET_VAL(ISD::SUB),
/* 68487*/          OPC_MoveChild0,
/* 68488*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 68491*/          OPC_CheckChild0Same, 0,
/* 68493*/          OPC_MoveParent,
/* 68494*/          OPC_MoveChild1,
/* 68495*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 68498*/          OPC_CheckChild0Same, 1,
/* 68500*/          OPC_MoveParent,
/* 68501*/          OPC_MoveParent,
/* 68502*/          OPC_CheckChild1Integer, 63, 
/* 68504*/          OPC_CheckType, MVT::v2i64,
/* 68506*/          OPC_MoveParent,
/* 68507*/          OPC_MoveParent,
/* 68508*/          OPC_CheckType, MVT::v4i32,
/* 68510*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 68512*/          OPC_EmitInteger, MVT::i32, 14, 
/* 68515*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68518*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDLuv2i64), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (xor:{ *:[v4i32] } (bitconvert:{ *:[v4i32] } (add:{ *:[v2i64] } (ARMvshrsImm:{ *:[v2i64] } (sub:{ *:[v2i64] } (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$opA), (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$opB)), 63:{ *:[i32] }), (sub:{ *:[v2i64] } (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$opA), (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$opB)))), (bitconvert:{ *:[v4i32] } (ARMvshrsImm:{ *:[v2i64] } (sub:{ *:[v2i64] } (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$opA), (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$opB)), 63:{ *:[i32] }))) - Complexity = 55
                    // Dst: (VABDLuv2i64:{ *:[v4i32] } DPR:{ *:[v2i32] }:$opA, DPR:{ *:[v2i32] }:$opB)
/* 68528*/        0, // EndSwitchOpcode
/* 68529*/      0, // EndSwitchOpcode
/* 68530*/    /*Scope*/ 18|128,1/*146*/, /*->68678*/
/* 68532*/      OPC_RecordChild0, // #0 = $Vm
/* 68533*/      OPC_MoveChild1,
/* 68534*/      OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 68537*/      OPC_MoveChild0,
/* 68538*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 68541*/      OPC_MoveChild0,
/* 68542*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 68545*/      OPC_MoveParent,
/* 68546*/      OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/* 68548*/      OPC_SwitchType /*2 cases */, 21, MVT::v8i8,// ->68572
/* 68551*/        OPC_MoveParent,
/* 68552*/        OPC_MoveParent,
/* 68553*/        OPC_CheckType, MVT::v2i32,
/* 68555*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 68557*/        OPC_EmitInteger, MVT::i32, 14, 
/* 68560*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68563*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMVNd), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (xor:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)) - Complexity = 13
                  // Dst: (VMVNd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm)
/* 68572*/      /*SwitchType*/ 103, MVT::v16i8,// ->68677
/* 68574*/        OPC_MoveParent,
/* 68575*/        OPC_MoveParent,
/* 68576*/        OPC_SwitchType /*3 cases */, 45, MVT::v4i32,// ->68624
/* 68579*/          OPC_Scope, 17, /*->68598*/ // 2 children in Scope
/* 68581*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 68583*/            OPC_EmitInteger, MVT::i32, 14, 
/* 68586*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68589*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMVNq), 0,
                          MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (xor:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)) - Complexity = 13
                      // Dst: (VMVNq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm)
/* 68598*/          /*Scope*/ 24, /*->68623*/
/* 68599*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 68601*/            OPC_EmitInteger, MVT::i32, 0, 
/* 68604*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68607*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 68613*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMVN), 0,
                          MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (xor:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)) - Complexity = 13
                      // Dst: (MVE_VMVN:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1)
/* 68623*/          0, /*End of Scope*/
/* 68624*/        /*SwitchType*/ 24, MVT::v8i16,// ->68650
/* 68626*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 68628*/          OPC_EmitInteger, MVT::i32, 0, 
/* 68631*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68634*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 68640*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMVN), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (xor:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, (bitconvert:{ *:[v8i16] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)) - Complexity = 13
                    // Dst: (MVE_VMVN:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1)
/* 68650*/        /*SwitchType*/ 24, MVT::v2i64,// ->68676
/* 68652*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 68654*/          OPC_EmitInteger, MVT::i32, 0, 
/* 68657*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68660*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 68666*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMVN), 0,
                        MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (xor:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val1, (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>)) - Complexity = 13
                    // Dst: (MVE_VMVN:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val1)
/* 68676*/        0, // EndSwitchType
/* 68677*/      0, // EndSwitchType
/* 68678*/    /*Scope*/ 19|128,1/*147*/, /*->68827*/
/* 68680*/      OPC_MoveChild0,
/* 68681*/      OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 68684*/      OPC_MoveChild0,
/* 68685*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 68688*/      OPC_MoveChild0,
/* 68689*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 68692*/      OPC_MoveParent,
/* 68693*/      OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/* 68695*/      OPC_SwitchType /*2 cases */, 22, MVT::v8i8,// ->68720
/* 68698*/        OPC_MoveParent,
/* 68699*/        OPC_MoveParent,
/* 68700*/        OPC_RecordChild1, // #0 = $Vm
/* 68701*/        OPC_CheckType, MVT::v2i32,
/* 68703*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 68705*/        OPC_EmitInteger, MVT::i32, 14, 
/* 68708*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68711*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMVNd), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (xor:{ *:[v2i32] } (bitconvert:{ *:[v2i32] } (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), DPR:{ *:[v2i32] }:$Vm) - Complexity = 13
                  // Dst: (VMVNd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm)
/* 68720*/      /*SwitchType*/ 104, MVT::v16i8,// ->68826
/* 68722*/        OPC_MoveParent,
/* 68723*/        OPC_MoveParent,
/* 68724*/        OPC_RecordChild1, // #0 = $Vm
/* 68725*/        OPC_SwitchType /*3 cases */, 45, MVT::v4i32,// ->68773
/* 68728*/          OPC_Scope, 17, /*->68747*/ // 2 children in Scope
/* 68730*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 68732*/            OPC_EmitInteger, MVT::i32, 14, 
/* 68735*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68738*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMVNq), 0,
                          MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (xor:{ *:[v4i32] } (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), QPR:{ *:[v4i32] }:$Vm) - Complexity = 13
                      // Dst: (VMVNq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm)
/* 68747*/          /*Scope*/ 24, /*->68772*/
/* 68748*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 68750*/            OPC_EmitInteger, MVT::i32, 0, 
/* 68753*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68756*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 68762*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMVN), 0,
                          MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (xor:{ *:[v4i32] } (bitconvert:{ *:[v4i32] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), MQPR:{ *:[v4i32] }:$val1) - Complexity = 13
                      // Dst: (MVE_VMVN:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1)
/* 68772*/          0, /*End of Scope*/
/* 68773*/        /*SwitchType*/ 24, MVT::v8i16,// ->68799
/* 68775*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 68777*/          OPC_EmitInteger, MVT::i32, 0, 
/* 68780*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68783*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 68789*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMVN), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (xor:{ *:[v8i16] } (bitconvert:{ *:[v8i16] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), MQPR:{ *:[v8i16] }:$val1) - Complexity = 13
                    // Dst: (MVE_VMVN:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1)
/* 68799*/        /*SwitchType*/ 24, MVT::v2i64,// ->68825
/* 68801*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 68803*/          OPC_EmitInteger, MVT::i32, 0, 
/* 68806*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68809*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 68815*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMVN), 0,
                        MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (xor:{ *:[v2i64] } (bitconvert:{ *:[v2i64] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>), MQPR:{ *:[v2i64] }:$val1) - Complexity = 13
                    // Dst: (MVE_VMVN:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val1)
/* 68825*/        0, // EndSwitchType
/* 68826*/      0, // EndSwitchType
/* 68827*/    /*Scope*/ 71, /*->68899*/
/* 68828*/      OPC_RecordChild0, // #0 = $pred
/* 68829*/      OPC_MoveChild1,
/* 68830*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::PREDICATE_CAST),
/* 68833*/      OPC_CheckChild0Integer, 127|128,127|128,3/*65535*/, 
/* 68837*/      OPC_CheckChild0Type, MVT::i32,
/* 68839*/      OPC_MoveParent,
/* 68840*/      OPC_SwitchType /*3 cases */, 17, MVT::v4i1,// ->68860
/* 68843*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 68845*/        OPC_EmitInteger, MVT::i32, 0, 
/* 68848*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68851*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPNOT), 0,
                      MVT::v4i1, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (xor:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$pred, (predicate_cast:{ *:[v4i1] } 65535:{ *:[i32] })) - Complexity = 11
                  // Dst: (MVE_VPNOT:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$pred)
/* 68860*/      /*SwitchType*/ 17, MVT::v8i1,// ->68879
/* 68862*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 68864*/        OPC_EmitInteger, MVT::i32, 0, 
/* 68867*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68870*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPNOT), 0,
                      MVT::v8i1, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (xor:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$pred, (predicate_cast:{ *:[v8i1] } 65535:{ *:[i32] })) - Complexity = 11
                  // Dst: (MVE_VPNOT:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$pred)
/* 68879*/      /*SwitchType*/ 17, MVT::v16i1,// ->68898
/* 68881*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 68883*/        OPC_EmitInteger, MVT::i32, 0, 
/* 68886*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68889*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPNOT), 0,
                      MVT::v16i1, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (xor:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$pred, (predicate_cast:{ *:[v16i1] } 65535:{ *:[i32] })) - Complexity = 11
                  // Dst: (MVE_VPNOT:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$pred)
/* 68898*/      0, // EndSwitchType
/* 68899*/    /*Scope*/ 71, /*->68971*/
/* 68900*/      OPC_MoveChild0,
/* 68901*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::PREDICATE_CAST),
/* 68904*/      OPC_CheckChild0Integer, 127|128,127|128,3/*65535*/, 
/* 68908*/      OPC_CheckChild0Type, MVT::i32,
/* 68910*/      OPC_MoveParent,
/* 68911*/      OPC_RecordChild1, // #0 = $pred
/* 68912*/      OPC_SwitchType /*3 cases */, 17, MVT::v4i1,// ->68932
/* 68915*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 68917*/        OPC_EmitInteger, MVT::i32, 0, 
/* 68920*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68923*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPNOT), 0,
                      MVT::v4i1, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (xor:{ *:[v4i1] } (predicate_cast:{ *:[v4i1] } 65535:{ *:[i32] }), VCCR:{ *:[v4i1] }:$pred) - Complexity = 11
                  // Dst: (MVE_VPNOT:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$pred)
/* 68932*/      /*SwitchType*/ 17, MVT::v8i1,// ->68951
/* 68934*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 68936*/        OPC_EmitInteger, MVT::i32, 0, 
/* 68939*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68942*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPNOT), 0,
                      MVT::v8i1, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (xor:{ *:[v8i1] } (predicate_cast:{ *:[v8i1] } 65535:{ *:[i32] }), VCCR:{ *:[v8i1] }:$pred) - Complexity = 11
                  // Dst: (MVE_VPNOT:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$pred)
/* 68951*/      /*SwitchType*/ 17, MVT::v16i1,// ->68970
/* 68953*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 68955*/        OPC_EmitInteger, MVT::i32, 0, 
/* 68958*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68961*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPNOT), 0,
                      MVT::v16i1, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (xor:{ *:[v16i1] } (predicate_cast:{ *:[v16i1] } 65535:{ *:[i32] }), VCCR:{ *:[v16i1] }:$pred) - Complexity = 11
                  // Dst: (MVE_VPNOT:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$pred)
/* 68970*/      0, // EndSwitchType
/* 68971*/    /*Scope*/ 39, /*->69011*/
/* 68972*/      OPC_RecordChild0, // #0 = $val1
/* 68973*/      OPC_MoveChild1,
/* 68974*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 68977*/      OPC_MoveChild0,
/* 68978*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 68981*/      OPC_MoveParent,
/* 68982*/      OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/* 68984*/      OPC_MoveParent,
/* 68985*/      OPC_CheckType, MVT::v16i8,
/* 68987*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 68989*/      OPC_EmitInteger, MVT::i32, 0, 
/* 68992*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 68995*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 69001*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMVN), 0,
                    MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (xor:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>) - Complexity = 10
                // Dst: (MVE_VMVN:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1)
/* 69011*/    /*Scope*/ 39, /*->69051*/
/* 69012*/      OPC_MoveChild0,
/* 69013*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 69016*/      OPC_MoveChild0,
/* 69017*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 69020*/      OPC_MoveParent,
/* 69021*/      OPC_CheckPredicate, 13, // Predicate_NEONimmAllOnesV
/* 69023*/      OPC_MoveParent,
/* 69024*/      OPC_RecordChild1, // #0 = $val1
/* 69025*/      OPC_CheckType, MVT::v16i8,
/* 69027*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 69029*/      OPC_EmitInteger, MVT::i32, 0, 
/* 69032*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69035*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 69041*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMVN), 0,
                    MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (xor:{ *:[v16i8] } (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllOnesV>>, MQPR:{ *:[v16i8] }:$val1) - Complexity = 10
                // Dst: (MVE_VMVN:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1)
/* 69051*/    /*Scope*/ 69|128,2/*325*/, /*->69378*/
/* 69053*/      OPC_RecordChild0, // #0 = $Vn
/* 69054*/      OPC_RecordChild1, // #1 = $Vm
/* 69055*/      OPC_SwitchType /*8 cases */, 18, MVT::v2i32,// ->69076
/* 69058*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 69060*/        OPC_EmitInteger, MVT::i32, 14, 
/* 69063*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69066*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VEORd), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (xor:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 3
                  // Dst: (VEORd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 69076*/      /*SwitchType*/ 47, MVT::v4i32,// ->69125
/* 69078*/        OPC_Scope, 18, /*->69098*/ // 2 children in Scope
/* 69080*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 69082*/          OPC_EmitInteger, MVT::i32, 14, 
/* 69085*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69088*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VEORq), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (xor:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 3
                    // Dst: (VEORq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 69098*/        /*Scope*/ 25, /*->69124*/
/* 69099*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 69101*/          OPC_EmitInteger, MVT::i32, 0, 
/* 69104*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69107*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 69113*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VEOR), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (xor:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, MQPR:{ *:[v4i32] }:$val2) - Complexity = 3
                    // Dst: (MVE_VEOR:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, MQPR:{ *:[v4i32] }:$val2)
/* 69124*/        0, /*End of Scope*/
/* 69125*/      /*SwitchType*/ 25, MVT::v16i8,// ->69152
/* 69127*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 69129*/        OPC_EmitInteger, MVT::i32, 0, 
/* 69132*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69135*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 69141*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VEOR), 0,
                      MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (xor:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, MQPR:{ *:[v16i8] }:$val2) - Complexity = 3
                  // Dst: (MVE_VEOR:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, MQPR:{ *:[v16i8] }:$val2)
/* 69152*/      /*SwitchType*/ 25, MVT::v8i16,// ->69179
/* 69154*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 69156*/        OPC_EmitInteger, MVT::i32, 0, 
/* 69159*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69162*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 69168*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VEOR), 0,
                      MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (xor:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, MQPR:{ *:[v8i16] }:$val2) - Complexity = 3
                  // Dst: (MVE_VEOR:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, MQPR:{ *:[v8i16] }:$val2)
/* 69179*/      /*SwitchType*/ 25, MVT::v2i64,// ->69206
/* 69181*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 69183*/        OPC_EmitInteger, MVT::i32, 0, 
/* 69186*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69189*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 69195*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VEOR), 0,
                      MVT::v2i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (xor:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val1, MQPR:{ *:[v2i64] }:$val2) - Complexity = 3
                  // Dst: (MVE_VEOR:{ *:[v2i64] } MQPR:{ *:[v2i64] }:$val1, MQPR:{ *:[v2i64] }:$val2)
/* 69206*/      /*SwitchType*/ 55, MVT::v16i1,// ->69263
/* 69208*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 69210*/        OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 69213*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::i32, 2/*#Ops*/, 0, 2,  // Results = #3
/* 69221*/        OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 69224*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::i32, 2/*#Ops*/, 1, 4,  // Results = #5
/* 69232*/        OPC_EmitInteger, MVT::i32, 14, 
/* 69235*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69238*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69241*/        OPC_EmitNode1, TARGET_VAL(ARM::t2EORrr), 0,
                      MVT::i32, 5/*#Ops*/, 3, 5, 6, 7, 8,  // Results = #9
/* 69252*/        OPC_EmitInteger, MVT::i32, ARM::VCCRRegClassID,
/* 69255*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v16i1, 2/*#Ops*/, 9, 10, 
                  // Src: (xor:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$p1, VCCR:{ *:[v16i1] }:$p2) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[v16i1] } (t2EORrr:{ *:[i32] } (COPY_TO_REGCLASS:{ *:[i32] } VCCR:{ *:[v16i1] }:$p1, rGPR:{ *:[i32] }), (COPY_TO_REGCLASS:{ *:[i32] } VCCR:{ *:[v16i1] }:$p2, rGPR:{ *:[i32] })), VCCR:{ *:[i32] })
/* 69263*/      /*SwitchType*/ 55, MVT::v8i1,// ->69320
/* 69265*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 69267*/        OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 69270*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::i32, 2/*#Ops*/, 0, 2,  // Results = #3
/* 69278*/        OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 69281*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::i32, 2/*#Ops*/, 1, 4,  // Results = #5
/* 69289*/        OPC_EmitInteger, MVT::i32, 14, 
/* 69292*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69295*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69298*/        OPC_EmitNode1, TARGET_VAL(ARM::t2EORrr), 0,
                      MVT::i32, 5/*#Ops*/, 3, 5, 6, 7, 8,  // Results = #9
/* 69309*/        OPC_EmitInteger, MVT::i32, ARM::VCCRRegClassID,
/* 69312*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v8i1, 2/*#Ops*/, 9, 10, 
                  // Src: (xor:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$p1, VCCR:{ *:[v8i1] }:$p2) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[v8i1] } (t2EORrr:{ *:[i32] } (COPY_TO_REGCLASS:{ *:[i32] } VCCR:{ *:[v8i1] }:$p1, rGPR:{ *:[i32] }), (COPY_TO_REGCLASS:{ *:[i32] } VCCR:{ *:[v8i1] }:$p2, rGPR:{ *:[i32] })), VCCR:{ *:[i32] })
/* 69320*/      /*SwitchType*/ 55, MVT::v4i1,// ->69377
/* 69322*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 69324*/        OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 69327*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::i32, 2/*#Ops*/, 0, 2,  // Results = #3
/* 69335*/        OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 69338*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::i32, 2/*#Ops*/, 1, 4,  // Results = #5
/* 69346*/        OPC_EmitInteger, MVT::i32, 14, 
/* 69349*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69352*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69355*/        OPC_EmitNode1, TARGET_VAL(ARM::t2EORrr), 0,
                      MVT::i32, 5/*#Ops*/, 3, 5, 6, 7, 8,  // Results = #9
/* 69366*/        OPC_EmitInteger, MVT::i32, ARM::VCCRRegClassID,
/* 69369*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v4i1, 2/*#Ops*/, 9, 10, 
                  // Src: (xor:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$p1, VCCR:{ *:[v4i1] }:$p2) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[v4i1] } (t2EORrr:{ *:[i32] } (COPY_TO_REGCLASS:{ *:[i32] } VCCR:{ *:[v4i1] }:$p1, rGPR:{ *:[i32] }), (COPY_TO_REGCLASS:{ *:[i32] } VCCR:{ *:[v4i1] }:$p2, rGPR:{ *:[i32] })), VCCR:{ *:[i32] })
/* 69377*/      0, // EndSwitchType
/* 69378*/    0, /*End of Scope*/
/* 69379*/  /*SwitchOpcode*/ 80|128,11/*1488*/, TARGET_VAL(ISD::MUL),// ->70871
/* 69383*/    OPC_Scope, 46|128,1/*174*/, /*->69560*/ // 14 children in Scope
/* 69386*/      OPC_MoveChild0,
/* 69387*/      OPC_SwitchOpcode /*2 cases */, 109, TARGET_VAL(ISD::SRA),// ->69500
/* 69391*/        OPC_RecordChild0, // #0 = $Rn
/* 69392*/        OPC_CheckChild1Integer, 16, 
/* 69394*/        OPC_CheckChild1Type, MVT::i32,
/* 69396*/        OPC_MoveParent,
/* 69397*/        OPC_MoveChild1,
/* 69398*/        OPC_SwitchOpcode /*2 cases */, 48, TARGET_VAL(ISD::SRA),// ->69450
/* 69402*/          OPC_RecordChild0, // #1 = $Rm
/* 69403*/          OPC_CheckChild1Integer, 16, 
/* 69405*/          OPC_CheckChild1Type, MVT::i32,
/* 69407*/          OPC_MoveParent,
/* 69408*/          OPC_CheckType, MVT::i32,
/* 69410*/          OPC_Scope, 18, /*->69430*/ // 2 children in Scope
/* 69412*/            OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 69414*/            OPC_EmitInteger, MVT::i32, 14, 
/* 69417*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69420*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::SMULTT), 0,
                          MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (mul:{ *:[i32] } (sra:{ *:[i32] } GPR:{ *:[i32] }:$Rn, 16:{ *:[i32] }), (sra:{ *:[i32] } GPR:{ *:[i32] }:$Rm, 16:{ *:[i32] })) - Complexity = 19
                      // Dst: (SMULTT:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 69430*/          /*Scope*/ 18, /*->69449*/
/* 69431*/            OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 69433*/            OPC_EmitInteger, MVT::i32, 14, 
/* 69436*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69439*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMULTT), 0,
                          MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (mul:{ *:[i32] } (sra:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, 16:{ *:[i32] }), (sra:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 16:{ *:[i32] })) - Complexity = 19
                      // Dst: (t2SMULTT:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 69449*/          0, /*End of Scope*/
/* 69450*/        /*SwitchOpcode*/ 46, TARGET_VAL(ISD::SIGN_EXTEND_INREG),// ->69499
/* 69453*/          OPC_RecordChild0, // #1 = $Rm
/* 69454*/          OPC_MoveChild1,
/* 69455*/          OPC_CheckValueType, MVT::i16,
/* 69457*/          OPC_MoveParent,
/* 69458*/          OPC_MoveParent,
/* 69459*/          OPC_Scope, 18, /*->69479*/ // 2 children in Scope
/* 69461*/            OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 69463*/            OPC_EmitInteger, MVT::i32, 14, 
/* 69466*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69469*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::SMULTB), 0,
                          MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (mul:{ *:[i32] } (sra:{ *:[i32] } GPR:{ *:[i32] }:$Rn, 16:{ *:[i32] }), (sext_inreg:{ *:[i32] } GPR:{ *:[i32] }:$Rm, i16:{ *:[Other] })) - Complexity = 14
                      // Dst: (SMULTB:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 69479*/          /*Scope*/ 18, /*->69498*/
/* 69480*/            OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 69482*/            OPC_EmitInteger, MVT::i32, 14, 
/* 69485*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69488*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMULTB), 0,
                          MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (mul:{ *:[i32] } (sra:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, 16:{ *:[i32] }), (sext_inreg:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, i16:{ *:[Other] })) - Complexity = 14
                      // Dst: (t2SMULTB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 69498*/          0, /*End of Scope*/
/* 69499*/        0, // EndSwitchOpcode
/* 69500*/      /*SwitchOpcode*/ 56, TARGET_VAL(ISD::SIGN_EXTEND_INREG),// ->69559
/* 69503*/        OPC_RecordChild0, // #0 = $Rn
/* 69504*/        OPC_MoveChild1,
/* 69505*/        OPC_CheckValueType, MVT::i16,
/* 69507*/        OPC_MoveParent,
/* 69508*/        OPC_MoveParent,
/* 69509*/        OPC_MoveChild1,
/* 69510*/        OPC_CheckOpcode, TARGET_VAL(ISD::SRA),
/* 69513*/        OPC_RecordChild0, // #1 = $Rm
/* 69514*/        OPC_CheckChild1Integer, 16, 
/* 69516*/        OPC_CheckChild1Type, MVT::i32,
/* 69518*/        OPC_MoveParent,
/* 69519*/        OPC_Scope, 18, /*->69539*/ // 2 children in Scope
/* 69521*/          OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 69523*/          OPC_EmitInteger, MVT::i32, 14, 
/* 69526*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69529*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SMULBT), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (mul:{ *:[i32] } (sext_inreg:{ *:[i32] } GPR:{ *:[i32] }:$Rn, i16:{ *:[Other] }), (sra:{ *:[i32] } GPR:{ *:[i32] }:$Rm, 16:{ *:[i32] })) - Complexity = 14
                    // Dst: (SMULBT:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 69539*/        /*Scope*/ 18, /*->69558*/
/* 69540*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 69542*/          OPC_EmitInteger, MVT::i32, 14, 
/* 69545*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69548*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMULBT), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (mul:{ *:[i32] } (sext_inreg:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, i16:{ *:[Other] }), (sra:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 16:{ *:[i32] })) - Complexity = 14
                    // Dst: (t2SMULBT:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 69558*/        0, /*End of Scope*/
/* 69559*/      0, // EndSwitchOpcode
/* 69560*/    /*Scope*/ 35, /*->69596*/
/* 69561*/      OPC_RecordChild0, // #0 = $a
/* 69562*/      OPC_MoveChild0,
/* 69563*/      OPC_CheckPredicate, 16, // Predicate_sext_16_node
/* 69565*/      OPC_MoveParent,
/* 69566*/      OPC_MoveChild1,
/* 69567*/      OPC_CheckOpcode, TARGET_VAL(ISD::SRA),
/* 69570*/      OPC_RecordChild0, // #1 = $b
/* 69571*/      OPC_CheckChild1Integer, 16, 
/* 69573*/      OPC_CheckChild1Type, MVT::i32,
/* 69575*/      OPC_MoveParent,
/* 69576*/      OPC_CheckType, MVT::i32,
/* 69578*/      OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 69580*/      OPC_EmitInteger, MVT::i32, 14, 
/* 69583*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69586*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::SMULBT), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (mul:{ *:[i32] } GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$a, (sra:{ *:[i32] } GPR:{ *:[i32] }:$b, 16:{ *:[i32] })) - Complexity = 12
                // Dst: (SMULBT:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b)
/* 69596*/    /*Scope*/ 35, /*->69632*/
/* 69597*/      OPC_MoveChild0,
/* 69598*/      OPC_CheckOpcode, TARGET_VAL(ISD::SRA),
/* 69601*/      OPC_RecordChild0, // #0 = $a
/* 69602*/      OPC_CheckChild1Integer, 16, 
/* 69604*/      OPC_CheckChild1Type, MVT::i32,
/* 69606*/      OPC_MoveParent,
/* 69607*/      OPC_RecordChild1, // #1 = $b
/* 69608*/      OPC_MoveChild1,
/* 69609*/      OPC_CheckPredicate, 16, // Predicate_sext_16_node
/* 69611*/      OPC_MoveParent,
/* 69612*/      OPC_CheckType, MVT::i32,
/* 69614*/      OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 69616*/      OPC_EmitInteger, MVT::i32, 14, 
/* 69619*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69622*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::SMULTB), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (mul:{ *:[i32] } (sra:{ *:[i32] } GPR:{ *:[i32] }:$a, 16:{ *:[i32] }), GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$b) - Complexity = 12
                // Dst: (SMULTB:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b)
/* 69632*/    /*Scope*/ 35, /*->69668*/
/* 69633*/      OPC_RecordChild0, // #0 = $Rn
/* 69634*/      OPC_MoveChild0,
/* 69635*/      OPC_CheckPredicate, 16, // Predicate_sext_16_node
/* 69637*/      OPC_MoveParent,
/* 69638*/      OPC_MoveChild1,
/* 69639*/      OPC_CheckOpcode, TARGET_VAL(ISD::SRA),
/* 69642*/      OPC_RecordChild0, // #1 = $Rm
/* 69643*/      OPC_CheckChild1Integer, 16, 
/* 69645*/      OPC_CheckChild1Type, MVT::i32,
/* 69647*/      OPC_MoveParent,
/* 69648*/      OPC_CheckType, MVT::i32,
/* 69650*/      OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 69652*/      OPC_EmitInteger, MVT::i32, 14, 
/* 69655*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69658*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMULBT), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (mul:{ *:[i32] } GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$Rn, (sra:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, 16:{ *:[i32] })) - Complexity = 12
                // Dst: (t2SMULBT:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 69668*/    /*Scope*/ 96, /*->69765*/
/* 69669*/      OPC_MoveChild0,
/* 69670*/      OPC_SwitchOpcode /*2 cases */, 31, TARGET_VAL(ISD::SRA),// ->69705
/* 69674*/        OPC_RecordChild0, // #0 = $Rn
/* 69675*/        OPC_CheckChild1Integer, 16, 
/* 69677*/        OPC_CheckChild1Type, MVT::i32,
/* 69679*/        OPC_MoveParent,
/* 69680*/        OPC_RecordChild1, // #1 = $Rm
/* 69681*/        OPC_MoveChild1,
/* 69682*/        OPC_CheckPredicate, 16, // Predicate_sext_16_node
/* 69684*/        OPC_MoveParent,
/* 69685*/        OPC_CheckType, MVT::i32,
/* 69687*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 69689*/        OPC_EmitInteger, MVT::i32, 14, 
/* 69692*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69695*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMULTB), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (mul:{ *:[i32] } (sra:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, 16:{ *:[i32] }), GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$Rm) - Complexity = 12
                  // Dst: (t2SMULTB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 69705*/      /*SwitchOpcode*/ 56, TARGET_VAL(ISD::SIGN_EXTEND_INREG),// ->69764
/* 69708*/        OPC_RecordChild0, // #0 = $Rn
/* 69709*/        OPC_MoveChild1,
/* 69710*/        OPC_CheckValueType, MVT::i16,
/* 69712*/        OPC_MoveParent,
/* 69713*/        OPC_MoveParent,
/* 69714*/        OPC_MoveChild1,
/* 69715*/        OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/* 69718*/        OPC_RecordChild0, // #1 = $Rm
/* 69719*/        OPC_MoveChild1,
/* 69720*/        OPC_CheckValueType, MVT::i16,
/* 69722*/        OPC_MoveParent,
/* 69723*/        OPC_MoveParent,
/* 69724*/        OPC_Scope, 18, /*->69744*/ // 2 children in Scope
/* 69726*/          OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 69728*/          OPC_EmitInteger, MVT::i32, 14, 
/* 69731*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69734*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SMULBB), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (mul:{ *:[i32] } (sext_inreg:{ *:[i32] } GPR:{ *:[i32] }:$Rn, i16:{ *:[Other] }), (sext_inreg:{ *:[i32] } GPR:{ *:[i32] }:$Rm, i16:{ *:[Other] })) - Complexity = 9
                    // Dst: (SMULBB:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 69744*/        /*Scope*/ 18, /*->69763*/
/* 69745*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 69747*/          OPC_EmitInteger, MVT::i32, 14, 
/* 69750*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69753*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMULBB), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (mul:{ *:[i32] } (sext_inreg:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, i16:{ *:[Other] }), (sext_inreg:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, i16:{ *:[Other] })) - Complexity = 9
                    // Dst: (t2SMULBB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 69763*/        0, /*End of Scope*/
/* 69764*/      0, // EndSwitchOpcode
/* 69765*/    /*Scope*/ 55, /*->69821*/
/* 69766*/      OPC_RecordChild0, // #0 = $a
/* 69767*/      OPC_MoveChild0,
/* 69768*/      OPC_CheckPredicate, 16, // Predicate_sext_16_node
/* 69770*/      OPC_MoveParent,
/* 69771*/      OPC_MoveChild1,
/* 69772*/      OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/* 69775*/      OPC_RecordChild0, // #1 = $b
/* 69776*/      OPC_MoveChild1,
/* 69777*/      OPC_CheckValueType, MVT::i16,
/* 69779*/      OPC_MoveParent,
/* 69780*/      OPC_MoveParent,
/* 69781*/      OPC_Scope, 18, /*->69801*/ // 2 children in Scope
/* 69783*/        OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 69785*/        OPC_EmitInteger, MVT::i32, 14, 
/* 69788*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69791*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMULBB), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (mul:{ *:[i32] } GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$a, (sext_inreg:{ *:[i32] } GPR:{ *:[i32] }:$b, i16:{ *:[Other] })) - Complexity = 7
                  // Dst: (SMULBB:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b)
/* 69801*/      /*Scope*/ 18, /*->69820*/
/* 69802*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 69804*/        OPC_EmitInteger, MVT::i32, 14, 
/* 69807*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69810*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMULBB), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (mul:{ *:[i32] } GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$Rn, (sext_inreg:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, i16:{ *:[Other] })) - Complexity = 7
                  // Dst: (t2SMULBB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 69820*/      0, /*End of Scope*/
/* 69821*/    /*Scope*/ 55, /*->69877*/
/* 69822*/      OPC_MoveChild0,
/* 69823*/      OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND_INREG),
/* 69826*/      OPC_RecordChild0, // #0 = $b
/* 69827*/      OPC_MoveChild1,
/* 69828*/      OPC_CheckValueType, MVT::i16,
/* 69830*/      OPC_MoveParent,
/* 69831*/      OPC_MoveParent,
/* 69832*/      OPC_RecordChild1, // #1 = $a
/* 69833*/      OPC_MoveChild1,
/* 69834*/      OPC_CheckPredicate, 16, // Predicate_sext_16_node
/* 69836*/      OPC_MoveParent,
/* 69837*/      OPC_Scope, 18, /*->69857*/ // 2 children in Scope
/* 69839*/        OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 69841*/        OPC_EmitInteger, MVT::i32, 14, 
/* 69844*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69847*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMULBB), 0,
                      MVT::i32, 4/*#Ops*/, 1, 0, 2, 3, 
                  // Src: (mul:{ *:[i32] } (sext_inreg:{ *:[i32] } GPR:{ *:[i32] }:$b, i16:{ *:[Other] }), GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$a) - Complexity = 7
                  // Dst: (SMULBB:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b)
/* 69857*/      /*Scope*/ 18, /*->69876*/
/* 69858*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 69860*/        OPC_EmitInteger, MVT::i32, 14, 
/* 69863*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69866*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMULBB), 0,
                      MVT::i32, 4/*#Ops*/, 1, 0, 2, 3, 
                  // Src: (mul:{ *:[i32] } (sext_inreg:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, i16:{ *:[Other] }), GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$Rn) - Complexity = 7
                  // Dst: (t2SMULBB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 69876*/      0, /*End of Scope*/
/* 69877*/    /*Scope*/ 123|128,1/*251*/, /*->70130*/
/* 69879*/      OPC_RecordChild0, // #0 = $a
/* 69880*/      OPC_Scope, 29, /*->69911*/ // 3 children in Scope
/* 69882*/        OPC_MoveChild0,
/* 69883*/        OPC_CheckPredicate, 16, // Predicate_sext_16_node
/* 69885*/        OPC_MoveParent,
/* 69886*/        OPC_RecordChild1, // #1 = $b
/* 69887*/        OPC_MoveChild1,
/* 69888*/        OPC_CheckPredicate, 16, // Predicate_sext_16_node
/* 69890*/        OPC_MoveParent,
/* 69891*/        OPC_CheckType, MVT::i32,
/* 69893*/        OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 69895*/        OPC_EmitInteger, MVT::i32, 14, 
/* 69898*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69901*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMULBB), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (mul:{ *:[i32] } GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$a, GPR:{ *:[i32] }<<P:Predicate_sext_16_node>>:$b) - Complexity = 5
                  // Dst: (SMULBB:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b)
/* 69911*/      /*Scope*/ 93, /*->70005*/
/* 69912*/        OPC_RecordChild1, // #1 = $Rm
/* 69913*/        OPC_CheckType, MVT::i32,
/* 69915*/        OPC_Scope, 22, /*->69939*/ // 4 children in Scope
/* 69917*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 69919*/          OPC_EmitInteger, MVT::i32, 14, 
/* 69922*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69925*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69928*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MUL), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (mul:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 3
                    // Dst: (MUL:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 69939*/        /*Scope*/ 22, /*->69962*/
/* 69940*/          OPC_CheckPatternPredicate, 61, // (!Subtarget->isThumb()) && (!Subtarget->hasV6Ops()) && (Subtarget->useMulOps())
/* 69942*/          OPC_EmitInteger, MVT::i32, 14, 
/* 69945*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69948*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69951*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MULv5), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (mul:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm) - Complexity = 3
                    // Dst: (MULv5:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm)
/* 69962*/        /*Scope*/ 22, /*->69985*/
/* 69963*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 69965*/          OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 69968*/          OPC_EmitInteger, MVT::i32, 14, 
/* 69971*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69974*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tMUL), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (mul:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm) - Complexity = 3
                    // Dst: (tMUL:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm)
/* 69985*/        /*Scope*/ 18, /*->70004*/
/* 69986*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 69988*/          OPC_EmitInteger, MVT::i32, 14, 
/* 69991*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 69994*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MUL), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (mul:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                    // Dst: (t2MUL:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 70004*/        0, /*End of Scope*/
/* 70005*/      /*Scope*/ 123, /*->70129*/
/* 70006*/        OPC_MoveChild1,
/* 70007*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 70010*/        OPC_RecordChild0, // #1 = $Vm
/* 70011*/        OPC_Scope, 57, /*->70070*/ // 2 children in Scope
/* 70013*/          OPC_CheckChild0Type, MVT::v4i16,
/* 70015*/          OPC_RecordChild1, // #2 = $lane
/* 70016*/          OPC_MoveChild1,
/* 70017*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 70020*/          OPC_MoveParent,
/* 70021*/          OPC_MoveParent,
/* 70022*/          OPC_SwitchType /*2 cases */, 21, MVT::v4i16,// ->70046
/* 70025*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 70027*/            OPC_EmitConvertToTarget, 2,
/* 70029*/            OPC_EmitInteger, MVT::i32, 14, 
/* 70032*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70035*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslv4i16), 0,
                          MVT::v4i16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                      // Src: (mul:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)) - Complexity = 9
                      // Dst: (VMULslv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 70046*/          /*SwitchType*/ 21, MVT::v8i16,// ->70069
/* 70048*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 70050*/            OPC_EmitConvertToTarget, 2,
/* 70052*/            OPC_EmitInteger, MVT::i32, 14, 
/* 70055*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70058*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslv8i16), 0,
                          MVT::v8i16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                      // Src: (mul:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, (ARMvduplane:{ *:[v8i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)) - Complexity = 9
                      // Dst: (VMULslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 70069*/          0, // EndSwitchType
/* 70070*/        /*Scope*/ 57, /*->70128*/
/* 70071*/          OPC_CheckChild0Type, MVT::v2i32,
/* 70073*/          OPC_RecordChild1, // #2 = $lane
/* 70074*/          OPC_MoveChild1,
/* 70075*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 70078*/          OPC_MoveParent,
/* 70079*/          OPC_MoveParent,
/* 70080*/          OPC_SwitchType /*2 cases */, 21, MVT::v2i32,// ->70104
/* 70083*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 70085*/            OPC_EmitConvertToTarget, 2,
/* 70087*/            OPC_EmitInteger, MVT::i32, 14, 
/* 70090*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70093*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslv2i32), 0,
                          MVT::v2i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                      // Src: (mul:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)) - Complexity = 9
                      // Dst: (VMULslv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 70104*/          /*SwitchType*/ 21, MVT::v4i32,// ->70127
/* 70106*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 70108*/            OPC_EmitConvertToTarget, 2,
/* 70110*/            OPC_EmitInteger, MVT::i32, 14, 
/* 70113*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70116*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslv4i32), 0,
                          MVT::v4i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                      // Src: (mul:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, (ARMvduplane:{ *:[v4i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)) - Complexity = 9
                      // Dst: (VMULslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 70127*/          0, // EndSwitchType
/* 70128*/        0, /*End of Scope*/
/* 70129*/      0, /*End of Scope*/
/* 70130*/    /*Scope*/ 125, /*->70256*/
/* 70131*/      OPC_MoveChild0,
/* 70132*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 70135*/      OPC_RecordChild0, // #0 = $Vm
/* 70136*/      OPC_Scope, 58, /*->70196*/ // 2 children in Scope
/* 70138*/        OPC_CheckChild0Type, MVT::v4i16,
/* 70140*/        OPC_RecordChild1, // #1 = $lane
/* 70141*/        OPC_MoveChild1,
/* 70142*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 70145*/        OPC_MoveParent,
/* 70146*/        OPC_MoveParent,
/* 70147*/        OPC_RecordChild1, // #2 = $Vn
/* 70148*/        OPC_SwitchType /*2 cases */, 21, MVT::v4i16,// ->70172
/* 70151*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 70153*/          OPC_EmitConvertToTarget, 1,
/* 70155*/          OPC_EmitInteger, MVT::i32, 14, 
/* 70158*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70161*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslv4i16), 0,
                        MVT::v4i16, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (mul:{ *:[v4i16] } (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v4i16] }:$Vn) - Complexity = 9
                    // Dst: (VMULslv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 70172*/        /*SwitchType*/ 21, MVT::v8i16,// ->70195
/* 70174*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 70176*/          OPC_EmitConvertToTarget, 1,
/* 70178*/          OPC_EmitInteger, MVT::i32, 14, 
/* 70181*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70184*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslv8i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (mul:{ *:[v8i16] } (ARMvduplane:{ *:[v8i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane), QPR:{ *:[v8i16] }:$Vn) - Complexity = 9
                    // Dst: (VMULslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 70195*/        0, // EndSwitchType
/* 70196*/      /*Scope*/ 58, /*->70255*/
/* 70197*/        OPC_CheckChild0Type, MVT::v2i32,
/* 70199*/        OPC_RecordChild1, // #1 = $lane
/* 70200*/        OPC_MoveChild1,
/* 70201*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 70204*/        OPC_MoveParent,
/* 70205*/        OPC_MoveParent,
/* 70206*/        OPC_RecordChild1, // #2 = $Vn
/* 70207*/        OPC_SwitchType /*2 cases */, 21, MVT::v2i32,// ->70231
/* 70210*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 70212*/          OPC_EmitConvertToTarget, 1,
/* 70214*/          OPC_EmitInteger, MVT::i32, 14, 
/* 70217*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70220*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslv2i32), 0,
                        MVT::v2i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (mul:{ *:[v2i32] } (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v2i32] }:$Vn) - Complexity = 9
                    // Dst: (VMULslv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 70231*/        /*SwitchType*/ 21, MVT::v4i32,// ->70254
/* 70233*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 70235*/          OPC_EmitConvertToTarget, 1,
/* 70237*/          OPC_EmitInteger, MVT::i32, 14, 
/* 70240*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70243*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslv4i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (mul:{ *:[v4i32] } (ARMvduplane:{ *:[v4i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane), QPR:{ *:[v4i32] }:$Vn) - Complexity = 9
                    // Dst: (VMULslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 70254*/        0, // EndSwitchType
/* 70255*/      0, /*End of Scope*/
/* 70256*/    /*Scope*/ 106, /*->70363*/
/* 70257*/      OPC_RecordChild0, // #0 = $src1
/* 70258*/      OPC_MoveChild1,
/* 70259*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 70262*/      OPC_RecordChild0, // #1 = $src2
/* 70263*/      OPC_Scope, 48, /*->70313*/ // 2 children in Scope
/* 70265*/        OPC_CheckChild0Type, MVT::v8i16,
/* 70267*/        OPC_RecordChild1, // #2 = $lane
/* 70268*/        OPC_MoveChild1,
/* 70269*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 70272*/        OPC_MoveParent,
/* 70273*/        OPC_MoveParent,
/* 70274*/        OPC_CheckType, MVT::v8i16,
/* 70276*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 70278*/        OPC_EmitConvertToTarget, 2,
/* 70280*/        OPC_EmitNodeXForm, 5, 3, // DSubReg_i16_reg
/* 70283*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v4i16, 2/*#Ops*/, 1, 4,  // Results = #5
/* 70291*/        OPC_EmitConvertToTarget, 2,
/* 70293*/        OPC_EmitNodeXForm, 6, 6, // SubReg_i16_lane
/* 70296*/        OPC_EmitInteger, MVT::i32, 14, 
/* 70299*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70302*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslv8i16), 0,
                      MVT::v8i16, 5/*#Ops*/, 0, 5, 7, 8, 9, 
                  // Src: (mul:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (ARMvduplane:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src2, (imm:{ *:[i32] }):$lane)) - Complexity = 9
                  // Dst: (VMULslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (EXTRACT_SUBREG:{ *:[v4i16] } QPR:{ *:[v8i16] }:$src2, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 70313*/      /*Scope*/ 48, /*->70362*/
/* 70314*/        OPC_CheckChild0Type, MVT::v4i32,
/* 70316*/        OPC_RecordChild1, // #2 = $lane
/* 70317*/        OPC_MoveChild1,
/* 70318*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 70321*/        OPC_MoveParent,
/* 70322*/        OPC_MoveParent,
/* 70323*/        OPC_CheckType, MVT::v4i32,
/* 70325*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 70327*/        OPC_EmitConvertToTarget, 2,
/* 70329*/        OPC_EmitNodeXForm, 7, 3, // DSubReg_i32_reg
/* 70332*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v2i32, 2/*#Ops*/, 1, 4,  // Results = #5
/* 70340*/        OPC_EmitConvertToTarget, 2,
/* 70342*/        OPC_EmitNodeXForm, 8, 6, // SubReg_i32_lane
/* 70345*/        OPC_EmitInteger, MVT::i32, 14, 
/* 70348*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70351*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslv4i32), 0,
                      MVT::v4i32, 5/*#Ops*/, 0, 5, 7, 8, 9, 
                  // Src: (mul:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (ARMvduplane:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src2, (imm:{ *:[i32] }):$lane)) - Complexity = 9
                  // Dst: (VMULslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (EXTRACT_SUBREG:{ *:[v2i32] } QPR:{ *:[v4i32] }:$src2, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 70362*/      0, /*End of Scope*/
/* 70363*/    /*Scope*/ 107, /*->70471*/
/* 70364*/      OPC_MoveChild0,
/* 70365*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 70368*/      OPC_RecordChild0, // #0 = $src2
/* 70369*/      OPC_Scope, 49, /*->70420*/ // 2 children in Scope
/* 70371*/        OPC_CheckChild0Type, MVT::v8i16,
/* 70373*/        OPC_RecordChild1, // #1 = $lane
/* 70374*/        OPC_MoveChild1,
/* 70375*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 70378*/        OPC_MoveParent,
/* 70379*/        OPC_MoveParent,
/* 70380*/        OPC_RecordChild1, // #2 = $src1
/* 70381*/        OPC_CheckType, MVT::v8i16,
/* 70383*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 70385*/        OPC_EmitConvertToTarget, 1,
/* 70387*/        OPC_EmitNodeXForm, 5, 3, // DSubReg_i16_reg
/* 70390*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v4i16, 2/*#Ops*/, 0, 4,  // Results = #5
/* 70398*/        OPC_EmitConvertToTarget, 1,
/* 70400*/        OPC_EmitNodeXForm, 6, 6, // SubReg_i16_lane
/* 70403*/        OPC_EmitInteger, MVT::i32, 14, 
/* 70406*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70409*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslv8i16), 0,
                      MVT::v8i16, 5/*#Ops*/, 2, 5, 7, 8, 9, 
                  // Src: (mul:{ *:[v8i16] } (ARMvduplane:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src2, (imm:{ *:[i32] }):$lane), QPR:{ *:[v8i16] }:$src1) - Complexity = 9
                  // Dst: (VMULslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (EXTRACT_SUBREG:{ *:[v4i16] } QPR:{ *:[v8i16] }:$src2, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 70420*/      /*Scope*/ 49, /*->70470*/
/* 70421*/        OPC_CheckChild0Type, MVT::v4i32,
/* 70423*/        OPC_RecordChild1, // #1 = $lane
/* 70424*/        OPC_MoveChild1,
/* 70425*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 70428*/        OPC_MoveParent,
/* 70429*/        OPC_MoveParent,
/* 70430*/        OPC_RecordChild1, // #2 = $src1
/* 70431*/        OPC_CheckType, MVT::v4i32,
/* 70433*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 70435*/        OPC_EmitConvertToTarget, 1,
/* 70437*/        OPC_EmitNodeXForm, 7, 3, // DSubReg_i32_reg
/* 70440*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v2i32, 2/*#Ops*/, 0, 4,  // Results = #5
/* 70448*/        OPC_EmitConvertToTarget, 1,
/* 70450*/        OPC_EmitNodeXForm, 8, 6, // SubReg_i32_lane
/* 70453*/        OPC_EmitInteger, MVT::i32, 14, 
/* 70456*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70459*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslv4i32), 0,
                      MVT::v4i32, 5/*#Ops*/, 2, 5, 7, 8, 9, 
                  // Src: (mul:{ *:[v4i32] } (ARMvduplane:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src2, (imm:{ *:[i32] }):$lane), QPR:{ *:[v4i32] }:$src1) - Complexity = 9
                  // Dst: (VMULslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (EXTRACT_SUBREG:{ *:[v2i32] } QPR:{ *:[v4i32] }:$src2, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 70470*/      0, /*End of Scope*/
/* 70471*/    /*Scope*/ 92, /*->70564*/
/* 70472*/      OPC_RecordChild0, // #0 = $val1
/* 70473*/      OPC_MoveChild1,
/* 70474*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/* 70477*/      OPC_RecordChild0, // #1 = $val2
/* 70478*/      OPC_CheckChild0Type, MVT::i32,
/* 70480*/      OPC_MoveParent,
/* 70481*/      OPC_SwitchType /*3 cases */, 25, MVT::v16i8,// ->70509
/* 70484*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 70486*/        OPC_EmitInteger, MVT::i32, 0, 
/* 70489*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70492*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 70498*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMUL_qr_i8), 0,
                      MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (mul:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$val2)) - Complexity = 6
                  // Dst: (MVE_VMUL_qr_i8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, GPR:{ *:[i32] }:$val2)
/* 70509*/      /*SwitchType*/ 25, MVT::v8i16,// ->70536
/* 70511*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 70513*/        OPC_EmitInteger, MVT::i32, 0, 
/* 70516*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70519*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 70525*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMUL_qr_i16), 0,
                      MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (mul:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$val2)) - Complexity = 6
                  // Dst: (MVE_VMUL_qr_i16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, GPR:{ *:[i32] }:$val2)
/* 70536*/      /*SwitchType*/ 25, MVT::v4i32,// ->70563
/* 70538*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 70540*/        OPC_EmitInteger, MVT::i32, 0, 
/* 70543*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70546*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 70552*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMUL_qr_i32), 0,
                      MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (mul:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$val2)) - Complexity = 6
                  // Dst: (MVE_VMUL_qr_i32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, GPR:{ *:[i32] }:$val2)
/* 70563*/      0, // EndSwitchType
/* 70564*/    /*Scope*/ 92, /*->70657*/
/* 70565*/      OPC_MoveChild0,
/* 70566*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/* 70569*/      OPC_RecordChild0, // #0 = $val2
/* 70570*/      OPC_CheckChild0Type, MVT::i32,
/* 70572*/      OPC_MoveParent,
/* 70573*/      OPC_RecordChild1, // #1 = $val1
/* 70574*/      OPC_SwitchType /*3 cases */, 25, MVT::v16i8,// ->70602
/* 70577*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 70579*/        OPC_EmitInteger, MVT::i32, 0, 
/* 70582*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70585*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 70591*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMUL_qr_i8), 0,
                      MVT::v16i8, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (mul:{ *:[v16i8] } (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$val2), MQPR:{ *:[v16i8] }:$val1) - Complexity = 6
                  // Dst: (MVE_VMUL_qr_i8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, GPR:{ *:[i32] }:$val2)
/* 70602*/      /*SwitchType*/ 25, MVT::v8i16,// ->70629
/* 70604*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 70606*/        OPC_EmitInteger, MVT::i32, 0, 
/* 70609*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70612*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 70618*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMUL_qr_i16), 0,
                      MVT::v8i16, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (mul:{ *:[v8i16] } (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$val2), MQPR:{ *:[v8i16] }:$val1) - Complexity = 6
                  // Dst: (MVE_VMUL_qr_i16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, GPR:{ *:[i32] }:$val2)
/* 70629*/      /*SwitchType*/ 25, MVT::v4i32,// ->70656
/* 70631*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 70633*/        OPC_EmitInteger, MVT::i32, 0, 
/* 70636*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70639*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 70645*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMUL_qr_i32), 0,
                      MVT::v4i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (mul:{ *:[v4i32] } (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$val2), MQPR:{ *:[v4i32] }:$val1) - Complexity = 6
                  // Dst: (MVE_VMUL_qr_i32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, GPR:{ *:[i32] }:$val2)
/* 70656*/      0, // EndSwitchType
/* 70657*/    /*Scope*/ 83|128,1/*211*/, /*->70870*/
/* 70659*/      OPC_RecordChild0, // #0 = $Vn
/* 70660*/      OPC_RecordChild1, // #1 = $Vm
/* 70661*/      OPC_SwitchType /*6 cases */, 18, MVT::v8i8,// ->70682
/* 70664*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 70666*/        OPC_EmitInteger, MVT::i32, 14, 
/* 70669*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70672*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (mul:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 3
                  // Dst: (VMULv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 70682*/      /*SwitchType*/ 18, MVT::v4i16,// ->70702
/* 70684*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 70686*/        OPC_EmitInteger, MVT::i32, 14, 
/* 70689*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70692*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (mul:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 3
                  // Dst: (VMULv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 70702*/      /*SwitchType*/ 18, MVT::v2i32,// ->70722
/* 70704*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 70706*/        OPC_EmitInteger, MVT::i32, 14, 
/* 70709*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70712*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (mul:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 3
                  // Dst: (VMULv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 70722*/      /*SwitchType*/ 47, MVT::v16i8,// ->70771
/* 70724*/        OPC_Scope, 18, /*->70744*/ // 2 children in Scope
/* 70726*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 70728*/          OPC_EmitInteger, MVT::i32, 14, 
/* 70731*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70734*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULv16i8), 0,
                        MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (mul:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm) - Complexity = 3
                    // Dst: (VMULv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 70744*/        /*Scope*/ 25, /*->70770*/
/* 70745*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 70747*/          OPC_EmitInteger, MVT::i32, 0, 
/* 70750*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70753*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 70759*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMULt1i8), 0,
                        MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (mul:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, MQPR:{ *:[v16i8] }:$val2) - Complexity = 3
                    // Dst: (MVE_VMULt1i8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, MQPR:{ *:[v16i8] }:$val2)
/* 70770*/        0, /*End of Scope*/
/* 70771*/      /*SwitchType*/ 47, MVT::v8i16,// ->70820
/* 70773*/        OPC_Scope, 18, /*->70793*/ // 2 children in Scope
/* 70775*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 70777*/          OPC_EmitInteger, MVT::i32, 14, 
/* 70780*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70783*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULv8i16), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (mul:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 3
                    // Dst: (VMULv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 70793*/        /*Scope*/ 25, /*->70819*/
/* 70794*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 70796*/          OPC_EmitInteger, MVT::i32, 0, 
/* 70799*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70802*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 70808*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMULt1i16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (mul:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, MQPR:{ *:[v8i16] }:$val2) - Complexity = 3
                    // Dst: (MVE_VMULt1i16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, MQPR:{ *:[v8i16] }:$val2)
/* 70819*/        0, /*End of Scope*/
/* 70820*/      /*SwitchType*/ 47, MVT::v4i32,// ->70869
/* 70822*/        OPC_Scope, 18, /*->70842*/ // 2 children in Scope
/* 70824*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 70826*/          OPC_EmitInteger, MVT::i32, 14, 
/* 70829*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70832*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULv4i32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (mul:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 3
                    // Dst: (VMULv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 70842*/        /*Scope*/ 25, /*->70868*/
/* 70843*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 70845*/          OPC_EmitInteger, MVT::i32, 0, 
/* 70848*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70851*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 70857*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMULt1i32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (mul:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, MQPR:{ *:[v4i32] }:$val2) - Complexity = 3
                    // Dst: (MVE_VMULt1i32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, MQPR:{ *:[v4i32] }:$val2)
/* 70868*/        0, /*End of Scope*/
/* 70869*/      0, // EndSwitchType
/* 70870*/    0, /*End of Scope*/
/* 70871*/  /*SwitchOpcode*/ 25|128,5/*665*/, TARGET_VAL(ISD::ATOMIC_LOAD),// ->71540
/* 70875*/    OPC_RecordMemRef,
/* 70876*/    OPC_RecordNode, // #0 = 'atomic_load' chained node
/* 70877*/    OPC_RecordChild1, // #1 = $addr
/* 70878*/    OPC_CheckChild1Type, MVT::i32,
/* 70880*/    OPC_CheckType, MVT::i32,
/* 70882*/    OPC_Scope, 25, /*->70909*/ // 20 children in Scope
/* 70884*/      OPC_CheckPredicate, 42, // Predicate_atomic_load_8
/* 70886*/      OPC_CheckPredicate, 73, // Predicate_atomic_load_acquire_8
/* 70888*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 70890*/      OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #2
/* 70893*/      OPC_EmitMergeInputChains1_0,
/* 70894*/      OPC_EmitInteger, MVT::i32, 14, 
/* 70897*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70900*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::LDAB), 0|OPFL_Chain|OPFL_MemRefs,
                    MVT::i32, 3/*#Ops*/, 2, 3, 4, 
                // Src: (atomic_load:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_atomic_load_8>><<P:Predicate_atomic_load_acquire_8>> - Complexity = 18
                // Dst: (LDAB:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)
/* 70909*/    /*Scope*/ 25, /*->70935*/
/* 70910*/      OPC_CheckPredicate, 37, // Predicate_atomic_load_16
/* 70912*/      OPC_CheckPredicate, 73, // Predicate_atomic_load_acquire_16
/* 70914*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 70916*/      OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #2
/* 70919*/      OPC_EmitMergeInputChains1_0,
/* 70920*/      OPC_EmitInteger, MVT::i32, 14, 
/* 70923*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70926*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::LDAH), 0|OPFL_Chain|OPFL_MemRefs,
                    MVT::i32, 3/*#Ops*/, 2, 3, 4, 
                // Src: (atomic_load:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_atomic_load_16>><<P:Predicate_atomic_load_acquire_16>> - Complexity = 18
                // Dst: (LDAH:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)
/* 70935*/    /*Scope*/ 25, /*->70961*/
/* 70936*/      OPC_CheckPredicate, 74, // Predicate_atomic_load_32
/* 70938*/      OPC_CheckPredicate, 73, // Predicate_atomic_load_acquire_32
/* 70940*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 70942*/      OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #2
/* 70945*/      OPC_EmitMergeInputChains1_0,
/* 70946*/      OPC_EmitInteger, MVT::i32, 14, 
/* 70949*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70952*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::LDA), 0|OPFL_Chain|OPFL_MemRefs,
                    MVT::i32, 3/*#Ops*/, 2, 3, 4, 
                // Src: (atomic_load:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_atomic_load_32>><<P:Predicate_atomic_load_acquire_32>> - Complexity = 18
                // Dst: (LDA:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)
/* 70961*/    /*Scope*/ 25, /*->70987*/
/* 70962*/      OPC_CheckPredicate, 42, // Predicate_atomic_load_8
/* 70964*/      OPC_CheckPredicate, 73, // Predicate_atomic_load_acquire_8
/* 70966*/      OPC_CheckPatternPredicate, 15, // (Subtarget->hasAcquireRelease()) && (Subtarget->hasV7Clrex()) && (Subtarget->isThumb())
/* 70968*/      OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #2
/* 70971*/      OPC_EmitMergeInputChains1_0,
/* 70972*/      OPC_EmitInteger, MVT::i32, 14, 
/* 70975*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 70978*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDAB), 0|OPFL_Chain|OPFL_MemRefs,
                    MVT::i32, 3/*#Ops*/, 2, 3, 4, 
                // Src: (atomic_load:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_atomic_load_8>><<P:Predicate_atomic_load_acquire_8>> - Complexity = 18
                // Dst: (t2LDAB:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)
/* 70987*/    /*Scope*/ 25, /*->71013*/
/* 70988*/      OPC_CheckPredicate, 37, // Predicate_atomic_load_16
/* 70990*/      OPC_CheckPredicate, 73, // Predicate_atomic_load_acquire_16
/* 70992*/      OPC_CheckPatternPredicate, 15, // (Subtarget->hasAcquireRelease()) && (Subtarget->hasV7Clrex()) && (Subtarget->isThumb())
/* 70994*/      OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #2
/* 70997*/      OPC_EmitMergeInputChains1_0,
/* 70998*/      OPC_EmitInteger, MVT::i32, 14, 
/* 71001*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71004*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDAH), 0|OPFL_Chain|OPFL_MemRefs,
                    MVT::i32, 3/*#Ops*/, 2, 3, 4, 
                // Src: (atomic_load:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_atomic_load_16>><<P:Predicate_atomic_load_acquire_16>> - Complexity = 18
                // Dst: (t2LDAH:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)
/* 71013*/    /*Scope*/ 25, /*->71039*/
/* 71014*/      OPC_CheckPredicate, 74, // Predicate_atomic_load_32
/* 71016*/      OPC_CheckPredicate, 73, // Predicate_atomic_load_acquire_32
/* 71018*/      OPC_CheckPatternPredicate, 15, // (Subtarget->hasAcquireRelease()) && (Subtarget->hasV7Clrex()) && (Subtarget->isThumb())
/* 71020*/      OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #2
/* 71023*/      OPC_EmitMergeInputChains1_0,
/* 71024*/      OPC_EmitInteger, MVT::i32, 14, 
/* 71027*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71030*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDA), 0|OPFL_Chain|OPFL_MemRefs,
                    MVT::i32, 3/*#Ops*/, 2, 3, 4, 
                // Src: (atomic_load:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)<<P:Predicate_atomic_load_32>><<P:Predicate_atomic_load_acquire_32>> - Complexity = 18
                // Dst: (t2LDA:{ *:[i32] } addr_offset_none:{ *:[i32] }:$addr)
/* 71039*/    /*Scope*/ 25, /*->71065*/
/* 71040*/      OPC_CheckPredicate, 42, // Predicate_atomic_load_8
/* 71042*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 71044*/      OPC_CheckComplexPat, /*CP*/17, /*#*/1, // SelectLdStSOReg:$src #2 #3 #4
/* 71047*/      OPC_EmitMergeInputChains1_0,
/* 71048*/      OPC_EmitInteger, MVT::i32, 14, 
/* 71051*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71054*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::LDRBrs), 0|OPFL_Chain|OPFL_MemRefs,
                    MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                // Src: (atomic_load:{ *:[i32] } ldst_so_reg:{ *:[i32] }:$src)<<P:Predicate_atomic_load_8>> - Complexity = 16
                // Dst: (LDRBrs:{ *:[i32] } ldst_so_reg:{ *:[i32] }:$src)
/* 71065*/    /*Scope*/ 25, /*->71091*/
/* 71066*/      OPC_CheckPredicate, 37, // Predicate_atomic_load_16
/* 71068*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 71070*/      OPC_CheckComplexPat, /*CP*/5, /*#*/1, // SelectAddrMode3:$src #2 #3 #4
/* 71073*/      OPC_EmitMergeInputChains1_0,
/* 71074*/      OPC_EmitInteger, MVT::i32, 14, 
/* 71077*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71080*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::LDRH), 0|OPFL_Chain|OPFL_MemRefs,
                    MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                // Src: (atomic_load:{ *:[i32] } addrmode3:{ *:[i32] }:$src)<<P:Predicate_atomic_load_16>> - Complexity = 16
                // Dst: (LDRH:{ *:[i32] } addrmode3:{ *:[i32] }:$src)
/* 71091*/    /*Scope*/ 25, /*->71117*/
/* 71092*/      OPC_CheckPredicate, 74, // Predicate_atomic_load_32
/* 71094*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 71096*/      OPC_CheckComplexPat, /*CP*/17, /*#*/1, // SelectLdStSOReg:$src #2 #3 #4
/* 71099*/      OPC_EmitMergeInputChains1_0,
/* 71100*/      OPC_EmitInteger, MVT::i32, 14, 
/* 71103*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71106*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::LDRrs), 0|OPFL_Chain|OPFL_MemRefs,
                    MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                // Src: (atomic_load:{ *:[i32] } ldst_so_reg:{ *:[i32] }:$src)<<P:Predicate_atomic_load_32>> - Complexity = 16
                // Dst: (LDRrs:{ *:[i32] } ldst_so_reg:{ *:[i32] }:$src)
/* 71117*/    /*Scope*/ 25, /*->71143*/
/* 71118*/      OPC_CheckPredicate, 42, // Predicate_atomic_load_8
/* 71120*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 71122*/      OPC_CheckComplexPat, /*CP*/18, /*#*/1, // SelectT2AddrModeSoReg:$addr #2 #3 #4
/* 71125*/      OPC_EmitMergeInputChains1_0,
/* 71126*/      OPC_EmitInteger, MVT::i32, 14, 
/* 71129*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71132*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRBs), 0|OPFL_Chain|OPFL_MemRefs,
                    MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                // Src: (atomic_load:{ *:[i32] } t2addrmode_so_reg:{ *:[i32] }:$addr)<<P:Predicate_atomic_load_8>> - Complexity = 16
                // Dst: (t2LDRBs:{ *:[i32] } t2addrmode_so_reg:{ *:[i32] }:$addr)
/* 71143*/    /*Scope*/ 25, /*->71169*/
/* 71144*/      OPC_CheckPredicate, 37, // Predicate_atomic_load_16
/* 71146*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 71148*/      OPC_CheckComplexPat, /*CP*/18, /*#*/1, // SelectT2AddrModeSoReg:$addr #2 #3 #4
/* 71151*/      OPC_EmitMergeInputChains1_0,
/* 71152*/      OPC_EmitInteger, MVT::i32, 14, 
/* 71155*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71158*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRHs), 0|OPFL_Chain|OPFL_MemRefs,
                    MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                // Src: (atomic_load:{ *:[i32] } t2addrmode_so_reg:{ *:[i32] }:$addr)<<P:Predicate_atomic_load_16>> - Complexity = 16
                // Dst: (t2LDRHs:{ *:[i32] } t2addrmode_so_reg:{ *:[i32] }:$addr)
/* 71169*/    /*Scope*/ 25, /*->71195*/
/* 71170*/      OPC_CheckPredicate, 74, // Predicate_atomic_load_32
/* 71172*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 71174*/      OPC_CheckComplexPat, /*CP*/18, /*#*/1, // SelectT2AddrModeSoReg:$addr #2 #3 #4
/* 71177*/      OPC_EmitMergeInputChains1_0,
/* 71178*/      OPC_EmitInteger, MVT::i32, 14, 
/* 71181*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71184*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRs), 0|OPFL_Chain|OPFL_MemRefs,
                    MVT::i32, 5/*#Ops*/, 2, 3, 4, 5, 6, 
                // Src: (atomic_load:{ *:[i32] } t2addrmode_so_reg:{ *:[i32] }:$addr)<<P:Predicate_atomic_load_32>> - Complexity = 16
                // Dst: (t2LDRs:{ *:[i32] } t2addrmode_so_reg:{ *:[i32] }:$addr)
/* 71195*/    /*Scope*/ 24, /*->71220*/
/* 71196*/      OPC_CheckPredicate, 42, // Predicate_atomic_load_8
/* 71198*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 71200*/      OPC_CheckComplexPat, /*CP*/21, /*#*/1, // SelectAddrModeImm12:$src #2 #3
/* 71203*/      OPC_EmitMergeInputChains1_0,
/* 71204*/      OPC_EmitInteger, MVT::i32, 14, 
/* 71207*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71210*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::LDRBi12), 0|OPFL_Chain|OPFL_MemRefs,
                    MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                // Src: (atomic_load:{ *:[i32] } addrmode_imm12:{ *:[i32] }:$src)<<P:Predicate_atomic_load_8>> - Complexity = 13
                // Dst: (LDRBi12:{ *:[i32] } addrmode_imm12:{ *:[i32] }:$src)
/* 71220*/    /*Scope*/ 24, /*->71245*/
/* 71221*/      OPC_CheckPredicate, 74, // Predicate_atomic_load_32
/* 71223*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 71225*/      OPC_CheckComplexPat, /*CP*/21, /*#*/1, // SelectAddrModeImm12:$src #2 #3
/* 71228*/      OPC_EmitMergeInputChains1_0,
/* 71229*/      OPC_EmitInteger, MVT::i32, 14, 
/* 71232*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71235*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::LDRi12), 0|OPFL_Chain|OPFL_MemRefs,
                    MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                // Src: (atomic_load:{ *:[i32] } addrmode_imm12:{ *:[i32] }:$src)<<P:Predicate_atomic_load_32>> - Complexity = 13
                // Dst: (LDRi12:{ *:[i32] } addrmode_imm12:{ *:[i32] }:$src)
/* 71245*/    /*Scope*/ 48, /*->71294*/
/* 71246*/      OPC_CheckPredicate, 42, // Predicate_atomic_load_8
/* 71248*/      OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 71250*/      OPC_Scope, 20, /*->71272*/ // 2 children in Scope
/* 71252*/        OPC_CheckComplexPat, /*CP*/24, /*#*/1, // SelectThumbAddrModeImm5S1:$src #2 #3
/* 71255*/        OPC_EmitMergeInputChains1_0,
/* 71256*/        OPC_EmitInteger, MVT::i32, 14, 
/* 71259*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71262*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRBi), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (atomic_load:{ *:[i32] } t_addrmode_is1:{ *:[i32] }:$src)<<P:Predicate_atomic_load_8>> - Complexity = 13
                  // Dst: (tLDRBi:{ *:[i32] } t_addrmode_is1:{ *:[i32] }:$src)
/* 71272*/      /*Scope*/ 20, /*->71293*/
/* 71273*/        OPC_CheckComplexPat, /*CP*/7, /*#*/1, // SelectThumbAddrModeRR:$src #2 #3
/* 71276*/        OPC_EmitMergeInputChains1_0,
/* 71277*/        OPC_EmitInteger, MVT::i32, 14, 
/* 71280*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71283*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRBr), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (atomic_load:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$src)<<P:Predicate_atomic_load_8>> - Complexity = 13
                  // Dst: (tLDRBr:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$src)
/* 71293*/      0, /*End of Scope*/
/* 71294*/    /*Scope*/ 48, /*->71343*/
/* 71295*/      OPC_CheckPredicate, 37, // Predicate_atomic_load_16
/* 71297*/      OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 71299*/      OPC_Scope, 20, /*->71321*/ // 2 children in Scope
/* 71301*/        OPC_CheckComplexPat, /*CP*/6, /*#*/1, // SelectThumbAddrModeImm5S2:$src #2 #3
/* 71304*/        OPC_EmitMergeInputChains1_0,
/* 71305*/        OPC_EmitInteger, MVT::i32, 14, 
/* 71308*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71311*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRHi), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (atomic_load:{ *:[i32] } t_addrmode_is2:{ *:[i32] }:$src)<<P:Predicate_atomic_load_16>> - Complexity = 13
                  // Dst: (tLDRHi:{ *:[i32] } t_addrmode_is2:{ *:[i32] }:$src)
/* 71321*/      /*Scope*/ 20, /*->71342*/
/* 71322*/        OPC_CheckComplexPat, /*CP*/7, /*#*/1, // SelectThumbAddrModeRR:$src #2 #3
/* 71325*/        OPC_EmitMergeInputChains1_0,
/* 71326*/        OPC_EmitInteger, MVT::i32, 14, 
/* 71329*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71332*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRHr), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (atomic_load:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$src)<<P:Predicate_atomic_load_16>> - Complexity = 13
                  // Dst: (tLDRHr:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$src)
/* 71342*/      0, /*End of Scope*/
/* 71343*/    /*Scope*/ 48, /*->71392*/
/* 71344*/      OPC_CheckPredicate, 74, // Predicate_atomic_load_32
/* 71346*/      OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 71348*/      OPC_Scope, 20, /*->71370*/ // 2 children in Scope
/* 71350*/        OPC_CheckComplexPat, /*CP*/23, /*#*/1, // SelectThumbAddrModeImm5S4:$src #2 #3
/* 71353*/        OPC_EmitMergeInputChains1_0,
/* 71354*/        OPC_EmitInteger, MVT::i32, 14, 
/* 71357*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71360*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRi), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (atomic_load:{ *:[i32] } t_addrmode_is4:{ *:[i32] }:$src)<<P:Predicate_atomic_load_32>> - Complexity = 13
                  // Dst: (tLDRi:{ *:[i32] } t_addrmode_is4:{ *:[i32] }:$src)
/* 71370*/      /*Scope*/ 20, /*->71391*/
/* 71371*/        OPC_CheckComplexPat, /*CP*/7, /*#*/1, // SelectThumbAddrModeRR:$src #2 #3
/* 71374*/        OPC_EmitMergeInputChains1_0,
/* 71375*/        OPC_EmitInteger, MVT::i32, 14, 
/* 71378*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71381*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRr), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (atomic_load:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$src)<<P:Predicate_atomic_load_32>> - Complexity = 13
                  // Dst: (tLDRr:{ *:[i32] } t_addrmode_rr:{ *:[i32] }:$src)
/* 71391*/      0, /*End of Scope*/
/* 71392*/    /*Scope*/ 48, /*->71441*/
/* 71393*/      OPC_CheckPredicate, 42, // Predicate_atomic_load_8
/* 71395*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 71397*/      OPC_Scope, 20, /*->71419*/ // 2 children in Scope
/* 71399*/        OPC_CheckComplexPat, /*CP*/25, /*#*/1, // SelectT2AddrModeImm12:$addr #2 #3
/* 71402*/        OPC_EmitMergeInputChains1_0,
/* 71403*/        OPC_EmitInteger, MVT::i32, 14, 
/* 71406*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71409*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRBi12), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (atomic_load:{ *:[i32] } t2addrmode_imm12:{ *:[i32] }:$addr)<<P:Predicate_atomic_load_8>> - Complexity = 13
                  // Dst: (t2LDRBi12:{ *:[i32] } t2addrmode_imm12:{ *:[i32] }:$addr)
/* 71419*/      /*Scope*/ 20, /*->71440*/
/* 71420*/        OPC_CheckComplexPat, /*CP*/26, /*#*/1, // SelectT2AddrModeImm8:$addr #2 #3
/* 71423*/        OPC_EmitMergeInputChains1_0,
/* 71424*/        OPC_EmitInteger, MVT::i32, 14, 
/* 71427*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71430*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRBi8), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (atomic_load:{ *:[i32] } t2addrmode_negimm8:{ *:[i32] }:$addr)<<P:Predicate_atomic_load_8>> - Complexity = 13
                  // Dst: (t2LDRBi8:{ *:[i32] } t2addrmode_negimm8:{ *:[i32] }:$addr)
/* 71440*/      0, /*End of Scope*/
/* 71441*/    /*Scope*/ 48, /*->71490*/
/* 71442*/      OPC_CheckPredicate, 37, // Predicate_atomic_load_16
/* 71444*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 71446*/      OPC_Scope, 20, /*->71468*/ // 2 children in Scope
/* 71448*/        OPC_CheckComplexPat, /*CP*/25, /*#*/1, // SelectT2AddrModeImm12:$addr #2 #3
/* 71451*/        OPC_EmitMergeInputChains1_0,
/* 71452*/        OPC_EmitInteger, MVT::i32, 14, 
/* 71455*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71458*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRHi12), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (atomic_load:{ *:[i32] } t2addrmode_imm12:{ *:[i32] }:$addr)<<P:Predicate_atomic_load_16>> - Complexity = 13
                  // Dst: (t2LDRHi12:{ *:[i32] } t2addrmode_imm12:{ *:[i32] }:$addr)
/* 71468*/      /*Scope*/ 20, /*->71489*/
/* 71469*/        OPC_CheckComplexPat, /*CP*/26, /*#*/1, // SelectT2AddrModeImm8:$addr #2 #3
/* 71472*/        OPC_EmitMergeInputChains1_0,
/* 71473*/        OPC_EmitInteger, MVT::i32, 14, 
/* 71476*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71479*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRHi8), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (atomic_load:{ *:[i32] } t2addrmode_negimm8:{ *:[i32] }:$addr)<<P:Predicate_atomic_load_16>> - Complexity = 13
                  // Dst: (t2LDRHi8:{ *:[i32] } t2addrmode_negimm8:{ *:[i32] }:$addr)
/* 71489*/      0, /*End of Scope*/
/* 71490*/    /*Scope*/ 48, /*->71539*/
/* 71491*/      OPC_CheckPredicate, 74, // Predicate_atomic_load_32
/* 71493*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 71495*/      OPC_Scope, 20, /*->71517*/ // 2 children in Scope
/* 71497*/        OPC_CheckComplexPat, /*CP*/25, /*#*/1, // SelectT2AddrModeImm12:$addr #2 #3
/* 71500*/        OPC_EmitMergeInputChains1_0,
/* 71501*/        OPC_EmitInteger, MVT::i32, 14, 
/* 71504*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71507*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRi12), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (atomic_load:{ *:[i32] } t2addrmode_imm12:{ *:[i32] }:$addr)<<P:Predicate_atomic_load_32>> - Complexity = 13
                  // Dst: (t2LDRi12:{ *:[i32] } t2addrmode_imm12:{ *:[i32] }:$addr)
/* 71517*/      /*Scope*/ 20, /*->71538*/
/* 71518*/        OPC_CheckComplexPat, /*CP*/26, /*#*/1, // SelectT2AddrModeImm8:$addr #2 #3
/* 71521*/        OPC_EmitMergeInputChains1_0,
/* 71522*/        OPC_EmitInteger, MVT::i32, 14, 
/* 71525*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71528*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRi8), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (atomic_load:{ *:[i32] } t2addrmode_negimm8:{ *:[i32] }:$addr)<<P:Predicate_atomic_load_32>> - Complexity = 13
                  // Dst: (t2LDRi8:{ *:[i32] } t2addrmode_negimm8:{ *:[i32] }:$addr)
/* 71538*/      0, /*End of Scope*/
/* 71539*/    0, /*End of Scope*/
/* 71540*/  /*SwitchOpcode*/ 26|128,5/*666*/, TARGET_VAL(ISD::ATOMIC_STORE),// ->72210
/* 71544*/    OPC_RecordMemRef,
/* 71545*/    OPC_RecordNode, // #0 = 'atomic_store' chained node
/* 71546*/    OPC_RecordChild1, // #1 = $addr
/* 71547*/    OPC_CheckChild1Type, MVT::i32,
/* 71549*/    OPC_RecordChild2, // #2 = $val
/* 71550*/    OPC_CheckChild2Type, MVT::i32,
/* 71552*/    OPC_Scope, 25, /*->71579*/ // 20 children in Scope
/* 71554*/      OPC_CheckPredicate, 42, // Predicate_atomic_store_8
/* 71556*/      OPC_CheckPredicate, 75, // Predicate_atomic_store_release_8
/* 71558*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 71560*/      OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #3
/* 71563*/      OPC_EmitMergeInputChains1_0,
/* 71564*/      OPC_EmitInteger, MVT::i32, 14, 
/* 71567*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71570*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::STLB), 0|OPFL_Chain|OPFL_MemRefs,
                    4/*#Ops*/, 2, 3, 4, 5, 
                // Src: (atomic_store addr_offset_none:{ *:[i32] }:$addr, GPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_8>><<P:Predicate_atomic_store_release_8>> - Complexity = 18
                // Dst: (STLB GPR:{ *:[i32] }:$val, addr_offset_none:{ *:[i32] }:$addr)
/* 71579*/    /*Scope*/ 25, /*->71605*/
/* 71580*/      OPC_CheckPredicate, 37, // Predicate_atomic_store_16
/* 71582*/      OPC_CheckPredicate, 75, // Predicate_atomic_store_release_16
/* 71584*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 71586*/      OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #3
/* 71589*/      OPC_EmitMergeInputChains1_0,
/* 71590*/      OPC_EmitInteger, MVT::i32, 14, 
/* 71593*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71596*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::STLH), 0|OPFL_Chain|OPFL_MemRefs,
                    4/*#Ops*/, 2, 3, 4, 5, 
                // Src: (atomic_store addr_offset_none:{ *:[i32] }:$addr, GPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_16>><<P:Predicate_atomic_store_release_16>> - Complexity = 18
                // Dst: (STLH GPR:{ *:[i32] }:$val, addr_offset_none:{ *:[i32] }:$addr)
/* 71605*/    /*Scope*/ 25, /*->71631*/
/* 71606*/      OPC_CheckPredicate, 74, // Predicate_atomic_store_32
/* 71608*/      OPC_CheckPredicate, 75, // Predicate_atomic_store_release_32
/* 71610*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 71612*/      OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #3
/* 71615*/      OPC_EmitMergeInputChains1_0,
/* 71616*/      OPC_EmitInteger, MVT::i32, 14, 
/* 71619*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71622*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::STL), 0|OPFL_Chain|OPFL_MemRefs,
                    4/*#Ops*/, 2, 3, 4, 5, 
                // Src: (atomic_store addr_offset_none:{ *:[i32] }:$addr, GPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_32>><<P:Predicate_atomic_store_release_32>> - Complexity = 18
                // Dst: (STL GPR:{ *:[i32] }:$val, addr_offset_none:{ *:[i32] }:$addr)
/* 71631*/    /*Scope*/ 25, /*->71657*/
/* 71632*/      OPC_CheckPredicate, 42, // Predicate_atomic_store_8
/* 71634*/      OPC_CheckPredicate, 75, // Predicate_atomic_store_release_8
/* 71636*/      OPC_CheckPatternPredicate, 15, // (Subtarget->hasAcquireRelease()) && (Subtarget->hasV7Clrex()) && (Subtarget->isThumb())
/* 71638*/      OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #3
/* 71641*/      OPC_EmitMergeInputChains1_0,
/* 71642*/      OPC_EmitInteger, MVT::i32, 14, 
/* 71645*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71648*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STLB), 0|OPFL_Chain|OPFL_MemRefs,
                    4/*#Ops*/, 2, 3, 4, 5, 
                // Src: (atomic_store addr_offset_none:{ *:[i32] }:$addr, GPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_8>><<P:Predicate_atomic_store_release_8>> - Complexity = 18
                // Dst: (t2STLB GPR:{ *:[i32] }:$val, addr_offset_none:{ *:[i32] }:$addr)
/* 71657*/    /*Scope*/ 25, /*->71683*/
/* 71658*/      OPC_CheckPredicate, 37, // Predicate_atomic_store_16
/* 71660*/      OPC_CheckPredicate, 75, // Predicate_atomic_store_release_16
/* 71662*/      OPC_CheckPatternPredicate, 15, // (Subtarget->hasAcquireRelease()) && (Subtarget->hasV7Clrex()) && (Subtarget->isThumb())
/* 71664*/      OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #3
/* 71667*/      OPC_EmitMergeInputChains1_0,
/* 71668*/      OPC_EmitInteger, MVT::i32, 14, 
/* 71671*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71674*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STLH), 0|OPFL_Chain|OPFL_MemRefs,
                    4/*#Ops*/, 2, 3, 4, 5, 
                // Src: (atomic_store addr_offset_none:{ *:[i32] }:$addr, GPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_16>><<P:Predicate_atomic_store_release_16>> - Complexity = 18
                // Dst: (t2STLH GPR:{ *:[i32] }:$val, addr_offset_none:{ *:[i32] }:$addr)
/* 71683*/    /*Scope*/ 25, /*->71709*/
/* 71684*/      OPC_CheckPredicate, 74, // Predicate_atomic_store_32
/* 71686*/      OPC_CheckPredicate, 75, // Predicate_atomic_store_release_32
/* 71688*/      OPC_CheckPatternPredicate, 15, // (Subtarget->hasAcquireRelease()) && (Subtarget->hasV7Clrex()) && (Subtarget->isThumb())
/* 71690*/      OPC_CheckComplexPat, /*CP*/4, /*#*/1, // SelectAddrOffsetNone:$addr #3
/* 71693*/      OPC_EmitMergeInputChains1_0,
/* 71694*/      OPC_EmitInteger, MVT::i32, 14, 
/* 71697*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71700*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STL), 0|OPFL_Chain|OPFL_MemRefs,
                    4/*#Ops*/, 2, 3, 4, 5, 
                // Src: (atomic_store addr_offset_none:{ *:[i32] }:$addr, GPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_32>><<P:Predicate_atomic_store_release_32>> - Complexity = 18
                // Dst: (t2STL GPR:{ *:[i32] }:$val, addr_offset_none:{ *:[i32] }:$addr)
/* 71709*/    /*Scope*/ 25, /*->71735*/
/* 71710*/      OPC_CheckPredicate, 42, // Predicate_atomic_store_8
/* 71712*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 71714*/      OPC_CheckComplexPat, /*CP*/17, /*#*/1, // SelectLdStSOReg:$ptr #3 #4 #5
/* 71717*/      OPC_EmitMergeInputChains1_0,
/* 71718*/      OPC_EmitInteger, MVT::i32, 14, 
/* 71721*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71724*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::STRBrs), 0|OPFL_Chain|OPFL_MemRefs,
                    6/*#Ops*/, 2, 3, 4, 5, 6, 7, 
                // Src: (atomic_store ldst_so_reg:{ *:[i32] }:$ptr, GPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_8>> - Complexity = 16
                // Dst: (STRBrs GPR:{ *:[i32] }:$val, ldst_so_reg:{ *:[i32] }:$ptr)
/* 71735*/    /*Scope*/ 25, /*->71761*/
/* 71736*/      OPC_CheckPredicate, 37, // Predicate_atomic_store_16
/* 71738*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 71740*/      OPC_CheckComplexPat, /*CP*/5, /*#*/1, // SelectAddrMode3:$ptr #3 #4 #5
/* 71743*/      OPC_EmitMergeInputChains1_0,
/* 71744*/      OPC_EmitInteger, MVT::i32, 14, 
/* 71747*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71750*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::STRH), 0|OPFL_Chain|OPFL_MemRefs,
                    6/*#Ops*/, 2, 3, 4, 5, 6, 7, 
                // Src: (atomic_store addrmode3:{ *:[i32] }:$ptr, GPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_16>> - Complexity = 16
                // Dst: (STRH GPR:{ *:[i32] }:$val, addrmode3:{ *:[i32] }:$ptr)
/* 71761*/    /*Scope*/ 25, /*->71787*/
/* 71762*/      OPC_CheckPredicate, 74, // Predicate_atomic_store_32
/* 71764*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 71766*/      OPC_CheckComplexPat, /*CP*/17, /*#*/1, // SelectLdStSOReg:$ptr #3 #4 #5
/* 71769*/      OPC_EmitMergeInputChains1_0,
/* 71770*/      OPC_EmitInteger, MVT::i32, 14, 
/* 71773*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71776*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::STRrs), 0|OPFL_Chain|OPFL_MemRefs,
                    6/*#Ops*/, 2, 3, 4, 5, 6, 7, 
                // Src: (atomic_store ldst_so_reg:{ *:[i32] }:$ptr, GPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_32>> - Complexity = 16
                // Dst: (STRrs GPR:{ *:[i32] }:$val, ldst_so_reg:{ *:[i32] }:$ptr)
/* 71787*/    /*Scope*/ 25, /*->71813*/
/* 71788*/      OPC_CheckPredicate, 42, // Predicate_atomic_store_8
/* 71790*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 71792*/      OPC_CheckComplexPat, /*CP*/18, /*#*/1, // SelectT2AddrModeSoReg:$addr #3 #4 #5
/* 71795*/      OPC_EmitMergeInputChains1_0,
/* 71796*/      OPC_EmitInteger, MVT::i32, 14, 
/* 71799*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71802*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STRBs), 0|OPFL_Chain|OPFL_MemRefs,
                    6/*#Ops*/, 2, 3, 4, 5, 6, 7, 
                // Src: (atomic_store t2addrmode_so_reg:{ *:[i32] }:$addr, GPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_8>> - Complexity = 16
                // Dst: (t2STRBs GPR:{ *:[i32] }:$val, t2addrmode_so_reg:{ *:[i32] }:$addr)
/* 71813*/    /*Scope*/ 25, /*->71839*/
/* 71814*/      OPC_CheckPredicate, 37, // Predicate_atomic_store_16
/* 71816*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 71818*/      OPC_CheckComplexPat, /*CP*/18, /*#*/1, // SelectT2AddrModeSoReg:$addr #3 #4 #5
/* 71821*/      OPC_EmitMergeInputChains1_0,
/* 71822*/      OPC_EmitInteger, MVT::i32, 14, 
/* 71825*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71828*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STRHs), 0|OPFL_Chain|OPFL_MemRefs,
                    6/*#Ops*/, 2, 3, 4, 5, 6, 7, 
                // Src: (atomic_store t2addrmode_so_reg:{ *:[i32] }:$addr, GPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_16>> - Complexity = 16
                // Dst: (t2STRHs GPR:{ *:[i32] }:$val, t2addrmode_so_reg:{ *:[i32] }:$addr)
/* 71839*/    /*Scope*/ 25, /*->71865*/
/* 71840*/      OPC_CheckPredicate, 74, // Predicate_atomic_store_32
/* 71842*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 71844*/      OPC_CheckComplexPat, /*CP*/18, /*#*/1, // SelectT2AddrModeSoReg:$addr #3 #4 #5
/* 71847*/      OPC_EmitMergeInputChains1_0,
/* 71848*/      OPC_EmitInteger, MVT::i32, 14, 
/* 71851*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71854*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STRs), 0|OPFL_Chain|OPFL_MemRefs,
                    6/*#Ops*/, 2, 3, 4, 5, 6, 7, 
                // Src: (atomic_store t2addrmode_so_reg:{ *:[i32] }:$addr, GPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_32>> - Complexity = 16
                // Dst: (t2STRs GPR:{ *:[i32] }:$val, t2addrmode_so_reg:{ *:[i32] }:$addr)
/* 71865*/    /*Scope*/ 24, /*->71890*/
/* 71866*/      OPC_CheckPredicate, 42, // Predicate_atomic_store_8
/* 71868*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 71870*/      OPC_CheckComplexPat, /*CP*/21, /*#*/1, // SelectAddrModeImm12:$ptr #3 #4
/* 71873*/      OPC_EmitMergeInputChains1_0,
/* 71874*/      OPC_EmitInteger, MVT::i32, 14, 
/* 71877*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71880*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::STRBi12), 0|OPFL_Chain|OPFL_MemRefs,
                    5/*#Ops*/, 2, 3, 4, 5, 6, 
                // Src: (atomic_store addrmode_imm12:{ *:[i32] }:$ptr, GPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_8>> - Complexity = 13
                // Dst: (STRBi12 GPR:{ *:[i32] }:$val, addrmode_imm12:{ *:[i32] }:$ptr)
/* 71890*/    /*Scope*/ 24, /*->71915*/
/* 71891*/      OPC_CheckPredicate, 74, // Predicate_atomic_store_32
/* 71893*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 71895*/      OPC_CheckComplexPat, /*CP*/21, /*#*/1, // SelectAddrModeImm12:$ptr #3 #4
/* 71898*/      OPC_EmitMergeInputChains1_0,
/* 71899*/      OPC_EmitInteger, MVT::i32, 14, 
/* 71902*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71905*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::STRi12), 0|OPFL_Chain|OPFL_MemRefs,
                    5/*#Ops*/, 2, 3, 4, 5, 6, 
                // Src: (atomic_store addrmode_imm12:{ *:[i32] }:$ptr, GPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_32>> - Complexity = 13
                // Dst: (STRi12 GPR:{ *:[i32] }:$val, addrmode_imm12:{ *:[i32] }:$ptr)
/* 71915*/    /*Scope*/ 48, /*->71964*/
/* 71916*/      OPC_CheckPredicate, 42, // Predicate_atomic_store_8
/* 71918*/      OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 71920*/      OPC_Scope, 20, /*->71942*/ // 2 children in Scope
/* 71922*/        OPC_CheckComplexPat, /*CP*/24, /*#*/1, // SelectThumbAddrModeImm5S1:$ptr #3 #4
/* 71925*/        OPC_EmitMergeInputChains1_0,
/* 71926*/        OPC_EmitInteger, MVT::i32, 14, 
/* 71929*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71932*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::tSTRBi), 0|OPFL_Chain|OPFL_MemRefs,
                      5/*#Ops*/, 2, 3, 4, 5, 6, 
                  // Src: (atomic_store t_addrmode_is1:{ *:[i32] }:$ptr, tGPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_8>> - Complexity = 13
                  // Dst: (tSTRBi tGPR:{ *:[i32] }:$val, t_addrmode_is1:{ *:[i32] }:$ptr)
/* 71942*/      /*Scope*/ 20, /*->71963*/
/* 71943*/        OPC_CheckComplexPat, /*CP*/7, /*#*/1, // SelectThumbAddrModeRR:$ptr #3 #4
/* 71946*/        OPC_EmitMergeInputChains1_0,
/* 71947*/        OPC_EmitInteger, MVT::i32, 14, 
/* 71950*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71953*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::tSTRBr), 0|OPFL_Chain|OPFL_MemRefs,
                      5/*#Ops*/, 2, 3, 4, 5, 6, 
                  // Src: (atomic_store t_addrmode_rr:{ *:[i32] }:$ptr, tGPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_8>> - Complexity = 13
                  // Dst: (tSTRBr tGPR:{ *:[i32] }:$val, t_addrmode_rr:{ *:[i32] }:$ptr)
/* 71963*/      0, /*End of Scope*/
/* 71964*/    /*Scope*/ 48, /*->72013*/
/* 71965*/      OPC_CheckPredicate, 37, // Predicate_atomic_store_16
/* 71967*/      OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 71969*/      OPC_Scope, 20, /*->71991*/ // 2 children in Scope
/* 71971*/        OPC_CheckComplexPat, /*CP*/6, /*#*/1, // SelectThumbAddrModeImm5S2:$ptr #3 #4
/* 71974*/        OPC_EmitMergeInputChains1_0,
/* 71975*/        OPC_EmitInteger, MVT::i32, 14, 
/* 71978*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 71981*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::tSTRHi), 0|OPFL_Chain|OPFL_MemRefs,
                      5/*#Ops*/, 2, 3, 4, 5, 6, 
                  // Src: (atomic_store t_addrmode_is2:{ *:[i32] }:$ptr, tGPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_16>> - Complexity = 13
                  // Dst: (tSTRHi tGPR:{ *:[i32] }:$val, t_addrmode_is2:{ *:[i32] }:$ptr)
/* 71991*/      /*Scope*/ 20, /*->72012*/
/* 71992*/        OPC_CheckComplexPat, /*CP*/7, /*#*/1, // SelectThumbAddrModeRR:$ptr #3 #4
/* 71995*/        OPC_EmitMergeInputChains1_0,
/* 71996*/        OPC_EmitInteger, MVT::i32, 14, 
/* 71999*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72002*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::tSTRHr), 0|OPFL_Chain|OPFL_MemRefs,
                      5/*#Ops*/, 2, 3, 4, 5, 6, 
                  // Src: (atomic_store t_addrmode_rr:{ *:[i32] }:$ptr, tGPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_16>> - Complexity = 13
                  // Dst: (tSTRHr tGPR:{ *:[i32] }:$val, t_addrmode_rr:{ *:[i32] }:$ptr)
/* 72012*/      0, /*End of Scope*/
/* 72013*/    /*Scope*/ 48, /*->72062*/
/* 72014*/      OPC_CheckPredicate, 74, // Predicate_atomic_store_32
/* 72016*/      OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 72018*/      OPC_Scope, 20, /*->72040*/ // 2 children in Scope
/* 72020*/        OPC_CheckComplexPat, /*CP*/23, /*#*/1, // SelectThumbAddrModeImm5S4:$ptr #3 #4
/* 72023*/        OPC_EmitMergeInputChains1_0,
/* 72024*/        OPC_EmitInteger, MVT::i32, 14, 
/* 72027*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72030*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::tSTRi), 0|OPFL_Chain|OPFL_MemRefs,
                      5/*#Ops*/, 2, 3, 4, 5, 6, 
                  // Src: (atomic_store t_addrmode_is4:{ *:[i32] }:$ptr, tGPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_32>> - Complexity = 13
                  // Dst: (tSTRi tGPR:{ *:[i32] }:$val, t_addrmode_is4:{ *:[i32] }:$ptr)
/* 72040*/      /*Scope*/ 20, /*->72061*/
/* 72041*/        OPC_CheckComplexPat, /*CP*/7, /*#*/1, // SelectThumbAddrModeRR:$ptr #3 #4
/* 72044*/        OPC_EmitMergeInputChains1_0,
/* 72045*/        OPC_EmitInteger, MVT::i32, 14, 
/* 72048*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72051*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::tSTRr), 0|OPFL_Chain|OPFL_MemRefs,
                      5/*#Ops*/, 2, 3, 4, 5, 6, 
                  // Src: (atomic_store t_addrmode_rr:{ *:[i32] }:$ptr, tGPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_32>> - Complexity = 13
                  // Dst: (tSTRr tGPR:{ *:[i32] }:$val, t_addrmode_rr:{ *:[i32] }:$ptr)
/* 72061*/      0, /*End of Scope*/
/* 72062*/    /*Scope*/ 48, /*->72111*/
/* 72063*/      OPC_CheckPredicate, 42, // Predicate_atomic_store_8
/* 72065*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 72067*/      OPC_Scope, 20, /*->72089*/ // 2 children in Scope
/* 72069*/        OPC_CheckComplexPat, /*CP*/25, /*#*/1, // SelectT2AddrModeImm12:$addr #3 #4
/* 72072*/        OPC_EmitMergeInputChains1_0,
/* 72073*/        OPC_EmitInteger, MVT::i32, 14, 
/* 72076*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72079*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STRBi12), 0|OPFL_Chain|OPFL_MemRefs,
                      5/*#Ops*/, 2, 3, 4, 5, 6, 
                  // Src: (atomic_store t2addrmode_imm12:{ *:[i32] }:$addr, GPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_8>> - Complexity = 13
                  // Dst: (t2STRBi12 GPR:{ *:[i32] }:$val, t2addrmode_imm12:{ *:[i32] }:$addr)
/* 72089*/      /*Scope*/ 20, /*->72110*/
/* 72090*/        OPC_CheckComplexPat, /*CP*/26, /*#*/1, // SelectT2AddrModeImm8:$addr #3 #4
/* 72093*/        OPC_EmitMergeInputChains1_0,
/* 72094*/        OPC_EmitInteger, MVT::i32, 14, 
/* 72097*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72100*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STRBi8), 0|OPFL_Chain|OPFL_MemRefs,
                      5/*#Ops*/, 2, 3, 4, 5, 6, 
                  // Src: (atomic_store t2addrmode_negimm8:{ *:[i32] }:$addr, GPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_8>> - Complexity = 13
                  // Dst: (t2STRBi8 GPR:{ *:[i32] }:$val, t2addrmode_negimm8:{ *:[i32] }:$addr)
/* 72110*/      0, /*End of Scope*/
/* 72111*/    /*Scope*/ 48, /*->72160*/
/* 72112*/      OPC_CheckPredicate, 37, // Predicate_atomic_store_16
/* 72114*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 72116*/      OPC_Scope, 20, /*->72138*/ // 2 children in Scope
/* 72118*/        OPC_CheckComplexPat, /*CP*/25, /*#*/1, // SelectT2AddrModeImm12:$addr #3 #4
/* 72121*/        OPC_EmitMergeInputChains1_0,
/* 72122*/        OPC_EmitInteger, MVT::i32, 14, 
/* 72125*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72128*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STRHi12), 0|OPFL_Chain|OPFL_MemRefs,
                      5/*#Ops*/, 2, 3, 4, 5, 6, 
                  // Src: (atomic_store t2addrmode_imm12:{ *:[i32] }:$addr, GPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_16>> - Complexity = 13
                  // Dst: (t2STRHi12 GPR:{ *:[i32] }:$val, t2addrmode_imm12:{ *:[i32] }:$addr)
/* 72138*/      /*Scope*/ 20, /*->72159*/
/* 72139*/        OPC_CheckComplexPat, /*CP*/26, /*#*/1, // SelectT2AddrModeImm8:$addr #3 #4
/* 72142*/        OPC_EmitMergeInputChains1_0,
/* 72143*/        OPC_EmitInteger, MVT::i32, 14, 
/* 72146*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72149*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STRHi8), 0|OPFL_Chain|OPFL_MemRefs,
                      5/*#Ops*/, 2, 3, 4, 5, 6, 
                  // Src: (atomic_store t2addrmode_negimm8:{ *:[i32] }:$addr, GPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_16>> - Complexity = 13
                  // Dst: (t2STRHi8 GPR:{ *:[i32] }:$val, t2addrmode_negimm8:{ *:[i32] }:$addr)
/* 72159*/      0, /*End of Scope*/
/* 72160*/    /*Scope*/ 48, /*->72209*/
/* 72161*/      OPC_CheckPredicate, 74, // Predicate_atomic_store_32
/* 72163*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 72165*/      OPC_Scope, 20, /*->72187*/ // 2 children in Scope
/* 72167*/        OPC_CheckComplexPat, /*CP*/25, /*#*/1, // SelectT2AddrModeImm12:$addr #3 #4
/* 72170*/        OPC_EmitMergeInputChains1_0,
/* 72171*/        OPC_EmitInteger, MVT::i32, 14, 
/* 72174*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72177*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STRi12), 0|OPFL_Chain|OPFL_MemRefs,
                      5/*#Ops*/, 2, 3, 4, 5, 6, 
                  // Src: (atomic_store t2addrmode_imm12:{ *:[i32] }:$addr, GPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_32>> - Complexity = 13
                  // Dst: (t2STRi12 GPR:{ *:[i32] }:$val, t2addrmode_imm12:{ *:[i32] }:$addr)
/* 72187*/      /*Scope*/ 20, /*->72208*/
/* 72188*/        OPC_CheckComplexPat, /*CP*/26, /*#*/1, // SelectT2AddrModeImm8:$addr #3 #4
/* 72191*/        OPC_EmitMergeInputChains1_0,
/* 72192*/        OPC_EmitInteger, MVT::i32, 14, 
/* 72195*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72198*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::t2STRi8), 0|OPFL_Chain|OPFL_MemRefs,
                      5/*#Ops*/, 2, 3, 4, 5, 6, 
                  // Src: (atomic_store t2addrmode_negimm8:{ *:[i32] }:$addr, GPR:{ *:[i32] }:$val)<<P:Predicate_atomic_store_32>> - Complexity = 13
                  // Dst: (t2STRi8 GPR:{ *:[i32] }:$val, t2addrmode_negimm8:{ *:[i32] }:$addr)
/* 72208*/      0, /*End of Scope*/
/* 72209*/    0, /*End of Scope*/
/* 72210*/  /*SwitchOpcode*/ 21|128,2/*277*/, TARGET_VAL(ISD::ROTR),// ->72491
/* 72214*/    OPC_Scope, 29, /*->72245*/ // 6 children in Scope
/* 72216*/      OPC_MoveChild0,
/* 72217*/      OPC_CheckOpcode, TARGET_VAL(ISD::BSWAP),
/* 72220*/      OPC_RecordChild0, // #0 = $Rm
/* 72221*/      OPC_MoveParent,
/* 72222*/      OPC_CheckChild1Integer, 16, 
/* 72224*/      OPC_CheckChild1Type, MVT::i32,
/* 72226*/      OPC_CheckType, MVT::i32,
/* 72228*/      OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 72230*/      OPC_EmitInteger, MVT::i32, 14, 
/* 72233*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72236*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::REV16), 0,
                    MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (rotr:{ *:[i32] } (bswap:{ *:[i32] } GPR:{ *:[i32] }:$Rm), 16:{ *:[i32] }) - Complexity = 16
                // Dst: (REV16:{ *:[i32] } GPR:{ *:[i32] }:$Rm)
/* 72245*/    /*Scope*/ 29, /*->72275*/
/* 72246*/      OPC_RecordNode, // #0 = $src
/* 72247*/      OPC_CheckType, MVT::i32,
/* 72249*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 72251*/      OPC_CheckComplexPat, /*CP*/8, /*#*/0, // SelectShiftRegShifterOperand:$src #1 #2 #3
/* 72254*/      OPC_EmitInteger, MVT::i32, 14, 
/* 72257*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72260*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72263*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MOVsr), 0,
                    MVT::i32, 6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                // Src: shift_so_reg_reg:{ *:[i32] }:$src - Complexity = 12
                // Dst: (MOVsr:{ *:[i32] } shift_so_reg_reg:{ *:[i32] }:$src)
/* 72275*/    /*Scope*/ 50, /*->72326*/
/* 72276*/      OPC_MoveChild0,
/* 72277*/      OPC_CheckOpcode, TARGET_VAL(ISD::BSWAP),
/* 72280*/      OPC_RecordChild0, // #0 = $Rm
/* 72281*/      OPC_MoveParent,
/* 72282*/      OPC_CheckChild1Integer, 16, 
/* 72284*/      OPC_CheckChild1Type, MVT::i32,
/* 72286*/      OPC_CheckType, MVT::i32,
/* 72288*/      OPC_Scope, 17, /*->72307*/ // 2 children in Scope
/* 72290*/        OPC_CheckPatternPredicate, 16, // (Subtarget->hasV6Ops()) && (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 72292*/        OPC_EmitInteger, MVT::i32, 14, 
/* 72295*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72298*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tREV16), 0,
                      MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (rotr:{ *:[i32] } (bswap:{ *:[i32] } tGPR:{ *:[i32] }:$Rm), 16:{ *:[i32] }) - Complexity = 11
                  // Dst: (tREV16:{ *:[i32] } tGPR:{ *:[i32] }:$Rm)
/* 72307*/      /*Scope*/ 17, /*->72325*/
/* 72308*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 72310*/        OPC_EmitInteger, MVT::i32, 14, 
/* 72313*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72316*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2REV16), 0,
                      MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (rotr:{ *:[i32] } (bswap:{ *:[i32] } rGPR:{ *:[i32] }:$Rm), 16:{ *:[i32] }) - Complexity = 11
                  // Dst: (t2REV16:{ *:[i32] } rGPR:{ *:[i32] }:$Rm)
/* 72325*/      0, /*End of Scope*/
/* 72326*/    /*Scope*/ 40, /*->72367*/
/* 72327*/      OPC_RecordChild0, // #0 = $lhs
/* 72328*/      OPC_MoveChild1,
/* 72329*/      OPC_CheckOpcode, TARGET_VAL(ISD::AND),
/* 72332*/      OPC_RecordChild0, // #1 = $rhs
/* 72333*/      OPC_MoveChild1,
/* 72334*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 72337*/      OPC_CheckPredicate, 76, // Predicate_lo5AllOne
/* 72339*/      OPC_MoveParent,
/* 72340*/      OPC_CheckType, MVT::i32,
/* 72342*/      OPC_MoveParent,
/* 72343*/      OPC_CheckType, MVT::i32,
/* 72345*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 72347*/      OPC_EmitInteger, MVT::i32, 14, 
/* 72350*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72353*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72356*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2RORrr), 0,
                    MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (rotr:{ *:[i32] } rGPR:{ *:[i32] }:$lhs, (and:{ *:[i32] } rGPR:{ *:[i32] }:$rhs, (imm:{ *:[i32] })<<P:Predicate_lo5AllOne>>)) - Complexity = 10
                // Dst: (t2RORrr:{ *:[i32] } rGPR:{ *:[i32] }:$lhs, rGPR:{ *:[i32] }:$rhs)
/* 72367*/    /*Scope*/ 28, /*->72396*/
/* 72368*/      OPC_RecordNode, // #0 = $src
/* 72369*/      OPC_CheckType, MVT::i32,
/* 72371*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 72373*/      OPC_CheckComplexPat, /*CP*/9, /*#*/0, // SelectShiftImmShifterOperand:$src #1 #2
/* 72376*/      OPC_EmitInteger, MVT::i32, 14, 
/* 72379*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72382*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72385*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MOVsi), 0,
                    MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                // Src: shift_so_reg_imm:{ *:[i32] }:$src - Complexity = 9
                // Dst: (MOVsi:{ *:[i32] } shift_so_reg_imm:{ *:[i32] }:$src)
/* 72396*/    /*Scope*/ 93, /*->72490*/
/* 72397*/      OPC_RecordChild0, // #0 = $Rm
/* 72398*/      OPC_RecordChild1, // #1 = $imm
/* 72399*/      OPC_Scope, 35, /*->72436*/ // 2 children in Scope
/* 72401*/        OPC_MoveChild1,
/* 72402*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 72405*/        OPC_CheckPredicate, 31, // Predicate_imm0_31
/* 72407*/        OPC_CheckType, MVT::i32,
/* 72409*/        OPC_MoveParent,
/* 72410*/        OPC_CheckType, MVT::i32,
/* 72412*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 72414*/        OPC_EmitConvertToTarget, 1,
/* 72416*/        OPC_EmitInteger, MVT::i32, 14, 
/* 72419*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72422*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72425*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2RORri), 0,
                      MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                  // Src: (rotr:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm) - Complexity = 7
                  // Dst: (t2RORri:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] }):$imm)
/* 72436*/      /*Scope*/ 52, /*->72489*/
/* 72437*/        OPC_CheckChild1Type, MVT::i32,
/* 72439*/        OPC_CheckType, MVT::i32,
/* 72441*/        OPC_Scope, 22, /*->72465*/ // 2 children in Scope
/* 72443*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 72445*/          OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 72448*/          OPC_EmitInteger, MVT::i32, 14, 
/* 72451*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72454*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tROR), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (rotr:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm) - Complexity = 3
                    // Dst: (tROR:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm)
/* 72465*/        /*Scope*/ 22, /*->72488*/
/* 72466*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 72468*/          OPC_EmitInteger, MVT::i32, 14, 
/* 72471*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72474*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72477*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2RORrr), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (rotr:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                    // Dst: (t2RORrr:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 72488*/        0, /*End of Scope*/
/* 72489*/      0, /*End of Scope*/
/* 72490*/    0, /*End of Scope*/
/* 72491*/  /*SwitchOpcode*/ 14|128,2/*270*/, TARGET_VAL(ISD::SRA),// ->72765
/* 72495*/    OPC_Scope, 29, /*->72526*/ // 5 children in Scope
/* 72497*/      OPC_MoveChild0,
/* 72498*/      OPC_CheckOpcode, TARGET_VAL(ISD::BSWAP),
/* 72501*/      OPC_RecordChild0, // #0 = $Rm
/* 72502*/      OPC_MoveParent,
/* 72503*/      OPC_CheckChild1Integer, 16, 
/* 72505*/      OPC_CheckChild1Type, MVT::i32,
/* 72507*/      OPC_CheckType, MVT::i32,
/* 72509*/      OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 72511*/      OPC_EmitInteger, MVT::i32, 14, 
/* 72514*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72517*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::REVSH), 0,
                    MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (sra:{ *:[i32] } (bswap:{ *:[i32] } GPR:{ *:[i32] }:$Rm), 16:{ *:[i32] }) - Complexity = 16
                // Dst: (REVSH:{ *:[i32] } GPR:{ *:[i32] }:$Rm)
/* 72526*/    /*Scope*/ 29, /*->72556*/
/* 72527*/      OPC_RecordNode, // #0 = $src
/* 72528*/      OPC_CheckType, MVT::i32,
/* 72530*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 72532*/      OPC_CheckComplexPat, /*CP*/8, /*#*/0, // SelectShiftRegShifterOperand:$src #1 #2 #3
/* 72535*/      OPC_EmitInteger, MVT::i32, 14, 
/* 72538*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72541*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72544*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MOVsr), 0,
                    MVT::i32, 6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                // Src: shift_so_reg_reg:{ *:[i32] }:$src - Complexity = 12
                // Dst: (MOVsr:{ *:[i32] } shift_so_reg_reg:{ *:[i32] }:$src)
/* 72556*/    /*Scope*/ 50, /*->72607*/
/* 72557*/      OPC_MoveChild0,
/* 72558*/      OPC_CheckOpcode, TARGET_VAL(ISD::BSWAP),
/* 72561*/      OPC_RecordChild0, // #0 = $Rm
/* 72562*/      OPC_MoveParent,
/* 72563*/      OPC_CheckChild1Integer, 16, 
/* 72565*/      OPC_CheckChild1Type, MVT::i32,
/* 72567*/      OPC_CheckType, MVT::i32,
/* 72569*/      OPC_Scope, 17, /*->72588*/ // 2 children in Scope
/* 72571*/        OPC_CheckPatternPredicate, 16, // (Subtarget->hasV6Ops()) && (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 72573*/        OPC_EmitInteger, MVT::i32, 14, 
/* 72576*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72579*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tREVSH), 0,
                      MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (sra:{ *:[i32] } (bswap:{ *:[i32] } tGPR:{ *:[i32] }:$Rm), 16:{ *:[i32] }) - Complexity = 11
                  // Dst: (tREVSH:{ *:[i32] } tGPR:{ *:[i32] }:$Rm)
/* 72588*/      /*Scope*/ 17, /*->72606*/
/* 72589*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 72591*/        OPC_EmitInteger, MVT::i32, 14, 
/* 72594*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72597*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2REVSH), 0,
                      MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (sra:{ *:[i32] } (bswap:{ *:[i32] } rGPR:{ *:[i32] }:$Rm), 16:{ *:[i32] }) - Complexity = 11
                  // Dst: (t2REVSH:{ *:[i32] } rGPR:{ *:[i32] }:$Rm)
/* 72606*/      0, /*End of Scope*/
/* 72607*/    /*Scope*/ 28, /*->72636*/
/* 72608*/      OPC_RecordNode, // #0 = $src
/* 72609*/      OPC_CheckType, MVT::i32,
/* 72611*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 72613*/      OPC_CheckComplexPat, /*CP*/9, /*#*/0, // SelectShiftImmShifterOperand:$src #1 #2
/* 72616*/      OPC_EmitInteger, MVT::i32, 14, 
/* 72619*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72622*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72625*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MOVsi), 0,
                    MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                // Src: shift_so_reg_imm:{ *:[i32] }:$src - Complexity = 9
                // Dst: (MOVsi:{ *:[i32] } shift_so_reg_imm:{ *:[i32] }:$src)
/* 72636*/    /*Scope*/ 127, /*->72764*/
/* 72637*/      OPC_RecordChild0, // #0 = $Rm
/* 72638*/      OPC_RecordChild1, // #1 = $imm5
/* 72639*/      OPC_Scope, 69, /*->72710*/ // 2 children in Scope
/* 72641*/        OPC_MoveChild1,
/* 72642*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 72645*/        OPC_CheckPredicate, 38, // Predicate_imm_sr
/* 72647*/        OPC_CheckType, MVT::i32,
/* 72649*/        OPC_MoveParent,
/* 72650*/        OPC_CheckType, MVT::i32,
/* 72652*/        OPC_Scope, 27, /*->72681*/ // 2 children in Scope
/* 72654*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 72656*/          OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 72659*/          OPC_EmitConvertToTarget, 1,
/* 72661*/          OPC_EmitNodeXForm, 13, 3, // imm_sr_XFORM
/* 72664*/          OPC_EmitInteger, MVT::i32, 14, 
/* 72667*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72670*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tASRri), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 4, 5, 6, 
                    // Src: (sra:{ *:[i32] } tGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm_sr>><<X:imm_sr_XFORM>>:$imm5) - Complexity = 7
                    // Dst: (tASRri:{ *:[i32] } tGPR:{ *:[i32] }:$Rm, (imm_sr_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$imm5))
/* 72681*/        /*Scope*/ 27, /*->72709*/
/* 72682*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 72684*/          OPC_EmitConvertToTarget, 1,
/* 72686*/          OPC_EmitNodeXForm, 13, 2, // imm_sr_XFORM
/* 72689*/          OPC_EmitInteger, MVT::i32, 14, 
/* 72692*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72695*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72698*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ASRri), 0,
                        MVT::i32, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                    // Src: (sra:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm_sr>><<X:imm_sr_XFORM>>:$imm) - Complexity = 7
                    // Dst: (t2ASRri:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm_sr_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$imm))
/* 72709*/        0, /*End of Scope*/
/* 72710*/      /*Scope*/ 52, /*->72763*/
/* 72711*/        OPC_CheckChild1Type, MVT::i32,
/* 72713*/        OPC_CheckType, MVT::i32,
/* 72715*/        OPC_Scope, 22, /*->72739*/ // 2 children in Scope
/* 72717*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 72719*/          OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 72722*/          OPC_EmitInteger, MVT::i32, 14, 
/* 72725*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72728*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tASRrr), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (sra:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm) - Complexity = 3
                    // Dst: (tASRrr:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm)
/* 72739*/        /*Scope*/ 22, /*->72762*/
/* 72740*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 72742*/          OPC_EmitInteger, MVT::i32, 14, 
/* 72745*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72748*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72751*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2ASRrr), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (sra:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                    // Dst: (t2ASRrr:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 72762*/        0, /*End of Scope*/
/* 72763*/      0, /*End of Scope*/
/* 72764*/    0, /*End of Scope*/
/* 72765*/  /*SwitchOpcode*/ 110, TARGET_VAL(ARMISD::PIC_ADD),// ->72878
/* 72768*/    OPC_Scope, 61, /*->72831*/ // 2 children in Scope
/* 72770*/      OPC_MoveChild0,
/* 72771*/      OPC_CheckOpcode, TARGET_VAL(ISD::LOAD),
/* 72774*/      OPC_RecordMemRef,
/* 72775*/      OPC_RecordNode, // #0 = 'ld' chained node
/* 72776*/      OPC_CheckFoldableChainNode,
/* 72777*/      OPC_MoveChild1,
/* 72778*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::Wrapper),
/* 72781*/      OPC_RecordChild0, // #1 = $addr
/* 72782*/      OPC_MoveChild0,
/* 72783*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstantPool),
/* 72786*/      OPC_MoveParent,
/* 72787*/      OPC_MoveParent,
/* 72788*/      OPC_CheckPredicate, 35, // Predicate_unindexedload
/* 72790*/      OPC_CheckPredicate, 58, // Predicate_load
/* 72792*/      OPC_MoveParent,
/* 72793*/      OPC_RecordChild1, // #2 = $cp
/* 72794*/      OPC_MoveChild1,
/* 72795*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 72798*/      OPC_MoveParent,
/* 72799*/      OPC_CheckType, MVT::i32,
/* 72801*/      OPC_Scope, 13, /*->72816*/ // 2 children in Scope
/* 72803*/        OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 72805*/        OPC_EmitMergeInputChains1_0,
/* 72806*/        OPC_EmitConvertToTarget, 2,
/* 72808*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRpci_pic), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::i32, 2/*#Ops*/, 1, 3, 
                  // Src: (ARMpic_add:{ *:[i32] } (ld:{ *:[i32] } (ARMWrapper:{ *:[iPTR] } (tconstpool:{ *:[iPTR] }):$addr))<<P:Predicate_unindexedload>><<P:Predicate_load>>, (imm:{ *:[i32] }):$cp) - Complexity = 16
                  // Dst: (tLDRpci_pic:{ *:[i32] } (tconstpool:{ *:[i32] }):$addr, (imm:{ *:[i32] }):$cp)
/* 72816*/      /*Scope*/ 13, /*->72830*/
/* 72817*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 72819*/        OPC_EmitMergeInputChains1_0,
/* 72820*/        OPC_EmitConvertToTarget, 2,
/* 72822*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LDRpci_pic), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::i32, 2/*#Ops*/, 1, 3, 
                  // Src: (ARMpic_add:{ *:[i32] } (ld:{ *:[i32] } (ARMWrapper:{ *:[iPTR] } (tconstpool:{ *:[iPTR] }):$addr))<<P:Predicate_unindexedload>><<P:Predicate_load>>, (imm:{ *:[i32] }):$cp) - Complexity = 16
                  // Dst: (t2LDRpci_pic:{ *:[i32] } (tconstpool:{ *:[i32] }):$addr, (imm:{ *:[i32] }):$cp)
/* 72830*/      0, /*End of Scope*/
/* 72831*/    /*Scope*/ 45, /*->72877*/
/* 72832*/      OPC_RecordChild0, // #0 = $a
/* 72833*/      OPC_RecordChild1, // #1 = $cp
/* 72834*/      OPC_MoveChild1,
/* 72835*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 72838*/      OPC_MoveParent,
/* 72839*/      OPC_CheckType, MVT::i32,
/* 72841*/      OPC_Scope, 20, /*->72863*/ // 2 children in Scope
/* 72843*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 72845*/        OPC_EmitConvertToTarget, 1,
/* 72847*/        OPC_EmitInteger, MVT::i32, 14, 
/* 72850*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72853*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::PICADD), 0,
                      MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (ARMpic_add:{ *:[i32] } GPR:{ *:[i32] }:$a, (imm:{ *:[i32] }):$cp) - Complexity = 6
                  // Dst: (PICADD:{ *:[i32] } GPR:{ *:[i32] }:$a, (imm:{ *:[i32] }):$cp)
/* 72863*/      /*Scope*/ 12, /*->72876*/
/* 72864*/        OPC_CheckPatternPredicate, 43, // (Subtarget->isThumb())
/* 72866*/        OPC_EmitConvertToTarget, 1,
/* 72868*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tPICADD), 0,
                      MVT::i32, 2/*#Ops*/, 0, 2, 
                  // Src: (ARMpic_add:{ *:[i32] } GPR:{ *:[i32] }:$lhs, (imm:{ *:[i32] }):$cp) - Complexity = 6
                  // Dst: (tPICADD:{ *:[i32] } GPR:{ *:[i32] }:$lhs, (imm:{ *:[i32] }):$cp)
/* 72876*/      0, /*End of Scope*/
/* 72877*/    0, /*End of Scope*/
/* 72878*/  /*SwitchOpcode*/ 61, TARGET_VAL(ARMISD::BCC_i64),// ->72942
/* 72881*/    OPC_RecordNode, // #0 = 'ARMBcci64' chained node
/* 72882*/    OPC_RecordChild1, // #1 = $cc
/* 72883*/    OPC_MoveChild1,
/* 72884*/    OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 72887*/    OPC_MoveParent,
/* 72888*/    OPC_RecordChild2, // #2 = $lhs1
/* 72889*/    OPC_RecordChild3, // #3 = $lhs2
/* 72890*/    OPC_Scope, 25, /*->72917*/ // 2 children in Scope
/* 72892*/      OPC_CheckChild4Integer, 0, 
/* 72894*/      OPC_MoveChild5,
/* 72895*/      OPC_CheckInteger, 0, 
/* 72897*/      OPC_MoveParent,
/* 72898*/      OPC_RecordChild6, // #4 = $dst
/* 72899*/      OPC_MoveChild6,
/* 72900*/      OPC_CheckOpcode, TARGET_VAL(ISD::BasicBlock),
/* 72903*/      OPC_MoveParent,
/* 72904*/      OPC_EmitMergeInputChains1_0,
/* 72905*/      OPC_EmitConvertToTarget, 1,
/* 72907*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::BCCZi64), 0|OPFL_Chain,
                    MVT::i32, 4/*#Ops*/, 5, 2, 3, 4, 
                // Src: (ARMBcci64 (imm:{ *:[i32] }):$cc, GPR:{ *:[i32] }:$lhs1, GPR:{ *:[i32] }:$lhs2, 0:{ *:[i32] }, 0:{ *:[i32] }, (bb:{ *:[Other] }):$dst) - Complexity = 16
                // Dst: (BCCZi64:{ *:[i32] } (imm:{ *:[i32] }):$cc, GPR:{ *:[i32] }:$lhs1, GPR:{ *:[i32] }:$lhs2, (bb:{ *:[Other] }):$dst)
/* 72917*/    /*Scope*/ 23, /*->72941*/
/* 72918*/      OPC_RecordChild4, // #4 = $rhs1
/* 72919*/      OPC_RecordChild5, // #5 = $rhs2
/* 72920*/      OPC_RecordChild6, // #6 = $dst
/* 72921*/      OPC_MoveChild6,
/* 72922*/      OPC_CheckOpcode, TARGET_VAL(ISD::BasicBlock),
/* 72925*/      OPC_MoveParent,
/* 72926*/      OPC_EmitMergeInputChains1_0,
/* 72927*/      OPC_EmitConvertToTarget, 1,
/* 72929*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::BCCi64), 0|OPFL_Chain,
                    MVT::i32, 6/*#Ops*/, 7, 2, 3, 4, 5, 6, 
                // Src: (ARMBcci64 (imm:{ *:[i32] }):$cc, GPR:{ *:[i32] }:$lhs1, GPR:{ *:[i32] }:$lhs2, GPR:{ *:[i32] }:$rhs1, GPR:{ *:[i32] }:$rhs2, (bb:{ *:[Other] }):$dst) - Complexity = 6
                // Dst: (BCCi64:{ *:[i32] } (imm:{ *:[i32] }):$cc, GPR:{ *:[i32] }:$lhs1, GPR:{ *:[i32] }:$lhs2, GPR:{ *:[i32] }:$rhs1, GPR:{ *:[i32] }:$rhs2, (bb:{ *:[Other] }):$dst)
/* 72941*/    0, /*End of Scope*/
/* 72942*/  /*SwitchOpcode*/ 1|128,19/*2433*/, TARGET_VAL(ISD::SUB),// ->75379
/* 72946*/    OPC_Scope, 40|128,1/*168*/, /*->73117*/ // 7 children in Scope
/* 72949*/      OPC_RecordChild0, // #0 = $Rn
/* 72950*/      OPC_RecordChild1, // #1 = $shift
/* 72951*/      OPC_CheckType, MVT::i32,
/* 72953*/      OPC_Scope, 106, /*->73061*/ // 2 children in Scope
/* 72955*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 72957*/        OPC_Scope, 25, /*->72984*/ // 4 children in Scope
/* 72959*/          OPC_CheckComplexPat, /*CP*/1, /*#*/1, // SelectRegShifterOperand:$shift #2 #3 #4
/* 72962*/          OPC_EmitInteger, MVT::i32, 14, 
/* 72965*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72968*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72971*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SUBrsr), 0,
                        MVT::i32, 7/*#Ops*/, 0, 2, 3, 4, 5, 6, 7, 
                    // Src: (sub:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift) - Complexity = 15
                    // Dst: (SUBrsr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/* 72984*/        /*Scope*/ 25, /*->73010*/
/* 72985*/          OPC_CheckComplexPat, /*CP*/1, /*#*/0, // SelectRegShifterOperand:$shift #2 #3 #4
/* 72988*/          OPC_EmitInteger, MVT::i32, 14, 
/* 72991*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72994*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 72997*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::RSBrsr), 0,
                        MVT::i32, 7/*#Ops*/, 1, 2, 3, 4, 5, 6, 7, 
                    // Src: (sub:{ *:[i32] } so_reg_reg:{ *:[i32] }:$shift, GPR:{ *:[i32] }:$Rn) - Complexity = 15
                    // Dst: (RSBrsr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/* 73010*/        /*Scope*/ 24, /*->73035*/
/* 73011*/          OPC_CheckComplexPat, /*CP*/3, /*#*/1, // SelectImmShifterOperand:$shift #2 #3
/* 73014*/          OPC_EmitInteger, MVT::i32, 14, 
/* 73017*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73020*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73023*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SUBrsi), 0,
                        MVT::i32, 6/*#Ops*/, 0, 2, 3, 4, 5, 6, 
                    // Src: (sub:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift) - Complexity = 12
                    // Dst: (SUBrsi:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/* 73035*/        /*Scope*/ 24, /*->73060*/
/* 73036*/          OPC_CheckComplexPat, /*CP*/3, /*#*/0, // SelectImmShifterOperand:$shift #2 #3
/* 73039*/          OPC_EmitInteger, MVT::i32, 14, 
/* 73042*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73045*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73048*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::RSBrsi), 0,
                        MVT::i32, 6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                    // Src: (sub:{ *:[i32] } so_reg_imm:{ *:[i32] }:$shift, GPR:{ *:[i32] }:$Rn) - Complexity = 12
                    // Dst: (RSBrsi:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/* 73060*/        0, /*End of Scope*/
/* 73061*/      /*Scope*/ 54, /*->73116*/
/* 73062*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 73064*/        OPC_Scope, 24, /*->73090*/ // 2 children in Scope
/* 73066*/          OPC_CheckComplexPat, /*CP*/0, /*#*/1, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/* 73069*/          OPC_EmitInteger, MVT::i32, 14, 
/* 73072*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73075*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73078*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SUBrs), 0,
                        MVT::i32, 6/*#Ops*/, 0, 2, 3, 4, 5, 6, 
                    // Src: (sub:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm) - Complexity = 12
                    // Dst: (t2SUBrs:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/* 73090*/        /*Scope*/ 24, /*->73115*/
/* 73091*/          OPC_CheckComplexPat, /*CP*/0, /*#*/0, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/* 73094*/          OPC_EmitInteger, MVT::i32, 14, 
/* 73097*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73100*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73103*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2RSBrs), 0,
                        MVT::i32, 6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                    // Src: (sub:{ *:[i32] } t2_so_reg:{ *:[i32] }:$ShiftedRm, rGPR:{ *:[i32] }:$Rn) - Complexity = 12
                    // Dst: (t2RSBrs:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/* 73115*/        0, /*End of Scope*/
/* 73116*/      0, /*End of Scope*/
/* 73117*/    /*Scope*/ 26, /*->73144*/
/* 73118*/      OPC_CheckChild0Integer, 0, 
/* 73120*/      OPC_RecordChild1, // #0 = $Rn
/* 73121*/      OPC_CheckType, MVT::i32,
/* 73123*/      OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 73125*/      OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 73128*/      OPC_EmitInteger, MVT::i32, 14, 
/* 73131*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73134*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::tRSB), 0,
                    MVT::i32, 4/*#Ops*/, 1, 0, 2, 3, 
                // Src: (sub:{ *:[i32] } 0:{ *:[i32] }, tGPR:{ *:[i32] }:$Rn) - Complexity = 8
                // Dst: (tRSB:{ *:[i32] } tGPR:{ *:[i32] }:$Rn)
/* 73144*/    /*Scope*/ 43|128,2/*299*/, /*->73445*/
/* 73146*/      OPC_RecordChild0, // #0 = $Rn
/* 73147*/      OPC_Scope, 34, /*->73183*/ // 6 children in Scope
/* 73149*/        OPC_RecordChild1, // #1 = $imm
/* 73150*/        OPC_MoveChild1,
/* 73151*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 73154*/        OPC_CheckPredicate, 11, // Predicate_mod_imm
/* 73156*/        OPC_MoveParent,
/* 73157*/        OPC_CheckType, MVT::i32,
/* 73159*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 73161*/        OPC_EmitConvertToTarget, 1,
/* 73163*/        OPC_EmitInteger, MVT::i32, 14, 
/* 73166*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73169*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73172*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SUBri), 0,
                      MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                  // Src: (sub:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm) - Complexity = 7
                  // Dst: (SUBri:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 73183*/      /*Scope*/ 34, /*->73218*/
/* 73184*/        OPC_MoveChild0,
/* 73185*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 73188*/        OPC_CheckPredicate, 11, // Predicate_mod_imm
/* 73190*/        OPC_MoveParent,
/* 73191*/        OPC_RecordChild1, // #1 = $Rn
/* 73192*/        OPC_CheckType, MVT::i32,
/* 73194*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 73196*/        OPC_EmitConvertToTarget, 0,
/* 73198*/        OPC_EmitInteger, MVT::i32, 14, 
/* 73201*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73204*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73207*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::RSBri), 0,
                      MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                  // Src: (sub:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm, GPR:{ *:[i32] }:$Rn) - Complexity = 7
                  // Dst: (RSBri:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 73218*/      /*Scope*/ 63, /*->73282*/
/* 73219*/        OPC_RecordChild1, // #1 = $imm
/* 73220*/        OPC_MoveChild1,
/* 73221*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 73224*/        OPC_Scope, 29, /*->73255*/ // 2 children in Scope
/* 73226*/          OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/* 73228*/          OPC_MoveParent,
/* 73229*/          OPC_CheckType, MVT::i32,
/* 73231*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 73233*/          OPC_EmitConvertToTarget, 1,
/* 73235*/          OPC_EmitInteger, MVT::i32, 14, 
/* 73238*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73241*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73244*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SUBri), 0,
                        MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                    // Src: (sub:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm) - Complexity = 7
                    // Dst: (t2SUBri:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 73255*/        /*Scope*/ 25, /*->73281*/
/* 73256*/          OPC_CheckPredicate, 9, // Predicate_imm0_4095
/* 73258*/          OPC_MoveParent,
/* 73259*/          OPC_CheckType, MVT::i32,
/* 73261*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 73263*/          OPC_EmitConvertToTarget, 1,
/* 73265*/          OPC_EmitInteger, MVT::i32, 14, 
/* 73268*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73271*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SUBri12), 0,
                        MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (sub:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_imm0_4095>>:$imm) - Complexity = 7
                    // Dst: (t2SUBri12:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 73281*/        0, /*End of Scope*/
/* 73282*/      /*Scope*/ 34, /*->73317*/
/* 73283*/        OPC_MoveChild0,
/* 73284*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 73287*/        OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/* 73289*/        OPC_MoveParent,
/* 73290*/        OPC_RecordChild1, // #1 = $Rn
/* 73291*/        OPC_CheckType, MVT::i32,
/* 73293*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 73295*/        OPC_EmitConvertToTarget, 0,
/* 73297*/        OPC_EmitInteger, MVT::i32, 14, 
/* 73300*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73303*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73306*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2RSBri), 0,
                      MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                  // Src: (sub:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm, rGPR:{ *:[i32] }:$Rn) - Complexity = 7
                  // Dst: (t2RSBri:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 73317*/      /*Scope*/ 51, /*->73369*/
/* 73318*/        OPC_MoveChild1,
/* 73319*/        OPC_CheckOpcode, TARGET_VAL(ISD::MUL),
/* 73322*/        OPC_RecordChild0, // #1 = $Rn
/* 73323*/        OPC_RecordChild1, // #2 = $Rm
/* 73324*/        OPC_MoveParent,
/* 73325*/        OPC_CheckType, MVT::i32,
/* 73327*/        OPC_Scope, 19, /*->73348*/ // 2 children in Scope
/* 73329*/          OPC_CheckPatternPredicate, 62, // (Subtarget->hasV6T2Ops()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps())
/* 73331*/          OPC_EmitInteger, MVT::i32, 14, 
/* 73334*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73337*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MLS), 0,
                        MVT::i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                    // Src: (sub:{ *:[i32] } GPR:{ *:[i32] }:$Ra, (mul:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)) - Complexity = 6
                    // Dst: (MLS:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra)
/* 73348*/        /*Scope*/ 19, /*->73368*/
/* 73349*/          OPC_CheckPatternPredicate, 14, // (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/* 73351*/          OPC_EmitInteger, MVT::i32, 14, 
/* 73354*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73357*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MLS), 0,
                        MVT::i32, 5/*#Ops*/, 1, 2, 0, 3, 4, 
                    // Src: (sub:{ *:[i32] } rGPR:{ *:[i32] }:$Ra, (mul:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)) - Complexity = 6
                    // Dst: (t2MLS:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/* 73368*/        0, /*End of Scope*/
/* 73369*/      /*Scope*/ 74, /*->73444*/
/* 73370*/        OPC_RecordChild1, // #1 = $Rm
/* 73371*/        OPC_CheckType, MVT::i32,
/* 73373*/        OPC_Scope, 22, /*->73397*/ // 3 children in Scope
/* 73375*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 73377*/          OPC_EmitInteger, MVT::i32, 14, 
/* 73380*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73383*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73386*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SUBrr), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (sub:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm) - Complexity = 3
                    // Dst: (SUBrr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 73397*/        /*Scope*/ 22, /*->73420*/
/* 73398*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 73400*/          OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 73403*/          OPC_EmitInteger, MVT::i32, 14, 
/* 73406*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73409*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tSUBrr), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (sub:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm) - Complexity = 3
                    // Dst: (tSUBrr:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm)
/* 73420*/        /*Scope*/ 22, /*->73443*/
/* 73421*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 73423*/          OPC_EmitInteger, MVT::i32, 14, 
/* 73426*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73429*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73432*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SUBrr), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (sub:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                    // Dst: (t2SUBrr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 73443*/        0, /*End of Scope*/
/* 73444*/      0, /*End of Scope*/
/* 73445*/    /*Scope*/ 35|128,1/*163*/, /*->73610*/
/* 73447*/      OPC_MoveChild0,
/* 73448*/      OPC_CheckOpcode, TARGET_VAL(ISD::BITCAST),
/* 73451*/      OPC_MoveChild0,
/* 73452*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/* 73455*/      OPC_MoveChild0,
/* 73456*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 73459*/      OPC_MoveParent,
/* 73460*/      OPC_CheckPredicate, 77, // Predicate_NEONimmAllZerosV
/* 73462*/      OPC_SwitchType /*2 cases */, 43, MVT::v2i32,// ->73508
/* 73465*/        OPC_MoveParent,
/* 73466*/        OPC_MoveParent,
/* 73467*/        OPC_RecordChild1, // #0 = $Vm
/* 73468*/        OPC_SwitchType /*2 cases */, 17, MVT::v8i8,// ->73488
/* 73471*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 73473*/          OPC_EmitInteger, MVT::i32, 14, 
/* 73476*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73479*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VNEGs8d), 0,
                        MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (sub:{ *:[v8i8] } (bitconvert:{ *:[v8i8] } (ARMvmovImm:{ *:[v2i32] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>>), DPR:{ *:[v8i8] }:$Vm) - Complexity = 13
                    // Dst: (VNEGs8d:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm)
/* 73488*/        /*SwitchType*/ 17, MVT::v4i16,// ->73507
/* 73490*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 73492*/          OPC_EmitInteger, MVT::i32, 14, 
/* 73495*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73498*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VNEGs16d), 0,
                        MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (sub:{ *:[v4i16] } (bitconvert:{ *:[v4i16] } (ARMvmovImm:{ *:[v2i32] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>>), DPR:{ *:[v4i16] }:$Vm) - Complexity = 13
                    // Dst: (VNEGs16d:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm)
/* 73507*/        0, // EndSwitchType
/* 73508*/      /*SwitchType*/ 99, MVT::v4i32,// ->73609
/* 73510*/        OPC_MoveParent,
/* 73511*/        OPC_MoveParent,
/* 73512*/        OPC_RecordChild1, // #0 = $Vm
/* 73513*/        OPC_SwitchType /*2 cases */, 45, MVT::v16i8,// ->73561
/* 73516*/          OPC_Scope, 17, /*->73535*/ // 2 children in Scope
/* 73518*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 73520*/            OPC_EmitInteger, MVT::i32, 14, 
/* 73523*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73526*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VNEGs8q), 0,
                          MVT::v16i8, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (sub:{ *:[v16i8] } (bitconvert:{ *:[v16i8] } (ARMvmovImm:{ *:[v4i32] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>>), QPR:{ *:[v16i8] }:$Vm) - Complexity = 13
                      // Dst: (VNEGs8q:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm)
/* 73535*/          /*Scope*/ 24, /*->73560*/
/* 73536*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 73538*/            OPC_EmitInteger, MVT::i32, 0, 
/* 73541*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73544*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 73550*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VNEGs8), 0,
                          MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (sub:{ *:[v16i8] } (bitconvert:{ *:[v16i8] } (ARMvmovImm:{ *:[v4i32] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>>), MQPR:{ *:[v16i8] }:$v) - Complexity = 13
                      // Dst: (MVE_VNEGs8:{ *:[v16i8] } ?:{ *:[v16i8] }:$v)
/* 73560*/          0, /*End of Scope*/
/* 73561*/        /*SwitchType*/ 45, MVT::v8i16,// ->73608
/* 73563*/          OPC_Scope, 17, /*->73582*/ // 2 children in Scope
/* 73565*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 73567*/            OPC_EmitInteger, MVT::i32, 14, 
/* 73570*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73573*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VNEGs16q), 0,
                          MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (sub:{ *:[v8i16] } (bitconvert:{ *:[v8i16] } (ARMvmovImm:{ *:[v4i32] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>>), QPR:{ *:[v8i16] }:$Vm) - Complexity = 13
                      // Dst: (VNEGs16q:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm)
/* 73582*/          /*Scope*/ 24, /*->73607*/
/* 73583*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 73585*/            OPC_EmitInteger, MVT::i32, 0, 
/* 73588*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73591*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 73597*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VNEGs16), 0,
                          MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (sub:{ *:[v8i16] } (bitconvert:{ *:[v8i16] } (ARMvmovImm:{ *:[v4i32] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>>), MQPR:{ *:[v8i16] }:$v) - Complexity = 13
                      // Dst: (MVE_VNEGs16:{ *:[v8i16] } ?:{ *:[v8i16] }:$v)
/* 73607*/          0, /*End of Scope*/
/* 73608*/        0, // EndSwitchType
/* 73609*/      0, // EndSwitchType
/* 73610*/    /*Scope*/ 38|128,5/*678*/, /*->74290*/
/* 73612*/      OPC_RecordChild0, // #0 = $src1
/* 73613*/      OPC_MoveChild1,
/* 73614*/      OPC_SwitchOpcode /*3 cases */, 106|128,3/*490*/, TARGET_VAL(ISD::MUL),// ->74109
/* 73619*/        OPC_Scope, 2|128,1/*130*/, /*->73752*/ // 4 children in Scope
/* 73622*/          OPC_RecordChild0, // #1 = $Vn
/* 73623*/          OPC_MoveChild1,
/* 73624*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 73627*/          OPC_RecordChild0, // #2 = $Vm
/* 73628*/          OPC_Scope, 60, /*->73690*/ // 2 children in Scope
/* 73630*/            OPC_CheckChild0Type, MVT::v4i16,
/* 73632*/            OPC_RecordChild1, // #3 = $lane
/* 73633*/            OPC_MoveChild1,
/* 73634*/            OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 73637*/            OPC_MoveParent,
/* 73638*/            OPC_MoveParent,
/* 73639*/            OPC_MoveParent,
/* 73640*/            OPC_SwitchType /*2 cases */, 22, MVT::v4i16,// ->73665
/* 73643*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 73645*/              OPC_EmitConvertToTarget, 3,
/* 73647*/              OPC_EmitInteger, MVT::i32, 14, 
/* 73650*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73653*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSslv4i16), 0,
                            MVT::v4i16, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                        // Src: (sub:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, (mul:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 12
                        // Dst: (VMLSslv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 73665*/            /*SwitchType*/ 22, MVT::v8i16,// ->73689
/* 73667*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 73669*/              OPC_EmitConvertToTarget, 3,
/* 73671*/              OPC_EmitInteger, MVT::i32, 14, 
/* 73674*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73677*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSslv8i16), 0,
                            MVT::v8i16, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                        // Src: (sub:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (mul:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, (ARMvduplane:{ *:[v8i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 12
                        // Dst: (VMLSslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 73689*/            0, // EndSwitchType
/* 73690*/          /*Scope*/ 60, /*->73751*/
/* 73691*/            OPC_CheckChild0Type, MVT::v2i32,
/* 73693*/            OPC_RecordChild1, // #3 = $lane
/* 73694*/            OPC_MoveChild1,
/* 73695*/            OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 73698*/            OPC_MoveParent,
/* 73699*/            OPC_MoveParent,
/* 73700*/            OPC_MoveParent,
/* 73701*/            OPC_SwitchType /*2 cases */, 22, MVT::v2i32,// ->73726
/* 73704*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 73706*/              OPC_EmitConvertToTarget, 3,
/* 73708*/              OPC_EmitInteger, MVT::i32, 14, 
/* 73711*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73714*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSslv2i32), 0,
                            MVT::v2i32, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                        // Src: (sub:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, (mul:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 12
                        // Dst: (VMLSslv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 73726*/            /*SwitchType*/ 22, MVT::v4i32,// ->73750
/* 73728*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 73730*/              OPC_EmitConvertToTarget, 3,
/* 73732*/              OPC_EmitInteger, MVT::i32, 14, 
/* 73735*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73738*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSslv4i32), 0,
                            MVT::v4i32, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                        // Src: (sub:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (mul:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, (ARMvduplane:{ *:[v4i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 12
                        // Dst: (VMLSslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 73750*/            0, // EndSwitchType
/* 73751*/          0, /*End of Scope*/
/* 73752*/        /*Scope*/ 3|128,1/*131*/, /*->73885*/
/* 73754*/          OPC_MoveChild0,
/* 73755*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 73758*/          OPC_RecordChild0, // #1 = $Vm
/* 73759*/          OPC_Scope, 61, /*->73822*/ // 2 children in Scope
/* 73761*/            OPC_CheckChild0Type, MVT::v4i16,
/* 73763*/            OPC_RecordChild1, // #2 = $lane
/* 73764*/            OPC_MoveChild1,
/* 73765*/            OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 73768*/            OPC_MoveParent,
/* 73769*/            OPC_MoveParent,
/* 73770*/            OPC_RecordChild1, // #3 = $Vn
/* 73771*/            OPC_MoveParent,
/* 73772*/            OPC_SwitchType /*2 cases */, 22, MVT::v4i16,// ->73797
/* 73775*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 73777*/              OPC_EmitConvertToTarget, 2,
/* 73779*/              OPC_EmitInteger, MVT::i32, 14, 
/* 73782*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73785*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSslv4i16), 0,
                            MVT::v4i16, 6/*#Ops*/, 0, 3, 1, 4, 5, 6, 
                        // Src: (sub:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, (mul:{ *:[v4i16] } (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v4i16] }:$Vn)) - Complexity = 12
                        // Dst: (VMLSslv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 73797*/            /*SwitchType*/ 22, MVT::v8i16,// ->73821
/* 73799*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 73801*/              OPC_EmitConvertToTarget, 2,
/* 73803*/              OPC_EmitInteger, MVT::i32, 14, 
/* 73806*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73809*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSslv8i16), 0,
                            MVT::v8i16, 6/*#Ops*/, 0, 3, 1, 4, 5, 6, 
                        // Src: (sub:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (mul:{ *:[v8i16] } (ARMvduplane:{ *:[v8i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane), QPR:{ *:[v8i16] }:$Vn)) - Complexity = 12
                        // Dst: (VMLSslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 73821*/            0, // EndSwitchType
/* 73822*/          /*Scope*/ 61, /*->73884*/
/* 73823*/            OPC_CheckChild0Type, MVT::v2i32,
/* 73825*/            OPC_RecordChild1, // #2 = $lane
/* 73826*/            OPC_MoveChild1,
/* 73827*/            OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 73830*/            OPC_MoveParent,
/* 73831*/            OPC_MoveParent,
/* 73832*/            OPC_RecordChild1, // #3 = $Vn
/* 73833*/            OPC_MoveParent,
/* 73834*/            OPC_SwitchType /*2 cases */, 22, MVT::v2i32,// ->73859
/* 73837*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 73839*/              OPC_EmitConvertToTarget, 2,
/* 73841*/              OPC_EmitInteger, MVT::i32, 14, 
/* 73844*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73847*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSslv2i32), 0,
                            MVT::v2i32, 6/*#Ops*/, 0, 3, 1, 4, 5, 6, 
                        // Src: (sub:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, (mul:{ *:[v2i32] } (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v2i32] }:$Vn)) - Complexity = 12
                        // Dst: (VMLSslv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 73859*/            /*SwitchType*/ 22, MVT::v4i32,// ->73883
/* 73861*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 73863*/              OPC_EmitConvertToTarget, 2,
/* 73865*/              OPC_EmitInteger, MVT::i32, 14, 
/* 73868*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73871*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSslv4i32), 0,
                            MVT::v4i32, 6/*#Ops*/, 0, 3, 1, 4, 5, 6, 
                        // Src: (sub:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (mul:{ *:[v4i32] } (ARMvduplane:{ *:[v4i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane), QPR:{ *:[v4i32] }:$Vn)) - Complexity = 12
                        // Dst: (VMLSslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 73883*/            0, // EndSwitchType
/* 73884*/          0, /*End of Scope*/
/* 73885*/        /*Scope*/ 110, /*->73996*/
/* 73886*/          OPC_RecordChild0, // #1 = $src2
/* 73887*/          OPC_MoveChild1,
/* 73888*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 73891*/          OPC_RecordChild0, // #2 = $src3
/* 73892*/          OPC_Scope, 50, /*->73944*/ // 2 children in Scope
/* 73894*/            OPC_CheckChild0Type, MVT::v8i16,
/* 73896*/            OPC_RecordChild1, // #3 = $lane
/* 73897*/            OPC_MoveChild1,
/* 73898*/            OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 73901*/            OPC_MoveParent,
/* 73902*/            OPC_MoveParent,
/* 73903*/            OPC_MoveParent,
/* 73904*/            OPC_CheckType, MVT::v8i16,
/* 73906*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 73908*/            OPC_EmitConvertToTarget, 3,
/* 73910*/            OPC_EmitNodeXForm, 5, 4, // DSubReg_i16_reg
/* 73913*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                          MVT::v4i16, 2/*#Ops*/, 2, 5,  // Results = #6
/* 73921*/            OPC_EmitConvertToTarget, 3,
/* 73923*/            OPC_EmitNodeXForm, 6, 7, // SubReg_i16_lane
/* 73926*/            OPC_EmitInteger, MVT::i32, 14, 
/* 73929*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73932*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSslv8i16), 0,
                          MVT::v8i16, 6/*#Ops*/, 0, 1, 6, 8, 9, 10, 
                      // Src: (sub:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (mul:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src2, (ARMvduplane:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src3, (imm:{ *:[i32] }):$lane))) - Complexity = 12
                      // Dst: (VMLSslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$src2, (EXTRACT_SUBREG:{ *:[v4i16] } QPR:{ *:[v8i16] }:$src3, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 73944*/          /*Scope*/ 50, /*->73995*/
/* 73945*/            OPC_CheckChild0Type, MVT::v4i32,
/* 73947*/            OPC_RecordChild1, // #3 = $lane
/* 73948*/            OPC_MoveChild1,
/* 73949*/            OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 73952*/            OPC_MoveParent,
/* 73953*/            OPC_MoveParent,
/* 73954*/            OPC_MoveParent,
/* 73955*/            OPC_CheckType, MVT::v4i32,
/* 73957*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 73959*/            OPC_EmitConvertToTarget, 3,
/* 73961*/            OPC_EmitNodeXForm, 7, 4, // DSubReg_i32_reg
/* 73964*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                          MVT::v2i32, 2/*#Ops*/, 2, 5,  // Results = #6
/* 73972*/            OPC_EmitConvertToTarget, 3,
/* 73974*/            OPC_EmitNodeXForm, 8, 7, // SubReg_i32_lane
/* 73977*/            OPC_EmitInteger, MVT::i32, 14, 
/* 73980*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 73983*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSslv4i32), 0,
                          MVT::v4i32, 6/*#Ops*/, 0, 1, 6, 8, 9, 10, 
                      // Src: (sub:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (mul:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src2, (ARMvduplane:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src3, (imm:{ *:[i32] }):$lane))) - Complexity = 12
                      // Dst: (VMLSslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$src2, (EXTRACT_SUBREG:{ *:[v2i32] } QPR:{ *:[v4i32] }:$src3, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 73995*/          0, /*End of Scope*/
/* 73996*/        /*Scope*/ 111, /*->74108*/
/* 73997*/          OPC_MoveChild0,
/* 73998*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 74001*/          OPC_RecordChild0, // #1 = $src3
/* 74002*/          OPC_Scope, 51, /*->74055*/ // 2 children in Scope
/* 74004*/            OPC_CheckChild0Type, MVT::v8i16,
/* 74006*/            OPC_RecordChild1, // #2 = $lane
/* 74007*/            OPC_MoveChild1,
/* 74008*/            OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 74011*/            OPC_MoveParent,
/* 74012*/            OPC_MoveParent,
/* 74013*/            OPC_RecordChild1, // #3 = $src2
/* 74014*/            OPC_MoveParent,
/* 74015*/            OPC_CheckType, MVT::v8i16,
/* 74017*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74019*/            OPC_EmitConvertToTarget, 2,
/* 74021*/            OPC_EmitNodeXForm, 5, 4, // DSubReg_i16_reg
/* 74024*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                          MVT::v4i16, 2/*#Ops*/, 1, 5,  // Results = #6
/* 74032*/            OPC_EmitConvertToTarget, 2,
/* 74034*/            OPC_EmitNodeXForm, 6, 7, // SubReg_i16_lane
/* 74037*/            OPC_EmitInteger, MVT::i32, 14, 
/* 74040*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74043*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSslv8i16), 0,
                          MVT::v8i16, 6/*#Ops*/, 0, 3, 6, 8, 9, 10, 
                      // Src: (sub:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (mul:{ *:[v8i16] } (ARMvduplane:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src3, (imm:{ *:[i32] }):$lane), QPR:{ *:[v8i16] }:$src2)) - Complexity = 12
                      // Dst: (VMLSslv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$src2, (EXTRACT_SUBREG:{ *:[v4i16] } QPR:{ *:[v8i16] }:$src3, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 74055*/          /*Scope*/ 51, /*->74107*/
/* 74056*/            OPC_CheckChild0Type, MVT::v4i32,
/* 74058*/            OPC_RecordChild1, // #2 = $lane
/* 74059*/            OPC_MoveChild1,
/* 74060*/            OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 74063*/            OPC_MoveParent,
/* 74064*/            OPC_MoveParent,
/* 74065*/            OPC_RecordChild1, // #3 = $src2
/* 74066*/            OPC_MoveParent,
/* 74067*/            OPC_CheckType, MVT::v4i32,
/* 74069*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74071*/            OPC_EmitConvertToTarget, 2,
/* 74073*/            OPC_EmitNodeXForm, 7, 4, // DSubReg_i32_reg
/* 74076*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                          MVT::v2i32, 2/*#Ops*/, 1, 5,  // Results = #6
/* 74084*/            OPC_EmitConvertToTarget, 2,
/* 74086*/            OPC_EmitNodeXForm, 8, 7, // SubReg_i32_lane
/* 74089*/            OPC_EmitInteger, MVT::i32, 14, 
/* 74092*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74095*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSslv4i32), 0,
                          MVT::v4i32, 6/*#Ops*/, 0, 3, 6, 8, 9, 10, 
                      // Src: (sub:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (mul:{ *:[v4i32] } (ARMvduplane:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src3, (imm:{ *:[i32] }):$lane), QPR:{ *:[v4i32] }:$src2)) - Complexity = 12
                      // Dst: (VMLSslv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$src2, (EXTRACT_SUBREG:{ *:[v2i32] } QPR:{ *:[v4i32] }:$src3, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 74107*/          0, /*End of Scope*/
/* 74108*/        0, /*End of Scope*/
/* 74109*/      /*SwitchOpcode*/ 87, TARGET_VAL(ARMISD::VMULLs),// ->74199
/* 74112*/        OPC_RecordChild0, // #1 = $Vn
/* 74113*/        OPC_Scope, 41, /*->74156*/ // 2 children in Scope
/* 74115*/          OPC_CheckChild0Type, MVT::v4i16,
/* 74117*/          OPC_MoveChild1,
/* 74118*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 74121*/          OPC_RecordChild0, // #2 = $Vm
/* 74122*/          OPC_CheckChild0Type, MVT::v4i16,
/* 74124*/          OPC_RecordChild1, // #3 = $lane
/* 74125*/          OPC_MoveChild1,
/* 74126*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 74129*/          OPC_MoveParent,
/* 74130*/          OPC_MoveParent,
/* 74131*/          OPC_MoveParent,
/* 74132*/          OPC_CheckType, MVT::v4i32,
/* 74134*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74136*/          OPC_EmitConvertToTarget, 3,
/* 74138*/          OPC_EmitInteger, MVT::i32, 14, 
/* 74141*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74144*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSLslsv4i16), 0,
                        MVT::v4i32, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                    // Src: (sub:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (NEONvmulls:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 12
                    // Dst: (VMLSLslsv4i16:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 74156*/        /*Scope*/ 41, /*->74198*/
/* 74157*/          OPC_CheckChild0Type, MVT::v2i32,
/* 74159*/          OPC_MoveChild1,
/* 74160*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 74163*/          OPC_RecordChild0, // #2 = $Vm
/* 74164*/          OPC_CheckChild0Type, MVT::v2i32,
/* 74166*/          OPC_RecordChild1, // #3 = $lane
/* 74167*/          OPC_MoveChild1,
/* 74168*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 74171*/          OPC_MoveParent,
/* 74172*/          OPC_MoveParent,
/* 74173*/          OPC_MoveParent,
/* 74174*/          OPC_CheckType, MVT::v2i64,
/* 74176*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74178*/          OPC_EmitConvertToTarget, 3,
/* 74180*/          OPC_EmitInteger, MVT::i32, 14, 
/* 74183*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74186*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSLslsv2i32), 0,
                        MVT::v2i64, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                    // Src: (sub:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, (NEONvmulls:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 12
                    // Dst: (VMLSLslsv2i32:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 74198*/        0, /*End of Scope*/
/* 74199*/      /*SwitchOpcode*/ 87, TARGET_VAL(ARMISD::VMULLu),// ->74289
/* 74202*/        OPC_RecordChild0, // #1 = $Vn
/* 74203*/        OPC_Scope, 41, /*->74246*/ // 2 children in Scope
/* 74205*/          OPC_CheckChild0Type, MVT::v4i16,
/* 74207*/          OPC_MoveChild1,
/* 74208*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 74211*/          OPC_RecordChild0, // #2 = $Vm
/* 74212*/          OPC_CheckChild0Type, MVT::v4i16,
/* 74214*/          OPC_RecordChild1, // #3 = $lane
/* 74215*/          OPC_MoveChild1,
/* 74216*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 74219*/          OPC_MoveParent,
/* 74220*/          OPC_MoveParent,
/* 74221*/          OPC_MoveParent,
/* 74222*/          OPC_CheckType, MVT::v4i32,
/* 74224*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74226*/          OPC_EmitConvertToTarget, 3,
/* 74228*/          OPC_EmitInteger, MVT::i32, 14, 
/* 74231*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74234*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSLsluv4i16), 0,
                        MVT::v4i32, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                    // Src: (sub:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (NEONvmullu:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 12
                    // Dst: (VMLSLsluv4i16:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 74246*/        /*Scope*/ 41, /*->74288*/
/* 74247*/          OPC_CheckChild0Type, MVT::v2i32,
/* 74249*/          OPC_MoveChild1,
/* 74250*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 74253*/          OPC_RecordChild0, // #2 = $Vm
/* 74254*/          OPC_CheckChild0Type, MVT::v2i32,
/* 74256*/          OPC_RecordChild1, // #3 = $lane
/* 74257*/          OPC_MoveChild1,
/* 74258*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 74261*/          OPC_MoveParent,
/* 74262*/          OPC_MoveParent,
/* 74263*/          OPC_MoveParent,
/* 74264*/          OPC_CheckType, MVT::v2i64,
/* 74266*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74268*/          OPC_EmitConvertToTarget, 3,
/* 74270*/          OPC_EmitInteger, MVT::i32, 14, 
/* 74273*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74276*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSLsluv2i32), 0,
                        MVT::v2i64, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                    // Src: (sub:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, (NEONvmullu:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 12
                    // Dst: (VMLSLsluv2i32:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 74288*/        0, /*End of Scope*/
/* 74289*/      0, // EndSwitchOpcode
/* 74290*/    /*Scope*/ 23|128,2/*279*/, /*->74571*/
/* 74292*/      OPC_MoveChild0,
/* 74293*/      OPC_SwitchOpcode /*3 cases */, 77, TARGET_VAL(ARMISD::VMOVIMM),// ->74374
/* 74297*/        OPC_MoveChild0,
/* 74298*/        OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 74301*/        OPC_MoveParent,
/* 74302*/        OPC_CheckPredicate, 77, // Predicate_NEONimmAllZerosV
/* 74304*/        OPC_MoveParent,
/* 74305*/        OPC_RecordChild1, // #0 = $Vm
/* 74306*/        OPC_SwitchType /*2 cases */, 17, MVT::v2i32,// ->74326
/* 74309*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74311*/          OPC_EmitInteger, MVT::i32, 14, 
/* 74314*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74317*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VNEGs32d), 0,
                        MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (sub:{ *:[v2i32] } (ARMvmovImm:{ *:[v2i32] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>>, DPR:{ *:[v2i32] }:$Vm) - Complexity = 10
                    // Dst: (VNEGs32d:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm)
/* 74326*/        /*SwitchType*/ 45, MVT::v4i32,// ->74373
/* 74328*/          OPC_Scope, 17, /*->74347*/ // 2 children in Scope
/* 74330*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74332*/            OPC_EmitInteger, MVT::i32, 14, 
/* 74335*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74338*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VNEGs32q), 0,
                          MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (sub:{ *:[v4i32] } (ARMvmovImm:{ *:[v4i32] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>>, QPR:{ *:[v4i32] }:$Vm) - Complexity = 10
                      // Dst: (VNEGs32q:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm)
/* 74347*/          /*Scope*/ 24, /*->74372*/
/* 74348*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 74350*/            OPC_EmitInteger, MVT::i32, 0, 
/* 74353*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74356*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 74362*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VNEGs32), 0,
                          MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (sub:{ *:[v4i32] } (ARMvmovImm:{ *:[v4i32] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>>, MQPR:{ *:[v4i32] }:$v) - Complexity = 10
                      // Dst: (MVE_VNEGs32:{ *:[v4i32] } ?:{ *:[v4i32] }:$v)
/* 74372*/          0, /*End of Scope*/
/* 74373*/        0, // EndSwitchType
/* 74374*/      /*SwitchOpcode*/ 95, TARGET_VAL(ISD::SIGN_EXTEND),// ->74472
/* 74377*/        OPC_RecordChild0, // #0 = $Vn
/* 74378*/        OPC_Scope, 31, /*->74411*/ // 3 children in Scope
/* 74380*/          OPC_CheckChild0Type, MVT::v8i8,
/* 74382*/          OPC_MoveParent,
/* 74383*/          OPC_MoveChild1,
/* 74384*/          OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND),
/* 74387*/          OPC_RecordChild0, // #1 = $Vm
/* 74388*/          OPC_CheckChild0Type, MVT::v8i8,
/* 74390*/          OPC_MoveParent,
/* 74391*/          OPC_CheckType, MVT::v8i16,
/* 74393*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74395*/          OPC_EmitInteger, MVT::i32, 14, 
/* 74398*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74401*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBLsv8i16), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (sub:{ *:[v8i16] } (sext:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vn), (sext:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vm)) - Complexity = 9
                    // Dst: (VSUBLsv8i16:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 74411*/        /*Scope*/ 31, /*->74443*/
/* 74412*/          OPC_CheckChild0Type, MVT::v4i16,
/* 74414*/          OPC_MoveParent,
/* 74415*/          OPC_MoveChild1,
/* 74416*/          OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND),
/* 74419*/          OPC_RecordChild0, // #1 = $Vm
/* 74420*/          OPC_CheckChild0Type, MVT::v4i16,
/* 74422*/          OPC_MoveParent,
/* 74423*/          OPC_CheckType, MVT::v4i32,
/* 74425*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74427*/          OPC_EmitInteger, MVT::i32, 14, 
/* 74430*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74433*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBLsv4i32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (sub:{ *:[v4i32] } (sext:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn), (sext:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vm)) - Complexity = 9
                    // Dst: (VSUBLsv4i32:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 74443*/        /*Scope*/ 27, /*->74471*/
/* 74444*/          OPC_MoveParent,
/* 74445*/          OPC_MoveChild1,
/* 74446*/          OPC_CheckOpcode, TARGET_VAL(ISD::SIGN_EXTEND),
/* 74449*/          OPC_RecordChild0, // #1 = $Vm
/* 74450*/          OPC_MoveParent,
/* 74451*/          OPC_CheckType, MVT::v2i64,
/* 74453*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74455*/          OPC_EmitInteger, MVT::i32, 14, 
/* 74458*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74461*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBLsv2i64), 0,
                        MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (sub:{ *:[v2i64] } (sext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn), (sext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vm)) - Complexity = 9
                    // Dst: (VSUBLsv2i64:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 74471*/        0, /*End of Scope*/
/* 74472*/      /*SwitchOpcode*/ 95, TARGET_VAL(ISD::ZERO_EXTEND),// ->74570
/* 74475*/        OPC_RecordChild0, // #0 = $Vn
/* 74476*/        OPC_Scope, 31, /*->74509*/ // 3 children in Scope
/* 74478*/          OPC_CheckChild0Type, MVT::v8i8,
/* 74480*/          OPC_MoveParent,
/* 74481*/          OPC_MoveChild1,
/* 74482*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 74485*/          OPC_RecordChild0, // #1 = $Vm
/* 74486*/          OPC_CheckChild0Type, MVT::v8i8,
/* 74488*/          OPC_MoveParent,
/* 74489*/          OPC_CheckType, MVT::v8i16,
/* 74491*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74493*/          OPC_EmitInteger, MVT::i32, 14, 
/* 74496*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74499*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBLuv8i16), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (sub:{ *:[v8i16] } (zext:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vn), (zext:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vm)) - Complexity = 9
                    // Dst: (VSUBLuv8i16:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 74509*/        /*Scope*/ 31, /*->74541*/
/* 74510*/          OPC_CheckChild0Type, MVT::v4i16,
/* 74512*/          OPC_MoveParent,
/* 74513*/          OPC_MoveChild1,
/* 74514*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 74517*/          OPC_RecordChild0, // #1 = $Vm
/* 74518*/          OPC_CheckChild0Type, MVT::v4i16,
/* 74520*/          OPC_MoveParent,
/* 74521*/          OPC_CheckType, MVT::v4i32,
/* 74523*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74525*/          OPC_EmitInteger, MVT::i32, 14, 
/* 74528*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74531*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBLuv4i32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (sub:{ *:[v4i32] } (zext:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn), (zext:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vm)) - Complexity = 9
                    // Dst: (VSUBLuv4i32:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 74541*/        /*Scope*/ 27, /*->74569*/
/* 74542*/          OPC_MoveParent,
/* 74543*/          OPC_MoveChild1,
/* 74544*/          OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/* 74547*/          OPC_RecordChild0, // #1 = $Vm
/* 74548*/          OPC_MoveParent,
/* 74549*/          OPC_CheckType, MVT::v2i64,
/* 74551*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74553*/          OPC_EmitInteger, MVT::i32, 14, 
/* 74556*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74559*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBLuv2i64), 0,
                        MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (sub:{ *:[v2i64] } (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn), (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vm)) - Complexity = 9
                    // Dst: (VSUBLuv2i64:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 74569*/        0, /*End of Scope*/
/* 74570*/      0, // EndSwitchOpcode
/* 74571*/    /*Scope*/ 37|128,6/*805*/, /*->75378*/
/* 74573*/      OPC_RecordChild0, // #0 = $src1
/* 74574*/      OPC_Scope, 36|128,4/*548*/, /*->75125*/ // 2 children in Scope
/* 74577*/        OPC_MoveChild1,
/* 74578*/        OPC_SwitchOpcode /*6 cases */, 3|128,1/*131*/, TARGET_VAL(ISD::MUL),// ->74714
/* 74583*/          OPC_RecordChild0, // #1 = $Vn
/* 74584*/          OPC_RecordChild1, // #2 = $Vm
/* 74585*/          OPC_MoveParent,
/* 74586*/          OPC_SwitchType /*6 cases */, 19, MVT::v8i8,// ->74608
/* 74589*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74591*/            OPC_EmitInteger, MVT::i32, 14, 
/* 74594*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74597*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSv8i8), 0,
                          MVT::v8i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (sub:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, (mul:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)) - Complexity = 6
                      // Dst: (VMLSv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 74608*/          /*SwitchType*/ 19, MVT::v4i16,// ->74629
/* 74610*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74612*/            OPC_EmitInteger, MVT::i32, 14, 
/* 74615*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74618*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSv4i16), 0,
                          MVT::v4i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (sub:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, (mul:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)) - Complexity = 6
                      // Dst: (VMLSv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 74629*/          /*SwitchType*/ 19, MVT::v2i32,// ->74650
/* 74631*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74633*/            OPC_EmitInteger, MVT::i32, 14, 
/* 74636*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74639*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSv2i32), 0,
                          MVT::v2i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (sub:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, (mul:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)) - Complexity = 6
                      // Dst: (VMLSv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 74650*/          /*SwitchType*/ 19, MVT::v16i8,// ->74671
/* 74652*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74654*/            OPC_EmitInteger, MVT::i32, 14, 
/* 74657*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74660*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSv16i8), 0,
                          MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (sub:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, (mul:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)) - Complexity = 6
                      // Dst: (VMLSv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 74671*/          /*SwitchType*/ 19, MVT::v8i16,// ->74692
/* 74673*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74675*/            OPC_EmitInteger, MVT::i32, 14, 
/* 74678*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74681*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSv8i16), 0,
                          MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (sub:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (mul:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)) - Complexity = 6
                      // Dst: (VMLSv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 74692*/          /*SwitchType*/ 19, MVT::v4i32,// ->74713
/* 74694*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74696*/            OPC_EmitInteger, MVT::i32, 14, 
/* 74699*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74702*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSv4i32), 0,
                          MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (sub:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (mul:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)) - Complexity = 6
                      // Dst: (VMLSv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 74713*/          0, // EndSwitchType
/* 74714*/        /*SwitchOpcode*/ 81, TARGET_VAL(ARMISD::VMULLs),// ->74798
/* 74717*/          OPC_RecordChild0, // #1 = $Vn
/* 74718*/          OPC_Scope, 25, /*->74745*/ // 3 children in Scope
/* 74720*/            OPC_CheckChild0Type, MVT::v8i8,
/* 74722*/            OPC_RecordChild1, // #2 = $Vm
/* 74723*/            OPC_MoveParent,
/* 74724*/            OPC_CheckType, MVT::v8i16,
/* 74726*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74728*/            OPC_EmitInteger, MVT::i32, 14, 
/* 74731*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74734*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSLsv8i16), 0,
                          MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (sub:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (NEONvmulls:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)) - Complexity = 6
                      // Dst: (VMLSLsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 74745*/          /*Scope*/ 25, /*->74771*/
/* 74746*/            OPC_CheckChild0Type, MVT::v4i16,
/* 74748*/            OPC_RecordChild1, // #2 = $Vm
/* 74749*/            OPC_MoveParent,
/* 74750*/            OPC_CheckType, MVT::v4i32,
/* 74752*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74754*/            OPC_EmitInteger, MVT::i32, 14, 
/* 74757*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74760*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSLsv4i32), 0,
                          MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (sub:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (NEONvmulls:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)) - Complexity = 6
                      // Dst: (VMLSLsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 74771*/          /*Scope*/ 25, /*->74797*/
/* 74772*/            OPC_CheckChild0Type, MVT::v2i32,
/* 74774*/            OPC_RecordChild1, // #2 = $Vm
/* 74775*/            OPC_MoveParent,
/* 74776*/            OPC_CheckType, MVT::v2i64,
/* 74778*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74780*/            OPC_EmitInteger, MVT::i32, 14, 
/* 74783*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74786*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSLsv2i64), 0,
                          MVT::v2i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (sub:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, (NEONvmulls:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)) - Complexity = 6
                      // Dst: (VMLSLsv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 74797*/          0, /*End of Scope*/
/* 74798*/        /*SwitchOpcode*/ 81, TARGET_VAL(ARMISD::VMULLu),// ->74882
/* 74801*/          OPC_RecordChild0, // #1 = $Vn
/* 74802*/          OPC_Scope, 25, /*->74829*/ // 3 children in Scope
/* 74804*/            OPC_CheckChild0Type, MVT::v8i8,
/* 74806*/            OPC_RecordChild1, // #2 = $Vm
/* 74807*/            OPC_MoveParent,
/* 74808*/            OPC_CheckType, MVT::v8i16,
/* 74810*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74812*/            OPC_EmitInteger, MVT::i32, 14, 
/* 74815*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74818*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSLuv8i16), 0,
                          MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (sub:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (NEONvmullu:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)) - Complexity = 6
                      // Dst: (VMLSLuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 74829*/          /*Scope*/ 25, /*->74855*/
/* 74830*/            OPC_CheckChild0Type, MVT::v4i16,
/* 74832*/            OPC_RecordChild1, // #2 = $Vm
/* 74833*/            OPC_MoveParent,
/* 74834*/            OPC_CheckType, MVT::v4i32,
/* 74836*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74838*/            OPC_EmitInteger, MVT::i32, 14, 
/* 74841*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74844*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSLuv4i32), 0,
                          MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (sub:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (NEONvmullu:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)) - Complexity = 6
                      // Dst: (VMLSLuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 74855*/          /*Scope*/ 25, /*->74881*/
/* 74856*/            OPC_CheckChild0Type, MVT::v2i32,
/* 74858*/            OPC_RecordChild1, // #2 = $Vm
/* 74859*/            OPC_MoveParent,
/* 74860*/            OPC_CheckType, MVT::v2i64,
/* 74862*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74864*/            OPC_EmitInteger, MVT::i32, 14, 
/* 74867*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74870*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSLuv2i64), 0,
                          MVT::v2i64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (sub:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, (NEONvmullu:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)) - Complexity = 6
                      // Dst: (VMLSLuv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 74881*/          0, /*End of Scope*/
/* 74882*/        /*SwitchOpcode*/ 73, TARGET_VAL(ISD::SIGN_EXTEND),// ->74958
/* 74885*/          OPC_RecordChild0, // #1 = $Vm
/* 74886*/          OPC_Scope, 23, /*->74911*/ // 3 children in Scope
/* 74888*/            OPC_CheckChild0Type, MVT::v8i8,
/* 74890*/            OPC_MoveParent,
/* 74891*/            OPC_CheckType, MVT::v8i16,
/* 74893*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74895*/            OPC_EmitInteger, MVT::i32, 14, 
/* 74898*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74901*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBWsv8i16), 0,
                          MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (sub:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, (sext:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vm)) - Complexity = 6
                      // Dst: (VSUBWsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 74911*/          /*Scope*/ 23, /*->74935*/
/* 74912*/            OPC_CheckChild0Type, MVT::v4i16,
/* 74914*/            OPC_MoveParent,
/* 74915*/            OPC_CheckType, MVT::v4i32,
/* 74917*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74919*/            OPC_EmitInteger, MVT::i32, 14, 
/* 74922*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74925*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBWsv4i32), 0,
                          MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (sub:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, (sext:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vm)) - Complexity = 6
                      // Dst: (VSUBWsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 74935*/          /*Scope*/ 21, /*->74957*/
/* 74936*/            OPC_MoveParent,
/* 74937*/            OPC_CheckType, MVT::v2i64,
/* 74939*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74941*/            OPC_EmitInteger, MVT::i32, 14, 
/* 74944*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74947*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBWsv2i64), 0,
                          MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (sub:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, (sext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vm)) - Complexity = 6
                      // Dst: (VSUBWsv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 74957*/          0, /*End of Scope*/
/* 74958*/        /*SwitchOpcode*/ 73, TARGET_VAL(ISD::ZERO_EXTEND),// ->75034
/* 74961*/          OPC_RecordChild0, // #1 = $Vm
/* 74962*/          OPC_Scope, 23, /*->74987*/ // 3 children in Scope
/* 74964*/            OPC_CheckChild0Type, MVT::v8i8,
/* 74966*/            OPC_MoveParent,
/* 74967*/            OPC_CheckType, MVT::v8i16,
/* 74969*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74971*/            OPC_EmitInteger, MVT::i32, 14, 
/* 74974*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 74977*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBWuv8i16), 0,
                          MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (sub:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, (zext:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vm)) - Complexity = 6
                      // Dst: (VSUBWuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 74987*/          /*Scope*/ 23, /*->75011*/
/* 74988*/            OPC_CheckChild0Type, MVT::v4i16,
/* 74990*/            OPC_MoveParent,
/* 74991*/            OPC_CheckType, MVT::v4i32,
/* 74993*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 74995*/            OPC_EmitInteger, MVT::i32, 14, 
/* 74998*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75001*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBWuv4i32), 0,
                          MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (sub:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, (zext:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vm)) - Complexity = 6
                      // Dst: (VSUBWuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 75011*/          /*Scope*/ 21, /*->75033*/
/* 75012*/            OPC_MoveParent,
/* 75013*/            OPC_CheckType, MVT::v2i64,
/* 75015*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 75017*/            OPC_EmitInteger, MVT::i32, 14, 
/* 75020*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75023*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBWuv2i64), 0,
                          MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (sub:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vm)) - Complexity = 6
                      // Dst: (VSUBWuv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 75033*/          0, /*End of Scope*/
/* 75034*/        /*SwitchOpcode*/ 87, TARGET_VAL(ARMISD::VDUP),// ->75124
/* 75037*/          OPC_RecordChild0, // #1 = $val2
/* 75038*/          OPC_CheckChild0Type, MVT::i32,
/* 75040*/          OPC_MoveParent,
/* 75041*/          OPC_SwitchType /*3 cases */, 25, MVT::v16i8,// ->75069
/* 75044*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 75046*/            OPC_EmitInteger, MVT::i32, 0, 
/* 75049*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75052*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 75058*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSUB_qr_i8), 0,
                          MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (sub:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$val2)) - Complexity = 6
                      // Dst: (MVE_VSUB_qr_i8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, GPR:{ *:[i32] }:$val2)
/* 75069*/          /*SwitchType*/ 25, MVT::v8i16,// ->75096
/* 75071*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 75073*/            OPC_EmitInteger, MVT::i32, 0, 
/* 75076*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75079*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 75085*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSUB_qr_i16), 0,
                          MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (sub:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$val2)) - Complexity = 6
                      // Dst: (MVE_VSUB_qr_i16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, GPR:{ *:[i32] }:$val2)
/* 75096*/          /*SwitchType*/ 25, MVT::v4i32,// ->75123
/* 75098*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 75100*/            OPC_EmitInteger, MVT::i32, 0, 
/* 75103*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75106*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 75112*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSUB_qr_i32), 0,
                          MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (sub:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$val2)) - Complexity = 6
                      // Dst: (MVE_VSUB_qr_i32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, GPR:{ *:[i32] }:$val2)
/* 75123*/          0, // EndSwitchType
/* 75124*/        0, // EndSwitchOpcode
/* 75125*/      /*Scope*/ 122|128,1/*250*/, /*->75377*/
/* 75127*/        OPC_RecordChild1, // #1 = $Vm
/* 75128*/        OPC_SwitchType /*8 cases */, 18, MVT::v8i8,// ->75149
/* 75131*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 75133*/          OPC_EmitInteger, MVT::i32, 14, 
/* 75136*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75139*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBv8i8), 0,
                        MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (sub:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 3
                    // Dst: (VSUBv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/* 75149*/        /*SwitchType*/ 18, MVT::v4i16,// ->75169
/* 75151*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 75153*/          OPC_EmitInteger, MVT::i32, 14, 
/* 75156*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75159*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBv4i16), 0,
                        MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (sub:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 3
                    // Dst: (VSUBv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/* 75169*/        /*SwitchType*/ 18, MVT::v2i32,// ->75189
/* 75171*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 75173*/          OPC_EmitInteger, MVT::i32, 14, 
/* 75176*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75179*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBv2i32), 0,
                        MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (sub:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 3
                    // Dst: (VSUBv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/* 75189*/        /*SwitchType*/ 47, MVT::v16i8,// ->75238
/* 75191*/          OPC_Scope, 18, /*->75211*/ // 2 children in Scope
/* 75193*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 75195*/            OPC_EmitInteger, MVT::i32, 14, 
/* 75198*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75201*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBv16i8), 0,
                          MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (sub:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm) - Complexity = 3
                      // Dst: (VSUBv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/* 75211*/          /*Scope*/ 25, /*->75237*/
/* 75212*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 75214*/            OPC_EmitInteger, MVT::i32, 0, 
/* 75217*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75220*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 75226*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSUBi8), 0,
                          MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (sub:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qm, MQPR:{ *:[v16i8] }:$Qn) - Complexity = 3
                      // Dst: (MVE_VSUBi8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qm, MQPR:{ *:[v16i8] }:$Qn)
/* 75237*/          0, /*End of Scope*/
/* 75238*/        /*SwitchType*/ 47, MVT::v8i16,// ->75287
/* 75240*/          OPC_Scope, 18, /*->75260*/ // 2 children in Scope
/* 75242*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 75244*/            OPC_EmitInteger, MVT::i32, 14, 
/* 75247*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75250*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBv8i16), 0,
                          MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (sub:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 3
                      // Dst: (VSUBv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/* 75260*/          /*Scope*/ 25, /*->75286*/
/* 75261*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 75263*/            OPC_EmitInteger, MVT::i32, 0, 
/* 75266*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75269*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 75275*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSUBi16), 0,
                          MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (sub:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qm, MQPR:{ *:[v8i16] }:$Qn) - Complexity = 3
                      // Dst: (MVE_VSUBi16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qm, MQPR:{ *:[v8i16] }:$Qn)
/* 75286*/          0, /*End of Scope*/
/* 75287*/        /*SwitchType*/ 47, MVT::v4i32,// ->75336
/* 75289*/          OPC_Scope, 18, /*->75309*/ // 2 children in Scope
/* 75291*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 75293*/            OPC_EmitInteger, MVT::i32, 14, 
/* 75296*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75299*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBv4i32), 0,
                          MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (sub:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 3
                      // Dst: (VSUBv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/* 75309*/          /*Scope*/ 25, /*->75335*/
/* 75310*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 75312*/            OPC_EmitInteger, MVT::i32, 0, 
/* 75315*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75318*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 75324*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSUBi32), 0,
                          MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (sub:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$Qm, MQPR:{ *:[v4i32] }:$Qn) - Complexity = 3
                      // Dst: (MVE_VSUBi32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$Qm, MQPR:{ *:[v4i32] }:$Qn)
/* 75335*/          0, /*End of Scope*/
/* 75336*/        /*SwitchType*/ 18, MVT::v1i64,// ->75356
/* 75338*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 75340*/          OPC_EmitInteger, MVT::i32, 14, 
/* 75343*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75346*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBv1i64), 0,
                        MVT::v1i64, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (sub:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm) - Complexity = 3
                    // Dst: (VSUBv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vn, DPR:{ *:[v1i64] }:$Vm)
/* 75356*/        /*SwitchType*/ 18, MVT::v2i64,// ->75376
/* 75358*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 75360*/          OPC_EmitInteger, MVT::i32, 14, 
/* 75363*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75366*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBv2i64), 0,
                        MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (sub:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm) - Complexity = 3
                    // Dst: (VSUBv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/* 75376*/        0, // EndSwitchType
/* 75377*/      0, /*End of Scope*/
/* 75378*/    0, /*End of Scope*/
/* 75379*/  /*SwitchOpcode*/ 121|128,3/*505*/, TARGET_VAL(ARMISD::ADDC),// ->75888
/* 75383*/    OPC_RecordChild0, // #0 = $Rn
/* 75384*/    OPC_RecordChild1, // #1 = $shift
/* 75385*/    OPC_Scope, 21|128,1/*149*/, /*->75537*/ // 3 children in Scope
/* 75388*/      OPC_CheckType, MVT::i32,
/* 75390*/      OPC_Scope, 72, /*->75464*/ // 4 children in Scope
/* 75392*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 75394*/        OPC_Scope, 22, /*->75418*/ // 3 children in Scope
/* 75396*/          OPC_CheckComplexPat, /*CP*/1, /*#*/1, // SelectRegShifterOperand:$shift #2 #3 #4
/* 75399*/          OPC_EmitInteger, MVT::i32, 14, 
/* 75402*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75405*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::ADDSrsr), 0,
                        MVT::i32, MVT::i32, 6/*#Ops*/, 0, 2, 3, 4, 5, 6, 
                    // Src: (ARMaddc:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift) - Complexity = 15
                    // Dst: (ADDSrsr:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/* 75418*/        /*Scope*/ 22, /*->75441*/
/* 75419*/          OPC_CheckComplexPat, /*CP*/1, /*#*/0, // SelectRegShifterOperand:$shift #2 #3 #4
/* 75422*/          OPC_EmitInteger, MVT::i32, 14, 
/* 75425*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75428*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::ADDSrsr), 0,
                        MVT::i32, MVT::i32, 6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                    // Src: (ARMaddc:{ *:[i32] }:{ *:[i32] } so_reg_reg:{ *:[i32] }:$shift, GPR:{ *:[i32] }:$Rn) - Complexity = 15
                    // Dst: (ADDSrsr:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/* 75441*/        /*Scope*/ 21, /*->75463*/
/* 75442*/          OPC_CheckComplexPat, /*CP*/3, /*#*/1, // SelectImmShifterOperand:$shift #2 #3
/* 75445*/          OPC_EmitInteger, MVT::i32, 14, 
/* 75448*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75451*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::ADDSrsi), 0,
                        MVT::i32, MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                    // Src: (ARMaddc:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift) - Complexity = 12
                    // Dst: (ADDSrsi:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/* 75463*/        0, /*End of Scope*/
/* 75464*/      /*Scope*/ 23, /*->75488*/
/* 75465*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 75467*/        OPC_CheckComplexPat, /*CP*/0, /*#*/1, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/* 75470*/        OPC_EmitInteger, MVT::i32, 14, 
/* 75473*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75476*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::t2ADDSrs), 0,
                      MVT::i32, MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                  // Src: (ARMaddc:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm) - Complexity = 12
                  // Dst: (t2ADDSrs:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/* 75488*/      /*Scope*/ 23, /*->75512*/
/* 75489*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 75491*/        OPC_CheckComplexPat, /*CP*/3, /*#*/0, // SelectImmShifterOperand:$shift #2 #3
/* 75494*/        OPC_EmitInteger, MVT::i32, 14, 
/* 75497*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75500*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::ADDSrsi), 0,
                      MVT::i32, MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                  // Src: (ARMaddc:{ *:[i32] }:{ *:[i32] } so_reg_imm:{ *:[i32] }:$shift, GPR:{ *:[i32] }:$Rn) - Complexity = 12
                  // Dst: (ADDSrsi:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/* 75512*/      /*Scope*/ 23, /*->75536*/
/* 75513*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 75515*/        OPC_CheckComplexPat, /*CP*/0, /*#*/0, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/* 75518*/        OPC_EmitInteger, MVT::i32, 14, 
/* 75521*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75524*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::t2ADDSrs), 0,
                      MVT::i32, MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                  // Src: (ARMaddc:{ *:[i32] }:{ *:[i32] } t2_so_reg:{ *:[i32] }:$ShiftedRm, GPRnopc:{ *:[i32] }:$Rn) - Complexity = 12
                  // Dst: (t2ADDSrs:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/* 75536*/      0, /*End of Scope*/
/* 75537*/    /*Scope*/ 20|128,2/*276*/, /*->75815*/
/* 75539*/      OPC_MoveChild1,
/* 75540*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 75543*/      OPC_Scope, 29, /*->75574*/ // 8 children in Scope
/* 75545*/        OPC_CheckPredicate, 17, // Predicate_imm1_255_neg
/* 75547*/        OPC_MoveParent,
/* 75548*/        OPC_CheckType, MVT::i32,
/* 75550*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 75552*/        OPC_EmitConvertToTarget, 1,
/* 75554*/        OPC_EmitNodeXForm, 3, 2, // imm_neg_XFORM
/* 75557*/        OPC_EmitInteger, MVT::i32, 14, 
/* 75560*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75563*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::t2SUBSri), 0,
                      MVT::i32, MVT::i32, 4/*#Ops*/, 0, 3, 4, 5, 
                  // Src: (ARMaddc:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm1_255_neg>><<X:imm_neg_XFORM>>:$imm) - Complexity = 8
                  // Dst: (t2SUBSri:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$src, (imm_neg_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_imm1_255_neg>>:$imm))
/* 75574*/      /*Scope*/ 26, /*->75601*/
/* 75575*/        OPC_CheckPredicate, 11, // Predicate_mod_imm
/* 75577*/        OPC_MoveParent,
/* 75578*/        OPC_CheckType, MVT::i32,
/* 75580*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 75582*/        OPC_EmitConvertToTarget, 1,
/* 75584*/        OPC_EmitInteger, MVT::i32, 14, 
/* 75587*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75590*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::ADDSri), 0,
                      MVT::i32, MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (ARMaddc:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm) - Complexity = 7
                  // Dst: (ADDSri:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 75601*/      /*Scope*/ 29, /*->75631*/
/* 75602*/        OPC_CheckPredicate, 18, // Predicate_mod_imm_neg
/* 75604*/        OPC_MoveParent,
/* 75605*/        OPC_CheckType, MVT::i32,
/* 75607*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 75609*/        OPC_EmitConvertToTarget, 1,
/* 75611*/        OPC_EmitNodeXForm, 3, 2, // imm_neg_XFORM
/* 75614*/        OPC_EmitInteger, MVT::i32, 14, 
/* 75617*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75620*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::SUBSri), 0,
                      MVT::i32, MVT::i32, 4/*#Ops*/, 0, 3, 4, 5, 
                  // Src: (ARMaddc:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_mod_imm_neg>><<X:imm_neg_XFORM>>:$imm) - Complexity = 7
                  // Dst: (SUBSri:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$src, (imm_neg_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_mod_imm_neg>>:$imm))
/* 75631*/      /*Scope*/ 18, /*->75650*/
/* 75632*/        OPC_CheckPredicate, 7, // Predicate_imm0_7
/* 75634*/        OPC_MoveParent,
/* 75635*/        OPC_CheckType, MVT::i32,
/* 75637*/        OPC_CheckPatternPredicate, 63, // (Subtarget->isThumb1Only())
/* 75639*/        OPC_EmitConvertToTarget, 1,
/* 75641*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::tADDSi3), 0,
                      MVT::i32, MVT::i32, 2/*#Ops*/, 0, 2, 
                  // Src: (ARMaddc:{ *:[i32] }:{ *:[i32] } tGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm0_7>>:$imm3) - Complexity = 7
                  // Dst: (tADDSi3:{ *:[i32] }:{ *:[i32] } tGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] }):$imm3)
/* 75650*/      /*Scope*/ 18, /*->75669*/
/* 75651*/        OPC_CheckPredicate, 8, // Predicate_imm8_255
/* 75653*/        OPC_MoveParent,
/* 75654*/        OPC_CheckType, MVT::i32,
/* 75656*/        OPC_CheckPatternPredicate, 63, // (Subtarget->isThumb1Only())
/* 75658*/        OPC_EmitConvertToTarget, 1,
/* 75660*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::tADDSi8), 0,
                      MVT::i32, MVT::i32, 2/*#Ops*/, 0, 2, 
                  // Src: (ARMaddc:{ *:[i32] }:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_imm8_255>>:$imm8) - Complexity = 7
                  // Dst: (tADDSi8:{ *:[i32] }:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm8)
/* 75669*/      /*Scope*/ 26, /*->75696*/
/* 75670*/        OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/* 75672*/        OPC_MoveParent,
/* 75673*/        OPC_CheckType, MVT::i32,
/* 75675*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 75677*/        OPC_EmitConvertToTarget, 1,
/* 75679*/        OPC_EmitInteger, MVT::i32, 14, 
/* 75682*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75685*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::t2ADDSri), 0,
                      MVT::i32, MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (ARMaddc:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm) - Complexity = 7
                  // Dst: (t2ADDSri:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 75696*/      /*Scope*/ 29, /*->75726*/
/* 75697*/        OPC_CheckPredicate, 21, // Predicate_t2_so_imm_neg
/* 75699*/        OPC_MoveParent,
/* 75700*/        OPC_CheckType, MVT::i32,
/* 75702*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 75704*/        OPC_EmitConvertToTarget, 1,
/* 75706*/        OPC_EmitNodeXForm, 4, 2, // t2_so_imm_neg_XFORM
/* 75709*/        OPC_EmitInteger, MVT::i32, 14, 
/* 75712*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75715*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::t2SUBSri), 0,
                      MVT::i32, MVT::i32, 4/*#Ops*/, 0, 3, 4, 5, 
                  // Src: (ARMaddc:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm_neg>><<X:t2_so_imm_neg_XFORM>>:$imm) - Complexity = 7
                  // Dst: (t2SUBSri:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$src, (t2_so_imm_neg_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_t2_so_imm_neg>>:$imm))
/* 75726*/      /*Scope*/ 87, /*->75814*/
/* 75727*/        OPC_CheckPredicate, 23, // Predicate_imm0_65535_neg
/* 75729*/        OPC_MoveParent,
/* 75730*/        OPC_CheckType, MVT::i32,
/* 75732*/        OPC_Scope, 39, /*->75773*/ // 2 children in Scope
/* 75734*/          OPC_CheckPatternPredicate, 3, // (Subtarget->hasV6T2Ops()) && (!Subtarget->isThumb())
/* 75736*/          OPC_EmitConvertToTarget, 1,
/* 75738*/          OPC_EmitNodeXForm, 3, 2, // imm_neg_XFORM
/* 75741*/          OPC_EmitInteger, MVT::i32, 14, 
/* 75744*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75747*/          OPC_EmitNode1, TARGET_VAL(ARM::MOVi16), 0,
                        MVT::i32, 3/*#Ops*/, 3, 4, 5,  // Results = #6
/* 75756*/          OPC_EmitInteger, MVT::i32, 14, 
/* 75759*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75762*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::SUBSrr), 0,
                        MVT::i32, MVT::i32, 4/*#Ops*/, 0, 6, 7, 8, 
                    // Src: (ARMaddc:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_65535_neg>>:$imm) - Complexity = 7
                    // Dst: (SUBSrr:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$src, (MOVi16:{ *:[i32] } (imm_neg_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$imm)))
/* 75773*/        /*Scope*/ 39, /*->75813*/
/* 75774*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 75776*/          OPC_EmitConvertToTarget, 1,
/* 75778*/          OPC_EmitNodeXForm, 3, 2, // imm_neg_XFORM
/* 75781*/          OPC_EmitInteger, MVT::i32, 14, 
/* 75784*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75787*/          OPC_EmitNode1, TARGET_VAL(ARM::t2MOVi16), 0,
                        MVT::i32, 3/*#Ops*/, 3, 4, 5,  // Results = #6
/* 75796*/          OPC_EmitInteger, MVT::i32, 14, 
/* 75799*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75802*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::t2SUBSrr), 0,
                        MVT::i32, MVT::i32, 4/*#Ops*/, 0, 6, 7, 8, 
                    // Src: (ARMaddc:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_65535_neg>>:$imm) - Complexity = 7
                    // Dst: (t2SUBSrr:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$src, (t2MOVi16:{ *:[i32] } (imm_neg_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$imm)))
/* 75813*/        0, /*End of Scope*/
/* 75814*/      0, /*End of Scope*/
/* 75815*/    /*Scope*/ 71, /*->75887*/
/* 75816*/      OPC_CheckType, MVT::i32,
/* 75818*/      OPC_Scope, 19, /*->75839*/ // 3 children in Scope
/* 75820*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 75822*/        OPC_EmitInteger, MVT::i32, 14, 
/* 75825*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75828*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::ADDSrr), 0,
                      MVT::i32, MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMaddc:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm) - Complexity = 3
                  // Dst: (ADDSrr:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 75839*/      /*Scope*/ 11, /*->75851*/
/* 75840*/        OPC_CheckPatternPredicate, 63, // (Subtarget->isThumb1Only())
/* 75842*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::tADDSrr), 0,
                      MVT::i32, MVT::i32, 2/*#Ops*/, 0, 1, 
                  // Src: (ARMaddc:{ *:[i32] }:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm) - Complexity = 3
                  // Dst: (tADDSrr:{ *:[i32] }:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm)
/* 75851*/      /*Scope*/ 34, /*->75886*/
/* 75852*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 75854*/        OPC_EmitInteger, MVT::i32, 14, 
/* 75857*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75860*/        OPC_Scope, 11, /*->75873*/ // 2 children in Scope
/* 75862*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::t2ADDSrr), 0,
                        MVT::i32, MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMaddc:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                    // Dst: (t2ADDSrr:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 75873*/        /*Scope*/ 11, /*->75885*/
/* 75874*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::t2ADDSrr), 0,
                        MVT::i32, MVT::i32, 4/*#Ops*/, 1, 0, 2, 3, 
                    // Src: (ARMaddc:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$Rn) - Complexity = 3
                    // Dst: (t2ADDSrr:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 75885*/        0, /*End of Scope*/
/* 75886*/      0, /*End of Scope*/
/* 75887*/    0, /*End of Scope*/
/* 75888*/  /*SwitchOpcode*/ 18|128,3/*402*/, TARGET_VAL(ARMISD::SUBC),// ->76294
/* 75892*/    OPC_Scope, 22|128,1/*150*/, /*->76045*/ // 3 children in Scope
/* 75895*/      OPC_RecordChild0, // #0 = $Rn
/* 75896*/      OPC_RecordChild1, // #1 = $shift
/* 75897*/      OPC_CheckType, MVT::i32,
/* 75899*/      OPC_Scope, 94, /*->75995*/ // 2 children in Scope
/* 75901*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 75903*/        OPC_Scope, 22, /*->75927*/ // 4 children in Scope
/* 75905*/          OPC_CheckComplexPat, /*CP*/1, /*#*/1, // SelectRegShifterOperand:$shift #2 #3 #4
/* 75908*/          OPC_EmitInteger, MVT::i32, 14, 
/* 75911*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75914*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::SUBSrsr), 0,
                        MVT::i32, MVT::i32, 6/*#Ops*/, 0, 2, 3, 4, 5, 6, 
                    // Src: (ARMsubc:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift) - Complexity = 15
                    // Dst: (SUBSrsr:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/* 75927*/        /*Scope*/ 22, /*->75950*/
/* 75928*/          OPC_CheckComplexPat, /*CP*/1, /*#*/0, // SelectRegShifterOperand:$shift #2 #3 #4
/* 75931*/          OPC_EmitInteger, MVT::i32, 14, 
/* 75934*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75937*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::RSBSrsr), 0,
                        MVT::i32, MVT::i32, 6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                    // Src: (ARMsubc:{ *:[i32] }:{ *:[i32] } so_reg_reg:{ *:[i32] }:$shift, GPR:{ *:[i32] }:$Rn) - Complexity = 15
                    // Dst: (RSBSrsr:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/* 75950*/        /*Scope*/ 21, /*->75972*/
/* 75951*/          OPC_CheckComplexPat, /*CP*/3, /*#*/1, // SelectImmShifterOperand:$shift #2 #3
/* 75954*/          OPC_EmitInteger, MVT::i32, 14, 
/* 75957*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75960*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::SUBSrsi), 0,
                        MVT::i32, MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                    // Src: (ARMsubc:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift) - Complexity = 12
                    // Dst: (SUBSrsi:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/* 75972*/        /*Scope*/ 21, /*->75994*/
/* 75973*/          OPC_CheckComplexPat, /*CP*/3, /*#*/0, // SelectImmShifterOperand:$shift #2 #3
/* 75976*/          OPC_EmitInteger, MVT::i32, 14, 
/* 75979*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 75982*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::RSBSrsi), 0,
                        MVT::i32, MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                    // Src: (ARMsubc:{ *:[i32] }:{ *:[i32] } so_reg_imm:{ *:[i32] }:$shift, GPR:{ *:[i32] }:$Rn) - Complexity = 12
                    // Dst: (RSBSrsi:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/* 75994*/        0, /*End of Scope*/
/* 75995*/      /*Scope*/ 48, /*->76044*/
/* 75996*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 75998*/        OPC_Scope, 21, /*->76021*/ // 2 children in Scope
/* 76000*/          OPC_CheckComplexPat, /*CP*/0, /*#*/1, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/* 76003*/          OPC_EmitInteger, MVT::i32, 14, 
/* 76006*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76009*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::t2SUBSrs), 0,
                        MVT::i32, MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                    // Src: (ARMsubc:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm) - Complexity = 12
                    // Dst: (t2SUBSrs:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/* 76021*/        /*Scope*/ 21, /*->76043*/
/* 76022*/          OPC_CheckComplexPat, /*CP*/0, /*#*/0, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/* 76025*/          OPC_EmitInteger, MVT::i32, 14, 
/* 76028*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76031*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::t2RSBSrs), 0,
                        MVT::i32, MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                    // Src: (ARMsubc:{ *:[i32] }:{ *:[i32] } t2_so_reg:{ *:[i32] }:$ShiftedRm, rGPR:{ *:[i32] }:$Rn) - Complexity = 12
                    // Dst: (t2RSBSrs:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/* 76043*/        0, /*End of Scope*/
/* 76044*/      0, /*End of Scope*/
/* 76045*/    /*Scope*/ 15, /*->76061*/
/* 76046*/      OPC_CheckChild0Integer, 0, 
/* 76048*/      OPC_RecordChild1, // #0 = $Rn
/* 76049*/      OPC_CheckType, MVT::i32,
/* 76051*/      OPC_CheckPatternPredicate, 63, // (Subtarget->isThumb1Only())
/* 76053*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::tRSBS), 0,
                    MVT::i32, MVT::i32, 1/*#Ops*/, 0, 
                // Src: (ARMsubc:{ *:[i32] }:{ *:[i32] } 0:{ *:[i32] }, tGPR:{ *:[i32] }:$Rn) - Complexity = 8
                // Dst: (tRSBS:{ *:[i32] }:{ *:[i32] } tGPR:{ *:[i32] }:$Rn)
/* 76061*/    /*Scope*/ 102|128,1/*230*/, /*->76293*/
/* 76063*/      OPC_RecordChild0, // #0 = $Rn
/* 76064*/      OPC_Scope, 31, /*->76097*/ // 5 children in Scope
/* 76066*/        OPC_RecordChild1, // #1 = $imm
/* 76067*/        OPC_MoveChild1,
/* 76068*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 76071*/        OPC_CheckPredicate, 11, // Predicate_mod_imm
/* 76073*/        OPC_MoveParent,
/* 76074*/        OPC_CheckType, MVT::i32,
/* 76076*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 76078*/        OPC_EmitConvertToTarget, 1,
/* 76080*/        OPC_EmitInteger, MVT::i32, 14, 
/* 76083*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76086*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::SUBSri), 0,
                      MVT::i32, MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (ARMsubc:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm) - Complexity = 7
                  // Dst: (SUBSri:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 76097*/      /*Scope*/ 31, /*->76129*/
/* 76098*/        OPC_MoveChild0,
/* 76099*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 76102*/        OPC_CheckPredicate, 11, // Predicate_mod_imm
/* 76104*/        OPC_MoveParent,
/* 76105*/        OPC_RecordChild1, // #1 = $Rn
/* 76106*/        OPC_CheckType, MVT::i32,
/* 76108*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 76110*/        OPC_EmitConvertToTarget, 0,
/* 76112*/        OPC_EmitInteger, MVT::i32, 14, 
/* 76115*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76118*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::RSBSri), 0,
                      MVT::i32, MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (ARMsubc:{ *:[i32] }:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm, GPR:{ *:[i32] }:$Rn) - Complexity = 7
                  // Dst: (RSBSri:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 76129*/      /*Scope*/ 72, /*->76202*/
/* 76130*/        OPC_RecordChild1, // #1 = $imm3
/* 76131*/        OPC_MoveChild1,
/* 76132*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 76135*/        OPC_Scope, 18, /*->76155*/ // 3 children in Scope
/* 76137*/          OPC_CheckPredicate, 7, // Predicate_imm0_7
/* 76139*/          OPC_MoveParent,
/* 76140*/          OPC_CheckType, MVT::i32,
/* 76142*/          OPC_CheckPatternPredicate, 63, // (Subtarget->isThumb1Only())
/* 76144*/          OPC_EmitConvertToTarget, 1,
/* 76146*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::tSUBSi3), 0,
                        MVT::i32, MVT::i32, 2/*#Ops*/, 0, 2, 
                    // Src: (ARMsubc:{ *:[i32] }:{ *:[i32] } tGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm0_7>>:$imm3) - Complexity = 7
                    // Dst: (tSUBSi3:{ *:[i32] }:{ *:[i32] } tGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] }):$imm3)
/* 76155*/        /*Scope*/ 18, /*->76174*/
/* 76156*/          OPC_CheckPredicate, 8, // Predicate_imm8_255
/* 76158*/          OPC_MoveParent,
/* 76159*/          OPC_CheckType, MVT::i32,
/* 76161*/          OPC_CheckPatternPredicate, 63, // (Subtarget->isThumb1Only())
/* 76163*/          OPC_EmitConvertToTarget, 1,
/* 76165*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::tSUBSi8), 0,
                        MVT::i32, MVT::i32, 2/*#Ops*/, 0, 2, 
                    // Src: (ARMsubc:{ *:[i32] }:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_imm8_255>>:$imm8) - Complexity = 7
                    // Dst: (tSUBSi8:{ *:[i32] }:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm8)
/* 76174*/        /*Scope*/ 26, /*->76201*/
/* 76175*/          OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/* 76177*/          OPC_MoveParent,
/* 76178*/          OPC_CheckType, MVT::i32,
/* 76180*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 76182*/          OPC_EmitConvertToTarget, 1,
/* 76184*/          OPC_EmitInteger, MVT::i32, 14, 
/* 76187*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76190*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::t2SUBSri), 0,
                        MVT::i32, MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMsubc:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm) - Complexity = 7
                    // Dst: (t2SUBSri:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 76201*/        0, /*End of Scope*/
/* 76202*/      /*Scope*/ 31, /*->76234*/
/* 76203*/        OPC_MoveChild0,
/* 76204*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 76207*/        OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/* 76209*/        OPC_MoveParent,
/* 76210*/        OPC_RecordChild1, // #1 = $Rn
/* 76211*/        OPC_CheckType, MVT::i32,
/* 76213*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 76215*/        OPC_EmitConvertToTarget, 0,
/* 76217*/        OPC_EmitInteger, MVT::i32, 14, 
/* 76220*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76223*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::t2RSBSri), 0,
                      MVT::i32, MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                  // Src: (ARMsubc:{ *:[i32] }:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm, rGPR:{ *:[i32] }:$Rn) - Complexity = 7
                  // Dst: (t2RSBSri:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 76234*/      /*Scope*/ 57, /*->76292*/
/* 76235*/        OPC_RecordChild1, // #1 = $Rm
/* 76236*/        OPC_CheckType, MVT::i32,
/* 76238*/        OPC_Scope, 19, /*->76259*/ // 3 children in Scope
/* 76240*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 76242*/          OPC_EmitInteger, MVT::i32, 14, 
/* 76245*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76248*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::SUBSrr), 0,
                        MVT::i32, MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMsubc:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm) - Complexity = 3
                    // Dst: (SUBSrr:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 76259*/        /*Scope*/ 11, /*->76271*/
/* 76260*/          OPC_CheckPatternPredicate, 63, // (Subtarget->isThumb1Only())
/* 76262*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::tSUBSrr), 0,
                        MVT::i32, MVT::i32, 2/*#Ops*/, 0, 1, 
                    // Src: (ARMsubc:{ *:[i32] }:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm) - Complexity = 3
                    // Dst: (tSUBSrr:{ *:[i32] }:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm)
/* 76271*/        /*Scope*/ 19, /*->76291*/
/* 76272*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 76274*/          OPC_EmitInteger, MVT::i32, 14, 
/* 76277*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76280*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::t2SUBSrr), 0,
                        MVT::i32, MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMsubc:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                    // Dst: (t2SUBSrr:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 76291*/        0, /*End of Scope*/
/* 76292*/      0, /*End of Scope*/
/* 76293*/    0, /*End of Scope*/
/* 76294*/  /*SwitchOpcode*/ 111|128,1/*239*/, TARGET_VAL(ARMISD::SUBS),// ->76537
/* 76298*/    OPC_RecordChild0, // #0 = $Rn
/* 76299*/    OPC_RecordChild1, // #1 = $shift
/* 76300*/    OPC_Scope, 78, /*->76380*/ // 3 children in Scope
/* 76302*/      OPC_CheckType, MVT::i32,
/* 76304*/      OPC_Scope, 49, /*->76355*/ // 2 children in Scope
/* 76306*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 76308*/        OPC_Scope, 22, /*->76332*/ // 2 children in Scope
/* 76310*/          OPC_CheckComplexPat, /*CP*/1, /*#*/1, // SelectRegShifterOperand:$shift #2 #3 #4
/* 76313*/          OPC_EmitInteger, MVT::i32, 14, 
/* 76316*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76319*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::SUBSrsr), 0|OPFL_GlueOutput,
                        MVT::i32, MVT::i32, 6/*#Ops*/, 0, 2, 3, 4, 5, 6, 
                    // Src: (ARMsubs:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift) - Complexity = 15
                    // Dst: (SUBSrsr:{ *:[i32] }:{ *:[i32] } ?:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/* 76332*/        /*Scope*/ 21, /*->76354*/
/* 76333*/          OPC_CheckComplexPat, /*CP*/3, /*#*/1, // SelectImmShifterOperand:$shift #2 #3
/* 76336*/          OPC_EmitInteger, MVT::i32, 14, 
/* 76339*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76342*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::SUBSrsi), 0|OPFL_GlueOutput,
                        MVT::i32, MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                    // Src: (ARMsubs:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift) - Complexity = 12
                    // Dst: (SUBSrsi:{ *:[i32] }:{ *:[i32] } ?:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/* 76354*/        0, /*End of Scope*/
/* 76355*/      /*Scope*/ 23, /*->76379*/
/* 76356*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 76358*/        OPC_CheckComplexPat, /*CP*/0, /*#*/1, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/* 76361*/        OPC_EmitInteger, MVT::i32, 14, 
/* 76364*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76367*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::t2SUBSrs), 0|OPFL_GlueOutput,
                      MVT::i32, MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                  // Src: (ARMsubs:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm) - Complexity = 12
                  // Dst: (t2SUBSrs:{ *:[i32] }:{ *:[i32] } ?:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/* 76379*/      0, /*End of Scope*/
/* 76380*/    /*Scope*/ 98, /*->76479*/
/* 76381*/      OPC_MoveChild1,
/* 76382*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 76385*/      OPC_Scope, 26, /*->76413*/ // 4 children in Scope
/* 76387*/        OPC_CheckPredicate, 11, // Predicate_mod_imm
/* 76389*/        OPC_MoveParent,
/* 76390*/        OPC_CheckType, MVT::i32,
/* 76392*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 76394*/        OPC_EmitConvertToTarget, 1,
/* 76396*/        OPC_EmitInteger, MVT::i32, 14, 
/* 76399*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76402*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::SUBSri), 0|OPFL_GlueOutput,
                      MVT::i32, MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (ARMsubs:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm) - Complexity = 7
                  // Dst: (SUBSri:{ *:[i32] }:{ *:[i32] } ?:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm)
/* 76413*/      /*Scope*/ 18, /*->76432*/
/* 76414*/        OPC_CheckPredicate, 7, // Predicate_imm0_7
/* 76416*/        OPC_MoveParent,
/* 76417*/        OPC_CheckType, MVT::i32,
/* 76419*/        OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 76421*/        OPC_EmitConvertToTarget, 1,
/* 76423*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::tSUBSi3), 0|OPFL_GlueOutput,
                      MVT::i32, MVT::i32, 2/*#Ops*/, 0, 2, 
                  // Src: (ARMsubs:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_imm0_7>>:$imm3) - Complexity = 7
                  // Dst: (tSUBSi3:{ *:[i32] }:{ *:[i32] } ?:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_imm0_7>>:$imm3)
/* 76432*/      /*Scope*/ 18, /*->76451*/
/* 76433*/        OPC_CheckPredicate, 55, // Predicate_imm0_255
/* 76435*/        OPC_MoveParent,
/* 76436*/        OPC_CheckType, MVT::i32,
/* 76438*/        OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 76440*/        OPC_EmitConvertToTarget, 1,
/* 76442*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::tSUBSi8), 0|OPFL_GlueOutput,
                      MVT::i32, MVT::i32, 2/*#Ops*/, 0, 2, 
                  // Src: (ARMsubs:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_imm0_255>>:$imm8) - Complexity = 7
                  // Dst: (tSUBSi8:{ *:[i32] }:{ *:[i32] } ?:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_imm0_255>>:$imm8)
/* 76451*/      /*Scope*/ 26, /*->76478*/
/* 76452*/        OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/* 76454*/        OPC_MoveParent,
/* 76455*/        OPC_CheckType, MVT::i32,
/* 76457*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 76459*/        OPC_EmitConvertToTarget, 1,
/* 76461*/        OPC_EmitInteger, MVT::i32, 14, 
/* 76464*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76467*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::t2SUBSri), 0|OPFL_GlueOutput,
                      MVT::i32, MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (ARMsubs:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm) - Complexity = 7
                  // Dst: (t2SUBSri:{ *:[i32] }:{ *:[i32] } ?:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm)
/* 76478*/      0, /*End of Scope*/
/* 76479*/    /*Scope*/ 56, /*->76536*/
/* 76480*/      OPC_CheckType, MVT::i32,
/* 76482*/      OPC_Scope, 19, /*->76503*/ // 3 children in Scope
/* 76484*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 76486*/        OPC_EmitInteger, MVT::i32, 14, 
/* 76489*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76492*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::SUBSrr), 0|OPFL_GlueOutput,
                      MVT::i32, MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMsubs:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm) - Complexity = 3
                  // Dst: (SUBSrr:{ *:[i32] }:{ *:[i32] } ?:{ *:[i32] }:$Rn, ?:{ *:[i32] }:$Rm)
/* 76503*/      /*Scope*/ 11, /*->76515*/
/* 76504*/        OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 76506*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::tSUBSrr), 0|OPFL_GlueOutput,
                      MVT::i32, MVT::i32, 2/*#Ops*/, 0, 1, 
                  // Src: (ARMsubs:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm) - Complexity = 3
                  // Dst: (tSUBSrr:{ *:[i32] }:{ *:[i32] } ?:{ *:[i32] }:$Rn, ?:{ *:[i32] }:$Rm)
/* 76515*/      /*Scope*/ 19, /*->76535*/
/* 76516*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 76518*/        OPC_EmitInteger, MVT::i32, 14, 
/* 76521*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76524*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::t2SUBSrr), 0|OPFL_GlueOutput,
                      MVT::i32, MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMsubs:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                  // Dst: (t2SUBSrr:{ *:[i32] }:{ *:[i32] } ?:{ *:[i32] }:$Rn, ?:{ *:[i32] }:$Rm)
/* 76535*/      0, /*End of Scope*/
/* 76536*/    0, /*End of Scope*/
/* 76537*/  /*SwitchOpcode*/ 91|128,3/*475*/, TARGET_VAL(ARMISD::ADDE),// ->77016
/* 76541*/    OPC_RecordChild0, // #0 = $Rn
/* 76542*/    OPC_RecordChild1, // #1 = $shift
/* 76543*/    OPC_Scope, 100, /*->76645*/ // 3 children in Scope
/* 76545*/      OPC_RecordChild2, // #2 = physreg input CPSR
/* 76546*/      OPC_CheckType, MVT::i32,
/* 76548*/      OPC_Scope, 63, /*->76613*/ // 2 children in Scope
/* 76550*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 76552*/        OPC_Scope, 29, /*->76583*/ // 2 children in Scope
/* 76554*/          OPC_CheckComplexPat, /*CP*/1, /*#*/1, // SelectRegShifterOperand:$shift #3 #4 #5
/* 76557*/          OPC_EmitInteger, MVT::i32, 14, 
/* 76560*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76563*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76566*/          OPC_EmitCopyToReg, 2, ARM::CPSR,
/* 76569*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::ADCrsr), 0|OPFL_GlueInput,
                        MVT::i32, MVT::i32, 7/*#Ops*/, 0, 3, 4, 5, 6, 7, 8, 
                    // Src: (ARMadde:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift, CPSR:{ *:[i32] }) - Complexity = 15
                    // Dst: (ADCrsr:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/* 76583*/        /*Scope*/ 28, /*->76612*/
/* 76584*/          OPC_CheckComplexPat, /*CP*/3, /*#*/1, // SelectImmShifterOperand:$shift #3 #4
/* 76587*/          OPC_EmitInteger, MVT::i32, 14, 
/* 76590*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76593*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76596*/          OPC_EmitCopyToReg, 2, ARM::CPSR,
/* 76599*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::ADCrsi), 0|OPFL_GlueInput,
                        MVT::i32, MVT::i32, 6/*#Ops*/, 0, 3, 4, 5, 6, 7, 
                    // Src: (ARMadde:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift, CPSR:{ *:[i32] }) - Complexity = 12
                    // Dst: (ADCrsi:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/* 76612*/        0, /*End of Scope*/
/* 76613*/      /*Scope*/ 30, /*->76644*/
/* 76614*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 76616*/        OPC_CheckComplexPat, /*CP*/0, /*#*/1, // SelectShiftImmShifterOperand:$ShiftedRm #3 #4
/* 76619*/        OPC_EmitInteger, MVT::i32, 14, 
/* 76622*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76625*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76628*/        OPC_EmitCopyToReg, 2, ARM::CPSR,
/* 76631*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::t2ADCrs), 0|OPFL_GlueInput,
                      MVT::i32, MVT::i32, 6/*#Ops*/, 0, 3, 4, 5, 6, 7, 
                  // Src: (ARMadde:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm, CPSR:{ *:[i32] }) - Complexity = 12
                  // Dst: (t2ADCrs:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/* 76644*/      0, /*End of Scope*/
/* 76645*/    /*Scope*/ 37|128,2/*293*/, /*->76940*/
/* 76647*/      OPC_MoveChild1,
/* 76648*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 76651*/      OPC_Scope, 37, /*->76690*/ // 6 children in Scope
/* 76653*/        OPC_CheckPredicate, 78, // Predicate_imm0_255_not
/* 76655*/        OPC_MoveParent,
/* 76656*/        OPC_RecordChild2, // #2 = physreg input CPSR
/* 76657*/        OPC_CheckType, MVT::i32,
/* 76659*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 76661*/        OPC_EmitConvertToTarget, 1,
/* 76663*/        OPC_EmitNodeXForm, 9, 3, // imm_not_XFORM
/* 76666*/        OPC_EmitInteger, MVT::i32, 14, 
/* 76669*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76672*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76675*/        OPC_EmitCopyToReg, 2, ARM::CPSR,
/* 76678*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::t2SBCri), 0|OPFL_GlueInput,
                      MVT::i32, MVT::i32, 5/*#Ops*/, 0, 4, 5, 6, 7, 
                  // Src: (ARMadde:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_255_not>><<X:imm_not_XFORM>>:$imm, CPSR:{ *:[i32] }) - Complexity = 8
                  // Dst: (t2SBCri:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$src, (imm_not_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_imm0_255_not>>:$imm))
/* 76690*/      /*Scope*/ 34, /*->76725*/
/* 76691*/        OPC_CheckPredicate, 11, // Predicate_mod_imm
/* 76693*/        OPC_MoveParent,
/* 76694*/        OPC_RecordChild2, // #2 = physreg input CPSR
/* 76695*/        OPC_CheckType, MVT::i32,
/* 76697*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 76699*/        OPC_EmitConvertToTarget, 1,
/* 76701*/        OPC_EmitInteger, MVT::i32, 14, 
/* 76704*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76707*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76710*/        OPC_EmitCopyToReg, 2, ARM::CPSR,
/* 76713*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::ADCri), 0|OPFL_GlueInput,
                      MVT::i32, MVT::i32, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                  // Src: (ARMadde:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm, CPSR:{ *:[i32] }) - Complexity = 7
                  // Dst: (ADCri:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 76725*/      /*Scope*/ 37, /*->76763*/
/* 76726*/        OPC_CheckPredicate, 26, // Predicate_mod_imm_not
/* 76728*/        OPC_MoveParent,
/* 76729*/        OPC_RecordChild2, // #2 = physreg input CPSR
/* 76730*/        OPC_CheckType, MVT::i32,
/* 76732*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 76734*/        OPC_EmitConvertToTarget, 1,
/* 76736*/        OPC_EmitNodeXForm, 9, 3, // imm_not_XFORM
/* 76739*/        OPC_EmitInteger, MVT::i32, 14, 
/* 76742*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76745*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76748*/        OPC_EmitCopyToReg, 2, ARM::CPSR,
/* 76751*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::SBCri), 0|OPFL_GlueInput,
                      MVT::i32, MVT::i32, 5/*#Ops*/, 0, 4, 5, 6, 7, 
                  // Src: (ARMadde:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_mod_imm_not>><<X:imm_not_XFORM>>:$imm, CPSR:{ *:[i32] }) - Complexity = 7
                  // Dst: (SBCri:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$src, (imm_not_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_mod_imm_not>>:$imm))
/* 76763*/      /*Scope*/ 34, /*->76798*/
/* 76764*/        OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/* 76766*/        OPC_MoveParent,
/* 76767*/        OPC_RecordChild2, // #2 = physreg input CPSR
/* 76768*/        OPC_CheckType, MVT::i32,
/* 76770*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 76772*/        OPC_EmitConvertToTarget, 1,
/* 76774*/        OPC_EmitInteger, MVT::i32, 14, 
/* 76777*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76780*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76783*/        OPC_EmitCopyToReg, 2, ARM::CPSR,
/* 76786*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::t2ADCri), 0|OPFL_GlueInput,
                      MVT::i32, MVT::i32, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                  // Src: (ARMadde:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm, CPSR:{ *:[i32] }) - Complexity = 7
                  // Dst: (t2ADCri:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 76798*/      /*Scope*/ 37, /*->76836*/
/* 76799*/        OPC_CheckPredicate, 12, // Predicate_t2_so_imm_not
/* 76801*/        OPC_MoveParent,
/* 76802*/        OPC_RecordChild2, // #2 = physreg input CPSR
/* 76803*/        OPC_CheckType, MVT::i32,
/* 76805*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 76807*/        OPC_EmitConvertToTarget, 1,
/* 76809*/        OPC_EmitNodeXForm, 1, 3, // t2_so_imm_not_XFORM
/* 76812*/        OPC_EmitInteger, MVT::i32, 14, 
/* 76815*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76818*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76821*/        OPC_EmitCopyToReg, 2, ARM::CPSR,
/* 76824*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::t2SBCri), 0|OPFL_GlueInput,
                      MVT::i32, MVT::i32, 5/*#Ops*/, 0, 4, 5, 6, 7, 
                  // Src: (ARMadde:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm_not>><<X:t2_so_imm_not_XFORM>>:$imm, CPSR:{ *:[i32] }) - Complexity = 7
                  // Dst: (t2SBCri:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$src, (t2_so_imm_not_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_t2_so_imm_not>>:$imm))
/* 76836*/      /*Scope*/ 102, /*->76939*/
/* 76837*/        OPC_CheckPredicate, 23, // Predicate_imm0_65535_neg
/* 76839*/        OPC_MoveParent,
/* 76840*/        OPC_RecordChild2, // #2 = physreg input CPSR
/* 76841*/        OPC_CheckType, MVT::i32,
/* 76843*/        OPC_Scope, 46, /*->76891*/ // 2 children in Scope
/* 76845*/          OPC_CheckPatternPredicate, 3, // (Subtarget->hasV6T2Ops()) && (!Subtarget->isThumb())
/* 76847*/          OPC_EmitConvertToTarget, 1,
/* 76849*/          OPC_EmitNodeXForm, 9, 3, // imm_not_XFORM
/* 76852*/          OPC_EmitInteger, MVT::i32, 14, 
/* 76855*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76858*/          OPC_EmitNode1, TARGET_VAL(ARM::MOVi16), 0,
                        MVT::i32, 3/*#Ops*/, 4, 5, 6,  // Results = #7
/* 76867*/          OPC_EmitInteger, MVT::i32, 14, 
/* 76870*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76873*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76876*/          OPC_EmitCopyToReg, 2, ARM::CPSR,
/* 76879*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::SBCrr), 0|OPFL_GlueInput,
                        MVT::i32, MVT::i32, 5/*#Ops*/, 0, 7, 8, 9, 10, 
                    // Src: (ARMadde:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_65535_neg>>:$imm, CPSR:{ *:[i32] }) - Complexity = 7
                    // Dst: (SBCrr:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$src, (MOVi16:{ *:[i32] } (imm_not_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$imm)))
/* 76891*/        /*Scope*/ 46, /*->76938*/
/* 76892*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 76894*/          OPC_EmitConvertToTarget, 1,
/* 76896*/          OPC_EmitNodeXForm, 9, 3, // imm_not_XFORM
/* 76899*/          OPC_EmitInteger, MVT::i32, 14, 
/* 76902*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76905*/          OPC_EmitNode1, TARGET_VAL(ARM::t2MOVi16), 0,
                        MVT::i32, 3/*#Ops*/, 4, 5, 6,  // Results = #7
/* 76914*/          OPC_EmitInteger, MVT::i32, 14, 
/* 76917*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76920*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76923*/          OPC_EmitCopyToReg, 2, ARM::CPSR,
/* 76926*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::t2SBCrr), 0|OPFL_GlueInput,
                        MVT::i32, MVT::i32, 5/*#Ops*/, 0, 7, 8, 9, 10, 
                    // Src: (ARMadde:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_65535_neg>>:$imm, CPSR:{ *:[i32] }) - Complexity = 7
                    // Dst: (t2SBCrr:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$src, (t2MOVi16:{ *:[i32] } (imm_not_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$imm)))
/* 76938*/        0, /*End of Scope*/
/* 76939*/      0, /*End of Scope*/
/* 76940*/    /*Scope*/ 74, /*->77015*/
/* 76941*/      OPC_RecordChild2, // #2 = physreg input CPSR
/* 76942*/      OPC_CheckType, MVT::i32,
/* 76944*/      OPC_Scope, 26, /*->76972*/ // 3 children in Scope
/* 76946*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 76948*/        OPC_EmitInteger, MVT::i32, 14, 
/* 76951*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76954*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76957*/        OPC_EmitCopyToReg, 2, ARM::CPSR,
/* 76960*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::ADCrr), 0|OPFL_GlueInput,
                      MVT::i32, MVT::i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                  // Src: (ARMadde:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm, CPSR:{ *:[i32] }) - Complexity = 3
                  // Dst: (ADCrr:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 76972*/      /*Scope*/ 14, /*->76987*/
/* 76973*/        OPC_CheckPatternPredicate, 63, // (Subtarget->isThumb1Only())
/* 76975*/        OPC_EmitCopyToReg, 2, ARM::CPSR,
/* 76978*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::tADCS), 0|OPFL_GlueInput,
                      MVT::i32, MVT::i32, 2/*#Ops*/, 0, 1, 
                  // Src: (ARMadde:{ *:[i32] }:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm, CPSR:{ *:[i32] }) - Complexity = 3
                  // Dst: (tADCS:{ *:[i32] }:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm)
/* 76987*/      /*Scope*/ 26, /*->77014*/
/* 76988*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 76990*/        OPC_EmitInteger, MVT::i32, 14, 
/* 76993*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76996*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 76999*/        OPC_EmitCopyToReg, 2, ARM::CPSR,
/* 77002*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::t2ADCrr), 0|OPFL_GlueInput,
                      MVT::i32, MVT::i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                  // Src: (ARMadde:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, CPSR:{ *:[i32] }) - Complexity = 3
                  // Dst: (t2ADCrr:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 77014*/      0, /*End of Scope*/
/* 77015*/    0, /*End of Scope*/
/* 77016*/  /*SwitchOpcode*/ 110|128,2/*366*/, TARGET_VAL(ARMISD::SUBE),// ->77386
/* 77020*/    OPC_RecordChild0, // #0 = $Rn
/* 77021*/    OPC_Scope, 75|128,1/*203*/, /*->77227*/ // 3 children in Scope
/* 77024*/      OPC_RecordChild1, // #1 = $shift
/* 77025*/      OPC_Scope, 31|128,1/*159*/, /*->77187*/ // 2 children in Scope
/* 77028*/        OPC_RecordChild2, // #2 = physreg input CPSR
/* 77029*/        OPC_CheckType, MVT::i32,
/* 77031*/        OPC_Scope, 122, /*->77155*/ // 2 children in Scope
/* 77033*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 77035*/          OPC_Scope, 29, /*->77066*/ // 4 children in Scope
/* 77037*/            OPC_CheckComplexPat, /*CP*/1, /*#*/1, // SelectRegShifterOperand:$shift #3 #4 #5
/* 77040*/            OPC_EmitInteger, MVT::i32, 14, 
/* 77043*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77046*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77049*/            OPC_EmitCopyToReg, 2, ARM::CPSR,
/* 77052*/            OPC_MorphNodeTo2, TARGET_VAL(ARM::SBCrsr), 0|OPFL_GlueInput,
                          MVT::i32, MVT::i32, 7/*#Ops*/, 0, 3, 4, 5, 6, 7, 8, 
                      // Src: (ARMsube:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift, CPSR:{ *:[i32] }) - Complexity = 15
                      // Dst: (SBCrsr:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/* 77066*/          /*Scope*/ 29, /*->77096*/
/* 77067*/            OPC_CheckComplexPat, /*CP*/1, /*#*/0, // SelectRegShifterOperand:$shift #3 #4 #5
/* 77070*/            OPC_EmitInteger, MVT::i32, 14, 
/* 77073*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77076*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77079*/            OPC_EmitCopyToReg, 2, ARM::CPSR,
/* 77082*/            OPC_MorphNodeTo2, TARGET_VAL(ARM::RSCrsr), 0|OPFL_GlueInput,
                          MVT::i32, MVT::i32, 7/*#Ops*/, 1, 3, 4, 5, 6, 7, 8, 
                      // Src: (ARMsube:{ *:[i32] }:{ *:[i32] } so_reg_reg:{ *:[i32] }:$shift, GPR:{ *:[i32] }:$Rn, CPSR:{ *:[i32] }) - Complexity = 15
                      // Dst: (RSCrsr:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/* 77096*/          /*Scope*/ 28, /*->77125*/
/* 77097*/            OPC_CheckComplexPat, /*CP*/3, /*#*/1, // SelectImmShifterOperand:$shift #3 #4
/* 77100*/            OPC_EmitInteger, MVT::i32, 14, 
/* 77103*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77106*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77109*/            OPC_EmitCopyToReg, 2, ARM::CPSR,
/* 77112*/            OPC_MorphNodeTo2, TARGET_VAL(ARM::SBCrsi), 0|OPFL_GlueInput,
                          MVT::i32, MVT::i32, 6/*#Ops*/, 0, 3, 4, 5, 6, 7, 
                      // Src: (ARMsube:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift, CPSR:{ *:[i32] }) - Complexity = 12
                      // Dst: (SBCrsi:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/* 77125*/          /*Scope*/ 28, /*->77154*/
/* 77126*/            OPC_CheckComplexPat, /*CP*/3, /*#*/0, // SelectImmShifterOperand:$shift #3 #4
/* 77129*/            OPC_EmitInteger, MVT::i32, 14, 
/* 77132*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77135*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77138*/            OPC_EmitCopyToReg, 2, ARM::CPSR,
/* 77141*/            OPC_MorphNodeTo2, TARGET_VAL(ARM::RSCrsi), 0|OPFL_GlueInput,
                          MVT::i32, MVT::i32, 6/*#Ops*/, 1, 3, 4, 5, 6, 7, 
                      // Src: (ARMsube:{ *:[i32] }:{ *:[i32] } so_reg_imm:{ *:[i32] }:$shift, GPR:{ *:[i32] }:$Rn, CPSR:{ *:[i32] }) - Complexity = 12
                      // Dst: (RSCrsi:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/* 77154*/          0, /*End of Scope*/
/* 77155*/        /*Scope*/ 30, /*->77186*/
/* 77156*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 77158*/          OPC_CheckComplexPat, /*CP*/0, /*#*/1, // SelectShiftImmShifterOperand:$ShiftedRm #3 #4
/* 77161*/          OPC_EmitInteger, MVT::i32, 14, 
/* 77164*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77167*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77170*/          OPC_EmitCopyToReg, 2, ARM::CPSR,
/* 77173*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::t2SBCrs), 0|OPFL_GlueInput,
                        MVT::i32, MVT::i32, 6/*#Ops*/, 0, 3, 4, 5, 6, 7, 
                    // Src: (ARMsube:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm, CPSR:{ *:[i32] }) - Complexity = 12
                    // Dst: (t2SBCrs:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/* 77186*/        0, /*End of Scope*/
/* 77187*/      /*Scope*/ 38, /*->77226*/
/* 77188*/        OPC_MoveChild1,
/* 77189*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 77192*/        OPC_CheckPredicate, 11, // Predicate_mod_imm
/* 77194*/        OPC_MoveParent,
/* 77195*/        OPC_RecordChild2, // #2 = physreg input CPSR
/* 77196*/        OPC_CheckType, MVT::i32,
/* 77198*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 77200*/        OPC_EmitConvertToTarget, 1,
/* 77202*/        OPC_EmitInteger, MVT::i32, 14, 
/* 77205*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77208*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77211*/        OPC_EmitCopyToReg, 2, ARM::CPSR,
/* 77214*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::SBCri), 0|OPFL_GlueInput,
                      MVT::i32, MVT::i32, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                  // Src: (ARMsube:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm, CPSR:{ *:[i32] }) - Complexity = 7
                  // Dst: (SBCri:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 77226*/      0, /*End of Scope*/
/* 77227*/    /*Scope*/ 39, /*->77267*/
/* 77228*/      OPC_MoveChild0,
/* 77229*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 77232*/      OPC_CheckPredicate, 11, // Predicate_mod_imm
/* 77234*/      OPC_MoveParent,
/* 77235*/      OPC_RecordChild1, // #1 = $Rn
/* 77236*/      OPC_RecordChild2, // #2 = physreg input CPSR
/* 77237*/      OPC_CheckType, MVT::i32,
/* 77239*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 77241*/      OPC_EmitConvertToTarget, 0,
/* 77243*/      OPC_EmitInteger, MVT::i32, 14, 
/* 77246*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77249*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77252*/      OPC_EmitCopyToReg, 2, ARM::CPSR,
/* 77255*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::RSCri), 0|OPFL_GlueInput,
                    MVT::i32, MVT::i32, 5/*#Ops*/, 1, 3, 4, 5, 6, 
                // Src: (ARMsube:{ *:[i32] }:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm, GPR:{ *:[i32] }:$Rn, CPSR:{ *:[i32] }) - Complexity = 7
                // Dst: (RSCri:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 77267*/    /*Scope*/ 117, /*->77385*/
/* 77268*/      OPC_RecordChild1, // #1 = $imm
/* 77269*/      OPC_Scope, 38, /*->77309*/ // 2 children in Scope
/* 77271*/        OPC_MoveChild1,
/* 77272*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 77275*/        OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/* 77277*/        OPC_MoveParent,
/* 77278*/        OPC_RecordChild2, // #2 = physreg input CPSR
/* 77279*/        OPC_CheckType, MVT::i32,
/* 77281*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 77283*/        OPC_EmitConvertToTarget, 1,
/* 77285*/        OPC_EmitInteger, MVT::i32, 14, 
/* 77288*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77291*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77294*/        OPC_EmitCopyToReg, 2, ARM::CPSR,
/* 77297*/        OPC_MorphNodeTo2, TARGET_VAL(ARM::t2SBCri), 0|OPFL_GlueInput,
                      MVT::i32, MVT::i32, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                  // Src: (ARMsube:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm, CPSR:{ *:[i32] }) - Complexity = 7
                  // Dst: (t2SBCri:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 77309*/      /*Scope*/ 74, /*->77384*/
/* 77310*/        OPC_RecordChild2, // #2 = physreg input CPSR
/* 77311*/        OPC_CheckType, MVT::i32,
/* 77313*/        OPC_Scope, 26, /*->77341*/ // 3 children in Scope
/* 77315*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 77317*/          OPC_EmitInteger, MVT::i32, 14, 
/* 77320*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77323*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77326*/          OPC_EmitCopyToReg, 2, ARM::CPSR,
/* 77329*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::SBCrr), 0|OPFL_GlueInput,
                        MVT::i32, MVT::i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (ARMsube:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm, CPSR:{ *:[i32] }) - Complexity = 3
                    // Dst: (SBCrr:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 77341*/        /*Scope*/ 14, /*->77356*/
/* 77342*/          OPC_CheckPatternPredicate, 63, // (Subtarget->isThumb1Only())
/* 77344*/          OPC_EmitCopyToReg, 2, ARM::CPSR,
/* 77347*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::tSBCS), 0|OPFL_GlueInput,
                        MVT::i32, MVT::i32, 2/*#Ops*/, 0, 1, 
                    // Src: (ARMsube:{ *:[i32] }:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm, CPSR:{ *:[i32] }) - Complexity = 3
                    // Dst: (tSBCS:{ *:[i32] }:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm)
/* 77356*/        /*Scope*/ 26, /*->77383*/
/* 77357*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 77359*/          OPC_EmitInteger, MVT::i32, 14, 
/* 77362*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77365*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77368*/          OPC_EmitCopyToReg, 2, ARM::CPSR,
/* 77371*/          OPC_MorphNodeTo2, TARGET_VAL(ARM::t2SBCrr), 0|OPFL_GlueInput,
                        MVT::i32, MVT::i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (ARMsube:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, CPSR:{ *:[i32] }) - Complexity = 3
                    // Dst: (t2SBCrr:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 77383*/        0, /*End of Scope*/
/* 77384*/      0, /*End of Scope*/
/* 77385*/    0, /*End of Scope*/
/* 77386*/  /*SwitchOpcode*/ 12|128,2/*268*/, TARGET_VAL(ARMISD::CMP),// ->77658
/* 77390*/    OPC_RecordChild0, // #0 = $Rn
/* 77391*/    OPC_CheckChild0Type, MVT::i32,
/* 77393*/    OPC_RecordChild1, // #1 = $shift
/* 77394*/    OPC_Scope, 47, /*->77443*/ // 6 children in Scope
/* 77396*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 77398*/      OPC_Scope, 21, /*->77421*/ // 2 children in Scope
/* 77400*/        OPC_CheckComplexPat, /*CP*/1, /*#*/1, // SelectRegShifterOperand:$shift #2 #3 #4
/* 77403*/        OPC_EmitInteger, MVT::i32, 14, 
/* 77406*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77409*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::CMPrsr), 0|OPFL_GlueOutput,
                      MVT::i32, 6/*#Ops*/, 0, 2, 3, 4, 5, 6, 
                  // Src: (ARMcmp GPRnopc:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift) - Complexity = 15
                  // Dst: (CMPrsr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, so_reg_reg:{ *:[i32] }:$shift)
/* 77421*/      /*Scope*/ 20, /*->77442*/
/* 77422*/        OPC_CheckComplexPat, /*CP*/3, /*#*/1, // SelectImmShifterOperand:$shift #2 #3
/* 77425*/        OPC_EmitInteger, MVT::i32, 14, 
/* 77428*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77431*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::CMPrsi), 0|OPFL_GlueOutput,
                      MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                  // Src: (ARMcmp GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift) - Complexity = 12
                  // Dst: (CMPrsi:{ *:[i32] } GPR:{ *:[i32] }:$Rn, so_reg_imm:{ *:[i32] }:$shift)
/* 77442*/      0, /*End of Scope*/
/* 77443*/    /*Scope*/ 22, /*->77466*/
/* 77444*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 77446*/      OPC_CheckComplexPat, /*CP*/0, /*#*/1, // SelectShiftImmShifterOperand:$ShiftedRm #2 #3
/* 77449*/      OPC_EmitInteger, MVT::i32, 14, 
/* 77452*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77455*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CMPrs), 0|OPFL_GlueOutput,
                    MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                // Src: (ARMcmp GPRnopc:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm) - Complexity = 12
                // Dst: (t2CMPrs:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, t2_so_reg:{ *:[i32] }:$ShiftedRm)
/* 77466*/    /*Scope*/ 4|128,1/*132*/, /*->77600*/
/* 77468*/      OPC_MoveChild1,
/* 77469*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 77472*/      OPC_Scope, 23, /*->77497*/ // 5 children in Scope
/* 77474*/        OPC_CheckPredicate, 11, // Predicate_mod_imm
/* 77476*/        OPC_MoveParent,
/* 77477*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 77479*/        OPC_EmitConvertToTarget, 1,
/* 77481*/        OPC_EmitInteger, MVT::i32, 14, 
/* 77484*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77487*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::CMPri), 0|OPFL_GlueOutput,
                      MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (ARMcmp GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm) - Complexity = 7
                  // Dst: (CMPri:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 77497*/      /*Scope*/ 26, /*->77524*/
/* 77498*/        OPC_CheckPredicate, 18, // Predicate_mod_imm_neg
/* 77500*/        OPC_MoveParent,
/* 77501*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 77503*/        OPC_EmitConvertToTarget, 1,
/* 77505*/        OPC_EmitNodeXForm, 3, 2, // imm_neg_XFORM
/* 77508*/        OPC_EmitInteger, MVT::i32, 14, 
/* 77511*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77514*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::CMNri), 0|OPFL_GlueOutput,
                      MVT::i32, 4/*#Ops*/, 0, 3, 4, 5, 
                  // Src: (ARMcmp GPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_mod_imm_neg>><<X:imm_neg_XFORM>>:$imm) - Complexity = 7
                  // Dst: (CMNri:{ *:[i32] } GPR:{ *:[i32] }:$src, (imm_neg_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_mod_imm_neg>>:$imm))
/* 77524*/      /*Scope*/ 23, /*->77548*/
/* 77525*/        OPC_CheckPredicate, 55, // Predicate_imm0_255
/* 77527*/        OPC_MoveParent,
/* 77528*/        OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 77530*/        OPC_EmitConvertToTarget, 1,
/* 77532*/        OPC_EmitInteger, MVT::i32, 14, 
/* 77535*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77538*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tCMPi8), 0|OPFL_GlueOutput,
                      MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (ARMcmp tGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_imm0_255>>:$imm8) - Complexity = 7
                  // Dst: (tCMPi8:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm8)
/* 77548*/      /*Scope*/ 23, /*->77572*/
/* 77549*/        OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/* 77551*/        OPC_MoveParent,
/* 77552*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 77554*/        OPC_EmitConvertToTarget, 1,
/* 77556*/        OPC_EmitInteger, MVT::i32, 14, 
/* 77559*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77562*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CMPri), 0|OPFL_GlueOutput,
                      MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (ARMcmp GPRnopc:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm) - Complexity = 7
                  // Dst: (t2CMPri:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 77572*/      /*Scope*/ 26, /*->77599*/
/* 77573*/        OPC_CheckPredicate, 21, // Predicate_t2_so_imm_neg
/* 77575*/        OPC_MoveParent,
/* 77576*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 77578*/        OPC_EmitConvertToTarget, 1,
/* 77580*/        OPC_EmitNodeXForm, 4, 2, // t2_so_imm_neg_XFORM
/* 77583*/        OPC_EmitInteger, MVT::i32, 14, 
/* 77586*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77589*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CMNri), 0|OPFL_GlueOutput,
                      MVT::i32, 4/*#Ops*/, 0, 3, 4, 5, 
                  // Src: (ARMcmp GPR:{ *:[i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm_neg>><<X:t2_so_imm_neg_XFORM>>:$imm) - Complexity = 7
                  // Dst: (t2CMNri:{ *:[i32] } GPR:{ *:[i32] }:$src, (t2_so_imm_neg_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_t2_so_imm_neg>>:$imm))
/* 77599*/      0, /*End of Scope*/
/* 77600*/    /*Scope*/ 18, /*->77619*/
/* 77601*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 77603*/      OPC_EmitInteger, MVT::i32, 14, 
/* 77606*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77609*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::CMPrr), 0|OPFL_GlueOutput,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (ARMcmp GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (CMPrr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 77619*/    /*Scope*/ 18, /*->77638*/
/* 77620*/      OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 77622*/      OPC_EmitInteger, MVT::i32, 14, 
/* 77625*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77628*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::tCMPr), 0|OPFL_GlueOutput,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (ARMcmp tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (tCMPr:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm)
/* 77638*/    /*Scope*/ 18, /*->77657*/
/* 77639*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 77641*/      OPC_EmitInteger, MVT::i32, 14, 
/* 77644*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77647*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CMPrr), 0|OPFL_GlueOutput,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (ARMcmp GPRnopc:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (t2CMPrr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 77657*/    0, /*End of Scope*/
/* 77658*/  /*SwitchOpcode*/ 70, TARGET_VAL(ARMISD::CMN),// ->77731
/* 77661*/    OPC_RecordChild0, // #0 = $Rn
/* 77662*/    OPC_CheckChild0Type, MVT::i32,
/* 77664*/    OPC_Scope, 35, /*->77701*/ // 2 children in Scope
/* 77666*/      OPC_MoveChild1,
/* 77667*/      OPC_CheckOpcode, TARGET_VAL(ISD::SUB),
/* 77670*/      OPC_CheckChild0Integer, 0, 
/* 77672*/      OPC_RecordChild1, // #1 = $imm
/* 77673*/      OPC_MoveChild1,
/* 77674*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 77677*/      OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/* 77679*/      OPC_MoveParent,
/* 77680*/      OPC_MoveParent,
/* 77681*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 77683*/      OPC_EmitConvertToTarget, 1,
/* 77685*/      OPC_EmitInteger, MVT::i32, 14, 
/* 77688*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77691*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CMNri), 0|OPFL_GlueOutput,
                    MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (ARMcmn GPRnopc:{ *:[i32] }:$Rn, (sub:{ *:[i32] } 0:{ *:[i32] }, (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm)) - Complexity = 15
                // Dst: (t2CMNri:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 77701*/    /*Scope*/ 28, /*->77730*/
/* 77702*/      OPC_RecordChild1, // #1 = $imm
/* 77703*/      OPC_MoveChild1,
/* 77704*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 77707*/      OPC_CheckPredicate, 11, // Predicate_mod_imm
/* 77709*/      OPC_MoveParent,
/* 77710*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 77712*/      OPC_EmitConvertToTarget, 1,
/* 77714*/      OPC_EmitInteger, MVT::i32, 14, 
/* 77717*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77720*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::CMNri), 0|OPFL_GlueOutput,
                    MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (ARMcmn GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm) - Complexity = 7
                // Dst: (CMNri:{ *:[i32] } GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 77730*/    0, /*End of Scope*/
/* 77731*/  /*SwitchOpcode*/ 105|128,1/*233*/, TARGET_VAL(ISD::MSTORE),// ->77968
/* 77735*/    OPC_RecordMemRef,
/* 77736*/    OPC_RecordNode, // #0 = 'masked_st' chained node
/* 77737*/    OPC_RecordChild1, // #1 = $val
/* 77738*/    OPC_Scope, 29, /*->77769*/ // 5 children in Scope
/* 77740*/      OPC_CheckChild1Type, MVT::v16i8,
/* 77742*/      OPC_RecordChild2, // #2 = $addr
/* 77743*/      OPC_CheckChild2Type, MVT::i32,
/* 77745*/      OPC_RecordChild3, // #3 = $pred
/* 77746*/      OPC_CheckChild3Type, MVT::v16i1,
/* 77748*/      OPC_CheckPredicate, 79, // Predicate_maskedstore8
/* 77750*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 77752*/      OPC_CheckComplexPat, /*CP*/28, /*#*/2, // SelectT2AddrModeImm7<0>:$addr #4 #5
/* 77755*/      OPC_EmitMergeInputChains1_0,
/* 77756*/      OPC_EmitInteger, MVT::i32, 1, 
/* 77759*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                    5/*#Ops*/, 1, 4, 5, 6, 3, 
                // Src: (masked_st MQPR:{ *:[v16i8] }:$val, anonymous_6664:{ *:[i32] }:$addr, VCCR:{ *:[v16i1] }:$pred)<<P:Predicate_maskedstore8>> - Complexity = 13
                // Dst: (MVE_VSTRBU8 MQPR:{ *:[v16i8] }:$val, anonymous_6664:{ *:[i32] }:$addr, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$pred)
/* 77769*/    /*Scope*/ 56, /*->77826*/
/* 77770*/      OPC_CheckChild1Type, MVT::v8i16,
/* 77772*/      OPC_RecordChild2, // #2 = $addr
/* 77773*/      OPC_CheckChild2Type, MVT::i32,
/* 77775*/      OPC_RecordChild3, // #3 = $pred
/* 77776*/      OPC_CheckChild3Type, MVT::v8i1,
/* 77778*/      OPC_Scope, 21, /*->77801*/ // 2 children in Scope
/* 77780*/        OPC_CheckPredicate, 80, // Predicate_maskedstore16
/* 77782*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 77784*/        OPC_CheckComplexPat, /*CP*/29, /*#*/2, // SelectT2AddrModeImm7<1>:$addr #4 #5
/* 77787*/        OPC_EmitMergeInputChains1_0,
/* 77788*/        OPC_EmitInteger, MVT::i32, 1, 
/* 77791*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRHU16), 0|OPFL_Chain|OPFL_MemRefs,
                      5/*#Ops*/, 1, 4, 5, 6, 3, 
                  // Src: (masked_st MQPR:{ *:[v8i16] }:$val, anonymous_6666:{ *:[i32] }:$addr, VCCR:{ *:[v8i1] }:$pred)<<P:Predicate_maskedstore16>> - Complexity = 13
                  // Dst: (MVE_VSTRHU16 MQPR:{ *:[v8i16] }:$val, anonymous_6666:{ *:[i32] }:$addr, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$pred)
/* 77801*/      /*Scope*/ 23, /*->77825*/
/* 77802*/        OPC_CheckPredicate, 79, // Predicate_maskedstore8
/* 77804*/        OPC_CheckPredicate, 81, // Predicate_truncatingmaskedstore8
/* 77806*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 77808*/        OPC_CheckComplexPat, /*CP*/28, /*#*/2, // SelectT2AddrModeImm7<0>:$addr #4 #5
/* 77811*/        OPC_EmitMergeInputChains1_0,
/* 77812*/        OPC_EmitInteger, MVT::i32, 1, 
/* 77815*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRB16), 0|OPFL_Chain|OPFL_MemRefs,
                      5/*#Ops*/, 1, 4, 5, 6, 3, 
                  // Src: (masked_st MQPR:{ *:[v8i16] }:$val, anonymous_6664:{ *:[i32] }:$addr, VCCR:{ *:[v8i1] }:$pred)<<P:Predicate_maskedstore8>><<P:Predicate_truncatingmaskedstore8>> - Complexity = 13
                  // Dst: (MVE_VSTRB16 MQPR:{ *:[v8i16] }:$val, anonymous_6664:{ *:[i32] }:$addr, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$pred)
/* 77825*/      0, /*End of Scope*/
/* 77826*/    /*Scope*/ 29, /*->77856*/
/* 77827*/      OPC_CheckChild1Type, MVT::v8f16,
/* 77829*/      OPC_RecordChild2, // #2 = $addr
/* 77830*/      OPC_CheckChild2Type, MVT::i32,
/* 77832*/      OPC_RecordChild3, // #3 = $pred
/* 77833*/      OPC_CheckChild3Type, MVT::v8i1,
/* 77835*/      OPC_CheckPredicate, 80, // Predicate_maskedstore16
/* 77837*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 77839*/      OPC_CheckComplexPat, /*CP*/29, /*#*/2, // SelectT2AddrModeImm7<1>:$addr #4 #5
/* 77842*/      OPC_EmitMergeInputChains1_0,
/* 77843*/      OPC_EmitInteger, MVT::i32, 1, 
/* 77846*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRHU16), 0|OPFL_Chain|OPFL_MemRefs,
                    5/*#Ops*/, 1, 4, 5, 6, 3, 
                // Src: (masked_st MQPR:{ *:[v8f16] }:$val, anonymous_6666:{ *:[i32] }:$addr, VCCR:{ *:[v8i1] }:$pred)<<P:Predicate_maskedstore16>> - Complexity = 13
                // Dst: (MVE_VSTRHU16 MQPR:{ *:[v8f16] }:$val, anonymous_6666:{ *:[i32] }:$addr, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$pred)
/* 77856*/    /*Scope*/ 80, /*->77937*/
/* 77857*/      OPC_CheckChild1Type, MVT::v4i32,
/* 77859*/      OPC_RecordChild2, // #2 = $addr
/* 77860*/      OPC_CheckChild2Type, MVT::i32,
/* 77862*/      OPC_RecordChild3, // #3 = $pred
/* 77863*/      OPC_CheckChild3Type, MVT::v4i1,
/* 77865*/      OPC_Scope, 21, /*->77888*/ // 3 children in Scope
/* 77867*/        OPC_CheckPredicate, 82, // Predicate_maskedstore32
/* 77869*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 77871*/        OPC_CheckComplexPat, /*CP*/30, /*#*/2, // SelectT2AddrModeImm7<2>:$addr #4 #5
/* 77874*/        OPC_EmitMergeInputChains1_0,
/* 77875*/        OPC_EmitInteger, MVT::i32, 1, 
/* 77878*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRWU32), 0|OPFL_Chain|OPFL_MemRefs,
                      5/*#Ops*/, 1, 4, 5, 6, 3, 
                  // Src: (masked_st MQPR:{ *:[v4i32] }:$val, anonymous_6668:{ *:[i32] }:$addr, VCCR:{ *:[v4i1] }:$pred)<<P:Predicate_maskedstore32>> - Complexity = 13
                  // Dst: (MVE_VSTRWU32 MQPR:{ *:[v4i32] }:$val, anonymous_6668:{ *:[i32] }:$addr, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$pred)
/* 77888*/      /*Scope*/ 23, /*->77912*/
/* 77889*/        OPC_CheckPredicate, 79, // Predicate_maskedstore8
/* 77891*/        OPC_CheckPredicate, 81, // Predicate_truncatingmaskedstore8
/* 77893*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 77895*/        OPC_CheckComplexPat, /*CP*/28, /*#*/2, // SelectT2AddrModeImm7<0>:$addr #4 #5
/* 77898*/        OPC_EmitMergeInputChains1_0,
/* 77899*/        OPC_EmitInteger, MVT::i32, 1, 
/* 77902*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRB32), 0|OPFL_Chain|OPFL_MemRefs,
                      5/*#Ops*/, 1, 4, 5, 6, 3, 
                  // Src: (masked_st MQPR:{ *:[v4i32] }:$val, anonymous_6664:{ *:[i32] }:$addr, VCCR:{ *:[v4i1] }:$pred)<<P:Predicate_maskedstore8>><<P:Predicate_truncatingmaskedstore8>> - Complexity = 13
                  // Dst: (MVE_VSTRB32 MQPR:{ *:[v4i32] }:$val, anonymous_6664:{ *:[i32] }:$addr, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$pred)
/* 77912*/      /*Scope*/ 23, /*->77936*/
/* 77913*/        OPC_CheckPredicate, 80, // Predicate_maskedstore16
/* 77915*/        OPC_CheckPredicate, 81, // Predicate_truncatingmaskedstore16
/* 77917*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 77919*/        OPC_CheckComplexPat, /*CP*/29, /*#*/2, // SelectT2AddrModeImm7<1>:$addr #4 #5
/* 77922*/        OPC_EmitMergeInputChains1_0,
/* 77923*/        OPC_EmitInteger, MVT::i32, 1, 
/* 77926*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRH32), 0|OPFL_Chain|OPFL_MemRefs,
                      5/*#Ops*/, 1, 4, 5, 6, 3, 
                  // Src: (masked_st MQPR:{ *:[v4i32] }:$val, anonymous_6666:{ *:[i32] }:$addr, VCCR:{ *:[v4i1] }:$pred)<<P:Predicate_maskedstore16>><<P:Predicate_truncatingmaskedstore16>> - Complexity = 13
                  // Dst: (MVE_VSTRH32 MQPR:{ *:[v4i32] }:$val, anonymous_6666:{ *:[i32] }:$addr, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$pred)
/* 77936*/      0, /*End of Scope*/
/* 77937*/    /*Scope*/ 29, /*->77967*/
/* 77938*/      OPC_CheckChild1Type, MVT::v4f32,
/* 77940*/      OPC_RecordChild2, // #2 = $addr
/* 77941*/      OPC_CheckChild2Type, MVT::i32,
/* 77943*/      OPC_RecordChild3, // #3 = $pred
/* 77944*/      OPC_CheckChild3Type, MVT::v4i1,
/* 77946*/      OPC_CheckPredicate, 82, // Predicate_maskedstore32
/* 77948*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 77950*/      OPC_CheckComplexPat, /*CP*/30, /*#*/2, // SelectT2AddrModeImm7<2>:$addr #4 #5
/* 77953*/      OPC_EmitMergeInputChains1_0,
/* 77954*/      OPC_EmitInteger, MVT::i32, 1, 
/* 77957*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::MVE_VSTRWU32), 0|OPFL_Chain|OPFL_MemRefs,
                    5/*#Ops*/, 1, 4, 5, 6, 3, 
                // Src: (masked_st MQPR:{ *:[v4f32] }:$val, anonymous_6668:{ *:[i32] }:$addr, VCCR:{ *:[v4i1] }:$pred)<<P:Predicate_maskedstore32>> - Complexity = 13
                // Dst: (MVE_VSTRWU32 MQPR:{ *:[v4f32] }:$val, anonymous_6668:{ *:[i32] }:$addr, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$pred)
/* 77967*/    0, /*End of Scope*/
/* 77968*/  /*SwitchOpcode*/ 56|128,1/*184*/, TARGET_VAL(ISD::SHL),// ->78156
/* 77972*/    OPC_Scope, 56, /*->78030*/ // 2 children in Scope
/* 77974*/      OPC_RecordNode, // #0 = $src
/* 77975*/      OPC_CheckType, MVT::i32,
/* 77977*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 77979*/      OPC_Scope, 24, /*->78005*/ // 2 children in Scope
/* 77981*/        OPC_CheckComplexPat, /*CP*/8, /*#*/0, // SelectShiftRegShifterOperand:$src #1 #2 #3
/* 77984*/        OPC_EmitInteger, MVT::i32, 14, 
/* 77987*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77990*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 77993*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MOVsr), 0,
                      MVT::i32, 6/*#Ops*/, 1, 2, 3, 4, 5, 6, 
                  // Src: shift_so_reg_reg:{ *:[i32] }:$src - Complexity = 12
                  // Dst: (MOVsr:{ *:[i32] } shift_so_reg_reg:{ *:[i32] }:$src)
/* 78005*/      /*Scope*/ 23, /*->78029*/
/* 78006*/        OPC_CheckComplexPat, /*CP*/9, /*#*/0, // SelectShiftImmShifterOperand:$src #1 #2
/* 78009*/        OPC_EmitInteger, MVT::i32, 14, 
/* 78012*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78015*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78018*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MOVsi), 0,
                      MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5, 
                  // Src: shift_so_reg_imm:{ *:[i32] }:$src - Complexity = 9
                  // Dst: (MOVsi:{ *:[i32] } shift_so_reg_imm:{ *:[i32] }:$src)
/* 78029*/      0, /*End of Scope*/
/* 78030*/    /*Scope*/ 124, /*->78155*/
/* 78031*/      OPC_RecordChild0, // #0 = $Rm
/* 78032*/      OPC_RecordChild1, // #1 = $imm
/* 78033*/      OPC_Scope, 66, /*->78101*/ // 2 children in Scope
/* 78035*/        OPC_MoveChild1,
/* 78036*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 78039*/        OPC_CheckType, MVT::i32,
/* 78041*/        OPC_Scope, 29, /*->78072*/ // 2 children in Scope
/* 78043*/          OPC_CheckPredicate, 83, // Predicate_imm1_31
/* 78045*/          OPC_MoveParent,
/* 78046*/          OPC_CheckType, MVT::i32,
/* 78048*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 78050*/          OPC_EmitConvertToTarget, 1,
/* 78052*/          OPC_EmitInteger, MVT::i32, 14, 
/* 78055*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78058*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78061*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LSLri), 0,
                        MVT::i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                    // Src: (shl:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_imm1_31>>:$imm) - Complexity = 7
                    // Dst: (t2LSLri:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] }):$imm)
/* 78072*/        /*Scope*/ 27, /*->78100*/
/* 78073*/          OPC_MoveParent,
/* 78074*/          OPC_CheckType, MVT::i32,
/* 78076*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 78078*/          OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 78081*/          OPC_EmitConvertToTarget, 1,
/* 78083*/          OPC_EmitInteger, MVT::i32, 14, 
/* 78086*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78089*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tLSLri), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (shl:{ *:[i32] } tGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] }):$imm5) - Complexity = 6
                    // Dst: (tLSLri:{ *:[i32] } tGPR:{ *:[i32] }:$Rm, (imm:{ *:[i32] }):$imm5)
/* 78100*/        0, /*End of Scope*/
/* 78101*/      /*Scope*/ 52, /*->78154*/
/* 78102*/        OPC_CheckChild1Type, MVT::i32,
/* 78104*/        OPC_CheckType, MVT::i32,
/* 78106*/        OPC_Scope, 22, /*->78130*/ // 2 children in Scope
/* 78108*/          OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 78110*/          OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 78113*/          OPC_EmitInteger, MVT::i32, 14, 
/* 78116*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78119*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tLSLrr), 0,
                        MVT::i32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (shl:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm) - Complexity = 3
                    // Dst: (tLSLrr:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, tGPR:{ *:[i32] }:$Rm)
/* 78130*/        /*Scope*/ 22, /*->78153*/
/* 78131*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 78133*/          OPC_EmitInteger, MVT::i32, 14, 
/* 78136*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78139*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78142*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LSLrr), 0,
                        MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (shl:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                    // Dst: (t2LSLrr:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 78153*/        0, /*End of Scope*/
/* 78154*/      0, /*End of Scope*/
/* 78155*/    0, /*End of Scope*/
/* 78156*/  /*SwitchOpcode*/ 18, TARGET_VAL(ISD::ATOMIC_FENCE),// ->78177
/* 78159*/    OPC_RecordNode, // #0 = 'atomic_fence' chained node
/* 78160*/    OPC_RecordChild1, // #1 = $ordering
/* 78161*/    OPC_MoveChild1,
/* 78162*/    OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 78165*/    OPC_MoveParent,
/* 78166*/    OPC_CheckChild2Integer, 0, 
/* 78168*/    OPC_EmitMergeInputChains1_0,
/* 78169*/    OPC_EmitConvertToTarget, 1,
/* 78171*/    OPC_MorphNodeTo0, TARGET_VAL(ARM::CompilerBarrier), 0|OPFL_Chain,
                  1/*#Ops*/, 2, 
              // Src: (atomic_fence (imm:{ *:[iPTR] }):$ordering, 0:{ *:[iPTR] }) - Complexity = 11
              // Dst: (CompilerBarrier (imm:{ *:[i32] }):$ordering)
/* 78177*/  /*SwitchOpcode*/ 0|128,3/*384*/, TARGET_VAL(ISD::SIGN_EXTEND_INREG),// ->78565
/* 78181*/    OPC_Scope, 127, /*->78310*/ // 2 children in Scope
/* 78183*/      OPC_MoveChild0,
/* 78184*/      OPC_CheckOpcode, TARGET_VAL(ISD::ROTR),
/* 78187*/      OPC_RecordChild0, // #0 = $Rm
/* 78188*/      OPC_RecordChild1, // #1 = $rot
/* 78189*/      OPC_MoveChild1,
/* 78190*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 78193*/      OPC_CheckPredicate, 14, // Predicate_rot_imm
/* 78195*/      OPC_CheckType, MVT::i32,
/* 78197*/      OPC_MoveParent,
/* 78198*/      OPC_MoveParent,
/* 78199*/      OPC_MoveChild1,
/* 78200*/      OPC_Scope, 53, /*->78255*/ // 2 children in Scope
/* 78202*/        OPC_CheckValueType, MVT::i8,
/* 78204*/        OPC_MoveParent,
/* 78205*/        OPC_Scope, 23, /*->78230*/ // 2 children in Scope
/* 78207*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 78209*/          OPC_EmitConvertToTarget, 1,
/* 78211*/          OPC_EmitNodeXForm, 2, 2, // rot_imm_XFORM
/* 78214*/          OPC_EmitInteger, MVT::i32, 14, 
/* 78217*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78220*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SXTB), 0,
                        MVT::i32, 4/*#Ops*/, 0, 3, 4, 5, 
                    // Src: (sext_inreg:{ *:[i32] } (rotr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), i8:{ *:[Other] }) - Complexity = 10
                    // Dst: (SXTB:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$rot))
/* 78230*/        /*Scope*/ 23, /*->78254*/
/* 78231*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 78233*/          OPC_EmitConvertToTarget, 1,
/* 78235*/          OPC_EmitNodeXForm, 2, 2, // rot_imm_XFORM
/* 78238*/          OPC_EmitInteger, MVT::i32, 14, 
/* 78241*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78244*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTB), 0,
                        MVT::i32, 4/*#Ops*/, 0, 3, 4, 5, 
                    // Src: (sext_inreg:{ *:[i32] } (rotr:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), i8:{ *:[Other] }) - Complexity = 10
                    // Dst: (t2SXTB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/* 78254*/        0, /*End of Scope*/
/* 78255*/      /*Scope*/ 53, /*->78309*/
/* 78256*/        OPC_CheckValueType, MVT::i16,
/* 78258*/        OPC_MoveParent,
/* 78259*/        OPC_Scope, 23, /*->78284*/ // 2 children in Scope
/* 78261*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 78263*/          OPC_EmitConvertToTarget, 1,
/* 78265*/          OPC_EmitNodeXForm, 2, 2, // rot_imm_XFORM
/* 78268*/          OPC_EmitInteger, MVT::i32, 14, 
/* 78271*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78274*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SXTH), 0,
                        MVT::i32, 4/*#Ops*/, 0, 3, 4, 5, 
                    // Src: (sext_inreg:{ *:[i32] } (rotr:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), i16:{ *:[Other] }) - Complexity = 10
                    // Dst: (SXTH:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rm, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$rot))
/* 78284*/        /*Scope*/ 23, /*->78308*/
/* 78285*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 78287*/          OPC_EmitConvertToTarget, 1,
/* 78289*/          OPC_EmitNodeXForm, 2, 2, // rot_imm_XFORM
/* 78292*/          OPC_EmitInteger, MVT::i32, 14, 
/* 78295*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78298*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTH), 0,
                        MVT::i32, 4/*#Ops*/, 0, 3, 4, 5, 
                    // Src: (sext_inreg:{ *:[i32] } (rotr:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_rot_imm>><<X:rot_imm_XFORM>>:$rot), i16:{ *:[Other] }) - Complexity = 10
                    // Dst: (t2SXTH:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (rot_imm_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_rot_imm>>:$rot))
/* 78308*/        0, /*End of Scope*/
/* 78309*/      0, /*End of Scope*/
/* 78310*/    /*Scope*/ 124|128,1/*252*/, /*->78564*/
/* 78312*/      OPC_RecordChild0, // #0 = $Src
/* 78313*/      OPC_MoveChild1,
/* 78314*/      OPC_Scope, 67, /*->78383*/ // 5 children in Scope
/* 78316*/        OPC_CheckValueType, MVT::i8,
/* 78318*/        OPC_MoveParent,
/* 78319*/        OPC_Scope, 21, /*->78342*/ // 3 children in Scope
/* 78321*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 78323*/          OPC_EmitInteger, MVT::i32, 0, 
/* 78326*/          OPC_EmitInteger, MVT::i32, 14, 
/* 78329*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78332*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SXTB), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (sext_inreg:{ *:[i32] } GPR:{ *:[i32] }:$Src, i8:{ *:[Other] }) - Complexity = 3
                    // Dst: (SXTB:{ *:[i32] } GPR:{ *:[i32] }:$Src, 0:{ *:[i32] })
/* 78342*/        /*Scope*/ 17, /*->78360*/
/* 78343*/          OPC_CheckPatternPredicate, 16, // (Subtarget->hasV6Ops()) && (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 78345*/          OPC_EmitInteger, MVT::i32, 14, 
/* 78348*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78351*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tSXTB), 0,
                        MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (sext_inreg:{ *:[i32] } tGPR:{ *:[i32] }:$Rm, i8:{ *:[Other] }) - Complexity = 3
                    // Dst: (tSXTB:{ *:[i32] } tGPR:{ *:[i32] }:$Rm)
/* 78360*/        /*Scope*/ 21, /*->78382*/
/* 78361*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 78363*/          OPC_EmitInteger, MVT::i32, 0, 
/* 78366*/          OPC_EmitInteger, MVT::i32, 14, 
/* 78369*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78372*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTB), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (sext_inreg:{ *:[i32] } rGPR:{ *:[i32] }:$Src, i8:{ *:[Other] }) - Complexity = 3
                    // Dst: (t2SXTB:{ *:[i32] } rGPR:{ *:[i32] }:$Src, 0:{ *:[i32] })
/* 78382*/        0, /*End of Scope*/
/* 78383*/      /*Scope*/ 67, /*->78451*/
/* 78384*/        OPC_CheckValueType, MVT::i16,
/* 78386*/        OPC_MoveParent,
/* 78387*/        OPC_Scope, 21, /*->78410*/ // 3 children in Scope
/* 78389*/          OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 78391*/          OPC_EmitInteger, MVT::i32, 0, 
/* 78394*/          OPC_EmitInteger, MVT::i32, 14, 
/* 78397*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78400*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::SXTH), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (sext_inreg:{ *:[i32] } GPR:{ *:[i32] }:$Src, i16:{ *:[Other] }) - Complexity = 3
                    // Dst: (SXTH:{ *:[i32] } GPR:{ *:[i32] }:$Src, 0:{ *:[i32] })
/* 78410*/        /*Scope*/ 17, /*->78428*/
/* 78411*/          OPC_CheckPatternPredicate, 16, // (Subtarget->hasV6Ops()) && (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 78413*/          OPC_EmitInteger, MVT::i32, 14, 
/* 78416*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78419*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tSXTH), 0,
                        MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (sext_inreg:{ *:[i32] } tGPR:{ *:[i32] }:$Rm, i16:{ *:[Other] }) - Complexity = 3
                    // Dst: (tSXTH:{ *:[i32] } tGPR:{ *:[i32] }:$Rm)
/* 78428*/        /*Scope*/ 21, /*->78450*/
/* 78429*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 78431*/          OPC_EmitInteger, MVT::i32, 0, 
/* 78434*/          OPC_EmitInteger, MVT::i32, 14, 
/* 78437*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78440*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SXTH), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (sext_inreg:{ *:[i32] } rGPR:{ *:[i32] }:$Src, i16:{ *:[Other] }) - Complexity = 3
                    // Dst: (t2SXTH:{ *:[i32] } rGPR:{ *:[i32] }:$Src, 0:{ *:[i32] })
/* 78450*/        0, /*End of Scope*/
/* 78451*/      /*Scope*/ 29, /*->78481*/
/* 78452*/        OPC_CheckValueType, MVT::v4i16,
/* 78454*/        OPC_MoveParent,
/* 78455*/        OPC_CheckType, MVT::v4i32,
/* 78457*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 78459*/        OPC_EmitInteger, MVT::i32, 0, 
/* 78462*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78465*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 78471*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOVLs16bh), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (sext_inreg:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$src, v4i16:{ *:[Other] }) - Complexity = 3
                  // Dst: (MVE_VMOVLs16bh:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$src)
/* 78481*/      /*Scope*/ 29, /*->78511*/
/* 78482*/        OPC_CheckValueType, MVT::v8i8,
/* 78484*/        OPC_MoveParent,
/* 78485*/        OPC_CheckType, MVT::v8i16,
/* 78487*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 78489*/        OPC_EmitInteger, MVT::i32, 0, 
/* 78492*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78495*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 78501*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOVLs8bh), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (sext_inreg:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$src, v8i8:{ *:[Other] }) - Complexity = 3
                  // Dst: (MVE_VMOVLs8bh:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$src)
/* 78511*/      /*Scope*/ 51, /*->78563*/
/* 78512*/        OPC_CheckValueType, MVT::v4i8,
/* 78514*/        OPC_MoveParent,
/* 78515*/        OPC_CheckType, MVT::v4i32,
/* 78517*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 78519*/        OPC_EmitInteger, MVT::i32, 0, 
/* 78522*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78525*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 78531*/        OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVLs8bh), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3,  // Results = #4
/* 78541*/        OPC_EmitInteger, MVT::i32, 0, 
/* 78544*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78547*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #7
/* 78553*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOVLs16bh), 0,
                      MVT::v4i32, 4/*#Ops*/, 4, 5, 6, 7, 
                  // Src: (sext_inreg:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$src, v4i8:{ *:[Other] }) - Complexity = 3
                  // Dst: (MVE_VMOVLs16bh:{ *:[v4i32] } (MVE_VMOVLs8bh:{ *:[v16i8] } MQPR:{ *:[v4i32] }:$src))
/* 78563*/      0, /*End of Scope*/
/* 78564*/    0, /*End of Scope*/
/* 78565*/  /*SwitchOpcode*/ 58, TARGET_VAL(ISD::CALLSEQ_END),// ->78626
/* 78568*/    OPC_RecordNode, // #0 = 'ARMcallseq_end' chained node
/* 78569*/    OPC_CaptureGlueInput,
/* 78570*/    OPC_RecordChild1, // #1 = $amt1
/* 78571*/    OPC_MoveChild1,
/* 78572*/    OPC_SwitchOpcode /*2 cases */, 24, TARGET_VAL(ISD::TargetConstant),// ->78600
/* 78576*/      OPC_MoveParent,
/* 78577*/      OPC_RecordChild2, // #2 = $amt2
/* 78578*/      OPC_MoveChild2,
/* 78579*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 78582*/      OPC_MoveParent,
/* 78583*/      OPC_EmitMergeInputChains1_0,
/* 78584*/      OPC_EmitInteger, MVT::i32, 14, 
/* 78587*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78590*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::ADJCALLSTACKUP), 0|OPFL_Chain|OPFL_GlueInput|OPFL_GlueOutput,
                    MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                // Src: (ARMcallseq_end (timm:{ *:[i32] }):$amt1, (timm:{ *:[i32] }):$amt2) - Complexity = 9
                // Dst: (ADJCALLSTACKUP:{ *:[i32] } (timm:{ *:[i32] }):$amt1, (timm:{ *:[i32] }):$amt2)
/* 78600*/    /*SwitchOpcode*/ 22, TARGET_VAL(ISD::Constant),// ->78625
/* 78603*/      OPC_MoveParent,
/* 78604*/      OPC_RecordChild2, // #2 = $amt2
/* 78605*/      OPC_MoveChild2,
/* 78606*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 78609*/      OPC_MoveParent,
/* 78610*/      OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 78612*/      OPC_EmitMergeInputChains1_0,
/* 78613*/      OPC_EmitConvertToTarget, 1,
/* 78615*/      OPC_EmitConvertToTarget, 2,
/* 78617*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::tADJCALLSTACKUP), 0|OPFL_Chain|OPFL_GlueInput|OPFL_GlueOutput,
                    MVT::i32, 2/*#Ops*/, 3, 4, 
                // Src: (ARMcallseq_end (imm:{ *:[i32] }):$amt1, (imm:{ *:[i32] }):$amt2) - Complexity = 9
                // Dst: (tADJCALLSTACKUP:{ *:[i32] } (imm:{ *:[i32] }):$amt1, (imm:{ *:[i32] }):$amt2)
/* 78625*/    0, // EndSwitchOpcode
/* 78626*/  /*SwitchOpcode*/ 57, TARGET_VAL(ISD::CALLSEQ_START),// ->78686
/* 78629*/    OPC_RecordNode, // #0 = 'ARMcallseq_start' chained node
/* 78630*/    OPC_RecordChild1, // #1 = $amt
/* 78631*/    OPC_MoveChild1,
/* 78632*/    OPC_SwitchOpcode /*2 cases */, 24, TARGET_VAL(ISD::TargetConstant),// ->78660
/* 78636*/      OPC_MoveParent,
/* 78637*/      OPC_RecordChild2, // #2 = $amt2
/* 78638*/      OPC_MoveChild2,
/* 78639*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/* 78642*/      OPC_MoveParent,
/* 78643*/      OPC_EmitMergeInputChains1_0,
/* 78644*/      OPC_EmitInteger, MVT::i32, 14, 
/* 78647*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78650*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::ADJCALLSTACKDOWN), 0|OPFL_Chain|OPFL_GlueOutput,
                    MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                // Src: (ARMcallseq_start (timm:{ *:[i32] }):$amt, (timm:{ *:[i32] }):$amt2) - Complexity = 9
                // Dst: (ADJCALLSTACKDOWN:{ *:[i32] } (timm:{ *:[i32] }):$amt, (timm:{ *:[i32] }):$amt2)
/* 78660*/    /*SwitchOpcode*/ 22, TARGET_VAL(ISD::Constant),// ->78685
/* 78663*/      OPC_MoveParent,
/* 78664*/      OPC_RecordChild2, // #2 = $amt2
/* 78665*/      OPC_MoveChild2,
/* 78666*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 78669*/      OPC_MoveParent,
/* 78670*/      OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 78672*/      OPC_EmitMergeInputChains1_0,
/* 78673*/      OPC_EmitConvertToTarget, 1,
/* 78675*/      OPC_EmitConvertToTarget, 2,
/* 78677*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::tADJCALLSTACKDOWN), 0|OPFL_Chain|OPFL_GlueOutput,
                    MVT::i32, 2/*#Ops*/, 3, 4, 
                // Src: (ARMcallseq_start (imm:{ *:[i32] }):$amt, (imm:{ *:[i32] }):$amt2) - Complexity = 9
                // Dst: (tADJCALLSTACKDOWN:{ *:[i32] } (imm:{ *:[i32] }):$amt, (imm:{ *:[i32] }):$amt2)
/* 78685*/    0, // EndSwitchOpcode
/* 78686*/  /*SwitchOpcode*/ 31, TARGET_VAL(ARMISD::COPY_STRUCT_BYVAL),// ->78720
/* 78689*/    OPC_RecordNode, // #0 = 'ARMcopystructbyval' chained node
/* 78690*/    OPC_CaptureGlueInput,
/* 78691*/    OPC_RecordChild1, // #1 = $dst
/* 78692*/    OPC_RecordChild2, // #2 = $src
/* 78693*/    OPC_RecordChild3, // #3 = $size
/* 78694*/    OPC_MoveChild3,
/* 78695*/    OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 78698*/    OPC_MoveParent,
/* 78699*/    OPC_RecordChild4, // #4 = $alignment
/* 78700*/    OPC_MoveChild4,
/* 78701*/    OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 78704*/    OPC_MoveParent,
/* 78705*/    OPC_EmitMergeInputChains1_0,
/* 78706*/    OPC_EmitConvertToTarget, 3,
/* 78708*/    OPC_EmitConvertToTarget, 4,
/* 78710*/    OPC_MorphNodeTo1, TARGET_VAL(ARM::COPY_STRUCT_BYVAL_I32), 0|OPFL_Chain|OPFL_GlueInput|OPFL_GlueOutput,
                  MVT::i32, 4/*#Ops*/, 1, 2, 5, 6, 
              // Src: (ARMcopystructbyval GPR:{ *:[i32] }:$dst, GPR:{ *:[i32] }:$src, (imm:{ *:[i32] }):$size, (imm:{ *:[i32] }):$alignment) - Complexity = 9
              // Dst: (COPY_STRUCT_BYVAL_I32:{ *:[i32] } GPR:{ *:[i32] }:$dst, GPR:{ *:[i32] }:$src, (imm:{ *:[i32] }):$size, (imm:{ *:[i32] }):$alignment)
/* 78720*/  /*SwitchOpcode*/ 91, TARGET_VAL(ARMISD::SMMLAR),// ->78814
/* 78723*/    OPC_RecordChild0, // #0 = $Rn
/* 78724*/    OPC_RecordChild1, // #1 = $Rm
/* 78725*/    OPC_Scope, 42, /*->78769*/ // 2 children in Scope
/* 78727*/      OPC_CheckChild2Integer, 0, 
/* 78729*/      OPC_Scope, 18, /*->78749*/ // 2 children in Scope
/* 78731*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 78733*/        OPC_EmitInteger, MVT::i32, 14, 
/* 78736*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78739*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMMULR), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMsmmlar:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm, 0:{ *:[i32] }) - Complexity = 8
                  // Dst: (SMMULR:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 78749*/      /*Scope*/ 18, /*->78768*/
/* 78750*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 78752*/        OPC_EmitInteger, MVT::i32, 14, 
/* 78755*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78758*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMMULR), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMsmmlar:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, 0:{ *:[i32] }) - Complexity = 8
                  // Dst: (t2SMMULR:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 78768*/      0, /*End of Scope*/
/* 78769*/    /*Scope*/ 43, /*->78813*/
/* 78770*/      OPC_RecordChild2, // #2 = $Ra
/* 78771*/      OPC_Scope, 19, /*->78792*/ // 2 children in Scope
/* 78773*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 78775*/        OPC_EmitInteger, MVT::i32, 14, 
/* 78778*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78781*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::SMMLAR), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (ARMsmmlar:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra) - Complexity = 3
                  // Dst: (SMMLAR:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra)
/* 78792*/      /*Scope*/ 19, /*->78812*/
/* 78793*/        OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/* 78795*/        OPC_EmitInteger, MVT::i32, 14, 
/* 78798*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78801*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMMLAR), 0,
                      MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (ARMsmmlar:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra) - Complexity = 3
                  // Dst: (t2SMMLAR:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/* 78812*/      0, /*End of Scope*/
/* 78813*/    0, /*End of Scope*/
/* 78814*/  /*SwitchOpcode*/ 65, TARGET_VAL(ARMISD::SSAT),// ->78882
/* 78817*/    OPC_RecordChild0, // #0 = $Rn
/* 78818*/    OPC_RecordChild1, // #1 = $imm
/* 78819*/    OPC_MoveChild1,
/* 78820*/    OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 78823*/    OPC_CheckPredicate, 31, // Predicate_imm0_31
/* 78825*/    OPC_CheckType, MVT::i32,
/* 78827*/    OPC_MoveParent,
/* 78828*/    OPC_CheckType, MVT::i32,
/* 78830*/    OPC_Scope, 24, /*->78856*/ // 2 children in Scope
/* 78832*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 78834*/      OPC_EmitConvertToTarget, 1,
/* 78836*/      OPC_EmitInteger, MVT::i32, 0, 
/* 78839*/      OPC_EmitInteger, MVT::i32, 14, 
/* 78842*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78845*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::SSAT), 0,
                    MVT::i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                // Src: (ARMssatnoshift:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm) - Complexity = 7
                // Dst: (SSAT:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm, GPRnopc:{ *:[i32] }:$Rn, 0:{ *:[i32] })
/* 78856*/    /*Scope*/ 24, /*->78881*/
/* 78857*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 78859*/      OPC_EmitConvertToTarget, 1,
/* 78861*/      OPC_EmitInteger, MVT::i32, 0, 
/* 78864*/      OPC_EmitInteger, MVT::i32, 14, 
/* 78867*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78870*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SSAT), 0,
                    MVT::i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                // Src: (ARMssatnoshift:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm) - Complexity = 7
                // Dst: (t2SSAT:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm, GPRnopc:{ *:[i32] }:$Rn, 0:{ *:[i32] })
/* 78881*/    0, /*End of Scope*/
/* 78882*/  /*SwitchOpcode*/ 65, TARGET_VAL(ARMISD::USAT),// ->78950
/* 78885*/    OPC_RecordChild0, // #0 = $Rn
/* 78886*/    OPC_RecordChild1, // #1 = $imm
/* 78887*/    OPC_MoveChild1,
/* 78888*/    OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 78891*/    OPC_CheckPredicate, 31, // Predicate_imm0_31
/* 78893*/    OPC_CheckType, MVT::i32,
/* 78895*/    OPC_MoveParent,
/* 78896*/    OPC_CheckType, MVT::i32,
/* 78898*/    OPC_Scope, 24, /*->78924*/ // 2 children in Scope
/* 78900*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 78902*/      OPC_EmitConvertToTarget, 1,
/* 78904*/      OPC_EmitInteger, MVT::i32, 0, 
/* 78907*/      OPC_EmitInteger, MVT::i32, 14, 
/* 78910*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78913*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::USAT), 0,
                    MVT::i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                // Src: (ARMusatnoshift:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm) - Complexity = 7
                // Dst: (USAT:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm, GPRnopc:{ *:[i32] }:$Rn, 0:{ *:[i32] })
/* 78924*/    /*Scope*/ 24, /*->78949*/
/* 78925*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 78927*/      OPC_EmitConvertToTarget, 1,
/* 78929*/      OPC_EmitInteger, MVT::i32, 0, 
/* 78932*/      OPC_EmitInteger, MVT::i32, 14, 
/* 78935*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78938*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2USAT), 0,
                    MVT::i32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                // Src: (ARMusatnoshift:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm) - Complexity = 7
                // Dst: (t2USAT:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm, GPRnopc:{ *:[i32] }:$Rn, 0:{ *:[i32] })
/* 78949*/    0, /*End of Scope*/
/* 78950*/  /*SwitchOpcode*/ 56, TARGET_VAL(ARMISD::BFI),// ->79009
/* 78953*/    OPC_RecordChild0, // #0 = $src
/* 78954*/    OPC_RecordChild1, // #1 = $Rn
/* 78955*/    OPC_RecordChild2, // #2 = $imm
/* 78956*/    OPC_MoveChild2,
/* 78957*/    OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 78960*/    OPC_CheckPredicate, 29, // Predicate_bf_inv_mask_imm
/* 78962*/    OPC_MoveParent,
/* 78963*/    OPC_Scope, 21, /*->78986*/ // 2 children in Scope
/* 78965*/      OPC_CheckPatternPredicate, 3, // (Subtarget->hasV6T2Ops()) && (!Subtarget->isThumb())
/* 78967*/      OPC_EmitConvertToTarget, 2,
/* 78969*/      OPC_EmitInteger, MVT::i32, 14, 
/* 78972*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78975*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::BFI), 0,
                    MVT::i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (ARMbfi:{ *:[i32] } GPRnopc:{ *:[i32] }:$src, GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_bf_inv_mask_imm>>:$imm) - Complexity = 7
                // Dst: (BFI:{ *:[i32] } GPRnopc:{ *:[i32] }:$src, GPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 78986*/    /*Scope*/ 21, /*->79008*/
/* 78987*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 78989*/      OPC_EmitConvertToTarget, 2,
/* 78991*/      OPC_EmitInteger, MVT::i32, 14, 
/* 78994*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 78997*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2BFI), 0,
                    MVT::i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (ARMbfi:{ *:[i32] } rGPR:{ *:[i32] }:$src, rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_bf_inv_mask_imm>>:$imm) - Complexity = 7
                // Dst: (t2BFI:{ *:[i32] } rGPR:{ *:[i32] }:$src, rGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm)
/* 79008*/    0, /*End of Scope*/
/* 79009*/  /*SwitchOpcode*/ 24, TARGET_VAL(ARMISD::LSLS),// ->79036
/* 79012*/    OPC_RecordChild0, // #0 = $Rn
/* 79013*/    OPC_RecordChild1, // #1 = $imm5
/* 79014*/    OPC_MoveChild1,
/* 79015*/    OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 79018*/    OPC_CheckPredicate, 31, // Predicate_imm0_31
/* 79020*/    OPC_MoveParent,
/* 79021*/    OPC_CheckType, MVT::i32,
/* 79023*/    OPC_CheckPatternPredicate, 63, // (Subtarget->isThumb1Only())
/* 79025*/    OPC_EmitConvertToTarget, 1,
/* 79027*/    OPC_MorphNodeTo2, TARGET_VAL(ARM::tLSLSri), 0,
                  MVT::i32, MVT::i32, 2/*#Ops*/, 0, 2, 
              // Src: (ARMlsls:{ *:[i32] }:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm5) - Complexity = 7
              // Dst: (tLSLSri:{ *:[i32] }:{ *:[i32] } tGPR:{ *:[i32] }:$Rn, (imm:{ *:[i32] }):$imm5)
/* 79036*/  /*SwitchOpcode*/ 56, TARGET_VAL(ARMISD::INTRET_FLAG),// ->79095
/* 79039*/    OPC_RecordNode, // #0 = 'ARMintretflag' chained node
/* 79040*/    OPC_CaptureGlueInput,
/* 79041*/    OPC_RecordChild1, // #1 = $imm
/* 79042*/    OPC_MoveChild1,
/* 79043*/    OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 79046*/    OPC_Scope, 25, /*->79073*/ // 2 children in Scope
/* 79048*/      OPC_CheckPredicate, 55, // Predicate_imm0_255
/* 79050*/      OPC_CheckType, MVT::i32,
/* 79052*/      OPC_MoveParent,
/* 79053*/      OPC_CheckPatternPredicate, 64, // (!Subtarget->isMClass()) && (Subtarget->isThumb2())
/* 79055*/      OPC_EmitMergeInputChains1_0,
/* 79056*/      OPC_EmitConvertToTarget, 1,
/* 79058*/      OPC_EmitInteger, MVT::i32, 14, 
/* 79061*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79064*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SUBS_PC_LR), 0|OPFL_Chain|OPFL_GlueInput|OPFL_Variadic1,
                    MVT::i32, 3/*#Ops*/, 2, 3, 4, 
                // Src: (ARMintretflag (imm:{ *:[i32] })<<P:Predicate_imm0_255>>:$imm) - Complexity = 7
                // Dst: (t2SUBS_PC_LR:{ *:[i32] } (imm:{ *:[i32] }):$imm)
/* 79073*/    /*Scope*/ 20, /*->79094*/
/* 79074*/      OPC_MoveParent,
/* 79075*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 79077*/      OPC_EmitMergeInputChains1_0,
/* 79078*/      OPC_EmitConvertToTarget, 1,
/* 79080*/      OPC_EmitInteger, MVT::i32, 14, 
/* 79083*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79086*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::SUBS_PC_LR), 0|OPFL_Chain|OPFL_GlueInput|OPFL_Variadic1,
                    3/*#Ops*/, 2, 3, 4, 
                // Src: (ARMintretflag (imm:{ *:[iPTR] }):$offset) - Complexity = 6
                // Dst: (SUBS_PC_LR (imm:{ *:[i32] }):$offset)
/* 79094*/    0, /*End of Scope*/
/* 79095*/  /*SwitchOpcode*/ 26, TARGET_VAL(ARMISD::CSINC),// ->79124
/* 79098*/    OPC_CaptureGlueInput,
/* 79099*/    OPC_RecordChild0, // #0 = $tval
/* 79100*/    OPC_RecordChild1, // #1 = $fval
/* 79101*/    OPC_RecordChild2, // #2 = $imm
/* 79102*/    OPC_MoveChild2,
/* 79103*/    OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 79106*/    OPC_CheckPredicate, 31, // Predicate_imm0_31
/* 79108*/    OPC_MoveParent,
/* 79109*/    OPC_CheckType, MVT::i32,
/* 79111*/    OPC_CheckPatternPredicate, 53, // (Subtarget->hasV8_1MMainlineOps())
/* 79113*/    OPC_EmitConvertToTarget, 2,
/* 79115*/    OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CSINC), 0|OPFL_GlueInput,
                  MVT::i32, 3/*#Ops*/, 0, 1, 3, 
              // Src: (ARMcsinc:{ *:[i32] } GPRwithZR:{ *:[i32] }:$tval, GPRwithZR:{ *:[i32] }:$fval, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm) - Complexity = 7
              // Dst: (t2CSINC:{ *:[i32] } GPRwithZR:{ *:[i32] }:$tval, GPRwithZR:{ *:[i32] }:$fval, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm)
/* 79124*/  /*SwitchOpcode*/ 26, TARGET_VAL(ARMISD::CSINV),// ->79153
/* 79127*/    OPC_CaptureGlueInput,
/* 79128*/    OPC_RecordChild0, // #0 = $tval
/* 79129*/    OPC_RecordChild1, // #1 = $fval
/* 79130*/    OPC_RecordChild2, // #2 = $imm
/* 79131*/    OPC_MoveChild2,
/* 79132*/    OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 79135*/    OPC_CheckPredicate, 31, // Predicate_imm0_31
/* 79137*/    OPC_MoveParent,
/* 79138*/    OPC_CheckType, MVT::i32,
/* 79140*/    OPC_CheckPatternPredicate, 53, // (Subtarget->hasV8_1MMainlineOps())
/* 79142*/    OPC_EmitConvertToTarget, 2,
/* 79144*/    OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CSINV), 0|OPFL_GlueInput,
                  MVT::i32, 3/*#Ops*/, 0, 1, 3, 
              // Src: (ARMcsinv:{ *:[i32] } GPRwithZR:{ *:[i32] }:$tval, GPRwithZR:{ *:[i32] }:$fval, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm) - Complexity = 7
              // Dst: (t2CSINV:{ *:[i32] } GPRwithZR:{ *:[i32] }:$tval, GPRwithZR:{ *:[i32] }:$fval, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm)
/* 79153*/  /*SwitchOpcode*/ 26, TARGET_VAL(ARMISD::CSNEG),// ->79182
/* 79156*/    OPC_CaptureGlueInput,
/* 79157*/    OPC_RecordChild0, // #0 = $tval
/* 79158*/    OPC_RecordChild1, // #1 = $fval
/* 79159*/    OPC_RecordChild2, // #2 = $imm
/* 79160*/    OPC_MoveChild2,
/* 79161*/    OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 79164*/    OPC_CheckPredicate, 31, // Predicate_imm0_31
/* 79166*/    OPC_MoveParent,
/* 79167*/    OPC_CheckType, MVT::i32,
/* 79169*/    OPC_CheckPatternPredicate, 53, // (Subtarget->hasV8_1MMainlineOps())
/* 79171*/    OPC_EmitConvertToTarget, 2,
/* 79173*/    OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CSNEG), 0|OPFL_GlueInput,
                  MVT::i32, 3/*#Ops*/, 0, 1, 3, 
              // Src: (ARMcsneg:{ *:[i32] } GPRwithZR:{ *:[i32] }:$tval, GPRwithZR:{ *:[i32] }:$fval, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm) - Complexity = 7
              // Dst: (t2CSNEG:{ *:[i32] } GPRwithZR:{ *:[i32] }:$tval, GPRwithZR:{ *:[i32] }:$fval, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm)
/* 79182*/  /*SwitchOpcode*/ 64, TARGET_VAL(ARMISD::ASRL),// ->79249
/* 79185*/    OPC_RecordChild0, // #0 = $RdaLo_src
/* 79186*/    OPC_RecordChild1, // #1 = $RdaHi_src
/* 79187*/    OPC_RecordChild2, // #2 = $imm
/* 79188*/    OPC_Scope, 33, /*->79223*/ // 2 children in Scope
/* 79190*/      OPC_MoveChild2,
/* 79191*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 79194*/      OPC_CheckPredicate, 1, // Predicate_long_shift
/* 79196*/      OPC_CheckType, MVT::i32,
/* 79198*/      OPC_MoveParent,
/* 79199*/      OPC_CheckType, MVT::i32,
/* 79201*/      OPC_CheckPatternPredicate, 65, // (Subtarget->hasMVEIntegerOps()) && (Subtarget->hasV8_1MMainlineOps())
/* 79203*/      OPC_EmitConvertToTarget, 2,
/* 79205*/      OPC_EmitInteger, MVT::i32, 14, 
/* 79208*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79211*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::MVE_ASRLi), 0,
                    MVT::i32, MVT::i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (ARMasrl:{ *:[i32] }:{ *:[i32] } tGPREven:{ *:[i32] }:$RdaLo_src, tGPROdd:{ *:[i32] }:$RdaHi_src, (imm:{ *:[i32] })<<P:Predicate_long_shift>>:$imm) - Complexity = 7
                // Dst: (MVE_ASRLi:{ *:[i32] }:{ *:[i32] } tGPREven:{ *:[i32] }:$RdaLo_src, tGPROdd:{ *:[i32] }:$RdaHi_src, (imm:{ *:[i32] }):$imm)
/* 79223*/    /*Scope*/ 24, /*->79248*/
/* 79224*/      OPC_CheckChild2Type, MVT::i32,
/* 79226*/      OPC_CheckType, MVT::i32,
/* 79228*/      OPC_CheckPatternPredicate, 65, // (Subtarget->hasMVEIntegerOps()) && (Subtarget->hasV8_1MMainlineOps())
/* 79230*/      OPC_EmitInteger, MVT::i32, 14, 
/* 79233*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79236*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::MVE_ASRLr), 0,
                    MVT::i32, MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (ARMasrl:{ *:[i32] }:{ *:[i32] } tGPREven:{ *:[i32] }:$RdaLo_src, tGPROdd:{ *:[i32] }:$RdaHi_src, rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (MVE_ASRLr:{ *:[i32] }:{ *:[i32] } tGPREven:{ *:[i32] }:$RdaLo_src, tGPROdd:{ *:[i32] }:$RdaHi_src, rGPR:{ *:[i32] }:$Rm)
/* 79248*/    0, /*End of Scope*/
/* 79249*/  /*SwitchOpcode*/ 64, TARGET_VAL(ARMISD::LSLL),// ->79316
/* 79252*/    OPC_RecordChild0, // #0 = $RdaLo_src
/* 79253*/    OPC_RecordChild1, // #1 = $RdaHi_src
/* 79254*/    OPC_RecordChild2, // #2 = $imm
/* 79255*/    OPC_Scope, 33, /*->79290*/ // 2 children in Scope
/* 79257*/      OPC_MoveChild2,
/* 79258*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 79261*/      OPC_CheckPredicate, 1, // Predicate_long_shift
/* 79263*/      OPC_CheckType, MVT::i32,
/* 79265*/      OPC_MoveParent,
/* 79266*/      OPC_CheckType, MVT::i32,
/* 79268*/      OPC_CheckPatternPredicate, 65, // (Subtarget->hasMVEIntegerOps()) && (Subtarget->hasV8_1MMainlineOps())
/* 79270*/      OPC_EmitConvertToTarget, 2,
/* 79272*/      OPC_EmitInteger, MVT::i32, 14, 
/* 79275*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79278*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::MVE_LSLLi), 0,
                    MVT::i32, MVT::i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (ARMlsll:{ *:[i32] }:{ *:[i32] } tGPREven:{ *:[i32] }:$RdaLo_src, tGPROdd:{ *:[i32] }:$RdaHi_src, (imm:{ *:[i32] })<<P:Predicate_long_shift>>:$imm) - Complexity = 7
                // Dst: (MVE_LSLLi:{ *:[i32] }:{ *:[i32] } tGPREven:{ *:[i32] }:$RdaLo_src, tGPROdd:{ *:[i32] }:$RdaHi_src, (imm:{ *:[i32] }):$imm)
/* 79290*/    /*Scope*/ 24, /*->79315*/
/* 79291*/      OPC_CheckChild2Type, MVT::i32,
/* 79293*/      OPC_CheckType, MVT::i32,
/* 79295*/      OPC_CheckPatternPredicate, 65, // (Subtarget->hasMVEIntegerOps()) && (Subtarget->hasV8_1MMainlineOps())
/* 79297*/      OPC_EmitInteger, MVT::i32, 14, 
/* 79300*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79303*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::MVE_LSLLr), 0,
                    MVT::i32, MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (ARMlsll:{ *:[i32] }:{ *:[i32] } tGPREven:{ *:[i32] }:$RdaLo_src, tGPROdd:{ *:[i32] }:$RdaHi_src, rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (MVE_LSLLr:{ *:[i32] }:{ *:[i32] } tGPREven:{ *:[i32] }:$RdaLo_src, tGPROdd:{ *:[i32] }:$RdaHi_src, rGPR:{ *:[i32] }:$Rm)
/* 79315*/    0, /*End of Scope*/
/* 79316*/  /*SwitchOpcode*/ 36, TARGET_VAL(ARMISD::LSRL),// ->79355
/* 79319*/    OPC_RecordChild0, // #0 = $RdaLo_src
/* 79320*/    OPC_RecordChild1, // #1 = $RdaHi_src
/* 79321*/    OPC_RecordChild2, // #2 = $imm
/* 79322*/    OPC_MoveChild2,
/* 79323*/    OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 79326*/    OPC_CheckPredicate, 1, // Predicate_long_shift
/* 79328*/    OPC_CheckType, MVT::i32,
/* 79330*/    OPC_MoveParent,
/* 79331*/    OPC_CheckType, MVT::i32,
/* 79333*/    OPC_CheckPatternPredicate, 65, // (Subtarget->hasMVEIntegerOps()) && (Subtarget->hasV8_1MMainlineOps())
/* 79335*/    OPC_EmitConvertToTarget, 2,
/* 79337*/    OPC_EmitInteger, MVT::i32, 14, 
/* 79340*/    OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79343*/    OPC_MorphNodeTo2, TARGET_VAL(ARM::MVE_LSRL), 0,
                  MVT::i32, MVT::i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
              // Src: (ARMlsrl:{ *:[i32] }:{ *:[i32] } tGPREven:{ *:[i32] }:$RdaLo_src, tGPROdd:{ *:[i32] }:$RdaHi_src, (imm:{ *:[i32] })<<P:Predicate_long_shift>>:$imm) - Complexity = 7
              // Dst: (MVE_LSRL:{ *:[i32] }:{ *:[i32] } tGPREven:{ *:[i32] }:$RdaLo_src, tGPROdd:{ *:[i32] }:$RdaHi_src, (imm:{ *:[i32] }):$imm)
/* 79355*/  /*SwitchOpcode*/ 116, TARGET_VAL(ARMISD::CALL),// ->79474
/* 79358*/    OPC_RecordNode, // #0 = 'ARMcall' chained node
/* 79359*/    OPC_CaptureGlueInput,
/* 79360*/    OPC_RecordChild1, // #1 = $func
/* 79361*/    OPC_Scope, 75, /*->79438*/ // 2 children in Scope
/* 79363*/      OPC_MoveChild1,
/* 79364*/      OPC_SwitchOpcode /*2 cases */, 33, TARGET_VAL(ISD::TargetGlobalAddress),// ->79401
/* 79368*/        OPC_MoveParent,
/* 79369*/        OPC_Scope, 10, /*->79381*/ // 2 children in Scope
/* 79371*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 79373*/          OPC_EmitMergeInputChains1_0,
/* 79374*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::BL), 0|OPFL_Chain|OPFL_GlueInput|OPFL_GlueOutput|OPFL_Variadic1,
                        MVT::i32, 1/*#Ops*/, 1, 
                    // Src: (ARMcall (tglobaladdr:{ *:[iPTR] }):$func) - Complexity = 6
                    // Dst: (BL:{ *:[i32] } (tglobaladdr:{ *:[i32] }):$func)
/* 79381*/        /*Scope*/ 18, /*->79400*/
/* 79382*/          OPC_CheckPatternPredicate, 43, // (Subtarget->isThumb())
/* 79384*/          OPC_EmitMergeInputChains1_0,
/* 79385*/          OPC_EmitInteger, MVT::i32, 14, 
/* 79388*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79391*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tBL), 0|OPFL_Chain|OPFL_GlueInput|OPFL_GlueOutput|OPFL_Variadic1,
                        MVT::i32, 3/*#Ops*/, 2, 3, 1, 
                    // Src: (ARMcall (tglobaladdr:{ *:[iPTR] }):$func) - Complexity = 6
                    // Dst: (tBL:{ *:[i32] } (tglobaladdr:{ *:[i32] }):$func)
/* 79400*/        0, /*End of Scope*/
/* 79401*/      /*SwitchOpcode*/ 33, TARGET_VAL(ISD::TargetExternalSymbol),// ->79437
/* 79404*/        OPC_MoveParent,
/* 79405*/        OPC_Scope, 10, /*->79417*/ // 2 children in Scope
/* 79407*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 79409*/          OPC_EmitMergeInputChains1_0,
/* 79410*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::BL), 0|OPFL_Chain|OPFL_GlueInput|OPFL_GlueOutput|OPFL_Variadic1,
                        MVT::i32, 1/*#Ops*/, 1, 
                    // Src: (ARMcall (texternalsym:{ *:[iPTR] }):$func) - Complexity = 6
                    // Dst: (BL:{ *:[i32] } (texternalsym:{ *:[i32] }):$func)
/* 79417*/        /*Scope*/ 18, /*->79436*/
/* 79418*/          OPC_CheckPatternPredicate, 43, // (Subtarget->isThumb())
/* 79420*/          OPC_EmitMergeInputChains1_0,
/* 79421*/          OPC_EmitInteger, MVT::i32, 14, 
/* 79424*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79427*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::tBL), 0|OPFL_Chain|OPFL_GlueInput|OPFL_GlueOutput|OPFL_Variadic1,
                        MVT::i32, 3/*#Ops*/, 2, 3, 1, 
                    // Src: (ARMcall (texternalsym:{ *:[iPTR] }):$func) - Complexity = 6
                    // Dst: (tBL:{ *:[i32] } (texternalsym:{ *:[i32] }):$func)
/* 79436*/        0, /*End of Scope*/
/* 79437*/      0, // EndSwitchOpcode
/* 79438*/    /*Scope*/ 34, /*->79473*/
/* 79439*/      OPC_CheckChild1Type, MVT::i32,
/* 79441*/      OPC_Scope, 10, /*->79453*/ // 2 children in Scope
/* 79443*/        OPC_CheckPatternPredicate, 60, // (Subtarget->hasV5TOps()) && (!Subtarget->isThumb())
/* 79445*/        OPC_EmitMergeInputChains1_0,
/* 79446*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::BLX), 0|OPFL_Chain|OPFL_GlueInput|OPFL_GlueOutput|OPFL_Variadic1,
                      MVT::i32, 1/*#Ops*/, 1, 
                  // Src: (ARMcall GPR:{ *:[i32] }:$func) - Complexity = 3
                  // Dst: (BLX:{ *:[i32] } GPR:{ *:[i32] }:$func)
/* 79453*/      /*Scope*/ 18, /*->79472*/
/* 79454*/        OPC_CheckPatternPredicate, 66, // (Subtarget->hasV5TOps()) && (Subtarget->isThumb())
/* 79456*/        OPC_EmitMergeInputChains1_0,
/* 79457*/        OPC_EmitInteger, MVT::i32, 14, 
/* 79460*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79463*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tBLXr), 0|OPFL_Chain|OPFL_GlueInput|OPFL_GlueOutput|OPFL_Variadic1,
                      MVT::i32, 3/*#Ops*/, 2, 3, 1, 
                  // Src: (ARMcall GPR:{ *:[i32] }:$func) - Complexity = 3
                  // Dst: (tBLXr:{ *:[i32] } GPR:{ *:[i32] }:$func)
/* 79472*/      0, /*End of Scope*/
/* 79473*/    0, /*End of Scope*/
/* 79474*/  /*SwitchOpcode*/ 50, TARGET_VAL(ARMISD::CALL_PRED),// ->79527
/* 79477*/    OPC_RecordNode, // #0 = 'ARMcall_pred' chained node
/* 79478*/    OPC_CaptureGlueInput,
/* 79479*/    OPC_RecordChild1, // #1 = $func
/* 79480*/    OPC_Scope, 23, /*->79505*/ // 2 children in Scope
/* 79482*/      OPC_MoveChild1,
/* 79483*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetGlobalAddress),
/* 79486*/      OPC_MoveParent,
/* 79487*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 79489*/      OPC_EmitMergeInputChains1_0,
/* 79490*/      OPC_EmitInteger, MVT::i32, 14, 
/* 79493*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79496*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::BL_pred), 0|OPFL_Chain|OPFL_GlueInput|OPFL_GlueOutput|OPFL_Variadic1,
                    MVT::i32, 3/*#Ops*/, 1, 2, 3, 
                // Src: (ARMcall_pred (tglobaladdr:{ *:[iPTR] }):$func) - Complexity = 6
                // Dst: (BL_pred:{ *:[i32] } (tglobaladdr:{ *:[i32] }):$func)
/* 79505*/    /*Scope*/ 20, /*->79526*/
/* 79506*/      OPC_CheckChild1Type, MVT::i32,
/* 79508*/      OPC_CheckPatternPredicate, 60, // (Subtarget->hasV5TOps()) && (!Subtarget->isThumb())
/* 79510*/      OPC_EmitMergeInputChains1_0,
/* 79511*/      OPC_EmitInteger, MVT::i32, 14, 
/* 79514*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79517*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::BLX_pred), 0|OPFL_Chain|OPFL_GlueInput|OPFL_GlueOutput|OPFL_Variadic1,
                    MVT::i32, 3/*#Ops*/, 1, 2, 3, 
                // Src: (ARMcall_pred GPR:{ *:[i32] }:$func) - Complexity = 3
                // Dst: (BLX_pred:{ *:[i32] } GPR:{ *:[i32] }:$func)
/* 79526*/    0, /*End of Scope*/
/* 79527*/  /*SwitchOpcode*/ 75, TARGET_VAL(ARMISD::CALL_NOLINK),// ->79605
/* 79530*/    OPC_RecordNode, // #0 = 'ARMcall_nolink' chained node
/* 79531*/    OPC_CaptureGlueInput,
/* 79532*/    OPC_RecordChild1, // #1 = $func
/* 79533*/    OPC_Scope, 31, /*->79566*/ // 2 children in Scope
/* 79535*/      OPC_MoveChild1,
/* 79536*/      OPC_SwitchOpcode /*2 cases */, 11, TARGET_VAL(ISD::TargetGlobalAddress),// ->79551
/* 79540*/        OPC_MoveParent,
/* 79541*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 79543*/        OPC_EmitMergeInputChains1_0,
/* 79544*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::BMOVPCB_CALL), 0|OPFL_Chain|OPFL_GlueInput|OPFL_GlueOutput|OPFL_Variadic1,
                      MVT::i32, 1/*#Ops*/, 1, 
                  // Src: (ARMcall_nolink (tglobaladdr:{ *:[iPTR] }):$func) - Complexity = 6
                  // Dst: (BMOVPCB_CALL:{ *:[i32] } (tglobaladdr:{ *:[i32] }):$func)
/* 79551*/      /*SwitchOpcode*/ 11, TARGET_VAL(ISD::TargetExternalSymbol),// ->79565
/* 79554*/        OPC_MoveParent,
/* 79555*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 79557*/        OPC_EmitMergeInputChains1_0,
/* 79558*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::BMOVPCB_CALL), 0|OPFL_Chain|OPFL_GlueInput|OPFL_GlueOutput|OPFL_Variadic1,
                      MVT::i32, 1/*#Ops*/, 1, 
                  // Src: (ARMcall_nolink (texternalsym:{ *:[iPTR] }):$func) - Complexity = 6
                  // Dst: (BMOVPCB_CALL:{ *:[i32] } (texternalsym:{ *:[i32] }):$func)
/* 79565*/      0, // EndSwitchOpcode
/* 79566*/    /*Scope*/ 37, /*->79604*/
/* 79567*/      OPC_CheckChild1Type, MVT::i32,
/* 79569*/      OPC_Scope, 10, /*->79581*/ // 3 children in Scope
/* 79571*/        OPC_CheckPatternPredicate, 67, // (Subtarget->hasV4TOps()) && (!Subtarget->isThumb())
/* 79573*/        OPC_EmitMergeInputChains1_0,
/* 79574*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::BX_CALL), 0|OPFL_Chain|OPFL_GlueInput|OPFL_GlueOutput|OPFL_Variadic1,
                      MVT::i32, 1/*#Ops*/, 1, 
                  // Src: (ARMcall_nolink tGPR:{ *:[i32] }:$func) - Complexity = 3
                  // Dst: (BX_CALL:{ *:[i32] } tGPR:{ *:[i32] }:$func)
/* 79581*/      /*Scope*/ 10, /*->79592*/
/* 79582*/        OPC_CheckPatternPredicate, 68, // (!Subtarget->isThumb()) && (!Subtarget->hasV4TOps())
/* 79584*/        OPC_EmitMergeInputChains1_0,
/* 79585*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::BMOVPCRX_CALL), 0|OPFL_Chain|OPFL_GlueInput|OPFL_GlueOutput|OPFL_Variadic1,
                      MVT::i32, 1/*#Ops*/, 1, 
                  // Src: (ARMcall_nolink tGPR:{ *:[i32] }:$func) - Complexity = 3
                  // Dst: (BMOVPCRX_CALL:{ *:[i32] } tGPR:{ *:[i32] }:$func)
/* 79592*/      /*Scope*/ 10, /*->79603*/
/* 79593*/        OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 79595*/        OPC_EmitMergeInputChains1_0,
/* 79596*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tBX_CALL), 0|OPFL_Chain|OPFL_GlueInput|OPFL_GlueOutput|OPFL_Variadic1,
                      MVT::i32, 1/*#Ops*/, 1, 
                  // Src: (ARMcall_nolink tGPR:{ *:[i32] }:$func) - Complexity = 3
                  // Dst: (tBX_CALL:{ *:[i32] } tGPR:{ *:[i32] }:$func)
/* 79603*/      0, /*End of Scope*/
/* 79604*/    0, /*End of Scope*/
/* 79605*/  /*SwitchOpcode*/ 109|128,1/*237*/, TARGET_VAL(ISD::SADDSAT),// ->79846
/* 79609*/    OPC_Scope, 51, /*->79662*/ // 2 children in Scope
/* 79611*/      OPC_MoveChild0,
/* 79612*/      OPC_CheckOpcode, TARGET_VAL(ISD::SADDSAT),
/* 79615*/      OPC_RecordChild0, // #0 = $Rm
/* 79616*/      OPC_CheckChild1Same, 0,
/* 79618*/      OPC_MoveParent,
/* 79619*/      OPC_RecordChild1, // #1 = $Rn
/* 79620*/      OPC_CheckType, MVT::i32,
/* 79622*/      OPC_Scope, 18, /*->79642*/ // 2 children in Scope
/* 79624*/        OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 79626*/        OPC_EmitInteger, MVT::i32, 14, 
/* 79629*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79632*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::QDADD), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (saddsat:{ *:[i32] } (saddsat:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rm), rGPR:{ *:[i32] }:$Rn) - Complexity = 6
                  // Dst: (QDADD:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn)
/* 79642*/      /*Scope*/ 18, /*->79661*/
/* 79643*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 79645*/        OPC_EmitInteger, MVT::i32, 14, 
/* 79648*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79651*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2QDADD), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (saddsat:{ *:[i32] } (saddsat:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rm), rGPR:{ *:[i32] }:$Rn) - Complexity = 6
                  // Dst: (t2QDADD:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn)
/* 79661*/      0, /*End of Scope*/
/* 79662*/    /*Scope*/ 53|128,1/*181*/, /*->79845*/
/* 79664*/      OPC_RecordChild0, // #0 = $Rn
/* 79665*/      OPC_Scope, 50, /*->79717*/ // 2 children in Scope
/* 79667*/        OPC_MoveChild1,
/* 79668*/        OPC_CheckOpcode, TARGET_VAL(ISD::SADDSAT),
/* 79671*/        OPC_RecordChild0, // #1 = $Rm
/* 79672*/        OPC_CheckChild1Same, 1,
/* 79674*/        OPC_MoveParent,
/* 79675*/        OPC_CheckType, MVT::i32,
/* 79677*/        OPC_Scope, 18, /*->79697*/ // 2 children in Scope
/* 79679*/          OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 79681*/          OPC_EmitInteger, MVT::i32, 14, 
/* 79684*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79687*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::QDADD), 0,
                        MVT::i32, 4/*#Ops*/, 1, 0, 2, 3, 
                    // Src: (saddsat:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (saddsat:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rm)) - Complexity = 6
                    // Dst: (QDADD:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn)
/* 79697*/        /*Scope*/ 18, /*->79716*/
/* 79698*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 79700*/          OPC_EmitInteger, MVT::i32, 14, 
/* 79703*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79706*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2QDADD), 0,
                        MVT::i32, 4/*#Ops*/, 1, 0, 2, 3, 
                    // Src: (saddsat:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, (saddsat:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rm)) - Complexity = 6
                    // Dst: (t2QDADD:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn)
/* 79716*/        0, /*End of Scope*/
/* 79717*/      /*Scope*/ 126, /*->79844*/
/* 79718*/        OPC_RecordChild1, // #1 = $b
/* 79719*/        OPC_SwitchType /*4 cases */, 40, MVT::i32,// ->79762
/* 79722*/          OPC_Scope, 18, /*->79742*/ // 2 children in Scope
/* 79724*/            OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 79726*/            OPC_EmitInteger, MVT::i32, 14, 
/* 79729*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79732*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::QADD), 0,
                          MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (saddsat:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b) - Complexity = 3
                      // Dst: (QADD:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b)
/* 79742*/          /*Scope*/ 18, /*->79761*/
/* 79743*/            OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 79745*/            OPC_EmitInteger, MVT::i32, 14, 
/* 79748*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79751*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::t2QADD), 0,
                          MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (saddsat:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn) - Complexity = 3
                      // Dst: (t2QADD:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn)
/* 79761*/          0, /*End of Scope*/
/* 79762*/        /*SwitchType*/ 25, MVT::v16i8,// ->79789
/* 79764*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 79766*/          OPC_EmitInteger, MVT::i32, 0, 
/* 79769*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79772*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 79778*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VQADDs8), 0,
                        MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (saddsat:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qm, MQPR:{ *:[v16i8] }:$Qn) - Complexity = 3
                    // Dst: (MVE_VQADDs8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qm, MQPR:{ *:[v16i8] }:$Qn)
/* 79789*/        /*SwitchType*/ 25, MVT::v8i16,// ->79816
/* 79791*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 79793*/          OPC_EmitInteger, MVT::i32, 0, 
/* 79796*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79799*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 79805*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VQADDs16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (saddsat:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qm, MQPR:{ *:[v8i16] }:$Qn) - Complexity = 3
                    // Dst: (MVE_VQADDs16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qm, MQPR:{ *:[v8i16] }:$Qn)
/* 79816*/        /*SwitchType*/ 25, MVT::v4i32,// ->79843
/* 79818*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 79820*/          OPC_EmitInteger, MVT::i32, 0, 
/* 79823*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79826*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 79832*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VQADDs32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (saddsat:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$Qm, MQPR:{ *:[v4i32] }:$Qn) - Complexity = 3
                    // Dst: (MVE_VQADDs32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$Qm, MQPR:{ *:[v4i32] }:$Qn)
/* 79843*/        0, // EndSwitchType
/* 79844*/      0, /*End of Scope*/
/* 79845*/    0, /*End of Scope*/
/* 79846*/  /*SwitchOpcode*/ 53|128,1/*181*/, TARGET_VAL(ISD::SSUBSAT),// ->80031
/* 79850*/    OPC_RecordChild0, // #0 = $Rm
/* 79851*/    OPC_Scope, 50, /*->79903*/ // 2 children in Scope
/* 79853*/      OPC_MoveChild1,
/* 79854*/      OPC_CheckOpcode, TARGET_VAL(ISD::SADDSAT),
/* 79857*/      OPC_RecordChild0, // #1 = $Rn
/* 79858*/      OPC_CheckChild1Same, 1,
/* 79860*/      OPC_MoveParent,
/* 79861*/      OPC_CheckType, MVT::i32,
/* 79863*/      OPC_Scope, 18, /*->79883*/ // 2 children in Scope
/* 79865*/        OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 79867*/        OPC_EmitInteger, MVT::i32, 14, 
/* 79870*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79873*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::QDSUB), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ssubsat:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (saddsat:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rn)) - Complexity = 6
                  // Dst: (QDSUB:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn)
/* 79883*/      /*Scope*/ 18, /*->79902*/
/* 79884*/        OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 79886*/        OPC_EmitInteger, MVT::i32, 14, 
/* 79889*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79892*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2QDSUB), 0,
                      MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ssubsat:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, (saddsat:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rn)) - Complexity = 6
                  // Dst: (t2QDSUB:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn)
/* 79902*/      0, /*End of Scope*/
/* 79903*/    /*Scope*/ 126, /*->80030*/
/* 79904*/      OPC_RecordChild1, // #1 = $b
/* 79905*/      OPC_SwitchType /*4 cases */, 40, MVT::i32,// ->79948
/* 79908*/        OPC_Scope, 18, /*->79928*/ // 2 children in Scope
/* 79910*/          OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 79912*/          OPC_EmitInteger, MVT::i32, 14, 
/* 79915*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79918*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::QSUB), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ssubsat:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b) - Complexity = 3
                    // Dst: (QSUB:{ *:[i32] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$b)
/* 79928*/        /*Scope*/ 18, /*->79947*/
/* 79929*/          OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 79931*/          OPC_EmitInteger, MVT::i32, 14, 
/* 79934*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79937*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::t2QSUB), 0,
                        MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ssubsat:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn) - Complexity = 3
                    // Dst: (t2QSUB:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn)
/* 79947*/        0, /*End of Scope*/
/* 79948*/      /*SwitchType*/ 25, MVT::v16i8,// ->79975
/* 79950*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 79952*/        OPC_EmitInteger, MVT::i32, 0, 
/* 79955*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79958*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 79964*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VQSUBs8), 0,
                      MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (ssubsat:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qm, MQPR:{ *:[v16i8] }:$Qn) - Complexity = 3
                  // Dst: (MVE_VQSUBs8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qm, MQPR:{ *:[v16i8] }:$Qn)
/* 79975*/      /*SwitchType*/ 25, MVT::v8i16,// ->80002
/* 79977*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 79979*/        OPC_EmitInteger, MVT::i32, 0, 
/* 79982*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 79985*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 79991*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VQSUBs16), 0,
                      MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (ssubsat:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qm, MQPR:{ *:[v8i16] }:$Qn) - Complexity = 3
                  // Dst: (MVE_VQSUBs16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qm, MQPR:{ *:[v8i16] }:$Qn)
/* 80002*/      /*SwitchType*/ 25, MVT::v4i32,// ->80029
/* 80004*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 80006*/        OPC_EmitInteger, MVT::i32, 0, 
/* 80009*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 80012*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 80018*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VQSUBs32), 0,
                      MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (ssubsat:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$Qm, MQPR:{ *:[v4i32] }:$Qn) - Complexity = 3
                  // Dst: (MVE_VQSUBs32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$Qm, MQPR:{ *:[v4i32] }:$Qn)
/* 80029*/      0, // EndSwitchType
/* 80030*/    0, /*End of Scope*/
/* 80031*/  /*SwitchOpcode*/ 23, TARGET_VAL(ARMISD::MEMCPY),// ->80057
/* 80034*/    OPC_RecordNode, // #0 = 'ARMmemcopy' chained node
/* 80035*/    OPC_CaptureGlueInput,
/* 80036*/    OPC_RecordChild1, // #1 = $dst
/* 80037*/    OPC_RecordChild2, // #2 = $src
/* 80038*/    OPC_RecordChild3, // #3 = $nreg
/* 80039*/    OPC_MoveChild3,
/* 80040*/    OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 80043*/    OPC_MoveParent,
/* 80044*/    OPC_EmitMergeInputChains1_0,
/* 80045*/    OPC_EmitConvertToTarget, 3,
/* 80047*/    OPC_MorphNodeTo2, TARGET_VAL(ARM::MEMCPY), 0|OPFL_Chain|OPFL_GlueInput|OPFL_GlueOutput,
                  MVT::i32, MVT::i32, 3/*#Ops*/, 1, 2, 4, 
              // Src: (ARMmemcopy:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$dst, GPR:{ *:[i32] }:$src, (imm:{ *:[i32] }):$nreg) - Complexity = 6
              // Dst: (MEMCPY:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$dst, GPR:{ *:[i32] }:$src, (imm:{ *:[i32] }):$nreg)
/* 80057*/  /*SwitchOpcode*/ 62|128,1/*190*/, TARGET_VAL(ARMISD::Wrapper),// ->80251
/* 80061*/    OPC_RecordChild0, // #0 = $src
/* 80062*/    OPC_MoveChild0,
/* 80063*/    OPC_SwitchOpcode /*4 cases */, 45, TARGET_VAL(ISD::TargetGlobalAddress),// ->80112
/* 80067*/      OPC_MoveParent,
/* 80068*/      OPC_CheckType, MVT::i32,
/* 80070*/      OPC_Scope, 9, /*->80081*/ // 4 children in Scope
/* 80072*/        OPC_CheckPatternPredicate, 69, // (!Subtarget->useMovt()) && (!Subtarget->isThumb())
/* 80074*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::LDRLIT_ga_abs), 0,
                      MVT::i32, 1/*#Ops*/, 0, 
                  // Src: (ARMWrapper:{ *:[i32] } (tglobaladdr:{ *:[i32] }):$src) - Complexity = 6
                  // Dst: (LDRLIT_ga_abs:{ *:[i32] } (tglobaladdr:{ *:[i32] }):$src)
/* 80081*/      /*Scope*/ 9, /*->80091*/
/* 80082*/        OPC_CheckPatternPredicate, 70, // (!Subtarget->isThumb()) && (Subtarget->useMovt())
/* 80084*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MOVi32imm), 0,
                      MVT::i32, 1/*#Ops*/, 0, 
                  // Src: (ARMWrapper:{ *:[i32] } (tglobaladdr:{ *:[i32] }):$dst) - Complexity = 6
                  // Dst: (MOVi32imm:{ *:[i32] } (tglobaladdr:{ *:[i32] }):$dst)
/* 80091*/      /*Scope*/ 9, /*->80101*/
/* 80092*/        OPC_CheckPatternPredicate, 71, // (!Subtarget->useMovt()) && (Subtarget->isThumb())
/* 80094*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRLIT_ga_abs), 0,
                      MVT::i32, 1/*#Ops*/, 0, 
                  // Src: (ARMWrapper:{ *:[i32] } (tglobaladdr:{ *:[i32] }):$src) - Complexity = 6
                  // Dst: (tLDRLIT_ga_abs:{ *:[i32] } (tglobaladdr:{ *:[i32] }):$src)
/* 80101*/      /*Scope*/ 9, /*->80111*/
/* 80102*/        OPC_CheckPatternPredicate, 72, // (Subtarget->hasV8MBaselineOps()) && (Subtarget->isThumb()) && (Subtarget->useMovt())
/* 80104*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MOVi32imm), 0,
                      MVT::i32, 1/*#Ops*/, 0, 
                  // Src: (ARMWrapper:{ *:[i32] } (tglobaladdr:{ *:[i32] }):$dst) - Complexity = 6
                  // Dst: (t2MOVi32imm:{ *:[i32] } (tglobaladdr:{ *:[i32] }):$dst)
/* 80111*/      0, /*End of Scope*/
/* 80112*/    /*SwitchOpcode*/ 45, TARGET_VAL(ISD::TargetGlobalTLSAddress),// ->80160
/* 80115*/      OPC_MoveParent,
/* 80116*/      OPC_CheckType, MVT::i32,
/* 80118*/      OPC_Scope, 9, /*->80129*/ // 4 children in Scope
/* 80120*/        OPC_CheckPatternPredicate, 70, // (!Subtarget->isThumb()) && (Subtarget->useMovt())
/* 80122*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MOVi32imm), 0,
                      MVT::i32, 1/*#Ops*/, 0, 
                  // Src: (ARMWrapper:{ *:[i32] } (tglobaltlsaddr:{ *:[i32] }):$dst) - Complexity = 6
                  // Dst: (MOVi32imm:{ *:[i32] } (tglobaltlsaddr:{ *:[i32] }):$dst)
/* 80129*/      /*Scope*/ 9, /*->80139*/
/* 80130*/        OPC_CheckPatternPredicate, 69, // (!Subtarget->useMovt()) && (!Subtarget->isThumb())
/* 80132*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::LDRLIT_ga_abs), 0,
                      MVT::i32, 1/*#Ops*/, 0, 
                  // Src: (ARMWrapper:{ *:[i32] } (tglobaltlsaddr:{ *:[i32] }):$src) - Complexity = 6
                  // Dst: (LDRLIT_ga_abs:{ *:[i32] } (tglobaltlsaddr:{ *:[i32] }):$src)
/* 80139*/      /*Scope*/ 9, /*->80149*/
/* 80140*/        OPC_CheckPatternPredicate, 71, // (!Subtarget->useMovt()) && (Subtarget->isThumb())
/* 80142*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRLIT_ga_abs), 0,
                      MVT::i32, 1/*#Ops*/, 0, 
                  // Src: (ARMWrapper:{ *:[i32] } (tglobaltlsaddr:{ *:[i32] }):$addr) - Complexity = 6
                  // Dst: (tLDRLIT_ga_abs:{ *:[i32] } (tglobaltlsaddr:{ *:[i32] }):$addr)
/* 80149*/      /*Scope*/ 9, /*->80159*/
/* 80150*/        OPC_CheckPatternPredicate, 73, // (Subtarget->isThumb2()) && (Subtarget->useMovt())
/* 80152*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MOVi32imm), 0,
                      MVT::i32, 1/*#Ops*/, 0, 
                  // Src: (ARMWrapper:{ *:[i32] } (tglobaltlsaddr:{ *:[i32] }):$dst) - Complexity = 6
                  // Dst: (t2MOVi32imm:{ *:[i32] } (tglobaltlsaddr:{ *:[i32] }):$dst)
/* 80159*/      0, /*End of Scope*/
/* 80160*/    /*SwitchOpcode*/ 59, TARGET_VAL(ISD::TargetConstantPool),// ->80222
/* 80163*/      OPC_MoveParent,
/* 80164*/      OPC_CheckType, MVT::i32,
/* 80166*/      OPC_Scope, 17, /*->80185*/ // 3 children in Scope
/* 80168*/        OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 80170*/        OPC_EmitInteger, MVT::i32, 14, 
/* 80173*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 80176*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::LEApcrel), 0,
                      MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMWrapper:{ *:[i32] } (tconstpool:{ *:[i32] }):$dst) - Complexity = 6
                  // Dst: (LEApcrel:{ *:[i32] } (tconstpool:{ *:[i32] }):$dst)
/* 80185*/      /*Scope*/ 17, /*->80203*/
/* 80186*/        OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 80188*/        OPC_EmitInteger, MVT::i32, 14, 
/* 80191*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 80194*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tLEApcrel), 0,
                      MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMWrapper:{ *:[i32] } (tconstpool:{ *:[i32] }):$dst) - Complexity = 6
                  // Dst: (tLEApcrel:{ *:[i32] } (tconstpool:{ *:[i32] }):$dst)
/* 80203*/      /*Scope*/ 17, /*->80221*/
/* 80204*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 80206*/        OPC_EmitInteger, MVT::i32, 14, 
/* 80209*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 80212*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LEApcrel), 0,
                      MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMWrapper:{ *:[i32] } (tconstpool:{ *:[i32] }):$dst) - Complexity = 6
                  // Dst: (t2LEApcrel:{ *:[i32] } (tconstpool:{ *:[i32] }):$dst)
/* 80221*/      0, /*End of Scope*/
/* 80222*/    /*SwitchOpcode*/ 25, TARGET_VAL(ISD::TargetExternalSymbol),// ->80250
/* 80225*/      OPC_MoveParent,
/* 80226*/      OPC_CheckType, MVT::i32,
/* 80228*/      OPC_Scope, 9, /*->80239*/ // 2 children in Scope
/* 80230*/        OPC_CheckPatternPredicate, 70, // (!Subtarget->isThumb()) && (Subtarget->useMovt())
/* 80232*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MOVi32imm), 0,
                      MVT::i32, 1/*#Ops*/, 0, 
                  // Src: (ARMWrapper:{ *:[i32] } (texternalsym:{ *:[i32] }):$dst) - Complexity = 6
                  // Dst: (MOVi32imm:{ *:[i32] } (texternalsym:{ *:[i32] }):$dst)
/* 80239*/      /*Scope*/ 9, /*->80249*/
/* 80240*/        OPC_CheckPatternPredicate, 72, // (Subtarget->hasV8MBaselineOps()) && (Subtarget->isThumb()) && (Subtarget->useMovt())
/* 80242*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MOVi32imm), 0,
                      MVT::i32, 1/*#Ops*/, 0, 
                  // Src: (ARMWrapper:{ *:[i32] } (texternalsym:{ *:[i32] }):$dst) - Complexity = 6
                  // Dst: (t2MOVi32imm:{ *:[i32] } (texternalsym:{ *:[i32] }):$dst)
/* 80249*/      0, /*End of Scope*/
/* 80250*/    0, // EndSwitchOpcode
/* 80251*/  /*SwitchOpcode*/ 100, TARGET_VAL(ARMISD::WrapperPIC),// ->80354
/* 80254*/    OPC_RecordChild0, // #0 = $addr
/* 80255*/    OPC_MoveChild0,
/* 80256*/    OPC_SwitchOpcode /*2 cases */, 45, TARGET_VAL(ISD::TargetGlobalAddress),// ->80305
/* 80260*/      OPC_MoveParent,
/* 80261*/      OPC_CheckType, MVT::i32,
/* 80263*/      OPC_Scope, 9, /*->80274*/ // 4 children in Scope
/* 80265*/        OPC_CheckPatternPredicate, 56, // (!Subtarget->isThumb()) && (Subtarget->useMovt() && Subtarget->allowPositionIndependentMovt())
/* 80267*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MOV_ga_pcrel), 0,
                      MVT::i32, 1/*#Ops*/, 0, 
                  // Src: (ARMWrapperPIC:{ *:[i32] } (tglobaladdr:{ *:[i32] }):$addr) - Complexity = 6
                  // Dst: (MOV_ga_pcrel:{ *:[i32] } (tglobaladdr:{ *:[i32] }):$addr)
/* 80274*/      /*Scope*/ 9, /*->80284*/
/* 80275*/        OPC_CheckPatternPredicate, 55, // (!Subtarget->useMovt() || !Subtarget->allowPositionIndependentMovt()) && (!Subtarget->isThumb())
/* 80277*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::LDRLIT_ga_pcrel), 0,
                      MVT::i32, 1/*#Ops*/, 0, 
                  // Src: (ARMWrapperPIC:{ *:[i32] } (tglobaladdr:{ *:[i32] }):$addr) - Complexity = 6
                  // Dst: (LDRLIT_ga_pcrel:{ *:[i32] } (tglobaladdr:{ *:[i32] }):$addr)
/* 80284*/      /*Scope*/ 9, /*->80294*/
/* 80285*/        OPC_CheckPatternPredicate, 74, // (!Subtarget->useMovt() || !Subtarget->allowPositionIndependentMovt()) && (Subtarget->isThumb())
/* 80287*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRLIT_ga_pcrel), 0,
                      MVT::i32, 1/*#Ops*/, 0, 
                  // Src: (ARMWrapperPIC:{ *:[i32] } (tglobaladdr:{ *:[i32] }):$addr) - Complexity = 6
                  // Dst: (tLDRLIT_ga_pcrel:{ *:[i32] } (tglobaladdr:{ *:[i32] }):$addr)
/* 80294*/      /*Scope*/ 9, /*->80304*/
/* 80295*/        OPC_CheckPatternPredicate, 75, // (Subtarget->hasV8MBaselineOps()) && (Subtarget->isThumb()) && (Subtarget->useMovt() && Subtarget->allowPositionIndependentMovt())
/* 80297*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MOV_ga_pcrel), 0,
                      MVT::i32, 1/*#Ops*/, 0, 
                  // Src: (ARMWrapperPIC:{ *:[i32] } (tglobaladdr:{ *:[i32] }):$addr) - Complexity = 6
                  // Dst: (t2MOV_ga_pcrel:{ *:[i32] } (tglobaladdr:{ *:[i32] }):$addr)
/* 80304*/      0, /*End of Scope*/
/* 80305*/    /*SwitchOpcode*/ 45, TARGET_VAL(ISD::TargetGlobalTLSAddress),// ->80353
/* 80308*/      OPC_MoveParent,
/* 80309*/      OPC_CheckType, MVT::i32,
/* 80311*/      OPC_Scope, 9, /*->80322*/ // 4 children in Scope
/* 80313*/        OPC_CheckPatternPredicate, 56, // (!Subtarget->isThumb()) && (Subtarget->useMovt() && Subtarget->allowPositionIndependentMovt())
/* 80315*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MOV_ga_pcrel), 0,
                      MVT::i32, 1/*#Ops*/, 0, 
                  // Src: (ARMWrapperPIC:{ *:[i32] } (tglobaltlsaddr:{ *:[i32] }):$addr) - Complexity = 6
                  // Dst: (MOV_ga_pcrel:{ *:[i32] } (tglobaltlsaddr:{ *:[i32] }):$addr)
/* 80322*/      /*Scope*/ 9, /*->80332*/
/* 80323*/        OPC_CheckPatternPredicate, 55, // (!Subtarget->useMovt() || !Subtarget->allowPositionIndependentMovt()) && (!Subtarget->isThumb())
/* 80325*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::LDRLIT_ga_pcrel), 0,
                      MVT::i32, 1/*#Ops*/, 0, 
                  // Src: (ARMWrapperPIC:{ *:[i32] } (tglobaltlsaddr:{ *:[i32] }):$addr) - Complexity = 6
                  // Dst: (LDRLIT_ga_pcrel:{ *:[i32] } (tglobaltlsaddr:{ *:[i32] }):$addr)
/* 80332*/      /*Scope*/ 9, /*->80342*/
/* 80333*/        OPC_CheckPatternPredicate, 74, // (!Subtarget->useMovt() || !Subtarget->allowPositionIndependentMovt()) && (Subtarget->isThumb())
/* 80335*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tLDRLIT_ga_pcrel), 0,
                      MVT::i32, 1/*#Ops*/, 0, 
                  // Src: (ARMWrapperPIC:{ *:[i32] } (tglobaltlsaddr:{ *:[i32] }):$addr) - Complexity = 6
                  // Dst: (tLDRLIT_ga_pcrel:{ *:[i32] } (tglobaltlsaddr:{ *:[i32] }):$addr)
/* 80342*/      /*Scope*/ 9, /*->80352*/
/* 80343*/        OPC_CheckPatternPredicate, 76, // (Subtarget->isThumb2()) && (Subtarget->useMovt() && Subtarget->allowPositionIndependentMovt())
/* 80345*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MOV_ga_pcrel), 0,
                      MVT::i32, 1/*#Ops*/, 0, 
                  // Src: (ARMWrapperPIC:{ *:[i32] } (tglobaltlsaddr:{ *:[i32] }):$dst) - Complexity = 6
                  // Dst: (t2MOV_ga_pcrel:{ *:[i32] } (tglobaltlsaddr:{ *:[i32] }):$dst)
/* 80352*/      0, /*End of Scope*/
/* 80353*/    0, // EndSwitchOpcode
/* 80354*/  /*SwitchOpcode*/ 64, TARGET_VAL(ARMISD::WrapperJT),// ->80421
/* 80357*/    OPC_RecordChild0, // #0 = $dst
/* 80358*/    OPC_MoveChild0,
/* 80359*/    OPC_CheckOpcode, TARGET_VAL(ISD::TargetJumpTable),
/* 80362*/    OPC_MoveParent,
/* 80363*/    OPC_CheckType, MVT::i32,
/* 80365*/    OPC_Scope, 17, /*->80384*/ // 3 children in Scope
/* 80367*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 80369*/      OPC_EmitInteger, MVT::i32, 14, 
/* 80372*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 80375*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::LEApcrelJT), 0,
                    MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (ARMWrapperJT:{ *:[i32] } (tjumptable:{ *:[i32] }):$dst) - Complexity = 6
                // Dst: (LEApcrelJT:{ *:[i32] } (tjumptable:{ *:[i32] }):$dst)
/* 80384*/    /*Scope*/ 17, /*->80402*/
/* 80385*/      OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 80387*/      OPC_EmitInteger, MVT::i32, 14, 
/* 80390*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 80393*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::tLEApcrelJT), 0,
                    MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (ARMWrapperJT:{ *:[i32] } (tjumptable:{ *:[i32] }):$dst) - Complexity = 6
                // Dst: (tLEApcrelJT:{ *:[i32] } (tjumptable:{ *:[i32] }):$dst)
/* 80402*/    /*Scope*/ 17, /*->80420*/
/* 80403*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 80405*/      OPC_EmitInteger, MVT::i32, 14, 
/* 80408*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 80411*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2LEApcrelJT), 0,
                    MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (ARMWrapperJT:{ *:[i32] } (tjumptable:{ *:[i32] }):$dst) - Complexity = 6
                // Dst: (t2LEApcrelJT:{ *:[i32] } (tjumptable:{ *:[i32] }):$dst)
/* 80420*/    0, /*End of Scope*/
/* 80421*/  /*SwitchOpcode*/ 45, TARGET_VAL(ARMISD::TC_RETURN),// ->80469
/* 80424*/    OPC_RecordNode, // #0 = 'ARMtcret' chained node
/* 80425*/    OPC_CaptureGlueInput,
/* 80426*/    OPC_RecordChild1, // #1 = $dst
/* 80427*/    OPC_Scope, 29, /*->80458*/ // 2 children in Scope
/* 80429*/      OPC_MoveChild1,
/* 80430*/      OPC_SwitchOpcode /*2 cases */, 10, TARGET_VAL(ISD::TargetGlobalAddress),// ->80444
/* 80434*/        OPC_CheckType, MVT::i32,
/* 80436*/        OPC_MoveParent,
/* 80437*/        OPC_EmitMergeInputChains1_0,
/* 80438*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::TCRETURNdi), 0|OPFL_Chain|OPFL_GlueInput|OPFL_Variadic1,
                      1/*#Ops*/, 1, 
                  // Src: (ARMtcret (tglobaladdr:{ *:[i32] }):$dst) - Complexity = 6
                  // Dst: (TCRETURNdi (texternalsym:{ *:[i32] }):$dst)
/* 80444*/      /*SwitchOpcode*/ 10, TARGET_VAL(ISD::TargetExternalSymbol),// ->80457
/* 80447*/        OPC_CheckType, MVT::i32,
/* 80449*/        OPC_MoveParent,
/* 80450*/        OPC_EmitMergeInputChains1_0,
/* 80451*/        OPC_MorphNodeTo0, TARGET_VAL(ARM::TCRETURNdi), 0|OPFL_Chain|OPFL_GlueInput|OPFL_Variadic1,
                      1/*#Ops*/, 1, 
                  // Src: (ARMtcret (texternalsym:{ *:[i32] }):$dst) - Complexity = 6
                  // Dst: (TCRETURNdi (texternalsym:{ *:[i32] }):$dst)
/* 80457*/      0, // EndSwitchOpcode
/* 80458*/    /*Scope*/ 9, /*->80468*/
/* 80459*/      OPC_CheckChild1Type, MVT::i32,
/* 80461*/      OPC_EmitMergeInputChains1_0,
/* 80462*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::TCRETURNri), 0|OPFL_Chain|OPFL_GlueInput|OPFL_Variadic1,
                    1/*#Ops*/, 1, 
                // Src: (ARMtcret tcGPR:{ *:[i32] }:$dst) - Complexity = 3
                // Dst: (TCRETURNri tcGPR:{ *:[i32] }:$dst)
/* 80468*/    0, /*End of Scope*/
/* 80469*/  /*SwitchOpcode*/ 22, TARGET_VAL(ARMISD::BR2_JT),// ->80494
/* 80472*/    OPC_RecordNode, // #0 = 'ARMbr2jt' chained node
/* 80473*/    OPC_RecordChild1, // #1 = $target
/* 80474*/    OPC_CheckChild1Type, MVT::i32,
/* 80476*/    OPC_RecordChild2, // #2 = $index
/* 80477*/    OPC_RecordChild3, // #3 = $jt
/* 80478*/    OPC_MoveChild3,
/* 80479*/    OPC_CheckOpcode, TARGET_VAL(ISD::TargetJumpTable),
/* 80482*/    OPC_MoveParent,
/* 80483*/    OPC_CheckPatternPredicate, 5, // (Subtarget->hasV8MBaselineOps()) && (Subtarget->isThumb())
/* 80485*/    OPC_EmitMergeInputChains1_0,
/* 80486*/    OPC_MorphNodeTo0, TARGET_VAL(ARM::t2BR_JT), 0|OPFL_Chain,
                  3/*#Ops*/, 1, 2, 3, 
              // Src: (ARMbr2jt GPR:{ *:[i32] }:$target, GPR:{ *:[i32] }:$index, (tjumptable:{ *:[i32] }):$jt) - Complexity = 6
              // Dst: (t2BR_JT GPR:{ *:[i32] }:$target, GPR:{ *:[i32] }:$index, (tjumptable:{ *:[i32] }):$jt)
/* 80494*/  /*SwitchOpcode*/ 71|128,1/*199*/, TARGET_VAL(ARMISD::VGETLANEs),// ->80697
/* 80498*/    OPC_RecordChild0, // #0 = $V
/* 80499*/    OPC_Scope, 28, /*->80529*/ // 4 children in Scope
/* 80501*/      OPC_CheckChild0Type, MVT::v8i8,
/* 80503*/      OPC_RecordChild1, // #1 = $lane
/* 80504*/      OPC_MoveChild1,
/* 80505*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 80508*/      OPC_MoveParent,
/* 80509*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 80511*/      OPC_EmitConvertToTarget, 1,
/* 80513*/      OPC_EmitInteger, MVT::i32, 14, 
/* 80516*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 80519*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VGETLNs8), 0,
                    MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (ARMvgetlanes:{ *:[i32] } DPR:{ *:[v8i8] }:$V, (imm:{ *:[i32] }):$lane) - Complexity = 6
                // Dst: (VGETLNs8:{ *:[i32] } DPR:{ *:[v8i8] }:$V, (imm:{ *:[i32] }):$lane)
/* 80529*/    /*Scope*/ 28, /*->80558*/
/* 80530*/      OPC_CheckChild0Type, MVT::v4i16,
/* 80532*/      OPC_RecordChild1, // #1 = $lane
/* 80533*/      OPC_MoveChild1,
/* 80534*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 80537*/      OPC_MoveParent,
/* 80538*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 80540*/      OPC_EmitConvertToTarget, 1,
/* 80542*/      OPC_EmitInteger, MVT::i32, 14, 
/* 80545*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 80548*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VGETLNs16), 0,
                    MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (ARMvgetlanes:{ *:[i32] } DPR:{ *:[v4i16] }:$V, (imm:{ *:[i32] }):$lane) - Complexity = 6
                // Dst: (VGETLNs16:{ *:[i32] } DPR:{ *:[v4i16] }:$V, (imm:{ *:[i32] }):$lane)
/* 80558*/    /*Scope*/ 68, /*->80627*/
/* 80559*/      OPC_CheckChild0Type, MVT::v16i8,
/* 80561*/      OPC_RecordChild1, // #1 = $lane
/* 80562*/      OPC_MoveChild1,
/* 80563*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 80566*/      OPC_MoveParent,
/* 80567*/      OPC_Scope, 20, /*->80589*/ // 2 children in Scope
/* 80569*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 80571*/        OPC_EmitConvertToTarget, 1,
/* 80573*/        OPC_EmitInteger, MVT::i32, 14, 
/* 80576*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 80579*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOV_from_lane_s8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (ARMvgetlanes:{ *:[i32] } MQPR:{ *:[v16i8] }:$src, (imm:{ *:[i32] }):$lane) - Complexity = 6
                  // Dst: (MVE_VMOV_from_lane_s8:{ *:[i32] } MQPR:{ *:[v16i8] }:$src, (imm:{ *:[i32] }):$lane)
/* 80589*/      /*Scope*/ 36, /*->80626*/
/* 80590*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 80592*/        OPC_EmitConvertToTarget, 1,
/* 80594*/        OPC_EmitNodeXForm, 15, 2, // DSubReg_i8_reg
/* 80597*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v8i8, 2/*#Ops*/, 0, 3,  // Results = #4
/* 80605*/        OPC_EmitConvertToTarget, 1,
/* 80607*/        OPC_EmitNodeXForm, 16, 5, // SubReg_i8_lane
/* 80610*/        OPC_EmitInteger, MVT::i32, 14, 
/* 80613*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 80616*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VGETLNs8), 0,
                      MVT::i32, 4/*#Ops*/, 4, 6, 7, 8, 
                  // Src: (ARMvgetlanes:{ *:[i32] } QPR:{ *:[v16i8] }:$src, (imm:{ *:[i32] }):$lane) - Complexity = 6
                  // Dst: (VGETLNs8:{ *:[i32] } (EXTRACT_SUBREG:{ *:[v8i8] } QPR:{ *:[v16i8] }:$src, (DSubReg_i8_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i8_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 80626*/      0, /*End of Scope*/
/* 80627*/    /*Scope*/ 68, /*->80696*/
/* 80628*/      OPC_CheckChild0Type, MVT::v8i16,
/* 80630*/      OPC_RecordChild1, // #1 = $lane
/* 80631*/      OPC_MoveChild1,
/* 80632*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 80635*/      OPC_MoveParent,
/* 80636*/      OPC_Scope, 20, /*->80658*/ // 2 children in Scope
/* 80638*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 80640*/        OPC_EmitConvertToTarget, 1,
/* 80642*/        OPC_EmitInteger, MVT::i32, 14, 
/* 80645*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 80648*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOV_from_lane_s16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (ARMvgetlanes:{ *:[i32] } MQPR:{ *:[v8i16] }:$src, (imm:{ *:[i32] }):$lane) - Complexity = 6
                  // Dst: (MVE_VMOV_from_lane_s16:{ *:[i32] } MQPR:{ *:[v8i16] }:$src, (imm:{ *:[i32] }):$lane)
/* 80658*/      /*Scope*/ 36, /*->80695*/
/* 80659*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 80661*/        OPC_EmitConvertToTarget, 1,
/* 80663*/        OPC_EmitNodeXForm, 5, 2, // DSubReg_i16_reg
/* 80666*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v4i16, 2/*#Ops*/, 0, 3,  // Results = #4
/* 80674*/        OPC_EmitConvertToTarget, 1,
/* 80676*/        OPC_EmitNodeXForm, 6, 5, // SubReg_i16_lane
/* 80679*/        OPC_EmitInteger, MVT::i32, 14, 
/* 80682*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 80685*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VGETLNs16), 0,
                      MVT::i32, 4/*#Ops*/, 4, 6, 7, 8, 
                  // Src: (ARMvgetlanes:{ *:[i32] } QPR:{ *:[v8i16] }:$src, (imm:{ *:[i32] }):$lane) - Complexity = 6
                  // Dst: (VGETLNs16:{ *:[i32] } (EXTRACT_SUBREG:{ *:[v4i16] } QPR:{ *:[v8i16] }:$src, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 80695*/      0, /*End of Scope*/
/* 80696*/    0, /*End of Scope*/
/* 80697*/  /*SwitchOpcode*/ 71|128,1/*199*/, TARGET_VAL(ARMISD::VGETLANEu),// ->80900
/* 80701*/    OPC_RecordChild0, // #0 = $V
/* 80702*/    OPC_Scope, 28, /*->80732*/ // 4 children in Scope
/* 80704*/      OPC_CheckChild0Type, MVT::v8i8,
/* 80706*/      OPC_RecordChild1, // #1 = $lane
/* 80707*/      OPC_MoveChild1,
/* 80708*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 80711*/      OPC_MoveParent,
/* 80712*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 80714*/      OPC_EmitConvertToTarget, 1,
/* 80716*/      OPC_EmitInteger, MVT::i32, 14, 
/* 80719*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 80722*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VGETLNu8), 0,
                    MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (ARMvgetlaneu:{ *:[i32] } DPR:{ *:[v8i8] }:$V, (imm:{ *:[i32] }):$lane) - Complexity = 6
                // Dst: (VGETLNu8:{ *:[i32] } DPR:{ *:[v8i8] }:$V, (imm:{ *:[i32] }):$lane)
/* 80732*/    /*Scope*/ 28, /*->80761*/
/* 80733*/      OPC_CheckChild0Type, MVT::v4i16,
/* 80735*/      OPC_RecordChild1, // #1 = $lane
/* 80736*/      OPC_MoveChild1,
/* 80737*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 80740*/      OPC_MoveParent,
/* 80741*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 80743*/      OPC_EmitConvertToTarget, 1,
/* 80745*/      OPC_EmitInteger, MVT::i32, 14, 
/* 80748*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 80751*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VGETLNu16), 0,
                    MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (ARMvgetlaneu:{ *:[i32] } DPR:{ *:[v4i16] }:$V, (imm:{ *:[i32] }):$lane) - Complexity = 6
                // Dst: (VGETLNu16:{ *:[i32] } DPR:{ *:[v4i16] }:$V, (imm:{ *:[i32] }):$lane)
/* 80761*/    /*Scope*/ 68, /*->80830*/
/* 80762*/      OPC_CheckChild0Type, MVT::v16i8,
/* 80764*/      OPC_RecordChild1, // #1 = $lane
/* 80765*/      OPC_MoveChild1,
/* 80766*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 80769*/      OPC_MoveParent,
/* 80770*/      OPC_Scope, 20, /*->80792*/ // 2 children in Scope
/* 80772*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 80774*/        OPC_EmitConvertToTarget, 1,
/* 80776*/        OPC_EmitInteger, MVT::i32, 14, 
/* 80779*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 80782*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOV_from_lane_u8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (ARMvgetlaneu:{ *:[i32] } MQPR:{ *:[v16i8] }:$src, (imm:{ *:[i32] }):$lane) - Complexity = 6
                  // Dst: (MVE_VMOV_from_lane_u8:{ *:[i32] } MQPR:{ *:[v16i8] }:$src, (imm:{ *:[i32] }):$lane)
/* 80792*/      /*Scope*/ 36, /*->80829*/
/* 80793*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 80795*/        OPC_EmitConvertToTarget, 1,
/* 80797*/        OPC_EmitNodeXForm, 15, 2, // DSubReg_i8_reg
/* 80800*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v8i8, 2/*#Ops*/, 0, 3,  // Results = #4
/* 80808*/        OPC_EmitConvertToTarget, 1,
/* 80810*/        OPC_EmitNodeXForm, 16, 5, // SubReg_i8_lane
/* 80813*/        OPC_EmitInteger, MVT::i32, 14, 
/* 80816*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 80819*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VGETLNu8), 0,
                      MVT::i32, 4/*#Ops*/, 4, 6, 7, 8, 
                  // Src: (ARMvgetlaneu:{ *:[i32] } QPR:{ *:[v16i8] }:$src, (imm:{ *:[i32] }):$lane) - Complexity = 6
                  // Dst: (VGETLNu8:{ *:[i32] } (EXTRACT_SUBREG:{ *:[v8i8] } QPR:{ *:[v16i8] }:$src, (DSubReg_i8_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i8_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 80829*/      0, /*End of Scope*/
/* 80830*/    /*Scope*/ 68, /*->80899*/
/* 80831*/      OPC_CheckChild0Type, MVT::v8i16,
/* 80833*/      OPC_RecordChild1, // #1 = $lane
/* 80834*/      OPC_MoveChild1,
/* 80835*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 80838*/      OPC_MoveParent,
/* 80839*/      OPC_Scope, 20, /*->80861*/ // 2 children in Scope
/* 80841*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 80843*/        OPC_EmitConvertToTarget, 1,
/* 80845*/        OPC_EmitInteger, MVT::i32, 14, 
/* 80848*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 80851*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOV_from_lane_u16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (ARMvgetlaneu:{ *:[i32] } MQPR:{ *:[v8i16] }:$src, (imm:{ *:[i32] }):$lane) - Complexity = 6
                  // Dst: (MVE_VMOV_from_lane_u16:{ *:[i32] } MQPR:{ *:[v8i16] }:$src, (imm:{ *:[i32] }):$lane)
/* 80861*/      /*Scope*/ 36, /*->80898*/
/* 80862*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 80864*/        OPC_EmitConvertToTarget, 1,
/* 80866*/        OPC_EmitNodeXForm, 5, 2, // DSubReg_i16_reg
/* 80869*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v4i16, 2/*#Ops*/, 0, 3,  // Results = #4
/* 80877*/        OPC_EmitConvertToTarget, 1,
/* 80879*/        OPC_EmitNodeXForm, 6, 5, // SubReg_i16_lane
/* 80882*/        OPC_EmitInteger, MVT::i32, 14, 
/* 80885*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 80888*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VGETLNu16), 0,
                      MVT::i32, 4/*#Ops*/, 4, 6, 7, 8, 
                  // Src: (ARMvgetlaneu:{ *:[i32] } QPR:{ *:[v8i16] }:$src, (imm:{ *:[i32] }):$lane) - Complexity = 6
                  // Dst: (VGETLNu16:{ *:[i32] } (EXTRACT_SUBREG:{ *:[v4i16] } QPR:{ *:[v8i16] }:$src, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 80898*/      0, /*End of Scope*/
/* 80899*/    0, /*End of Scope*/
/* 80900*/  /*SwitchOpcode*/ 48|128,4/*560*/, TARGET_VAL(ISD::EXTRACT_VECTOR_ELT),// ->81464
/* 80904*/    OPC_RecordChild0, // #0 = $V
/* 80905*/    OPC_Scope, 60, /*->80967*/ // 7 children in Scope
/* 80907*/      OPC_CheckChild0Type, MVT::v2i32,
/* 80909*/      OPC_RecordChild1, // #1 = $lane
/* 80910*/      OPC_MoveChild1,
/* 80911*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 80914*/      OPC_MoveParent,
/* 80915*/      OPC_CheckType, MVT::i32,
/* 80917*/      OPC_Scope, 20, /*->80939*/ // 2 children in Scope
/* 80919*/        OPC_CheckPatternPredicate, 77, // (Subtarget->hasFPRegs()) && (!Subtarget->hasSlowVGETLNi32())
/* 80921*/        OPC_EmitConvertToTarget, 1,
/* 80923*/        OPC_EmitInteger, MVT::i32, 14, 
/* 80926*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 80929*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VGETLNi32), 0,
                      MVT::i32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (extractelt:{ *:[i32] } DPR:{ *:[v2i32] }:$V, (imm:{ *:[iPTR] }):$lane) - Complexity = 6
                  // Dst: (VGETLNi32:{ *:[i32] } DPR:{ *:[v2i32] }:$V, (imm:{ *:[i32] }):$lane)
/* 80939*/      /*Scope*/ 26, /*->80966*/
/* 80940*/        OPC_CheckPatternPredicate, 78, // (Subtarget->hasNEON()) && (Subtarget->hasSlowVGETLNi32())
/* 80942*/        OPC_EmitConvertToTarget, 1,
/* 80944*/        OPC_EmitNodeXForm, 17, 2, // SSubReg_f32_reg
/* 80947*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::i32, 2/*#Ops*/, 0, 3,  // Results = #4
/* 80955*/        OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 80958*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::i32, 2/*#Ops*/, 4, 5, 
                  // Src: (extractelt:{ *:[i32] } DPR:{ *:[v2i32] }:$src, (imm:{ *:[iPTR] }):$lane) - Complexity = 6
                  // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (EXTRACT_SUBREG:{ *:[i32] } DPR:{ *:[v2i32] }:$src, (SSubReg_f32_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$lane)), GPR:{ *:[i32] })
/* 80966*/      0, /*End of Scope*/
/* 80967*/    /*Scope*/ 103, /*->81071*/
/* 80968*/      OPC_CheckChild0Type, MVT::v4i32,
/* 80970*/      OPC_RecordChild1, // #1 = $lane
/* 80971*/      OPC_MoveChild1,
/* 80972*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 80975*/      OPC_MoveParent,
/* 80976*/      OPC_CheckType, MVT::i32,
/* 80978*/      OPC_Scope, 36, /*->81016*/ // 3 children in Scope
/* 80980*/        OPC_CheckPatternPredicate, 79, // (!Subtarget->hasSlowVGETLNi32()) && (Subtarget->hasNEON())
/* 80982*/        OPC_EmitConvertToTarget, 1,
/* 80984*/        OPC_EmitNodeXForm, 7, 2, // DSubReg_i32_reg
/* 80987*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v2i32, 2/*#Ops*/, 0, 3,  // Results = #4
/* 80995*/        OPC_EmitConvertToTarget, 1,
/* 80997*/        OPC_EmitNodeXForm, 8, 5, // SubReg_i32_lane
/* 81000*/        OPC_EmitInteger, MVT::i32, 14, 
/* 81003*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 81006*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VGETLNi32), 0,
                      MVT::i32, 4/*#Ops*/, 4, 6, 7, 8, 
                  // Src: (extractelt:{ *:[i32] } QPR:{ *:[v4i32] }:$src, (imm:{ *:[iPTR] }):$lane) - Complexity = 6
                  // Dst: (VGETLNi32:{ *:[i32] } (EXTRACT_SUBREG:{ *:[v2i32] } QPR:{ *:[v4i32] }:$src, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[iPTR] }):$lane))
/* 81016*/      /*Scope*/ 26, /*->81043*/
/* 81017*/        OPC_CheckPatternPredicate, 78, // (Subtarget->hasNEON()) && (Subtarget->hasSlowVGETLNi32())
/* 81019*/        OPC_EmitConvertToTarget, 1,
/* 81021*/        OPC_EmitNodeXForm, 17, 2, // SSubReg_f32_reg
/* 81024*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::i32, 2/*#Ops*/, 0, 3,  // Results = #4
/* 81032*/        OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 81035*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::i32, 2/*#Ops*/, 4, 5, 
                  // Src: (extractelt:{ *:[i32] } QPR:{ *:[v4i32] }:$src, (imm:{ *:[iPTR] }):$lane) - Complexity = 6
                  // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (EXTRACT_SUBREG:{ *:[i32] } QPR:{ *:[v4i32] }:$src, (SSubReg_f32_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$lane)), GPR:{ *:[i32] })
/* 81043*/      /*Scope*/ 26, /*->81070*/
/* 81044*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 81046*/        OPC_EmitConvertToTarget, 1,
/* 81048*/        OPC_EmitNodeXForm, 17, 2, // SSubReg_f32_reg
/* 81051*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::i32, 2/*#Ops*/, 0, 3,  // Results = #4
/* 81059*/        OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/* 81062*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::i32, 2/*#Ops*/, 4, 5, 
                  // Src: (extractelt:{ *:[i32] } MQPR:{ *:[v4i32] }:$src, (imm:{ *:[iPTR] }):$lane) - Complexity = 6
                  // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (EXTRACT_SUBREG:{ *:[i32] } MQPR:{ *:[v4i32] }:$src, (SSubReg_f32_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$lane)), rGPR:{ *:[i32] })
/* 81070*/      0, /*End of Scope*/
/* 81071*/    /*Scope*/ 21|128,1/*149*/, /*->81222*/
/* 81073*/      OPC_CheckChild0Type, MVT::v8f16,
/* 81075*/      OPC_RecordChild1, // #1 = $lane
/* 81076*/      OPC_MoveChild1,
/* 81077*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 81080*/      OPC_CheckType, MVT::i32,
/* 81082*/      OPC_Scope, 50, /*->81134*/ // 2 children in Scope
/* 81084*/        OPC_CheckPredicate, 84, // Predicate_imm_even
/* 81086*/        OPC_MoveParent,
/* 81087*/        OPC_CheckType, MVT::f16,
/* 81089*/        OPC_Scope, 15, /*->81106*/ // 2 children in Scope
/* 81091*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 81093*/          OPC_EmitConvertToTarget, 1,
/* 81095*/          OPC_EmitNodeXForm, 18, 2, // SSubReg_f16_reg
/* 81098*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::f16, 2/*#Ops*/, 0, 3, 
                    // Src: (extractelt:{ *:[f16] } MQPR:{ *:[v8f16] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm_even>>:$lane) - Complexity = 7
                    // Dst: (EXTRACT_SUBREG:{ *:[f16] } MQPR:{ *:[v8f16] }:$src, (SSubReg_f16_reg:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_imm_even>>:$lane))
/* 81106*/        /*Scope*/ 26, /*->81133*/
/* 81107*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 81109*/          OPC_EmitInteger, MVT::i32, ARM::QPR_VFP2RegClassID,
/* 81112*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::v4f32, 2/*#Ops*/, 0, 2,  // Results = #3
/* 81120*/          OPC_EmitConvertToTarget, 1,
/* 81122*/          OPC_EmitNodeXForm, 18, 4, // SSubReg_f16_reg
/* 81125*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::f16, 2/*#Ops*/, 3, 5, 
                    // Src: (extractelt:{ *:[f16] } QPR:{ *:[v8f16] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm_even>>:$lane) - Complexity = 7
                    // Dst: (EXTRACT_SUBREG:{ *:[f16] } (COPY_TO_REGCLASS:{ *:[v4f32] } QPR:{ *:[v8f16] }:$src, QPR_VFP2:{ *:[i32] }), (SSubReg_f16_reg:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_imm_even>>:$lane))
/* 81133*/        0, /*End of Scope*/
/* 81134*/      /*Scope*/ 86, /*->81221*/
/* 81135*/        OPC_CheckPredicate, 85, // Predicate_imm_odd
/* 81137*/        OPC_MoveParent,
/* 81138*/        OPC_CheckType, MVT::f16,
/* 81140*/        OPC_Scope, 33, /*->81175*/ // 2 children in Scope
/* 81142*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 81144*/          OPC_EmitConvertToTarget, 1,
/* 81146*/          OPC_EmitNodeXForm, 18, 2, // SSubReg_f16_reg
/* 81149*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::f32, 2/*#Ops*/, 0, 3,  // Results = #4
/* 81157*/          OPC_EmitNode1, TARGET_VAL(ARM::VMOVH), 0,
                        MVT::f32, 1/*#Ops*/, 4,  // Results = #5
/* 81164*/          OPC_EmitInteger, MVT::i32, ARM::HPRRegClassID,
/* 81167*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::f16, 2/*#Ops*/, 5, 6, 
                    // Src: (extractelt:{ *:[f16] } MQPR:{ *:[v8f16] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm_odd>>:$lane) - Complexity = 7
                    // Dst: (COPY_TO_REGCLASS:{ *:[f16] } (VMOVH:{ *:[f32] } (EXTRACT_SUBREG:{ *:[f32] } MQPR:{ *:[v8f16] }:$src, (SSubReg_f16_reg:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_imm_odd>>:$lane))), HPR:{ *:[i32] })
/* 81175*/        /*Scope*/ 44, /*->81220*/
/* 81176*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 81178*/          OPC_EmitInteger, MVT::i32, ARM::QPR_VFP2RegClassID,
/* 81181*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::v4f32, 2/*#Ops*/, 0, 2,  // Results = #3
/* 81189*/          OPC_EmitConvertToTarget, 1,
/* 81191*/          OPC_EmitNodeXForm, 18, 4, // SSubReg_f16_reg
/* 81194*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::f32, 2/*#Ops*/, 3, 5,  // Results = #6
/* 81202*/          OPC_EmitNode1, TARGET_VAL(ARM::VMOVH), 0,
                        MVT::f32, 1/*#Ops*/, 6,  // Results = #7
/* 81209*/          OPC_EmitInteger, MVT::i32, ARM::HPRRegClassID,
/* 81212*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::f16, 2/*#Ops*/, 7, 8, 
                    // Src: (extractelt:{ *:[f16] } QPR:{ *:[v8f16] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm_odd>>:$lane) - Complexity = 7
                    // Dst: (COPY_TO_REGCLASS:{ *:[f16] } (VMOVH:{ *:[f32] } (EXTRACT_SUBREG:{ *:[f32] } (COPY_TO_REGCLASS:{ *:[v4f32] } QPR:{ *:[v8f16] }:$src, QPR_VFP2:{ *:[i32] }), (SSubReg_f16_reg:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_imm_odd>>:$lane))), HPR:{ *:[i32] })
/* 81220*/        0, /*End of Scope*/
/* 81221*/      0, /*End of Scope*/
/* 81222*/    /*Scope*/ 93, /*->81316*/
/* 81223*/      OPC_CheckChild0Type, MVT::v4f16,
/* 81225*/      OPC_RecordChild1, // #1 = $lane
/* 81226*/      OPC_MoveChild1,
/* 81227*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 81230*/      OPC_CheckType, MVT::i32,
/* 81232*/      OPC_Scope, 31, /*->81265*/ // 2 children in Scope
/* 81234*/        OPC_CheckPredicate, 84, // Predicate_imm_even
/* 81236*/        OPC_MoveParent,
/* 81237*/        OPC_CheckType, MVT::f16,
/* 81239*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 81241*/        OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 81244*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v2f32, 2/*#Ops*/, 0, 2,  // Results = #3
/* 81252*/        OPC_EmitConvertToTarget, 1,
/* 81254*/        OPC_EmitNodeXForm, 18, 4, // SSubReg_f16_reg
/* 81257*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f16, 2/*#Ops*/, 3, 5, 
                  // Src: (extractelt:{ *:[f16] } DPR:{ *:[v4f16] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm_even>>:$lane) - Complexity = 7
                  // Dst: (EXTRACT_SUBREG:{ *:[f16] } (COPY_TO_REGCLASS:{ *:[v2f32] } DPR:{ *:[v4f16] }:$src, DPR_VFP2:{ *:[i32] }), (SSubReg_f16_reg:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_imm_even>>:$lane))
/* 81265*/      /*Scope*/ 49, /*->81315*/
/* 81266*/        OPC_CheckPredicate, 85, // Predicate_imm_odd
/* 81268*/        OPC_MoveParent,
/* 81269*/        OPC_CheckType, MVT::f16,
/* 81271*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 81273*/        OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 81276*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v2f32, 2/*#Ops*/, 0, 2,  // Results = #3
/* 81284*/        OPC_EmitConvertToTarget, 1,
/* 81286*/        OPC_EmitNodeXForm, 18, 4, // SSubReg_f16_reg
/* 81289*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f32, 2/*#Ops*/, 3, 5,  // Results = #6
/* 81297*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVH), 0,
                      MVT::f32, 1/*#Ops*/, 6,  // Results = #7
/* 81304*/        OPC_EmitInteger, MVT::i32, ARM::HPRRegClassID,
/* 81307*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::f16, 2/*#Ops*/, 7, 8, 
                  // Src: (extractelt:{ *:[f16] } DPR:{ *:[v4f16] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm_odd>>:$lane) - Complexity = 7
                  // Dst: (COPY_TO_REGCLASS:{ *:[f16] } (VMOVH:{ *:[f32] } (EXTRACT_SUBREG:{ *:[f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } DPR:{ *:[v4f16] }:$src, DPR_VFP2:{ *:[i32] }), (SSubReg_f16_reg:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_imm_odd>>:$lane))), HPR:{ *:[i32] })
/* 81315*/      0, /*End of Scope*/
/* 81316*/    /*Scope*/ 42, /*->81359*/
/* 81317*/      OPC_RecordChild1, // #1 = $src2
/* 81318*/      OPC_MoveChild1,
/* 81319*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 81322*/      OPC_MoveParent,
/* 81323*/      OPC_CheckType, MVT::f64,
/* 81325*/      OPC_Scope, 15, /*->81342*/ // 2 children in Scope
/* 81327*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 81329*/        OPC_EmitConvertToTarget, 1,
/* 81331*/        OPC_EmitNodeXForm, 19, 2, // DSubReg_f64_reg
/* 81334*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 0, 3, 
                  // Src: (extractelt:{ *:[f64] } QPR:{ *:[v2f64] }:$src1, (imm:{ *:[iPTR] }):$src2) - Complexity = 6
                  // Dst: (EXTRACT_SUBREG:{ *:[f64] } QPR:{ *:[v2f64] }:$src1, (DSubReg_f64_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$src2))
/* 81342*/      /*Scope*/ 15, /*->81358*/
/* 81343*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 81345*/        OPC_EmitConvertToTarget, 1,
/* 81347*/        OPC_EmitNodeXForm, 19, 2, // DSubReg_f64_reg
/* 81350*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f64, 2/*#Ops*/, 0, 3, 
                  // Src: (extractelt:{ *:[f64] } MQPR:{ *:[v2f64] }:$src, (imm:{ *:[iPTR] }):$lane) - Complexity = 6
                  // Dst: (EXTRACT_SUBREG:{ *:[f64] } MQPR:{ *:[v2f64] }:$src, (DSubReg_f64_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$lane))
/* 81358*/      0, /*End of Scope*/
/* 81359*/    /*Scope*/ 36, /*->81396*/
/* 81360*/      OPC_CheckChild0Type, MVT::v2f32,
/* 81362*/      OPC_RecordChild1, // #1 = $src2
/* 81363*/      OPC_MoveChild1,
/* 81364*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 81367*/      OPC_MoveParent,
/* 81368*/      OPC_CheckType, MVT::f32,
/* 81370*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 81372*/      OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 81375*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                    MVT::v2f32, 2/*#Ops*/, 0, 2,  // Results = #3
/* 81383*/      OPC_EmitConvertToTarget, 1,
/* 81385*/      OPC_EmitNodeXForm, 17, 4, // SSubReg_f32_reg
/* 81388*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                    MVT::f32, 2/*#Ops*/, 3, 5, 
                // Src: (extractelt:{ *:[f32] } DPR:{ *:[v2f32] }:$src1, (imm:{ *:[iPTR] }):$src2) - Complexity = 6
                // Dst: (EXTRACT_SUBREG:{ *:[f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, DPR_VFP2:{ *:[i32] }), (SSubReg_f32_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$src2))
/* 81396*/    /*Scope*/ 66, /*->81463*/
/* 81397*/      OPC_CheckChild0Type, MVT::v4f32,
/* 81399*/      OPC_RecordChild1, // #1 = $src2
/* 81400*/      OPC_MoveChild1,
/* 81401*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 81404*/      OPC_MoveParent,
/* 81405*/      OPC_CheckType, MVT::f32,
/* 81407*/      OPC_Scope, 26, /*->81435*/ // 2 children in Scope
/* 81409*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 81411*/        OPC_EmitInteger, MVT::i32, ARM::QPR_VFP2RegClassID,
/* 81414*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v4f32, 2/*#Ops*/, 0, 2,  // Results = #3
/* 81422*/        OPC_EmitConvertToTarget, 1,
/* 81424*/        OPC_EmitNodeXForm, 17, 4, // SSubReg_f32_reg
/* 81427*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f32, 2/*#Ops*/, 3, 5, 
                  // Src: (extractelt:{ *:[f32] } QPR:{ *:[v4f32] }:$src1, (imm:{ *:[iPTR] }):$src2) - Complexity = 6
                  // Dst: (EXTRACT_SUBREG:{ *:[f32] } (COPY_TO_REGCLASS:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, QPR_VFP2:{ *:[i32] }), (SSubReg_f32_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$src2))
/* 81435*/      /*Scope*/ 26, /*->81462*/
/* 81436*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 81438*/        OPC_EmitConvertToTarget, 1,
/* 81440*/        OPC_EmitNodeXForm, 17, 2, // SSubReg_f32_reg
/* 81443*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f32, 2/*#Ops*/, 0, 3,  // Results = #4
/* 81451*/        OPC_EmitInteger, MVT::i32, ARM::SPRRegClassID,
/* 81454*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::f32, 2/*#Ops*/, 4, 5, 
                  // Src: (extractelt:{ *:[f32] } MQPR:{ *:[v4f32] }:$src, (imm:{ *:[iPTR] }):$lane) - Complexity = 6
                  // Dst: (COPY_TO_REGCLASS:{ *:[f32] } (EXTRACT_SUBREG:{ *:[f32] } MQPR:{ *:[v4f32] }:$src, (SSubReg_f32_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$lane)), SPR:{ *:[i32] })
/* 81462*/      0, /*End of Scope*/
/* 81463*/    0, /*End of Scope*/
/* 81464*/  /*SwitchOpcode*/ 85|128,4/*597*/, TARGET_VAL(ISD::FP_TO_SINT),// ->82065
/* 81468*/    OPC_Scope, 118|128,1/*246*/, /*->81717*/ // 2 children in Scope
/* 81471*/      OPC_MoveChild0,
/* 81472*/      OPC_SwitchOpcode /*3 cases */, 78, TARGET_VAL(ISD::FROUND),// ->81554
/* 81476*/        OPC_RecordChild0, // #0 = $a
/* 81477*/        OPC_SwitchType /*3 cases */, 23, MVT::f16,// ->81503
/* 81480*/          OPC_MoveParent,
/* 81481*/          OPC_CheckType, MVT::i32,
/* 81483*/          OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 81485*/          OPC_EmitNode1, TARGET_VAL(ARM::VCVTASH), 0,
                        MVT::f32, 1/*#Ops*/, 0,  // Results = #1
/* 81492*/          OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 81495*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2, 
                    // Src: (fp_to_sint:{ *:[i32] } (fround:{ *:[f16] } HPR:{ *:[f16] }:$a)) - Complexity = 6
                    // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VCVTASH:{ *:[f32] } HPR:{ *:[f16] }:$a), GPR:{ *:[i32] })
/* 81503*/        /*SwitchType*/ 23, MVT::f32,// ->81528
/* 81505*/          OPC_MoveParent,
/* 81506*/          OPC_CheckType, MVT::i32,
/* 81508*/          OPC_CheckPatternPredicate, 22, // (Subtarget->hasFPARMv8Base())
/* 81510*/          OPC_EmitNode1, TARGET_VAL(ARM::VCVTASS), 0,
                        MVT::f32, 1/*#Ops*/, 0,  // Results = #1
/* 81517*/          OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 81520*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2, 
                    // Src: (fp_to_sint:{ *:[i32] } (fround:{ *:[f32] } SPR:{ *:[f32] }:$a)) - Complexity = 6
                    // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VCVTASS:{ *:[f32] } SPR:{ *:[f32] }:$a), GPR:{ *:[i32] })
/* 81528*/        /*SwitchType*/ 23, MVT::f64,// ->81553
/* 81530*/          OPC_MoveParent,
/* 81531*/          OPC_CheckType, MVT::i32,
/* 81533*/          OPC_CheckPatternPredicate, 23, // (Subtarget->hasFP64()) && (Subtarget->hasFPARMv8Base())
/* 81535*/          OPC_EmitNode1, TARGET_VAL(ARM::VCVTASD), 0,
                        MVT::f32, 1/*#Ops*/, 0,  // Results = #1
/* 81542*/          OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 81545*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2, 
                    // Src: (fp_to_sint:{ *:[i32] } (fround:{ *:[f64] } DPR:{ *:[f64] }:$a)) - Complexity = 6
                    // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VCVTASD:{ *:[f32] } DPR:{ *:[f64] }:$a), GPR:{ *:[i32] })
/* 81553*/        0, // EndSwitchType
/* 81554*/      /*SwitchOpcode*/ 78, TARGET_VAL(ISD::FCEIL),// ->81635
/* 81557*/        OPC_RecordChild0, // #0 = $a
/* 81558*/        OPC_SwitchType /*3 cases */, 23, MVT::f16,// ->81584
/* 81561*/          OPC_MoveParent,
/* 81562*/          OPC_CheckType, MVT::i32,
/* 81564*/          OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 81566*/          OPC_EmitNode1, TARGET_VAL(ARM::VCVTPSH), 0,
                        MVT::f32, 1/*#Ops*/, 0,  // Results = #1
/* 81573*/          OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 81576*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2, 
                    // Src: (fp_to_sint:{ *:[i32] } (fceil:{ *:[f16] } HPR:{ *:[f16] }:$a)) - Complexity = 6
                    // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VCVTPSH:{ *:[f32] } HPR:{ *:[f16] }:$a), GPR:{ *:[i32] })
/* 81584*/        /*SwitchType*/ 23, MVT::f32,// ->81609
/* 81586*/          OPC_MoveParent,
/* 81587*/          OPC_CheckType, MVT::i32,
/* 81589*/          OPC_CheckPatternPredicate, 22, // (Subtarget->hasFPARMv8Base())
/* 81591*/          OPC_EmitNode1, TARGET_VAL(ARM::VCVTPSS), 0,
                        MVT::f32, 1/*#Ops*/, 0,  // Results = #1
/* 81598*/          OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 81601*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2, 
                    // Src: (fp_to_sint:{ *:[i32] } (fceil:{ *:[f32] } SPR:{ *:[f32] }:$a)) - Complexity = 6
                    // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VCVTPSS:{ *:[f32] } SPR:{ *:[f32] }:$a), GPR:{ *:[i32] })
/* 81609*/        /*SwitchType*/ 23, MVT::f64,// ->81634
/* 81611*/          OPC_MoveParent,
/* 81612*/          OPC_CheckType, MVT::i32,
/* 81614*/          OPC_CheckPatternPredicate, 23, // (Subtarget->hasFP64()) && (Subtarget->hasFPARMv8Base())
/* 81616*/          OPC_EmitNode1, TARGET_VAL(ARM::VCVTPSD), 0,
                        MVT::f32, 1/*#Ops*/, 0,  // Results = #1
/* 81623*/          OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 81626*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2, 
                    // Src: (fp_to_sint:{ *:[i32] } (fceil:{ *:[f64] } DPR:{ *:[f64] }:$a)) - Complexity = 6
                    // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VCVTPSD:{ *:[f32] } DPR:{ *:[f64] }:$a), GPR:{ *:[i32] })
/* 81634*/        0, // EndSwitchType
/* 81635*/      /*SwitchOpcode*/ 78, TARGET_VAL(ISD::FFLOOR),// ->81716
/* 81638*/        OPC_RecordChild0, // #0 = $a
/* 81639*/        OPC_SwitchType /*3 cases */, 23, MVT::f16,// ->81665
/* 81642*/          OPC_MoveParent,
/* 81643*/          OPC_CheckType, MVT::i32,
/* 81645*/          OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 81647*/          OPC_EmitNode1, TARGET_VAL(ARM::VCVTMSH), 0,
                        MVT::f32, 1/*#Ops*/, 0,  // Results = #1
/* 81654*/          OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 81657*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2, 
                    // Src: (fp_to_sint:{ *:[i32] } (ffloor:{ *:[f16] } HPR:{ *:[f16] }:$a)) - Complexity = 6
                    // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VCVTMSH:{ *:[f32] } HPR:{ *:[f16] }:$a), GPR:{ *:[i32] })
/* 81665*/        /*SwitchType*/ 23, MVT::f32,// ->81690
/* 81667*/          OPC_MoveParent,
/* 81668*/          OPC_CheckType, MVT::i32,
/* 81670*/          OPC_CheckPatternPredicate, 22, // (Subtarget->hasFPARMv8Base())
/* 81672*/          OPC_EmitNode1, TARGET_VAL(ARM::VCVTMSS), 0,
                        MVT::f32, 1/*#Ops*/, 0,  // Results = #1
/* 81679*/          OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 81682*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2, 
                    // Src: (fp_to_sint:{ *:[i32] } (ffloor:{ *:[f32] } SPR:{ *:[f32] }:$a)) - Complexity = 6
                    // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VCVTMSS:{ *:[f32] } SPR:{ *:[f32] }:$a), GPR:{ *:[i32] })
/* 81690*/        /*SwitchType*/ 23, MVT::f64,// ->81715
/* 81692*/          OPC_MoveParent,
/* 81693*/          OPC_CheckType, MVT::i32,
/* 81695*/          OPC_CheckPatternPredicate, 23, // (Subtarget->hasFP64()) && (Subtarget->hasFPARMv8Base())
/* 81697*/          OPC_EmitNode1, TARGET_VAL(ARM::VCVTMSD), 0,
                        MVT::f32, 1/*#Ops*/, 0,  // Results = #1
/* 81704*/          OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 81707*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2, 
                    // Src: (fp_to_sint:{ *:[i32] } (ffloor:{ *:[f64] } DPR:{ *:[f64] }:$a)) - Complexity = 6
                    // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VCVTMSD:{ *:[f32] } DPR:{ *:[f64] }:$a), GPR:{ *:[i32] })
/* 81715*/        0, // EndSwitchType
/* 81716*/      0, // EndSwitchOpcode
/* 81717*/    /*Scope*/ 89|128,2/*345*/, /*->82064*/
/* 81719*/      OPC_RecordChild0, // #0 = $a
/* 81720*/      OPC_SwitchType /*7 cases */, 17|128,1/*145*/, MVT::i32,// ->81869
/* 81724*/        OPC_Scope, 30, /*->81756*/ // 3 children in Scope
/* 81726*/          OPC_CheckChild0Type, MVT::f64,
/* 81728*/          OPC_CheckPatternPredicate, 26, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base())
/* 81730*/          OPC_EmitInteger, MVT::i32, 14, 
/* 81733*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 81736*/          OPC_EmitNode1, TARGET_VAL(ARM::VTOSIZD), 0,
                        MVT::f32, 3/*#Ops*/, 0, 1, 2,  // Results = #3
/* 81745*/          OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 81748*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 3, 4, 
                    // Src: (fp_to_sint:{ *:[i32] } DPR:{ *:[f64] }:$a) - Complexity = 3
                    // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VTOSIZD:{ *:[f32] } DPR:{ *:[f64] }:$a), GPR:{ *:[i32] })
/* 81756*/        /*Scope*/ 80, /*->81837*/
/* 81757*/          OPC_CheckChild0Type, MVT::f32,
/* 81759*/          OPC_Scope, 28, /*->81789*/ // 2 children in Scope
/* 81761*/            OPC_CheckPatternPredicate, 27, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base())
/* 81763*/            OPC_EmitInteger, MVT::i32, 14, 
/* 81766*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 81769*/            OPC_EmitNode1, TARGET_VAL(ARM::VTOSIZS), 0,
                          MVT::f32, 3/*#Ops*/, 0, 1, 2,  // Results = #3
/* 81778*/            OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 81781*/            OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                          MVT::i32, 2/*#Ops*/, 3, 4, 
                      // Src: (fp_to_sint:{ *:[i32] } SPR:{ *:[f32] }:$a) - Complexity = 3
                      // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VTOSIZS:{ *:[f32] } SPR:{ *:[f32] }:$a), GPR:{ *:[i32] })
/* 81789*/          /*Scope*/ 46, /*->81836*/
/* 81790*/            OPC_CheckPatternPredicate, 80, // (Subtarget->hasNEON()) && (Subtarget->useNEONForSinglePrecisionFP())
/* 81792*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v2f32, 0/*#Ops*/,  // Results = #1
/* 81798*/            OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 81801*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                          MVT::v2f32, 3/*#Ops*/, 1, 0, 2,  // Results = #3
/* 81810*/            OPC_EmitInteger, MVT::i32, 14, 
/* 81813*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 81816*/            OPC_EmitNode1, TARGET_VAL(ARM::VCVTf2sd), 0,
                          MVT::v2f32, 3/*#Ops*/, 3, 4, 5,  // Results = #6
/* 81825*/            OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 81828*/            OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                          MVT::i32, 2/*#Ops*/, 6, 7, 
                      // Src: (fp_to_sint:{ *:[i32] } SPR:{ *:[f32] }:$a) - Complexity = 3
                      // Dst: (EXTRACT_SUBREG:{ *:[i32] } (VCVTf2sd:{ *:[v2f32] } (INSERT_SUBREG:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), SPR:{ *:[f32] }:$a, ssub_0:{ *:[i32] })), ssub_0:{ *:[i32] })
/* 81836*/          0, /*End of Scope*/
/* 81837*/        /*Scope*/ 30, /*->81868*/
/* 81838*/          OPC_CheckChild0Type, MVT::f16,
/* 81840*/          OPC_CheckPatternPredicate, 27, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base())
/* 81842*/          OPC_EmitInteger, MVT::i32, 14, 
/* 81845*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 81848*/          OPC_EmitNode1, TARGET_VAL(ARM::VTOSIZH), 0,
                        MVT::f32, 3/*#Ops*/, 0, 1, 2,  // Results = #3
/* 81857*/          OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 81860*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 3, 4, 
                    // Src: (fp_to_sint:{ *:[i32] } HPR:{ *:[f16] }:$a) - Complexity = 3
                    // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VTOSIZH:{ *:[f32] } HPR:{ *:[f16] }:$a), GPR:{ *:[i32] })
/* 81868*/        0, /*End of Scope*/
/* 81869*/      /*SwitchType*/ 19, MVT::v2i32,// ->81890
/* 81871*/        OPC_CheckChild0Type, MVT::v2f32,
/* 81873*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 81875*/        OPC_EmitInteger, MVT::i32, 14, 
/* 81878*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 81881*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTf2sd), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (fp_to_sint:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vm) - Complexity = 3
                  // Dst: (VCVTf2sd:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vm)
/* 81890*/      /*SwitchType*/ 47, MVT::v4i32,// ->81939
/* 81892*/        OPC_CheckChild0Type, MVT::v4f32,
/* 81894*/        OPC_Scope, 17, /*->81913*/ // 2 children in Scope
/* 81896*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 81898*/          OPC_EmitInteger, MVT::i32, 14, 
/* 81901*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 81904*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTf2sq), 0,
                        MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (fp_to_sint:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vm) - Complexity = 3
                    // Dst: (VCVTf2sq:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vm)
/* 81913*/        /*Scope*/ 24, /*->81938*/
/* 81914*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 81916*/          OPC_EmitInteger, MVT::i32, 0, 
/* 81919*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 81922*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 81928*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCVTs32f32z), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (fp_to_sint:{ *:[v4i32] } MQPR:{ *:[v4f32] }:$src) - Complexity = 3
                    // Dst: (MVE_VCVTs32f32z:{ *:[v4i32] } MQPR:{ *:[v4f32] }:$src)
/* 81938*/        0, /*End of Scope*/
/* 81939*/      /*SwitchType*/ 19, MVT::v4i16,// ->81960
/* 81941*/        OPC_CheckChild0Type, MVT::v4f16,
/* 81943*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 81945*/        OPC_EmitInteger, MVT::i32, 14, 
/* 81948*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 81951*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTh2sd), 0,
                      MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (fp_to_sint:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vm) - Complexity = 3
                  // Dst: (VCVTh2sd:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vm)
/* 81960*/      /*SwitchType*/ 45, MVT::v8i16,// ->82007
/* 81962*/        OPC_Scope, 17, /*->81981*/ // 2 children in Scope
/* 81964*/          OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 81966*/          OPC_EmitInteger, MVT::i32, 14, 
/* 81969*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 81972*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTh2sq), 0,
                        MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (fp_to_sint:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vm) - Complexity = 3
                    // Dst: (VCVTh2sq:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vm)
/* 81981*/        /*Scope*/ 24, /*->82006*/
/* 81982*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 81984*/          OPC_EmitInteger, MVT::i32, 0, 
/* 81987*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 81990*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 81996*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCVTs16f16z), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (fp_to_sint:{ *:[v8i16] } MQPR:{ *:[v8f16] }:$src) - Complexity = 3
                    // Dst: (MVE_VCVTs16f16z:{ *:[v8i16] } MQPR:{ *:[v8f16] }:$src)
/* 82006*/        0, /*End of Scope*/
/* 82007*/      /*SwitchType*/ 27, MVT::v4i1,// ->82036
/* 82009*/        OPC_CheckChild0Type, MVT::v4f32,
/* 82011*/        OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 82013*/        OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 82016*/        OPC_EmitInteger, MVT::i32, 1, 
/* 82019*/        OPC_EmitInteger, MVT::i32, 0, 
/* 82022*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82025*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                      MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (fp_to_sint:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1) - Complexity = 3
                  // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, ZR:{ *:[i32] }, 1:{ *:[i32] })
/* 82036*/      /*SwitchType*/ 25, MVT::v8i1,// ->82063
/* 82038*/        OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 82040*/        OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 82043*/        OPC_EmitInteger, MVT::i32, 1, 
/* 82046*/        OPC_EmitInteger, MVT::i32, 0, 
/* 82049*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82052*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                      MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (fp_to_sint:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1) - Complexity = 3
                  // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, ZR:{ *:[i32] }, 1:{ *:[i32] })
/* 82063*/      0, // EndSwitchType
/* 82064*/    0, /*End of Scope*/
/* 82065*/  /*SwitchOpcode*/ 85|128,4/*597*/, TARGET_VAL(ISD::FP_TO_UINT),// ->82666
/* 82069*/    OPC_Scope, 118|128,1/*246*/, /*->82318*/ // 2 children in Scope
/* 82072*/      OPC_MoveChild0,
/* 82073*/      OPC_SwitchOpcode /*3 cases */, 78, TARGET_VAL(ISD::FROUND),// ->82155
/* 82077*/        OPC_RecordChild0, // #0 = $a
/* 82078*/        OPC_SwitchType /*3 cases */, 23, MVT::f16,// ->82104
/* 82081*/          OPC_MoveParent,
/* 82082*/          OPC_CheckType, MVT::i32,
/* 82084*/          OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 82086*/          OPC_EmitNode1, TARGET_VAL(ARM::VCVTAUH), 0,
                        MVT::f32, 1/*#Ops*/, 0,  // Results = #1
/* 82093*/          OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 82096*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2, 
                    // Src: (fp_to_uint:{ *:[i32] } (fround:{ *:[f16] } HPR:{ *:[f16] }:$a)) - Complexity = 6
                    // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VCVTAUH:{ *:[f32] } HPR:{ *:[f16] }:$a), GPR:{ *:[i32] })
/* 82104*/        /*SwitchType*/ 23, MVT::f32,// ->82129
/* 82106*/          OPC_MoveParent,
/* 82107*/          OPC_CheckType, MVT::i32,
/* 82109*/          OPC_CheckPatternPredicate, 22, // (Subtarget->hasFPARMv8Base())
/* 82111*/          OPC_EmitNode1, TARGET_VAL(ARM::VCVTAUS), 0,
                        MVT::f32, 1/*#Ops*/, 0,  // Results = #1
/* 82118*/          OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 82121*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2, 
                    // Src: (fp_to_uint:{ *:[i32] } (fround:{ *:[f32] } SPR:{ *:[f32] }:$a)) - Complexity = 6
                    // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VCVTAUS:{ *:[f32] } SPR:{ *:[f32] }:$a), GPR:{ *:[i32] })
/* 82129*/        /*SwitchType*/ 23, MVT::f64,// ->82154
/* 82131*/          OPC_MoveParent,
/* 82132*/          OPC_CheckType, MVT::i32,
/* 82134*/          OPC_CheckPatternPredicate, 23, // (Subtarget->hasFP64()) && (Subtarget->hasFPARMv8Base())
/* 82136*/          OPC_EmitNode1, TARGET_VAL(ARM::VCVTAUD), 0,
                        MVT::f32, 1/*#Ops*/, 0,  // Results = #1
/* 82143*/          OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 82146*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2, 
                    // Src: (fp_to_uint:{ *:[i32] } (fround:{ *:[f64] } DPR:{ *:[f64] }:$a)) - Complexity = 6
                    // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VCVTAUD:{ *:[f32] } DPR:{ *:[f64] }:$a), GPR:{ *:[i32] })
/* 82154*/        0, // EndSwitchType
/* 82155*/      /*SwitchOpcode*/ 78, TARGET_VAL(ISD::FCEIL),// ->82236
/* 82158*/        OPC_RecordChild0, // #0 = $a
/* 82159*/        OPC_SwitchType /*3 cases */, 23, MVT::f16,// ->82185
/* 82162*/          OPC_MoveParent,
/* 82163*/          OPC_CheckType, MVT::i32,
/* 82165*/          OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 82167*/          OPC_EmitNode1, TARGET_VAL(ARM::VCVTPUH), 0,
                        MVT::f32, 1/*#Ops*/, 0,  // Results = #1
/* 82174*/          OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 82177*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2, 
                    // Src: (fp_to_uint:{ *:[i32] } (fceil:{ *:[f16] } HPR:{ *:[f16] }:$a)) - Complexity = 6
                    // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VCVTPUH:{ *:[f32] } HPR:{ *:[f16] }:$a), GPR:{ *:[i32] })
/* 82185*/        /*SwitchType*/ 23, MVT::f32,// ->82210
/* 82187*/          OPC_MoveParent,
/* 82188*/          OPC_CheckType, MVT::i32,
/* 82190*/          OPC_CheckPatternPredicate, 22, // (Subtarget->hasFPARMv8Base())
/* 82192*/          OPC_EmitNode1, TARGET_VAL(ARM::VCVTPUS), 0,
                        MVT::f32, 1/*#Ops*/, 0,  // Results = #1
/* 82199*/          OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 82202*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2, 
                    // Src: (fp_to_uint:{ *:[i32] } (fceil:{ *:[f32] } SPR:{ *:[f32] }:$a)) - Complexity = 6
                    // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VCVTPUS:{ *:[f32] } SPR:{ *:[f32] }:$a), GPR:{ *:[i32] })
/* 82210*/        /*SwitchType*/ 23, MVT::f64,// ->82235
/* 82212*/          OPC_MoveParent,
/* 82213*/          OPC_CheckType, MVT::i32,
/* 82215*/          OPC_CheckPatternPredicate, 23, // (Subtarget->hasFP64()) && (Subtarget->hasFPARMv8Base())
/* 82217*/          OPC_EmitNode1, TARGET_VAL(ARM::VCVTPUD), 0,
                        MVT::f32, 1/*#Ops*/, 0,  // Results = #1
/* 82224*/          OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 82227*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2, 
                    // Src: (fp_to_uint:{ *:[i32] } (fceil:{ *:[f64] } DPR:{ *:[f64] }:$a)) - Complexity = 6
                    // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VCVTPUD:{ *:[f32] } DPR:{ *:[f64] }:$a), GPR:{ *:[i32] })
/* 82235*/        0, // EndSwitchType
/* 82236*/      /*SwitchOpcode*/ 78, TARGET_VAL(ISD::FFLOOR),// ->82317
/* 82239*/        OPC_RecordChild0, // #0 = $a
/* 82240*/        OPC_SwitchType /*3 cases */, 23, MVT::f16,// ->82266
/* 82243*/          OPC_MoveParent,
/* 82244*/          OPC_CheckType, MVT::i32,
/* 82246*/          OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 82248*/          OPC_EmitNode1, TARGET_VAL(ARM::VCVTMUH), 0,
                        MVT::f32, 1/*#Ops*/, 0,  // Results = #1
/* 82255*/          OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 82258*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2, 
                    // Src: (fp_to_uint:{ *:[i32] } (ffloor:{ *:[f16] } HPR:{ *:[f16] }:$a)) - Complexity = 6
                    // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VCVTMUH:{ *:[f32] } HPR:{ *:[f16] }:$a), GPR:{ *:[i32] })
/* 82266*/        /*SwitchType*/ 23, MVT::f32,// ->82291
/* 82268*/          OPC_MoveParent,
/* 82269*/          OPC_CheckType, MVT::i32,
/* 82271*/          OPC_CheckPatternPredicate, 22, // (Subtarget->hasFPARMv8Base())
/* 82273*/          OPC_EmitNode1, TARGET_VAL(ARM::VCVTMUS), 0,
                        MVT::f32, 1/*#Ops*/, 0,  // Results = #1
/* 82280*/          OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 82283*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2, 
                    // Src: (fp_to_uint:{ *:[i32] } (ffloor:{ *:[f32] } SPR:{ *:[f32] }:$a)) - Complexity = 6
                    // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VCVTMUS:{ *:[f32] } SPR:{ *:[f32] }:$a), GPR:{ *:[i32] })
/* 82291*/        /*SwitchType*/ 23, MVT::f64,// ->82316
/* 82293*/          OPC_MoveParent,
/* 82294*/          OPC_CheckType, MVT::i32,
/* 82296*/          OPC_CheckPatternPredicate, 23, // (Subtarget->hasFP64()) && (Subtarget->hasFPARMv8Base())
/* 82298*/          OPC_EmitNode1, TARGET_VAL(ARM::VCVTMUD), 0,
                        MVT::f32, 1/*#Ops*/, 0,  // Results = #1
/* 82305*/          OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 82308*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2, 
                    // Src: (fp_to_uint:{ *:[i32] } (ffloor:{ *:[f64] } DPR:{ *:[f64] }:$a)) - Complexity = 6
                    // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VCVTMUD:{ *:[f32] } DPR:{ *:[f64] }:$a), GPR:{ *:[i32] })
/* 82316*/        0, // EndSwitchType
/* 82317*/      0, // EndSwitchOpcode
/* 82318*/    /*Scope*/ 89|128,2/*345*/, /*->82665*/
/* 82320*/      OPC_RecordChild0, // #0 = $a
/* 82321*/      OPC_SwitchType /*7 cases */, 17|128,1/*145*/, MVT::i32,// ->82470
/* 82325*/        OPC_Scope, 30, /*->82357*/ // 3 children in Scope
/* 82327*/          OPC_CheckChild0Type, MVT::f64,
/* 82329*/          OPC_CheckPatternPredicate, 26, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base())
/* 82331*/          OPC_EmitInteger, MVT::i32, 14, 
/* 82334*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82337*/          OPC_EmitNode1, TARGET_VAL(ARM::VTOUIZD), 0,
                        MVT::f32, 3/*#Ops*/, 0, 1, 2,  // Results = #3
/* 82346*/          OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 82349*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 3, 4, 
                    // Src: (fp_to_uint:{ *:[i32] } DPR:{ *:[f64] }:$a) - Complexity = 3
                    // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VTOUIZD:{ *:[f32] } DPR:{ *:[f64] }:$a), GPR:{ *:[i32] })
/* 82357*/        /*Scope*/ 80, /*->82438*/
/* 82358*/          OPC_CheckChild0Type, MVT::f32,
/* 82360*/          OPC_Scope, 28, /*->82390*/ // 2 children in Scope
/* 82362*/            OPC_CheckPatternPredicate, 27, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base())
/* 82364*/            OPC_EmitInteger, MVT::i32, 14, 
/* 82367*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82370*/            OPC_EmitNode1, TARGET_VAL(ARM::VTOUIZS), 0,
                          MVT::f32, 3/*#Ops*/, 0, 1, 2,  // Results = #3
/* 82379*/            OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 82382*/            OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                          MVT::i32, 2/*#Ops*/, 3, 4, 
                      // Src: (fp_to_uint:{ *:[i32] } SPR:{ *:[f32] }:$a) - Complexity = 3
                      // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VTOUIZS:{ *:[f32] } SPR:{ *:[f32] }:$a), GPR:{ *:[i32] })
/* 82390*/          /*Scope*/ 46, /*->82437*/
/* 82391*/            OPC_CheckPatternPredicate, 80, // (Subtarget->hasNEON()) && (Subtarget->useNEONForSinglePrecisionFP())
/* 82393*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v2f32, 0/*#Ops*/,  // Results = #1
/* 82399*/            OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 82402*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                          MVT::v2f32, 3/*#Ops*/, 1, 0, 2,  // Results = #3
/* 82411*/            OPC_EmitInteger, MVT::i32, 14, 
/* 82414*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82417*/            OPC_EmitNode1, TARGET_VAL(ARM::VCVTf2ud), 0,
                          MVT::v2f32, 3/*#Ops*/, 3, 4, 5,  // Results = #6
/* 82426*/            OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 82429*/            OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                          MVT::i32, 2/*#Ops*/, 6, 7, 
                      // Src: (fp_to_uint:{ *:[i32] } SPR:{ *:[f32] }:$a) - Complexity = 3
                      // Dst: (EXTRACT_SUBREG:{ *:[i32] } (VCVTf2ud:{ *:[v2f32] } (INSERT_SUBREG:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), SPR:{ *:[f32] }:$a, ssub_0:{ *:[i32] })), ssub_0:{ *:[i32] })
/* 82437*/          0, /*End of Scope*/
/* 82438*/        /*Scope*/ 30, /*->82469*/
/* 82439*/          OPC_CheckChild0Type, MVT::f16,
/* 82441*/          OPC_CheckPatternPredicate, 27, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base())
/* 82443*/          OPC_EmitInteger, MVT::i32, 14, 
/* 82446*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82449*/          OPC_EmitNode1, TARGET_VAL(ARM::VTOUIZH), 0,
                        MVT::f32, 3/*#Ops*/, 0, 1, 2,  // Results = #3
/* 82458*/          OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 82461*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 3, 4, 
                    // Src: (fp_to_uint:{ *:[i32] } HPR:{ *:[f16] }:$a) - Complexity = 3
                    // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VTOUIZH:{ *:[f32] } HPR:{ *:[f16] }:$a), GPR:{ *:[i32] })
/* 82469*/        0, /*End of Scope*/
/* 82470*/      /*SwitchType*/ 19, MVT::v2i32,// ->82491
/* 82472*/        OPC_CheckChild0Type, MVT::v2f32,
/* 82474*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 82476*/        OPC_EmitInteger, MVT::i32, 14, 
/* 82479*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82482*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTf2ud), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (fp_to_uint:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vm) - Complexity = 3
                  // Dst: (VCVTf2ud:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vm)
/* 82491*/      /*SwitchType*/ 47, MVT::v4i32,// ->82540
/* 82493*/        OPC_CheckChild0Type, MVT::v4f32,
/* 82495*/        OPC_Scope, 17, /*->82514*/ // 2 children in Scope
/* 82497*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 82499*/          OPC_EmitInteger, MVT::i32, 14, 
/* 82502*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82505*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTf2uq), 0,
                        MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (fp_to_uint:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vm) - Complexity = 3
                    // Dst: (VCVTf2uq:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vm)
/* 82514*/        /*Scope*/ 24, /*->82539*/
/* 82515*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 82517*/          OPC_EmitInteger, MVT::i32, 0, 
/* 82520*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82523*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 82529*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCVTu32f32z), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (fp_to_uint:{ *:[v4i32] } MQPR:{ *:[v4f32] }:$src) - Complexity = 3
                    // Dst: (MVE_VCVTu32f32z:{ *:[v4i32] } MQPR:{ *:[v4f32] }:$src)
/* 82539*/        0, /*End of Scope*/
/* 82540*/      /*SwitchType*/ 19, MVT::v4i16,// ->82561
/* 82542*/        OPC_CheckChild0Type, MVT::v4f16,
/* 82544*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 82546*/        OPC_EmitInteger, MVT::i32, 14, 
/* 82549*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82552*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTh2ud), 0,
                      MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (fp_to_uint:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vm) - Complexity = 3
                  // Dst: (VCVTh2ud:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vm)
/* 82561*/      /*SwitchType*/ 45, MVT::v8i16,// ->82608
/* 82563*/        OPC_Scope, 17, /*->82582*/ // 2 children in Scope
/* 82565*/          OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 82567*/          OPC_EmitInteger, MVT::i32, 14, 
/* 82570*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82573*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTh2uq), 0,
                        MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (fp_to_uint:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vm) - Complexity = 3
                    // Dst: (VCVTh2uq:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vm)
/* 82582*/        /*Scope*/ 24, /*->82607*/
/* 82583*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 82585*/          OPC_EmitInteger, MVT::i32, 0, 
/* 82588*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82591*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 82597*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCVTu16f16z), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (fp_to_uint:{ *:[v8i16] } MQPR:{ *:[v8f16] }:$src) - Complexity = 3
                    // Dst: (MVE_VCVTu16f16z:{ *:[v8i16] } MQPR:{ *:[v8f16] }:$src)
/* 82607*/        0, /*End of Scope*/
/* 82608*/      /*SwitchType*/ 27, MVT::v4i1,// ->82637
/* 82610*/        OPC_CheckChild0Type, MVT::v4f32,
/* 82612*/        OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 82614*/        OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 82617*/        OPC_EmitInteger, MVT::i32, 1, 
/* 82620*/        OPC_EmitInteger, MVT::i32, 0, 
/* 82623*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82626*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                      MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (fp_to_uint:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1) - Complexity = 3
                  // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, ZR:{ *:[i32] }, 1:{ *:[i32] })
/* 82637*/      /*SwitchType*/ 25, MVT::v8i1,// ->82664
/* 82639*/        OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 82641*/        OPC_EmitRegister, MVT::i32, ARM::ZR,
/* 82644*/        OPC_EmitInteger, MVT::i32, 1, 
/* 82647*/        OPC_EmitInteger, MVT::i32, 0, 
/* 82650*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82653*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                      MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (fp_to_uint:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1) - Complexity = 3
                  // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, ZR:{ *:[i32] }, 1:{ *:[i32] })
/* 82664*/      0, // EndSwitchType
/* 82665*/    0, /*End of Scope*/
/* 82666*/  /*SwitchOpcode*/ 110|128,2/*366*/, TARGET_VAL(ISD::Constant),// ->83036
/* 82670*/    OPC_RecordNode, // #0 = $imm
/* 82671*/    OPC_CheckType, MVT::i32,
/* 82673*/    OPC_Scope, 25, /*->82700*/ // 12 children in Scope
/* 82675*/      OPC_CheckPredicate, 6, // Predicate_t2_so_imm
/* 82677*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 82679*/      OPC_EmitConvertToTarget, 0,
/* 82681*/      OPC_EmitInteger, MVT::i32, 14, 
/* 82684*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82687*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82690*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MOVi), 0,
                    MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                // Src: (imm:{ *:[i32] })<<P:Predicate_t2_so_imm>>:$imm - Complexity = 5
                // Dst: (t2MOVi:{ *:[i32] } (imm:{ *:[i32] }):$imm)
/* 82700*/    /*Scope*/ 25, /*->82726*/
/* 82701*/      OPC_CheckPredicate, 11, // Predicate_mod_imm
/* 82703*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 82705*/      OPC_EmitConvertToTarget, 0,
/* 82707*/      OPC_EmitInteger, MVT::i32, 14, 
/* 82710*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82713*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82716*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MOVi), 0,
                    MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                // Src: (imm:{ *:[i32] })<<P:Predicate_mod_imm>>:$imm - Complexity = 4
                // Dst: (MOVi:{ *:[i32] } (imm:{ *:[i32] }):$imm)
/* 82726*/    /*Scope*/ 21, /*->82748*/
/* 82727*/      OPC_CheckPredicate, 54, // Predicate_imm0_65535
/* 82729*/      OPC_CheckPatternPredicate, 3, // (Subtarget->hasV6T2Ops()) && (!Subtarget->isThumb())
/* 82731*/      OPC_EmitConvertToTarget, 0,
/* 82733*/      OPC_EmitInteger, MVT::i32, 14, 
/* 82736*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82739*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MOVi16), 0,
                    MVT::i32, 3/*#Ops*/, 1, 2, 3, 
                // Src: (imm:{ *:[i32] })<<P:Predicate_imm0_65535>>:$imm - Complexity = 4
                // Dst: (MOVi16:{ *:[i32] } (imm:{ *:[i32] }):$imm)
/* 82748*/    /*Scope*/ 28, /*->82777*/
/* 82749*/      OPC_CheckPredicate, 26, // Predicate_mod_imm_not
/* 82751*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 82753*/      OPC_EmitConvertToTarget, 0,
/* 82755*/      OPC_EmitNodeXForm, 9, 1, // imm_not_XFORM
/* 82758*/      OPC_EmitInteger, MVT::i32, 14, 
/* 82761*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82764*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82767*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVNi), 0,
                    MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                // Src: (imm:{ *:[i32] })<<P:Predicate_mod_imm_not>><<X:imm_not_XFORM>>:$imm - Complexity = 4
                // Dst: (MVNi:{ *:[i32] } (imm_not_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$imm))
/* 82777*/    /*Scope*/ 13, /*->82791*/
/* 82778*/      OPC_CheckPredicate, 86, // Predicate_arm_i32imm
/* 82780*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 82782*/      OPC_EmitConvertToTarget, 0,
/* 82784*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MOVi32imm), 0,
                    MVT::i32, 1/*#Ops*/, 1, 
                // Src: (imm:{ *:[i32] })<<P:Predicate_arm_i32imm>>:$src - Complexity = 4
                // Dst: (MOVi32imm:{ *:[i32] } (imm:{ *:[i32] }):$src)
/* 82791*/    /*Scope*/ 25, /*->82817*/
/* 82792*/      OPC_CheckPredicate, 55, // Predicate_imm0_255
/* 82794*/      OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 82796*/      OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 82799*/      OPC_EmitConvertToTarget, 0,
/* 82801*/      OPC_EmitInteger, MVT::i32, 14, 
/* 82804*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82807*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::tMOVi8), 0,
                    MVT::i32, 4/*#Ops*/, 1, 2, 3, 4, 
                // Src: (imm:{ *:[i32] })<<P:Predicate_imm0_255>>:$imm8 - Complexity = 4
                // Dst: (tMOVi8:{ *:[i32] } (imm:{ *:[i32] }):$imm8)
/* 82817*/    /*Scope*/ 21, /*->82839*/
/* 82818*/      OPC_CheckPredicate, 54, // Predicate_imm0_65535
/* 82820*/      OPC_CheckPatternPredicate, 5, // (Subtarget->hasV8MBaselineOps()) && (Subtarget->isThumb())
/* 82822*/      OPC_EmitConvertToTarget, 0,
/* 82824*/      OPC_EmitInteger, MVT::i32, 14, 
/* 82827*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82830*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MOVi16), 0,
                    MVT::i32, 3/*#Ops*/, 1, 2, 3, 
                // Src: (imm:{ *:[i32] })<<P:Predicate_imm0_65535>>:$imm - Complexity = 4
                // Dst: (t2MOVi16:{ *:[i32] } (imm:{ *:[i32] }):$imm)
/* 82839*/    /*Scope*/ 28, /*->82868*/
/* 82840*/      OPC_CheckPredicate, 12, // Predicate_t2_so_imm_not
/* 82842*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 82844*/      OPC_EmitConvertToTarget, 0,
/* 82846*/      OPC_EmitNodeXForm, 1, 1, // t2_so_imm_not_XFORM
/* 82849*/      OPC_EmitInteger, MVT::i32, 14, 
/* 82852*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82855*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82858*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MVNi), 0,
                    MVT::i32, 4/*#Ops*/, 2, 3, 4, 5, 
                // Src: (imm:{ *:[i32] })<<P:Predicate_t2_so_imm_not>><<X:t2_so_imm_not_XFORM>>:$src - Complexity = 4
                // Dst: (t2MVNi:{ *:[i32] } (t2_so_imm_not_XFORM:{ *:[i32] } (imm:{ *:[i32] })<<P:Predicate_t2_so_imm_not>>:$src))
/* 82868*/    /*Scope*/ 53, /*->82922*/
/* 82869*/      OPC_CheckPredicate, 87, // Predicate_thumb_immshifted
/* 82871*/      OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 82873*/      OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 82876*/      OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 82879*/      OPC_EmitConvertToTarget, 0,
/* 82881*/      OPC_EmitNodeXForm, 20, 3, // thumb_immshifted_val
/* 82884*/      OPC_EmitInteger, MVT::i32, 14, 
/* 82887*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82890*/      OPC_EmitNode1, TARGET_VAL(ARM::tMOVi8), 0,
                    MVT::i32, 4/*#Ops*/, 2, 4, 5, 6,  // Results = #7
/* 82900*/      OPC_EmitConvertToTarget, 0,
/* 82902*/      OPC_EmitNodeXForm, 21, 8, // thumb_immshifted_shamt
/* 82905*/      OPC_EmitInteger, MVT::i32, 14, 
/* 82908*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82911*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::tLSLri), 0,
                    MVT::i32, 5/*#Ops*/, 1, 7, 9, 10, 11, 
                // Src: (imm:{ *:[i32] })<<P:Predicate_thumb_immshifted>>:$src - Complexity = 4
                // Dst: (tLSLri:{ *:[i32] } (tMOVi8:{ *:[i32] } (thumb_immshifted_val:{ *:[i32] } (imm:{ *:[i32] }):$src)), (thumb_immshifted_shamt:{ *:[i32] } (imm:{ *:[i32] }):$src))
/* 82922*/    /*Scope*/ 47, /*->82970*/
/* 82923*/      OPC_CheckPredicate, 88, // Predicate_imm0_255_comp
/* 82925*/      OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 82927*/      OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 82930*/      OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 82933*/      OPC_EmitConvertToTarget, 0,
/* 82935*/      OPC_EmitNodeXForm, 9, 3, // imm_not_XFORM
/* 82938*/      OPC_EmitInteger, MVT::i32, 14, 
/* 82941*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82944*/      OPC_EmitNode1, TARGET_VAL(ARM::tMOVi8), 0,
                    MVT::i32, 4/*#Ops*/, 2, 4, 5, 6,  // Results = #7
/* 82954*/      OPC_EmitInteger, MVT::i32, 14, 
/* 82957*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82960*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::tMVN), 0,
                    MVT::i32, 4/*#Ops*/, 1, 7, 8, 9, 
                // Src: (imm:{ *:[i32] })<<P:Predicate_imm0_255_comp>>:$src - Complexity = 4
                // Dst: (tMVN:{ *:[i32] } (tMOVi8:{ *:[i32] } (imm_not_XFORM:{ *:[i32] } (imm:{ *:[i32] }):$src)))
/* 82970*/    /*Scope*/ 52, /*->83023*/
/* 82971*/      OPC_CheckPredicate, 89, // Predicate_imm256_510
/* 82973*/      OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 82975*/      OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 82978*/      OPC_EmitRegister, MVT::i32, ARM::CPSR,
/* 82981*/      OPC_EmitInteger, MVT::i32, 127|128,1/*255*/, 
/* 82985*/      OPC_EmitInteger, MVT::i32, 14, 
/* 82988*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 82991*/      OPC_EmitNode1, TARGET_VAL(ARM::tMOVi8), 0,
                    MVT::i32, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 83001*/      OPC_EmitConvertToTarget, 0,
/* 83003*/      OPC_EmitNodeXForm, 22, 7, // thumb_imm256_510_addend
/* 83006*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83009*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83012*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::tADDi8), 0,
                    MVT::i32, 5/*#Ops*/, 1, 6, 8, 9, 10, 
                // Src: (imm:{ *:[i32] })<<P:Predicate_imm256_510>>:$src - Complexity = 4
                // Dst: (tADDi8:{ *:[i32] } (tMOVi8:{ *:[i32] } 255:{ *:[i32] }), (thumb_imm256_510_addend:{ *:[i32] } (imm:{ *:[i32] }):$src))
/* 83023*/    /*Scope*/ 11, /*->83035*/
/* 83024*/      OPC_CheckPatternPredicate, 81, // (Subtarget->isThumb()) && (Subtarget->useMovt())
/* 83026*/      OPC_EmitConvertToTarget, 0,
/* 83028*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2MOVi32imm), 0,
                    MVT::i32, 1/*#Ops*/, 1, 
                // Src: (imm:{ *:[i32] }):$src - Complexity = 3
                // Dst: (t2MOVi32imm:{ *:[i32] } (imm:{ *:[i32] }):$src)
/* 83035*/    0, /*End of Scope*/
/* 83036*/  /*SwitchOpcode*/ 30, TARGET_VAL(ISD::TRAP),// ->83069
/* 83039*/    OPC_RecordNode, // #0 = 'trap' chained node
/* 83040*/    OPC_Scope, 8, /*->83050*/ // 3 children in Scope
/* 83042*/      OPC_CheckPatternPredicate, 82, // (!Subtarget->isThumb()) && (Subtarget->useNaClTrap())
/* 83044*/      OPC_EmitMergeInputChains1_0,
/* 83045*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::TRAPNaCl), 0|OPFL_Chain,
                    0/*#Ops*/, 
                // Src: (trap) - Complexity = 3
                // Dst: (TRAPNaCl)
/* 83050*/    /*Scope*/ 8, /*->83059*/
/* 83051*/      OPC_CheckPatternPredicate, 83, // (!Subtarget->useNaClTrap()) && (!Subtarget->isThumb())
/* 83053*/      OPC_EmitMergeInputChains1_0,
/* 83054*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::TRAP), 0|OPFL_Chain,
                    0/*#Ops*/, 
                // Src: (trap) - Complexity = 3
                // Dst: (TRAP)
/* 83059*/    /*Scope*/ 8, /*->83068*/
/* 83060*/      OPC_CheckPatternPredicate, 43, // (Subtarget->isThumb())
/* 83062*/      OPC_EmitMergeInputChains1_0,
/* 83063*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::tTRAP), 0|OPFL_Chain,
                    0/*#Ops*/, 
                // Src: (trap) - Complexity = 3
                // Dst: (tTRAP)
/* 83068*/    0, /*End of Scope*/
/* 83069*/  /*SwitchOpcode*/ 57, TARGET_VAL(ISD::DEBUGTRAP),// ->83129
/* 83072*/    OPC_RecordNode, // #0 = 'debugtrap' chained node
/* 83073*/    OPC_Scope, 12, /*->83087*/ // 4 children in Scope
/* 83075*/      OPC_CheckPatternPredicate, 60, // (Subtarget->hasV5TOps()) && (!Subtarget->isThumb())
/* 83077*/      OPC_EmitMergeInputChains1_0,
/* 83078*/      OPC_EmitInteger, MVT::i32, 0, 
/* 83081*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::BKPT), 0|OPFL_Chain,
                    1/*#Ops*/, 1, 
                // Src: (debugtrap) - Complexity = 3
                // Dst: (BKPT 0:{ *:[i32] })
/* 83087*/    /*Scope*/ 13, /*->83101*/
/* 83088*/      OPC_CheckPatternPredicate, 84, // (!Subtarget->isThumb()) && (!Subtarget->hasV5TOps())
/* 83090*/      OPC_EmitMergeInputChains1_0,
/* 83091*/      OPC_EmitInteger, MVT::i32, 126|128,1/*254*/, 
/* 83095*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::UDF), 0|OPFL_Chain,
                    1/*#Ops*/, 1, 
                // Src: (debugtrap) - Complexity = 3
                // Dst: (UDF 254:{ *:[i32] })
/* 83101*/    /*Scope*/ 12, /*->83114*/
/* 83102*/      OPC_CheckPatternPredicate, 66, // (Subtarget->hasV5TOps()) && (Subtarget->isThumb())
/* 83104*/      OPC_EmitMergeInputChains1_0,
/* 83105*/      OPC_EmitInteger, MVT::i32, 0, 
/* 83108*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::tBKPT), 0|OPFL_Chain,
                    1/*#Ops*/, 1, 
                // Src: (debugtrap) - Complexity = 3
                // Dst: (tBKPT 0:{ *:[i32] })
/* 83114*/    /*Scope*/ 13, /*->83128*/
/* 83115*/      OPC_CheckPatternPredicate, 85, // (Subtarget->isThumb()) && (!Subtarget->hasV5TOps())
/* 83117*/      OPC_EmitMergeInputChains1_0,
/* 83118*/      OPC_EmitInteger, MVT::i32, 126|128,1/*254*/, 
/* 83122*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::tUDF), 0|OPFL_Chain,
                    1/*#Ops*/, 1, 
                // Src: (debugtrap) - Complexity = 3
                // Dst: (tUDF 254:{ *:[i32] })
/* 83128*/    0, /*End of Scope*/
/* 83129*/  /*SwitchOpcode*/ 55, TARGET_VAL(ARMISD::RET_FLAG),// ->83187
/* 83132*/    OPC_RecordNode, // #0 = 'ARMretflag' chained node
/* 83133*/    OPC_CaptureGlueInput,
/* 83134*/    OPC_Scope, 16, /*->83152*/ // 3 children in Scope
/* 83136*/      OPC_CheckPatternPredicate, 67, // (Subtarget->hasV4TOps()) && (!Subtarget->isThumb())
/* 83138*/      OPC_EmitMergeInputChains1_0,
/* 83139*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83142*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83145*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::BX_RET), 0|OPFL_Chain|OPFL_GlueInput|OPFL_Variadic0,
                    2/*#Ops*/, 1, 2, 
                // Src: (ARMretflag) - Complexity = 3
                // Dst: (BX_RET)
/* 83152*/    /*Scope*/ 16, /*->83169*/
/* 83153*/      OPC_CheckPatternPredicate, 68, // (!Subtarget->isThumb()) && (!Subtarget->hasV4TOps())
/* 83155*/      OPC_EmitMergeInputChains1_0,
/* 83156*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83159*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83162*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::MOVPCLR), 0|OPFL_Chain|OPFL_GlueInput|OPFL_Variadic0,
                    2/*#Ops*/, 1, 2, 
                // Src: (ARMretflag) - Complexity = 3
                // Dst: (MOVPCLR)
/* 83169*/    /*Scope*/ 16, /*->83186*/
/* 83170*/      OPC_CheckPatternPredicate, 43, // (Subtarget->isThumb())
/* 83172*/      OPC_EmitMergeInputChains1_0,
/* 83173*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83176*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83179*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::tBX_RET), 0|OPFL_Chain|OPFL_GlueInput|OPFL_Variadic0,
                    2/*#Ops*/, 1, 2, 
                // Src: (ARMretflag) - Complexity = 3
                // Dst: (tBX_RET)
/* 83186*/    0, /*End of Scope*/
/* 83187*/  /*SwitchOpcode*/ 44, TARGET_VAL(ISD::BRIND),// ->83234
/* 83190*/    OPC_RecordNode, // #0 = 'brind' chained node
/* 83191*/    OPC_RecordChild1, // #1 = $dst
/* 83192*/    OPC_CheckChild1Type, MVT::i32,
/* 83194*/    OPC_Scope, 9, /*->83205*/ // 3 children in Scope
/* 83196*/      OPC_CheckPatternPredicate, 67, // (Subtarget->hasV4TOps()) && (!Subtarget->isThumb())
/* 83198*/      OPC_EmitMergeInputChains1_0,
/* 83199*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::BX), 0|OPFL_Chain,
                    1/*#Ops*/, 1, 
                // Src: (brind GPR:{ *:[i32] }:$dst) - Complexity = 3
                // Dst: (BX GPR:{ *:[i32] }:$dst)
/* 83205*/    /*Scope*/ 9, /*->83215*/
/* 83206*/      OPC_CheckPatternPredicate, 68, // (!Subtarget->isThumb()) && (!Subtarget->hasV4TOps())
/* 83208*/      OPC_EmitMergeInputChains1_0,
/* 83209*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::MOVPCRX), 0|OPFL_Chain,
                    1/*#Ops*/, 1, 
                // Src: (brind GPR:{ *:[i32] }:$dst) - Complexity = 3
                // Dst: (MOVPCRX GPR:{ *:[i32] }:$dst)
/* 83215*/    /*Scope*/ 17, /*->83233*/
/* 83216*/      OPC_CheckPatternPredicate, 43, // (Subtarget->isThumb())
/* 83218*/      OPC_EmitMergeInputChains1_0,
/* 83219*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83222*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83225*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::tBRIND), 0|OPFL_Chain,
                    3/*#Ops*/, 1, 2, 3, 
                // Src: (brind GPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (tBRIND GPR:{ *:[i32] }:$Rm)
/* 83233*/    0, /*End of Scope*/
/* 83234*/  /*SwitchOpcode*/ 55, TARGET_VAL(ISD::BR),// ->83292
/* 83237*/    OPC_RecordNode, // #0 = 'br' chained node
/* 83238*/    OPC_RecordChild1, // #1 = $target
/* 83239*/    OPC_MoveChild1,
/* 83240*/    OPC_CheckOpcode, TARGET_VAL(ISD::BasicBlock),
/* 83243*/    OPC_MoveParent,
/* 83244*/    OPC_Scope, 9, /*->83255*/ // 3 children in Scope
/* 83246*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 83248*/      OPC_EmitMergeInputChains1_0,
/* 83249*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::B), 0|OPFL_Chain,
                    1/*#Ops*/, 1, 
                // Src: (br (bb:{ *:[Other] }):$target) - Complexity = 3
                // Dst: (B (bb:{ *:[Other] }):$target)
/* 83255*/    /*Scope*/ 17, /*->83273*/
/* 83256*/      OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 83258*/      OPC_EmitMergeInputChains1_0,
/* 83259*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83262*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83265*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::tB), 0|OPFL_Chain,
                    3/*#Ops*/, 1, 2, 3, 
                // Src: (br (bb:{ *:[Other] }):$target) - Complexity = 3
                // Dst: (tB (bb:{ *:[Other] }):$target)
/* 83273*/    /*Scope*/ 17, /*->83291*/
/* 83274*/      OPC_CheckPatternPredicate, 5, // (Subtarget->hasV8MBaselineOps()) && (Subtarget->isThumb())
/* 83276*/      OPC_EmitMergeInputChains1_0,
/* 83277*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83280*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83283*/      OPC_MorphNodeTo0, TARGET_VAL(ARM::t2B), 0|OPFL_Chain,
                    3/*#Ops*/, 1, 2, 3, 
                // Src: (br (bb:{ *:[Other] }):$target) - Complexity = 3
                // Dst: (t2B (bb:{ *:[Other] }):$target)
/* 83291*/    0, /*End of Scope*/
/* 83292*/  /*SwitchOpcode*/ 38, TARGET_VAL(ARMISD::RRX),// ->83333
/* 83295*/    OPC_CaptureGlueInput,
/* 83296*/    OPC_RecordChild0, // #0 = $Rm
/* 83297*/    OPC_CheckType, MVT::i32,
/* 83299*/    OPC_Scope, 9, /*->83310*/ // 2 children in Scope
/* 83301*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 83303*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::RRX), 0|OPFL_GlueInput,
                    MVT::i32, 1/*#Ops*/, 0, 
                // Src: (ARMrrx:{ *:[i32] } GPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (RRX:{ *:[i32] } GPR:{ *:[i32] }:$Rm)
/* 83310*/    /*Scope*/ 21, /*->83332*/
/* 83311*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 83313*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83316*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83319*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83322*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2RRX), 0|OPFL_GlueInput,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (ARMrrx:{ *:[i32] } rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (t2RRX:{ *:[i32] } rGPR:{ *:[i32] }:$Rm)
/* 83332*/    0, /*End of Scope*/
/* 83333*/  /*SwitchOpcode*/ 35, TARGET_VAL(ARMISD::SRL_FLAG),// ->83371
/* 83336*/    OPC_RecordChild0, // #0 = $src
/* 83337*/    OPC_CheckType, MVT::i32,
/* 83339*/    OPC_Scope, 10, /*->83351*/ // 2 children in Scope
/* 83341*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 83343*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::MOVsrl_flag), 0|OPFL_GlueOutput,
                    MVT::i32, MVT::i32, 1/*#Ops*/, 0, 
                // Src: (ARMsrl_flag:{ *:[i32] } GPR:{ *:[i32] }:$src) - Complexity = 3
                // Dst: (MOVsrl_flag:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$src)
/* 83351*/    /*Scope*/ 18, /*->83370*/
/* 83352*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 83354*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83357*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83360*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::t2MOVsrl_flag), 0|OPFL_GlueOutput,
                    MVT::i32, MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (ARMsrl_flag:{ *:[i32] } rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (t2MOVsrl_flag:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rm)
/* 83370*/    0, /*End of Scope*/
/* 83371*/  /*SwitchOpcode*/ 35, TARGET_VAL(ARMISD::SRA_FLAG),// ->83409
/* 83374*/    OPC_RecordChild0, // #0 = $src
/* 83375*/    OPC_CheckType, MVT::i32,
/* 83377*/    OPC_Scope, 10, /*->83389*/ // 2 children in Scope
/* 83379*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 83381*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::MOVsra_flag), 0|OPFL_GlueOutput,
                    MVT::i32, MVT::i32, 1/*#Ops*/, 0, 
                // Src: (ARMsra_flag:{ *:[i32] } GPR:{ *:[i32] }:$src) - Complexity = 3
                // Dst: (MOVsra_flag:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$src)
/* 83389*/    /*Scope*/ 18, /*->83408*/
/* 83390*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 83392*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83395*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83398*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::t2MOVsra_flag), 0|OPFL_GlueOutput,
                    MVT::i32, MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (ARMsra_flag:{ *:[i32] } rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (t2MOVsra_flag:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rm)
/* 83408*/    0, /*End of Scope*/
/* 83409*/  /*SwitchOpcode*/ 42, TARGET_VAL(ARMISD::QADD8b),// ->83454
/* 83412*/    OPC_RecordChild0, // #0 = $Rm
/* 83413*/    OPC_RecordChild1, // #1 = $Rn
/* 83414*/    OPC_Scope, 18, /*->83434*/ // 2 children in Scope
/* 83416*/      OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 83418*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83421*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83424*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::QADD8), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (ARMqadd8b:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn) - Complexity = 3
                // Dst: (QADD8:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn)
/* 83434*/    /*Scope*/ 18, /*->83453*/
/* 83435*/      OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 83437*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83440*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83443*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2QADD8), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (ARMqadd8b:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn) - Complexity = 3
                // Dst: (t2QADD8:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn)
/* 83453*/    0, /*End of Scope*/
/* 83454*/  /*SwitchOpcode*/ 42, TARGET_VAL(ARMISD::QSUB8b),// ->83499
/* 83457*/    OPC_RecordChild0, // #0 = $Rm
/* 83458*/    OPC_RecordChild1, // #1 = $Rn
/* 83459*/    OPC_Scope, 18, /*->83479*/ // 2 children in Scope
/* 83461*/      OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 83463*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83466*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83469*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::QSUB8), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (ARMqsub8b:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn) - Complexity = 3
                // Dst: (QSUB8:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn)
/* 83479*/    /*Scope*/ 18, /*->83498*/
/* 83480*/      OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 83482*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83485*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83488*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2QSUB8), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (ARMqsub8b:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn) - Complexity = 3
                // Dst: (t2QSUB8:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn)
/* 83498*/    0, /*End of Scope*/
/* 83499*/  /*SwitchOpcode*/ 42, TARGET_VAL(ARMISD::QADD16b),// ->83544
/* 83502*/    OPC_RecordChild0, // #0 = $Rm
/* 83503*/    OPC_RecordChild1, // #1 = $Rn
/* 83504*/    OPC_Scope, 18, /*->83524*/ // 2 children in Scope
/* 83506*/      OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 83508*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83511*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83514*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::QADD16), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (ARMqadd16b:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn) - Complexity = 3
                // Dst: (QADD16:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn)
/* 83524*/    /*Scope*/ 18, /*->83543*/
/* 83525*/      OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 83527*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83530*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83533*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2QADD16), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (ARMqadd16b:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn) - Complexity = 3
                // Dst: (t2QADD16:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn)
/* 83543*/    0, /*End of Scope*/
/* 83544*/  /*SwitchOpcode*/ 42, TARGET_VAL(ARMISD::QSUB16b),// ->83589
/* 83547*/    OPC_RecordChild0, // #0 = $Rm
/* 83548*/    OPC_RecordChild1, // #1 = $Rn
/* 83549*/    OPC_Scope, 18, /*->83569*/ // 2 children in Scope
/* 83551*/      OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 83553*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83556*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83559*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::QSUB16), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (ARMqsub16b:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn) - Complexity = 3
                // Dst: (QSUB16:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn)
/* 83569*/    /*Scope*/ 18, /*->83588*/
/* 83570*/      OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 83572*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83575*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83578*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2QSUB16), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (ARMqsub16b:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn) - Complexity = 3
                // Dst: (t2QSUB16:{ *:[i32] } rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Rn)
/* 83588*/    0, /*End of Scope*/
/* 83589*/  /*SwitchOpcode*/ 74, TARGET_VAL(ISD::SMUL_LOHI),// ->83666
/* 83592*/    OPC_RecordChild0, // #0 = $Rn
/* 83593*/    OPC_RecordChild1, // #1 = $Rm
/* 83594*/    OPC_CheckType, MVT::i32,
/* 83596*/    OPC_Scope, 23, /*->83621*/ // 3 children in Scope
/* 83598*/      OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 83600*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83603*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83606*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83609*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::SMULL), 0,
                    MVT::i32, MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (smullohi:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (SMULL:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 83621*/    /*Scope*/ 23, /*->83645*/
/* 83622*/      OPC_CheckPatternPredicate, 13, // (!Subtarget->isThumb()) && (!Subtarget->hasV6Ops())
/* 83624*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83627*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83630*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83633*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::SMULLv5), 0,
                    MVT::i32, MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (smullohi:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (SMULLv5:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 83645*/    /*Scope*/ 19, /*->83665*/
/* 83646*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 83648*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83651*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83654*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::t2SMULL), 0,
                    MVT::i32, MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (smullohi:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (t2SMULL:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 83665*/    0, /*End of Scope*/
/* 83666*/  /*SwitchOpcode*/ 74, TARGET_VAL(ISD::UMUL_LOHI),// ->83743
/* 83669*/    OPC_RecordChild0, // #0 = $Rn
/* 83670*/    OPC_RecordChild1, // #1 = $Rm
/* 83671*/    OPC_CheckType, MVT::i32,
/* 83673*/    OPC_Scope, 23, /*->83698*/ // 3 children in Scope
/* 83675*/      OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 83677*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83680*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83683*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83686*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::UMULL), 0,
                    MVT::i32, MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (umullohi:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (UMULL:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 83698*/    /*Scope*/ 23, /*->83722*/
/* 83699*/      OPC_CheckPatternPredicate, 13, // (!Subtarget->isThumb()) && (!Subtarget->hasV6Ops())
/* 83701*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83704*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83707*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83710*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::UMULLv5), 0,
                    MVT::i32, MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (umullohi:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (UMULLv5:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 83722*/    /*Scope*/ 19, /*->83742*/
/* 83723*/      OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 83725*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83728*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83731*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::t2UMULL), 0,
                    MVT::i32, MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (umullohi:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (t2UMULL:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 83742*/    0, /*End of Scope*/
/* 83743*/  /*SwitchOpcode*/ 44, TARGET_VAL(ISD::MULHS),// ->83790
/* 83746*/    OPC_RecordChild0, // #0 = $Rn
/* 83747*/    OPC_RecordChild1, // #1 = $Rm
/* 83748*/    OPC_CheckType, MVT::i32,
/* 83750*/    OPC_Scope, 18, /*->83770*/ // 2 children in Scope
/* 83752*/      OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 83754*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83757*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83760*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::SMMUL), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (mulhs:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (SMMUL:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 83770*/    /*Scope*/ 18, /*->83789*/
/* 83771*/      OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 83773*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83776*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83779*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMMUL), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (mulhs:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (t2SMMUL:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 83789*/    0, /*End of Scope*/
/* 83790*/  /*SwitchOpcode*/ 45, TARGET_VAL(ARMISD::SMMLSR),// ->83838
/* 83793*/    OPC_RecordChild0, // #0 = $Rn
/* 83794*/    OPC_RecordChild1, // #1 = $Rm
/* 83795*/    OPC_RecordChild2, // #2 = $Ra
/* 83796*/    OPC_Scope, 19, /*->83817*/ // 2 children in Scope
/* 83798*/      OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 83800*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83803*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83806*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::SMMLSR), 0,
                    MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (ARMsmmlsr:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra) - Complexity = 3
                // Dst: (SMMLSR:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$Ra)
/* 83817*/    /*Scope*/ 19, /*->83837*/
/* 83818*/      OPC_CheckPatternPredicate, 10, // (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps())
/* 83820*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83823*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83826*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMMLSR), 0,
                    MVT::i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (ARMsmmlsr:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra) - Complexity = 3
                // Dst: (t2SMMLSR:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$Ra)
/* 83837*/    0, /*End of Scope*/
/* 83838*/  /*SwitchOpcode*/ 44, TARGET_VAL(ARMISD::SMULWB),// ->83885
/* 83841*/    OPC_RecordChild0, // #0 = $Rn
/* 83842*/    OPC_RecordChild1, // #1 = $Rm
/* 83843*/    OPC_CheckType, MVT::i32,
/* 83845*/    OPC_Scope, 18, /*->83865*/ // 2 children in Scope
/* 83847*/      OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 83849*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83852*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83855*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::SMULWB), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (ARMsmulwb:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (SMULWB:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 83865*/    /*Scope*/ 18, /*->83884*/
/* 83866*/      OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 83868*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83871*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83874*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMULWB), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (ARMsmulwb:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (t2SMULWB:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 83884*/    0, /*End of Scope*/
/* 83885*/  /*SwitchOpcode*/ 44, TARGET_VAL(ARMISD::SMULWT),// ->83932
/* 83888*/    OPC_RecordChild0, // #0 = $Rn
/* 83889*/    OPC_RecordChild1, // #1 = $Rm
/* 83890*/    OPC_CheckType, MVT::i32,
/* 83892*/    OPC_Scope, 18, /*->83912*/ // 2 children in Scope
/* 83894*/      OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 83896*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83899*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83902*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::SMULWT), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (ARMsmulwt:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (SMULWT:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 83912*/    /*Scope*/ 18, /*->83931*/
/* 83913*/      OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 83915*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83918*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83921*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SMULWT), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (ARMsmulwt:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (t2SMULWT:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 83931*/    0, /*End of Scope*/
/* 83932*/  /*SwitchOpcode*/ 50, TARGET_VAL(ARMISD::SMLALBB),// ->83985
/* 83935*/    OPC_RecordChild0, // #0 = $Rn
/* 83936*/    OPC_RecordChild1, // #1 = $Rm
/* 83937*/    OPC_RecordChild2, // #2 = $RLo
/* 83938*/    OPC_RecordChild3, // #3 = $RHi
/* 83939*/    OPC_Scope, 21, /*->83962*/ // 2 children in Scope
/* 83941*/      OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 83943*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83946*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83949*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::SMLALBB), 0,
                    MVT::i32, MVT::i32, 6/*#Ops*/, 0, 1, 2, 3, 4, 5, 
                // Src: (ARMsmlalbb:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$RLo, GPR:{ *:[i32] }:$RHi) - Complexity = 3
                // Dst: (SMLALBB:{ *:[i32] }:{ *:[i32] } ?:{ *:[i32] }:$Rn, ?:{ *:[i32] }:$Rm, ?:{ *:[i32] }:$RLo, ?:{ *:[i32] }:$RHi)
/* 83962*/    /*Scope*/ 21, /*->83984*/
/* 83963*/      OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 83965*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83968*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 83971*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::t2SMLALBB), 0,
                    MVT::i32, MVT::i32, 6/*#Ops*/, 0, 1, 2, 3, 4, 5, 
                // Src: (ARMsmlalbb:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$RLo, GPR:{ *:[i32] }:$RHi) - Complexity = 3
                // Dst: (t2SMLALBB:{ *:[i32] }:{ *:[i32] } ?:{ *:[i32] }:$Rn, ?:{ *:[i32] }:$Rm, ?:{ *:[i32] }:$RLo, ?:{ *:[i32] }:$RHi)
/* 83984*/    0, /*End of Scope*/
/* 83985*/  /*SwitchOpcode*/ 50, TARGET_VAL(ARMISD::SMLALBT),// ->84038
/* 83988*/    OPC_RecordChild0, // #0 = $Rn
/* 83989*/    OPC_RecordChild1, // #1 = $Rm
/* 83990*/    OPC_RecordChild2, // #2 = $RLo
/* 83991*/    OPC_RecordChild3, // #3 = $RHi
/* 83992*/    OPC_Scope, 21, /*->84015*/ // 2 children in Scope
/* 83994*/      OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 83996*/      OPC_EmitInteger, MVT::i32, 14, 
/* 83999*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84002*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::SMLALBT), 0,
                    MVT::i32, MVT::i32, 6/*#Ops*/, 0, 1, 2, 3, 4, 5, 
                // Src: (ARMsmlalbt:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$RLo, GPR:{ *:[i32] }:$RHi) - Complexity = 3
                // Dst: (SMLALBT:{ *:[i32] }:{ *:[i32] } ?:{ *:[i32] }:$Rn, ?:{ *:[i32] }:$Rm, ?:{ *:[i32] }:$RLo, ?:{ *:[i32] }:$RHi)
/* 84015*/    /*Scope*/ 21, /*->84037*/
/* 84016*/      OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 84018*/      OPC_EmitInteger, MVT::i32, 14, 
/* 84021*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84024*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::t2SMLALBT), 0,
                    MVT::i32, MVT::i32, 6/*#Ops*/, 0, 1, 2, 3, 4, 5, 
                // Src: (ARMsmlalbt:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$RLo, GPR:{ *:[i32] }:$RHi) - Complexity = 3
                // Dst: (t2SMLALBT:{ *:[i32] }:{ *:[i32] } ?:{ *:[i32] }:$Rn, ?:{ *:[i32] }:$Rm, ?:{ *:[i32] }:$RLo, ?:{ *:[i32] }:$RHi)
/* 84037*/    0, /*End of Scope*/
/* 84038*/  /*SwitchOpcode*/ 50, TARGET_VAL(ARMISD::SMLALTB),// ->84091
/* 84041*/    OPC_RecordChild0, // #0 = $Rn
/* 84042*/    OPC_RecordChild1, // #1 = $Rm
/* 84043*/    OPC_RecordChild2, // #2 = $RLo
/* 84044*/    OPC_RecordChild3, // #3 = $RHi
/* 84045*/    OPC_Scope, 21, /*->84068*/ // 2 children in Scope
/* 84047*/      OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 84049*/      OPC_EmitInteger, MVT::i32, 14, 
/* 84052*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84055*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::SMLALTB), 0,
                    MVT::i32, MVT::i32, 6/*#Ops*/, 0, 1, 2, 3, 4, 5, 
                // Src: (ARMsmlaltb:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$RLo, GPR:{ *:[i32] }:$RHi) - Complexity = 3
                // Dst: (SMLALTB:{ *:[i32] }:{ *:[i32] } ?:{ *:[i32] }:$Rn, ?:{ *:[i32] }:$Rm, ?:{ *:[i32] }:$RLo, ?:{ *:[i32] }:$RHi)
/* 84068*/    /*Scope*/ 21, /*->84090*/
/* 84069*/      OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 84071*/      OPC_EmitInteger, MVT::i32, 14, 
/* 84074*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84077*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::t2SMLALTB), 0,
                    MVT::i32, MVT::i32, 6/*#Ops*/, 0, 1, 2, 3, 4, 5, 
                // Src: (ARMsmlaltb:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$RLo, GPR:{ *:[i32] }:$RHi) - Complexity = 3
                // Dst: (t2SMLALTB:{ *:[i32] }:{ *:[i32] } ?:{ *:[i32] }:$Rn, ?:{ *:[i32] }:$Rm, ?:{ *:[i32] }:$RLo, ?:{ *:[i32] }:$RHi)
/* 84090*/    0, /*End of Scope*/
/* 84091*/  /*SwitchOpcode*/ 50, TARGET_VAL(ARMISD::SMLALTT),// ->84144
/* 84094*/    OPC_RecordChild0, // #0 = $Rn
/* 84095*/    OPC_RecordChild1, // #1 = $Rm
/* 84096*/    OPC_RecordChild2, // #2 = $RLo
/* 84097*/    OPC_RecordChild3, // #3 = $RHi
/* 84098*/    OPC_Scope, 21, /*->84121*/ // 2 children in Scope
/* 84100*/      OPC_CheckPatternPredicate, 20, // (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb())
/* 84102*/      OPC_EmitInteger, MVT::i32, 14, 
/* 84105*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84108*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::SMLALTT), 0,
                    MVT::i32, MVT::i32, 6/*#Ops*/, 0, 1, 2, 3, 4, 5, 
                // Src: (ARMsmlaltt:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$RLo, GPR:{ *:[i32] }:$RHi) - Complexity = 3
                // Dst: (SMLALTT:{ *:[i32] }:{ *:[i32] } ?:{ *:[i32] }:$Rn, ?:{ *:[i32] }:$Rm, ?:{ *:[i32] }:$RLo, ?:{ *:[i32] }:$RHi)
/* 84121*/    /*Scope*/ 21, /*->84143*/
/* 84122*/      OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 84124*/      OPC_EmitInteger, MVT::i32, 14, 
/* 84127*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84130*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::t2SMLALTT), 0,
                    MVT::i32, MVT::i32, 6/*#Ops*/, 0, 1, 2, 3, 4, 5, 
                // Src: (ARMsmlaltt:{ *:[i32] }:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm, GPR:{ *:[i32] }:$RLo, GPR:{ *:[i32] }:$RHi) - Complexity = 3
                // Dst: (t2SMLALTT:{ *:[i32] }:{ *:[i32] } ?:{ *:[i32] }:$Rn, ?:{ *:[i32] }:$Rm, ?:{ *:[i32] }:$RLo, ?:{ *:[i32] }:$RHi)
/* 84143*/    0, /*End of Scope*/
/* 84144*/  /*SwitchOpcode*/ 50, TARGET_VAL(ARMISD::SMLALD),// ->84197
/* 84147*/    OPC_RecordChild0, // #0 = $Rn
/* 84148*/    OPC_RecordChild1, // #1 = $Rm
/* 84149*/    OPC_RecordChild2, // #2 = $RLo
/* 84150*/    OPC_RecordChild3, // #3 = $RHi
/* 84151*/    OPC_Scope, 21, /*->84174*/ // 2 children in Scope
/* 84153*/      OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 84155*/      OPC_EmitInteger, MVT::i32, 14, 
/* 84158*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84161*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::SMLALD), 0,
                    MVT::i32, MVT::i32, 6/*#Ops*/, 0, 1, 2, 3, 4, 5, 
                // Src: (ARMSmlald:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$RLo, GPRnopc:{ *:[i32] }:$RHi) - Complexity = 3
                // Dst: (SMLALD:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$RLo, GPRnopc:{ *:[i32] }:$RHi)
/* 84174*/    /*Scope*/ 21, /*->84196*/
/* 84175*/      OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 84177*/      OPC_EmitInteger, MVT::i32, 14, 
/* 84180*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84183*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::t2SMLALD), 0,
                    MVT::i32, MVT::i32, 6/*#Ops*/, 0, 1, 2, 3, 4, 5, 
                // Src: (ARMSmlald:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$RLo, rGPR:{ *:[i32] }:$RHi) - Complexity = 3
                // Dst: (t2SMLALD:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$RLo, rGPR:{ *:[i32] }:$RHi)
/* 84196*/    0, /*End of Scope*/
/* 84197*/  /*SwitchOpcode*/ 50, TARGET_VAL(ARMISD::SMLALDX),// ->84250
/* 84200*/    OPC_RecordChild0, // #0 = $Rn
/* 84201*/    OPC_RecordChild1, // #1 = $Rm
/* 84202*/    OPC_RecordChild2, // #2 = $RLo
/* 84203*/    OPC_RecordChild3, // #3 = $RHi
/* 84204*/    OPC_Scope, 21, /*->84227*/ // 2 children in Scope
/* 84206*/      OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 84208*/      OPC_EmitInteger, MVT::i32, 14, 
/* 84211*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84214*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::SMLALDX), 0,
                    MVT::i32, MVT::i32, 6/*#Ops*/, 0, 1, 2, 3, 4, 5, 
                // Src: (ARMSmlaldx:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$RLo, GPRnopc:{ *:[i32] }:$RHi) - Complexity = 3
                // Dst: (SMLALDX:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$RLo, GPRnopc:{ *:[i32] }:$RHi)
/* 84227*/    /*Scope*/ 21, /*->84249*/
/* 84228*/      OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 84230*/      OPC_EmitInteger, MVT::i32, 14, 
/* 84233*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84236*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::t2SMLALDX), 0,
                    MVT::i32, MVT::i32, 6/*#Ops*/, 0, 1, 2, 3, 4, 5, 
                // Src: (ARMSmlaldx:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$RLo, rGPR:{ *:[i32] }:$RHi) - Complexity = 3
                // Dst: (t2SMLALDX:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$RLo, rGPR:{ *:[i32] }:$RHi)
/* 84249*/    0, /*End of Scope*/
/* 84250*/  /*SwitchOpcode*/ 50, TARGET_VAL(ARMISD::SMLSLD),// ->84303
/* 84253*/    OPC_RecordChild0, // #0 = $Rn
/* 84254*/    OPC_RecordChild1, // #1 = $Rm
/* 84255*/    OPC_RecordChild2, // #2 = $RLo
/* 84256*/    OPC_RecordChild3, // #3 = $RHi
/* 84257*/    OPC_Scope, 21, /*->84280*/ // 2 children in Scope
/* 84259*/      OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 84261*/      OPC_EmitInteger, MVT::i32, 14, 
/* 84264*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84267*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::SMLSLD), 0,
                    MVT::i32, MVT::i32, 6/*#Ops*/, 0, 1, 2, 3, 4, 5, 
                // Src: (ARMSmlsld:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$RLo, GPRnopc:{ *:[i32] }:$RHi) - Complexity = 3
                // Dst: (SMLSLD:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$RLo, GPRnopc:{ *:[i32] }:$RHi)
/* 84280*/    /*Scope*/ 21, /*->84302*/
/* 84281*/      OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 84283*/      OPC_EmitInteger, MVT::i32, 14, 
/* 84286*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84289*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::t2SMLSLD), 0,
                    MVT::i32, MVT::i32, 6/*#Ops*/, 0, 1, 2, 3, 4, 5, 
                // Src: (ARMSmlsld:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$RLo, rGPR:{ *:[i32] }:$RHi) - Complexity = 3
                // Dst: (t2SMLSLD:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$RLo, rGPR:{ *:[i32] }:$RHi)
/* 84302*/    0, /*End of Scope*/
/* 84303*/  /*SwitchOpcode*/ 50, TARGET_VAL(ARMISD::SMLSLDX),// ->84356
/* 84306*/    OPC_RecordChild0, // #0 = $Rn
/* 84307*/    OPC_RecordChild1, // #1 = $Rm
/* 84308*/    OPC_RecordChild2, // #2 = $RLo
/* 84309*/    OPC_RecordChild3, // #3 = $RHi
/* 84310*/    OPC_Scope, 21, /*->84333*/ // 2 children in Scope
/* 84312*/      OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 84314*/      OPC_EmitInteger, MVT::i32, 14, 
/* 84317*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84320*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::SMLSLDX), 0,
                    MVT::i32, MVT::i32, 6/*#Ops*/, 0, 1, 2, 3, 4, 5, 
                // Src: (ARMSmlsldx:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$RLo, GPRnopc:{ *:[i32] }:$RHi) - Complexity = 3
                // Dst: (SMLSLDX:{ *:[i32] }:{ *:[i32] } GPRnopc:{ *:[i32] }:$Rn, GPRnopc:{ *:[i32] }:$Rm, GPRnopc:{ *:[i32] }:$RLo, GPRnopc:{ *:[i32] }:$RHi)
/* 84333*/    /*Scope*/ 21, /*->84355*/
/* 84334*/      OPC_CheckPatternPredicate, 2, // (Subtarget->hasDSP()) && (Subtarget->isThumb2())
/* 84336*/      OPC_EmitInteger, MVT::i32, 14, 
/* 84339*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84342*/      OPC_MorphNodeTo2, TARGET_VAL(ARM::t2SMLSLDX), 0,
                    MVT::i32, MVT::i32, 6/*#Ops*/, 0, 1, 2, 3, 4, 5, 
                // Src: (ARMSmlsldx:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$RLo, rGPR:{ *:[i32] }:$RHi) - Complexity = 3
                // Dst: (t2SMLSLDX:{ *:[i32] }:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm, rGPR:{ *:[i32] }:$RLo, rGPR:{ *:[i32] }:$RHi)
/* 84355*/    0, /*End of Scope*/
/* 84356*/  /*SwitchOpcode*/ 44, TARGET_VAL(ISD::SDIV),// ->84403
/* 84359*/    OPC_RecordChild0, // #0 = $Rn
/* 84360*/    OPC_RecordChild1, // #1 = $Rm
/* 84361*/    OPC_CheckType, MVT::i32,
/* 84363*/    OPC_Scope, 18, /*->84383*/ // 2 children in Scope
/* 84365*/      OPC_CheckPatternPredicate, 86, // (Subtarget->hasDivideInARMMode()) && (!Subtarget->isThumb())
/* 84367*/      OPC_EmitInteger, MVT::i32, 14, 
/* 84370*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84373*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::SDIV), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (sdiv:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (SDIV:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 84383*/    /*Scope*/ 18, /*->84402*/
/* 84384*/      OPC_CheckPatternPredicate, 87, // (Subtarget->hasDivideInThumbMode()) && (Subtarget->hasV8MBaselineOps()) && (Subtarget->isThumb())
/* 84386*/      OPC_EmitInteger, MVT::i32, 14, 
/* 84389*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84392*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2SDIV), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (sdiv:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (t2SDIV:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 84402*/    0, /*End of Scope*/
/* 84403*/  /*SwitchOpcode*/ 44, TARGET_VAL(ISD::UDIV),// ->84450
/* 84406*/    OPC_RecordChild0, // #0 = $Rn
/* 84407*/    OPC_RecordChild1, // #1 = $Rm
/* 84408*/    OPC_CheckType, MVT::i32,
/* 84410*/    OPC_Scope, 18, /*->84430*/ // 2 children in Scope
/* 84412*/      OPC_CheckPatternPredicate, 86, // (Subtarget->hasDivideInARMMode()) && (!Subtarget->isThumb())
/* 84414*/      OPC_EmitInteger, MVT::i32, 14, 
/* 84417*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84420*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::UDIV), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (udiv:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (UDIV:{ *:[i32] } GPR:{ *:[i32] }:$Rn, GPR:{ *:[i32] }:$Rm)
/* 84430*/    /*Scope*/ 18, /*->84449*/
/* 84431*/      OPC_CheckPatternPredicate, 87, // (Subtarget->hasDivideInThumbMode()) && (Subtarget->hasV8MBaselineOps()) && (Subtarget->isThumb())
/* 84433*/      OPC_EmitInteger, MVT::i32, 14, 
/* 84436*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84439*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2UDIV), 0,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (udiv:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                // Dst: (t2UDIV:{ *:[i32] } rGPR:{ *:[i32] }:$Rn, rGPR:{ *:[i32] }:$Rm)
/* 84449*/    0, /*End of Scope*/
/* 84450*/  /*SwitchOpcode*/ 127|128,1/*255*/, TARGET_VAL(ISD::CTLZ),// ->84709
/* 84454*/    OPC_RecordChild0, // #0 = $Rm
/* 84455*/    OPC_SwitchType /*7 cases */, 40, MVT::i32,// ->84498
/* 84458*/      OPC_CheckChild0Type, MVT::i32,
/* 84460*/      OPC_Scope, 17, /*->84479*/ // 2 children in Scope
/* 84462*/        OPC_CheckPatternPredicate, 60, // (Subtarget->hasV5TOps()) && (!Subtarget->isThumb())
/* 84464*/        OPC_EmitInteger, MVT::i32, 14, 
/* 84467*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84470*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::CLZ), 0,
                      MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ctlz:{ *:[i32] } GPR:{ *:[i32] }:$Rm) - Complexity = 3
                  // Dst: (CLZ:{ *:[i32] } GPR:{ *:[i32] }:$Rm)
/* 84479*/      /*Scope*/ 17, /*->84497*/
/* 84480*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 84482*/        OPC_EmitInteger, MVT::i32, 14, 
/* 84485*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84488*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2CLZ), 0,
                      MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ctlz:{ *:[i32] } rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                  // Dst: (t2CLZ:{ *:[i32] } rGPR:{ *:[i32] }:$Rm)
/* 84497*/      0, /*End of Scope*/
/* 84498*/    /*SwitchType*/ 19, MVT::v8i8,// ->84519
/* 84500*/      OPC_CheckChild0Type, MVT::v8i8,
/* 84502*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 84504*/      OPC_EmitInteger, MVT::i32, 14, 
/* 84507*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84510*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLZv8i8), 0,
                    MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                // Src: (ctlz:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm) - Complexity = 3
                // Dst: (VCLZv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm)
/* 84519*/    /*SwitchType*/ 19, MVT::v4i16,// ->84540
/* 84521*/      OPC_CheckChild0Type, MVT::v4i16,
/* 84523*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 84525*/      OPC_EmitInteger, MVT::i32, 14, 
/* 84528*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84531*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLZv4i16), 0,
                    MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                // Src: (ctlz:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm) - Complexity = 3
                // Dst: (VCLZv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm)
/* 84540*/    /*SwitchType*/ 19, MVT::v2i32,// ->84561
/* 84542*/      OPC_CheckChild0Type, MVT::v2i32,
/* 84544*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 84546*/      OPC_EmitInteger, MVT::i32, 14, 
/* 84549*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84552*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLZv2i32), 0,
                    MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (ctlz:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm) - Complexity = 3
                // Dst: (VCLZv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm)
/* 84561*/    /*SwitchType*/ 47, MVT::v16i8,// ->84610
/* 84563*/      OPC_CheckChild0Type, MVT::v16i8,
/* 84565*/      OPC_Scope, 17, /*->84584*/ // 2 children in Scope
/* 84567*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 84569*/        OPC_EmitInteger, MVT::i32, 14, 
/* 84572*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84575*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLZv16i8), 0,
                      MVT::v16i8, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ctlz:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm) - Complexity = 3
                  // Dst: (VCLZv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm)
/* 84584*/      /*Scope*/ 24, /*->84609*/
/* 84585*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 84587*/        OPC_EmitInteger, MVT::i32, 0, 
/* 84590*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84593*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 84599*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCLZs8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ctlz:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1) - Complexity = 3
                  // Dst: (MVE_VCLZs8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1)
/* 84609*/      0, /*End of Scope*/
/* 84610*/    /*SwitchType*/ 47, MVT::v8i16,// ->84659
/* 84612*/      OPC_CheckChild0Type, MVT::v8i16,
/* 84614*/      OPC_Scope, 17, /*->84633*/ // 2 children in Scope
/* 84616*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 84618*/        OPC_EmitInteger, MVT::i32, 14, 
/* 84621*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84624*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLZv8i16), 0,
                      MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ctlz:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm) - Complexity = 3
                  // Dst: (VCLZv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm)
/* 84633*/      /*Scope*/ 24, /*->84658*/
/* 84634*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 84636*/        OPC_EmitInteger, MVT::i32, 0, 
/* 84639*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84642*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 84648*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCLZs16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ctlz:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1) - Complexity = 3
                  // Dst: (MVE_VCLZs16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1)
/* 84658*/      0, /*End of Scope*/
/* 84659*/    /*SwitchType*/ 47, MVT::v4i32,// ->84708
/* 84661*/      OPC_CheckChild0Type, MVT::v4i32,
/* 84663*/      OPC_Scope, 17, /*->84682*/ // 2 children in Scope
/* 84665*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 84667*/        OPC_EmitInteger, MVT::i32, 14, 
/* 84670*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84673*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLZv4i32), 0,
                      MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ctlz:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm) - Complexity = 3
                  // Dst: (VCLZv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm)
/* 84682*/      /*Scope*/ 24, /*->84707*/
/* 84683*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 84685*/        OPC_EmitInteger, MVT::i32, 0, 
/* 84688*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84691*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 84697*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCLZs32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ctlz:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1) - Complexity = 3
                  // Dst: (MVE_VCLZs32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1)
/* 84707*/      0, /*End of Scope*/
/* 84708*/    0, // EndSwitchType
/* 84709*/  /*SwitchOpcode*/ 62|128,1/*190*/, TARGET_VAL(ISD::BITREVERSE),// ->84903
/* 84713*/    OPC_RecordChild0, // #0 = $Rm
/* 84714*/    OPC_SwitchType /*4 cases */, 38, MVT::i32,// ->84755
/* 84717*/      OPC_Scope, 17, /*->84736*/ // 2 children in Scope
/* 84719*/        OPC_CheckPatternPredicate, 3, // (Subtarget->hasV6T2Ops()) && (!Subtarget->isThumb())
/* 84721*/        OPC_EmitInteger, MVT::i32, 14, 
/* 84724*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84727*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::RBIT), 0,
                      MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (bitreverse:{ *:[i32] } GPR:{ *:[i32] }:$Rm) - Complexity = 3
                  // Dst: (RBIT:{ *:[i32] } GPR:{ *:[i32] }:$Rm)
/* 84736*/      /*Scope*/ 17, /*->84754*/
/* 84737*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 84739*/        OPC_EmitInteger, MVT::i32, 14, 
/* 84742*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84745*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2RBIT), 0,
                      MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (bitreverse:{ *:[i32] } rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                  // Dst: (t2RBIT:{ *:[i32] } rGPR:{ *:[i32] }:$Rm)
/* 84754*/      0, /*End of Scope*/
/* 84755*/    /*SwitchType*/ 47, MVT::v16i8,// ->84804
/* 84757*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 84759*/      OPC_EmitInteger, MVT::i32, 8, 
/* 84762*/      OPC_EmitInteger, MVT::i32, 14, 
/* 84765*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84768*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84771*/      OPC_EmitNode1, TARGET_VAL(ARM::t2MOVi), 0,
                    MVT::i32, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/* 84781*/      OPC_EmitInteger, MVT::i32, 0, 
/* 84784*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84787*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #8
/* 84793*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VBRSR8), 0,
                    MVT::v16i8, 5/*#Ops*/, 0, 5, 6, 7, 8, 
                // Src: (bitreverse:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1) - Complexity = 3
                // Dst: (MVE_VBRSR8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, (t2MOVi:{ *:[i32] } 8:{ *:[i32] }))
/* 84804*/    /*SwitchType*/ 47, MVT::v4i32,// ->84853
/* 84806*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 84808*/      OPC_EmitInteger, MVT::i32, 32, 
/* 84811*/      OPC_EmitInteger, MVT::i32, 14, 
/* 84814*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84817*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84820*/      OPC_EmitNode1, TARGET_VAL(ARM::t2MOVi), 0,
                    MVT::i32, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/* 84830*/      OPC_EmitInteger, MVT::i32, 0, 
/* 84833*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84836*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #8
/* 84842*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VBRSR32), 0,
                    MVT::v4i32, 5/*#Ops*/, 0, 5, 6, 7, 8, 
                // Src: (bitreverse:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1) - Complexity = 3
                // Dst: (MVE_VBRSR32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, (t2MOVi:{ *:[i32] } 32:{ *:[i32] }))
/* 84853*/    /*SwitchType*/ 47, MVT::v8i16,// ->84902
/* 84855*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 84857*/      OPC_EmitInteger, MVT::i32, 16, 
/* 84860*/      OPC_EmitInteger, MVT::i32, 14, 
/* 84863*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84866*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84869*/      OPC_EmitNode1, TARGET_VAL(ARM::t2MOVi), 0,
                    MVT::i32, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/* 84879*/      OPC_EmitInteger, MVT::i32, 0, 
/* 84882*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84885*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #8
/* 84891*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VBRSR16), 0,
                    MVT::v8i16, 5/*#Ops*/, 0, 5, 6, 7, 8, 
                // Src: (bitreverse:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1) - Complexity = 3
                // Dst: (MVE_VBRSR16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, (t2MOVi:{ *:[i32] } 16:{ *:[i32] }))
/* 84902*/    0, // EndSwitchType
/* 84903*/  /*SwitchOpcode*/ 113, TARGET_VAL(ISD::BSWAP),// ->85019
/* 84906*/    OPC_RecordChild0, // #0 = $Rm
/* 84907*/    OPC_SwitchType /*3 cases */, 56, MVT::i32,// ->84966
/* 84910*/      OPC_Scope, 17, /*->84929*/ // 3 children in Scope
/* 84912*/        OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 84914*/        OPC_EmitInteger, MVT::i32, 14, 
/* 84917*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84920*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::REV), 0,
                      MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (bswap:{ *:[i32] } GPR:{ *:[i32] }:$Rm) - Complexity = 3
                  // Dst: (REV:{ *:[i32] } GPR:{ *:[i32] }:$Rm)
/* 84929*/      /*Scope*/ 17, /*->84947*/
/* 84930*/        OPC_CheckPatternPredicate, 16, // (Subtarget->hasV6Ops()) && (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 84932*/        OPC_EmitInteger, MVT::i32, 14, 
/* 84935*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84938*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::tREV), 0,
                      MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (bswap:{ *:[i32] } tGPR:{ *:[i32] }:$Rm) - Complexity = 3
                  // Dst: (tREV:{ *:[i32] } tGPR:{ *:[i32] }:$Rm)
/* 84947*/      /*Scope*/ 17, /*->84965*/
/* 84948*/        OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 84950*/        OPC_EmitInteger, MVT::i32, 14, 
/* 84953*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84956*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::t2REV), 0,
                      MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (bswap:{ *:[i32] } rGPR:{ *:[i32] }:$Rm) - Complexity = 3
                  // Dst: (t2REV:{ *:[i32] } rGPR:{ *:[i32] }:$Rm)
/* 84965*/      0, /*End of Scope*/
/* 84966*/    /*SwitchType*/ 24, MVT::v8i16,// ->84992
/* 84968*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 84970*/      OPC_EmitInteger, MVT::i32, 0, 
/* 84973*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 84976*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 84982*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV16_8), 0,
                    MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (bswap:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$src) - Complexity = 3
                // Dst: (MVE_VREV16_8:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$src)
/* 84992*/    /*SwitchType*/ 24, MVT::v4i32,// ->85018
/* 84994*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 84996*/      OPC_EmitInteger, MVT::i32, 0, 
/* 84999*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85002*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 85008*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV32_8), 0,
                    MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (bswap:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$src) - Complexity = 3
                // Dst: (MVE_VREV32_8:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$src)
/* 85018*/    0, // EndSwitchType
/* 85019*/  /*SwitchOpcode*/ 59, TARGET_VAL(ARMISD::THREAD_POINTER),// ->85081
/* 85022*/    OPC_CheckType, MVT::i32,
/* 85024*/    OPC_Scope, 8, /*->85034*/ // 3 children in Scope
/* 85026*/      OPC_CheckPatternPredicate, 88, // (!Subtarget->isThumb()) && (!Subtarget->isReadTPHard())
/* 85028*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::TPsoft), 0,
                    MVT::i32, 0/*#Ops*/, 
                // Src: (ARMthread_pointer:{ *:[i32] }) - Complexity = 3
                // Dst: (TPsoft:{ *:[i32] })
/* 85034*/    /*Scope*/ 36, /*->85071*/
/* 85035*/      OPC_CheckPatternPredicate, 89, // (!Subtarget->isThumb()) && (Subtarget->isReadTPHard())
/* 85037*/      OPC_EmitInteger, MVT::i32, 15, 
/* 85040*/      OPC_EmitInteger, MVT::i32, 0, 
/* 85043*/      OPC_EmitInteger, MVT::i32, 13, 
/* 85046*/      OPC_EmitInteger, MVT::i32, 0, 
/* 85049*/      OPC_EmitInteger, MVT::i32, 3, 
/* 85052*/      OPC_EmitInteger, MVT::i32, 14, 
/* 85055*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85058*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MRC), 0,
                    MVT::i32, 7/*#Ops*/, 0, 1, 2, 3, 4, 5, 6, 
                // Src: (ARMthread_pointer:{ *:[i32] }) - Complexity = 3
                // Dst: (MRC:{ *:[i32] } 15:{ *:[i32] }, 0:{ *:[i32] }, 13:{ *:[i32] }, 0:{ *:[i32] }, 3:{ *:[i32] })
/* 85071*/    /*Scope*/ 8, /*->85080*/
/* 85072*/      OPC_CheckPatternPredicate, 43, // (Subtarget->isThumb())
/* 85074*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::tTPsoft), 0,
                    MVT::i32, 0/*#Ops*/, 
                // Src: (ARMthread_pointer:{ *:[i32] }) - Complexity = 3
                // Dst: (tTPsoft:{ *:[i32] })
/* 85080*/    0, /*End of Scope*/
/* 85081*/  /*SwitchOpcode*/ 45, TARGET_VAL(ARMISD::EH_SJLJ_LONGJMP),// ->85129
/* 85084*/    OPC_RecordNode, // #0 = 'ARMeh_sjlj_longjmp' chained node
/* 85085*/    OPC_RecordChild1, // #1 = $src
/* 85086*/    OPC_CheckChild1Type, MVT::i32,
/* 85088*/    OPC_RecordChild2, // #2 = $scratch
/* 85089*/    OPC_CheckChild2Type, MVT::i32,
/* 85091*/    OPC_Scope, 11, /*->85104*/ // 3 children in Scope
/* 85093*/      OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 85095*/      OPC_EmitMergeInputChains1_0,
/* 85096*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::Int_eh_sjlj_longjmp), 0|OPFL_Chain,
                    MVT::i32, 2/*#Ops*/, 1, 2, 
                // Src: (ARMeh_sjlj_longjmp GPR:{ *:[i32] }:$src, GPR:{ *:[i32] }:$scratch) - Complexity = 3
                // Dst: (Int_eh_sjlj_longjmp:{ *:[i32] } GPR:{ *:[i32] }:$src, GPR:{ *:[i32] }:$scratch)
/* 85104*/    /*Scope*/ 11, /*->85116*/
/* 85105*/      OPC_CheckPatternPredicate, 90, // (!Subtarget->isTargetWindows()) && (Subtarget->isThumb())
/* 85107*/      OPC_EmitMergeInputChains1_0,
/* 85108*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::tInt_eh_sjlj_longjmp), 0|OPFL_Chain,
                    MVT::i32, 2/*#Ops*/, 1, 2, 
                // Src: (ARMeh_sjlj_longjmp tGPR:{ *:[i32] }:$src, tGPR:{ *:[i32] }:$scratch) - Complexity = 3
                // Dst: (tInt_eh_sjlj_longjmp:{ *:[i32] } tGPR:{ *:[i32] }:$src, tGPR:{ *:[i32] }:$scratch)
/* 85116*/    /*Scope*/ 11, /*->85128*/
/* 85117*/      OPC_CheckPatternPredicate, 42, // (Subtarget->isThumb()) && (Subtarget->isTargetWindows())
/* 85119*/      OPC_EmitMergeInputChains1_0,
/* 85120*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::tInt_WIN_eh_sjlj_longjmp), 0|OPFL_Chain,
                    MVT::i32, 2/*#Ops*/, 1, 2, 
                // Src: (ARMeh_sjlj_longjmp GPR:{ *:[i32] }:$src, GPR:{ *:[i32] }:$scratch) - Complexity = 3
                // Dst: (tInt_WIN_eh_sjlj_longjmp:{ *:[i32] } GPR:{ *:[i32] }:$src, GPR:{ *:[i32] }:$scratch)
/* 85128*/    0, /*End of Scope*/
/* 85129*/  /*SwitchOpcode*/ 41, TARGET_VAL(ARMISD::MEMBARRIER_MCR),// ->85173
/* 85132*/    OPC_RecordNode, // #0 = 'ARMMemBarrierMCR' chained node
/* 85133*/    OPC_RecordChild1, // #1 = $zero
/* 85134*/    OPC_CheckChild1Type, MVT::i32,
/* 85136*/    OPC_CheckPatternPredicate, 0, // (Subtarget->hasV6Ops()) && (!Subtarget->isThumb())
/* 85138*/    OPC_EmitMergeInputChains1_0,
/* 85139*/    OPC_EmitInteger, MVT::i32, 15, 
/* 85142*/    OPC_EmitInteger, MVT::i32, 0, 
/* 85145*/    OPC_EmitInteger, MVT::i32, 7, 
/* 85148*/    OPC_EmitInteger, MVT::i32, 10, 
/* 85151*/    OPC_EmitInteger, MVT::i32, 5, 
/* 85154*/    OPC_EmitInteger, MVT::i32, 14, 
/* 85157*/    OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85160*/    OPC_MorphNodeTo0, TARGET_VAL(ARM::MCR), 0|OPFL_Chain,
                  8/*#Ops*/, 2, 3, 1, 4, 5, 6, 7, 8, 
              // Src: (ARMMemBarrierMCR GPR:{ *:[i32] }:$zero) - Complexity = 3
              // Dst: (MCR 15:{ *:[i32] }, 0:{ *:[i32] }, GPR:{ *:[i32] }:$zero, 7:{ *:[i32] }, 10:{ *:[i32] }, 5:{ *:[i32] })
/* 85173*/  /*SwitchOpcode*/ 69, TARGET_VAL(ARMISD::CMPFP),// ->85245
/* 85176*/    OPC_RecordChild0, // #0 = $Dd
/* 85177*/    OPC_Scope, 21, /*->85200*/ // 3 children in Scope
/* 85179*/      OPC_CheckChild0Type, MVT::f64,
/* 85181*/      OPC_RecordChild1, // #1 = $Dm
/* 85182*/      OPC_CheckPatternPredicate, 26, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base())
/* 85184*/      OPC_EmitInteger, MVT::i32, 14, 
/* 85187*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85190*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VCMPD), 0|OPFL_GlueOutput,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (arm_cmpfp DPR:{ *:[f64] }:$Dd, DPR:{ *:[f64] }:$Dm) - Complexity = 3
                // Dst: (VCMPD:{ *:[i32] } DPR:{ *:[f64] }:$Dd, DPR:{ *:[f64] }:$Dm)
/* 85200*/    /*Scope*/ 21, /*->85222*/
/* 85201*/      OPC_CheckChild0Type, MVT::f32,
/* 85203*/      OPC_RecordChild1, // #1 = $Sm
/* 85204*/      OPC_CheckPatternPredicate, 39, // (Subtarget->hasVFP2Base())
/* 85206*/      OPC_EmitInteger, MVT::i32, 14, 
/* 85209*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85212*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VCMPS), 0|OPFL_GlueOutput,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (arm_cmpfp SPR:{ *:[f32] }:$Sd, SPR:{ *:[f32] }:$Sm) - Complexity = 3
                // Dst: (VCMPS:{ *:[i32] } SPR:{ *:[f32] }:$Sd, SPR:{ *:[f32] }:$Sm)
/* 85222*/    /*Scope*/ 21, /*->85244*/
/* 85223*/      OPC_CheckChild0Type, MVT::f16,
/* 85225*/      OPC_RecordChild1, // #1 = $Sm
/* 85226*/      OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 85228*/      OPC_EmitInteger, MVT::i32, 14, 
/* 85231*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85234*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VCMPH), 0|OPFL_GlueOutput,
                    MVT::i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (arm_cmpfp HPR:{ *:[f16] }:$Sd, HPR:{ *:[f16] }:$Sm) - Complexity = 3
                // Dst: (VCMPH:{ *:[i32] } HPR:{ *:[f16] }:$Sd, HPR:{ *:[f16] }:$Sm)
/* 85244*/    0, /*End of Scope*/
/* 85245*/  /*SwitchOpcode*/ 63, TARGET_VAL(ARMISD::CMPFPw0),// ->85311
/* 85248*/    OPC_RecordChild0, // #0 = $Dd
/* 85249*/    OPC_Scope, 19, /*->85270*/ // 3 children in Scope
/* 85251*/      OPC_CheckChild0Type, MVT::f64,
/* 85253*/      OPC_CheckPatternPredicate, 26, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base())
/* 85255*/      OPC_EmitInteger, MVT::i32, 14, 
/* 85258*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85261*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VCMPZD), 0|OPFL_GlueOutput,
                    MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (arm_cmpfp0 DPR:{ *:[f64] }:$Dd) - Complexity = 3
                // Dst: (VCMPZD:{ *:[i32] } DPR:{ *:[f64] }:$Dd)
/* 85270*/    /*Scope*/ 19, /*->85290*/
/* 85271*/      OPC_CheckChild0Type, MVT::f32,
/* 85273*/      OPC_CheckPatternPredicate, 39, // (Subtarget->hasVFP2Base())
/* 85275*/      OPC_EmitInteger, MVT::i32, 14, 
/* 85278*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85281*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VCMPZS), 0|OPFL_GlueOutput,
                    MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (arm_cmpfp0 SPR:{ *:[f32] }:$Sd) - Complexity = 3
                // Dst: (VCMPZS:{ *:[i32] } SPR:{ *:[f32] }:$Sd)
/* 85290*/    /*Scope*/ 19, /*->85310*/
/* 85291*/      OPC_CheckChild0Type, MVT::f16,
/* 85293*/      OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 85295*/      OPC_EmitInteger, MVT::i32, 14, 
/* 85298*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85301*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VCMPZH), 0|OPFL_GlueOutput,
                    MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (arm_cmpfp0 HPR:{ *:[f16] }:$Sd) - Complexity = 3
                // Dst: (VCMPZH:{ *:[i32] } HPR:{ *:[f16] }:$Sd)
/* 85310*/    0, /*End of Scope*/
/* 85311*/  /*SwitchOpcode*/ 17|128,27/*3473*/, TARGET_VAL(ISD::BITCAST),// ->88788
/* 85315*/    OPC_Scope, 22, /*->85339*/ // 3 children in Scope
/* 85317*/      OPC_RecordChild0, // #0 = $Sn
/* 85318*/      OPC_CheckChild0Type, MVT::f32,
/* 85320*/      OPC_CheckType, MVT::i32,
/* 85322*/      OPC_CheckPatternPredicate, 33, // (Subtarget->hasFPRegs())
/* 85324*/      OPC_EmitInteger, MVT::i32, 14, 
/* 85327*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85330*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVRS), 0,
                    MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (bitconvert:{ *:[i32] } SPR:{ *:[f32] }:$Sn) - Complexity = 3
                // Dst: (VMOVRS:{ *:[i32] } SPR:{ *:[f32] }:$Sn)
/* 85339*/    /*Scope*/ 33, /*->85373*/
/* 85340*/      OPC_MoveChild0,
/* 85341*/      OPC_CheckOpcode, TARGET_VAL(ISD::EXTRACT_VECTOR_ELT),
/* 85344*/      OPC_RecordChild0, // #0 = $src
/* 85345*/      OPC_CheckChild0Type, MVT::v2i32,
/* 85347*/      OPC_RecordChild1, // #1 = $lane
/* 85348*/      OPC_MoveChild1,
/* 85349*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 85352*/      OPC_MoveParent,
/* 85353*/      OPC_CheckType, MVT::i32,
/* 85355*/      OPC_MoveParent,
/* 85356*/      OPC_CheckType, MVT::f32,
/* 85358*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 85360*/      OPC_EmitConvertToTarget, 1,
/* 85362*/      OPC_EmitNodeXForm, 17, 2, // SSubReg_f32_reg
/* 85365*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                    MVT::f32, 2/*#Ops*/, 0, 3, 
                // Src: (bitconvert:{ *:[f32] } (extractelt:{ *:[i32] } DPR:{ *:[v2i32] }:$src, (imm:{ *:[iPTR] }):$lane)) - Complexity = 9
                // Dst: (EXTRACT_SUBREG:{ *:[f32] } DPR:{ *:[v2i32] }:$src, (SSubReg_f32_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$lane))
/* 85373*/    /*Scope*/ 84|128,26/*3412*/, /*->88787*/
/* 85375*/      OPC_RecordChild0, // #0 = $src
/* 85376*/      OPC_Scope, 23|128,1/*151*/, /*->85530*/ // 15 children in Scope
/* 85379*/        OPC_CheckChild0Type, MVT::v1i64,
/* 85381*/        OPC_SwitchType /*6 cases */, 5, MVT::f64,// ->85389
/* 85384*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 85386*/          OPC_CompleteMatch, 1, 0, 
                     // Src: (bitconvert:{ *:[f64] } DPR:{ *:[v1i64] }:$src) - Complexity = 3
                     // Dst: DPR:{ *:[f64] }:$src
/* 85389*/        /*SwitchType*/ 26, MVT::v2i32,// ->85417
/* 85391*/          OPC_Scope, 5, /*->85398*/ // 2 children in Scope
/* 85393*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 85395*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2i32] } DPR:{ *:[v1i64] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v2i32] }:$src
/* 85398*/          /*Scope*/ 17, /*->85416*/
/* 85399*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 85401*/            OPC_EmitInteger, MVT::i32, 14, 
/* 85404*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85407*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d32), 0,
                          MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v2i32] } DPR:{ *:[v1i64] }:$src) - Complexity = 3
                      // Dst: (VREV64d32:{ *:[v2i32] } DPR:{ *:[v1i64] }:$src)
/* 85416*/          0, /*End of Scope*/
/* 85417*/        /*SwitchType*/ 26, MVT::v4i16,// ->85445
/* 85419*/          OPC_Scope, 5, /*->85426*/ // 2 children in Scope
/* 85421*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 85423*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4i16] } DPR:{ *:[v1i64] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v4i16] }:$src
/* 85426*/          /*Scope*/ 17, /*->85444*/
/* 85427*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 85429*/            OPC_EmitInteger, MVT::i32, 14, 
/* 85432*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85435*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d16), 0,
                          MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v4i16] } DPR:{ *:[v1i64] }:$src) - Complexity = 3
                      // Dst: (VREV64d16:{ *:[v4i16] } DPR:{ *:[v1i64] }:$src)
/* 85444*/          0, /*End of Scope*/
/* 85445*/        /*SwitchType*/ 26, MVT::v8i8,// ->85473
/* 85447*/          OPC_Scope, 5, /*->85454*/ // 2 children in Scope
/* 85449*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 85451*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8i8] } DPR:{ *:[v1i64] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v8i8] }:$src
/* 85454*/          /*Scope*/ 17, /*->85472*/
/* 85455*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 85457*/            OPC_EmitInteger, MVT::i32, 14, 
/* 85460*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85463*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d8), 0,
                          MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v8i8] } DPR:{ *:[v1i64] }:$src) - Complexity = 3
                      // Dst: (VREV64d8:{ *:[v8i8] } DPR:{ *:[v1i64] }:$src)
/* 85472*/          0, /*End of Scope*/
/* 85473*/        /*SwitchType*/ 26, MVT::v2f32,// ->85501
/* 85475*/          OPC_Scope, 5, /*->85482*/ // 2 children in Scope
/* 85477*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 85479*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2f32] } DPR:{ *:[v1i64] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v2f32] }:$src
/* 85482*/          /*Scope*/ 17, /*->85500*/
/* 85483*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 85485*/            OPC_EmitInteger, MVT::i32, 14, 
/* 85488*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85491*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d32), 0,
                          MVT::v2f32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v2f32] } DPR:{ *:[v1i64] }:$src) - Complexity = 3
                      // Dst: (VREV64d32:{ *:[v2f32] } DPR:{ *:[v1i64] }:$src)
/* 85500*/          0, /*End of Scope*/
/* 85501*/        /*SwitchType*/ 26, MVT::v4f16,// ->85529
/* 85503*/          OPC_Scope, 5, /*->85510*/ // 2 children in Scope
/* 85505*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 85507*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4f16] } DPR:{ *:[v1i64] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v4f16] }:$src
/* 85510*/          /*Scope*/ 17, /*->85528*/
/* 85511*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 85513*/            OPC_EmitInteger, MVT::i32, 14, 
/* 85516*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85519*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d16), 0,
                          MVT::v4f16, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v4f16] } DPR:{ *:[v1i64] }:$src) - Complexity = 3
                      // Dst: (VREV64d16:{ *:[v4f16] } DPR:{ *:[v1i64] }:$src)
/* 85528*/          0, /*End of Scope*/
/* 85529*/        0, // EndSwitchType
/* 85530*/      /*Scope*/ 23|128,1/*151*/, /*->85683*/
/* 85532*/        OPC_CheckChild0Type, MVT::v2f32,
/* 85534*/        OPC_SwitchType /*6 cases */, 26, MVT::f64,// ->85563
/* 85537*/          OPC_Scope, 5, /*->85544*/ // 2 children in Scope
/* 85539*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 85541*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[f64] } DPR:{ *:[v2f32] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[f64] }:$src
/* 85544*/          /*Scope*/ 17, /*->85562*/
/* 85545*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 85547*/            OPC_EmitInteger, MVT::i32, 14, 
/* 85550*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85553*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d32), 0,
                          MVT::f64, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[f64] } DPR:{ *:[v2f32] }:$src) - Complexity = 3
                      // Dst: (VREV64d32:{ *:[f64] } DPR:{ *:[v2f32] }:$src)
/* 85562*/          0, /*End of Scope*/
/* 85563*/        /*SwitchType*/ 5, MVT::v2i32,// ->85570
/* 85565*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 85567*/          OPC_CompleteMatch, 1, 0, 
                     // Src: (bitconvert:{ *:[v2i32] } DPR:{ *:[v2f32] }:$src) - Complexity = 3
                     // Dst: DPR:{ *:[v2i32] }:$src
/* 85570*/        /*SwitchType*/ 26, MVT::v1i64,// ->85598
/* 85572*/          OPC_Scope, 5, /*->85579*/ // 2 children in Scope
/* 85574*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 85576*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v1i64] } DPR:{ *:[v2f32] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v1i64] }:$src
/* 85579*/          /*Scope*/ 17, /*->85597*/
/* 85580*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 85582*/            OPC_EmitInteger, MVT::i32, 14, 
/* 85585*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85588*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d32), 0,
                          MVT::v1i64, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v1i64] } DPR:{ *:[v2f32] }:$src) - Complexity = 3
                      // Dst: (VREV64d32:{ *:[v1i64] } DPR:{ *:[v2f32] }:$src)
/* 85597*/          0, /*End of Scope*/
/* 85598*/        /*SwitchType*/ 26, MVT::v4i16,// ->85626
/* 85600*/          OPC_Scope, 5, /*->85607*/ // 2 children in Scope
/* 85602*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 85604*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4i16] } DPR:{ *:[v2f32] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v4i16] }:$src
/* 85607*/          /*Scope*/ 17, /*->85625*/
/* 85608*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 85610*/            OPC_EmitInteger, MVT::i32, 14, 
/* 85613*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85616*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32d16), 0,
                          MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v4i16] } DPR:{ *:[v2f32] }:$src) - Complexity = 3
                      // Dst: (VREV32d16:{ *:[v4i16] } DPR:{ *:[v2f32] }:$src)
/* 85625*/          0, /*End of Scope*/
/* 85626*/        /*SwitchType*/ 26, MVT::v8i8,// ->85654
/* 85628*/          OPC_Scope, 5, /*->85635*/ // 2 children in Scope
/* 85630*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 85632*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8i8] } DPR:{ *:[v2f32] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v8i8] }:$src
/* 85635*/          /*Scope*/ 17, /*->85653*/
/* 85636*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 85638*/            OPC_EmitInteger, MVT::i32, 14, 
/* 85641*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85644*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32d8), 0,
                          MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v8i8] } DPR:{ *:[v2f32] }:$src) - Complexity = 3
                      // Dst: (VREV32d8:{ *:[v8i8] } DPR:{ *:[v2f32] }:$src)
/* 85653*/          0, /*End of Scope*/
/* 85654*/        /*SwitchType*/ 26, MVT::v4f16,// ->85682
/* 85656*/          OPC_Scope, 5, /*->85663*/ // 2 children in Scope
/* 85658*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 85660*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4f16] } DPR:{ *:[v2f32] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v4f16] }:$src
/* 85663*/          /*Scope*/ 17, /*->85681*/
/* 85664*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 85666*/            OPC_EmitInteger, MVT::i32, 14, 
/* 85669*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85672*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32d16), 0,
                          MVT::v4f16, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v4f16] } DPR:{ *:[v2f32] }:$src) - Complexity = 3
                      // Dst: (VREV32d16:{ *:[v4f16] } DPR:{ *:[v2f32] }:$src)
/* 85681*/          0, /*End of Scope*/
/* 85682*/        0, // EndSwitchType
/* 85683*/      /*Scope*/ 23|128,1/*151*/, /*->85836*/
/* 85685*/        OPC_CheckChild0Type, MVT::v2i32,
/* 85687*/        OPC_SwitchType /*6 cases */, 26, MVT::f64,// ->85716
/* 85690*/          OPC_Scope, 5, /*->85697*/ // 2 children in Scope
/* 85692*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 85694*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[f64] } DPR:{ *:[v2i32] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[f64] }:$src
/* 85697*/          /*Scope*/ 17, /*->85715*/
/* 85698*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 85700*/            OPC_EmitInteger, MVT::i32, 14, 
/* 85703*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85706*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d32), 0,
                          MVT::f64, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[f64] } DPR:{ *:[v2i32] }:$src) - Complexity = 3
                      // Dst: (VREV64d32:{ *:[f64] } DPR:{ *:[v2i32] }:$src)
/* 85715*/          0, /*End of Scope*/
/* 85716*/        /*SwitchType*/ 26, MVT::v1i64,// ->85744
/* 85718*/          OPC_Scope, 5, /*->85725*/ // 2 children in Scope
/* 85720*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 85722*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v1i64] } DPR:{ *:[v2i32] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v1i64] }:$src
/* 85725*/          /*Scope*/ 17, /*->85743*/
/* 85726*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 85728*/            OPC_EmitInteger, MVT::i32, 14, 
/* 85731*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85734*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d32), 0,
                          MVT::v1i64, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v1i64] } DPR:{ *:[v2i32] }:$src) - Complexity = 3
                      // Dst: (VREV64d32:{ *:[v1i64] } DPR:{ *:[v2i32] }:$src)
/* 85743*/          0, /*End of Scope*/
/* 85744*/        /*SwitchType*/ 26, MVT::v4i16,// ->85772
/* 85746*/          OPC_Scope, 5, /*->85753*/ // 2 children in Scope
/* 85748*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 85750*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4i16] } DPR:{ *:[v2i32] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v4i16] }:$src
/* 85753*/          /*Scope*/ 17, /*->85771*/
/* 85754*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 85756*/            OPC_EmitInteger, MVT::i32, 14, 
/* 85759*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85762*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32d16), 0,
                          MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v4i16] } DPR:{ *:[v2i32] }:$src) - Complexity = 3
                      // Dst: (VREV32d16:{ *:[v4i16] } DPR:{ *:[v2i32] }:$src)
/* 85771*/          0, /*End of Scope*/
/* 85772*/        /*SwitchType*/ 26, MVT::v8i8,// ->85800
/* 85774*/          OPC_Scope, 5, /*->85781*/ // 2 children in Scope
/* 85776*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 85778*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8i8] } DPR:{ *:[v2i32] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v8i8] }:$src
/* 85781*/          /*Scope*/ 17, /*->85799*/
/* 85782*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 85784*/            OPC_EmitInteger, MVT::i32, 14, 
/* 85787*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85790*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32d8), 0,
                          MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v8i8] } DPR:{ *:[v2i32] }:$src) - Complexity = 3
                      // Dst: (VREV32d8:{ *:[v8i8] } DPR:{ *:[v2i32] }:$src)
/* 85799*/          0, /*End of Scope*/
/* 85800*/        /*SwitchType*/ 5, MVT::v2f32,// ->85807
/* 85802*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 85804*/          OPC_CompleteMatch, 1, 0, 
                     // Src: (bitconvert:{ *:[v2f32] } DPR:{ *:[v2i32] }:$src) - Complexity = 3
                     // Dst: DPR:{ *:[v2f32] }:$src
/* 85807*/        /*SwitchType*/ 26, MVT::v4f16,// ->85835
/* 85809*/          OPC_Scope, 5, /*->85816*/ // 2 children in Scope
/* 85811*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 85813*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4f16] } DPR:{ *:[v2i32] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v4f16] }:$src
/* 85816*/          /*Scope*/ 17, /*->85834*/
/* 85817*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 85819*/            OPC_EmitInteger, MVT::i32, 14, 
/* 85822*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85825*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32d16), 0,
                          MVT::v4f16, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v4f16] } DPR:{ *:[v2i32] }:$src) - Complexity = 3
                      // Dst: (VREV32d16:{ *:[v4f16] } DPR:{ *:[v2i32] }:$src)
/* 85834*/          0, /*End of Scope*/
/* 85835*/        0, // EndSwitchType
/* 85836*/      /*Scope*/ 23|128,1/*151*/, /*->85989*/
/* 85838*/        OPC_CheckChild0Type, MVT::v4f16,
/* 85840*/        OPC_SwitchType /*6 cases */, 26, MVT::f64,// ->85869
/* 85843*/          OPC_Scope, 5, /*->85850*/ // 2 children in Scope
/* 85845*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 85847*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[f64] } DPR:{ *:[v4f16] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[f64] }:$src
/* 85850*/          /*Scope*/ 17, /*->85868*/
/* 85851*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 85853*/            OPC_EmitInteger, MVT::i32, 14, 
/* 85856*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85859*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d16), 0,
                          MVT::f64, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[f64] } DPR:{ *:[v4f16] }:$src) - Complexity = 3
                      // Dst: (VREV64d16:{ *:[f64] } DPR:{ *:[v4f16] }:$src)
/* 85868*/          0, /*End of Scope*/
/* 85869*/        /*SwitchType*/ 5, MVT::v4i16,// ->85876
/* 85871*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 85873*/          OPC_CompleteMatch, 1, 0, 
                     // Src: (bitconvert:{ *:[v4i16] } DPR:{ *:[v4f16] }:$src) - Complexity = 3
                     // Dst: DPR:{ *:[v4i16] }:$src
/* 85876*/        /*SwitchType*/ 26, MVT::v1i64,// ->85904
/* 85878*/          OPC_Scope, 5, /*->85885*/ // 2 children in Scope
/* 85880*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 85882*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v1i64] } DPR:{ *:[v4f16] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v1i64] }:$src
/* 85885*/          /*Scope*/ 17, /*->85903*/
/* 85886*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 85888*/            OPC_EmitInteger, MVT::i32, 14, 
/* 85891*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85894*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d16), 0,
                          MVT::v1i64, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v1i64] } DPR:{ *:[v4f16] }:$src) - Complexity = 3
                      // Dst: (VREV64d16:{ *:[v1i64] } DPR:{ *:[v4f16] }:$src)
/* 85903*/          0, /*End of Scope*/
/* 85904*/        /*SwitchType*/ 26, MVT::v2i32,// ->85932
/* 85906*/          OPC_Scope, 5, /*->85913*/ // 2 children in Scope
/* 85908*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 85910*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2i32] } DPR:{ *:[v4f16] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v2i32] }:$src
/* 85913*/          /*Scope*/ 17, /*->85931*/
/* 85914*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 85916*/            OPC_EmitInteger, MVT::i32, 14, 
/* 85919*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85922*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32d16), 0,
                          MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v2i32] } DPR:{ *:[v4f16] }:$src) - Complexity = 3
                      // Dst: (VREV32d16:{ *:[v2i32] } DPR:{ *:[v4f16] }:$src)
/* 85931*/          0, /*End of Scope*/
/* 85932*/        /*SwitchType*/ 26, MVT::v8i8,// ->85960
/* 85934*/          OPC_Scope, 5, /*->85941*/ // 2 children in Scope
/* 85936*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 85938*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8i8] } DPR:{ *:[v4f16] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v8i8] }:$src
/* 85941*/          /*Scope*/ 17, /*->85959*/
/* 85942*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 85944*/            OPC_EmitInteger, MVT::i32, 14, 
/* 85947*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85950*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV16d8), 0,
                          MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v8i8] } DPR:{ *:[v4f16] }:$src) - Complexity = 3
                      // Dst: (VREV16d8:{ *:[v8i8] } DPR:{ *:[v4f16] }:$src)
/* 85959*/          0, /*End of Scope*/
/* 85960*/        /*SwitchType*/ 26, MVT::v2f32,// ->85988
/* 85962*/          OPC_Scope, 5, /*->85969*/ // 2 children in Scope
/* 85964*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 85966*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2f32] } DPR:{ *:[v4f16] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v2f32] }:$src
/* 85969*/          /*Scope*/ 17, /*->85987*/
/* 85970*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 85972*/            OPC_EmitInteger, MVT::i32, 14, 
/* 85975*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 85978*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32d16), 0,
                          MVT::v2f32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v2f32] } DPR:{ *:[v4f16] }:$src) - Complexity = 3
                      // Dst: (VREV32d16:{ *:[v2f32] } DPR:{ *:[v4f16] }:$src)
/* 85987*/          0, /*End of Scope*/
/* 85988*/        0, // EndSwitchType
/* 85989*/      /*Scope*/ 23|128,1/*151*/, /*->86142*/
/* 85991*/        OPC_CheckChild0Type, MVT::v4i16,
/* 85993*/        OPC_SwitchType /*6 cases */, 26, MVT::f64,// ->86022
/* 85996*/          OPC_Scope, 5, /*->86003*/ // 2 children in Scope
/* 85998*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 86000*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[f64] } DPR:{ *:[v4i16] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[f64] }:$src
/* 86003*/          /*Scope*/ 17, /*->86021*/
/* 86004*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 86006*/            OPC_EmitInteger, MVT::i32, 14, 
/* 86009*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86012*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d16), 0,
                          MVT::f64, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[f64] } DPR:{ *:[v4i16] }:$src) - Complexity = 3
                      // Dst: (VREV64d16:{ *:[f64] } DPR:{ *:[v4i16] }:$src)
/* 86021*/          0, /*End of Scope*/
/* 86022*/        /*SwitchType*/ 26, MVT::v1i64,// ->86050
/* 86024*/          OPC_Scope, 5, /*->86031*/ // 2 children in Scope
/* 86026*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 86028*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v1i64] } DPR:{ *:[v4i16] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v1i64] }:$src
/* 86031*/          /*Scope*/ 17, /*->86049*/
/* 86032*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 86034*/            OPC_EmitInteger, MVT::i32, 14, 
/* 86037*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86040*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d16), 0,
                          MVT::v1i64, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v1i64] } DPR:{ *:[v4i16] }:$src) - Complexity = 3
                      // Dst: (VREV64d16:{ *:[v1i64] } DPR:{ *:[v4i16] }:$src)
/* 86049*/          0, /*End of Scope*/
/* 86050*/        /*SwitchType*/ 26, MVT::v2i32,// ->86078
/* 86052*/          OPC_Scope, 5, /*->86059*/ // 2 children in Scope
/* 86054*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 86056*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2i32] } DPR:{ *:[v4i16] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v2i32] }:$src
/* 86059*/          /*Scope*/ 17, /*->86077*/
/* 86060*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 86062*/            OPC_EmitInteger, MVT::i32, 14, 
/* 86065*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86068*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32d16), 0,
                          MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v2i32] } DPR:{ *:[v4i16] }:$src) - Complexity = 3
                      // Dst: (VREV32d16:{ *:[v2i32] } DPR:{ *:[v4i16] }:$src)
/* 86077*/          0, /*End of Scope*/
/* 86078*/        /*SwitchType*/ 26, MVT::v8i8,// ->86106
/* 86080*/          OPC_Scope, 5, /*->86087*/ // 2 children in Scope
/* 86082*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 86084*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8i8] } DPR:{ *:[v4i16] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v8i8] }:$src
/* 86087*/          /*Scope*/ 17, /*->86105*/
/* 86088*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 86090*/            OPC_EmitInteger, MVT::i32, 14, 
/* 86093*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86096*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV16d8), 0,
                          MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v8i8] } DPR:{ *:[v4i16] }:$src) - Complexity = 3
                      // Dst: (VREV16d8:{ *:[v8i8] } DPR:{ *:[v4i16] }:$src)
/* 86105*/          0, /*End of Scope*/
/* 86106*/        /*SwitchType*/ 5, MVT::v4f16,// ->86113
/* 86108*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 86110*/          OPC_CompleteMatch, 1, 0, 
                     // Src: (bitconvert:{ *:[v4f16] } DPR:{ *:[v4i16] }:$src) - Complexity = 3
                     // Dst: DPR:{ *:[v4f16] }:$src
/* 86113*/        /*SwitchType*/ 26, MVT::v2f32,// ->86141
/* 86115*/          OPC_Scope, 5, /*->86122*/ // 2 children in Scope
/* 86117*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 86119*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2f32] } DPR:{ *:[v4i16] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v2f32] }:$src
/* 86122*/          /*Scope*/ 17, /*->86140*/
/* 86123*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 86125*/            OPC_EmitInteger, MVT::i32, 14, 
/* 86128*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86131*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32d16), 0,
                          MVT::v2f32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v2f32] } DPR:{ *:[v4i16] }:$src) - Complexity = 3
                      // Dst: (VREV32d16:{ *:[v2f32] } DPR:{ *:[v4i16] }:$src)
/* 86140*/          0, /*End of Scope*/
/* 86141*/        0, // EndSwitchType
/* 86142*/      /*Scope*/ 44|128,1/*172*/, /*->86316*/
/* 86144*/        OPC_CheckChild0Type, MVT::v8i8,
/* 86146*/        OPC_SwitchType /*6 cases */, 26, MVT::f64,// ->86175
/* 86149*/          OPC_Scope, 5, /*->86156*/ // 2 children in Scope
/* 86151*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 86153*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[f64] } DPR:{ *:[v8i8] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[f64] }:$src
/* 86156*/          /*Scope*/ 17, /*->86174*/
/* 86157*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 86159*/            OPC_EmitInteger, MVT::i32, 14, 
/* 86162*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86165*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d8), 0,
                          MVT::f64, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[f64] } DPR:{ *:[v8i8] }:$src) - Complexity = 3
                      // Dst: (VREV64d8:{ *:[f64] } DPR:{ *:[v8i8] }:$src)
/* 86174*/          0, /*End of Scope*/
/* 86175*/        /*SwitchType*/ 26, MVT::v1i64,// ->86203
/* 86177*/          OPC_Scope, 5, /*->86184*/ // 2 children in Scope
/* 86179*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 86181*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v1i64] } DPR:{ *:[v8i8] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v1i64] }:$src
/* 86184*/          /*Scope*/ 17, /*->86202*/
/* 86185*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 86187*/            OPC_EmitInteger, MVT::i32, 14, 
/* 86190*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86193*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d8), 0,
                          MVT::v1i64, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v1i64] } DPR:{ *:[v8i8] }:$src) - Complexity = 3
                      // Dst: (VREV64d8:{ *:[v1i64] } DPR:{ *:[v8i8] }:$src)
/* 86202*/          0, /*End of Scope*/
/* 86203*/        /*SwitchType*/ 26, MVT::v2i32,// ->86231
/* 86205*/          OPC_Scope, 5, /*->86212*/ // 2 children in Scope
/* 86207*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 86209*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2i32] } DPR:{ *:[v8i8] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v2i32] }:$src
/* 86212*/          /*Scope*/ 17, /*->86230*/
/* 86213*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 86215*/            OPC_EmitInteger, MVT::i32, 14, 
/* 86218*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86221*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32d8), 0,
                          MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v2i32] } DPR:{ *:[v8i8] }:$src) - Complexity = 3
                      // Dst: (VREV32d8:{ *:[v2i32] } DPR:{ *:[v8i8] }:$src)
/* 86230*/          0, /*End of Scope*/
/* 86231*/        /*SwitchType*/ 26, MVT::v4i16,// ->86259
/* 86233*/          OPC_Scope, 5, /*->86240*/ // 2 children in Scope
/* 86235*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 86237*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4i16] } DPR:{ *:[v8i8] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v4i16] }:$src
/* 86240*/          /*Scope*/ 17, /*->86258*/
/* 86241*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 86243*/            OPC_EmitInteger, MVT::i32, 14, 
/* 86246*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86249*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV16d8), 0,
                          MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v4i16] } DPR:{ *:[v8i8] }:$src) - Complexity = 3
                      // Dst: (VREV16d8:{ *:[v4i16] } DPR:{ *:[v8i8] }:$src)
/* 86258*/          0, /*End of Scope*/
/* 86259*/        /*SwitchType*/ 26, MVT::v2f32,// ->86287
/* 86261*/          OPC_Scope, 5, /*->86268*/ // 2 children in Scope
/* 86263*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 86265*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2f32] } DPR:{ *:[v8i8] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v2f32] }:$src
/* 86268*/          /*Scope*/ 17, /*->86286*/
/* 86269*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 86271*/            OPC_EmitInteger, MVT::i32, 14, 
/* 86274*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86277*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32d8), 0,
                          MVT::v2f32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v2f32] } DPR:{ *:[v8i8] }:$src) - Complexity = 3
                      // Dst: (VREV32d8:{ *:[v2f32] } DPR:{ *:[v8i8] }:$src)
/* 86286*/          0, /*End of Scope*/
/* 86287*/        /*SwitchType*/ 26, MVT::v4f16,// ->86315
/* 86289*/          OPC_Scope, 5, /*->86296*/ // 2 children in Scope
/* 86291*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 86293*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4f16] } DPR:{ *:[v8i8] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v4f16] }:$src
/* 86296*/          /*Scope*/ 17, /*->86314*/
/* 86297*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 86299*/            OPC_EmitInteger, MVT::i32, 14, 
/* 86302*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86305*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV16d8), 0,
                          MVT::v4f16, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v4f16] } DPR:{ *:[v8i8] }:$src) - Complexity = 3
                      // Dst: (VREV16d8:{ *:[v4f16] } DPR:{ *:[v8i8] }:$src)
/* 86314*/          0, /*End of Scope*/
/* 86315*/        0, // EndSwitchType
/* 86316*/      /*Scope*/ 54, /*->86371*/
/* 86317*/        OPC_CheckChild0Type, MVT::i32,
/* 86319*/        OPC_CheckType, MVT::f32,
/* 86321*/        OPC_Scope, 17, /*->86340*/ // 2 children in Scope
/* 86323*/          OPC_CheckPatternPredicate, 91, // (Subtarget->hasFPRegs()) && (Subtarget->preferVMOVSR() ||!Subtarget->useNEONForSinglePrecisionFP())
/* 86325*/          OPC_EmitInteger, MVT::i32, 14, 
/* 86328*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86331*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVSR), 0,
                        MVT::f32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (bitconvert:{ *:[f32] } GPR:{ *:[i32] }:$Rt) - Complexity = 3
                    // Dst: (VMOVSR:{ *:[f32] } GPR:{ *:[i32] }:$Rt)
/* 86340*/        /*Scope*/ 29, /*->86370*/
/* 86341*/          OPC_CheckPatternPredicate, 92, // (!Subtarget->preferVMOVSR() &&Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasNEON())
/* 86343*/          OPC_EmitInteger, MVT::i32, 14, 
/* 86346*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86349*/          OPC_EmitNode1, TARGET_VAL(ARM::VMOVDRR), 0,
                        MVT::f64, 4/*#Ops*/, 0, 0, 1, 2,  // Results = #3
/* 86359*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 86362*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::f32, 2/*#Ops*/, 3, 4, 
                    // Src: (bitconvert:{ *:[f32] } GPR:{ *:[i32] }:$a) - Complexity = 3
                    // Dst: (EXTRACT_SUBREG:{ *:[f32] } (VMOVDRR:{ *:[f64] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$a), ssub_0:{ *:[i32] })
/* 86370*/        0, /*End of Scope*/
/* 86371*/      /*Scope*/ 23|128,1/*151*/, /*->86524*/
/* 86373*/        OPC_CheckChild0Type, MVT::f64,
/* 86375*/        OPC_SwitchType /*6 cases */, 5, MVT::v1i64,// ->86383
/* 86378*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 86380*/          OPC_CompleteMatch, 1, 0, 
                     // Src: (bitconvert:{ *:[v1i64] } DPR:{ *:[f64] }:$src) - Complexity = 3
                     // Dst: DPR:{ *:[v1i64] }:$src
/* 86383*/        /*SwitchType*/ 26, MVT::v2i32,// ->86411
/* 86385*/          OPC_Scope, 5, /*->86392*/ // 2 children in Scope
/* 86387*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 86389*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2i32] } DPR:{ *:[f64] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v2i32] }:$src
/* 86392*/          /*Scope*/ 17, /*->86410*/
/* 86393*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 86395*/            OPC_EmitInteger, MVT::i32, 14, 
/* 86398*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86401*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d32), 0,
                          MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v2i32] } DPR:{ *:[f64] }:$src) - Complexity = 3
                      // Dst: (VREV64d32:{ *:[v2i32] } DPR:{ *:[f64] }:$src)
/* 86410*/          0, /*End of Scope*/
/* 86411*/        /*SwitchType*/ 26, MVT::v4i16,// ->86439
/* 86413*/          OPC_Scope, 5, /*->86420*/ // 2 children in Scope
/* 86415*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 86417*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4i16] } DPR:{ *:[f64] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v4i16] }:$src
/* 86420*/          /*Scope*/ 17, /*->86438*/
/* 86421*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 86423*/            OPC_EmitInteger, MVT::i32, 14, 
/* 86426*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86429*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d16), 0,
                          MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v4i16] } DPR:{ *:[f64] }:$src) - Complexity = 3
                      // Dst: (VREV64d16:{ *:[v4i16] } DPR:{ *:[f64] }:$src)
/* 86438*/          0, /*End of Scope*/
/* 86439*/        /*SwitchType*/ 26, MVT::v8i8,// ->86467
/* 86441*/          OPC_Scope, 5, /*->86448*/ // 2 children in Scope
/* 86443*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 86445*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8i8] } DPR:{ *:[f64] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v8i8] }:$src
/* 86448*/          /*Scope*/ 17, /*->86466*/
/* 86449*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 86451*/            OPC_EmitInteger, MVT::i32, 14, 
/* 86454*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86457*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d8), 0,
                          MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v8i8] } DPR:{ *:[f64] }:$src) - Complexity = 3
                      // Dst: (VREV64d8:{ *:[v8i8] } DPR:{ *:[f64] }:$src)
/* 86466*/          0, /*End of Scope*/
/* 86467*/        /*SwitchType*/ 26, MVT::v2f32,// ->86495
/* 86469*/          OPC_Scope, 5, /*->86476*/ // 2 children in Scope
/* 86471*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 86473*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2f32] } DPR:{ *:[f64] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v2f32] }:$src
/* 86476*/          /*Scope*/ 17, /*->86494*/
/* 86477*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 86479*/            OPC_EmitInteger, MVT::i32, 14, 
/* 86482*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86485*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d32), 0,
                          MVT::v2f32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v2f32] } DPR:{ *:[f64] }:$src) - Complexity = 3
                      // Dst: (VREV64d32:{ *:[v2f32] } DPR:{ *:[f64] }:$src)
/* 86494*/          0, /*End of Scope*/
/* 86495*/        /*SwitchType*/ 26, MVT::v4f16,// ->86523
/* 86497*/          OPC_Scope, 5, /*->86504*/ // 2 children in Scope
/* 86499*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 86501*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4f16] } DPR:{ *:[f64] }:$src) - Complexity = 3
                       // Dst: DPR:{ *:[v4f16] }:$src
/* 86504*/          /*Scope*/ 17, /*->86522*/
/* 86505*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 86507*/            OPC_EmitInteger, MVT::i32, 14, 
/* 86510*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86513*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d16), 0,
                          MVT::v4f16, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v4f16] } DPR:{ *:[f64] }:$src) - Complexity = 3
                      // Dst: (VREV64d16:{ *:[v4f16] } DPR:{ *:[f64] }:$src)
/* 86522*/          0, /*End of Scope*/
/* 86523*/        0, // EndSwitchType
/* 86524*/      /*Scope*/ 59|128,2/*315*/, /*->86841*/
/* 86526*/        OPC_CheckChild0Type, MVT::v2f64,
/* 86528*/        OPC_SwitchType /*6 cases */, 14, MVT::v2i64,// ->86545
/* 86531*/          OPC_Scope, 5, /*->86538*/ // 2 children in Scope
/* 86533*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 86535*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2i64] } QPR:{ *:[v2f64] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v2i64] }:$src
/* 86538*/          /*Scope*/ 5, /*->86544*/
/* 86539*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 86541*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2i64] } MQPR:{ *:[v2f64] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v2i64] }:$src
/* 86544*/          0, /*End of Scope*/
/* 86545*/        /*SwitchType*/ 57, MVT::v4i32,// ->86604
/* 86547*/          OPC_Scope, 5, /*->86554*/ // 4 children in Scope
/* 86549*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 86551*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4i32] } QPR:{ *:[v2f64] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v4i32] }:$src
/* 86554*/          /*Scope*/ 5, /*->86560*/
/* 86555*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 86557*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4i32] } MQPR:{ *:[v2f64] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v4i32] }:$src
/* 86560*/          /*Scope*/ 17, /*->86578*/
/* 86561*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 86563*/            OPC_EmitInteger, MVT::i32, 14, 
/* 86566*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86569*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q32), 0,
                          MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v4i32] } QPR:{ *:[v2f64] }:$src) - Complexity = 3
                      // Dst: (VREV64q32:{ *:[v4i32] } QPR:{ *:[v2f64] }:$src)
/* 86578*/          /*Scope*/ 24, /*->86603*/
/* 86579*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 86581*/            OPC_EmitInteger, MVT::i32, 0, 
/* 86584*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86587*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 86593*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_32), 0,
                          MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v4i32] } MQPR:{ *:[v2f64] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV64_32:{ *:[v4i32] } MQPR:{ *:[v2f64] }:$src)
/* 86603*/          0, /*End of Scope*/
/* 86604*/        /*SwitchType*/ 57, MVT::v8i16,// ->86663
/* 86606*/          OPC_Scope, 5, /*->86613*/ // 4 children in Scope
/* 86608*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 86610*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8i16] } QPR:{ *:[v2f64] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v8i16] }:$src
/* 86613*/          /*Scope*/ 5, /*->86619*/
/* 86614*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 86616*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8i16] } MQPR:{ *:[v2f64] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v8i16] }:$src
/* 86619*/          /*Scope*/ 17, /*->86637*/
/* 86620*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 86622*/            OPC_EmitInteger, MVT::i32, 14, 
/* 86625*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86628*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q16), 0,
                          MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v8i16] } QPR:{ *:[v2f64] }:$src) - Complexity = 3
                      // Dst: (VREV64q16:{ *:[v8i16] } QPR:{ *:[v2f64] }:$src)
/* 86637*/          /*Scope*/ 24, /*->86662*/
/* 86638*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 86640*/            OPC_EmitInteger, MVT::i32, 0, 
/* 86643*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86646*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 86652*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_16), 0,
                          MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v8i16] } MQPR:{ *:[v2f64] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV64_16:{ *:[v8i16] } MQPR:{ *:[v2f64] }:$src)
/* 86662*/          0, /*End of Scope*/
/* 86663*/        /*SwitchType*/ 57, MVT::v16i8,// ->86722
/* 86665*/          OPC_Scope, 5, /*->86672*/ // 4 children in Scope
/* 86667*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 86669*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v16i8] } QPR:{ *:[v2f64] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v16i8] }:$src
/* 86672*/          /*Scope*/ 5, /*->86678*/
/* 86673*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 86675*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v16i8] } MQPR:{ *:[v2f64] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v16i8] }:$src
/* 86678*/          /*Scope*/ 17, /*->86696*/
/* 86679*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 86681*/            OPC_EmitInteger, MVT::i32, 14, 
/* 86684*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86687*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q8), 0,
                          MVT::v16i8, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v16i8] } QPR:{ *:[v2f64] }:$src) - Complexity = 3
                      // Dst: (VREV64q8:{ *:[v16i8] } QPR:{ *:[v2f64] }:$src)
/* 86696*/          /*Scope*/ 24, /*->86721*/
/* 86697*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 86699*/            OPC_EmitInteger, MVT::i32, 0, 
/* 86702*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86705*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 86711*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_8), 0,
                          MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v16i8] } MQPR:{ *:[v2f64] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV64_8:{ *:[v16i8] } MQPR:{ *:[v2f64] }:$src)
/* 86721*/          0, /*End of Scope*/
/* 86722*/        /*SwitchType*/ 57, MVT::v4f32,// ->86781
/* 86724*/          OPC_Scope, 5, /*->86731*/ // 4 children in Scope
/* 86726*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 86728*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4f32] } QPR:{ *:[v2f64] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v4f32] }:$src
/* 86731*/          /*Scope*/ 5, /*->86737*/
/* 86732*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 86734*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4f32] } MQPR:{ *:[v2f64] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v4f32] }:$src
/* 86737*/          /*Scope*/ 17, /*->86755*/
/* 86738*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 86740*/            OPC_EmitInteger, MVT::i32, 14, 
/* 86743*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86746*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q32), 0,
                          MVT::v4f32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v4f32] } QPR:{ *:[v2f64] }:$src) - Complexity = 3
                      // Dst: (VREV64q32:{ *:[v4f32] } QPR:{ *:[v2f64] }:$src)
/* 86755*/          /*Scope*/ 24, /*->86780*/
/* 86756*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 86758*/            OPC_EmitInteger, MVT::i32, 0, 
/* 86761*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86764*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 86770*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_32), 0,
                          MVT::v4f32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v4f32] } MQPR:{ *:[v2f64] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV64_32:{ *:[v4f32] } MQPR:{ *:[v2f64] }:$src)
/* 86780*/          0, /*End of Scope*/
/* 86781*/        /*SwitchType*/ 57, MVT::v8f16,// ->86840
/* 86783*/          OPC_Scope, 5, /*->86790*/ // 4 children in Scope
/* 86785*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 86787*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8f16] } QPR:{ *:[v2f64] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v8f16] }:$src
/* 86790*/          /*Scope*/ 5, /*->86796*/
/* 86791*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 86793*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8f16] } MQPR:{ *:[v2f64] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v8f16] }:$src
/* 86796*/          /*Scope*/ 17, /*->86814*/
/* 86797*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 86799*/            OPC_EmitInteger, MVT::i32, 14, 
/* 86802*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86805*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q16), 0,
                          MVT::v8f16, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v8f16] } QPR:{ *:[v2f64] }:$src) - Complexity = 3
                      // Dst: (VREV64q16:{ *:[v8f16] } QPR:{ *:[v2f64] }:$src)
/* 86814*/          /*Scope*/ 24, /*->86839*/
/* 86815*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 86817*/            OPC_EmitInteger, MVT::i32, 0, 
/* 86820*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86823*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 86829*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_16), 0,
                          MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v8f16] } MQPR:{ *:[v2f64] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV64_16:{ *:[v8f16] } MQPR:{ *:[v2f64] }:$src)
/* 86839*/          0, /*End of Scope*/
/* 86840*/        0, // EndSwitchType
/* 86841*/      /*Scope*/ 59|128,2/*315*/, /*->87158*/
/* 86843*/        OPC_CheckChild0Type, MVT::v4f32,
/* 86845*/        OPC_SwitchType /*6 cases */, 14, MVT::v4i32,// ->86862
/* 86848*/          OPC_Scope, 5, /*->86855*/ // 2 children in Scope
/* 86850*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 86852*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4i32] } QPR:{ *:[v4f32] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v4i32] }:$src
/* 86855*/          /*Scope*/ 5, /*->86861*/
/* 86856*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 86858*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4i32] } MQPR:{ *:[v4f32] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v4i32] }:$src
/* 86861*/          0, /*End of Scope*/
/* 86862*/        /*SwitchType*/ 57, MVT::v2i64,// ->86921
/* 86864*/          OPC_Scope, 5, /*->86871*/ // 4 children in Scope
/* 86866*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 86868*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2i64] } QPR:{ *:[v4f32] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v2i64] }:$src
/* 86871*/          /*Scope*/ 5, /*->86877*/
/* 86872*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 86874*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2i64] } MQPR:{ *:[v4f32] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v2i64] }:$src
/* 86877*/          /*Scope*/ 17, /*->86895*/
/* 86878*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 86880*/            OPC_EmitInteger, MVT::i32, 14, 
/* 86883*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86886*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q32), 0,
                          MVT::v2i64, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v2i64] } QPR:{ *:[v4f32] }:$src) - Complexity = 3
                      // Dst: (VREV64q32:{ *:[v2i64] } QPR:{ *:[v4f32] }:$src)
/* 86895*/          /*Scope*/ 24, /*->86920*/
/* 86896*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 86898*/            OPC_EmitInteger, MVT::i32, 0, 
/* 86901*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86904*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 86910*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_32), 0,
                          MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v2i64] } MQPR:{ *:[v4f32] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV64_32:{ *:[v2i64] } MQPR:{ *:[v4f32] }:$src)
/* 86920*/          0, /*End of Scope*/
/* 86921*/        /*SwitchType*/ 57, MVT::v8i16,// ->86980
/* 86923*/          OPC_Scope, 5, /*->86930*/ // 4 children in Scope
/* 86925*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 86927*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8i16] } QPR:{ *:[v4f32] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v8i16] }:$src
/* 86930*/          /*Scope*/ 5, /*->86936*/
/* 86931*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 86933*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8i16] } MQPR:{ *:[v4f32] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v8i16] }:$src
/* 86936*/          /*Scope*/ 17, /*->86954*/
/* 86937*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 86939*/            OPC_EmitInteger, MVT::i32, 14, 
/* 86942*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86945*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32q16), 0,
                          MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v8i16] } QPR:{ *:[v4f32] }:$src) - Complexity = 3
                      // Dst: (VREV32q16:{ *:[v8i16] } QPR:{ *:[v4f32] }:$src)
/* 86954*/          /*Scope*/ 24, /*->86979*/
/* 86955*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 86957*/            OPC_EmitInteger, MVT::i32, 0, 
/* 86960*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 86963*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 86969*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV32_16), 0,
                          MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v8i16] } MQPR:{ *:[v4f32] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV32_16:{ *:[v8i16] } MQPR:{ *:[v4f32] }:$src)
/* 86979*/          0, /*End of Scope*/
/* 86980*/        /*SwitchType*/ 57, MVT::v16i8,// ->87039
/* 86982*/          OPC_Scope, 5, /*->86989*/ // 4 children in Scope
/* 86984*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 86986*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v16i8] } QPR:{ *:[v4f32] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v16i8] }:$src
/* 86989*/          /*Scope*/ 5, /*->86995*/
/* 86990*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 86992*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v16i8] } MQPR:{ *:[v4f32] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v16i8] }:$src
/* 86995*/          /*Scope*/ 17, /*->87013*/
/* 86996*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 86998*/            OPC_EmitInteger, MVT::i32, 14, 
/* 87001*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87004*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32q8), 0,
                          MVT::v16i8, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v16i8] } QPR:{ *:[v4f32] }:$src) - Complexity = 3
                      // Dst: (VREV32q8:{ *:[v16i8] } QPR:{ *:[v4f32] }:$src)
/* 87013*/          /*Scope*/ 24, /*->87038*/
/* 87014*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 87016*/            OPC_EmitInteger, MVT::i32, 0, 
/* 87019*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87022*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 87028*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV32_8), 0,
                          MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v16i8] } MQPR:{ *:[v4f32] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV32_8:{ *:[v16i8] } MQPR:{ *:[v4f32] }:$src)
/* 87038*/          0, /*End of Scope*/
/* 87039*/        /*SwitchType*/ 57, MVT::v2f64,// ->87098
/* 87041*/          OPC_Scope, 5, /*->87048*/ // 4 children in Scope
/* 87043*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 87045*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2f64] } QPR:{ *:[v4f32] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v2f64] }:$src
/* 87048*/          /*Scope*/ 5, /*->87054*/
/* 87049*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 87051*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2f64] } MQPR:{ *:[v4f32] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v2f64] }:$src
/* 87054*/          /*Scope*/ 17, /*->87072*/
/* 87055*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 87057*/            OPC_EmitInteger, MVT::i32, 14, 
/* 87060*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87063*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q32), 0,
                          MVT::v2f64, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v2f64] } QPR:{ *:[v4f32] }:$src) - Complexity = 3
                      // Dst: (VREV64q32:{ *:[v2f64] } QPR:{ *:[v4f32] }:$src)
/* 87072*/          /*Scope*/ 24, /*->87097*/
/* 87073*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 87075*/            OPC_EmitInteger, MVT::i32, 0, 
/* 87078*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87081*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 87087*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_32), 0,
                          MVT::v2f64, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v2f64] } MQPR:{ *:[v4f32] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV64_32:{ *:[v2f64] } MQPR:{ *:[v4f32] }:$src)
/* 87097*/          0, /*End of Scope*/
/* 87098*/        /*SwitchType*/ 57, MVT::v8f16,// ->87157
/* 87100*/          OPC_Scope, 5, /*->87107*/ // 4 children in Scope
/* 87102*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 87104*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8f16] } QPR:{ *:[v4f32] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v8f16] }:$src
/* 87107*/          /*Scope*/ 5, /*->87113*/
/* 87108*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 87110*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8f16] } MQPR:{ *:[v4f32] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v8f16] }:$src
/* 87113*/          /*Scope*/ 17, /*->87131*/
/* 87114*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 87116*/            OPC_EmitInteger, MVT::i32, 14, 
/* 87119*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87122*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32q16), 0,
                          MVT::v8f16, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v8f16] } QPR:{ *:[v4f32] }:$src) - Complexity = 3
                      // Dst: (VREV32q16:{ *:[v8f16] } QPR:{ *:[v4f32] }:$src)
/* 87131*/          /*Scope*/ 24, /*->87156*/
/* 87132*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 87134*/            OPC_EmitInteger, MVT::i32, 0, 
/* 87137*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87140*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 87146*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV32_16), 0,
                          MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v8f16] } MQPR:{ *:[v4f32] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV32_16:{ *:[v8f16] } MQPR:{ *:[v4f32] }:$src)
/* 87156*/          0, /*End of Scope*/
/* 87157*/        0, // EndSwitchType
/* 87158*/      /*Scope*/ 59|128,2/*315*/, /*->87475*/
/* 87160*/        OPC_CheckChild0Type, MVT::v8f16,
/* 87162*/        OPC_SwitchType /*6 cases */, 14, MVT::v8i16,// ->87179
/* 87165*/          OPC_Scope, 5, /*->87172*/ // 2 children in Scope
/* 87167*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 87169*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8i16] } QPR:{ *:[v8f16] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v8i16] }:$src
/* 87172*/          /*Scope*/ 5, /*->87178*/
/* 87173*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 87175*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8i16] } MQPR:{ *:[v8f16] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v8i16] }:$src
/* 87178*/          0, /*End of Scope*/
/* 87179*/        /*SwitchType*/ 57, MVT::v2i64,// ->87238
/* 87181*/          OPC_Scope, 5, /*->87188*/ // 4 children in Scope
/* 87183*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 87185*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2i64] } QPR:{ *:[v8f16] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v2i64] }:$src
/* 87188*/          /*Scope*/ 5, /*->87194*/
/* 87189*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 87191*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2i64] } MQPR:{ *:[v8f16] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v2i64] }:$src
/* 87194*/          /*Scope*/ 17, /*->87212*/
/* 87195*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 87197*/            OPC_EmitInteger, MVT::i32, 14, 
/* 87200*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87203*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q16), 0,
                          MVT::v2i64, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v2i64] } QPR:{ *:[v8f16] }:$src) - Complexity = 3
                      // Dst: (VREV64q16:{ *:[v2i64] } QPR:{ *:[v8f16] }:$src)
/* 87212*/          /*Scope*/ 24, /*->87237*/
/* 87213*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 87215*/            OPC_EmitInteger, MVT::i32, 0, 
/* 87218*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87221*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 87227*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_16), 0,
                          MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v2i64] } MQPR:{ *:[v8f16] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV64_16:{ *:[v2i64] } MQPR:{ *:[v8f16] }:$src)
/* 87237*/          0, /*End of Scope*/
/* 87238*/        /*SwitchType*/ 57, MVT::v4i32,// ->87297
/* 87240*/          OPC_Scope, 5, /*->87247*/ // 4 children in Scope
/* 87242*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 87244*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4i32] } QPR:{ *:[v8f16] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v4i32] }:$src
/* 87247*/          /*Scope*/ 5, /*->87253*/
/* 87248*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 87250*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4i32] } MQPR:{ *:[v8f16] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v4i32] }:$src
/* 87253*/          /*Scope*/ 17, /*->87271*/
/* 87254*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 87256*/            OPC_EmitInteger, MVT::i32, 14, 
/* 87259*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87262*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32q16), 0,
                          MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v4i32] } QPR:{ *:[v8f16] }:$src) - Complexity = 3
                      // Dst: (VREV32q16:{ *:[v4i32] } QPR:{ *:[v8f16] }:$src)
/* 87271*/          /*Scope*/ 24, /*->87296*/
/* 87272*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 87274*/            OPC_EmitInteger, MVT::i32, 0, 
/* 87277*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87280*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 87286*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV32_16), 0,
                          MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v4i32] } MQPR:{ *:[v8f16] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV32_16:{ *:[v4i32] } MQPR:{ *:[v8f16] }:$src)
/* 87296*/          0, /*End of Scope*/
/* 87297*/        /*SwitchType*/ 57, MVT::v16i8,// ->87356
/* 87299*/          OPC_Scope, 5, /*->87306*/ // 4 children in Scope
/* 87301*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 87303*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v16i8] } QPR:{ *:[v8f16] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v16i8] }:$src
/* 87306*/          /*Scope*/ 5, /*->87312*/
/* 87307*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 87309*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v16i8] } MQPR:{ *:[v8f16] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v16i8] }:$src
/* 87312*/          /*Scope*/ 17, /*->87330*/
/* 87313*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 87315*/            OPC_EmitInteger, MVT::i32, 14, 
/* 87318*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87321*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV16q8), 0,
                          MVT::v16i8, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v16i8] } QPR:{ *:[v8f16] }:$src) - Complexity = 3
                      // Dst: (VREV16q8:{ *:[v16i8] } QPR:{ *:[v8f16] }:$src)
/* 87330*/          /*Scope*/ 24, /*->87355*/
/* 87331*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 87333*/            OPC_EmitInteger, MVT::i32, 0, 
/* 87336*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87339*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 87345*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV16_8), 0,
                          MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v16i8] } MQPR:{ *:[v8f16] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV16_8:{ *:[v16i8] } MQPR:{ *:[v8f16] }:$src)
/* 87355*/          0, /*End of Scope*/
/* 87356*/        /*SwitchType*/ 57, MVT::v2f64,// ->87415
/* 87358*/          OPC_Scope, 5, /*->87365*/ // 4 children in Scope
/* 87360*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 87362*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2f64] } QPR:{ *:[v8f16] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v2f64] }:$src
/* 87365*/          /*Scope*/ 5, /*->87371*/
/* 87366*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 87368*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2f64] } MQPR:{ *:[v8f16] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v2f64] }:$src
/* 87371*/          /*Scope*/ 17, /*->87389*/
/* 87372*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 87374*/            OPC_EmitInteger, MVT::i32, 14, 
/* 87377*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87380*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q16), 0,
                          MVT::v2f64, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v2f64] } QPR:{ *:[v8f16] }:$src) - Complexity = 3
                      // Dst: (VREV64q16:{ *:[v2f64] } QPR:{ *:[v8f16] }:$src)
/* 87389*/          /*Scope*/ 24, /*->87414*/
/* 87390*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 87392*/            OPC_EmitInteger, MVT::i32, 0, 
/* 87395*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87398*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 87404*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_16), 0,
                          MVT::v2f64, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v2f64] } MQPR:{ *:[v8f16] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV64_16:{ *:[v2f64] } MQPR:{ *:[v8f16] }:$src)
/* 87414*/          0, /*End of Scope*/
/* 87415*/        /*SwitchType*/ 57, MVT::v4f32,// ->87474
/* 87417*/          OPC_Scope, 5, /*->87424*/ // 4 children in Scope
/* 87419*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 87421*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4f32] } QPR:{ *:[v8f16] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v4f32] }:$src
/* 87424*/          /*Scope*/ 5, /*->87430*/
/* 87425*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 87427*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4f32] } MQPR:{ *:[v8f16] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v4f32] }:$src
/* 87430*/          /*Scope*/ 17, /*->87448*/
/* 87431*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 87433*/            OPC_EmitInteger, MVT::i32, 14, 
/* 87436*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87439*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32q16), 0,
                          MVT::v4f32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v4f32] } QPR:{ *:[v8f16] }:$src) - Complexity = 3
                      // Dst: (VREV32q16:{ *:[v4f32] } QPR:{ *:[v8f16] }:$src)
/* 87448*/          /*Scope*/ 24, /*->87473*/
/* 87449*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 87451*/            OPC_EmitInteger, MVT::i32, 0, 
/* 87454*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87457*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 87463*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV32_16), 0,
                          MVT::v4f32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v4f32] } MQPR:{ *:[v8f16] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV32_16:{ *:[v4f32] } MQPR:{ *:[v8f16] }:$src)
/* 87473*/          0, /*End of Scope*/
/* 87474*/        0, // EndSwitchType
/* 87475*/      /*Scope*/ 59|128,2/*315*/, /*->87792*/
/* 87477*/        OPC_CheckChild0Type, MVT::v4i32,
/* 87479*/        OPC_SwitchType /*6 cases */, 57, MVT::v2i64,// ->87539
/* 87482*/          OPC_Scope, 5, /*->87489*/ // 4 children in Scope
/* 87484*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 87486*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2i64] } QPR:{ *:[v4i32] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v2i64] }:$src
/* 87489*/          /*Scope*/ 5, /*->87495*/
/* 87490*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 87492*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2i64] } MQPR:{ *:[v4i32] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v2i64] }:$src
/* 87495*/          /*Scope*/ 17, /*->87513*/
/* 87496*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 87498*/            OPC_EmitInteger, MVT::i32, 14, 
/* 87501*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87504*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q32), 0,
                          MVT::v2i64, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v2i64] } QPR:{ *:[v4i32] }:$src) - Complexity = 3
                      // Dst: (VREV64q32:{ *:[v2i64] } QPR:{ *:[v4i32] }:$src)
/* 87513*/          /*Scope*/ 24, /*->87538*/
/* 87514*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 87516*/            OPC_EmitInteger, MVT::i32, 0, 
/* 87519*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87522*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 87528*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_32), 0,
                          MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v2i64] } MQPR:{ *:[v4i32] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV64_32:{ *:[v2i64] } MQPR:{ *:[v4i32] }:$src)
/* 87538*/          0, /*End of Scope*/
/* 87539*/        /*SwitchType*/ 57, MVT::v8i16,// ->87598
/* 87541*/          OPC_Scope, 5, /*->87548*/ // 4 children in Scope
/* 87543*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 87545*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8i16] } QPR:{ *:[v4i32] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v8i16] }:$src
/* 87548*/          /*Scope*/ 5, /*->87554*/
/* 87549*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 87551*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8i16] } MQPR:{ *:[v4i32] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v8i16] }:$src
/* 87554*/          /*Scope*/ 17, /*->87572*/
/* 87555*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 87557*/            OPC_EmitInteger, MVT::i32, 14, 
/* 87560*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87563*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32q16), 0,
                          MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v8i16] } QPR:{ *:[v4i32] }:$src) - Complexity = 3
                      // Dst: (VREV32q16:{ *:[v8i16] } QPR:{ *:[v4i32] }:$src)
/* 87572*/          /*Scope*/ 24, /*->87597*/
/* 87573*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 87575*/            OPC_EmitInteger, MVT::i32, 0, 
/* 87578*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87581*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 87587*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV32_16), 0,
                          MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v8i16] } MQPR:{ *:[v4i32] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV32_16:{ *:[v8i16] } MQPR:{ *:[v4i32] }:$src)
/* 87597*/          0, /*End of Scope*/
/* 87598*/        /*SwitchType*/ 57, MVT::v16i8,// ->87657
/* 87600*/          OPC_Scope, 5, /*->87607*/ // 4 children in Scope
/* 87602*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 87604*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v16i8] } QPR:{ *:[v4i32] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v16i8] }:$src
/* 87607*/          /*Scope*/ 5, /*->87613*/
/* 87608*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 87610*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v16i8] } MQPR:{ *:[v4i32] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v16i8] }:$src
/* 87613*/          /*Scope*/ 17, /*->87631*/
/* 87614*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 87616*/            OPC_EmitInteger, MVT::i32, 14, 
/* 87619*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87622*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32q8), 0,
                          MVT::v16i8, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v16i8] } QPR:{ *:[v4i32] }:$src) - Complexity = 3
                      // Dst: (VREV32q8:{ *:[v16i8] } QPR:{ *:[v4i32] }:$src)
/* 87631*/          /*Scope*/ 24, /*->87656*/
/* 87632*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 87634*/            OPC_EmitInteger, MVT::i32, 0, 
/* 87637*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87640*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 87646*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV32_8), 0,
                          MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v16i8] } MQPR:{ *:[v4i32] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV32_8:{ *:[v16i8] } MQPR:{ *:[v4i32] }:$src)
/* 87656*/          0, /*End of Scope*/
/* 87657*/        /*SwitchType*/ 14, MVT::v4f32,// ->87673
/* 87659*/          OPC_Scope, 5, /*->87666*/ // 2 children in Scope
/* 87661*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 87663*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4f32] } QPR:{ *:[v4i32] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v4f32] }:$src
/* 87666*/          /*Scope*/ 5, /*->87672*/
/* 87667*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 87669*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4f32] } MQPR:{ *:[v4i32] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v4f32] }:$src
/* 87672*/          0, /*End of Scope*/
/* 87673*/        /*SwitchType*/ 57, MVT::v2f64,// ->87732
/* 87675*/          OPC_Scope, 5, /*->87682*/ // 4 children in Scope
/* 87677*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 87679*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2f64] } QPR:{ *:[v4i32] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v2f64] }:$src
/* 87682*/          /*Scope*/ 5, /*->87688*/
/* 87683*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 87685*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2f64] } MQPR:{ *:[v4i32] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v2f64] }:$src
/* 87688*/          /*Scope*/ 17, /*->87706*/
/* 87689*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 87691*/            OPC_EmitInteger, MVT::i32, 14, 
/* 87694*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87697*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q32), 0,
                          MVT::v2f64, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v2f64] } QPR:{ *:[v4i32] }:$src) - Complexity = 3
                      // Dst: (VREV64q32:{ *:[v2f64] } QPR:{ *:[v4i32] }:$src)
/* 87706*/          /*Scope*/ 24, /*->87731*/
/* 87707*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 87709*/            OPC_EmitInteger, MVT::i32, 0, 
/* 87712*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87715*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 87721*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_32), 0,
                          MVT::v2f64, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v2f64] } MQPR:{ *:[v4i32] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV64_32:{ *:[v2f64] } MQPR:{ *:[v4i32] }:$src)
/* 87731*/          0, /*End of Scope*/
/* 87732*/        /*SwitchType*/ 57, MVT::v8f16,// ->87791
/* 87734*/          OPC_Scope, 5, /*->87741*/ // 4 children in Scope
/* 87736*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 87738*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8f16] } QPR:{ *:[v4i32] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v8f16] }:$src
/* 87741*/          /*Scope*/ 5, /*->87747*/
/* 87742*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 87744*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8f16] } MQPR:{ *:[v4i32] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v8f16] }:$src
/* 87747*/          /*Scope*/ 17, /*->87765*/
/* 87748*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 87750*/            OPC_EmitInteger, MVT::i32, 14, 
/* 87753*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87756*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32q16), 0,
                          MVT::v8f16, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v8f16] } QPR:{ *:[v4i32] }:$src) - Complexity = 3
                      // Dst: (VREV32q16:{ *:[v8f16] } QPR:{ *:[v4i32] }:$src)
/* 87765*/          /*Scope*/ 24, /*->87790*/
/* 87766*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 87768*/            OPC_EmitInteger, MVT::i32, 0, 
/* 87771*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87774*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 87780*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV32_16), 0,
                          MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v8f16] } MQPR:{ *:[v4i32] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV32_16:{ *:[v8f16] } MQPR:{ *:[v4i32] }:$src)
/* 87790*/          0, /*End of Scope*/
/* 87791*/        0, // EndSwitchType
/* 87792*/      /*Scope*/ 59|128,2/*315*/, /*->88109*/
/* 87794*/        OPC_CheckChild0Type, MVT::v8i16,
/* 87796*/        OPC_SwitchType /*6 cases */, 57, MVT::v2i64,// ->87856
/* 87799*/          OPC_Scope, 5, /*->87806*/ // 4 children in Scope
/* 87801*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 87803*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2i64] } QPR:{ *:[v8i16] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v2i64] }:$src
/* 87806*/          /*Scope*/ 5, /*->87812*/
/* 87807*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 87809*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2i64] } MQPR:{ *:[v8i16] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v2i64] }:$src
/* 87812*/          /*Scope*/ 17, /*->87830*/
/* 87813*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 87815*/            OPC_EmitInteger, MVT::i32, 14, 
/* 87818*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87821*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q16), 0,
                          MVT::v2i64, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v2i64] } QPR:{ *:[v8i16] }:$src) - Complexity = 3
                      // Dst: (VREV64q16:{ *:[v2i64] } QPR:{ *:[v8i16] }:$src)
/* 87830*/          /*Scope*/ 24, /*->87855*/
/* 87831*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 87833*/            OPC_EmitInteger, MVT::i32, 0, 
/* 87836*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87839*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 87845*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_16), 0,
                          MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v2i64] } MQPR:{ *:[v8i16] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV64_16:{ *:[v2i64] } MQPR:{ *:[v8i16] }:$src)
/* 87855*/          0, /*End of Scope*/
/* 87856*/        /*SwitchType*/ 57, MVT::v4i32,// ->87915
/* 87858*/          OPC_Scope, 5, /*->87865*/ // 4 children in Scope
/* 87860*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 87862*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4i32] } QPR:{ *:[v8i16] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v4i32] }:$src
/* 87865*/          /*Scope*/ 5, /*->87871*/
/* 87866*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 87868*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4i32] } MQPR:{ *:[v8i16] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v4i32] }:$src
/* 87871*/          /*Scope*/ 17, /*->87889*/
/* 87872*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 87874*/            OPC_EmitInteger, MVT::i32, 14, 
/* 87877*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87880*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32q16), 0,
                          MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v4i32] } QPR:{ *:[v8i16] }:$src) - Complexity = 3
                      // Dst: (VREV32q16:{ *:[v4i32] } QPR:{ *:[v8i16] }:$src)
/* 87889*/          /*Scope*/ 24, /*->87914*/
/* 87890*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 87892*/            OPC_EmitInteger, MVT::i32, 0, 
/* 87895*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87898*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 87904*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV32_16), 0,
                          MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v4i32] } MQPR:{ *:[v8i16] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV32_16:{ *:[v4i32] } MQPR:{ *:[v8i16] }:$src)
/* 87914*/          0, /*End of Scope*/
/* 87915*/        /*SwitchType*/ 57, MVT::v16i8,// ->87974
/* 87917*/          OPC_Scope, 5, /*->87924*/ // 4 children in Scope
/* 87919*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 87921*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v16i8] } QPR:{ *:[v8i16] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v16i8] }:$src
/* 87924*/          /*Scope*/ 5, /*->87930*/
/* 87925*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 87927*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v16i8] } MQPR:{ *:[v8i16] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v16i8] }:$src
/* 87930*/          /*Scope*/ 17, /*->87948*/
/* 87931*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 87933*/            OPC_EmitInteger, MVT::i32, 14, 
/* 87936*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87939*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV16q8), 0,
                          MVT::v16i8, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v16i8] } QPR:{ *:[v8i16] }:$src) - Complexity = 3
                      // Dst: (VREV16q8:{ *:[v16i8] } QPR:{ *:[v8i16] }:$src)
/* 87948*/          /*Scope*/ 24, /*->87973*/
/* 87949*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 87951*/            OPC_EmitInteger, MVT::i32, 0, 
/* 87954*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 87957*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 87963*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV16_8), 0,
                          MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v16i8] } MQPR:{ *:[v8i16] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV16_8:{ *:[v16i8] } MQPR:{ *:[v8i16] }:$src)
/* 87973*/          0, /*End of Scope*/
/* 87974*/        /*SwitchType*/ 14, MVT::v8f16,// ->87990
/* 87976*/          OPC_Scope, 5, /*->87983*/ // 2 children in Scope
/* 87978*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 87980*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8f16] } QPR:{ *:[v8i16] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v8f16] }:$src
/* 87983*/          /*Scope*/ 5, /*->87989*/
/* 87984*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 87986*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8f16] } MQPR:{ *:[v8i16] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v8f16] }:$src
/* 87989*/          0, /*End of Scope*/
/* 87990*/        /*SwitchType*/ 57, MVT::v2f64,// ->88049
/* 87992*/          OPC_Scope, 5, /*->87999*/ // 4 children in Scope
/* 87994*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 87996*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2f64] } QPR:{ *:[v8i16] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v2f64] }:$src
/* 87999*/          /*Scope*/ 5, /*->88005*/
/* 88000*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 88002*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2f64] } MQPR:{ *:[v8i16] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v2f64] }:$src
/* 88005*/          /*Scope*/ 17, /*->88023*/
/* 88006*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 88008*/            OPC_EmitInteger, MVT::i32, 14, 
/* 88011*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88014*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q16), 0,
                          MVT::v2f64, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v2f64] } QPR:{ *:[v8i16] }:$src) - Complexity = 3
                      // Dst: (VREV64q16:{ *:[v2f64] } QPR:{ *:[v8i16] }:$src)
/* 88023*/          /*Scope*/ 24, /*->88048*/
/* 88024*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 88026*/            OPC_EmitInteger, MVT::i32, 0, 
/* 88029*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88032*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 88038*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_16), 0,
                          MVT::v2f64, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v2f64] } MQPR:{ *:[v8i16] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV64_16:{ *:[v2f64] } MQPR:{ *:[v8i16] }:$src)
/* 88048*/          0, /*End of Scope*/
/* 88049*/        /*SwitchType*/ 57, MVT::v4f32,// ->88108
/* 88051*/          OPC_Scope, 5, /*->88058*/ // 4 children in Scope
/* 88053*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 88055*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4f32] } QPR:{ *:[v8i16] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v4f32] }:$src
/* 88058*/          /*Scope*/ 5, /*->88064*/
/* 88059*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 88061*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4f32] } MQPR:{ *:[v8i16] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v4f32] }:$src
/* 88064*/          /*Scope*/ 17, /*->88082*/
/* 88065*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 88067*/            OPC_EmitInteger, MVT::i32, 14, 
/* 88070*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88073*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32q16), 0,
                          MVT::v4f32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v4f32] } QPR:{ *:[v8i16] }:$src) - Complexity = 3
                      // Dst: (VREV32q16:{ *:[v4f32] } QPR:{ *:[v8i16] }:$src)
/* 88082*/          /*Scope*/ 24, /*->88107*/
/* 88083*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 88085*/            OPC_EmitInteger, MVT::i32, 0, 
/* 88088*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88091*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 88097*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV32_16), 0,
                          MVT::v4f32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v4f32] } MQPR:{ *:[v8i16] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV32_16:{ *:[v4f32] } MQPR:{ *:[v8i16] }:$src)
/* 88107*/          0, /*End of Scope*/
/* 88108*/        0, // EndSwitchType
/* 88109*/      /*Scope*/ 102|128,2/*358*/, /*->88469*/
/* 88111*/        OPC_CheckChild0Type, MVT::v16i8,
/* 88113*/        OPC_SwitchType /*6 cases */, 57, MVT::v2i64,// ->88173
/* 88116*/          OPC_Scope, 5, /*->88123*/ // 4 children in Scope
/* 88118*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 88120*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2i64] } QPR:{ *:[v16i8] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v2i64] }:$src
/* 88123*/          /*Scope*/ 5, /*->88129*/
/* 88124*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 88126*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2i64] } MQPR:{ *:[v16i8] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v2i64] }:$src
/* 88129*/          /*Scope*/ 17, /*->88147*/
/* 88130*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 88132*/            OPC_EmitInteger, MVT::i32, 14, 
/* 88135*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88138*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q8), 0,
                          MVT::v2i64, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v2i64] } QPR:{ *:[v16i8] }:$src) - Complexity = 3
                      // Dst: (VREV64q8:{ *:[v2i64] } QPR:{ *:[v16i8] }:$src)
/* 88147*/          /*Scope*/ 24, /*->88172*/
/* 88148*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 88150*/            OPC_EmitInteger, MVT::i32, 0, 
/* 88153*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88156*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 88162*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_8), 0,
                          MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v2i64] } MQPR:{ *:[v16i8] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV64_8:{ *:[v2i64] } MQPR:{ *:[v16i8] }:$src)
/* 88172*/          0, /*End of Scope*/
/* 88173*/        /*SwitchType*/ 57, MVT::v4i32,// ->88232
/* 88175*/          OPC_Scope, 5, /*->88182*/ // 4 children in Scope
/* 88177*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 88179*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4i32] } QPR:{ *:[v16i8] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v4i32] }:$src
/* 88182*/          /*Scope*/ 5, /*->88188*/
/* 88183*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 88185*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4i32] } MQPR:{ *:[v16i8] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v4i32] }:$src
/* 88188*/          /*Scope*/ 17, /*->88206*/
/* 88189*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 88191*/            OPC_EmitInteger, MVT::i32, 14, 
/* 88194*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88197*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32q8), 0,
                          MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v4i32] } QPR:{ *:[v16i8] }:$src) - Complexity = 3
                      // Dst: (VREV32q8:{ *:[v4i32] } QPR:{ *:[v16i8] }:$src)
/* 88206*/          /*Scope*/ 24, /*->88231*/
/* 88207*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 88209*/            OPC_EmitInteger, MVT::i32, 0, 
/* 88212*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88215*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 88221*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV32_8), 0,
                          MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v4i32] } MQPR:{ *:[v16i8] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV32_8:{ *:[v4i32] } MQPR:{ *:[v16i8] }:$src)
/* 88231*/          0, /*End of Scope*/
/* 88232*/        /*SwitchType*/ 57, MVT::v8i16,// ->88291
/* 88234*/          OPC_Scope, 5, /*->88241*/ // 4 children in Scope
/* 88236*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 88238*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8i16] } QPR:{ *:[v16i8] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v8i16] }:$src
/* 88241*/          /*Scope*/ 5, /*->88247*/
/* 88242*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 88244*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8i16] } MQPR:{ *:[v16i8] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v8i16] }:$src
/* 88247*/          /*Scope*/ 17, /*->88265*/
/* 88248*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 88250*/            OPC_EmitInteger, MVT::i32, 14, 
/* 88253*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88256*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV16q8), 0,
                          MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v8i16] } QPR:{ *:[v16i8] }:$src) - Complexity = 3
                      // Dst: (VREV16q8:{ *:[v8i16] } QPR:{ *:[v16i8] }:$src)
/* 88265*/          /*Scope*/ 24, /*->88290*/
/* 88266*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 88268*/            OPC_EmitInteger, MVT::i32, 0, 
/* 88271*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88274*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 88280*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV16_8), 0,
                          MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v8i16] } MQPR:{ *:[v16i8] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV16_8:{ *:[v8i16] } MQPR:{ *:[v16i8] }:$src)
/* 88290*/          0, /*End of Scope*/
/* 88291*/        /*SwitchType*/ 57, MVT::v2f64,// ->88350
/* 88293*/          OPC_Scope, 5, /*->88300*/ // 4 children in Scope
/* 88295*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 88297*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2f64] } QPR:{ *:[v16i8] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v2f64] }:$src
/* 88300*/          /*Scope*/ 5, /*->88306*/
/* 88301*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 88303*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2f64] } MQPR:{ *:[v16i8] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v2f64] }:$src
/* 88306*/          /*Scope*/ 17, /*->88324*/
/* 88307*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 88309*/            OPC_EmitInteger, MVT::i32, 14, 
/* 88312*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88315*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q8), 0,
                          MVT::v2f64, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v2f64] } QPR:{ *:[v16i8] }:$src) - Complexity = 3
                      // Dst: (VREV64q8:{ *:[v2f64] } QPR:{ *:[v16i8] }:$src)
/* 88324*/          /*Scope*/ 24, /*->88349*/
/* 88325*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 88327*/            OPC_EmitInteger, MVT::i32, 0, 
/* 88330*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88333*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 88339*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_8), 0,
                          MVT::v2f64, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v2f64] } MQPR:{ *:[v16i8] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV64_8:{ *:[v2f64] } MQPR:{ *:[v16i8] }:$src)
/* 88349*/          0, /*End of Scope*/
/* 88350*/        /*SwitchType*/ 57, MVT::v4f32,// ->88409
/* 88352*/          OPC_Scope, 5, /*->88359*/ // 4 children in Scope
/* 88354*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 88356*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4f32] } QPR:{ *:[v16i8] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v4f32] }:$src
/* 88359*/          /*Scope*/ 5, /*->88365*/
/* 88360*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 88362*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4f32] } MQPR:{ *:[v16i8] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v4f32] }:$src
/* 88365*/          /*Scope*/ 17, /*->88383*/
/* 88366*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 88368*/            OPC_EmitInteger, MVT::i32, 14, 
/* 88371*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88374*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32q8), 0,
                          MVT::v4f32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v4f32] } QPR:{ *:[v16i8] }:$src) - Complexity = 3
                      // Dst: (VREV32q8:{ *:[v4f32] } QPR:{ *:[v16i8] }:$src)
/* 88383*/          /*Scope*/ 24, /*->88408*/
/* 88384*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 88386*/            OPC_EmitInteger, MVT::i32, 0, 
/* 88389*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88392*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 88398*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV32_8), 0,
                          MVT::v4f32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v4f32] } MQPR:{ *:[v16i8] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV32_8:{ *:[v4f32] } MQPR:{ *:[v16i8] }:$src)
/* 88408*/          0, /*End of Scope*/
/* 88409*/        /*SwitchType*/ 57, MVT::v8f16,// ->88468
/* 88411*/          OPC_Scope, 5, /*->88418*/ // 4 children in Scope
/* 88413*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 88415*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8f16] } QPR:{ *:[v16i8] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v8f16] }:$src
/* 88418*/          /*Scope*/ 5, /*->88424*/
/* 88419*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 88421*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8f16] } MQPR:{ *:[v16i8] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v8f16] }:$src
/* 88424*/          /*Scope*/ 17, /*->88442*/
/* 88425*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 88427*/            OPC_EmitInteger, MVT::i32, 14, 
/* 88430*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88433*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV16q8), 0,
                          MVT::v8f16, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v8f16] } QPR:{ *:[v16i8] }:$src) - Complexity = 3
                      // Dst: (VREV16q8:{ *:[v8f16] } QPR:{ *:[v16i8] }:$src)
/* 88442*/          /*Scope*/ 24, /*->88467*/
/* 88443*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 88445*/            OPC_EmitInteger, MVT::i32, 0, 
/* 88448*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88451*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 88457*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV16_8), 0,
                          MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v8f16] } MQPR:{ *:[v16i8] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV16_8:{ *:[v8f16] } MQPR:{ *:[v16i8] }:$src)
/* 88467*/          0, /*End of Scope*/
/* 88468*/        0, // EndSwitchType
/* 88469*/      /*Scope*/ 59|128,2/*315*/, /*->88786*/
/* 88471*/        OPC_CheckChild0Type, MVT::v2i64,
/* 88473*/        OPC_SwitchType /*6 cases */, 57, MVT::v4i32,// ->88533
/* 88476*/          OPC_Scope, 5, /*->88483*/ // 4 children in Scope
/* 88478*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 88480*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4i32] } QPR:{ *:[v2i64] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v4i32] }:$src
/* 88483*/          /*Scope*/ 5, /*->88489*/
/* 88484*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 88486*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4i32] } MQPR:{ *:[v2i64] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v4i32] }:$src
/* 88489*/          /*Scope*/ 17, /*->88507*/
/* 88490*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 88492*/            OPC_EmitInteger, MVT::i32, 14, 
/* 88495*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88498*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q32), 0,
                          MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v4i32] } QPR:{ *:[v2i64] }:$src) - Complexity = 3
                      // Dst: (VREV64q32:{ *:[v4i32] } QPR:{ *:[v2i64] }:$src)
/* 88507*/          /*Scope*/ 24, /*->88532*/
/* 88508*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 88510*/            OPC_EmitInteger, MVT::i32, 0, 
/* 88513*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88516*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 88522*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_32), 0,
                          MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v4i32] } MQPR:{ *:[v2i64] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV64_32:{ *:[v4i32] } MQPR:{ *:[v2i64] }:$src)
/* 88532*/          0, /*End of Scope*/
/* 88533*/        /*SwitchType*/ 57, MVT::v8i16,// ->88592
/* 88535*/          OPC_Scope, 5, /*->88542*/ // 4 children in Scope
/* 88537*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 88539*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8i16] } QPR:{ *:[v2i64] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v8i16] }:$src
/* 88542*/          /*Scope*/ 5, /*->88548*/
/* 88543*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 88545*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8i16] } MQPR:{ *:[v2i64] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v8i16] }:$src
/* 88548*/          /*Scope*/ 17, /*->88566*/
/* 88549*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 88551*/            OPC_EmitInteger, MVT::i32, 14, 
/* 88554*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88557*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q16), 0,
                          MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v8i16] } QPR:{ *:[v2i64] }:$src) - Complexity = 3
                      // Dst: (VREV64q16:{ *:[v8i16] } QPR:{ *:[v2i64] }:$src)
/* 88566*/          /*Scope*/ 24, /*->88591*/
/* 88567*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 88569*/            OPC_EmitInteger, MVT::i32, 0, 
/* 88572*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88575*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 88581*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_16), 0,
                          MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v8i16] } MQPR:{ *:[v2i64] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV64_16:{ *:[v8i16] } MQPR:{ *:[v2i64] }:$src)
/* 88591*/          0, /*End of Scope*/
/* 88592*/        /*SwitchType*/ 57, MVT::v16i8,// ->88651
/* 88594*/          OPC_Scope, 5, /*->88601*/ // 4 children in Scope
/* 88596*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 88598*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v16i8] } QPR:{ *:[v2i64] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v16i8] }:$src
/* 88601*/          /*Scope*/ 5, /*->88607*/
/* 88602*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 88604*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v16i8] } MQPR:{ *:[v2i64] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v16i8] }:$src
/* 88607*/          /*Scope*/ 17, /*->88625*/
/* 88608*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 88610*/            OPC_EmitInteger, MVT::i32, 14, 
/* 88613*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88616*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q8), 0,
                          MVT::v16i8, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v16i8] } QPR:{ *:[v2i64] }:$src) - Complexity = 3
                      // Dst: (VREV64q8:{ *:[v16i8] } QPR:{ *:[v2i64] }:$src)
/* 88625*/          /*Scope*/ 24, /*->88650*/
/* 88626*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 88628*/            OPC_EmitInteger, MVT::i32, 0, 
/* 88631*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88634*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 88640*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_8), 0,
                          MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v16i8] } MQPR:{ *:[v2i64] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV64_8:{ *:[v16i8] } MQPR:{ *:[v2i64] }:$src)
/* 88650*/          0, /*End of Scope*/
/* 88651*/        /*SwitchType*/ 14, MVT::v2f64,// ->88667
/* 88653*/          OPC_Scope, 5, /*->88660*/ // 2 children in Scope
/* 88655*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 88657*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2f64] } QPR:{ *:[v2i64] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v2f64] }:$src
/* 88660*/          /*Scope*/ 5, /*->88666*/
/* 88661*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 88663*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v2f64] } MQPR:{ *:[v2i64] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v2f64] }:$src
/* 88666*/          0, /*End of Scope*/
/* 88667*/        /*SwitchType*/ 57, MVT::v4f32,// ->88726
/* 88669*/          OPC_Scope, 5, /*->88676*/ // 4 children in Scope
/* 88671*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 88673*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4f32] } QPR:{ *:[v2i64] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v4f32] }:$src
/* 88676*/          /*Scope*/ 5, /*->88682*/
/* 88677*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 88679*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v4f32] } MQPR:{ *:[v2i64] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v4f32] }:$src
/* 88682*/          /*Scope*/ 17, /*->88700*/
/* 88683*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 88685*/            OPC_EmitInteger, MVT::i32, 14, 
/* 88688*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88691*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q32), 0,
                          MVT::v4f32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v4f32] } QPR:{ *:[v2i64] }:$src) - Complexity = 3
                      // Dst: (VREV64q32:{ *:[v4f32] } QPR:{ *:[v2i64] }:$src)
/* 88700*/          /*Scope*/ 24, /*->88725*/
/* 88701*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 88703*/            OPC_EmitInteger, MVT::i32, 0, 
/* 88706*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88709*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 88715*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_32), 0,
                          MVT::v4f32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v4f32] } MQPR:{ *:[v2i64] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV64_32:{ *:[v4f32] } MQPR:{ *:[v2i64] }:$src)
/* 88725*/          0, /*End of Scope*/
/* 88726*/        /*SwitchType*/ 57, MVT::v8f16,// ->88785
/* 88728*/          OPC_Scope, 5, /*->88735*/ // 4 children in Scope
/* 88730*/            OPC_CheckPatternPredicate, 34, // (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian())
/* 88732*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8f16] } QPR:{ *:[v2i64] }:$src) - Complexity = 3
                       // Dst: QPR:{ *:[v8f16] }:$src
/* 88735*/          /*Scope*/ 5, /*->88741*/
/* 88736*/            OPC_CheckPatternPredicate, 37, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian())
/* 88738*/            OPC_CompleteMatch, 1, 0, 
                       // Src: (bitconvert:{ *:[v8f16] } MQPR:{ *:[v2i64] }:$src) - Complexity = 3
                       // Dst: MQPR:{ *:[v8f16] }:$src
/* 88741*/          /*Scope*/ 17, /*->88759*/
/* 88742*/            OPC_CheckPatternPredicate, 35, // (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian())
/* 88744*/            OPC_EmitInteger, MVT::i32, 14, 
/* 88747*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88750*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q16), 0,
                          MVT::v8f16, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (bitconvert:{ *:[v8f16] } QPR:{ *:[v2i64] }:$src) - Complexity = 3
                      // Dst: (VREV64q16:{ *:[v8f16] } QPR:{ *:[v2i64] }:$src)
/* 88759*/          /*Scope*/ 24, /*->88784*/
/* 88760*/            OPC_CheckPatternPredicate, 38, // (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian())
/* 88762*/            OPC_EmitInteger, MVT::i32, 0, 
/* 88765*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88768*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 88774*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_16), 0,
                          MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (bitconvert:{ *:[v8f16] } MQPR:{ *:[v2i64] }:$src) - Complexity = 3
                      // Dst: (MVE_VREV64_16:{ *:[v8f16] } MQPR:{ *:[v2i64] }:$src)
/* 88784*/          0, /*End of Scope*/
/* 88785*/        0, // EndSwitchType
/* 88786*/      0, /*End of Scope*/
/* 88787*/    0, /*End of Scope*/
/* 88788*/  /*SwitchOpcode*/ 19, TARGET_VAL(ARMISD::VMOVRRD),// ->88810
/* 88791*/    OPC_RecordChild0, // #0 = $Dm
/* 88792*/    OPC_CheckPatternPredicate, 33, // (Subtarget->hasFPRegs())
/* 88794*/    OPC_EmitInteger, MVT::i32, 14, 
/* 88797*/    OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88800*/    OPC_MorphNodeTo2, TARGET_VAL(ARM::VMOVRRD), 0,
                  MVT::i32, MVT::i32, 3/*#Ops*/, 0, 1, 2, 
              // Src: (arm_fmrrd:{ *:[i32] }:{ *:[i32] } DPR:{ *:[f64] }:$Dm) - Complexity = 3
              // Dst: (VMOVRRD:{ *:[i32] }:{ *:[i32] } DPR:{ *:[f64] }:$Dm)
/* 88810*/  /*SwitchOpcode*/ 20, TARGET_VAL(ARMISD::VMOVrh),// ->88833
/* 88813*/    OPC_RecordChild0, // #0 = $Sn
/* 88814*/    OPC_CheckChild0Type, MVT::f16,
/* 88816*/    OPC_CheckPatternPredicate, 36, // (Subtarget->hasFPRegs16())
/* 88818*/    OPC_EmitInteger, MVT::i32, 14, 
/* 88821*/    OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88824*/    OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVRH), 0,
                  MVT::i32, 3/*#Ops*/, 0, 1, 2, 
              // Src: (arm_vmovrh:{ *:[i32] } HPR:{ *:[f16] }:$Sn) - Complexity = 3
              // Dst: (VMOVRH:{ *:[i32] } HPR:{ *:[f16] }:$Sn)
/* 88833*/  /*SwitchOpcode*/ 17, TARGET_VAL(ARMISD::FMSTAT),// ->88853
/* 88836*/    OPC_CaptureGlueInput,
/* 88837*/    OPC_CheckPatternPredicate, 33, // (Subtarget->hasFPRegs())
/* 88839*/    OPC_EmitInteger, MVT::i32, 14, 
/* 88842*/    OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88845*/    OPC_MorphNodeTo1, TARGET_VAL(ARM::FMSTAT), 0|OPFL_GlueInput|OPFL_GlueOutput,
                  MVT::i32, 2/*#Ops*/, 0, 1, 
              // Src: (arm_fmstat) - Complexity = 3
              // Dst: (FMSTAT:{ *:[i32] })
/* 88853*/  /*SwitchOpcode*/ 65, TARGET_VAL(ISD::VECREDUCE_ADD),// ->88921
/* 88856*/    OPC_RecordChild0, // #0 = $src
/* 88857*/    OPC_CheckType, MVT::i32,
/* 88859*/    OPC_Scope, 19, /*->88880*/ // 3 children in Scope
/* 88861*/      OPC_CheckChild0Type, MVT::v4i32,
/* 88863*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 88865*/      OPC_EmitInteger, MVT::i32, 0, 
/* 88868*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88871*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADDVu32no_acc), 0,
                    MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (vecreduce_add:{ *:[i32] } MQPR:{ *:[v4i32] }:$src) - Complexity = 3
                // Dst: (MVE_VADDVu32no_acc:{ *:[i32] } ?:{ *:[v4i32] }:$src)
/* 88880*/    /*Scope*/ 19, /*->88900*/
/* 88881*/      OPC_CheckChild0Type, MVT::v8i16,
/* 88883*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 88885*/      OPC_EmitInteger, MVT::i32, 0, 
/* 88888*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88891*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADDVu16no_acc), 0,
                    MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (vecreduce_add:{ *:[i32] } MQPR:{ *:[v8i16] }:$src) - Complexity = 3
                // Dst: (MVE_VADDVu16no_acc:{ *:[i32] } ?:{ *:[v8i16] }:$src)
/* 88900*/    /*Scope*/ 19, /*->88920*/
/* 88901*/      OPC_CheckChild0Type, MVT::v16i8,
/* 88903*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 88905*/      OPC_EmitInteger, MVT::i32, 0, 
/* 88908*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 88911*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADDVu8no_acc), 0,
                    MVT::i32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (vecreduce_add:{ *:[i32] } MQPR:{ *:[v16i8] }:$src) - Complexity = 3
                // Dst: (MVE_VADDVu8no_acc:{ *:[i32] } ?:{ *:[v16i8] }:$src)
/* 88920*/    0, /*End of Scope*/
/* 88921*/  /*SwitchOpcode*/ 120|128,1/*248*/, TARGET_VAL(ARMISD::PREDICATE_CAST),// ->89173
/* 88925*/    OPC_RecordChild0, // #0 = $src
/* 88926*/    OPC_Scope, 64, /*->88992*/ // 4 children in Scope
/* 88928*/      OPC_CheckChild0Type, MVT::v4i1,
/* 88930*/      OPC_SwitchType /*4 cases */, 13, MVT::i32,// ->88946
/* 88933*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 88935*/        OPC_EmitInteger, MVT::i32, ARM::VCCRRegClassID,
/* 88938*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::i32, 2/*#Ops*/, 0, 1, 
                  // Src: (predicate_cast:{ *:[i32] } VCCR:{ *:[v4i1] }:$src) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[i32] } VCCR:{ *:[v4i1] }:$src, VCCR:{ *:[i32] })
/* 88946*/      /*SwitchType*/ 13, MVT::v4i1,// ->88961
/* 88948*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 88950*/        OPC_EmitInteger, MVT::i32, ARM::VCCRRegClassID,
/* 88953*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v4i1, 2/*#Ops*/, 0, 1, 
                  // Src: (predicate_cast:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$src) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[v4i1] } VCCR:{ *:[v4i1] }:$src, VCCR:{ *:[i32] })
/* 88961*/      /*SwitchType*/ 13, MVT::v8i1,// ->88976
/* 88963*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 88965*/        OPC_EmitInteger, MVT::i32, ARM::VCCRRegClassID,
/* 88968*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v8i1, 2/*#Ops*/, 0, 1, 
                  // Src: (predicate_cast:{ *:[v8i1] } VCCR:{ *:[v4i1] }:$src) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[v8i1] } VCCR:{ *:[v4i1] }:$src, VCCR:{ *:[i32] })
/* 88976*/      /*SwitchType*/ 13, MVT::v16i1,// ->88991
/* 88978*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 88980*/        OPC_EmitInteger, MVT::i32, ARM::VCCRRegClassID,
/* 88983*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v16i1, 2/*#Ops*/, 0, 1, 
                  // Src: (predicate_cast:{ *:[v16i1] } VCCR:{ *:[v4i1] }:$src) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[v16i1] } VCCR:{ *:[v4i1] }:$src, VCCR:{ *:[i32] })
/* 88991*/      0, // EndSwitchType
/* 88992*/    /*Scope*/ 64, /*->89057*/
/* 88993*/      OPC_CheckChild0Type, MVT::v8i1,
/* 88995*/      OPC_SwitchType /*4 cases */, 13, MVT::i32,// ->89011
/* 88998*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 89000*/        OPC_EmitInteger, MVT::i32, ARM::VCCRRegClassID,
/* 89003*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::i32, 2/*#Ops*/, 0, 1, 
                  // Src: (predicate_cast:{ *:[i32] } VCCR:{ *:[v8i1] }:$src) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[i32] } VCCR:{ *:[v8i1] }:$src, VCCR:{ *:[i32] })
/* 89011*/      /*SwitchType*/ 13, MVT::v4i1,// ->89026
/* 89013*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 89015*/        OPC_EmitInteger, MVT::i32, ARM::VCCRRegClassID,
/* 89018*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v4i1, 2/*#Ops*/, 0, 1, 
                  // Src: (predicate_cast:{ *:[v4i1] } VCCR:{ *:[v8i1] }:$src) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[v4i1] } VCCR:{ *:[v8i1] }:$src, VCCR:{ *:[i32] })
/* 89026*/      /*SwitchType*/ 13, MVT::v8i1,// ->89041
/* 89028*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 89030*/        OPC_EmitInteger, MVT::i32, ARM::VCCRRegClassID,
/* 89033*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v8i1, 2/*#Ops*/, 0, 1, 
                  // Src: (predicate_cast:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$src) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[v8i1] } VCCR:{ *:[v8i1] }:$src, VCCR:{ *:[i32] })
/* 89041*/      /*SwitchType*/ 13, MVT::v16i1,// ->89056
/* 89043*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 89045*/        OPC_EmitInteger, MVT::i32, ARM::VCCRRegClassID,
/* 89048*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v16i1, 2/*#Ops*/, 0, 1, 
                  // Src: (predicate_cast:{ *:[v16i1] } VCCR:{ *:[v8i1] }:$src) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[v16i1] } VCCR:{ *:[v8i1] }:$src, VCCR:{ *:[i32] })
/* 89056*/      0, // EndSwitchType
/* 89057*/    /*Scope*/ 64, /*->89122*/
/* 89058*/      OPC_CheckChild0Type, MVT::v16i1,
/* 89060*/      OPC_SwitchType /*4 cases */, 13, MVT::i32,// ->89076
/* 89063*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 89065*/        OPC_EmitInteger, MVT::i32, ARM::VCCRRegClassID,
/* 89068*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::i32, 2/*#Ops*/, 0, 1, 
                  // Src: (predicate_cast:{ *:[i32] } VCCR:{ *:[v16i1] }:$src) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[i32] } VCCR:{ *:[v16i1] }:$src, VCCR:{ *:[i32] })
/* 89076*/      /*SwitchType*/ 13, MVT::v4i1,// ->89091
/* 89078*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 89080*/        OPC_EmitInteger, MVT::i32, ARM::VCCRRegClassID,
/* 89083*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v4i1, 2/*#Ops*/, 0, 1, 
                  // Src: (predicate_cast:{ *:[v4i1] } VCCR:{ *:[v16i1] }:$src) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[v4i1] } VCCR:{ *:[v16i1] }:$src, VCCR:{ *:[i32] })
/* 89091*/      /*SwitchType*/ 13, MVT::v8i1,// ->89106
/* 89093*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 89095*/        OPC_EmitInteger, MVT::i32, ARM::VCCRRegClassID,
/* 89098*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v8i1, 2/*#Ops*/, 0, 1, 
                  // Src: (predicate_cast:{ *:[v8i1] } VCCR:{ *:[v16i1] }:$src) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[v8i1] } VCCR:{ *:[v16i1] }:$src, VCCR:{ *:[i32] })
/* 89106*/      /*SwitchType*/ 13, MVT::v16i1,// ->89121
/* 89108*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 89110*/        OPC_EmitInteger, MVT::i32, ARM::VCCRRegClassID,
/* 89113*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v16i1, 2/*#Ops*/, 0, 1, 
                  // Src: (predicate_cast:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$src) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[v16i1] } VCCR:{ *:[v16i1] }:$src, VCCR:{ *:[i32] })
/* 89121*/      0, // EndSwitchType
/* 89122*/    /*Scope*/ 49, /*->89172*/
/* 89123*/      OPC_CheckChild0Type, MVT::i32,
/* 89125*/      OPC_SwitchType /*3 cases */, 13, MVT::v4i1,// ->89141
/* 89128*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 89130*/        OPC_EmitInteger, MVT::i32, ARM::VCCRRegClassID,
/* 89133*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v4i1, 2/*#Ops*/, 0, 1, 
                  // Src: (predicate_cast:{ *:[v4i1] } VCCR:{ *:[i32] }:$src) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[v4i1] } VCCR:{ *:[i32] }:$src, VCCR:{ *:[i32] })
/* 89141*/      /*SwitchType*/ 13, MVT::v8i1,// ->89156
/* 89143*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 89145*/        OPC_EmitInteger, MVT::i32, ARM::VCCRRegClassID,
/* 89148*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v8i1, 2/*#Ops*/, 0, 1, 
                  // Src: (predicate_cast:{ *:[v8i1] } VCCR:{ *:[i32] }:$src) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[v8i1] } VCCR:{ *:[i32] }:$src, VCCR:{ *:[i32] })
/* 89156*/      /*SwitchType*/ 13, MVT::v16i1,// ->89171
/* 89158*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 89160*/        OPC_EmitInteger, MVT::i32, ARM::VCCRRegClassID,
/* 89163*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v16i1, 2/*#Ops*/, 0, 1, 
                  // Src: (predicate_cast:{ *:[v16i1] } VCCR:{ *:[i32] }:$src) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[v16i1] } VCCR:{ *:[i32] }:$src, VCCR:{ *:[i32] })
/* 89171*/      0, // EndSwitchType
/* 89172*/    0, /*End of Scope*/
/* 89173*/  /*SwitchOpcode*/ 67, TARGET_VAL(ISD::FP_TO_FP16),// ->89243
/* 89176*/    OPC_RecordChild0, // #0 = $a
/* 89177*/    OPC_CheckType, MVT::i32,
/* 89179*/    OPC_Scope, 30, /*->89211*/ // 2 children in Scope
/* 89181*/      OPC_CheckChild0Type, MVT::f32,
/* 89183*/      OPC_CheckPatternPredicate, 93, // (Subtarget->hasFP16())
/* 89185*/      OPC_EmitInteger, MVT::i32, 14, 
/* 89188*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89191*/      OPC_EmitNode1, TARGET_VAL(ARM::VCVTBSH), 0,
                    MVT::f32, 3/*#Ops*/, 0, 1, 2,  // Results = #3
/* 89200*/      OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 89203*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                    MVT::i32, 2/*#Ops*/, 3, 4, 
                // Src: (fp_to_f16:{ *:[i32] } SPR:{ *:[f32] }:$a) - Complexity = 3
                // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VCVTBSH:{ *:[f32] } SPR:{ *:[f32] }:$a), GPR:{ *:[i32] })
/* 89211*/    /*Scope*/ 30, /*->89242*/
/* 89212*/      OPC_CheckChild0Type, MVT::f64,
/* 89214*/      OPC_CheckPatternPredicate, 23, // (Subtarget->hasFP64()) && (Subtarget->hasFPARMv8Base())
/* 89216*/      OPC_EmitInteger, MVT::i32, 14, 
/* 89219*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89222*/      OPC_EmitNode1, TARGET_VAL(ARM::VCVTBDH), 0,
                    MVT::f32, 3/*#Ops*/, 0, 1, 2,  // Results = #3
/* 89231*/      OPC_EmitInteger, MVT::i32, ARM::GPRRegClassID,
/* 89234*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                    MVT::i32, 2/*#Ops*/, 3, 4, 
                // Src: (fp_to_f16:{ *:[i32] } DPR:{ *:[f64] }:$a) - Complexity = 3
                // Dst: (COPY_TO_REGCLASS:{ *:[i32] } (VCVTBDH:{ *:[f32] } DPR:{ *:[f64] }:$a), GPR:{ *:[i32] })
/* 89242*/    0, /*End of Scope*/
/* 89243*/  /*SwitchOpcode*/ 12|128,1/*140*/, TARGET_VAL(ISD::VECREDUCE_SMAX),// ->89387
/* 89247*/    OPC_RecordChild0, // #0 = $src
/* 89248*/    OPC_CheckType, MVT::i32,
/* 89250*/    OPC_Scope, 42, /*->89294*/ // 3 children in Scope
/* 89252*/      OPC_CheckChild0Type, MVT::v16i8,
/* 89254*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 89256*/      OPC_EmitInteger, MVT::i32, 127, 
/* 89259*/      OPC_EmitInteger, MVT::i32, 14, 
/* 89262*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89265*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89268*/      OPC_EmitNode1, TARGET_VAL(ARM::t2MVNi), 0,
                    MVT::i32, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/* 89278*/      OPC_EmitInteger, MVT::i32, 0, 
/* 89281*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89284*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMAXVs8), 0,
                    MVT::i32, 4/*#Ops*/, 5, 0, 6, 7, 
                // Src: (vecreduce_smax:{ *:[i32] } MQPR:{ *:[v16i8] }:$src) - Complexity = 3
                // Dst: (MVE_VMAXVs8:{ *:[i32] } (t2MVNi:{ *:[i32] } 127:{ *:[i32] }), ?:{ *:[v16i8] }:$src)
/* 89294*/    /*Scope*/ 39, /*->89334*/
/* 89295*/      OPC_CheckChild0Type, MVT::v8i16,
/* 89297*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 89299*/      OPC_EmitInteger, MVT::i32, 0|128,0|128,126|128,127|128,127|128,127|128,127|128,127|128,127|128,1/*18446744073709518848*/, 
/* 89311*/      OPC_EmitNode1, TARGET_VAL(ARM::t2MOVi32imm), 0,
                    MVT::i32, 1/*#Ops*/, 1,  // Results = #2
/* 89318*/      OPC_EmitInteger, MVT::i32, 0, 
/* 89321*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89324*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMAXVs16), 0,
                    MVT::i32, 4/*#Ops*/, 2, 0, 3, 4, 
                // Src: (vecreduce_smax:{ *:[i32] } MQPR:{ *:[v8i16] }:$src) - Complexity = 3
                // Dst: (MVE_VMAXVs16:{ *:[i32] } (t2MOVi32imm:{ *:[i32] } -32768:{ *:[i32] }), ?:{ *:[v8i16] }:$src)
/* 89334*/    /*Scope*/ 51, /*->89386*/
/* 89335*/      OPC_CheckChild0Type, MVT::v4i32,
/* 89337*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 89339*/      OPC_EmitInteger, MVT::i32, 0|128,0|128,0|128,0|128,120|128,127|128,127|128,127|128,127|128,1/*18446744071562067968*/, 
/* 89351*/      OPC_EmitInteger, MVT::i32, 14, 
/* 89354*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89357*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89360*/      OPC_EmitNode1, TARGET_VAL(ARM::t2MOVi), 0,
                    MVT::i32, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/* 89370*/      OPC_EmitInteger, MVT::i32, 0, 
/* 89373*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89376*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMAXVs32), 0,
                    MVT::i32, 4/*#Ops*/, 5, 0, 6, 7, 
                // Src: (vecreduce_smax:{ *:[i32] } MQPR:{ *:[v4i32] }:$src) - Complexity = 3
                // Dst: (MVE_VMAXVs32:{ *:[i32] } (t2MOVi:{ *:[i32] } -2147483648:{ *:[i32] }), ?:{ *:[v4i32] }:$src)
/* 89386*/    0, /*End of Scope*/
/* 89387*/  /*SwitchOpcode*/ 6|128,1/*134*/, TARGET_VAL(ISD::VECREDUCE_UMAX),// ->89525
/* 89391*/    OPC_RecordChild0, // #0 = $src
/* 89392*/    OPC_CheckType, MVT::i32,
/* 89394*/    OPC_Scope, 42, /*->89438*/ // 3 children in Scope
/* 89396*/      OPC_CheckChild0Type, MVT::v16i8,
/* 89398*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 89400*/      OPC_EmitInteger, MVT::i32, 0, 
/* 89403*/      OPC_EmitInteger, MVT::i32, 14, 
/* 89406*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89409*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89412*/      OPC_EmitNode1, TARGET_VAL(ARM::t2MOVi), 0,
                    MVT::i32, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/* 89422*/      OPC_EmitInteger, MVT::i32, 0, 
/* 89425*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89428*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMAXVu8), 0,
                    MVT::i32, 4/*#Ops*/, 5, 0, 6, 7, 
                // Src: (vecreduce_umax:{ *:[i32] } MQPR:{ *:[v16i8] }:$src) - Complexity = 3
                // Dst: (MVE_VMAXVu8:{ *:[i32] } (t2MOVi:{ *:[i32] } 0:{ *:[i32] }), ?:{ *:[v16i8] }:$src)
/* 89438*/    /*Scope*/ 42, /*->89481*/
/* 89439*/      OPC_CheckChild0Type, MVT::v8i16,
/* 89441*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 89443*/      OPC_EmitInteger, MVT::i32, 0, 
/* 89446*/      OPC_EmitInteger, MVT::i32, 14, 
/* 89449*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89452*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89455*/      OPC_EmitNode1, TARGET_VAL(ARM::t2MOVi), 0,
                    MVT::i32, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/* 89465*/      OPC_EmitInteger, MVT::i32, 0, 
/* 89468*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89471*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMAXVu16), 0,
                    MVT::i32, 4/*#Ops*/, 5, 0, 6, 7, 
                // Src: (vecreduce_umax:{ *:[i32] } MQPR:{ *:[v8i16] }:$src) - Complexity = 3
                // Dst: (MVE_VMAXVu16:{ *:[i32] } (t2MOVi:{ *:[i32] } 0:{ *:[i32] }), ?:{ *:[v8i16] }:$src)
/* 89481*/    /*Scope*/ 42, /*->89524*/
/* 89482*/      OPC_CheckChild0Type, MVT::v4i32,
/* 89484*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 89486*/      OPC_EmitInteger, MVT::i32, 0, 
/* 89489*/      OPC_EmitInteger, MVT::i32, 14, 
/* 89492*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89495*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89498*/      OPC_EmitNode1, TARGET_VAL(ARM::t2MOVi), 0,
                    MVT::i32, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/* 89508*/      OPC_EmitInteger, MVT::i32, 0, 
/* 89511*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89514*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMAXVu32), 0,
                    MVT::i32, 4/*#Ops*/, 5, 0, 6, 7, 
                // Src: (vecreduce_umax:{ *:[i32] } MQPR:{ *:[v4i32] }:$src) - Complexity = 3
                // Dst: (MVE_VMAXVu32:{ *:[i32] } (t2MOVi:{ *:[i32] } 0:{ *:[i32] }), ?:{ *:[v4i32] }:$src)
/* 89524*/    0, /*End of Scope*/
/* 89525*/  /*SwitchOpcode*/ 13|128,1/*141*/, TARGET_VAL(ISD::VECREDUCE_SMIN),// ->89670
/* 89529*/    OPC_RecordChild0, // #0 = $src
/* 89530*/    OPC_CheckType, MVT::i32,
/* 89532*/    OPC_Scope, 42, /*->89576*/ // 3 children in Scope
/* 89534*/      OPC_CheckChild0Type, MVT::v16i8,
/* 89536*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 89538*/      OPC_EmitInteger, MVT::i32, 127, 
/* 89541*/      OPC_EmitInteger, MVT::i32, 14, 
/* 89544*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89547*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89550*/      OPC_EmitNode1, TARGET_VAL(ARM::t2MOVi), 0,
                    MVT::i32, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/* 89560*/      OPC_EmitInteger, MVT::i32, 0, 
/* 89563*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89566*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMINVs8), 0,
                    MVT::i32, 4/*#Ops*/, 5, 0, 6, 7, 
                // Src: (vecreduce_smin:{ *:[i32] } MQPR:{ *:[v16i8] }:$src) - Complexity = 3
                // Dst: (MVE_VMINVs8:{ *:[i32] } (t2MOVi:{ *:[i32] } 127:{ *:[i32] }), ?:{ *:[v16i8] }:$src)
/* 89576*/    /*Scope*/ 40, /*->89617*/
/* 89577*/      OPC_CheckChild0Type, MVT::v8i16,
/* 89579*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 89581*/      OPC_EmitInteger, MVT::i32, 127|128,127|128,1/*32767*/, 
/* 89586*/      OPC_EmitInteger, MVT::i32, 14, 
/* 89589*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89592*/      OPC_EmitNode1, TARGET_VAL(ARM::t2MOVi16), 0,
                    MVT::i32, 3/*#Ops*/, 1, 2, 3,  // Results = #4
/* 89601*/      OPC_EmitInteger, MVT::i32, 0, 
/* 89604*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89607*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMINVs16), 0,
                    MVT::i32, 4/*#Ops*/, 4, 0, 5, 6, 
                // Src: (vecreduce_smin:{ *:[i32] } MQPR:{ *:[v8i16] }:$src) - Complexity = 3
                // Dst: (MVE_VMINVs16:{ *:[i32] } (t2MOVi16:{ *:[i32] } 32767:{ *:[i32] }), ?:{ *:[v8i16] }:$src)
/* 89617*/    /*Scope*/ 51, /*->89669*/
/* 89618*/      OPC_CheckChild0Type, MVT::v4i32,
/* 89620*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 89622*/      OPC_EmitInteger, MVT::i32, 0|128,0|128,0|128,0|128,120|128,127|128,127|128,127|128,127|128,1/*18446744071562067968*/, 
/* 89634*/      OPC_EmitInteger, MVT::i32, 14, 
/* 89637*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89640*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89643*/      OPC_EmitNode1, TARGET_VAL(ARM::t2MVNi), 0,
                    MVT::i32, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/* 89653*/      OPC_EmitInteger, MVT::i32, 0, 
/* 89656*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89659*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMINVs32), 0,
                    MVT::i32, 4/*#Ops*/, 5, 0, 6, 7, 
                // Src: (vecreduce_smin:{ *:[i32] } MQPR:{ *:[v4i32] }:$src) - Complexity = 3
                // Dst: (MVE_VMINVs32:{ *:[i32] } (t2MVNi:{ *:[i32] } -2147483648:{ *:[i32] }), ?:{ *:[v4i32] }:$src)
/* 89669*/    0, /*End of Scope*/
/* 89670*/  /*SwitchOpcode*/ 9|128,1/*137*/, TARGET_VAL(ISD::VECREDUCE_UMIN),// ->89811
/* 89674*/    OPC_RecordChild0, // #0 = $src
/* 89675*/    OPC_CheckType, MVT::i32,
/* 89677*/    OPC_Scope, 43, /*->89722*/ // 3 children in Scope
/* 89679*/      OPC_CheckChild0Type, MVT::v16i8,
/* 89681*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 89683*/      OPC_EmitInteger, MVT::i32, 127|128,1/*255*/, 
/* 89687*/      OPC_EmitInteger, MVT::i32, 14, 
/* 89690*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89693*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89696*/      OPC_EmitNode1, TARGET_VAL(ARM::t2MOVi), 0,
                    MVT::i32, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/* 89706*/      OPC_EmitInteger, MVT::i32, 0, 
/* 89709*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89712*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMINVu8), 0,
                    MVT::i32, 4/*#Ops*/, 5, 0, 6, 7, 
                // Src: (vecreduce_umin:{ *:[i32] } MQPR:{ *:[v16i8] }:$src) - Complexity = 3
                // Dst: (MVE_VMINVu8:{ *:[i32] } (t2MOVi:{ *:[i32] } 255:{ *:[i32] }), ?:{ *:[v16i8] }:$src)
/* 89722*/    /*Scope*/ 40, /*->89763*/
/* 89723*/      OPC_CheckChild0Type, MVT::v8i16,
/* 89725*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 89727*/      OPC_EmitInteger, MVT::i32, 127|128,127|128,3/*65535*/, 
/* 89732*/      OPC_EmitInteger, MVT::i32, 14, 
/* 89735*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89738*/      OPC_EmitNode1, TARGET_VAL(ARM::t2MOVi16), 0,
                    MVT::i32, 3/*#Ops*/, 1, 2, 3,  // Results = #4
/* 89747*/      OPC_EmitInteger, MVT::i32, 0, 
/* 89750*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89753*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMINVu16), 0,
                    MVT::i32, 4/*#Ops*/, 4, 0, 5, 6, 
                // Src: (vecreduce_umin:{ *:[i32] } MQPR:{ *:[v8i16] }:$src) - Complexity = 3
                // Dst: (MVE_VMINVu16:{ *:[i32] } (t2MOVi16:{ *:[i32] } 65535:{ *:[i32] }), ?:{ *:[v8i16] }:$src)
/* 89763*/    /*Scope*/ 46, /*->89810*/
/* 89764*/      OPC_CheckChild0Type, MVT::v4i32,
/* 89766*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/* 89768*/      OPC_EmitInteger, MVT::i32, 127|128,127|128,127|128,127|128,15/*4294967295*/, 
/* 89775*/      OPC_EmitInteger, MVT::i32, 14, 
/* 89778*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89781*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89784*/      OPC_EmitNode1, TARGET_VAL(ARM::t2MOVi), 0,
                    MVT::i32, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/* 89794*/      OPC_EmitInteger, MVT::i32, 0, 
/* 89797*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89800*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMINVu32), 0,
                    MVT::i32, 4/*#Ops*/, 5, 0, 6, 7, 
                // Src: (vecreduce_umin:{ *:[i32] } MQPR:{ *:[v4i32] }:$src) - Complexity = 3
                // Dst: (MVE_VMINVu32:{ *:[i32] } (t2MOVi:{ *:[i32] } 4294967295:{ *:[i32] }), ?:{ *:[v4i32] }:$src)
/* 89810*/    0, /*End of Scope*/
/* 89811*/  /*SwitchOpcode*/ 8, TARGET_VAL(ARMISD::WIN__CHKSTK),// ->89822
/* 89814*/    OPC_RecordNode, // #0 = 'win__chkstk' chained node
/* 89815*/    OPC_EmitMergeInputChains1_0,
/* 89816*/    OPC_MorphNodeTo1, TARGET_VAL(ARM::WIN__CHKSTK), 0|OPFL_Chain,
                  MVT::i32, 0/*#Ops*/, 
              // Src: (win__chkstk) - Complexity = 3
              // Dst: (WIN__CHKSTK:{ *:[i32] })
/* 89822*/  /*SwitchOpcode*/ 10, TARGET_VAL(ARMISD::WIN__DBZCHK),// ->89835
/* 89825*/    OPC_RecordNode, // #0 = 'win__dbzchk' chained node
/* 89826*/    OPC_RecordChild1, // #1 = $divisor
/* 89827*/    OPC_EmitMergeInputChains1_0,
/* 89828*/    OPC_MorphNodeTo1, TARGET_VAL(ARM::WIN__DBZCHK), 0|OPFL_Chain|OPFL_GlueOutput,
                  MVT::i32, 1/*#Ops*/, 1, 
              // Src: (win__dbzchk tGPR:{ *:[i32] }:$divisor) - Complexity = 3
              // Dst: (WIN__DBZCHK:{ *:[i32] } tGPR:{ *:[i32] }:$divisor)
/* 89835*/  /*SwitchOpcode*/ 71, TARGET_VAL(ARMISD::EH_SJLJ_SETJMP),// ->89909
/* 89838*/    OPC_RecordNode, // #0 = 'ARMeh_sjlj_setjmp' chained node
/* 89839*/    OPC_RecordChild1, // #1 = $src
/* 89840*/    OPC_CheckChild1Type, MVT::i32,
/* 89842*/    OPC_RecordChild2, // #2 = $val
/* 89843*/    OPC_CheckChild2Type, MVT::i32,
/* 89845*/    OPC_CheckType, MVT::i32,
/* 89847*/    OPC_Scope, 11, /*->89860*/ // 5 children in Scope
/* 89849*/      OPC_CheckPatternPredicate, 94, // (Subtarget->hasVFP2Base()) && (!Subtarget->isThumb())
/* 89851*/      OPC_EmitMergeInputChains1_0,
/* 89852*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::Int_eh_sjlj_setjmp), 0|OPFL_Chain,
                    MVT::i32, 2/*#Ops*/, 1, 2, 
                // Src: (ARMeh_sjlj_setjmp:{ *:[i32] } GPR:{ *:[i32] }:$src, GPR:{ *:[i32] }:$val) - Complexity = 3
                // Dst: (Int_eh_sjlj_setjmp:{ *:[i32] } GPR:{ *:[i32] }:$src, GPR:{ *:[i32] }:$val)
/* 89860*/    /*Scope*/ 11, /*->89872*/
/* 89861*/      OPC_CheckPatternPredicate, 95, // (!Subtarget->isThumb()) && (!Subtarget->hasVFP2Base())
/* 89863*/      OPC_EmitMergeInputChains1_0,
/* 89864*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::Int_eh_sjlj_setjmp_nofp), 0|OPFL_Chain,
                    MVT::i32, 2/*#Ops*/, 1, 2, 
                // Src: (ARMeh_sjlj_setjmp:{ *:[i32] } GPR:{ *:[i32] }:$src, GPR:{ *:[i32] }:$val) - Complexity = 3
                // Dst: (Int_eh_sjlj_setjmp_nofp:{ *:[i32] } GPR:{ *:[i32] }:$src, GPR:{ *:[i32] }:$val)
/* 89872*/    /*Scope*/ 11, /*->89884*/
/* 89873*/      OPC_CheckPatternPredicate, 6, // (Subtarget->isThumb()) && (Subtarget->isThumb1Only())
/* 89875*/      OPC_EmitMergeInputChains1_0,
/* 89876*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::tInt_eh_sjlj_setjmp), 0|OPFL_Chain,
                    MVT::i32, 2/*#Ops*/, 1, 2, 
                // Src: (ARMeh_sjlj_setjmp:{ *:[i32] } tGPR:{ *:[i32] }:$src, tGPR:{ *:[i32] }:$val) - Complexity = 3
                // Dst: (tInt_eh_sjlj_setjmp:{ *:[i32] } tGPR:{ *:[i32] }:$src, tGPR:{ *:[i32] }:$val)
/* 89884*/    /*Scope*/ 11, /*->89896*/
/* 89885*/      OPC_CheckPatternPredicate, 96, // (Subtarget->hasVFP2Base()) && (Subtarget->isThumb2())
/* 89887*/      OPC_EmitMergeInputChains1_0,
/* 89888*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2Int_eh_sjlj_setjmp), 0|OPFL_Chain,
                    MVT::i32, 2/*#Ops*/, 1, 2, 
                // Src: (ARMeh_sjlj_setjmp:{ *:[i32] } tGPR:{ *:[i32] }:$src, tGPR:{ *:[i32] }:$val) - Complexity = 3
                // Dst: (t2Int_eh_sjlj_setjmp:{ *:[i32] } tGPR:{ *:[i32] }:$src, tGPR:{ *:[i32] }:$val)
/* 89896*/    /*Scope*/ 11, /*->89908*/
/* 89897*/      OPC_CheckPatternPredicate, 97, // (Subtarget->isThumb2()) && (!Subtarget->hasVFP2Base())
/* 89899*/      OPC_EmitMergeInputChains1_0,
/* 89900*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::t2Int_eh_sjlj_setjmp_nofp), 0|OPFL_Chain,
                    MVT::i32, 2/*#Ops*/, 1, 2, 
                // Src: (ARMeh_sjlj_setjmp:{ *:[i32] } tGPR:{ *:[i32] }:$src, tGPR:{ *:[i32] }:$val) - Complexity = 3
                // Dst: (t2Int_eh_sjlj_setjmp_nofp:{ *:[i32] } tGPR:{ *:[i32] }:$src, tGPR:{ *:[i32] }:$val)
/* 89908*/    0, /*End of Scope*/
/* 89909*/  /*SwitchOpcode*/ 7, TARGET_VAL(ARMISD::EH_SJLJ_SETUP_DISPATCH),// ->89919
/* 89912*/    OPC_RecordNode, // #0 = 'ARMeh_sjlj_setup_dispatch' chained node
/* 89913*/    OPC_EmitMergeInputChains1_0,
/* 89914*/    OPC_MorphNodeTo0, TARGET_VAL(ARM::Int_eh_sjlj_setup_dispatch), 0|OPFL_Chain,
                  0/*#Ops*/, 
              // Src: (ARMeh_sjlj_setup_dispatch) - Complexity = 3
              // Dst: (Int_eh_sjlj_setup_dispatch)
/* 89919*/  /*SwitchOpcode*/ 120|128,4/*632*/, TARGET_VAL(ISD::SINT_TO_FP),// ->90555
/* 89923*/    OPC_Scope, 60|128,1/*188*/, /*->90114*/ // 2 children in Scope
/* 89926*/      OPC_MoveChild0,
/* 89927*/      OPC_SwitchOpcode /*2 cases */, 92, TARGET_VAL(ISD::LOAD),// ->90023
/* 89931*/        OPC_RecordMemRef,
/* 89932*/        OPC_RecordNode, // #0 = 'ld' chained node
/* 89933*/        OPC_RecordChild1, // #1 = $a
/* 89934*/        OPC_CheckChild1Type, MVT::i32,
/* 89936*/        OPC_CheckPredicate, 35, // Predicate_unindexedload
/* 89938*/        OPC_CheckPredicate, 58, // Predicate_load
/* 89940*/        OPC_CheckPredicate, 62, // Predicate_alignedload32
/* 89942*/        OPC_MoveParent,
/* 89943*/        OPC_SwitchType /*2 cases */, 37, MVT::f64,// ->89983
/* 89946*/          OPC_CheckPatternPredicate, 26, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base())
/* 89948*/          OPC_CheckComplexPat, /*CP*/20, /*#*/1, // SelectAddrMode5:$a #2 #3
/* 89951*/          OPC_EmitMergeInputChains1_0,
/* 89952*/          OPC_EmitInteger, MVT::i32, 14, 
/* 89955*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89958*/          OPC_EmitNode1, TARGET_VAL(ARM::VLDRS), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::f32, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 89968*/          OPC_EmitInteger, MVT::i32, 14, 
/* 89971*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89974*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSITOD), 0|OPFL_Chain,
                        MVT::f64, 3/*#Ops*/, 6, 7, 8, 
                    // Src: (sint_to_fp:{ *:[f64] } (ld:{ *:[i32] } addrmode5:{ *:[i32] }:$a)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_alignedload32>>) - Complexity = 16
                    // Dst: (VSITOD:{ *:[f64] } (VLDRS:{ *:[f32] } addrmode5:{ *:[i32] }:$a))
/* 89983*/        /*SwitchType*/ 37, MVT::f32,// ->90022
/* 89985*/          OPC_CheckPatternPredicate, 27, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base())
/* 89987*/          OPC_CheckComplexPat, /*CP*/20, /*#*/1, // SelectAddrMode5:$a #2 #3
/* 89990*/          OPC_EmitMergeInputChains1_0,
/* 89991*/          OPC_EmitInteger, MVT::i32, 14, 
/* 89994*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 89997*/          OPC_EmitNode1, TARGET_VAL(ARM::VLDRS), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::f32, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 90007*/          OPC_EmitInteger, MVT::i32, 14, 
/* 90010*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90013*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSITOS), 0|OPFL_Chain,
                        MVT::f32, 3/*#Ops*/, 6, 7, 8, 
                    // Src: (sint_to_fp:{ *:[f32] } (ld:{ *:[i32] } addrmode5:{ *:[i32] }:$a)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_alignedload32>>) - Complexity = 16
                    // Dst: (VSITOS:{ *:[f32] } (VLDRS:{ *:[f32] } addrmode5:{ *:[i32] }:$a))
/* 90022*/        0, // EndSwitchType
/* 90023*/      /*SwitchOpcode*/ 87, TARGET_VAL(ISD::EXTRACT_VECTOR_ELT),// ->90113
/* 90026*/        OPC_RecordChild0, // #0 = $src
/* 90027*/        OPC_Scope, 41, /*->90070*/ // 2 children in Scope
/* 90029*/          OPC_CheckChild0Type, MVT::v2i32,
/* 90031*/          OPC_RecordChild1, // #1 = $lane
/* 90032*/          OPC_MoveChild1,
/* 90033*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 90036*/          OPC_MoveParent,
/* 90037*/          OPC_MoveParent,
/* 90038*/          OPC_CheckType, MVT::f64,
/* 90040*/          OPC_CheckPatternPredicate, 39, // (Subtarget->hasVFP2Base())
/* 90042*/          OPC_EmitConvertToTarget, 1,
/* 90044*/          OPC_EmitNodeXForm, 17, 2, // SSubReg_f32_reg
/* 90047*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::f32, 2/*#Ops*/, 0, 3,  // Results = #4
/* 90055*/          OPC_EmitInteger, MVT::i32, 14, 
/* 90058*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90061*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSITOD), 0,
                        MVT::f64, 3/*#Ops*/, 4, 5, 6, 
                    // Src: (sint_to_fp:{ *:[f64] } (extractelt:{ *:[i32] } DPR:{ *:[v2i32] }:$src, (imm:{ *:[iPTR] }):$lane)) - Complexity = 9
                    // Dst: (VSITOD:{ *:[f64] } (EXTRACT_SUBREG:{ *:[f32] } DPR:{ *:[v2i32] }:$src, (SSubReg_f32_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$lane)))
/* 90070*/        /*Scope*/ 41, /*->90112*/
/* 90071*/          OPC_CheckChild0Type, MVT::v4i32,
/* 90073*/          OPC_RecordChild1, // #1 = $lane
/* 90074*/          OPC_MoveChild1,
/* 90075*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 90078*/          OPC_MoveParent,
/* 90079*/          OPC_MoveParent,
/* 90080*/          OPC_CheckType, MVT::f64,
/* 90082*/          OPC_CheckPatternPredicate, 39, // (Subtarget->hasVFP2Base())
/* 90084*/          OPC_EmitConvertToTarget, 1,
/* 90086*/          OPC_EmitNodeXForm, 17, 2, // SSubReg_f32_reg
/* 90089*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::f32, 2/*#Ops*/, 0, 3,  // Results = #4
/* 90097*/          OPC_EmitInteger, MVT::i32, 14, 
/* 90100*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90103*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSITOD), 0,
                        MVT::f64, 3/*#Ops*/, 4, 5, 6, 
                    // Src: (sint_to_fp:{ *:[f64] } (extractelt:{ *:[i32] } QPR:{ *:[v4i32] }:$src, (imm:{ *:[iPTR] }):$lane)) - Complexity = 9
                    // Dst: (VSITOD:{ *:[f64] } (EXTRACT_SUBREG:{ *:[f32] } QPR:{ *:[v4i32] }:$src, (SSubReg_f32_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$lane)))
/* 90112*/        0, /*End of Scope*/
/* 90113*/      0, // EndSwitchOpcode
/* 90114*/    /*Scope*/ 54|128,3/*438*/, /*->90554*/
/* 90116*/      OPC_RecordChild0, // #0 = $a
/* 90117*/      OPC_SwitchType /*7 cases */, 28, MVT::f64,// ->90148
/* 90120*/        OPC_CheckPatternPredicate, 26, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base())
/* 90122*/        OPC_EmitInteger, MVT::i32, ARM::SPRRegClassID,
/* 90125*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::f32, 2/*#Ops*/, 0, 1,  // Results = #2
/* 90133*/        OPC_EmitInteger, MVT::i32, 14, 
/* 90136*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90139*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSITOD), 0,
                      MVT::f64, 3/*#Ops*/, 2, 3, 4, 
                  // Src: (sint_to_fp:{ *:[f64] } GPR:{ *:[i32] }:$a) - Complexity = 3
                  // Dst: (VSITOD:{ *:[f64] } (COPY_TO_REGCLASS:{ *:[f32] } GPR:{ *:[i32] }:$a, SPR:{ *:[i32] }))
/* 90148*/      /*SwitchType*/ 89, MVT::f32,// ->90239
/* 90150*/        OPC_Scope, 28, /*->90180*/ // 2 children in Scope
/* 90152*/          OPC_CheckPatternPredicate, 27, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base())
/* 90154*/          OPC_EmitInteger, MVT::i32, ARM::SPRRegClassID,
/* 90157*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::f32, 2/*#Ops*/, 0, 1,  // Results = #2
/* 90165*/          OPC_EmitInteger, MVT::i32, 14, 
/* 90168*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90171*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSITOS), 0,
                        MVT::f32, 3/*#Ops*/, 2, 3, 4, 
                    // Src: (sint_to_fp:{ *:[f32] } GPR:{ *:[i32] }:$a) - Complexity = 3
                    // Dst: (VSITOS:{ *:[f32] } (COPY_TO_REGCLASS:{ *:[f32] } GPR:{ *:[i32] }:$a, SPR:{ *:[i32] }))
/* 90180*/        /*Scope*/ 57, /*->90238*/
/* 90181*/          OPC_CheckPatternPredicate, 80, // (Subtarget->hasNEON()) && (Subtarget->useNEONForSinglePrecisionFP())
/* 90183*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v2f32, 0/*#Ops*/,  // Results = #1
/* 90189*/          OPC_EmitInteger, MVT::i32, ARM::SPRRegClassID,
/* 90192*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 0, 2,  // Results = #3
/* 90200*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 90203*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v2f32, 3/*#Ops*/, 1, 3, 4,  // Results = #5
/* 90212*/          OPC_EmitInteger, MVT::i32, 14, 
/* 90215*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90218*/          OPC_EmitNode1, TARGET_VAL(ARM::VCVTs2fd), 0,
                        MVT::v2f32, 3/*#Ops*/, 5, 6, 7,  // Results = #8
/* 90227*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 90230*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::f32, 2/*#Ops*/, 8, 9, 
                    // Src: (sint_to_fp:{ *:[f32] } GPR:{ *:[i32] }:$a) - Complexity = 3
                    // Dst: (EXTRACT_SUBREG:{ *:[f32] } (VCVTs2fd:{ *:[v2f32] } (INSERT_SUBREG:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), (COPY_TO_REGCLASS:{ *:[i32] } GPR:{ *:[i32] }:$a, SPR:{ *:[i32] }), ssub_0:{ *:[i32] })), ssub_0:{ *:[i32] })
/* 90238*/        0, /*End of Scope*/
/* 90239*/      /*SwitchType*/ 28, MVT::f16,// ->90269
/* 90241*/        OPC_CheckPatternPredicate, 27, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base())
/* 90243*/        OPC_EmitInteger, MVT::i32, ARM::SPRRegClassID,
/* 90246*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::f32, 2/*#Ops*/, 0, 1,  // Results = #2
/* 90254*/        OPC_EmitInteger, MVT::i32, 14, 
/* 90257*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90260*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSITOH), 0,
                      MVT::f16, 3/*#Ops*/, 2, 3, 4, 
                  // Src: (sint_to_fp:{ *:[f16] } GPR:{ *:[i32] }:$a) - Complexity = 3
                  // Dst: (VSITOH:{ *:[f16] } (COPY_TO_REGCLASS:{ *:[f32] } GPR:{ *:[i32] }:$a, SPR:{ *:[i32] }))
/* 90269*/      /*SwitchType*/ 19, MVT::v2f32,// ->90290
/* 90271*/        OPC_CheckChild0Type, MVT::v2i32,
/* 90273*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 90275*/        OPC_EmitInteger, MVT::i32, 14, 
/* 90278*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90281*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTs2fd), 0,
                      MVT::v2f32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (sint_to_fp:{ *:[v2f32] } DPR:{ *:[v2i32] }:$Vm) - Complexity = 3
                  // Dst: (VCVTs2fd:{ *:[v2f32] } DPR:{ *:[v2i32] }:$Vm)
/* 90290*/      /*SwitchType*/ 119, MVT::v4f32,// ->90411
/* 90292*/        OPC_Scope, 47, /*->90341*/ // 2 children in Scope
/* 90294*/          OPC_CheckChild0Type, MVT::v4i32,
/* 90296*/          OPC_Scope, 17, /*->90315*/ // 2 children in Scope
/* 90298*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 90300*/            OPC_EmitInteger, MVT::i32, 14, 
/* 90303*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90306*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTs2fq), 0,
                          MVT::v4f32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (sint_to_fp:{ *:[v4f32] } QPR:{ *:[v4i32] }:$Vm) - Complexity = 3
                      // Dst: (VCVTs2fq:{ *:[v4f32] } QPR:{ *:[v4i32] }:$Vm)
/* 90315*/          /*Scope*/ 24, /*->90340*/
/* 90316*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 90318*/            OPC_EmitInteger, MVT::i32, 0, 
/* 90321*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90324*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 90330*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCVTf32s32n), 0,
                          MVT::v4f32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (sint_to_fp:{ *:[v4f32] } MQPR:{ *:[v4i32] }:$src) - Complexity = 3
                      // Dst: (MVE_VCVTf32s32n:{ *:[v4f32] } MQPR:{ *:[v4i32] }:$src)
/* 90340*/          0, /*End of Scope*/
/* 90341*/        /*Scope*/ 68, /*->90410*/
/* 90342*/          OPC_CheckChild0Type, MVT::v4i1,
/* 90344*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 90346*/          OPC_EmitInteger, MVT::i32, 112|128,1/*240*/, 
/* 90350*/          OPC_EmitInteger, MVT::i32, 0, 
/* 90353*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90356*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 90362*/          OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmf32), 0,
                        MVT::v4f32, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/* 90372*/          OPC_EmitInteger, MVT::i32, 0, 
/* 90375*/          OPC_EmitInteger, MVT::i32, 0, 
/* 90378*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90381*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #9
/* 90387*/          OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi32), 0,
                        MVT::v4f32, 4/*#Ops*/, 6, 7, 8, 9,  // Results = #10
/* 90397*/          OPC_EmitInteger, MVT::i32, 0, 
/* 90400*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPSEL), 0,
                        MVT::v4f32, 4/*#Ops*/, 5, 10, 11, 0, 
                    // Src: (sint_to_fp:{ *:[v4f32] } VCCR:{ *:[v4i1] }:$pred) - Complexity = 3
                    // Dst: (MVE_VPSEL:{ *:[v4f32] } (MVE_VMOVimmf32:{ *:[v4f32] } 240:{ *:[i32] }), (MVE_VMOVimmi32:{ *:[v4f32] } 0:{ *:[i32] }), 0:{ *:[i32] }, VCCR:{ *:[v4i1] }:$pred)
/* 90410*/        0, /*End of Scope*/
/* 90411*/      /*SwitchType*/ 19, MVT::v4f16,// ->90432
/* 90413*/        OPC_CheckChild0Type, MVT::v4i16,
/* 90415*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 90417*/        OPC_EmitInteger, MVT::i32, 14, 
/* 90420*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90423*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTs2hd), 0,
                      MVT::v4f16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (sint_to_fp:{ *:[v4f16] } DPR:{ *:[v4i16] }:$Vm) - Complexity = 3
                  // Dst: (VCVTs2hd:{ *:[v4f16] } DPR:{ *:[v4i16] }:$Vm)
/* 90432*/      /*SwitchType*/ 119, MVT::v8f16,// ->90553
/* 90434*/        OPC_Scope, 47, /*->90483*/ // 2 children in Scope
/* 90436*/          OPC_CheckChild0Type, MVT::v8i16,
/* 90438*/          OPC_Scope, 17, /*->90457*/ // 2 children in Scope
/* 90440*/            OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 90442*/            OPC_EmitInteger, MVT::i32, 14, 
/* 90445*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90448*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTs2hq), 0,
                          MVT::v8f16, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (sint_to_fp:{ *:[v8f16] } QPR:{ *:[v8i16] }:$Vm) - Complexity = 3
                      // Dst: (VCVTs2hq:{ *:[v8f16] } QPR:{ *:[v8i16] }:$Vm)
/* 90457*/          /*Scope*/ 24, /*->90482*/
/* 90458*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 90460*/            OPC_EmitInteger, MVT::i32, 0, 
/* 90463*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90466*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 90472*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCVTf16s16n), 0,
                          MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (sint_to_fp:{ *:[v8f16] } MQPR:{ *:[v8i16] }:$src) - Complexity = 3
                      // Dst: (MVE_VCVTf16s16n:{ *:[v8f16] } MQPR:{ *:[v8i16] }:$src)
/* 90482*/          0, /*End of Scope*/
/* 90483*/        /*Scope*/ 68, /*->90552*/
/* 90484*/          OPC_CheckChild0Type, MVT::v8i1,
/* 90486*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 90488*/          OPC_EmitInteger, MVT::i32, 60|128,21/*2748*/, 
/* 90492*/          OPC_EmitInteger, MVT::i32, 0, 
/* 90495*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90498*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 90504*/          OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi16), 0,
                        MVT::v8f16, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/* 90514*/          OPC_EmitInteger, MVT::i32, 0, 
/* 90517*/          OPC_EmitInteger, MVT::i32, 0, 
/* 90520*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90523*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #9
/* 90529*/          OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi16), 0,
                        MVT::v8f16, 4/*#Ops*/, 6, 7, 8, 9,  // Results = #10
/* 90539*/          OPC_EmitInteger, MVT::i32, 0, 
/* 90542*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPSEL), 0,
                        MVT::v8f16, 4/*#Ops*/, 5, 10, 11, 0, 
                    // Src: (sint_to_fp:{ *:[v8f16] } VCCR:{ *:[v8i1] }:$pred) - Complexity = 3
                    // Dst: (MVE_VPSEL:{ *:[v8f16] } (MVE_VMOVimmi16:{ *:[v8f16] } 2748:{ *:[i32] }), (MVE_VMOVimmi16:{ *:[v8f16] } 0:{ *:[i32] }), 0:{ *:[i32] }, VCCR:{ *:[v8i1] }:$pred)
/* 90552*/        0, /*End of Scope*/
/* 90553*/      0, // EndSwitchType
/* 90554*/    0, /*End of Scope*/
/* 90555*/  /*SwitchOpcode*/ 119|128,4/*631*/, TARGET_VAL(ISD::UINT_TO_FP),// ->91190
/* 90559*/    OPC_Scope, 60|128,1/*188*/, /*->90750*/ // 2 children in Scope
/* 90562*/      OPC_MoveChild0,
/* 90563*/      OPC_SwitchOpcode /*2 cases */, 92, TARGET_VAL(ISD::LOAD),// ->90659
/* 90567*/        OPC_RecordMemRef,
/* 90568*/        OPC_RecordNode, // #0 = 'ld' chained node
/* 90569*/        OPC_RecordChild1, // #1 = $a
/* 90570*/        OPC_CheckChild1Type, MVT::i32,
/* 90572*/        OPC_CheckPredicate, 35, // Predicate_unindexedload
/* 90574*/        OPC_CheckPredicate, 58, // Predicate_load
/* 90576*/        OPC_CheckPredicate, 62, // Predicate_alignedload32
/* 90578*/        OPC_MoveParent,
/* 90579*/        OPC_SwitchType /*2 cases */, 37, MVT::f64,// ->90619
/* 90582*/          OPC_CheckPatternPredicate, 26, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base())
/* 90584*/          OPC_CheckComplexPat, /*CP*/20, /*#*/1, // SelectAddrMode5:$a #2 #3
/* 90587*/          OPC_EmitMergeInputChains1_0,
/* 90588*/          OPC_EmitInteger, MVT::i32, 14, 
/* 90591*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90594*/          OPC_EmitNode1, TARGET_VAL(ARM::VLDRS), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::f32, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 90604*/          OPC_EmitInteger, MVT::i32, 14, 
/* 90607*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90610*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VUITOD), 0|OPFL_Chain,
                        MVT::f64, 3/*#Ops*/, 6, 7, 8, 
                    // Src: (uint_to_fp:{ *:[f64] } (ld:{ *:[i32] } addrmode5:{ *:[i32] }:$a)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_alignedload32>>) - Complexity = 16
                    // Dst: (VUITOD:{ *:[f64] } (VLDRS:{ *:[f32] } addrmode5:{ *:[i32] }:$a))
/* 90619*/        /*SwitchType*/ 37, MVT::f32,// ->90658
/* 90621*/          OPC_CheckPatternPredicate, 27, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base())
/* 90623*/          OPC_CheckComplexPat, /*CP*/20, /*#*/1, // SelectAddrMode5:$a #2 #3
/* 90626*/          OPC_EmitMergeInputChains1_0,
/* 90627*/          OPC_EmitInteger, MVT::i32, 14, 
/* 90630*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90633*/          OPC_EmitNode1, TARGET_VAL(ARM::VLDRS), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::f32, 4/*#Ops*/, 2, 3, 4, 5,  // Results = #6
/* 90643*/          OPC_EmitInteger, MVT::i32, 14, 
/* 90646*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90649*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VUITOS), 0|OPFL_Chain,
                        MVT::f32, 3/*#Ops*/, 6, 7, 8, 
                    // Src: (uint_to_fp:{ *:[f32] } (ld:{ *:[i32] } addrmode5:{ *:[i32] }:$a)<<P:Predicate_unindexedload>><<P:Predicate_load>><<P:Predicate_alignedload32>>) - Complexity = 16
                    // Dst: (VUITOS:{ *:[f32] } (VLDRS:{ *:[f32] } addrmode5:{ *:[i32] }:$a))
/* 90658*/        0, // EndSwitchType
/* 90659*/      /*SwitchOpcode*/ 87, TARGET_VAL(ISD::EXTRACT_VECTOR_ELT),// ->90749
/* 90662*/        OPC_RecordChild0, // #0 = $src
/* 90663*/        OPC_Scope, 41, /*->90706*/ // 2 children in Scope
/* 90665*/          OPC_CheckChild0Type, MVT::v2i32,
/* 90667*/          OPC_RecordChild1, // #1 = $lane
/* 90668*/          OPC_MoveChild1,
/* 90669*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 90672*/          OPC_MoveParent,
/* 90673*/          OPC_MoveParent,
/* 90674*/          OPC_CheckType, MVT::f64,
/* 90676*/          OPC_CheckPatternPredicate, 39, // (Subtarget->hasVFP2Base())
/* 90678*/          OPC_EmitConvertToTarget, 1,
/* 90680*/          OPC_EmitNodeXForm, 17, 2, // SSubReg_f32_reg
/* 90683*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::f32, 2/*#Ops*/, 0, 3,  // Results = #4
/* 90691*/          OPC_EmitInteger, MVT::i32, 14, 
/* 90694*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90697*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VUITOD), 0,
                        MVT::f64, 3/*#Ops*/, 4, 5, 6, 
                    // Src: (uint_to_fp:{ *:[f64] } (extractelt:{ *:[i32] } DPR:{ *:[v2i32] }:$src, (imm:{ *:[iPTR] }):$lane)) - Complexity = 9
                    // Dst: (VUITOD:{ *:[f64] } (EXTRACT_SUBREG:{ *:[f32] } DPR:{ *:[v2i32] }:$src, (SSubReg_f32_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$lane)))
/* 90706*/        /*Scope*/ 41, /*->90748*/
/* 90707*/          OPC_CheckChild0Type, MVT::v4i32,
/* 90709*/          OPC_RecordChild1, // #1 = $lane
/* 90710*/          OPC_MoveChild1,
/* 90711*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 90714*/          OPC_MoveParent,
/* 90715*/          OPC_MoveParent,
/* 90716*/          OPC_CheckType, MVT::f64,
/* 90718*/          OPC_CheckPatternPredicate, 39, // (Subtarget->hasVFP2Base())
/* 90720*/          OPC_EmitConvertToTarget, 1,
/* 90722*/          OPC_EmitNodeXForm, 17, 2, // SSubReg_f32_reg
/* 90725*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::f32, 2/*#Ops*/, 0, 3,  // Results = #4
/* 90733*/          OPC_EmitInteger, MVT::i32, 14, 
/* 90736*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90739*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VUITOD), 0,
                        MVT::f64, 3/*#Ops*/, 4, 5, 6, 
                    // Src: (uint_to_fp:{ *:[f64] } (extractelt:{ *:[i32] } QPR:{ *:[v4i32] }:$src, (imm:{ *:[iPTR] }):$lane)) - Complexity = 9
                    // Dst: (VUITOD:{ *:[f64] } (EXTRACT_SUBREG:{ *:[f32] } QPR:{ *:[v4i32] }:$src, (SSubReg_f32_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$lane)))
/* 90748*/        0, /*End of Scope*/
/* 90749*/      0, // EndSwitchOpcode
/* 90750*/    /*Scope*/ 53|128,3/*437*/, /*->91189*/
/* 90752*/      OPC_RecordChild0, // #0 = $a
/* 90753*/      OPC_SwitchType /*7 cases */, 28, MVT::f64,// ->90784
/* 90756*/        OPC_CheckPatternPredicate, 26, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base())
/* 90758*/        OPC_EmitInteger, MVT::i32, ARM::SPRRegClassID,
/* 90761*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::f32, 2/*#Ops*/, 0, 1,  // Results = #2
/* 90769*/        OPC_EmitInteger, MVT::i32, 14, 
/* 90772*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90775*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VUITOD), 0,
                      MVT::f64, 3/*#Ops*/, 2, 3, 4, 
                  // Src: (uint_to_fp:{ *:[f64] } GPR:{ *:[i32] }:$a) - Complexity = 3
                  // Dst: (VUITOD:{ *:[f64] } (COPY_TO_REGCLASS:{ *:[f32] } GPR:{ *:[i32] }:$a, SPR:{ *:[i32] }))
/* 90784*/      /*SwitchType*/ 89, MVT::f32,// ->90875
/* 90786*/        OPC_Scope, 28, /*->90816*/ // 2 children in Scope
/* 90788*/          OPC_CheckPatternPredicate, 27, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base())
/* 90790*/          OPC_EmitInteger, MVT::i32, ARM::SPRRegClassID,
/* 90793*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::f32, 2/*#Ops*/, 0, 1,  // Results = #2
/* 90801*/          OPC_EmitInteger, MVT::i32, 14, 
/* 90804*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90807*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VUITOS), 0,
                        MVT::f32, 3/*#Ops*/, 2, 3, 4, 
                    // Src: (uint_to_fp:{ *:[f32] } GPR:{ *:[i32] }:$a) - Complexity = 3
                    // Dst: (VUITOS:{ *:[f32] } (COPY_TO_REGCLASS:{ *:[f32] } GPR:{ *:[i32] }:$a, SPR:{ *:[i32] }))
/* 90816*/        /*Scope*/ 57, /*->90874*/
/* 90817*/          OPC_CheckPatternPredicate, 80, // (Subtarget->hasNEON()) && (Subtarget->useNEONForSinglePrecisionFP())
/* 90819*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v2f32, 0/*#Ops*/,  // Results = #1
/* 90825*/          OPC_EmitInteger, MVT::i32, ARM::SPRRegClassID,
/* 90828*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 0, 2,  // Results = #3
/* 90836*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 90839*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v2f32, 3/*#Ops*/, 1, 3, 4,  // Results = #5
/* 90848*/          OPC_EmitInteger, MVT::i32, 14, 
/* 90851*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90854*/          OPC_EmitNode1, TARGET_VAL(ARM::VCVTu2fd), 0,
                        MVT::v2f32, 3/*#Ops*/, 5, 6, 7,  // Results = #8
/* 90863*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 90866*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::f32, 2/*#Ops*/, 8, 9, 
                    // Src: (uint_to_fp:{ *:[f32] } GPR:{ *:[i32] }:$a) - Complexity = 3
                    // Dst: (EXTRACT_SUBREG:{ *:[f32] } (VCVTu2fd:{ *:[v2f32] } (INSERT_SUBREG:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), (COPY_TO_REGCLASS:{ *:[i32] } GPR:{ *:[i32] }:$a, SPR:{ *:[i32] }), ssub_0:{ *:[i32] })), ssub_0:{ *:[i32] })
/* 90874*/        0, /*End of Scope*/
/* 90875*/      /*SwitchType*/ 28, MVT::f16,// ->90905
/* 90877*/        OPC_CheckPatternPredicate, 27, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base())
/* 90879*/        OPC_EmitInteger, MVT::i32, ARM::SPRRegClassID,
/* 90882*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::f32, 2/*#Ops*/, 0, 1,  // Results = #2
/* 90890*/        OPC_EmitInteger, MVT::i32, 14, 
/* 90893*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90896*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VUITOH), 0,
                      MVT::f16, 3/*#Ops*/, 2, 3, 4, 
                  // Src: (uint_to_fp:{ *:[f16] } GPR:{ *:[i32] }:$a) - Complexity = 3
                  // Dst: (VUITOH:{ *:[f16] } (COPY_TO_REGCLASS:{ *:[f32] } GPR:{ *:[i32] }:$a, SPR:{ *:[i32] }))
/* 90905*/      /*SwitchType*/ 19, MVT::v2f32,// ->90926
/* 90907*/        OPC_CheckChild0Type, MVT::v2i32,
/* 90909*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 90911*/        OPC_EmitInteger, MVT::i32, 14, 
/* 90914*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90917*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTu2fd), 0,
                      MVT::v2f32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (uint_to_fp:{ *:[v2f32] } DPR:{ *:[v2i32] }:$Vm) - Complexity = 3
                  // Dst: (VCVTu2fd:{ *:[v2f32] } DPR:{ *:[v2i32] }:$Vm)
/* 90926*/      /*SwitchType*/ 118, MVT::v4f32,// ->91046
/* 90928*/        OPC_Scope, 47, /*->90977*/ // 2 children in Scope
/* 90930*/          OPC_CheckChild0Type, MVT::v4i32,
/* 90932*/          OPC_Scope, 17, /*->90951*/ // 2 children in Scope
/* 90934*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 90936*/            OPC_EmitInteger, MVT::i32, 14, 
/* 90939*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90942*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTu2fq), 0,
                          MVT::v4f32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (uint_to_fp:{ *:[v4f32] } QPR:{ *:[v4i32] }:$Vm) - Complexity = 3
                      // Dst: (VCVTu2fq:{ *:[v4f32] } QPR:{ *:[v4i32] }:$Vm)
/* 90951*/          /*Scope*/ 24, /*->90976*/
/* 90952*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 90954*/            OPC_EmitInteger, MVT::i32, 0, 
/* 90957*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90960*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 90966*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCVTf32u32n), 0,
                          MVT::v4f32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (uint_to_fp:{ *:[v4f32] } MQPR:{ *:[v4i32] }:$src) - Complexity = 3
                      // Dst: (MVE_VCVTf32u32n:{ *:[v4f32] } MQPR:{ *:[v4i32] }:$src)
/* 90976*/          0, /*End of Scope*/
/* 90977*/        /*Scope*/ 67, /*->91045*/
/* 90978*/          OPC_CheckChild0Type, MVT::v4i1,
/* 90980*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 90982*/          OPC_EmitInteger, MVT::i32, 112, 
/* 90985*/          OPC_EmitInteger, MVT::i32, 0, 
/* 90988*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 90991*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 90997*/          OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmf32), 0,
                        MVT::v4f32, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/* 91007*/          OPC_EmitInteger, MVT::i32, 0, 
/* 91010*/          OPC_EmitInteger, MVT::i32, 0, 
/* 91013*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91016*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #9
/* 91022*/          OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi32), 0,
                        MVT::v4f32, 4/*#Ops*/, 6, 7, 8, 9,  // Results = #10
/* 91032*/          OPC_EmitInteger, MVT::i32, 0, 
/* 91035*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPSEL), 0,
                        MVT::v4f32, 4/*#Ops*/, 5, 10, 11, 0, 
                    // Src: (uint_to_fp:{ *:[v4f32] } VCCR:{ *:[v4i1] }:$pred) - Complexity = 3
                    // Dst: (MVE_VPSEL:{ *:[v4f32] } (MVE_VMOVimmf32:{ *:[v4f32] } 112:{ *:[i32] }), (MVE_VMOVimmi32:{ *:[v4f32] } 0:{ *:[i32] }), 0:{ *:[i32] }, VCCR:{ *:[v4i1] }:$pred)
/* 91045*/        0, /*End of Scope*/
/* 91046*/      /*SwitchType*/ 19, MVT::v4f16,// ->91067
/* 91048*/        OPC_CheckChild0Type, MVT::v4i16,
/* 91050*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 91052*/        OPC_EmitInteger, MVT::i32, 14, 
/* 91055*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91058*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTu2hd), 0,
                      MVT::v4f16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (uint_to_fp:{ *:[v4f16] } DPR:{ *:[v4i16] }:$Vm) - Complexity = 3
                  // Dst: (VCVTu2hd:{ *:[v4f16] } DPR:{ *:[v4i16] }:$Vm)
/* 91067*/      /*SwitchType*/ 119, MVT::v8f16,// ->91188
/* 91069*/        OPC_Scope, 47, /*->91118*/ // 2 children in Scope
/* 91071*/          OPC_CheckChild0Type, MVT::v8i16,
/* 91073*/          OPC_Scope, 17, /*->91092*/ // 2 children in Scope
/* 91075*/            OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 91077*/            OPC_EmitInteger, MVT::i32, 14, 
/* 91080*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91083*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTu2hq), 0,
                          MVT::v8f16, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (uint_to_fp:{ *:[v8f16] } QPR:{ *:[v8i16] }:$Vm) - Complexity = 3
                      // Dst: (VCVTu2hq:{ *:[v8f16] } QPR:{ *:[v8i16] }:$Vm)
/* 91092*/          /*Scope*/ 24, /*->91117*/
/* 91093*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 91095*/            OPC_EmitInteger, MVT::i32, 0, 
/* 91098*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91101*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 91107*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCVTf16u16n), 0,
                          MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (uint_to_fp:{ *:[v8f16] } MQPR:{ *:[v8i16] }:$src) - Complexity = 3
                      // Dst: (MVE_VCVTf16u16n:{ *:[v8f16] } MQPR:{ *:[v8i16] }:$src)
/* 91117*/          0, /*End of Scope*/
/* 91118*/        /*Scope*/ 68, /*->91187*/
/* 91119*/          OPC_CheckChild0Type, MVT::v8i1,
/* 91121*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 91123*/          OPC_EmitInteger, MVT::i32, 60|128,20/*2620*/, 
/* 91127*/          OPC_EmitInteger, MVT::i32, 0, 
/* 91130*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91133*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 91139*/          OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi16), 0,
                        MVT::v8f16, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/* 91149*/          OPC_EmitInteger, MVT::i32, 0, 
/* 91152*/          OPC_EmitInteger, MVT::i32, 0, 
/* 91155*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91158*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #9
/* 91164*/          OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi16), 0,
                        MVT::v8f16, 4/*#Ops*/, 6, 7, 8, 9,  // Results = #10
/* 91174*/          OPC_EmitInteger, MVT::i32, 0, 
/* 91177*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPSEL), 0,
                        MVT::v8f16, 4/*#Ops*/, 5, 10, 11, 0, 
                    // Src: (uint_to_fp:{ *:[v8f16] } VCCR:{ *:[v8i1] }:$pred) - Complexity = 3
                    // Dst: (MVE_VPSEL:{ *:[v8f16] } (MVE_VMOVimmi16:{ *:[v8f16] } 2620:{ *:[i32] }), (MVE_VMOVimmi16:{ *:[v8f16] } 0:{ *:[i32] }), 0:{ *:[i32] }, VCCR:{ *:[v8i1] }:$pred)
/* 91187*/        0, /*End of Scope*/
/* 91188*/      0, // EndSwitchType
/* 91189*/    0, /*End of Scope*/
/* 91190*/  /*SwitchOpcode*/ 104|128,23/*3048*/, TARGET_VAL(ISD::FADD),// ->94242
/* 91194*/    OPC_Scope, 23|128,1/*151*/, /*->91348*/ // 24 children in Scope
/* 91197*/      OPC_MoveChild0,
/* 91198*/      OPC_CheckOpcode, TARGET_VAL(ISD::FNEG),
/* 91201*/      OPC_MoveChild0,
/* 91202*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 91205*/      OPC_RecordChild0, // #0 = $Dn
/* 91206*/      OPC_RecordChild1, // #1 = $Dm
/* 91207*/      OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 91209*/      OPC_MoveParent,
/* 91210*/      OPC_MoveParent,
/* 91211*/      OPC_RecordChild1, // #2 = $Ddin
/* 91212*/      OPC_CheckPredicate, 90, // Predicate_fadd_mlx
/* 91214*/      OPC_SwitchType /*3 cases */, 42, MVT::f64,// ->91259
/* 91217*/        OPC_Scope, 19, /*->91238*/ // 2 children in Scope
/* 91219*/          OPC_CheckPatternPredicate, 98, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 91221*/          OPC_EmitInteger, MVT::i32, 14, 
/* 91224*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91227*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSD), 0,
                        MVT::f64, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fadd:{ *:[f64] } (fneg:{ *:[f64] } (fmul:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)<<P:Predicate_fmul_su>>), DPR:{ *:[f64] }:$Ddin)<<P:Predicate_fadd_mlx>> - Complexity = 11
                    // Dst: (VMLSD:{ *:[f64] } DPR:{ *:[f64] }:$Ddin, DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 91238*/        /*Scope*/ 19, /*->91258*/
/* 91239*/          OPC_CheckPatternPredicate, 99, // (Subtarget->hasFP64()) && (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 91241*/          OPC_EmitInteger, MVT::i32, 14, 
/* 91244*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91247*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMSD), 0,
                        MVT::f64, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fadd:{ *:[f64] } (fneg:{ *:[f64] } (fmul:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)<<P:Predicate_fmul_su>>), DPR:{ *:[f64] }:$Ddin)<<P:Predicate_fadd_mlx>> - Complexity = 11
                    // Dst: (VFMSD:{ *:[f64] } DPR:{ *:[f64] }:$Ddin, DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 91258*/        0, /*End of Scope*/
/* 91259*/      /*SwitchType*/ 42, MVT::f32,// ->91303
/* 91261*/        OPC_Scope, 19, /*->91282*/ // 2 children in Scope
/* 91263*/          OPC_CheckPatternPredicate, 100, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 91265*/          OPC_EmitInteger, MVT::i32, 14, 
/* 91268*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91271*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSS), 0,
                        MVT::f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fadd:{ *:[f32] } (fneg:{ *:[f32] } (fmul:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)<<P:Predicate_fmul_su>>), SPR:{ *:[f32] }:$Sdin)<<P:Predicate_fadd_mlx>> - Complexity = 11
                    // Dst: (VMLSS:{ *:[f32] } SPR:{ *:[f32] }:$Sdin, SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 91282*/        /*Scope*/ 19, /*->91302*/
/* 91283*/          OPC_CheckPatternPredicate, 101, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 91285*/          OPC_EmitInteger, MVT::i32, 14, 
/* 91288*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91291*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMSS), 0,
                        MVT::f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fadd:{ *:[f32] } (fneg:{ *:[f32] } (fmul:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)<<P:Predicate_fmul_su>>), SPR:{ *:[f32] }:$Sdin)<<P:Predicate_fadd_mlx>> - Complexity = 11
                    // Dst: (VFMSS:{ *:[f32] } SPR:{ *:[f32] }:$Sdin, SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 91302*/        0, /*End of Scope*/
/* 91303*/      /*SwitchType*/ 42, MVT::f16,// ->91347
/* 91305*/        OPC_Scope, 19, /*->91326*/ // 2 children in Scope
/* 91307*/          OPC_CheckPatternPredicate, 102, // (Subtarget->hasFullFP16()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 91309*/          OPC_EmitInteger, MVT::i32, 14, 
/* 91312*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91315*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSH), 0,
                        MVT::f16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fadd:{ *:[f16] } (fneg:{ *:[f16] } (fmul:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)<<P:Predicate_fmul_su>>), HPR:{ *:[f16] }:$Sdin)<<P:Predicate_fadd_mlx>> - Complexity = 11
                    // Dst: (VMLSH:{ *:[f16] } HPR:{ *:[f16] }:$Sdin, HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)
/* 91326*/        /*Scope*/ 19, /*->91346*/
/* 91327*/          OPC_CheckPatternPredicate, 103, // (Subtarget->hasFullFP16()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 91329*/          OPC_EmitInteger, MVT::i32, 14, 
/* 91332*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91335*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMSH), 0,
                        MVT::f16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fadd:{ *:[f16] } (fneg:{ *:[f16] } (fmul:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)<<P:Predicate_fmul_su>>), HPR:{ *:[f16] }:$Sdin)<<P:Predicate_fadd_mlx>> - Complexity = 11
                    // Dst: (VFMSH:{ *:[f16] } HPR:{ *:[f16] }:$Sdin, HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)
/* 91346*/        0, /*End of Scope*/
/* 91347*/      0, // EndSwitchType
/* 91348*/    /*Scope*/ 23|128,1/*151*/, /*->91501*/
/* 91350*/      OPC_RecordChild0, // #0 = $Ddin
/* 91351*/      OPC_MoveChild1,
/* 91352*/      OPC_CheckOpcode, TARGET_VAL(ISD::FNEG),
/* 91355*/      OPC_MoveChild0,
/* 91356*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 91359*/      OPC_RecordChild0, // #1 = $Dn
/* 91360*/      OPC_RecordChild1, // #2 = $Dm
/* 91361*/      OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 91363*/      OPC_MoveParent,
/* 91364*/      OPC_MoveParent,
/* 91365*/      OPC_CheckPredicate, 90, // Predicate_fadd_mlx
/* 91367*/      OPC_SwitchType /*3 cases */, 42, MVT::f64,// ->91412
/* 91370*/        OPC_Scope, 19, /*->91391*/ // 2 children in Scope
/* 91372*/          OPC_CheckPatternPredicate, 98, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 91374*/          OPC_EmitInteger, MVT::i32, 14, 
/* 91377*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91380*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSD), 0,
                        MVT::f64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (fadd:{ *:[f64] } DPR:{ *:[f64] }:$Ddin, (fneg:{ *:[f64] } (fmul:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)<<P:Predicate_fmul_su>>))<<P:Predicate_fadd_mlx>> - Complexity = 11
                    // Dst: (VMLSD:{ *:[f64] } DPR:{ *:[f64] }:$Ddin, DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 91391*/        /*Scope*/ 19, /*->91411*/
/* 91392*/          OPC_CheckPatternPredicate, 99, // (Subtarget->hasFP64()) && (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 91394*/          OPC_EmitInteger, MVT::i32, 14, 
/* 91397*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91400*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMSD), 0,
                        MVT::f64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (fadd:{ *:[f64] } DPR:{ *:[f64] }:$Ddin, (fneg:{ *:[f64] } (fmul:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)<<P:Predicate_fmul_su>>))<<P:Predicate_fadd_mlx>> - Complexity = 11
                    // Dst: (VFMSD:{ *:[f64] } DPR:{ *:[f64] }:$Ddin, DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 91411*/        0, /*End of Scope*/
/* 91412*/      /*SwitchType*/ 42, MVT::f32,// ->91456
/* 91414*/        OPC_Scope, 19, /*->91435*/ // 2 children in Scope
/* 91416*/          OPC_CheckPatternPredicate, 100, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 91418*/          OPC_EmitInteger, MVT::i32, 14, 
/* 91421*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91424*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSS), 0,
                        MVT::f32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (fadd:{ *:[f32] } SPR:{ *:[f32] }:$Sdin, (fneg:{ *:[f32] } (fmul:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)<<P:Predicate_fmul_su>>))<<P:Predicate_fadd_mlx>> - Complexity = 11
                    // Dst: (VMLSS:{ *:[f32] } SPR:{ *:[f32] }:$Sdin, SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 91435*/        /*Scope*/ 19, /*->91455*/
/* 91436*/          OPC_CheckPatternPredicate, 101, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 91438*/          OPC_EmitInteger, MVT::i32, 14, 
/* 91441*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91444*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMSS), 0,
                        MVT::f32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (fadd:{ *:[f32] } SPR:{ *:[f32] }:$Sdin, (fneg:{ *:[f32] } (fmul:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)<<P:Predicate_fmul_su>>))<<P:Predicate_fadd_mlx>> - Complexity = 11
                    // Dst: (VFMSS:{ *:[f32] } SPR:{ *:[f32] }:$Sdin, SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 91455*/        0, /*End of Scope*/
/* 91456*/      /*SwitchType*/ 42, MVT::f16,// ->91500
/* 91458*/        OPC_Scope, 19, /*->91479*/ // 2 children in Scope
/* 91460*/          OPC_CheckPatternPredicate, 102, // (Subtarget->hasFullFP16()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 91462*/          OPC_EmitInteger, MVT::i32, 14, 
/* 91465*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91468*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSH), 0,
                        MVT::f16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (fadd:{ *:[f16] } HPR:{ *:[f16] }:$Sdin, (fneg:{ *:[f16] } (fmul:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)<<P:Predicate_fmul_su>>))<<P:Predicate_fadd_mlx>> - Complexity = 11
                    // Dst: (VMLSH:{ *:[f16] } HPR:{ *:[f16] }:$Sdin, HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)
/* 91479*/        /*Scope*/ 19, /*->91499*/
/* 91480*/          OPC_CheckPatternPredicate, 103, // (Subtarget->hasFullFP16()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 91482*/          OPC_EmitInteger, MVT::i32, 14, 
/* 91485*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91488*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMSH), 0,
                        MVT::f16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (fadd:{ *:[f16] } HPR:{ *:[f16] }:$Sdin, (fneg:{ *:[f16] } (fmul:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)<<P:Predicate_fmul_su>>))<<P:Predicate_fadd_mlx>> - Complexity = 11
                    // Dst: (VFMSH:{ *:[f16] } HPR:{ *:[f16] }:$Sdin, HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)
/* 91499*/        0, /*End of Scope*/
/* 91500*/      0, // EndSwitchType
/* 91501*/    /*Scope*/ 77, /*->91579*/
/* 91502*/      OPC_MoveChild0,
/* 91503*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 91506*/      OPC_RecordChild0, // #0 = $Dn
/* 91507*/      OPC_RecordChild1, // #1 = $Dm
/* 91508*/      OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 91510*/      OPC_MoveParent,
/* 91511*/      OPC_RecordChild1, // #2 = $Ddin
/* 91512*/      OPC_CheckPredicate, 90, // Predicate_fadd_mlx
/* 91514*/      OPC_SwitchType /*3 cases */, 19, MVT::f64,// ->91536
/* 91517*/        OPC_CheckPatternPredicate, 98, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 91519*/        OPC_EmitInteger, MVT::i32, 14, 
/* 91522*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91525*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAD), 0,
                      MVT::f64, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                  // Src: (fadd:{ *:[f64] } (fmul:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)<<P:Predicate_fmul_su>>, DPR:{ *:[f64] }:$Ddin)<<P:Predicate_fadd_mlx>> - Complexity = 8
                  // Dst: (VMLAD:{ *:[f64] } DPR:{ *:[f64] }:$Ddin, DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 91536*/      /*SwitchType*/ 19, MVT::f32,// ->91557
/* 91538*/        OPC_CheckPatternPredicate, 100, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 91540*/        OPC_EmitInteger, MVT::i32, 14, 
/* 91543*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91546*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAS), 0,
                      MVT::f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                  // Src: (fadd:{ *:[f32] } (fmul:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)<<P:Predicate_fmul_su>>, SPR:{ *:[f32] }:$Sdin)<<P:Predicate_fadd_mlx>> - Complexity = 8
                  // Dst: (VMLAS:{ *:[f32] } SPR:{ *:[f32] }:$Sdin, SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 91557*/      /*SwitchType*/ 19, MVT::f16,// ->91578
/* 91559*/        OPC_CheckPatternPredicate, 102, // (Subtarget->hasFullFP16()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 91561*/        OPC_EmitInteger, MVT::i32, 14, 
/* 91564*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91567*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAH), 0,
                      MVT::f16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                  // Src: (fadd:{ *:[f16] } (fmul:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)<<P:Predicate_fmul_su>>, HPR:{ *:[f16] }:$Sdin)<<P:Predicate_fadd_mlx>> - Complexity = 8
                  // Dst: (VMLAH:{ *:[f16] } HPR:{ *:[f16] }:$Sdin, HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)
/* 91578*/      0, // EndSwitchType
/* 91579*/    /*Scope*/ 77, /*->91657*/
/* 91580*/      OPC_RecordChild0, // #0 = $dstin
/* 91581*/      OPC_MoveChild1,
/* 91582*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 91585*/      OPC_RecordChild0, // #1 = $a
/* 91586*/      OPC_RecordChild1, // #2 = $b
/* 91587*/      OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 91589*/      OPC_MoveParent,
/* 91590*/      OPC_CheckPredicate, 90, // Predicate_fadd_mlx
/* 91592*/      OPC_SwitchType /*3 cases */, 19, MVT::f64,// ->91614
/* 91595*/        OPC_CheckPatternPredicate, 98, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 91597*/        OPC_EmitInteger, MVT::i32, 14, 
/* 91600*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91603*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAD), 0,
                      MVT::f64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (fadd:{ *:[f64] } DPR:{ *:[f64] }:$dstin, (fmul:{ *:[f64] } DPR:{ *:[f64] }:$a, DPR:{ *:[f64] }:$b)<<P:Predicate_fmul_su>>)<<P:Predicate_fadd_mlx>> - Complexity = 8
                  // Dst: (VMLAD:{ *:[f64] } DPR:{ *:[f64] }:$dstin, DPR:{ *:[f64] }:$a, DPR:{ *:[f64] }:$b)
/* 91614*/      /*SwitchType*/ 19, MVT::f32,// ->91635
/* 91616*/        OPC_CheckPatternPredicate, 100, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 91618*/        OPC_EmitInteger, MVT::i32, 14, 
/* 91621*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91624*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAS), 0,
                      MVT::f32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (fadd:{ *:[f32] } SPR:{ *:[f32] }:$dstin, (fmul:{ *:[f32] } SPR:{ *:[f32] }:$a, SPR:{ *:[f32] }:$b)<<P:Predicate_fmul_su>>)<<P:Predicate_fadd_mlx>> - Complexity = 8
                  // Dst: (VMLAS:{ *:[f32] } SPR:{ *:[f32] }:$dstin, SPR:{ *:[f32] }:$a, SPR:{ *:[f32] }:$b)
/* 91635*/      /*SwitchType*/ 19, MVT::f16,// ->91656
/* 91637*/        OPC_CheckPatternPredicate, 104, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasFullFP16()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 91639*/        OPC_EmitInteger, MVT::i32, 14, 
/* 91642*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91645*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAH), 0,
                      MVT::f16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (fadd:{ *:[f16] } HPR:{ *:[f16] }:$dstin, (fmul:{ *:[f16] } HPR:{ *:[f16] }:$a, HPR:{ *:[f16] }:$b)<<P:Predicate_fmul_su>>)<<P:Predicate_fadd_mlx>> - Complexity = 8
                  // Dst: (VMLAH:{ *:[f16] } HPR:{ *:[f16] }:$dstin, HPR:{ *:[f16] }:$a, HPR:{ *:[f16] }:$b)
/* 91656*/      0, // EndSwitchType
/* 91657*/    /*Scope*/ 77, /*->91735*/
/* 91658*/      OPC_MoveChild0,
/* 91659*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 91662*/      OPC_RecordChild0, // #0 = $Dn
/* 91663*/      OPC_RecordChild1, // #1 = $Dm
/* 91664*/      OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 91666*/      OPC_MoveParent,
/* 91667*/      OPC_RecordChild1, // #2 = $Ddin
/* 91668*/      OPC_CheckPredicate, 90, // Predicate_fadd_mlx
/* 91670*/      OPC_SwitchType /*3 cases */, 19, MVT::f64,// ->91692
/* 91673*/        OPC_CheckPatternPredicate, 99, // (Subtarget->hasFP64()) && (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 91675*/        OPC_EmitInteger, MVT::i32, 14, 
/* 91678*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91681*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMAD), 0,
                      MVT::f64, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                  // Src: (fadd:{ *:[f64] } (fmul:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)<<P:Predicate_fmul_su>>, DPR:{ *:[f64] }:$Ddin)<<P:Predicate_fadd_mlx>> - Complexity = 8
                  // Dst: (VFMAD:{ *:[f64] } DPR:{ *:[f64] }:$Ddin, DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 91692*/      /*SwitchType*/ 19, MVT::f32,// ->91713
/* 91694*/        OPC_CheckPatternPredicate, 101, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 91696*/        OPC_EmitInteger, MVT::i32, 14, 
/* 91699*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91702*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMAS), 0,
                      MVT::f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                  // Src: (fadd:{ *:[f32] } (fmul:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)<<P:Predicate_fmul_su>>, SPR:{ *:[f32] }:$Sdin)<<P:Predicate_fadd_mlx>> - Complexity = 8
                  // Dst: (VFMAS:{ *:[f32] } SPR:{ *:[f32] }:$Sdin, SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 91713*/      /*SwitchType*/ 19, MVT::f16,// ->91734
/* 91715*/        OPC_CheckPatternPredicate, 103, // (Subtarget->hasFullFP16()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 91717*/        OPC_EmitInteger, MVT::i32, 14, 
/* 91720*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91723*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMAH), 0,
                      MVT::f16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                  // Src: (fadd:{ *:[f16] } (fmul:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)<<P:Predicate_fmul_su>>, HPR:{ *:[f16] }:$Sdin)<<P:Predicate_fadd_mlx>> - Complexity = 8
                  // Dst: (VFMAH:{ *:[f16] } HPR:{ *:[f16] }:$Sdin, HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)
/* 91734*/      0, // EndSwitchType
/* 91735*/    /*Scope*/ 120, /*->91856*/
/* 91736*/      OPC_RecordChild0, // #0 = $dstin
/* 91737*/      OPC_MoveChild1,
/* 91738*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 91741*/      OPC_RecordChild0, // #1 = $a
/* 91742*/      OPC_RecordChild1, // #2 = $b
/* 91743*/      OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 91745*/      OPC_MoveParent,
/* 91746*/      OPC_CheckPredicate, 90, // Predicate_fadd_mlx
/* 91748*/      OPC_SwitchType /*3 cases */, 19, MVT::f64,// ->91770
/* 91751*/        OPC_CheckPatternPredicate, 99, // (Subtarget->hasFP64()) && (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 91753*/        OPC_EmitInteger, MVT::i32, 14, 
/* 91756*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91759*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMAD), 0,
                      MVT::f64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (fadd:{ *:[f64] } DPR:{ *:[f64] }:$dstin, (fmul:{ *:[f64] } DPR:{ *:[f64] }:$a, DPR:{ *:[f64] }:$b)<<P:Predicate_fmul_su>>)<<P:Predicate_fadd_mlx>> - Complexity = 8
                  // Dst: (VFMAD:{ *:[f64] } DPR:{ *:[f64] }:$dstin, DPR:{ *:[f64] }:$a, DPR:{ *:[f64] }:$b)
/* 91770*/      /*SwitchType*/ 19, MVT::f32,// ->91791
/* 91772*/        OPC_CheckPatternPredicate, 101, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 91774*/        OPC_EmitInteger, MVT::i32, 14, 
/* 91777*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91780*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMAS), 0,
                      MVT::f32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (fadd:{ *:[f32] } SPR:{ *:[f32] }:$dstin, (fmul:{ *:[f32] } SPR:{ *:[f32] }:$a, SPR:{ *:[f32] }:$b)<<P:Predicate_fmul_su>>)<<P:Predicate_fadd_mlx>> - Complexity = 8
                  // Dst: (VFMAS:{ *:[f32] } SPR:{ *:[f32] }:$dstin, SPR:{ *:[f32] }:$a, SPR:{ *:[f32] }:$b)
/* 91791*/      /*SwitchType*/ 62, MVT::f16,// ->91855
/* 91793*/        OPC_Scope, 19, /*->91814*/ // 3 children in Scope
/* 91795*/          OPC_CheckPatternPredicate, 105, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasFullFP16()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 91797*/          OPC_EmitInteger, MVT::i32, 14, 
/* 91800*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91803*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMAH), 0,
                        MVT::f16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (fadd:{ *:[f16] } HPR:{ *:[f16] }:$dstin, (fmul:{ *:[f16] } HPR:{ *:[f16] }:$a, HPR:{ *:[f16] }:$b)<<P:Predicate_fmul_su>>)<<P:Predicate_fadd_mlx>> - Complexity = 8
                    // Dst: (VFMAH:{ *:[f16] } HPR:{ *:[f16] }:$dstin, HPR:{ *:[f16] }:$a, HPR:{ *:[f16] }:$b)
/* 91814*/        /*Scope*/ 19, /*->91834*/
/* 91815*/          OPC_CheckPatternPredicate, 102, // (Subtarget->hasFullFP16()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 91817*/          OPC_EmitInteger, MVT::i32, 14, 
/* 91820*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91823*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAH), 0,
                        MVT::f16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (fadd:{ *:[f16] } HPR:{ *:[f16] }:$Sdin, (fmul:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)<<P:Predicate_fmul_su>>)<<P:Predicate_fadd_mlx>> - Complexity = 8
                    // Dst: (VMLAH:{ *:[f16] } HPR:{ *:[f16] }:$Sdin, HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)
/* 91834*/        /*Scope*/ 19, /*->91854*/
/* 91835*/          OPC_CheckPatternPredicate, 103, // (Subtarget->hasFullFP16()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 91837*/          OPC_EmitInteger, MVT::i32, 14, 
/* 91840*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91843*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMAH), 0,
                        MVT::f16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (fadd:{ *:[f16] } HPR:{ *:[f16] }:$Sdin, (fmul:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)<<P:Predicate_fmul_su>>)<<P:Predicate_fadd_mlx>> - Complexity = 8
                    // Dst: (VFMAH:{ *:[f16] } HPR:{ *:[f16] }:$Sdin, HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)
/* 91854*/        0, /*End of Scope*/
/* 91855*/      0, // EndSwitchType
/* 91856*/    /*Scope*/ 56, /*->91913*/
/* 91857*/      OPC_MoveChild0,
/* 91858*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 91861*/      OPC_RecordChild0, // #0 = $a
/* 91862*/      OPC_RecordChild1, // #1 = $b
/* 91863*/      OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 91865*/      OPC_MoveParent,
/* 91866*/      OPC_RecordChild1, // #2 = $dstin
/* 91867*/      OPC_CheckPredicate, 90, // Predicate_fadd_mlx
/* 91869*/      OPC_CheckType, MVT::f16,
/* 91871*/      OPC_Scope, 19, /*->91892*/ // 2 children in Scope
/* 91873*/        OPC_CheckPatternPredicate, 104, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasFullFP16()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 91875*/        OPC_EmitInteger, MVT::i32, 14, 
/* 91878*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91881*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAH), 0,
                      MVT::f16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                  // Src: (fadd:{ *:[f16] } (fmul:{ *:[f16] } HPR:{ *:[f16] }:$a, HPR:{ *:[f16] }:$b)<<P:Predicate_fmul_su>>, HPR:{ *:[f16] }:$dstin)<<P:Predicate_fadd_mlx>> - Complexity = 8
                  // Dst: (VMLAH:{ *:[f16] } HPR:{ *:[f16] }:$dstin, HPR:{ *:[f16] }:$a, HPR:{ *:[f16] }:$b)
/* 91892*/      /*Scope*/ 19, /*->91912*/
/* 91893*/        OPC_CheckPatternPredicate, 105, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasFullFP16()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 91895*/        OPC_EmitInteger, MVT::i32, 14, 
/* 91898*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 91901*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMAH), 0,
                      MVT::f16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                  // Src: (fadd:{ *:[f16] } (fmul:{ *:[f16] } HPR:{ *:[f16] }:$a, HPR:{ *:[f16] }:$b)<<P:Predicate_fmul_su>>, HPR:{ *:[f16] }:$dstin)<<P:Predicate_fadd_mlx>> - Complexity = 8
                  // Dst: (VFMAH:{ *:[f16] } HPR:{ *:[f16] }:$dstin, HPR:{ *:[f16] }:$a, HPR:{ *:[f16] }:$b)
/* 91912*/      0, /*End of Scope*/
/* 91913*/    /*Scope*/ 16|128,2/*272*/, /*->92187*/
/* 91915*/      OPC_RecordChild0, // #0 = $acc
/* 91916*/      OPC_MoveChild1,
/* 91917*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 91920*/      OPC_RecordChild0, // #1 = $a
/* 91921*/      OPC_RecordChild1, // #2 = $b
/* 91922*/      OPC_MoveParent,
/* 91923*/      OPC_CheckType, MVT::f32,
/* 91925*/      OPC_Scope, 0|128,1/*128*/, /*->92056*/ // 2 children in Scope
/* 91928*/        OPC_CheckPatternPredicate, 106, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize())) && (Subtarget->useNEONForSinglePrecisionFP())
/* 91930*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v2f32, 0/*#Ops*/,  // Results = #3
/* 91936*/        OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 91939*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v2f32, 2/*#Ops*/, 3, 4,  // Results = #5
/* 91947*/        OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 91950*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                      MVT::v2f32, 3/*#Ops*/, 5, 0, 6,  // Results = #7
/* 91959*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v2f32, 0/*#Ops*/,  // Results = #8
/* 91965*/        OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 91968*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v2f32, 2/*#Ops*/, 8, 9,  // Results = #10
/* 91976*/        OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 91979*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                      MVT::v2f32, 3/*#Ops*/, 10, 1, 11,  // Results = #12
/* 91988*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v2f32, 0/*#Ops*/,  // Results = #13
/* 91994*/        OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 91997*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v2f32, 2/*#Ops*/, 13, 14,  // Results = #15
/* 92005*/        OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 92008*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                      MVT::v2f32, 3/*#Ops*/, 15, 2, 16,  // Results = #17
/* 92017*/        OPC_EmitInteger, MVT::i32, 14, 
/* 92020*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 92023*/        OPC_EmitNode1, TARGET_VAL(ARM::VMLAfd), 0,
                      MVT::f64, 5/*#Ops*/, 7, 12, 17, 18, 19,  // Results = #20
/* 92034*/        OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 92037*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v2f32, 2/*#Ops*/, 20, 21,  // Results = #22
/* 92045*/        OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 92048*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f32, 2/*#Ops*/, 22, 23, 
                  // Src: (fadd:{ *:[f32] } SPR:{ *:[f32] }:$acc, (fmul:{ *:[f32] } SPR:{ *:[f32] }:$a, SPR:{ *:[f32] }:$b)) - Complexity = 6
                  // Dst: (EXTRACT_SUBREG:{ *:[f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (VMLAfd:{ *:[f64] } (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$acc, ssub_0:{ *:[i32] }), (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$a, ssub_0:{ *:[i32] }), (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$b, ssub_0:{ *:[i32] })), DPR_VFP2:{ *:[i32] }), ssub_0:{ *:[i32] })
/* 92056*/      /*Scope*/ 0|128,1/*128*/, /*->92186*/
/* 92058*/        OPC_CheckPatternPredicate, 107, // (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx()) && (Subtarget->useNEONForSinglePrecisionFP())
/* 92060*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v2f32, 0/*#Ops*/,  // Results = #3
/* 92066*/        OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 92069*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v2f32, 2/*#Ops*/, 3, 4,  // Results = #5
/* 92077*/        OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 92080*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                      MVT::v2f32, 3/*#Ops*/, 5, 0, 6,  // Results = #7
/* 92089*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v2f32, 0/*#Ops*/,  // Results = #8
/* 92095*/        OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 92098*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v2f32, 2/*#Ops*/, 8, 9,  // Results = #10
/* 92106*/        OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 92109*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                      MVT::v2f32, 3/*#Ops*/, 10, 1, 11,  // Results = #12
/* 92118*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v2f32, 0/*#Ops*/,  // Results = #13
/* 92124*/        OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 92127*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v2f32, 2/*#Ops*/, 13, 14,  // Results = #15
/* 92135*/        OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 92138*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                      MVT::v2f32, 3/*#Ops*/, 15, 2, 16,  // Results = #17
/* 92147*/        OPC_EmitInteger, MVT::i32, 14, 
/* 92150*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 92153*/        OPC_EmitNode1, TARGET_VAL(ARM::VFMAfd), 0,
                      MVT::f64, 5/*#Ops*/, 7, 12, 17, 18, 19,  // Results = #20
/* 92164*/        OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 92167*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v2f32, 2/*#Ops*/, 20, 21,  // Results = #22
/* 92175*/        OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 92178*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f32, 2/*#Ops*/, 22, 23, 
                  // Src: (fadd:{ *:[f32] } SPR:{ *:[f32] }:$acc, (fmul:{ *:[f32] } SPR:{ *:[f32] }:$a, SPR:{ *:[f32] }:$b)) - Complexity = 6
                  // Dst: (EXTRACT_SUBREG:{ *:[f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (VFMAfd:{ *:[f64] } (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$acc, ssub_0:{ *:[i32] }), (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$a, ssub_0:{ *:[i32] }), (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$b, ssub_0:{ *:[i32] })), DPR_VFP2:{ *:[i32] }), ssub_0:{ *:[i32] })
/* 92186*/      0, /*End of Scope*/
/* 92187*/    /*Scope*/ 16|128,2/*272*/, /*->92461*/
/* 92189*/      OPC_MoveChild0,
/* 92190*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 92193*/      OPC_RecordChild0, // #0 = $a
/* 92194*/      OPC_RecordChild1, // #1 = $b
/* 92195*/      OPC_MoveParent,
/* 92196*/      OPC_RecordChild1, // #2 = $acc
/* 92197*/      OPC_CheckType, MVT::f32,
/* 92199*/      OPC_Scope, 0|128,1/*128*/, /*->92330*/ // 2 children in Scope
/* 92202*/        OPC_CheckPatternPredicate, 106, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize())) && (Subtarget->useNEONForSinglePrecisionFP())
/* 92204*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v2f32, 0/*#Ops*/,  // Results = #3
/* 92210*/        OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 92213*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v2f32, 2/*#Ops*/, 3, 4,  // Results = #5
/* 92221*/        OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 92224*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                      MVT::v2f32, 3/*#Ops*/, 5, 2, 6,  // Results = #7
/* 92233*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v2f32, 0/*#Ops*/,  // Results = #8
/* 92239*/        OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 92242*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v2f32, 2/*#Ops*/, 8, 9,  // Results = #10
/* 92250*/        OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 92253*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                      MVT::v2f32, 3/*#Ops*/, 10, 0, 11,  // Results = #12
/* 92262*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v2f32, 0/*#Ops*/,  // Results = #13
/* 92268*/        OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 92271*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v2f32, 2/*#Ops*/, 13, 14,  // Results = #15
/* 92279*/        OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 92282*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                      MVT::v2f32, 3/*#Ops*/, 15, 1, 16,  // Results = #17
/* 92291*/        OPC_EmitInteger, MVT::i32, 14, 
/* 92294*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 92297*/        OPC_EmitNode1, TARGET_VAL(ARM::VMLAfd), 0,
                      MVT::f64, 5/*#Ops*/, 7, 12, 17, 18, 19,  // Results = #20
/* 92308*/        OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 92311*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v2f32, 2/*#Ops*/, 20, 21,  // Results = #22
/* 92319*/        OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 92322*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f32, 2/*#Ops*/, 22, 23, 
                  // Src: (fadd:{ *:[f32] } (fmul:{ *:[f32] } SPR:{ *:[f32] }:$a, SPR:{ *:[f32] }:$b), SPR:{ *:[f32] }:$acc) - Complexity = 6
                  // Dst: (EXTRACT_SUBREG:{ *:[f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (VMLAfd:{ *:[f64] } (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$acc, ssub_0:{ *:[i32] }), (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$a, ssub_0:{ *:[i32] }), (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$b, ssub_0:{ *:[i32] })), DPR_VFP2:{ *:[i32] }), ssub_0:{ *:[i32] })
/* 92330*/      /*Scope*/ 0|128,1/*128*/, /*->92460*/
/* 92332*/        OPC_CheckPatternPredicate, 107, // (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx()) && (Subtarget->useNEONForSinglePrecisionFP())
/* 92334*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v2f32, 0/*#Ops*/,  // Results = #3
/* 92340*/        OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 92343*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v2f32, 2/*#Ops*/, 3, 4,  // Results = #5
/* 92351*/        OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 92354*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                      MVT::v2f32, 3/*#Ops*/, 5, 2, 6,  // Results = #7
/* 92363*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v2f32, 0/*#Ops*/,  // Results = #8
/* 92369*/        OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 92372*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v2f32, 2/*#Ops*/, 8, 9,  // Results = #10
/* 92380*/        OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 92383*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                      MVT::v2f32, 3/*#Ops*/, 10, 0, 11,  // Results = #12
/* 92392*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v2f32, 0/*#Ops*/,  // Results = #13
/* 92398*/        OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 92401*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v2f32, 2/*#Ops*/, 13, 14,  // Results = #15
/* 92409*/        OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 92412*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                      MVT::v2f32, 3/*#Ops*/, 15, 1, 16,  // Results = #17
/* 92421*/        OPC_EmitInteger, MVT::i32, 14, 
/* 92424*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 92427*/        OPC_EmitNode1, TARGET_VAL(ARM::VFMAfd), 0,
                      MVT::f64, 5/*#Ops*/, 7, 12, 17, 18, 19,  // Results = #20
/* 92438*/        OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 92441*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v2f32, 2/*#Ops*/, 20, 21,  // Results = #22
/* 92449*/        OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 92452*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::f32, 2/*#Ops*/, 22, 23, 
                  // Src: (fadd:{ *:[f32] } (fmul:{ *:[f32] } SPR:{ *:[f32] }:$a, SPR:{ *:[f32] }:$b), SPR:{ *:[f32] }:$acc) - Complexity = 6
                  // Dst: (EXTRACT_SUBREG:{ *:[f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (VFMAfd:{ *:[f64] } (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$acc, ssub_0:{ *:[i32] }), (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$a, ssub_0:{ *:[i32] }), (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$b, ssub_0:{ *:[i32] })), DPR_VFP2:{ *:[i32] }), ssub_0:{ *:[i32] })
/* 92460*/      0, /*End of Scope*/
/* 92461*/    /*Scope*/ 37|128,2/*293*/, /*->92756*/
/* 92463*/      OPC_RecordChild0, // #0 = $Dn
/* 92464*/      OPC_Scope, 37|128,1/*165*/, /*->92632*/ // 2 children in Scope
/* 92467*/        OPC_RecordChild1, // #1 = $Dm
/* 92468*/        OPC_SwitchType /*3 cases */, 18, MVT::f64,// ->92489
/* 92471*/          OPC_CheckPatternPredicate, 26, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base())
/* 92473*/          OPC_EmitInteger, MVT::i32, 14, 
/* 92476*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 92479*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDD), 0,
                        MVT::f64, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (fadd:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm) - Complexity = 3
                    // Dst: (VADDD:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 92489*/        /*SwitchType*/ 120, MVT::f32,// ->92611
/* 92491*/          OPC_Scope, 18, /*->92511*/ // 2 children in Scope
/* 92493*/            OPC_CheckPatternPredicate, 27, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base())
/* 92495*/            OPC_EmitInteger, MVT::i32, 14, 
/* 92498*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 92501*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDS), 0,
                          MVT::f32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (fadd:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm) - Complexity = 3
                      // Dst: (VADDS:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 92511*/          /*Scope*/ 98, /*->92610*/
/* 92512*/            OPC_CheckPatternPredicate, 80, // (Subtarget->hasNEON()) && (Subtarget->useNEONForSinglePrecisionFP())
/* 92514*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v2f32, 0/*#Ops*/,  // Results = #2
/* 92520*/            OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 92523*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                          MVT::v2f32, 2/*#Ops*/, 2, 3,  // Results = #4
/* 92531*/            OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 92534*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                          MVT::v2f32, 3/*#Ops*/, 4, 0, 5,  // Results = #6
/* 92543*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v2f32, 0/*#Ops*/,  // Results = #7
/* 92549*/            OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 92552*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                          MVT::v2f32, 2/*#Ops*/, 7, 8,  // Results = #9
/* 92560*/            OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 92563*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                          MVT::v2f32, 3/*#Ops*/, 9, 1, 10,  // Results = #11
/* 92572*/            OPC_EmitInteger, MVT::i32, 14, 
/* 92575*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 92578*/            OPC_EmitNode1, TARGET_VAL(ARM::VADDfd), 0,
                          MVT::f64, 4/*#Ops*/, 6, 11, 12, 13,  // Results = #14
/* 92588*/            OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 92591*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                          MVT::v2f32, 2/*#Ops*/, 14, 15,  // Results = #16
/* 92599*/            OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 92602*/            OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                          MVT::f32, 2/*#Ops*/, 16, 17, 
                      // Src: (fadd:{ *:[f32] } SPR:{ *:[f32] }:$a, SPR:{ *:[f32] }:$b) - Complexity = 3
                      // Dst: (EXTRACT_SUBREG:{ *:[f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (VADDfd:{ *:[f64] } (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$a, ssub_0:{ *:[i32] }), (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$b, ssub_0:{ *:[i32] })), DPR_VFP2:{ *:[i32] }), ssub_0:{ *:[i32] })
/* 92610*/          0, /*End of Scope*/
/* 92611*/        /*SwitchType*/ 18, MVT::f16,// ->92631
/* 92613*/          OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 92615*/          OPC_EmitInteger, MVT::i32, 14, 
/* 92618*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 92621*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDH), 0,
                        MVT::f16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (fadd:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm) - Complexity = 3
                    // Dst: (VADDH:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)
/* 92631*/        0, // EndSwitchType
/* 92632*/      /*Scope*/ 122, /*->92755*/
/* 92633*/        OPC_MoveChild1,
/* 92634*/        OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 92637*/        OPC_Scope, 70, /*->92709*/ // 2 children in Scope
/* 92639*/          OPC_RecordChild0, // #1 = $Vn
/* 92640*/          OPC_MoveChild1,
/* 92641*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 92644*/          OPC_RecordChild0, // #2 = $Vm
/* 92645*/          OPC_CheckChild0Type, MVT::v2f32,
/* 92647*/          OPC_RecordChild1, // #3 = $lane
/* 92648*/          OPC_MoveChild1,
/* 92649*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 92652*/          OPC_MoveParent,
/* 92653*/          OPC_MoveParent,
/* 92654*/          OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 92656*/          OPC_MoveParent,
/* 92657*/          OPC_CheckPredicate, 90, // Predicate_fadd_mlx
/* 92659*/          OPC_SwitchType /*2 cases */, 22, MVT::v2f32,// ->92684
/* 92662*/            OPC_CheckPatternPredicate, 108, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 92664*/            OPC_EmitConvertToTarget, 3,
/* 92666*/            OPC_EmitInteger, MVT::i32, 14, 
/* 92669*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 92672*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslfd), 0,
                          MVT::v2f32, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                      // Src: (fadd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, (fmul:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, (ARMvduplane:{ *:[v2f32] } DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane))<<P:Predicate_fmul_su>>)<<P:Predicate_fadd_mlx>> - Complexity = 14
                      // Dst: (VMLAslfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, DPR:{ *:[v2f32] }:$Vn, DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 92684*/          /*SwitchType*/ 22, MVT::v4f32,// ->92708
/* 92686*/            OPC_CheckPatternPredicate, 108, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 92688*/            OPC_EmitConvertToTarget, 3,
/* 92690*/            OPC_EmitInteger, MVT::i32, 14, 
/* 92693*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 92696*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslfq), 0,
                          MVT::v4f32, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                      // Src: (fadd:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, (fmul:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, (ARMvduplane:{ *:[v4f32] } DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane))<<P:Predicate_fmul_su>>)<<P:Predicate_fadd_mlx>> - Complexity = 14
                      // Dst: (VMLAslfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, QPR:{ *:[v4f32] }:$Vn, DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 92708*/          0, // EndSwitchType
/* 92709*/        /*Scope*/ 44, /*->92754*/
/* 92710*/          OPC_MoveChild0,
/* 92711*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 92714*/          OPC_RecordChild0, // #1 = $Vm
/* 92715*/          OPC_CheckChild0Type, MVT::v2f32,
/* 92717*/          OPC_RecordChild1, // #2 = $lane
/* 92718*/          OPC_MoveChild1,
/* 92719*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 92722*/          OPC_MoveParent,
/* 92723*/          OPC_MoveParent,
/* 92724*/          OPC_RecordChild1, // #3 = $Vn
/* 92725*/          OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 92727*/          OPC_MoveParent,
/* 92728*/          OPC_CheckPredicate, 90, // Predicate_fadd_mlx
/* 92730*/          OPC_CheckType, MVT::v2f32,
/* 92732*/          OPC_CheckPatternPredicate, 108, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 92734*/          OPC_EmitConvertToTarget, 2,
/* 92736*/          OPC_EmitInteger, MVT::i32, 14, 
/* 92739*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 92742*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslfd), 0,
                        MVT::v2f32, 6/*#Ops*/, 0, 3, 1, 4, 5, 6, 
                    // Src: (fadd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, (fmul:{ *:[v2f32] } (ARMvduplane:{ *:[v2f32] } DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v2f32] }:$Vn)<<P:Predicate_fmul_su>>)<<P:Predicate_fadd_mlx>> - Complexity = 14
                    // Dst: (VMLAslfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, DPR:{ *:[v2f32] }:$Vn, DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 92754*/        0, /*End of Scope*/
/* 92755*/      0, /*End of Scope*/
/* 92756*/    /*Scope*/ 98, /*->92855*/
/* 92757*/      OPC_MoveChild0,
/* 92758*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 92761*/      OPC_Scope, 45, /*->92808*/ // 2 children in Scope
/* 92763*/        OPC_RecordChild0, // #0 = $Vn
/* 92764*/        OPC_MoveChild1,
/* 92765*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 92768*/        OPC_RecordChild0, // #1 = $Vm
/* 92769*/        OPC_CheckChild0Type, MVT::v2f32,
/* 92771*/        OPC_RecordChild1, // #2 = $lane
/* 92772*/        OPC_MoveChild1,
/* 92773*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 92776*/        OPC_MoveParent,
/* 92777*/        OPC_MoveParent,
/* 92778*/        OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 92780*/        OPC_MoveParent,
/* 92781*/        OPC_RecordChild1, // #3 = $src1
/* 92782*/        OPC_CheckPredicate, 90, // Predicate_fadd_mlx
/* 92784*/        OPC_CheckType, MVT::v2f32,
/* 92786*/        OPC_CheckPatternPredicate, 108, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 92788*/        OPC_EmitConvertToTarget, 2,
/* 92790*/        OPC_EmitInteger, MVT::i32, 14, 
/* 92793*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 92796*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslfd), 0,
                      MVT::v2f32, 6/*#Ops*/, 3, 0, 1, 4, 5, 6, 
                  // Src: (fadd:{ *:[v2f32] } (fmul:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, (ARMvduplane:{ *:[v2f32] } DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane))<<P:Predicate_fmul_su>>, DPR:{ *:[v2f32] }:$src1)<<P:Predicate_fadd_mlx>> - Complexity = 14
                  // Dst: (VMLAslfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, DPR:{ *:[v2f32] }:$Vn, DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 92808*/      /*Scope*/ 45, /*->92854*/
/* 92809*/        OPC_MoveChild0,
/* 92810*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 92813*/        OPC_RecordChild0, // #0 = $Vm
/* 92814*/        OPC_CheckChild0Type, MVT::v2f32,
/* 92816*/        OPC_RecordChild1, // #1 = $lane
/* 92817*/        OPC_MoveChild1,
/* 92818*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 92821*/        OPC_MoveParent,
/* 92822*/        OPC_MoveParent,
/* 92823*/        OPC_RecordChild1, // #2 = $Vn
/* 92824*/        OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 92826*/        OPC_MoveParent,
/* 92827*/        OPC_RecordChild1, // #3 = $src1
/* 92828*/        OPC_CheckPredicate, 90, // Predicate_fadd_mlx
/* 92830*/        OPC_CheckType, MVT::v2f32,
/* 92832*/        OPC_CheckPatternPredicate, 108, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 92834*/        OPC_EmitConvertToTarget, 1,
/* 92836*/        OPC_EmitInteger, MVT::i32, 14, 
/* 92839*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 92842*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslfd), 0,
                      MVT::v2f32, 6/*#Ops*/, 3, 2, 0, 4, 5, 6, 
                  // Src: (fadd:{ *:[v2f32] } (fmul:{ *:[v2f32] } (ARMvduplane:{ *:[v2f32] } DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v2f32] }:$Vn)<<P:Predicate_fmul_su>>, DPR:{ *:[v2f32] }:$src1)<<P:Predicate_fadd_mlx>> - Complexity = 14
                  // Dst: (VMLAslfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, DPR:{ *:[v2f32] }:$Vn, DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 92854*/      0, /*End of Scope*/
/* 92855*/    /*Scope*/ 49, /*->92905*/
/* 92856*/      OPC_RecordChild0, // #0 = $src1
/* 92857*/      OPC_MoveChild1,
/* 92858*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 92861*/      OPC_MoveChild0,
/* 92862*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 92865*/      OPC_RecordChild0, // #1 = $Vm
/* 92866*/      OPC_CheckChild0Type, MVT::v2f32,
/* 92868*/      OPC_RecordChild1, // #2 = $lane
/* 92869*/      OPC_MoveChild1,
/* 92870*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 92873*/      OPC_MoveParent,
/* 92874*/      OPC_MoveParent,
/* 92875*/      OPC_RecordChild1, // #3 = $Vn
/* 92876*/      OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 92878*/      OPC_MoveParent,
/* 92879*/      OPC_CheckPredicate, 90, // Predicate_fadd_mlx
/* 92881*/      OPC_CheckType, MVT::v4f32,
/* 92883*/      OPC_CheckPatternPredicate, 108, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 92885*/      OPC_EmitConvertToTarget, 2,
/* 92887*/      OPC_EmitInteger, MVT::i32, 14, 
/* 92890*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 92893*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslfq), 0,
                    MVT::v4f32, 6/*#Ops*/, 0, 3, 1, 4, 5, 6, 
                // Src: (fadd:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, (fmul:{ *:[v4f32] } (ARMvduplane:{ *:[v4f32] } DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane), QPR:{ *:[v4f32] }:$Vn)<<P:Predicate_fmul_su>>)<<P:Predicate_fadd_mlx>> - Complexity = 14
                // Dst: (VMLAslfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, QPR:{ *:[v4f32] }:$Vn, DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 92905*/    /*Scope*/ 98, /*->93004*/
/* 92906*/      OPC_MoveChild0,
/* 92907*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 92910*/      OPC_Scope, 45, /*->92957*/ // 2 children in Scope
/* 92912*/        OPC_RecordChild0, // #0 = $Vn
/* 92913*/        OPC_MoveChild1,
/* 92914*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 92917*/        OPC_RecordChild0, // #1 = $Vm
/* 92918*/        OPC_CheckChild0Type, MVT::v2f32,
/* 92920*/        OPC_RecordChild1, // #2 = $lane
/* 92921*/        OPC_MoveChild1,
/* 92922*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 92925*/        OPC_MoveParent,
/* 92926*/        OPC_MoveParent,
/* 92927*/        OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 92929*/        OPC_MoveParent,
/* 92930*/        OPC_RecordChild1, // #3 = $src1
/* 92931*/        OPC_CheckPredicate, 90, // Predicate_fadd_mlx
/* 92933*/        OPC_CheckType, MVT::v4f32,
/* 92935*/        OPC_CheckPatternPredicate, 108, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 92937*/        OPC_EmitConvertToTarget, 2,
/* 92939*/        OPC_EmitInteger, MVT::i32, 14, 
/* 92942*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 92945*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslfq), 0,
                      MVT::v4f32, 6/*#Ops*/, 3, 0, 1, 4, 5, 6, 
                  // Src: (fadd:{ *:[v4f32] } (fmul:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, (ARMvduplane:{ *:[v4f32] } DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane))<<P:Predicate_fmul_su>>, QPR:{ *:[v4f32] }:$src1)<<P:Predicate_fadd_mlx>> - Complexity = 14
                  // Dst: (VMLAslfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, QPR:{ *:[v4f32] }:$Vn, DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 92957*/      /*Scope*/ 45, /*->93003*/
/* 92958*/        OPC_MoveChild0,
/* 92959*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 92962*/        OPC_RecordChild0, // #0 = $Vm
/* 92963*/        OPC_CheckChild0Type, MVT::v2f32,
/* 92965*/        OPC_RecordChild1, // #1 = $lane
/* 92966*/        OPC_MoveChild1,
/* 92967*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 92970*/        OPC_MoveParent,
/* 92971*/        OPC_MoveParent,
/* 92972*/        OPC_RecordChild1, // #2 = $Vn
/* 92973*/        OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 92975*/        OPC_MoveParent,
/* 92976*/        OPC_RecordChild1, // #3 = $src1
/* 92977*/        OPC_CheckPredicate, 90, // Predicate_fadd_mlx
/* 92979*/        OPC_CheckType, MVT::v4f32,
/* 92981*/        OPC_CheckPatternPredicate, 108, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 92983*/        OPC_EmitConvertToTarget, 1,
/* 92985*/        OPC_EmitInteger, MVT::i32, 14, 
/* 92988*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 92991*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslfq), 0,
                      MVT::v4f32, 6/*#Ops*/, 3, 2, 0, 4, 5, 6, 
                  // Src: (fadd:{ *:[v4f32] } (fmul:{ *:[v4f32] } (ARMvduplane:{ *:[v4f32] } DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane), QPR:{ *:[v4f32] }:$Vn)<<P:Predicate_fmul_su>>, QPR:{ *:[v4f32] }:$src1)<<P:Predicate_fadd_mlx>> - Complexity = 14
                  // Dst: (VMLAslfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, QPR:{ *:[v4f32] }:$Vn, DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 93003*/      0, /*End of Scope*/
/* 93004*/    /*Scope*/ 1|128,1/*129*/, /*->93135*/
/* 93006*/      OPC_RecordChild0, // #0 = $src1
/* 93007*/      OPC_MoveChild1,
/* 93008*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 93011*/      OPC_Scope, 60, /*->93073*/ // 2 children in Scope
/* 93013*/        OPC_RecordChild0, // #1 = $src2
/* 93014*/        OPC_MoveChild1,
/* 93015*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 93018*/        OPC_RecordChild0, // #2 = $src3
/* 93019*/        OPC_CheckChild0Type, MVT::v4f32,
/* 93021*/        OPC_RecordChild1, // #3 = $lane
/* 93022*/        OPC_MoveChild1,
/* 93023*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 93026*/        OPC_MoveParent,
/* 93027*/        OPC_MoveParent,
/* 93028*/        OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 93030*/        OPC_MoveParent,
/* 93031*/        OPC_CheckPredicate, 90, // Predicate_fadd_mlx
/* 93033*/        OPC_CheckType, MVT::v4f32,
/* 93035*/        OPC_CheckPatternPredicate, 108, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 93037*/        OPC_EmitConvertToTarget, 3,
/* 93039*/        OPC_EmitNodeXForm, 7, 4, // DSubReg_i32_reg
/* 93042*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v2f32, 2/*#Ops*/, 2, 5,  // Results = #6
/* 93050*/        OPC_EmitConvertToTarget, 3,
/* 93052*/        OPC_EmitNodeXForm, 8, 7, // SubReg_i32_lane
/* 93055*/        OPC_EmitInteger, MVT::i32, 14, 
/* 93058*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93061*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslfq), 0,
                      MVT::v4f32, 6/*#Ops*/, 0, 1, 6, 8, 9, 10, 
                  // Src: (fadd:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, (fmul:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src2, (ARMvduplane:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src3, (imm:{ *:[i32] }):$lane))<<P:Predicate_fmul_su>>)<<P:Predicate_fadd_mlx>> - Complexity = 14
                  // Dst: (VMLAslfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, QPR:{ *:[v4f32] }:$src2, (EXTRACT_SUBREG:{ *:[v2f32] } QPR:{ *:[v4f32] }:$src3, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 93073*/      /*Scope*/ 60, /*->93134*/
/* 93074*/        OPC_MoveChild0,
/* 93075*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 93078*/        OPC_RecordChild0, // #1 = $src3
/* 93079*/        OPC_CheckChild0Type, MVT::v4f32,
/* 93081*/        OPC_RecordChild1, // #2 = $lane
/* 93082*/        OPC_MoveChild1,
/* 93083*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 93086*/        OPC_MoveParent,
/* 93087*/        OPC_MoveParent,
/* 93088*/        OPC_RecordChild1, // #3 = $src2
/* 93089*/        OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 93091*/        OPC_MoveParent,
/* 93092*/        OPC_CheckPredicate, 90, // Predicate_fadd_mlx
/* 93094*/        OPC_CheckType, MVT::v4f32,
/* 93096*/        OPC_CheckPatternPredicate, 108, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 93098*/        OPC_EmitConvertToTarget, 2,
/* 93100*/        OPC_EmitNodeXForm, 7, 4, // DSubReg_i32_reg
/* 93103*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v2f32, 2/*#Ops*/, 1, 5,  // Results = #6
/* 93111*/        OPC_EmitConvertToTarget, 2,
/* 93113*/        OPC_EmitNodeXForm, 8, 7, // SubReg_i32_lane
/* 93116*/        OPC_EmitInteger, MVT::i32, 14, 
/* 93119*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93122*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslfq), 0,
                      MVT::v4f32, 6/*#Ops*/, 0, 3, 6, 8, 9, 10, 
                  // Src: (fadd:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, (fmul:{ *:[v4f32] } (ARMvduplane:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src3, (imm:{ *:[i32] }):$lane), QPR:{ *:[v4f32] }:$src2)<<P:Predicate_fmul_su>>)<<P:Predicate_fadd_mlx>> - Complexity = 14
                  // Dst: (VMLAslfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, QPR:{ *:[v4f32] }:$src2, (EXTRACT_SUBREG:{ *:[v2f32] } QPR:{ *:[v4f32] }:$src3, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 93134*/      0, /*End of Scope*/
/* 93135*/    /*Scope*/ 2|128,1/*130*/, /*->93267*/
/* 93137*/      OPC_MoveChild0,
/* 93138*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 93141*/      OPC_Scope, 61, /*->93204*/ // 2 children in Scope
/* 93143*/        OPC_RecordChild0, // #0 = $src2
/* 93144*/        OPC_MoveChild1,
/* 93145*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 93148*/        OPC_RecordChild0, // #1 = $src3
/* 93149*/        OPC_CheckChild0Type, MVT::v4f32,
/* 93151*/        OPC_RecordChild1, // #2 = $lane
/* 93152*/        OPC_MoveChild1,
/* 93153*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 93156*/        OPC_MoveParent,
/* 93157*/        OPC_MoveParent,
/* 93158*/        OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 93160*/        OPC_MoveParent,
/* 93161*/        OPC_RecordChild1, // #3 = $src1
/* 93162*/        OPC_CheckPredicate, 90, // Predicate_fadd_mlx
/* 93164*/        OPC_CheckType, MVT::v4f32,
/* 93166*/        OPC_CheckPatternPredicate, 108, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 93168*/        OPC_EmitConvertToTarget, 2,
/* 93170*/        OPC_EmitNodeXForm, 7, 4, // DSubReg_i32_reg
/* 93173*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v2f32, 2/*#Ops*/, 1, 5,  // Results = #6
/* 93181*/        OPC_EmitConvertToTarget, 2,
/* 93183*/        OPC_EmitNodeXForm, 8, 7, // SubReg_i32_lane
/* 93186*/        OPC_EmitInteger, MVT::i32, 14, 
/* 93189*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93192*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslfq), 0,
                      MVT::v4f32, 6/*#Ops*/, 3, 0, 6, 8, 9, 10, 
                  // Src: (fadd:{ *:[v4f32] } (fmul:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src2, (ARMvduplane:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src3, (imm:{ *:[i32] }):$lane))<<P:Predicate_fmul_su>>, QPR:{ *:[v4f32] }:$src1)<<P:Predicate_fadd_mlx>> - Complexity = 14
                  // Dst: (VMLAslfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, QPR:{ *:[v4f32] }:$src2, (EXTRACT_SUBREG:{ *:[v2f32] } QPR:{ *:[v4f32] }:$src3, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 93204*/      /*Scope*/ 61, /*->93266*/
/* 93205*/        OPC_MoveChild0,
/* 93206*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 93209*/        OPC_RecordChild0, // #0 = $src3
/* 93210*/        OPC_CheckChild0Type, MVT::v4f32,
/* 93212*/        OPC_RecordChild1, // #1 = $lane
/* 93213*/        OPC_MoveChild1,
/* 93214*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 93217*/        OPC_MoveParent,
/* 93218*/        OPC_MoveParent,
/* 93219*/        OPC_RecordChild1, // #2 = $src2
/* 93220*/        OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 93222*/        OPC_MoveParent,
/* 93223*/        OPC_RecordChild1, // #3 = $src1
/* 93224*/        OPC_CheckPredicate, 90, // Predicate_fadd_mlx
/* 93226*/        OPC_CheckType, MVT::v4f32,
/* 93228*/        OPC_CheckPatternPredicate, 108, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 93230*/        OPC_EmitConvertToTarget, 1,
/* 93232*/        OPC_EmitNodeXForm, 7, 4, // DSubReg_i32_reg
/* 93235*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v2f32, 2/*#Ops*/, 0, 5,  // Results = #6
/* 93243*/        OPC_EmitConvertToTarget, 1,
/* 93245*/        OPC_EmitNodeXForm, 8, 7, // SubReg_i32_lane
/* 93248*/        OPC_EmitInteger, MVT::i32, 14, 
/* 93251*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93254*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslfq), 0,
                      MVT::v4f32, 6/*#Ops*/, 3, 2, 6, 8, 9, 10, 
                  // Src: (fadd:{ *:[v4f32] } (fmul:{ *:[v4f32] } (ARMvduplane:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src3, (imm:{ *:[i32] }):$lane), QPR:{ *:[v4f32] }:$src2)<<P:Predicate_fmul_su>>, QPR:{ *:[v4f32] }:$src1)<<P:Predicate_fadd_mlx>> - Complexity = 14
                  // Dst: (VMLAslfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, QPR:{ *:[v4f32] }:$src2, (EXTRACT_SUBREG:{ *:[v2f32] } QPR:{ *:[v4f32] }:$src3, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 93266*/      0, /*End of Scope*/
/* 93267*/    /*Scope*/ 115, /*->93383*/
/* 93268*/      OPC_RecordChild0, // #0 = $src1
/* 93269*/      OPC_MoveChild1,
/* 93270*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 93273*/      OPC_Scope, 66, /*->93341*/ // 2 children in Scope
/* 93275*/        OPC_RecordChild0, // #1 = $Vn
/* 93276*/        OPC_MoveChild1,
/* 93277*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 93280*/        OPC_RecordChild0, // #2 = $Vm
/* 93281*/        OPC_CheckChild0Type, MVT::v4f16,
/* 93283*/        OPC_RecordChild1, // #3 = $lane
/* 93284*/        OPC_MoveChild1,
/* 93285*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 93288*/        OPC_MoveParent,
/* 93289*/        OPC_MoveParent,
/* 93290*/        OPC_MoveParent,
/* 93291*/        OPC_SwitchType /*2 cases */, 22, MVT::v4f16,// ->93316
/* 93294*/          OPC_CheckPatternPredicate, 109, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 93296*/          OPC_EmitConvertToTarget, 3,
/* 93298*/          OPC_EmitInteger, MVT::i32, 14, 
/* 93301*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93304*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslhd), 0,
                        MVT::v4f16, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                    // Src: (fadd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$src1, (fmul:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, (ARMvduplane:{ *:[v4f16] } DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 12
                    // Dst: (VMLAslhd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$src1, DPR:{ *:[v4f16] }:$Vn, DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 93316*/        /*SwitchType*/ 22, MVT::v8f16,// ->93340
/* 93318*/          OPC_CheckPatternPredicate, 109, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 93320*/          OPC_EmitConvertToTarget, 3,
/* 93322*/          OPC_EmitInteger, MVT::i32, 14, 
/* 93325*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93328*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslhq), 0,
                        MVT::v8f16, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                    // Src: (fadd:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, (fmul:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, (ARMvduplane:{ *:[v8f16] } DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 12
                    // Dst: (VMLAslhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, QPR:{ *:[v8f16] }:$Vn, DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 93340*/        0, // EndSwitchType
/* 93341*/      /*Scope*/ 40, /*->93382*/
/* 93342*/        OPC_MoveChild0,
/* 93343*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 93346*/        OPC_RecordChild0, // #1 = $Vm
/* 93347*/        OPC_CheckChild0Type, MVT::v4f16,
/* 93349*/        OPC_RecordChild1, // #2 = $lane
/* 93350*/        OPC_MoveChild1,
/* 93351*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 93354*/        OPC_MoveParent,
/* 93355*/        OPC_MoveParent,
/* 93356*/        OPC_RecordChild1, // #3 = $Vn
/* 93357*/        OPC_MoveParent,
/* 93358*/        OPC_CheckType, MVT::v4f16,
/* 93360*/        OPC_CheckPatternPredicate, 109, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 93362*/        OPC_EmitConvertToTarget, 2,
/* 93364*/        OPC_EmitInteger, MVT::i32, 14, 
/* 93367*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93370*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslhd), 0,
                      MVT::v4f16, 6/*#Ops*/, 0, 3, 1, 4, 5, 6, 
                  // Src: (fadd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$src1, (fmul:{ *:[v4f16] } (ARMvduplane:{ *:[v4f16] } DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v4f16] }:$Vn)) - Complexity = 12
                  // Dst: (VMLAslhd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$src1, DPR:{ *:[v4f16] }:$Vn, DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 93382*/      0, /*End of Scope*/
/* 93383*/    /*Scope*/ 90, /*->93474*/
/* 93384*/      OPC_MoveChild0,
/* 93385*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 93388*/      OPC_Scope, 41, /*->93431*/ // 2 children in Scope
/* 93390*/        OPC_RecordChild0, // #0 = $Vn
/* 93391*/        OPC_MoveChild1,
/* 93392*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 93395*/        OPC_RecordChild0, // #1 = $Vm
/* 93396*/        OPC_CheckChild0Type, MVT::v4f16,
/* 93398*/        OPC_RecordChild1, // #2 = $lane
/* 93399*/        OPC_MoveChild1,
/* 93400*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 93403*/        OPC_MoveParent,
/* 93404*/        OPC_MoveParent,
/* 93405*/        OPC_MoveParent,
/* 93406*/        OPC_RecordChild1, // #3 = $src1
/* 93407*/        OPC_CheckType, MVT::v4f16,
/* 93409*/        OPC_CheckPatternPredicate, 109, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 93411*/        OPC_EmitConvertToTarget, 2,
/* 93413*/        OPC_EmitInteger, MVT::i32, 14, 
/* 93416*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93419*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslhd), 0,
                      MVT::v4f16, 6/*#Ops*/, 3, 0, 1, 4, 5, 6, 
                  // Src: (fadd:{ *:[v4f16] } (fmul:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, (ARMvduplane:{ *:[v4f16] } DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane)), DPR:{ *:[v4f16] }:$src1) - Complexity = 12
                  // Dst: (VMLAslhd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$src1, DPR:{ *:[v4f16] }:$Vn, DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 93431*/      /*Scope*/ 41, /*->93473*/
/* 93432*/        OPC_MoveChild0,
/* 93433*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 93436*/        OPC_RecordChild0, // #0 = $Vm
/* 93437*/        OPC_CheckChild0Type, MVT::v4f16,
/* 93439*/        OPC_RecordChild1, // #1 = $lane
/* 93440*/        OPC_MoveChild1,
/* 93441*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 93444*/        OPC_MoveParent,
/* 93445*/        OPC_MoveParent,
/* 93446*/        OPC_RecordChild1, // #2 = $Vn
/* 93447*/        OPC_MoveParent,
/* 93448*/        OPC_RecordChild1, // #3 = $src1
/* 93449*/        OPC_CheckType, MVT::v4f16,
/* 93451*/        OPC_CheckPatternPredicate, 109, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 93453*/        OPC_EmitConvertToTarget, 1,
/* 93455*/        OPC_EmitInteger, MVT::i32, 14, 
/* 93458*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93461*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslhd), 0,
                      MVT::v4f16, 6/*#Ops*/, 3, 2, 0, 4, 5, 6, 
                  // Src: (fadd:{ *:[v4f16] } (fmul:{ *:[v4f16] } (ARMvduplane:{ *:[v4f16] } DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v4f16] }:$Vn), DPR:{ *:[v4f16] }:$src1) - Complexity = 12
                  // Dst: (VMLAslhd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$src1, DPR:{ *:[v4f16] }:$Vn, DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 93473*/      0, /*End of Scope*/
/* 93474*/    /*Scope*/ 45, /*->93520*/
/* 93475*/      OPC_RecordChild0, // #0 = $src1
/* 93476*/      OPC_MoveChild1,
/* 93477*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 93480*/      OPC_MoveChild0,
/* 93481*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 93484*/      OPC_RecordChild0, // #1 = $Vm
/* 93485*/      OPC_CheckChild0Type, MVT::v4f16,
/* 93487*/      OPC_RecordChild1, // #2 = $lane
/* 93488*/      OPC_MoveChild1,
/* 93489*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 93492*/      OPC_MoveParent,
/* 93493*/      OPC_MoveParent,
/* 93494*/      OPC_RecordChild1, // #3 = $Vn
/* 93495*/      OPC_MoveParent,
/* 93496*/      OPC_CheckType, MVT::v8f16,
/* 93498*/      OPC_CheckPatternPredicate, 109, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 93500*/      OPC_EmitConvertToTarget, 2,
/* 93502*/      OPC_EmitInteger, MVT::i32, 14, 
/* 93505*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93508*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslhq), 0,
                    MVT::v8f16, 6/*#Ops*/, 0, 3, 1, 4, 5, 6, 
                // Src: (fadd:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, (fmul:{ *:[v8f16] } (ARMvduplane:{ *:[v8f16] } DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane), QPR:{ *:[v8f16] }:$Vn)) - Complexity = 12
                // Dst: (VMLAslhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, QPR:{ *:[v8f16] }:$Vn, DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 93520*/    /*Scope*/ 90, /*->93611*/
/* 93521*/      OPC_MoveChild0,
/* 93522*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 93525*/      OPC_Scope, 41, /*->93568*/ // 2 children in Scope
/* 93527*/        OPC_RecordChild0, // #0 = $Vn
/* 93528*/        OPC_MoveChild1,
/* 93529*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 93532*/        OPC_RecordChild0, // #1 = $Vm
/* 93533*/        OPC_CheckChild0Type, MVT::v4f16,
/* 93535*/        OPC_RecordChild1, // #2 = $lane
/* 93536*/        OPC_MoveChild1,
/* 93537*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 93540*/        OPC_MoveParent,
/* 93541*/        OPC_MoveParent,
/* 93542*/        OPC_MoveParent,
/* 93543*/        OPC_RecordChild1, // #3 = $src1
/* 93544*/        OPC_CheckType, MVT::v8f16,
/* 93546*/        OPC_CheckPatternPredicate, 109, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 93548*/        OPC_EmitConvertToTarget, 2,
/* 93550*/        OPC_EmitInteger, MVT::i32, 14, 
/* 93553*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93556*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslhq), 0,
                      MVT::v8f16, 6/*#Ops*/, 3, 0, 1, 4, 5, 6, 
                  // Src: (fadd:{ *:[v8f16] } (fmul:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, (ARMvduplane:{ *:[v8f16] } DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane)), QPR:{ *:[v8f16] }:$src1) - Complexity = 12
                  // Dst: (VMLAslhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, QPR:{ *:[v8f16] }:$Vn, DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 93568*/      /*Scope*/ 41, /*->93610*/
/* 93569*/        OPC_MoveChild0,
/* 93570*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 93573*/        OPC_RecordChild0, // #0 = $Vm
/* 93574*/        OPC_CheckChild0Type, MVT::v4f16,
/* 93576*/        OPC_RecordChild1, // #1 = $lane
/* 93577*/        OPC_MoveChild1,
/* 93578*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 93581*/        OPC_MoveParent,
/* 93582*/        OPC_MoveParent,
/* 93583*/        OPC_RecordChild1, // #2 = $Vn
/* 93584*/        OPC_MoveParent,
/* 93585*/        OPC_RecordChild1, // #3 = $src1
/* 93586*/        OPC_CheckType, MVT::v8f16,
/* 93588*/        OPC_CheckPatternPredicate, 109, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 93590*/        OPC_EmitConvertToTarget, 1,
/* 93592*/        OPC_EmitInteger, MVT::i32, 14, 
/* 93595*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93598*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAslhq), 0,
                      MVT::v8f16, 6/*#Ops*/, 3, 2, 0, 4, 5, 6, 
                  // Src: (fadd:{ *:[v8f16] } (fmul:{ *:[v8f16] } (ARMvduplane:{ *:[v8f16] } DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane), QPR:{ *:[v8f16] }:$Vn), QPR:{ *:[v8f16] }:$src1) - Complexity = 12
                  // Dst: (VMLAslhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, QPR:{ *:[v8f16] }:$Vn, DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 93610*/      0, /*End of Scope*/
/* 93611*/    /*Scope*/ 16|128,1/*144*/, /*->93757*/
/* 93613*/      OPC_RecordChild0, // #0 = $src1
/* 93614*/      OPC_MoveChild1,
/* 93615*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 93618*/      OPC_RecordChild0, // #1 = $Vn
/* 93619*/      OPC_RecordChild1, // #2 = $Vm
/* 93620*/      OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 93622*/      OPC_MoveParent,
/* 93623*/      OPC_CheckPredicate, 90, // Predicate_fadd_mlx
/* 93625*/      OPC_SwitchType /*4 cases */, 42, MVT::v2f32,// ->93670
/* 93628*/        OPC_Scope, 19, /*->93649*/ // 2 children in Scope
/* 93630*/          OPC_CheckPatternPredicate, 108, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 93632*/          OPC_EmitInteger, MVT::i32, 14, 
/* 93635*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93638*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAfd), 0,
                        MVT::v2f32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (fadd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, (fmul:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)<<P:Predicate_fmul_su>>)<<P:Predicate_fadd_mlx>> - Complexity = 8
                    // Dst: (VMLAfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/* 93649*/        /*Scope*/ 19, /*->93669*/
/* 93650*/          OPC_CheckPatternPredicate, 110, // (Subtarget->hasNEON()) && (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 93652*/          OPC_EmitInteger, MVT::i32, 14, 
/* 93655*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93658*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMAfd), 0,
                        MVT::v2f32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (fadd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, (fmul:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)<<P:Predicate_fmul_su>>)<<P:Predicate_fadd_mlx>> - Complexity = 8
                    // Dst: (VFMAfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/* 93669*/        0, /*End of Scope*/
/* 93670*/      /*SwitchType*/ 42, MVT::v4f32,// ->93714
/* 93672*/        OPC_Scope, 19, /*->93693*/ // 2 children in Scope
/* 93674*/          OPC_CheckPatternPredicate, 108, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 93676*/          OPC_EmitInteger, MVT::i32, 14, 
/* 93679*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93682*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAfq), 0,
                        MVT::v4f32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (fadd:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, (fmul:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)<<P:Predicate_fmul_su>>)<<P:Predicate_fadd_mlx>> - Complexity = 8
                    // Dst: (VMLAfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)
/* 93693*/        /*Scope*/ 19, /*->93713*/
/* 93694*/          OPC_CheckPatternPredicate, 110, // (Subtarget->hasNEON()) && (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 93696*/          OPC_EmitInteger, MVT::i32, 14, 
/* 93699*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93702*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMAfq), 0,
                        MVT::v4f32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (fadd:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, (fmul:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)<<P:Predicate_fmul_su>>)<<P:Predicate_fadd_mlx>> - Complexity = 8
                    // Dst: (VFMAfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)
/* 93713*/        0, /*End of Scope*/
/* 93714*/      /*SwitchType*/ 19, MVT::v4f16,// ->93735
/* 93716*/        OPC_CheckPatternPredicate, 109, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 93718*/        OPC_EmitInteger, MVT::i32, 14, 
/* 93721*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93724*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAhd), 0,
                      MVT::v4f16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (fadd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$src1, (fmul:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)<<P:Predicate_fmul_su>>)<<P:Predicate_fadd_mlx>> - Complexity = 8
                  // Dst: (VMLAhd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$src1, DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/* 93735*/      /*SwitchType*/ 19, MVT::v8f16,// ->93756
/* 93737*/        OPC_CheckPatternPredicate, 109, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 93739*/        OPC_EmitInteger, MVT::i32, 14, 
/* 93742*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93745*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAhq), 0,
                      MVT::v8f16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (fadd:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, (fmul:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)<<P:Predicate_fmul_su>>)<<P:Predicate_fadd_mlx>> - Complexity = 8
                  // Dst: (VMLAhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)
/* 93756*/      0, // EndSwitchType
/* 93757*/    /*Scope*/ 16|128,1/*144*/, /*->93903*/
/* 93759*/      OPC_MoveChild0,
/* 93760*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 93763*/      OPC_RecordChild0, // #0 = $Vn
/* 93764*/      OPC_RecordChild1, // #1 = $Vm
/* 93765*/      OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 93767*/      OPC_MoveParent,
/* 93768*/      OPC_RecordChild1, // #2 = $src1
/* 93769*/      OPC_CheckPredicate, 90, // Predicate_fadd_mlx
/* 93771*/      OPC_SwitchType /*4 cases */, 42, MVT::v2f32,// ->93816
/* 93774*/        OPC_Scope, 19, /*->93795*/ // 2 children in Scope
/* 93776*/          OPC_CheckPatternPredicate, 108, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 93778*/          OPC_EmitInteger, MVT::i32, 14, 
/* 93781*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93784*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAfd), 0,
                        MVT::v2f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fadd:{ *:[v2f32] } (fmul:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)<<P:Predicate_fmul_su>>, DPR:{ *:[v2f32] }:$src1)<<P:Predicate_fadd_mlx>> - Complexity = 8
                    // Dst: (VMLAfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/* 93795*/        /*Scope*/ 19, /*->93815*/
/* 93796*/          OPC_CheckPatternPredicate, 110, // (Subtarget->hasNEON()) && (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 93798*/          OPC_EmitInteger, MVT::i32, 14, 
/* 93801*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93804*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMAfd), 0,
                        MVT::v2f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fadd:{ *:[v2f32] } (fmul:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)<<P:Predicate_fmul_su>>, DPR:{ *:[v2f32] }:$src1)<<P:Predicate_fadd_mlx>> - Complexity = 8
                    // Dst: (VFMAfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/* 93815*/        0, /*End of Scope*/
/* 93816*/      /*SwitchType*/ 42, MVT::v4f32,// ->93860
/* 93818*/        OPC_Scope, 19, /*->93839*/ // 2 children in Scope
/* 93820*/          OPC_CheckPatternPredicate, 108, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 93822*/          OPC_EmitInteger, MVT::i32, 14, 
/* 93825*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93828*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAfq), 0,
                        MVT::v4f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fadd:{ *:[v4f32] } (fmul:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)<<P:Predicate_fmul_su>>, QPR:{ *:[v4f32] }:$src1)<<P:Predicate_fadd_mlx>> - Complexity = 8
                    // Dst: (VMLAfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)
/* 93839*/        /*Scope*/ 19, /*->93859*/
/* 93840*/          OPC_CheckPatternPredicate, 110, // (Subtarget->hasNEON()) && (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 93842*/          OPC_EmitInteger, MVT::i32, 14, 
/* 93845*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93848*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMAfq), 0,
                        MVT::v4f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fadd:{ *:[v4f32] } (fmul:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)<<P:Predicate_fmul_su>>, QPR:{ *:[v4f32] }:$src1)<<P:Predicate_fadd_mlx>> - Complexity = 8
                    // Dst: (VFMAfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)
/* 93859*/        0, /*End of Scope*/
/* 93860*/      /*SwitchType*/ 19, MVT::v4f16,// ->93881
/* 93862*/        OPC_CheckPatternPredicate, 109, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 93864*/        OPC_EmitInteger, MVT::i32, 14, 
/* 93867*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93870*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAhd), 0,
                      MVT::v4f16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                  // Src: (fadd:{ *:[v4f16] } (fmul:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)<<P:Predicate_fmul_su>>, DPR:{ *:[v4f16] }:$src1)<<P:Predicate_fadd_mlx>> - Complexity = 8
                  // Dst: (VMLAhd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$src1, DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/* 93881*/      /*SwitchType*/ 19, MVT::v8f16,// ->93902
/* 93883*/        OPC_CheckPatternPredicate, 109, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 93885*/        OPC_EmitInteger, MVT::i32, 14, 
/* 93888*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93891*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLAhq), 0,
                      MVT::v8f16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                  // Src: (fadd:{ *:[v8f16] } (fmul:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)<<P:Predicate_fmul_su>>, QPR:{ *:[v8f16] }:$src1)<<P:Predicate_fadd_mlx>> - Complexity = 8
                  // Dst: (VMLAhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)
/* 93902*/      0, // EndSwitchType
/* 93903*/    /*Scope*/ 96, /*->94000*/
/* 93904*/      OPC_RecordChild0, // #0 = $src1
/* 93905*/      OPC_MoveChild1,
/* 93906*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 93909*/      OPC_RecordChild0, // #1 = $Vn
/* 93910*/      OPC_RecordChild1, // #2 = $Vm
/* 93911*/      OPC_MoveParent,
/* 93912*/      OPC_SwitchType /*3 cases */, 19, MVT::v4f16,// ->93934
/* 93915*/        OPC_CheckPatternPredicate, 111, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 93917*/        OPC_EmitInteger, MVT::i32, 14, 
/* 93920*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93923*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMAhd), 0,
                      MVT::v4f16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (fadd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$src1, (fmul:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)) - Complexity = 6
                  // Dst: (VFMAhd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$src1, DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/* 93934*/      /*SwitchType*/ 42, MVT::v8f16,// ->93978
/* 93936*/        OPC_Scope, 19, /*->93957*/ // 2 children in Scope
/* 93938*/          OPC_CheckPatternPredicate, 111, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 93940*/          OPC_EmitInteger, MVT::i32, 14, 
/* 93943*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93946*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMAhq), 0,
                        MVT::v8f16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (fadd:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, (fmul:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)) - Complexity = 6
                    // Dst: (VFMAhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)
/* 93957*/        /*Scope*/ 19, /*->93977*/
/* 93958*/          OPC_CheckPatternPredicate, 112, // (Subtarget->hasMVEFloatOps()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 93960*/          OPC_EmitInteger, MVT::i32, 0, 
/* 93963*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93966*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VFMAf16), 0,
                        MVT::v8f16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (fadd:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$src1, (fmul:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$src2, MQPR:{ *:[v8f16] }:$src3)) - Complexity = 6
                    // Dst: (MVE_VFMAf16:{ *:[v8f16] } ?:{ *:[v8f16] }:$src1, ?:{ *:[v8f16] }:$src2, ?:{ *:[v8f16] }:$src3)
/* 93977*/        0, /*End of Scope*/
/* 93978*/      /*SwitchType*/ 19, MVT::v4f32,// ->93999
/* 93980*/        OPC_CheckPatternPredicate, 112, // (Subtarget->hasMVEFloatOps()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 93982*/        OPC_EmitInteger, MVT::i32, 0, 
/* 93985*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 93988*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VFMAf32), 0,
                      MVT::v4f32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (fadd:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$src1, (fmul:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$src2, MQPR:{ *:[v4f32] }:$src3)) - Complexity = 6
                  // Dst: (MVE_VFMAf32:{ *:[v4f32] } ?:{ *:[v4f32] }:$src1, ?:{ *:[v4f32] }:$src2, ?:{ *:[v4f32] }:$src3)
/* 93999*/      0, // EndSwitchType
/* 94000*/    /*Scope*/ 96, /*->94097*/
/* 94001*/      OPC_MoveChild0,
/* 94002*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 94005*/      OPC_RecordChild0, // #0 = $Vn
/* 94006*/      OPC_RecordChild1, // #1 = $Vm
/* 94007*/      OPC_MoveParent,
/* 94008*/      OPC_RecordChild1, // #2 = $src1
/* 94009*/      OPC_SwitchType /*3 cases */, 19, MVT::v4f16,// ->94031
/* 94012*/        OPC_CheckPatternPredicate, 111, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 94014*/        OPC_EmitInteger, MVT::i32, 14, 
/* 94017*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94020*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMAhd), 0,
                      MVT::v4f16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                  // Src: (fadd:{ *:[v4f16] } (fmul:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm), DPR:{ *:[v4f16] }:$src1) - Complexity = 6
                  // Dst: (VFMAhd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$src1, DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/* 94031*/      /*SwitchType*/ 42, MVT::v8f16,// ->94075
/* 94033*/        OPC_Scope, 19, /*->94054*/ // 2 children in Scope
/* 94035*/          OPC_CheckPatternPredicate, 111, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 94037*/          OPC_EmitInteger, MVT::i32, 14, 
/* 94040*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94043*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMAhq), 0,
                        MVT::v8f16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fadd:{ *:[v8f16] } (fmul:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm), QPR:{ *:[v8f16] }:$src1) - Complexity = 6
                    // Dst: (VFMAhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)
/* 94054*/        /*Scope*/ 19, /*->94074*/
/* 94055*/          OPC_CheckPatternPredicate, 112, // (Subtarget->hasMVEFloatOps()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 94057*/          OPC_EmitInteger, MVT::i32, 0, 
/* 94060*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94063*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VFMAf16), 0,
                        MVT::v8f16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fadd:{ *:[v8f16] } (fmul:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$src2, MQPR:{ *:[v8f16] }:$src3), MQPR:{ *:[v8f16] }:$src1) - Complexity = 6
                    // Dst: (MVE_VFMAf16:{ *:[v8f16] } ?:{ *:[v8f16] }:$src1, ?:{ *:[v8f16] }:$src2, ?:{ *:[v8f16] }:$src3)
/* 94074*/        0, /*End of Scope*/
/* 94075*/      /*SwitchType*/ 19, MVT::v4f32,// ->94096
/* 94077*/        OPC_CheckPatternPredicate, 112, // (Subtarget->hasMVEFloatOps()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 94079*/        OPC_EmitInteger, MVT::i32, 0, 
/* 94082*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94085*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VFMAf32), 0,
                      MVT::v4f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                  // Src: (fadd:{ *:[v4f32] } (fmul:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$src2, MQPR:{ *:[v4f32] }:$src3), MQPR:{ *:[v4f32] }:$src1) - Complexity = 6
                  // Dst: (MVE_VFMAf32:{ *:[v4f32] } ?:{ *:[v4f32] }:$src1, ?:{ *:[v4f32] }:$src2, ?:{ *:[v4f32] }:$src3)
/* 94096*/      0, // EndSwitchType
/* 94097*/    /*Scope*/ 14|128,1/*142*/, /*->94241*/
/* 94099*/      OPC_RecordChild0, // #0 = $Vn
/* 94100*/      OPC_RecordChild1, // #1 = $Vm
/* 94101*/      OPC_SwitchType /*4 cases */, 18, MVT::v2f32,// ->94122
/* 94104*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 94106*/        OPC_EmitInteger, MVT::i32, 14, 
/* 94109*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94112*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDfd), 0,
                      MVT::v2f32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (fadd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm) - Complexity = 3
                  // Dst: (VADDfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/* 94122*/      /*SwitchType*/ 47, MVT::v4f32,// ->94171
/* 94124*/        OPC_Scope, 18, /*->94144*/ // 2 children in Scope
/* 94126*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 94128*/          OPC_EmitInteger, MVT::i32, 14, 
/* 94131*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94134*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDfq), 0,
                        MVT::v4f32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (fadd:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm) - Complexity = 3
                    // Dst: (VADDfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)
/* 94144*/        /*Scope*/ 25, /*->94170*/
/* 94145*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 94147*/          OPC_EmitInteger, MVT::i32, 0, 
/* 94150*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94153*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 94159*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADDf32), 0,
                        MVT::v4f32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (fadd:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$Qm, MQPR:{ *:[v4f32] }:$Qn) - Complexity = 3
                    // Dst: (MVE_VADDf32:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$Qm, MQPR:{ *:[v4f32] }:$Qn)
/* 94170*/        0, /*End of Scope*/
/* 94171*/      /*SwitchType*/ 18, MVT::v4f16,// ->94191
/* 94173*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 94175*/        OPC_EmitInteger, MVT::i32, 14, 
/* 94178*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94181*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDhd), 0,
                      MVT::v4f16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (fadd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm) - Complexity = 3
                  // Dst: (VADDhd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/* 94191*/      /*SwitchType*/ 47, MVT::v8f16,// ->94240
/* 94193*/        OPC_Scope, 18, /*->94213*/ // 2 children in Scope
/* 94195*/          OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 94197*/          OPC_EmitInteger, MVT::i32, 14, 
/* 94200*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94203*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDhq), 0,
                        MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (fadd:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm) - Complexity = 3
                    // Dst: (VADDhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)
/* 94213*/        /*Scope*/ 25, /*->94239*/
/* 94214*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 94216*/          OPC_EmitInteger, MVT::i32, 0, 
/* 94219*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94222*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 94228*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VADDf16), 0,
                        MVT::v8f16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (fadd:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$Qm, MQPR:{ *:[v8f16] }:$Qn) - Complexity = 3
                    // Dst: (MVE_VADDf16:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$Qm, MQPR:{ *:[v8f16] }:$Qn)
/* 94239*/        0, /*End of Scope*/
/* 94240*/      0, // EndSwitchType
/* 94241*/    0, /*End of Scope*/
/* 94242*/  /*SwitchOpcode*/ 43|128,14/*1835*/, TARGET_VAL(ISD::FSUB),// ->96081
/* 94246*/    OPC_Scope, 10|128,2/*266*/, /*->94515*/ // 6 children in Scope
/* 94249*/      OPC_MoveChild0,
/* 94250*/      OPC_CheckOpcode, TARGET_VAL(ISD::FNEG),
/* 94253*/      OPC_Scope, 101, /*->94356*/ // 3 children in Scope
/* 94255*/        OPC_MoveChild0,
/* 94256*/        OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 94259*/        OPC_RecordChild0, // #0 = $Dn
/* 94260*/        OPC_RecordChild1, // #1 = $Dm
/* 94261*/        OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 94263*/        OPC_MoveParent,
/* 94264*/        OPC_MoveParent,
/* 94265*/        OPC_RecordChild1, // #2 = $Ddin
/* 94266*/        OPC_CheckPredicate, 90, // Predicate_fsub_mlx
/* 94268*/        OPC_SwitchType /*3 cases */, 19, MVT::f64,// ->94290
/* 94271*/          OPC_CheckPatternPredicate, 98, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 94273*/          OPC_EmitInteger, MVT::i32, 14, 
/* 94276*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94279*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VNMLAD), 0,
                        MVT::f64, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fsub:{ *:[f64] } (fneg:{ *:[f64] } (fmul:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)<<P:Predicate_fmul_su>>), DPR:{ *:[f64] }:$Ddin)<<P:Predicate_fsub_mlx>> - Complexity = 11
                    // Dst: (VNMLAD:{ *:[f64] } DPR:{ *:[f64] }:$Ddin, DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 94290*/        /*SwitchType*/ 19, MVT::f32,// ->94311
/* 94292*/          OPC_CheckPatternPredicate, 100, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 94294*/          OPC_EmitInteger, MVT::i32, 14, 
/* 94297*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94300*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VNMLAS), 0,
                        MVT::f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fsub:{ *:[f32] } (fneg:{ *:[f32] } (fmul:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)<<P:Predicate_fmul_su>>), SPR:{ *:[f32] }:$Sdin)<<P:Predicate_fsub_mlx>> - Complexity = 11
                    // Dst: (VNMLAS:{ *:[f32] } SPR:{ *:[f32] }:$Sdin, SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 94311*/        /*SwitchType*/ 42, MVT::f16,// ->94355
/* 94313*/          OPC_Scope, 19, /*->94334*/ // 2 children in Scope
/* 94315*/            OPC_CheckPatternPredicate, 102, // (Subtarget->hasFullFP16()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 94317*/            OPC_EmitInteger, MVT::i32, 14, 
/* 94320*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94323*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VNMLAH), 0,
                          MVT::f16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (fsub:{ *:[f16] } (fneg:{ *:[f16] } (fmul:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)<<P:Predicate_fmul_su>>), HPR:{ *:[f16] }:$Sdin)<<P:Predicate_fsub_mlx>> - Complexity = 11
                      // Dst: (VNMLAH:{ *:[f16] } HPR:{ *:[f16] }:$Sdin, HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)
/* 94334*/          /*Scope*/ 19, /*->94354*/
/* 94335*/            OPC_CheckPatternPredicate, 104, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasFullFP16()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 94337*/            OPC_EmitInteger, MVT::i32, 14, 
/* 94340*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94343*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VNMLAH), 0,
                          MVT::f16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (fsub:{ *:[f16] } (fneg:{ *:[f16] } (fmul:{ *:[f16] } HPR:{ *:[f16] }:$a, HPR:{ *:[f16] }:$b)<<P:Predicate_fmul_su>>), HPR:{ *:[f16] }:$dstin)<<P:Predicate_fsub_mlx>> - Complexity = 11
                      // Dst: (VNMLAH:{ *:[f16] } HPR:{ *:[f16] }:$dstin, HPR:{ *:[f16] }:$a, HPR:{ *:[f16] }:$b)
/* 94354*/          0, /*End of Scope*/
/* 94355*/        0, // EndSwitchType
/* 94356*/      /*Scope*/ 78, /*->94435*/
/* 94357*/        OPC_RecordChild0, // #0 = $dstin
/* 94358*/        OPC_MoveParent,
/* 94359*/        OPC_MoveChild1,
/* 94360*/        OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 94363*/        OPC_RecordChild0, // #1 = $a
/* 94364*/        OPC_RecordChild1, // #2 = $b
/* 94365*/        OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 94367*/        OPC_MoveParent,
/* 94368*/        OPC_CheckPredicate, 90, // Predicate_fsub_mlx
/* 94370*/        OPC_SwitchType /*3 cases */, 19, MVT::f64,// ->94392
/* 94373*/          OPC_CheckPatternPredicate, 98, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 94375*/          OPC_EmitInteger, MVT::i32, 14, 
/* 94378*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94381*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VNMLAD), 0,
                        MVT::f64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (fsub:{ *:[f64] } (fneg:{ *:[f64] } DPR:{ *:[f64] }:$dstin), (fmul:{ *:[f64] } DPR:{ *:[f64] }:$a, DPR:{ *:[f64] }:$b)<<P:Predicate_fmul_su>>)<<P:Predicate_fsub_mlx>> - Complexity = 11
                    // Dst: (VNMLAD:{ *:[f64] } DPR:{ *:[f64] }:$dstin, DPR:{ *:[f64] }:$a, DPR:{ *:[f64] }:$b)
/* 94392*/        /*SwitchType*/ 19, MVT::f32,// ->94413
/* 94394*/          OPC_CheckPatternPredicate, 100, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 94396*/          OPC_EmitInteger, MVT::i32, 14, 
/* 94399*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94402*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VNMLAS), 0,
                        MVT::f32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (fsub:{ *:[f32] } (fneg:{ *:[f32] } SPR:{ *:[f32] }:$dstin), (fmul:{ *:[f32] } SPR:{ *:[f32] }:$a, SPR:{ *:[f32] }:$b)<<P:Predicate_fmul_su>>)<<P:Predicate_fsub_mlx>> - Complexity = 11
                    // Dst: (VNMLAS:{ *:[f32] } SPR:{ *:[f32] }:$dstin, SPR:{ *:[f32] }:$a, SPR:{ *:[f32] }:$b)
/* 94413*/        /*SwitchType*/ 19, MVT::f16,// ->94434
/* 94415*/          OPC_CheckPatternPredicate, 104, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasFullFP16()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 94417*/          OPC_EmitInteger, MVT::i32, 14, 
/* 94420*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94423*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VNMLAH), 0,
                        MVT::f16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (fsub:{ *:[f16] } (fneg:{ *:[f16] } HPR:{ *:[f16] }:$dstin), (fmul:{ *:[f16] } HPR:{ *:[f16] }:$a, HPR:{ *:[f16] }:$b)<<P:Predicate_fmul_su>>)<<P:Predicate_fsub_mlx>> - Complexity = 11
                    // Dst: (VNMLAH:{ *:[f16] } HPR:{ *:[f16] }:$dstin, HPR:{ *:[f16] }:$a, HPR:{ *:[f16] }:$b)
/* 94434*/        0, // EndSwitchType
/* 94435*/      /*Scope*/ 78, /*->94514*/
/* 94436*/        OPC_MoveChild0,
/* 94437*/        OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 94440*/        OPC_RecordChild0, // #0 = $Dn
/* 94441*/        OPC_RecordChild1, // #1 = $Dm
/* 94442*/        OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 94444*/        OPC_MoveParent,
/* 94445*/        OPC_MoveParent,
/* 94446*/        OPC_RecordChild1, // #2 = $Ddin
/* 94447*/        OPC_CheckPredicate, 90, // Predicate_fsub_mlx
/* 94449*/        OPC_SwitchType /*3 cases */, 19, MVT::f64,// ->94471
/* 94452*/          OPC_CheckPatternPredicate, 99, // (Subtarget->hasFP64()) && (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 94454*/          OPC_EmitInteger, MVT::i32, 14, 
/* 94457*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94460*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFNMAD), 0,
                        MVT::f64, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fsub:{ *:[f64] } (fneg:{ *:[f64] } (fmul:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)<<P:Predicate_fmul_su>>), DPR:{ *:[f64] }:$Ddin)<<P:Predicate_fsub_mlx>> - Complexity = 11
                    // Dst: (VFNMAD:{ *:[f64] } DPR:{ *:[f64] }:$Ddin, DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 94471*/        /*SwitchType*/ 19, MVT::f32,// ->94492
/* 94473*/          OPC_CheckPatternPredicate, 101, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 94475*/          OPC_EmitInteger, MVT::i32, 14, 
/* 94478*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94481*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFNMAS), 0,
                        MVT::f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fsub:{ *:[f32] } (fneg:{ *:[f32] } (fmul:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)<<P:Predicate_fmul_su>>), SPR:{ *:[f32] }:$Sdin)<<P:Predicate_fsub_mlx>> - Complexity = 11
                    // Dst: (VFNMAS:{ *:[f32] } SPR:{ *:[f32] }:$Sdin, SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 94492*/        /*SwitchType*/ 19, MVT::f16,// ->94513
/* 94494*/          OPC_CheckPatternPredicate, 103, // (Subtarget->hasFullFP16()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 94496*/          OPC_EmitInteger, MVT::i32, 14, 
/* 94499*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94502*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFNMAH), 0,
                        MVT::f16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fsub:{ *:[f16] } (fneg:{ *:[f16] } (fmul:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)<<P:Predicate_fmul_su>>), HPR:{ *:[f16] }:$Sdin)<<P:Predicate_fsub_mlx>> - Complexity = 11
                    // Dst: (VFNMAH:{ *:[f16] } HPR:{ *:[f16] }:$Sdin, HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)
/* 94513*/        0, // EndSwitchType
/* 94514*/      0, /*End of Scope*/
/* 94515*/    /*Scope*/ 77, /*->94593*/
/* 94516*/      OPC_RecordChild0, // #0 = $dstin
/* 94517*/      OPC_MoveChild1,
/* 94518*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 94521*/      OPC_RecordChild0, // #1 = $a
/* 94522*/      OPC_RecordChild1, // #2 = $b
/* 94523*/      OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 94525*/      OPC_MoveParent,
/* 94526*/      OPC_CheckPredicate, 90, // Predicate_fsub_mlx
/* 94528*/      OPC_SwitchType /*3 cases */, 19, MVT::f64,// ->94550
/* 94531*/        OPC_CheckPatternPredicate, 98, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 94533*/        OPC_EmitInteger, MVT::i32, 14, 
/* 94536*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94539*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSD), 0,
                      MVT::f64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (fsub:{ *:[f64] } DPR:{ *:[f64] }:$dstin, (fmul:{ *:[f64] } DPR:{ *:[f64] }:$a, DPR:{ *:[f64] }:$b)<<P:Predicate_fmul_su>>)<<P:Predicate_fsub_mlx>> - Complexity = 8
                  // Dst: (VMLSD:{ *:[f64] } DPR:{ *:[f64] }:$dstin, DPR:{ *:[f64] }:$a, DPR:{ *:[f64] }:$b)
/* 94550*/      /*SwitchType*/ 19, MVT::f32,// ->94571
/* 94552*/        OPC_CheckPatternPredicate, 100, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 94554*/        OPC_EmitInteger, MVT::i32, 14, 
/* 94557*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94560*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSS), 0,
                      MVT::f32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (fsub:{ *:[f32] } SPR:{ *:[f32] }:$dstin, (fmul:{ *:[f32] } SPR:{ *:[f32] }:$a, SPR:{ *:[f32] }:$b)<<P:Predicate_fmul_su>>)<<P:Predicate_fsub_mlx>> - Complexity = 8
                  // Dst: (VMLSS:{ *:[f32] } SPR:{ *:[f32] }:$dstin, SPR:{ *:[f32] }:$a, SPR:{ *:[f32] }:$b)
/* 94571*/      /*SwitchType*/ 19, MVT::f16,// ->94592
/* 94573*/        OPC_CheckPatternPredicate, 104, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasFullFP16()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 94575*/        OPC_EmitInteger, MVT::i32, 14, 
/* 94578*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94581*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSH), 0,
                      MVT::f16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (fsub:{ *:[f16] } HPR:{ *:[f16] }:$dstin, (fmul:{ *:[f16] } HPR:{ *:[f16] }:$a, HPR:{ *:[f16] }:$b)<<P:Predicate_fmul_su>>)<<P:Predicate_fsub_mlx>> - Complexity = 8
                  // Dst: (VMLSH:{ *:[f16] } HPR:{ *:[f16] }:$dstin, HPR:{ *:[f16] }:$a, HPR:{ *:[f16] }:$b)
/* 94592*/      0, // EndSwitchType
/* 94593*/    /*Scope*/ 100, /*->94694*/
/* 94594*/      OPC_MoveChild0,
/* 94595*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 94598*/      OPC_RecordChild0, // #0 = $Dn
/* 94599*/      OPC_RecordChild1, // #1 = $Dm
/* 94600*/      OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 94602*/      OPC_MoveParent,
/* 94603*/      OPC_RecordChild1, // #2 = $Ddin
/* 94604*/      OPC_CheckPredicate, 90, // Predicate_fsub_mlx
/* 94606*/      OPC_SwitchType /*3 cases */, 19, MVT::f64,// ->94628
/* 94609*/        OPC_CheckPatternPredicate, 98, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 94611*/        OPC_EmitInteger, MVT::i32, 14, 
/* 94614*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94617*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VNMLSD), 0,
                      MVT::f64, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                  // Src: (fsub:{ *:[f64] } (fmul:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)<<P:Predicate_fmul_su>>, DPR:{ *:[f64] }:$Ddin)<<P:Predicate_fsub_mlx>> - Complexity = 8
                  // Dst: (VNMLSD:{ *:[f64] } DPR:{ *:[f64] }:$Ddin, DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 94628*/      /*SwitchType*/ 19, MVT::f32,// ->94649
/* 94630*/        OPC_CheckPatternPredicate, 100, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 94632*/        OPC_EmitInteger, MVT::i32, 14, 
/* 94635*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94638*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VNMLSS), 0,
                      MVT::f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                  // Src: (fsub:{ *:[f32] } (fmul:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)<<P:Predicate_fmul_su>>, SPR:{ *:[f32] }:$Sdin)<<P:Predicate_fsub_mlx>> - Complexity = 8
                  // Dst: (VNMLSS:{ *:[f32] } SPR:{ *:[f32] }:$Sdin, SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 94649*/      /*SwitchType*/ 42, MVT::f16,// ->94693
/* 94651*/        OPC_Scope, 19, /*->94672*/ // 2 children in Scope
/* 94653*/          OPC_CheckPatternPredicate, 102, // (Subtarget->hasFullFP16()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 94655*/          OPC_EmitInteger, MVT::i32, 14, 
/* 94658*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94661*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VNMLSH), 0,
                        MVT::f16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fsub:{ *:[f16] } (fmul:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)<<P:Predicate_fmul_su>>, HPR:{ *:[f16] }:$Sdin)<<P:Predicate_fsub_mlx>> - Complexity = 8
                    // Dst: (VNMLSH:{ *:[f16] } HPR:{ *:[f16] }:$Sdin, HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)
/* 94672*/        /*Scope*/ 19, /*->94692*/
/* 94673*/          OPC_CheckPatternPredicate, 104, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasFullFP16()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 94675*/          OPC_EmitInteger, MVT::i32, 14, 
/* 94678*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94681*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VNMLSH), 0,
                        MVT::f16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fsub:{ *:[f16] } (fmul:{ *:[f16] } HPR:{ *:[f16] }:$a, HPR:{ *:[f16] }:$b)<<P:Predicate_fmul_su>>, HPR:{ *:[f16] }:$dstin)<<P:Predicate_fsub_mlx>> - Complexity = 8
                    // Dst: (VNMLSH:{ *:[f16] } HPR:{ *:[f16] }:$dstin, HPR:{ *:[f16] }:$a, HPR:{ *:[f16] }:$b)
/* 94692*/        0, /*End of Scope*/
/* 94693*/      0, // EndSwitchType
/* 94694*/    /*Scope*/ 77, /*->94772*/
/* 94695*/      OPC_RecordChild0, // #0 = $dstin
/* 94696*/      OPC_MoveChild1,
/* 94697*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 94700*/      OPC_RecordChild0, // #1 = $a
/* 94701*/      OPC_RecordChild1, // #2 = $b
/* 94702*/      OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 94704*/      OPC_MoveParent,
/* 94705*/      OPC_CheckPredicate, 90, // Predicate_fsub_mlx
/* 94707*/      OPC_SwitchType /*3 cases */, 19, MVT::f64,// ->94729
/* 94710*/        OPC_CheckPatternPredicate, 99, // (Subtarget->hasFP64()) && (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 94712*/        OPC_EmitInteger, MVT::i32, 14, 
/* 94715*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94718*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMSD), 0,
                      MVT::f64, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (fsub:{ *:[f64] } DPR:{ *:[f64] }:$dstin, (fmul:{ *:[f64] } DPR:{ *:[f64] }:$a, DPR:{ *:[f64] }:$b)<<P:Predicate_fmul_su>>)<<P:Predicate_fsub_mlx>> - Complexity = 8
                  // Dst: (VFMSD:{ *:[f64] } DPR:{ *:[f64] }:$dstin, DPR:{ *:[f64] }:$a, DPR:{ *:[f64] }:$b)
/* 94729*/      /*SwitchType*/ 19, MVT::f32,// ->94750
/* 94731*/        OPC_CheckPatternPredicate, 101, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 94733*/        OPC_EmitInteger, MVT::i32, 14, 
/* 94736*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94739*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMSS), 0,
                      MVT::f32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (fsub:{ *:[f32] } SPR:{ *:[f32] }:$dstin, (fmul:{ *:[f32] } SPR:{ *:[f32] }:$a, SPR:{ *:[f32] }:$b)<<P:Predicate_fmul_su>>)<<P:Predicate_fsub_mlx>> - Complexity = 8
                  // Dst: (VFMSS:{ *:[f32] } SPR:{ *:[f32] }:$dstin, SPR:{ *:[f32] }:$a, SPR:{ *:[f32] }:$b)
/* 94750*/      /*SwitchType*/ 19, MVT::f16,// ->94771
/* 94752*/        OPC_CheckPatternPredicate, 105, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasFullFP16()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 94754*/        OPC_EmitInteger, MVT::i32, 14, 
/* 94757*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94760*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMSH), 0,
                      MVT::f16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (fsub:{ *:[f16] } HPR:{ *:[f16] }:$dstin, (fmul:{ *:[f16] } HPR:{ *:[f16] }:$a, HPR:{ *:[f16] }:$b)<<P:Predicate_fmul_su>>)<<P:Predicate_fsub_mlx>> - Complexity = 8
                  // Dst: (VFMSH:{ *:[f16] } HPR:{ *:[f16] }:$dstin, HPR:{ *:[f16] }:$a, HPR:{ *:[f16] }:$b)
/* 94771*/      0, // EndSwitchType
/* 94772*/    /*Scope*/ 77, /*->94850*/
/* 94773*/      OPC_MoveChild0,
/* 94774*/      OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 94777*/      OPC_RecordChild0, // #0 = $Dn
/* 94778*/      OPC_RecordChild1, // #1 = $Dm
/* 94779*/      OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 94781*/      OPC_MoveParent,
/* 94782*/      OPC_RecordChild1, // #2 = $Ddin
/* 94783*/      OPC_CheckPredicate, 90, // Predicate_fsub_mlx
/* 94785*/      OPC_SwitchType /*3 cases */, 19, MVT::f64,// ->94807
/* 94788*/        OPC_CheckPatternPredicate, 99, // (Subtarget->hasFP64()) && (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 94790*/        OPC_EmitInteger, MVT::i32, 14, 
/* 94793*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94796*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VFNMSD), 0,
                      MVT::f64, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                  // Src: (fsub:{ *:[f64] } (fmul:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)<<P:Predicate_fmul_su>>, DPR:{ *:[f64] }:$Ddin)<<P:Predicate_fsub_mlx>> - Complexity = 8
                  // Dst: (VFNMSD:{ *:[f64] } DPR:{ *:[f64] }:$Ddin, DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 94807*/      /*SwitchType*/ 19, MVT::f32,// ->94828
/* 94809*/        OPC_CheckPatternPredicate, 101, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 94811*/        OPC_EmitInteger, MVT::i32, 14, 
/* 94814*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94817*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VFNMSS), 0,
                      MVT::f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                  // Src: (fsub:{ *:[f32] } (fmul:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)<<P:Predicate_fmul_su>>, SPR:{ *:[f32] }:$Sdin)<<P:Predicate_fsub_mlx>> - Complexity = 8
                  // Dst: (VFNMSS:{ *:[f32] } SPR:{ *:[f32] }:$Sdin, SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 94828*/      /*SwitchType*/ 19, MVT::f16,// ->94849
/* 94830*/        OPC_CheckPatternPredicate, 103, // (Subtarget->hasFullFP16()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 94832*/        OPC_EmitInteger, MVT::i32, 14, 
/* 94835*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94838*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VFNMSH), 0,
                      MVT::f16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                  // Src: (fsub:{ *:[f16] } (fmul:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)<<P:Predicate_fmul_su>>, HPR:{ *:[f16] }:$Sdin)<<P:Predicate_fsub_mlx>> - Complexity = 8
                  // Dst: (VFNMSH:{ *:[f16] } HPR:{ *:[f16] }:$Sdin, HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)
/* 94849*/      0, // EndSwitchType
/* 94850*/    /*Scope*/ 76|128,9/*1228*/, /*->96080*/
/* 94852*/      OPC_RecordChild0, // #0 = $acc
/* 94853*/      OPC_Scope, 15|128,2/*271*/, /*->95127*/ // 4 children in Scope
/* 94856*/        OPC_MoveChild1,
/* 94857*/        OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 94860*/        OPC_RecordChild0, // #1 = $a
/* 94861*/        OPC_RecordChild1, // #2 = $b
/* 94862*/        OPC_MoveParent,
/* 94863*/        OPC_CheckType, MVT::f32,
/* 94865*/        OPC_Scope, 0|128,1/*128*/, /*->94996*/ // 2 children in Scope
/* 94868*/          OPC_CheckPatternPredicate, 106, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize())) && (Subtarget->useNEONForSinglePrecisionFP())
/* 94870*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v2f32, 0/*#Ops*/,  // Results = #3
/* 94876*/          OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 94879*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::v2f32, 2/*#Ops*/, 3, 4,  // Results = #5
/* 94887*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 94890*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v2f32, 3/*#Ops*/, 5, 0, 6,  // Results = #7
/* 94899*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v2f32, 0/*#Ops*/,  // Results = #8
/* 94905*/          OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 94908*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::v2f32, 2/*#Ops*/, 8, 9,  // Results = #10
/* 94916*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 94919*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v2f32, 3/*#Ops*/, 10, 1, 11,  // Results = #12
/* 94928*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v2f32, 0/*#Ops*/,  // Results = #13
/* 94934*/          OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 94937*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::v2f32, 2/*#Ops*/, 13, 14,  // Results = #15
/* 94945*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 94948*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v2f32, 3/*#Ops*/, 15, 2, 16,  // Results = #17
/* 94957*/          OPC_EmitInteger, MVT::i32, 14, 
/* 94960*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 94963*/          OPC_EmitNode1, TARGET_VAL(ARM::VMLSfd), 0,
                        MVT::f64, 5/*#Ops*/, 7, 12, 17, 18, 19,  // Results = #20
/* 94974*/          OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 94977*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::v2f32, 2/*#Ops*/, 20, 21,  // Results = #22
/* 94985*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 94988*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::f32, 2/*#Ops*/, 22, 23, 
                    // Src: (fsub:{ *:[f32] } SPR:{ *:[f32] }:$acc, (fmul:{ *:[f32] } SPR:{ *:[f32] }:$a, SPR:{ *:[f32] }:$b)) - Complexity = 6
                    // Dst: (EXTRACT_SUBREG:{ *:[f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (VMLSfd:{ *:[f64] } (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$acc, ssub_0:{ *:[i32] }), (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$a, ssub_0:{ *:[i32] }), (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$b, ssub_0:{ *:[i32] })), DPR_VFP2:{ *:[i32] }), ssub_0:{ *:[i32] })
/* 94996*/        /*Scope*/ 0|128,1/*128*/, /*->95126*/
/* 94998*/          OPC_CheckPatternPredicate, 107, // (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx()) && (Subtarget->useNEONForSinglePrecisionFP())
/* 95000*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v2f32, 0/*#Ops*/,  // Results = #3
/* 95006*/          OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 95009*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::v2f32, 2/*#Ops*/, 3, 4,  // Results = #5
/* 95017*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 95020*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v2f32, 3/*#Ops*/, 5, 0, 6,  // Results = #7
/* 95029*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v2f32, 0/*#Ops*/,  // Results = #8
/* 95035*/          OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 95038*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::v2f32, 2/*#Ops*/, 8, 9,  // Results = #10
/* 95046*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 95049*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v2f32, 3/*#Ops*/, 10, 1, 11,  // Results = #12
/* 95058*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v2f32, 0/*#Ops*/,  // Results = #13
/* 95064*/          OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 95067*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::v2f32, 2/*#Ops*/, 13, 14,  // Results = #15
/* 95075*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 95078*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v2f32, 3/*#Ops*/, 15, 2, 16,  // Results = #17
/* 95087*/          OPC_EmitInteger, MVT::i32, 14, 
/* 95090*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95093*/          OPC_EmitNode1, TARGET_VAL(ARM::VFMSfd), 0,
                        MVT::f64, 5/*#Ops*/, 7, 12, 17, 18, 19,  // Results = #20
/* 95104*/          OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 95107*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::v2f32, 2/*#Ops*/, 20, 21,  // Results = #22
/* 95115*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 95118*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::f32, 2/*#Ops*/, 22, 23, 
                    // Src: (fsub:{ *:[f32] } SPR:{ *:[f32] }:$acc, (fmul:{ *:[f32] } SPR:{ *:[f32] }:$a, SPR:{ *:[f32] }:$b)) - Complexity = 6
                    // Dst: (EXTRACT_SUBREG:{ *:[f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (VFMSfd:{ *:[f64] } (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$acc, ssub_0:{ *:[i32] }), (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$a, ssub_0:{ *:[i32] }), (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$b, ssub_0:{ *:[i32] })), DPR_VFP2:{ *:[i32] }), ssub_0:{ *:[i32] })
/* 95126*/        0, /*End of Scope*/
/* 95127*/      /*Scope*/ 37|128,1/*165*/, /*->95294*/
/* 95129*/        OPC_RecordChild1, // #1 = $Dm
/* 95130*/        OPC_SwitchType /*3 cases */, 18, MVT::f64,// ->95151
/* 95133*/          OPC_CheckPatternPredicate, 26, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base())
/* 95135*/          OPC_EmitInteger, MVT::i32, 14, 
/* 95138*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95141*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBD), 0,
                        MVT::f64, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (fsub:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm) - Complexity = 3
                    // Dst: (VSUBD:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 95151*/        /*SwitchType*/ 120, MVT::f32,// ->95273
/* 95153*/          OPC_Scope, 18, /*->95173*/ // 2 children in Scope
/* 95155*/            OPC_CheckPatternPredicate, 27, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base())
/* 95157*/            OPC_EmitInteger, MVT::i32, 14, 
/* 95160*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95163*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBS), 0,
                          MVT::f32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (fsub:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm) - Complexity = 3
                      // Dst: (VSUBS:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 95173*/          /*Scope*/ 98, /*->95272*/
/* 95174*/            OPC_CheckPatternPredicate, 80, // (Subtarget->hasNEON()) && (Subtarget->useNEONForSinglePrecisionFP())
/* 95176*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v2f32, 0/*#Ops*/,  // Results = #2
/* 95182*/            OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 95185*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                          MVT::v2f32, 2/*#Ops*/, 2, 3,  // Results = #4
/* 95193*/            OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 95196*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                          MVT::v2f32, 3/*#Ops*/, 4, 0, 5,  // Results = #6
/* 95205*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v2f32, 0/*#Ops*/,  // Results = #7
/* 95211*/            OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 95214*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                          MVT::v2f32, 2/*#Ops*/, 7, 8,  // Results = #9
/* 95222*/            OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 95225*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                          MVT::v2f32, 3/*#Ops*/, 9, 1, 10,  // Results = #11
/* 95234*/            OPC_EmitInteger, MVT::i32, 14, 
/* 95237*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95240*/            OPC_EmitNode1, TARGET_VAL(ARM::VSUBfd), 0,
                          MVT::f64, 4/*#Ops*/, 6, 11, 12, 13,  // Results = #14
/* 95250*/            OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 95253*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                          MVT::v2f32, 2/*#Ops*/, 14, 15,  // Results = #16
/* 95261*/            OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 95264*/            OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                          MVT::f32, 2/*#Ops*/, 16, 17, 
                      // Src: (fsub:{ *:[f32] } SPR:{ *:[f32] }:$a, SPR:{ *:[f32] }:$b) - Complexity = 3
                      // Dst: (EXTRACT_SUBREG:{ *:[f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (VSUBfd:{ *:[f64] } (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$a, ssub_0:{ *:[i32] }), (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$b, ssub_0:{ *:[i32] })), DPR_VFP2:{ *:[i32] }), ssub_0:{ *:[i32] })
/* 95272*/          0, /*End of Scope*/
/* 95273*/        /*SwitchType*/ 18, MVT::f16,// ->95293
/* 95275*/          OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 95277*/          OPC_EmitInteger, MVT::i32, 14, 
/* 95280*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95283*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBH), 0,
                        MVT::f16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (fsub:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm) - Complexity = 3
                    // Dst: (VSUBH:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)
/* 95293*/        0, // EndSwitchType
/* 95294*/      /*Scope*/ 0|128,5/*640*/, /*->95936*/
/* 95296*/        OPC_MoveChild1,
/* 95297*/        OPC_CheckOpcode, TARGET_VAL(ISD::FMUL),
/* 95300*/        OPC_Scope, 70, /*->95372*/ // 7 children in Scope
/* 95302*/          OPC_RecordChild0, // #1 = $Vn
/* 95303*/          OPC_MoveChild1,
/* 95304*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 95307*/          OPC_RecordChild0, // #2 = $Vm
/* 95308*/          OPC_CheckChild0Type, MVT::v2f32,
/* 95310*/          OPC_RecordChild1, // #3 = $lane
/* 95311*/          OPC_MoveChild1,
/* 95312*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 95315*/          OPC_MoveParent,
/* 95316*/          OPC_MoveParent,
/* 95317*/          OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 95319*/          OPC_MoveParent,
/* 95320*/          OPC_CheckPredicate, 90, // Predicate_fsub_mlx
/* 95322*/          OPC_SwitchType /*2 cases */, 22, MVT::v2f32,// ->95347
/* 95325*/            OPC_CheckPatternPredicate, 108, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 95327*/            OPC_EmitConvertToTarget, 3,
/* 95329*/            OPC_EmitInteger, MVT::i32, 14, 
/* 95332*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95335*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSslfd), 0,
                          MVT::v2f32, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                      // Src: (fsub:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, (fmul:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, (ARMvduplane:{ *:[v2f32] } DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane))<<P:Predicate_fmul_su>>)<<P:Predicate_fsub_mlx>> - Complexity = 14
                      // Dst: (VMLSslfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, DPR:{ *:[v2f32] }:$Vn, DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 95347*/          /*SwitchType*/ 22, MVT::v4f32,// ->95371
/* 95349*/            OPC_CheckPatternPredicate, 108, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 95351*/            OPC_EmitConvertToTarget, 3,
/* 95353*/            OPC_EmitInteger, MVT::i32, 14, 
/* 95356*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95359*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSslfq), 0,
                          MVT::v4f32, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                      // Src: (fsub:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, (fmul:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, (ARMvduplane:{ *:[v4f32] } DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane))<<P:Predicate_fmul_su>>)<<P:Predicate_fsub_mlx>> - Complexity = 14
                      // Dst: (VMLSslfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, QPR:{ *:[v4f32] }:$Vn, DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 95371*/          0, // EndSwitchType
/* 95372*/        /*Scope*/ 70, /*->95443*/
/* 95373*/          OPC_MoveChild0,
/* 95374*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 95377*/          OPC_RecordChild0, // #1 = $Vm
/* 95378*/          OPC_CheckChild0Type, MVT::v2f32,
/* 95380*/          OPC_RecordChild1, // #2 = $lane
/* 95381*/          OPC_MoveChild1,
/* 95382*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 95385*/          OPC_MoveParent,
/* 95386*/          OPC_MoveParent,
/* 95387*/          OPC_RecordChild1, // #3 = $Vn
/* 95388*/          OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 95390*/          OPC_MoveParent,
/* 95391*/          OPC_CheckPredicate, 90, // Predicate_fsub_mlx
/* 95393*/          OPC_SwitchType /*2 cases */, 22, MVT::v2f32,// ->95418
/* 95396*/            OPC_CheckPatternPredicate, 108, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 95398*/            OPC_EmitConvertToTarget, 2,
/* 95400*/            OPC_EmitInteger, MVT::i32, 14, 
/* 95403*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95406*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSslfd), 0,
                          MVT::v2f32, 6/*#Ops*/, 0, 3, 1, 4, 5, 6, 
                      // Src: (fsub:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, (fmul:{ *:[v2f32] } (ARMvduplane:{ *:[v2f32] } DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v2f32] }:$Vn)<<P:Predicate_fmul_su>>)<<P:Predicate_fsub_mlx>> - Complexity = 14
                      // Dst: (VMLSslfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, DPR:{ *:[v2f32] }:$Vn, DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 95418*/          /*SwitchType*/ 22, MVT::v4f32,// ->95442
/* 95420*/            OPC_CheckPatternPredicate, 108, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 95422*/            OPC_EmitConvertToTarget, 2,
/* 95424*/            OPC_EmitInteger, MVT::i32, 14, 
/* 95427*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95430*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSslfq), 0,
                          MVT::v4f32, 6/*#Ops*/, 0, 3, 1, 4, 5, 6, 
                      // Src: (fsub:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, (fmul:{ *:[v4f32] } (ARMvduplane:{ *:[v4f32] } DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane), QPR:{ *:[v4f32] }:$Vn)<<P:Predicate_fmul_su>>)<<P:Predicate_fsub_mlx>> - Complexity = 14
                      // Dst: (VMLSslfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, QPR:{ *:[v4f32] }:$Vn, DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 95442*/          0, // EndSwitchType
/* 95443*/        /*Scope*/ 60, /*->95504*/
/* 95444*/          OPC_RecordChild0, // #1 = $src2
/* 95445*/          OPC_MoveChild1,
/* 95446*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 95449*/          OPC_RecordChild0, // #2 = $src3
/* 95450*/          OPC_CheckChild0Type, MVT::v4f32,
/* 95452*/          OPC_RecordChild1, // #3 = $lane
/* 95453*/          OPC_MoveChild1,
/* 95454*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 95457*/          OPC_MoveParent,
/* 95458*/          OPC_MoveParent,
/* 95459*/          OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 95461*/          OPC_MoveParent,
/* 95462*/          OPC_CheckPredicate, 90, // Predicate_fsub_mlx
/* 95464*/          OPC_CheckType, MVT::v4f32,
/* 95466*/          OPC_CheckPatternPredicate, 108, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 95468*/          OPC_EmitConvertToTarget, 3,
/* 95470*/          OPC_EmitNodeXForm, 7, 4, // DSubReg_i32_reg
/* 95473*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::v2f32, 2/*#Ops*/, 2, 5,  // Results = #6
/* 95481*/          OPC_EmitConvertToTarget, 3,
/* 95483*/          OPC_EmitNodeXForm, 8, 7, // SubReg_i32_lane
/* 95486*/          OPC_EmitInteger, MVT::i32, 14, 
/* 95489*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95492*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSslfq), 0,
                        MVT::v4f32, 6/*#Ops*/, 0, 1, 6, 8, 9, 10, 
                    // Src: (fsub:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, (fmul:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src2, (ARMvduplane:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src3, (imm:{ *:[i32] }):$lane))<<P:Predicate_fmul_su>>)<<P:Predicate_fsub_mlx>> - Complexity = 14
                    // Dst: (VMLSslfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, QPR:{ *:[v4f32] }:$src2, (EXTRACT_SUBREG:{ *:[v2f32] } QPR:{ *:[v4f32] }:$src3, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 95504*/        /*Scope*/ 60, /*->95565*/
/* 95505*/          OPC_MoveChild0,
/* 95506*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 95509*/          OPC_RecordChild0, // #1 = $src3
/* 95510*/          OPC_CheckChild0Type, MVT::v4f32,
/* 95512*/          OPC_RecordChild1, // #2 = $lane
/* 95513*/          OPC_MoveChild1,
/* 95514*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 95517*/          OPC_MoveParent,
/* 95518*/          OPC_MoveParent,
/* 95519*/          OPC_RecordChild1, // #3 = $src2
/* 95520*/          OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 95522*/          OPC_MoveParent,
/* 95523*/          OPC_CheckPredicate, 90, // Predicate_fsub_mlx
/* 95525*/          OPC_CheckType, MVT::v4f32,
/* 95527*/          OPC_CheckPatternPredicate, 108, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 95529*/          OPC_EmitConvertToTarget, 2,
/* 95531*/          OPC_EmitNodeXForm, 7, 4, // DSubReg_i32_reg
/* 95534*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::v2f32, 2/*#Ops*/, 1, 5,  // Results = #6
/* 95542*/          OPC_EmitConvertToTarget, 2,
/* 95544*/          OPC_EmitNodeXForm, 8, 7, // SubReg_i32_lane
/* 95547*/          OPC_EmitInteger, MVT::i32, 14, 
/* 95550*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95553*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSslfq), 0,
                        MVT::v4f32, 6/*#Ops*/, 0, 3, 6, 8, 9, 10, 
                    // Src: (fsub:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, (fmul:{ *:[v4f32] } (ARMvduplane:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src3, (imm:{ *:[i32] }):$lane), QPR:{ *:[v4f32] }:$src2)<<P:Predicate_fmul_su>>)<<P:Predicate_fsub_mlx>> - Complexity = 14
                    // Dst: (VMLSslfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, QPR:{ *:[v4f32] }:$src2, (EXTRACT_SUBREG:{ *:[v2f32] } QPR:{ *:[v4f32] }:$src3, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 95565*/        /*Scope*/ 66, /*->95632*/
/* 95566*/          OPC_RecordChild0, // #1 = $Vn
/* 95567*/          OPC_MoveChild1,
/* 95568*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 95571*/          OPC_RecordChild0, // #2 = $Vm
/* 95572*/          OPC_CheckChild0Type, MVT::v4f16,
/* 95574*/          OPC_RecordChild1, // #3 = $lane
/* 95575*/          OPC_MoveChild1,
/* 95576*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 95579*/          OPC_MoveParent,
/* 95580*/          OPC_MoveParent,
/* 95581*/          OPC_MoveParent,
/* 95582*/          OPC_SwitchType /*2 cases */, 22, MVT::v4f16,// ->95607
/* 95585*/            OPC_CheckPatternPredicate, 109, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 95587*/            OPC_EmitConvertToTarget, 3,
/* 95589*/            OPC_EmitInteger, MVT::i32, 14, 
/* 95592*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95595*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSslhd), 0,
                          MVT::v4f16, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                      // Src: (fsub:{ *:[v4f16] } DPR:{ *:[v4f16] }:$src1, (fmul:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, (ARMvduplane:{ *:[v4f16] } DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 12
                      // Dst: (VMLSslhd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$src1, DPR:{ *:[v4f16] }:$Vn, DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 95607*/          /*SwitchType*/ 22, MVT::v8f16,// ->95631
/* 95609*/            OPC_CheckPatternPredicate, 109, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 95611*/            OPC_EmitConvertToTarget, 3,
/* 95613*/            OPC_EmitInteger, MVT::i32, 14, 
/* 95616*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95619*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSslhq), 0,
                          MVT::v8f16, 6/*#Ops*/, 0, 1, 2, 4, 5, 6, 
                      // Src: (fsub:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, (fmul:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, (ARMvduplane:{ *:[v8f16] } DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane))) - Complexity = 12
                      // Dst: (VMLSslhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, QPR:{ *:[v8f16] }:$Vn, DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 95631*/          0, // EndSwitchType
/* 95632*/        /*Scope*/ 66, /*->95699*/
/* 95633*/          OPC_MoveChild0,
/* 95634*/          OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 95637*/          OPC_RecordChild0, // #1 = $Vm
/* 95638*/          OPC_CheckChild0Type, MVT::v4f16,
/* 95640*/          OPC_RecordChild1, // #2 = $lane
/* 95641*/          OPC_MoveChild1,
/* 95642*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 95645*/          OPC_MoveParent,
/* 95646*/          OPC_MoveParent,
/* 95647*/          OPC_RecordChild1, // #3 = $Vn
/* 95648*/          OPC_MoveParent,
/* 95649*/          OPC_SwitchType /*2 cases */, 22, MVT::v4f16,// ->95674
/* 95652*/            OPC_CheckPatternPredicate, 109, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 95654*/            OPC_EmitConvertToTarget, 2,
/* 95656*/            OPC_EmitInteger, MVT::i32, 14, 
/* 95659*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95662*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSslhd), 0,
                          MVT::v4f16, 6/*#Ops*/, 0, 3, 1, 4, 5, 6, 
                      // Src: (fsub:{ *:[v4f16] } DPR:{ *:[v4f16] }:$src1, (fmul:{ *:[v4f16] } (ARMvduplane:{ *:[v4f16] } DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v4f16] }:$Vn)) - Complexity = 12
                      // Dst: (VMLSslhd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$src1, DPR:{ *:[v4f16] }:$Vn, DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 95674*/          /*SwitchType*/ 22, MVT::v8f16,// ->95698
/* 95676*/            OPC_CheckPatternPredicate, 109, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 95678*/            OPC_EmitConvertToTarget, 2,
/* 95680*/            OPC_EmitInteger, MVT::i32, 14, 
/* 95683*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95686*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSslhq), 0,
                          MVT::v8f16, 6/*#Ops*/, 0, 3, 1, 4, 5, 6, 
                      // Src: (fsub:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, (fmul:{ *:[v8f16] } (ARMvduplane:{ *:[v8f16] } DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane), QPR:{ *:[v8f16] }:$Vn)) - Complexity = 12
                      // Dst: (VMLSslhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, QPR:{ *:[v8f16] }:$Vn, DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 95698*/          0, // EndSwitchType
/* 95699*/        /*Scope*/ 106|128,1/*234*/, /*->95935*/
/* 95701*/          OPC_RecordChild0, // #1 = $Vn
/* 95702*/          OPC_RecordChild1, // #2 = $Vm
/* 95703*/          OPC_Scope, 95, /*->95800*/ // 2 children in Scope
/* 95705*/            OPC_CheckPredicate, 57, // Predicate_fmul_su
/* 95707*/            OPC_MoveParent,
/* 95708*/            OPC_CheckPredicate, 90, // Predicate_fsub_mlx
/* 95710*/            OPC_SwitchType /*2 cases */, 42, MVT::v2f32,// ->95755
/* 95713*/              OPC_Scope, 19, /*->95734*/ // 2 children in Scope
/* 95715*/                OPC_CheckPatternPredicate, 108, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 95717*/                OPC_EmitInteger, MVT::i32, 14, 
/* 95720*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95723*/                OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSfd), 0,
                              MVT::v2f32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                          // Src: (fsub:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, (fmul:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)<<P:Predicate_fmul_su>>)<<P:Predicate_fsub_mlx>> - Complexity = 8
                          // Dst: (VMLSfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/* 95734*/              /*Scope*/ 19, /*->95754*/
/* 95735*/                OPC_CheckPatternPredicate, 110, // (Subtarget->hasNEON()) && (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 95737*/                OPC_EmitInteger, MVT::i32, 14, 
/* 95740*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95743*/                OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMSfd), 0,
                              MVT::v2f32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                          // Src: (fsub:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, (fmul:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)<<P:Predicate_fmul_su>>)<<P:Predicate_fsub_mlx>> - Complexity = 8
                          // Dst: (VFMSfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/* 95754*/              0, /*End of Scope*/
/* 95755*/            /*SwitchType*/ 42, MVT::v4f32,// ->95799
/* 95757*/              OPC_Scope, 19, /*->95778*/ // 2 children in Scope
/* 95759*/                OPC_CheckPatternPredicate, 108, // (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 95761*/                OPC_EmitInteger, MVT::i32, 14, 
/* 95764*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95767*/                OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLSfq), 0,
                              MVT::v4f32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                          // Src: (fsub:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, (fmul:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)<<P:Predicate_fmul_su>>)<<P:Predicate_fsub_mlx>> - Complexity = 8
                          // Dst: (VMLSfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)
/* 95778*/              /*Scope*/ 19, /*->95798*/
/* 95779*/                OPC_CheckPatternPredicate, 110, // (Subtarget->hasNEON()) && (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 95781*/                OPC_EmitInteger, MVT::i32, 14, 
/* 95784*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95787*/                OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMSfq), 0,
                              MVT::v4f32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                          // Src: (fsub:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, (fmul:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)<<P:Predicate_fmul_su>>)<<P:Predicate_fsub_mlx>> - Complexity = 8
                          // Dst: (VFMSfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)
/* 95798*/              0, /*End of Scope*/
/* 95799*/            0, // EndSwitchType
/* 95800*/          /*Scope*/ 4|128,1/*132*/, /*->95934*/
/* 95802*/            OPC_MoveParent,
/* 95803*/            OPC_SwitchType /*3 cases */, 42, MVT::v4f16,// ->95848
/* 95806*/              OPC_Scope, 19, /*->95827*/ // 2 children in Scope
/* 95808*/                OPC_CheckPatternPredicate, 109, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 95810*/                OPC_EmitInteger, MVT::i32, 14, 
/* 95813*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95816*/                OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLShd), 0,
                              MVT::v4f16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                          // Src: (fsub:{ *:[v4f16] } DPR:{ *:[v4f16] }:$src1, (fmul:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)) - Complexity = 6
                          // Dst: (VMLShd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$src1, DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/* 95827*/              /*Scope*/ 19, /*->95847*/
/* 95828*/                OPC_CheckPatternPredicate, 111, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 95830*/                OPC_EmitInteger, MVT::i32, 14, 
/* 95833*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95836*/                OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMShd), 0,
                              MVT::v4f16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                          // Src: (fsub:{ *:[v4f16] } DPR:{ *:[v4f16] }:$src1, (fmul:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)) - Complexity = 6
                          // Dst: (VFMShd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$src1, DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/* 95847*/              0, /*End of Scope*/
/* 95848*/            /*SwitchType*/ 62, MVT::v8f16,// ->95912
/* 95850*/              OPC_Scope, 19, /*->95871*/ // 3 children in Scope
/* 95852*/                OPC_CheckPatternPredicate, 109, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()))
/* 95854*/                OPC_EmitInteger, MVT::i32, 14, 
/* 95857*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95860*/                OPC_MorphNodeTo1, TARGET_VAL(ARM::VMLShq), 0,
                              MVT::v8f16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                          // Src: (fsub:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, (fmul:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)) - Complexity = 6
                          // Dst: (VMLShq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)
/* 95871*/              /*Scope*/ 19, /*->95891*/
/* 95872*/                OPC_CheckPatternPredicate, 111, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 95874*/                OPC_EmitInteger, MVT::i32, 14, 
/* 95877*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95880*/                OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMShq), 0,
                              MVT::v8f16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                          // Src: (fsub:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, (fmul:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)) - Complexity = 6
                          // Dst: (VFMShq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)
/* 95891*/              /*Scope*/ 19, /*->95911*/
/* 95892*/                OPC_CheckPatternPredicate, 112, // (Subtarget->hasMVEFloatOps()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 95894*/                OPC_EmitInteger, MVT::i32, 0, 
/* 95897*/                OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95900*/                OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VFMSf16), 0,
                              MVT::v8f16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                          // Src: (fsub:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$src1, (fmul:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$src2, MQPR:{ *:[v8f16] }:$src3)) - Complexity = 6
                          // Dst: (MVE_VFMSf16:{ *:[v8f16] } ?:{ *:[v8f16] }:$src1, ?:{ *:[v8f16] }:$src2, ?:{ *:[v8f16] }:$src3)
/* 95911*/              0, /*End of Scope*/
/* 95912*/            /*SwitchType*/ 19, MVT::v4f32,// ->95933
/* 95914*/              OPC_CheckPatternPredicate, 112, // (Subtarget->hasMVEFloatOps()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx())
/* 95916*/              OPC_EmitInteger, MVT::i32, 0, 
/* 95919*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95922*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VFMSf32), 0,
                            MVT::v4f32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                        // Src: (fsub:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$src1, (fmul:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$src2, MQPR:{ *:[v4f32] }:$src3)) - Complexity = 6
                        // Dst: (MVE_VFMSf32:{ *:[v4f32] } ?:{ *:[v4f32] }:$src1, ?:{ *:[v4f32] }:$src2, ?:{ *:[v4f32] }:$src3)
/* 95933*/            0, // EndSwitchType
/* 95934*/          0, /*End of Scope*/
/* 95935*/        0, /*End of Scope*/
/* 95936*/      /*Scope*/ 13|128,1/*141*/, /*->96079*/
/* 95938*/        OPC_RecordChild1, // #1 = $Vm
/* 95939*/        OPC_SwitchType /*4 cases */, 18, MVT::v2f32,// ->95960
/* 95942*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 95944*/          OPC_EmitInteger, MVT::i32, 14, 
/* 95947*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95950*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBfd), 0,
                        MVT::v2f32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (fsub:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm) - Complexity = 3
                    // Dst: (VSUBfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/* 95960*/        /*SwitchType*/ 47, MVT::v4f32,// ->96009
/* 95962*/          OPC_Scope, 18, /*->95982*/ // 2 children in Scope
/* 95964*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 95966*/            OPC_EmitInteger, MVT::i32, 14, 
/* 95969*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95972*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBfq), 0,
                          MVT::v4f32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (fsub:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm) - Complexity = 3
                      // Dst: (VSUBfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)
/* 95982*/          /*Scope*/ 25, /*->96008*/
/* 95983*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 95985*/            OPC_EmitInteger, MVT::i32, 0, 
/* 95988*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 95991*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 95997*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSUBf32), 0,
                          MVT::v4f32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (fsub:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$Qm, MQPR:{ *:[v4f32] }:$Qn) - Complexity = 3
                      // Dst: (MVE_VSUBf32:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$Qm, MQPR:{ *:[v4f32] }:$Qn)
/* 96008*/          0, /*End of Scope*/
/* 96009*/        /*SwitchType*/ 18, MVT::v4f16,// ->96029
/* 96011*/          OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 96013*/          OPC_EmitInteger, MVT::i32, 14, 
/* 96016*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96019*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBhd), 0,
                        MVT::v4f16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (fsub:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm) - Complexity = 3
                    // Dst: (VSUBhd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/* 96029*/        /*SwitchType*/ 47, MVT::v8f16,// ->96078
/* 96031*/          OPC_Scope, 18, /*->96051*/ // 2 children in Scope
/* 96033*/            OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 96035*/            OPC_EmitInteger, MVT::i32, 14, 
/* 96038*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96041*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBhq), 0,
                          MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (fsub:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm) - Complexity = 3
                      // Dst: (VSUBhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)
/* 96051*/          /*Scope*/ 25, /*->96077*/
/* 96052*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 96054*/            OPC_EmitInteger, MVT::i32, 0, 
/* 96057*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96060*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 96066*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSUBf16), 0,
                          MVT::v8f16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (fsub:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$Qm, MQPR:{ *:[v8f16] }:$Qn) - Complexity = 3
                      // Dst: (MVE_VSUBf16:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$Qm, MQPR:{ *:[v8f16] }:$Qn)
/* 96077*/          0, /*End of Scope*/
/* 96078*/        0, // EndSwitchType
/* 96079*/      0, /*End of Scope*/
/* 96080*/    0, /*End of Scope*/
/* 96081*/  /*SwitchOpcode*/ 94|128,3/*478*/, TARGET_VAL(ISD::FMA),// ->96563
/* 96085*/    OPC_Scope, 106, /*->96193*/ // 4 children in Scope
/* 96087*/      OPC_MoveChild0,
/* 96088*/      OPC_CheckOpcode, TARGET_VAL(ISD::FNEG),
/* 96091*/      OPC_RecordChild0, // #0 = $Dn
/* 96092*/      OPC_MoveParent,
/* 96093*/      OPC_RecordChild1, // #1 = $Dm
/* 96094*/      OPC_Scope, 50, /*->96146*/ // 2 children in Scope
/* 96096*/        OPC_MoveChild2,
/* 96097*/        OPC_CheckOpcode, TARGET_VAL(ISD::FNEG),
/* 96100*/        OPC_RecordChild0, // #2 = $Ddin
/* 96101*/        OPC_MoveParent,
/* 96102*/        OPC_SwitchType /*2 cases */, 19, MVT::f64,// ->96124
/* 96105*/          OPC_CheckPatternPredicate, 113, // (Subtarget->hasFP64()) && (Subtarget->hasVFP4Base())
/* 96107*/          OPC_EmitInteger, MVT::i32, 14, 
/* 96110*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96113*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFNMAD), 0,
                        MVT::f64, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fma:{ *:[f64] } (fneg:{ *:[f64] } DPR:{ *:[f64] }:$Dn), DPR:{ *:[f64] }:$Dm, (fneg:{ *:[f64] } DPR:{ *:[f64] }:$Ddin)) - Complexity = 9
                    // Dst: (VFNMAD:{ *:[f64] } DPR:{ *:[f64] }:$Ddin, DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 96124*/        /*SwitchType*/ 19, MVT::f32,// ->96145
/* 96126*/          OPC_CheckPatternPredicate, 114, // (Subtarget->hasVFP4Base())
/* 96128*/          OPC_EmitInteger, MVT::i32, 14, 
/* 96131*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96134*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFNMAS), 0,
                        MVT::f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fma:{ *:[f32] } (fneg:{ *:[f32] } SPR:{ *:[f32] }:$Sn), SPR:{ *:[f32] }:$Sm, (fneg:{ *:[f32] } SPR:{ *:[f32] }:$Sdin)) - Complexity = 9
                    // Dst: (VFNMAS:{ *:[f32] } SPR:{ *:[f32] }:$Sdin, SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 96145*/        0, // EndSwitchType
/* 96146*/      /*Scope*/ 45, /*->96192*/
/* 96147*/        OPC_RecordChild2, // #2 = $Ddin
/* 96148*/        OPC_SwitchType /*2 cases */, 19, MVT::f64,// ->96170
/* 96151*/          OPC_CheckPatternPredicate, 113, // (Subtarget->hasFP64()) && (Subtarget->hasVFP4Base())
/* 96153*/          OPC_EmitInteger, MVT::i32, 14, 
/* 96156*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96159*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMSD), 0,
                        MVT::f64, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fma:{ *:[f64] } (fneg:{ *:[f64] } DPR:{ *:[f64] }:$Dn), DPR:{ *:[f64] }:$Dm, DPR:{ *:[f64] }:$Ddin) - Complexity = 6
                    // Dst: (VFMSD:{ *:[f64] } DPR:{ *:[f64] }:$Ddin, DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 96170*/        /*SwitchType*/ 19, MVT::f32,// ->96191
/* 96172*/          OPC_CheckPatternPredicate, 114, // (Subtarget->hasVFP4Base())
/* 96174*/          OPC_EmitInteger, MVT::i32, 14, 
/* 96177*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96180*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMSS), 0,
                        MVT::f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fma:{ *:[f32] } (fneg:{ *:[f32] } SPR:{ *:[f32] }:$Sn), SPR:{ *:[f32] }:$Sm, SPR:{ *:[f32] }:$Sdin) - Complexity = 6
                    // Dst: (VFMSS:{ *:[f32] } SPR:{ *:[f32] }:$Sdin, SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 96191*/        0, // EndSwitchType
/* 96192*/      0, /*End of Scope*/
/* 96193*/    /*Scope*/ 49|128,1/*177*/, /*->96372*/
/* 96195*/      OPC_RecordChild0, // #0 = $Dn
/* 96196*/      OPC_Scope, 51, /*->96249*/ // 2 children in Scope
/* 96198*/        OPC_MoveChild1,
/* 96199*/        OPC_CheckOpcode, TARGET_VAL(ISD::FNEG),
/* 96202*/        OPC_RecordChild0, // #1 = $Dm
/* 96203*/        OPC_MoveParent,
/* 96204*/        OPC_RecordChild2, // #2 = $Ddin
/* 96205*/        OPC_SwitchType /*2 cases */, 19, MVT::f64,// ->96227
/* 96208*/          OPC_CheckPatternPredicate, 113, // (Subtarget->hasFP64()) && (Subtarget->hasVFP4Base())
/* 96210*/          OPC_EmitInteger, MVT::i32, 14, 
/* 96213*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96216*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMSD), 0,
                        MVT::f64, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fma:{ *:[f64] } DPR:{ *:[f64] }:$Dn, (fneg:{ *:[f64] } DPR:{ *:[f64] }:$Dm), DPR:{ *:[f64] }:$Ddin) - Complexity = 6
                    // Dst: (VFMSD:{ *:[f64] } DPR:{ *:[f64] }:$Ddin, DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 96227*/        /*SwitchType*/ 19, MVT::f32,// ->96248
/* 96229*/          OPC_CheckPatternPredicate, 114, // (Subtarget->hasVFP4Base())
/* 96231*/          OPC_EmitInteger, MVT::i32, 14, 
/* 96234*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96237*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMSS), 0,
                        MVT::f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fma:{ *:[f32] } SPR:{ *:[f32] }:$Sn, (fneg:{ *:[f32] } SPR:{ *:[f32] }:$Sm), SPR:{ *:[f32] }:$Sdin) - Complexity = 6
                    // Dst: (VFMSS:{ *:[f32] } SPR:{ *:[f32] }:$Sdin, SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 96248*/        0, // EndSwitchType
/* 96249*/      /*Scope*/ 121, /*->96371*/
/* 96250*/        OPC_RecordChild1, // #1 = $Dm
/* 96251*/        OPC_Scope, 50, /*->96303*/ // 2 children in Scope
/* 96253*/          OPC_MoveChild2,
/* 96254*/          OPC_CheckOpcode, TARGET_VAL(ISD::FNEG),
/* 96257*/          OPC_RecordChild0, // #2 = $Ddin
/* 96258*/          OPC_MoveParent,
/* 96259*/          OPC_SwitchType /*2 cases */, 19, MVT::f64,// ->96281
/* 96262*/            OPC_CheckPatternPredicate, 113, // (Subtarget->hasFP64()) && (Subtarget->hasVFP4Base())
/* 96264*/            OPC_EmitInteger, MVT::i32, 14, 
/* 96267*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96270*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VFNMSD), 0,
                          MVT::f64, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (fma:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm, (fneg:{ *:[f64] } DPR:{ *:[f64] }:$Ddin)) - Complexity = 6
                      // Dst: (VFNMSD:{ *:[f64] } DPR:{ *:[f64] }:$Ddin, DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 96281*/          /*SwitchType*/ 19, MVT::f32,// ->96302
/* 96283*/            OPC_CheckPatternPredicate, 114, // (Subtarget->hasVFP4Base())
/* 96285*/            OPC_EmitInteger, MVT::i32, 14, 
/* 96288*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96291*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VFNMSS), 0,
                          MVT::f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (fma:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm, (fneg:{ *:[f32] } SPR:{ *:[f32] }:$Sdin)) - Complexity = 6
                      // Dst: (VFNMSS:{ *:[f32] } SPR:{ *:[f32] }:$Sdin, SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 96302*/          0, // EndSwitchType
/* 96303*/        /*Scope*/ 66, /*->96370*/
/* 96304*/          OPC_RecordChild2, // #2 = $Ddin
/* 96305*/          OPC_SwitchType /*3 cases */, 19, MVT::f64,// ->96327
/* 96308*/            OPC_CheckPatternPredicate, 113, // (Subtarget->hasFP64()) && (Subtarget->hasVFP4Base())
/* 96310*/            OPC_EmitInteger, MVT::i32, 14, 
/* 96313*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96316*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMAD), 0,
                          MVT::f64, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (fma:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm, DPR:{ *:[f64] }:$Ddin) - Complexity = 3
                      // Dst: (VFMAD:{ *:[f64] } DPR:{ *:[f64] }:$Ddin, DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 96327*/          /*SwitchType*/ 19, MVT::f32,// ->96348
/* 96329*/            OPC_CheckPatternPredicate, 114, // (Subtarget->hasVFP4Base())
/* 96331*/            OPC_EmitInteger, MVT::i32, 14, 
/* 96334*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96337*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMAS), 0,
                          MVT::f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (fma:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm, SPR:{ *:[f32] }:$Sdin) - Complexity = 3
                      // Dst: (VFMAS:{ *:[f32] } SPR:{ *:[f32] }:$Sdin, SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 96348*/          /*SwitchType*/ 19, MVT::f16,// ->96369
/* 96350*/            OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 96352*/            OPC_EmitInteger, MVT::i32, 14, 
/* 96355*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96358*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMAH), 0,
                          MVT::f16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (fma:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm, HPR:{ *:[f16] }:$Sdin) - Complexity = 3
                      // Dst: (VFMAH:{ *:[f16] } HPR:{ *:[f16] }:$Sdin, HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)
/* 96369*/          0, // EndSwitchType
/* 96370*/        0, /*End of Scope*/
/* 96371*/      0, /*End of Scope*/
/* 96372*/    /*Scope*/ 52, /*->96425*/
/* 96373*/      OPC_MoveChild0,
/* 96374*/      OPC_CheckOpcode, TARGET_VAL(ISD::FNEG),
/* 96377*/      OPC_RecordChild0, // #0 = $Vn
/* 96378*/      OPC_MoveParent,
/* 96379*/      OPC_RecordChild1, // #1 = $Vm
/* 96380*/      OPC_RecordChild2, // #2 = $src1
/* 96381*/      OPC_SwitchType /*2 cases */, 19, MVT::v2f32,// ->96403
/* 96384*/        OPC_CheckPatternPredicate, 115, // (Subtarget->hasNEON()) && (Subtarget->hasVFP4Base())
/* 96386*/        OPC_EmitInteger, MVT::i32, 14, 
/* 96389*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96392*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMSfd), 0,
                      MVT::v2f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                  // Src: (fma:{ *:[v2f32] } (fneg:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn), DPR:{ *:[v2f32] }:$Vm, DPR:{ *:[v2f32] }:$src1) - Complexity = 6
                  // Dst: (VFMSfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/* 96403*/      /*SwitchType*/ 19, MVT::v4f32,// ->96424
/* 96405*/        OPC_CheckPatternPredicate, 115, // (Subtarget->hasNEON()) && (Subtarget->hasVFP4Base())
/* 96407*/        OPC_EmitInteger, MVT::i32, 14, 
/* 96410*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96413*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMSfq), 0,
                      MVT::v4f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                  // Src: (fma:{ *:[v4f32] } (fneg:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn), QPR:{ *:[v4f32] }:$Vm, QPR:{ *:[v4f32] }:$src1) - Complexity = 6
                  // Dst: (VFMSfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)
/* 96424*/      0, // EndSwitchType
/* 96425*/    /*Scope*/ 7|128,1/*135*/, /*->96562*/
/* 96427*/      OPC_RecordChild0, // #0 = $Vn
/* 96428*/      OPC_RecordChild1, // #1 = $Vm
/* 96429*/      OPC_RecordChild2, // #2 = $src1
/* 96430*/      OPC_SwitchType /*4 cases */, 19, MVT::v4f16,// ->96452
/* 96433*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 96435*/        OPC_EmitInteger, MVT::i32, 14, 
/* 96438*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96441*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMAhd), 0,
                      MVT::v4f16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                  // Src: (fma:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm, DPR:{ *:[v4f16] }:$src1) - Complexity = 3
                  // Dst: (VFMAhd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$src1, DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/* 96452*/      /*SwitchType*/ 42, MVT::v8f16,// ->96496
/* 96454*/        OPC_Scope, 19, /*->96475*/ // 2 children in Scope
/* 96456*/          OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 96458*/          OPC_EmitInteger, MVT::i32, 14, 
/* 96461*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96464*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMAhq), 0,
                        MVT::v8f16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fma:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm, QPR:{ *:[v8f16] }:$src1) - Complexity = 3
                    // Dst: (VFMAhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)
/* 96475*/        /*Scope*/ 19, /*->96495*/
/* 96476*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 96478*/          OPC_EmitInteger, MVT::i32, 0, 
/* 96481*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96484*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VFMAf16), 0,
                        MVT::v8f16, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fma:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$src1, MQPR:{ *:[v8f16] }:$src2, MQPR:{ *:[v8f16] }:$src3) - Complexity = 3
                    // Dst: (MVE_VFMAf16:{ *:[v8f16] } ?:{ *:[v8f16] }:$src3, ?:{ *:[v8f16] }:$src1, ?:{ *:[v8f16] }:$src2)
/* 96495*/        0, /*End of Scope*/
/* 96496*/      /*SwitchType*/ 19, MVT::v2f32,// ->96517
/* 96498*/        OPC_CheckPatternPredicate, 115, // (Subtarget->hasNEON()) && (Subtarget->hasVFP4Base())
/* 96500*/        OPC_EmitInteger, MVT::i32, 14, 
/* 96503*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96506*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMAfd), 0,
                      MVT::v2f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                  // Src: (fma:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm, DPR:{ *:[v2f32] }:$src1) - Complexity = 3
                  // Dst: (VFMAfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/* 96517*/      /*SwitchType*/ 42, MVT::v4f32,// ->96561
/* 96519*/        OPC_Scope, 19, /*->96540*/ // 2 children in Scope
/* 96521*/          OPC_CheckPatternPredicate, 115, // (Subtarget->hasNEON()) && (Subtarget->hasVFP4Base())
/* 96523*/          OPC_EmitInteger, MVT::i32, 14, 
/* 96526*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96529*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VFMAfq), 0,
                        MVT::v4f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fma:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm, QPR:{ *:[v4f32] }:$src1) - Complexity = 3
                    // Dst: (VFMAfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)
/* 96540*/        /*Scope*/ 19, /*->96560*/
/* 96541*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 96543*/          OPC_EmitInteger, MVT::i32, 0, 
/* 96546*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96549*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VFMAf32), 0,
                        MVT::v4f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                    // Src: (fma:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$src1, MQPR:{ *:[v4f32] }:$src2, MQPR:{ *:[v4f32] }:$src3) - Complexity = 3
                    // Dst: (MVE_VFMAf32:{ *:[v4f32] } ?:{ *:[v4f32] }:$src3, ?:{ *:[v4f32] }:$src1, ?:{ *:[v4f32] }:$src2)
/* 96560*/        0, /*End of Scope*/
/* 96561*/      0, // EndSwitchType
/* 96562*/    0, /*End of Scope*/
/* 96563*/  /*SwitchOpcode*/ 94|128,4/*606*/, TARGET_VAL(ISD::FNEG),// ->97173
/* 96567*/    OPC_Scope, 80|128,2/*336*/, /*->96906*/ // 2 children in Scope
/* 96570*/      OPC_MoveChild0,
/* 96571*/      OPC_SwitchOpcode /*3 cases */, 33|128,1/*161*/, TARGET_VAL(ISD::FMA),// ->96737
/* 96576*/        OPC_Scope, 53, /*->96631*/ // 2 children in Scope
/* 96578*/          OPC_MoveChild0,
/* 96579*/          OPC_CheckOpcode, TARGET_VAL(ISD::FNEG),
/* 96582*/          OPC_RecordChild0, // #0 = $Dn
/* 96583*/          OPC_MoveParent,
/* 96584*/          OPC_RecordChild1, // #1 = $Dm
/* 96585*/          OPC_RecordChild2, // #2 = $Ddin
/* 96586*/          OPC_MoveParent,
/* 96587*/          OPC_SwitchType /*2 cases */, 19, MVT::f64,// ->96609
/* 96590*/            OPC_CheckPatternPredicate, 113, // (Subtarget->hasFP64()) && (Subtarget->hasVFP4Base())
/* 96592*/            OPC_EmitInteger, MVT::i32, 14, 
/* 96595*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96598*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VFNMSD), 0,
                          MVT::f64, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (fneg:{ *:[f64] } (fma:{ *:[f64] } (fneg:{ *:[f64] } DPR:{ *:[f64] }:$Dn), DPR:{ *:[f64] }:$Dm, DPR:{ *:[f64] }:$Ddin)) - Complexity = 9
                      // Dst: (VFNMSD:{ *:[f64] } DPR:{ *:[f64] }:$Ddin, DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 96609*/          /*SwitchType*/ 19, MVT::f32,// ->96630
/* 96611*/            OPC_CheckPatternPredicate, 114, // (Subtarget->hasVFP4Base())
/* 96613*/            OPC_EmitInteger, MVT::i32, 14, 
/* 96616*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96619*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VFNMSS), 0,
                          MVT::f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                      // Src: (fneg:{ *:[f32] } (fma:{ *:[f32] } (fneg:{ *:[f32] } SPR:{ *:[f32] }:$Sn), SPR:{ *:[f32] }:$Sm, SPR:{ *:[f32] }:$Sdin)) - Complexity = 9
                      // Dst: (VFNMSS:{ *:[f32] } SPR:{ *:[f32] }:$Sdin, SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 96630*/          0, // EndSwitchType
/* 96631*/        /*Scope*/ 104, /*->96736*/
/* 96632*/          OPC_RecordChild0, // #0 = $Dn
/* 96633*/          OPC_Scope, 52, /*->96687*/ // 2 children in Scope
/* 96635*/            OPC_MoveChild1,
/* 96636*/            OPC_CheckOpcode, TARGET_VAL(ISD::FNEG),
/* 96639*/            OPC_RecordChild0, // #1 = $Dm
/* 96640*/            OPC_MoveParent,
/* 96641*/            OPC_RecordChild2, // #2 = $Ddin
/* 96642*/            OPC_MoveParent,
/* 96643*/            OPC_SwitchType /*2 cases */, 19, MVT::f64,// ->96665
/* 96646*/              OPC_CheckPatternPredicate, 113, // (Subtarget->hasFP64()) && (Subtarget->hasVFP4Base())
/* 96648*/              OPC_EmitInteger, MVT::i32, 14, 
/* 96651*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96654*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VFNMSD), 0,
                            MVT::f64, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                        // Src: (fneg:{ *:[f64] } (fma:{ *:[f64] } DPR:{ *:[f64] }:$Dn, (fneg:{ *:[f64] } DPR:{ *:[f64] }:$Dm), DPR:{ *:[f64] }:$Ddin)) - Complexity = 9
                        // Dst: (VFNMSD:{ *:[f64] } DPR:{ *:[f64] }:$Ddin, DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 96665*/            /*SwitchType*/ 19, MVT::f32,// ->96686
/* 96667*/              OPC_CheckPatternPredicate, 114, // (Subtarget->hasVFP4Base())
/* 96669*/              OPC_EmitInteger, MVT::i32, 14, 
/* 96672*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96675*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VFNMSS), 0,
                            MVT::f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                        // Src: (fneg:{ *:[f32] } (fma:{ *:[f32] } SPR:{ *:[f32] }:$Sn, (fneg:{ *:[f32] } SPR:{ *:[f32] }:$Sm), SPR:{ *:[f32] }:$Sdin)) - Complexity = 9
                        // Dst: (VFNMSS:{ *:[f32] } SPR:{ *:[f32] }:$Sdin, SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 96686*/            0, // EndSwitchType
/* 96687*/          /*Scope*/ 47, /*->96735*/
/* 96688*/            OPC_RecordChild1, // #1 = $Dm
/* 96689*/            OPC_RecordChild2, // #2 = $Ddin
/* 96690*/            OPC_MoveParent,
/* 96691*/            OPC_SwitchType /*2 cases */, 19, MVT::f64,// ->96713
/* 96694*/              OPC_CheckPatternPredicate, 113, // (Subtarget->hasFP64()) && (Subtarget->hasVFP4Base())
/* 96696*/              OPC_EmitInteger, MVT::i32, 14, 
/* 96699*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96702*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VFNMAD), 0,
                            MVT::f64, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                        // Src: (fneg:{ *:[f64] } (fma:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm, DPR:{ *:[f64] }:$Ddin)) - Complexity = 6
                        // Dst: (VFNMAD:{ *:[f64] } DPR:{ *:[f64] }:$Ddin, DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 96713*/            /*SwitchType*/ 19, MVT::f32,// ->96734
/* 96715*/              OPC_CheckPatternPredicate, 114, // (Subtarget->hasVFP4Base())
/* 96717*/              OPC_EmitInteger, MVT::i32, 14, 
/* 96720*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96723*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VFNMAS), 0,
                            MVT::f32, 5/*#Ops*/, 2, 0, 1, 3, 4, 
                        // Src: (fneg:{ *:[f32] } (fma:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm, SPR:{ *:[f32] }:$Sdin)) - Complexity = 6
                        // Dst: (VFNMAS:{ *:[f32] } SPR:{ *:[f32] }:$Sdin, SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 96734*/            0, // EndSwitchType
/* 96735*/          0, /*End of Scope*/
/* 96736*/        0, /*End of Scope*/
/* 96737*/      /*SwitchOpcode*/ 65, TARGET_VAL(ISD::FMUL),// ->96805
/* 96740*/        OPC_RecordChild0, // #0 = $Dn
/* 96741*/        OPC_RecordChild1, // #1 = $Dm
/* 96742*/        OPC_MoveParent,
/* 96743*/        OPC_SwitchType /*3 cases */, 18, MVT::f64,// ->96764
/* 96746*/          OPC_CheckPatternPredicate, 26, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base())
/* 96748*/          OPC_EmitInteger, MVT::i32, 14, 
/* 96751*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96754*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VNMULD), 0,
                        MVT::f64, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (fneg:{ *:[f64] } (fmul:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)) - Complexity = 6
                    // Dst: (VNMULD:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 96764*/        /*SwitchType*/ 18, MVT::f32,// ->96784
/* 96766*/          OPC_CheckPatternPredicate, 39, // (Subtarget->hasVFP2Base())
/* 96768*/          OPC_EmitInteger, MVT::i32, 14, 
/* 96771*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96774*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VNMULS), 0,
                        MVT::f32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (fneg:{ *:[f32] } (fmul:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)) - Complexity = 6
                    // Dst: (VNMULS:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 96784*/        /*SwitchType*/ 18, MVT::f16,// ->96804
/* 96786*/          OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 96788*/          OPC_EmitInteger, MVT::i32, 14, 
/* 96791*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96794*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VNMULH), 0,
                        MVT::f16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (fneg:{ *:[f16] } (fmul:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)) - Complexity = 6
                    // Dst: (VNMULH:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)
/* 96804*/        0, // EndSwitchType
/* 96805*/      /*SwitchOpcode*/ 97, TARGET_VAL(ARMISD::VMOVDRR),// ->96905
/* 96808*/        OPC_RecordChild0, // #0 = $Rl
/* 96809*/        OPC_RecordChild1, // #1 = $Rh
/* 96810*/        OPC_MoveParent,
/* 96811*/        OPC_Scope, 45, /*->96858*/ // 2 children in Scope
/* 96813*/          OPC_CheckPatternPredicate, 4, // (!Subtarget->isThumb())
/* 96815*/          OPC_EmitInteger, MVT::i32, 0|128,0|128,0|128,0|128,8/*2147483648*/, 
/* 96822*/          OPC_EmitInteger, MVT::i32, 14, 
/* 96825*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96828*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96831*/          OPC_EmitNode1, TARGET_VAL(ARM::EORri), 0,
                        MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5,  // Results = #6
/* 96842*/          OPC_EmitInteger, MVT::i32, 14, 
/* 96845*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96848*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVDRR), 0,
                        MVT::f64, 4/*#Ops*/, 0, 6, 7, 8, 
                    // Src: (fneg:{ *:[f64] } (arm_fmdrr:{ *:[f64] } GPR:{ *:[i32] }:$Rl, GPR:{ *:[i32] }:$Rh)) - Complexity = 6
                    // Dst: (VMOVDRR:{ *:[f64] } GPR:{ *:[i32] }:$Rl, (EORri:{ *:[i32] } GPR:{ *:[i32] }:$Rh, 2147483648:{ *:[i32] }))
/* 96858*/        /*Scope*/ 45, /*->96904*/
/* 96859*/          OPC_CheckPatternPredicate, 1, // (Subtarget->isThumb2())
/* 96861*/          OPC_EmitInteger, MVT::i32, 0|128,0|128,0|128,0|128,8/*2147483648*/, 
/* 96868*/          OPC_EmitInteger, MVT::i32, 14, 
/* 96871*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96874*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96877*/          OPC_EmitNode1, TARGET_VAL(ARM::t2EORri), 0,
                        MVT::i32, 5/*#Ops*/, 1, 2, 3, 4, 5,  // Results = #6
/* 96888*/          OPC_EmitInteger, MVT::i32, 14, 
/* 96891*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96894*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVDRR), 0,
                        MVT::f64, 4/*#Ops*/, 0, 6, 7, 8, 
                    // Src: (fneg:{ *:[f64] } (arm_fmdrr:{ *:[f64] } GPR:{ *:[i32] }:$Rl, GPR:{ *:[i32] }:$Rh)) - Complexity = 6
                    // Dst: (VMOVDRR:{ *:[f64] } GPR:{ *:[i32] }:$Rl, (t2EORri:{ *:[i32] } GPR:{ *:[i32] }:$Rh, 2147483648:{ *:[i32] }))
/* 96904*/        0, /*End of Scope*/
/* 96905*/      0, // EndSwitchOpcode
/* 96906*/    /*Scope*/ 8|128,2/*264*/, /*->97172*/
/* 96908*/      OPC_RecordChild0, // #0 = $Dm
/* 96909*/      OPC_SwitchType /*7 cases */, 17, MVT::f64,// ->96929
/* 96912*/        OPC_CheckPatternPredicate, 26, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base())
/* 96914*/        OPC_EmitInteger, MVT::i32, 14, 
/* 96917*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96920*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VNEGD), 0,
                      MVT::f64, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (fneg:{ *:[f64] } DPR:{ *:[f64] }:$Dm) - Complexity = 3
                  // Dst: (VNEGD:{ *:[f64] } DPR:{ *:[f64] }:$Dm)
/* 96929*/      /*SwitchType*/ 89, MVT::f32,// ->97020
/* 96931*/        OPC_Scope, 17, /*->96950*/ // 2 children in Scope
/* 96933*/          OPC_CheckPatternPredicate, 27, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base())
/* 96935*/          OPC_EmitInteger, MVT::i32, 14, 
/* 96938*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96941*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VNEGS), 0,
                        MVT::f32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (fneg:{ *:[f32] } SPR:{ *:[f32] }:$Sm) - Complexity = 3
                    // Dst: (VNEGS:{ *:[f32] } SPR:{ *:[f32] }:$Sm)
/* 96950*/        /*Scope*/ 68, /*->97019*/
/* 96951*/          OPC_CheckPatternPredicate, 80, // (Subtarget->hasNEON()) && (Subtarget->useNEONForSinglePrecisionFP())
/* 96953*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v2f32, 0/*#Ops*/,  // Results = #1
/* 96959*/          OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 96962*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::v2f32, 2/*#Ops*/, 1, 2,  // Results = #3
/* 96970*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 96973*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v2f32, 3/*#Ops*/, 3, 0, 4,  // Results = #5
/* 96982*/          OPC_EmitInteger, MVT::i32, 14, 
/* 96985*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 96988*/          OPC_EmitNode1, TARGET_VAL(ARM::VNEGfd), 0,
                        MVT::f64, 3/*#Ops*/, 5, 6, 7,  // Results = #8
/* 96997*/          OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 97000*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::v2f32, 2/*#Ops*/, 8, 9,  // Results = #10
/* 97008*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 97011*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::f32, 2/*#Ops*/, 10, 11, 
                    // Src: (fneg:{ *:[f32] } SPR:{ *:[f32] }:$a) - Complexity = 3
                    // Dst: (EXTRACT_SUBREG:{ *:[f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (VNEGfd:{ *:[f64] } (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$a, ssub_0:{ *:[i32] })), DPR_VFP2:{ *:[i32] }), ssub_0:{ *:[i32] })
/* 97019*/        0, /*End of Scope*/
/* 97020*/      /*SwitchType*/ 17, MVT::f16,// ->97039
/* 97022*/        OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 97024*/        OPC_EmitInteger, MVT::i32, 14, 
/* 97027*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97030*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VNEGH), 0,
                      MVT::f16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (fneg:{ *:[f16] } HPR:{ *:[f16] }:$Sm) - Complexity = 3
                  // Dst: (VNEGH:{ *:[f16] } HPR:{ *:[f16] }:$Sm)
/* 97039*/      /*SwitchType*/ 17, MVT::v2f32,// ->97058
/* 97041*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 97043*/        OPC_EmitInteger, MVT::i32, 14, 
/* 97046*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97049*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VNEGfd), 0,
                      MVT::v2f32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (fneg:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vm) - Complexity = 3
                  // Dst: (VNEGfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vm)
/* 97058*/      /*SwitchType*/ 45, MVT::v4f32,// ->97105
/* 97060*/        OPC_Scope, 17, /*->97079*/ // 2 children in Scope
/* 97062*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 97064*/          OPC_EmitInteger, MVT::i32, 14, 
/* 97067*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97070*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VNEGf32q), 0,
                        MVT::v4f32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (fneg:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vm) - Complexity = 3
                    // Dst: (VNEGf32q:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vm)
/* 97079*/        /*Scope*/ 24, /*->97104*/
/* 97080*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 97082*/          OPC_EmitInteger, MVT::i32, 0, 
/* 97085*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97088*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 97094*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VNEGf32), 0,
                        MVT::v4f32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (fneg:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$src) - Complexity = 3
                    // Dst: (MVE_VNEGf32:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$src)
/* 97104*/        0, /*End of Scope*/
/* 97105*/      /*SwitchType*/ 17, MVT::v4f16,// ->97124
/* 97107*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 97109*/        OPC_EmitInteger, MVT::i32, 14, 
/* 97112*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97115*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VNEGhd), 0,
                      MVT::v4f16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (fneg:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vm) - Complexity = 3
                  // Dst: (VNEGhd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vm)
/* 97124*/      /*SwitchType*/ 45, MVT::v8f16,// ->97171
/* 97126*/        OPC_Scope, 17, /*->97145*/ // 2 children in Scope
/* 97128*/          OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 97130*/          OPC_EmitInteger, MVT::i32, 14, 
/* 97133*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97136*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VNEGhq), 0,
                        MVT::v8f16, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (fneg:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vm) - Complexity = 3
                    // Dst: (VNEGhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vm)
/* 97145*/        /*Scope*/ 24, /*->97170*/
/* 97146*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 97148*/          OPC_EmitInteger, MVT::i32, 0, 
/* 97151*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97154*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 97160*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VNEGf16), 0,
                        MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (fneg:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$src) - Complexity = 3
                    // Dst: (MVE_VNEGf16:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$src)
/* 97170*/        0, /*End of Scope*/
/* 97171*/      0, // EndSwitchType
/* 97172*/    0, /*End of Scope*/
/* 97173*/  /*SwitchOpcode*/ 111|128,9/*1263*/, TARGET_VAL(ISD::FMUL),// ->98440
/* 97177*/    OPC_Scope, 49, /*->97228*/ // 8 children in Scope
/* 97179*/      OPC_MoveChild0,
/* 97180*/      OPC_CheckOpcode, TARGET_VAL(ISD::FNEG),
/* 97183*/      OPC_RecordChild0, // #0 = $a
/* 97184*/      OPC_MoveParent,
/* 97185*/      OPC_RecordChild1, // #1 = $b
/* 97186*/      OPC_SwitchType /*2 cases */, 18, MVT::f64,// ->97207
/* 97189*/        OPC_CheckPatternPredicate, 116, // (Subtarget->hasFP64()) && (!TM.Options.HonorSignDependentRoundingFPMath())
/* 97191*/        OPC_EmitInteger, MVT::i32, 14, 
/* 97194*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97197*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VNMULD), 0,
                      MVT::f64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (fmul:{ *:[f64] } (fneg:{ *:[f64] } DPR:{ *:[f64] }:$a), DPR:{ *:[f64] }:$b) - Complexity = 6
                  // Dst: (VNMULD:{ *:[f64] } DPR:{ *:[f64] }:$a, DPR:{ *:[f64] }:$b)
/* 97207*/      /*SwitchType*/ 18, MVT::f32,// ->97227
/* 97209*/        OPC_CheckPatternPredicate, 117, // (!TM.Options.HonorSignDependentRoundingFPMath())
/* 97211*/        OPC_EmitInteger, MVT::i32, 14, 
/* 97214*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97217*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VNMULS), 0,
                      MVT::f32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (fmul:{ *:[f32] } (fneg:{ *:[f32] } SPR:{ *:[f32] }:$a), SPR:{ *:[f32] }:$b) - Complexity = 6
                  // Dst: (VNMULS:{ *:[f32] } SPR:{ *:[f32] }:$a, SPR:{ *:[f32] }:$b)
/* 97227*/      0, // EndSwitchType
/* 97228*/    /*Scope*/ 87|128,2/*343*/, /*->97573*/
/* 97230*/      OPC_RecordChild0, // #0 = $b
/* 97231*/      OPC_Scope, 48, /*->97281*/ // 3 children in Scope
/* 97233*/        OPC_MoveChild1,
/* 97234*/        OPC_CheckOpcode, TARGET_VAL(ISD::FNEG),
/* 97237*/        OPC_RecordChild0, // #1 = $a
/* 97238*/        OPC_MoveParent,
/* 97239*/        OPC_SwitchType /*2 cases */, 18, MVT::f64,// ->97260
/* 97242*/          OPC_CheckPatternPredicate, 116, // (Subtarget->hasFP64()) && (!TM.Options.HonorSignDependentRoundingFPMath())
/* 97244*/          OPC_EmitInteger, MVT::i32, 14, 
/* 97247*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97250*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VNMULD), 0,
                        MVT::f64, 4/*#Ops*/, 1, 0, 2, 3, 
                    // Src: (fmul:{ *:[f64] } DPR:{ *:[f64] }:$b, (fneg:{ *:[f64] } DPR:{ *:[f64] }:$a)) - Complexity = 6
                    // Dst: (VNMULD:{ *:[f64] } DPR:{ *:[f64] }:$a, DPR:{ *:[f64] }:$b)
/* 97260*/        /*SwitchType*/ 18, MVT::f32,// ->97280
/* 97262*/          OPC_CheckPatternPredicate, 117, // (!TM.Options.HonorSignDependentRoundingFPMath())
/* 97264*/          OPC_EmitInteger, MVT::i32, 14, 
/* 97267*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97270*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VNMULS), 0,
                        MVT::f32, 4/*#Ops*/, 1, 0, 2, 3, 
                    // Src: (fmul:{ *:[f32] } SPR:{ *:[f32] }:$b, (fneg:{ *:[f32] } SPR:{ *:[f32] }:$a)) - Complexity = 6
                    // Dst: (VNMULS:{ *:[f32] } SPR:{ *:[f32] }:$a, SPR:{ *:[f32] }:$b)
/* 97280*/        0, // EndSwitchType
/* 97281*/      /*Scope*/ 37|128,1/*165*/, /*->97448*/
/* 97283*/        OPC_RecordChild1, // #1 = $Dm
/* 97284*/        OPC_SwitchType /*3 cases */, 18, MVT::f64,// ->97305
/* 97287*/          OPC_CheckPatternPredicate, 26, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base())
/* 97289*/          OPC_EmitInteger, MVT::i32, 14, 
/* 97292*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97295*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULD), 0,
                        MVT::f64, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (fmul:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm) - Complexity = 3
                    // Dst: (VMULD:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 97305*/        /*SwitchType*/ 120, MVT::f32,// ->97427
/* 97307*/          OPC_Scope, 18, /*->97327*/ // 2 children in Scope
/* 97309*/            OPC_CheckPatternPredicate, 27, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base())
/* 97311*/            OPC_EmitInteger, MVT::i32, 14, 
/* 97314*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97317*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULS), 0,
                          MVT::f32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (fmul:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm) - Complexity = 3
                      // Dst: (VMULS:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 97327*/          /*Scope*/ 98, /*->97426*/
/* 97328*/            OPC_CheckPatternPredicate, 80, // (Subtarget->hasNEON()) && (Subtarget->useNEONForSinglePrecisionFP())
/* 97330*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v2f32, 0/*#Ops*/,  // Results = #2
/* 97336*/            OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 97339*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                          MVT::v2f32, 2/*#Ops*/, 2, 3,  // Results = #4
/* 97347*/            OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 97350*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                          MVT::v2f32, 3/*#Ops*/, 4, 0, 5,  // Results = #6
/* 97359*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v2f32, 0/*#Ops*/,  // Results = #7
/* 97365*/            OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 97368*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                          MVT::v2f32, 2/*#Ops*/, 7, 8,  // Results = #9
/* 97376*/            OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 97379*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                          MVT::v2f32, 3/*#Ops*/, 9, 1, 10,  // Results = #11
/* 97388*/            OPC_EmitInteger, MVT::i32, 14, 
/* 97391*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97394*/            OPC_EmitNode1, TARGET_VAL(ARM::VMULfd), 0,
                          MVT::f64, 4/*#Ops*/, 6, 11, 12, 13,  // Results = #14
/* 97404*/            OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 97407*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                          MVT::v2f32, 2/*#Ops*/, 14, 15,  // Results = #16
/* 97415*/            OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 97418*/            OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                          MVT::f32, 2/*#Ops*/, 16, 17, 
                      // Src: (fmul:{ *:[f32] } SPR:{ *:[f32] }:$a, SPR:{ *:[f32] }:$b) - Complexity = 3
                      // Dst: (EXTRACT_SUBREG:{ *:[f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (VMULfd:{ *:[f64] } (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$a, ssub_0:{ *:[i32] }), (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$b, ssub_0:{ *:[i32] })), DPR_VFP2:{ *:[i32] }), ssub_0:{ *:[i32] })
/* 97426*/          0, /*End of Scope*/
/* 97427*/        /*SwitchType*/ 18, MVT::f16,// ->97447
/* 97429*/          OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 97431*/          OPC_EmitInteger, MVT::i32, 14, 
/* 97434*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97437*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULH), 0,
                        MVT::f16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (fmul:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm) - Complexity = 3
                    // Dst: (VMULH:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)
/* 97447*/        0, // EndSwitchType
/* 97448*/      /*Scope*/ 123, /*->97572*/
/* 97449*/        OPC_MoveChild1,
/* 97450*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 97453*/        OPC_RecordChild0, // #1 = $Vm
/* 97454*/        OPC_Scope, 57, /*->97513*/ // 2 children in Scope
/* 97456*/          OPC_CheckChild0Type, MVT::v2f32,
/* 97458*/          OPC_RecordChild1, // #2 = $lane
/* 97459*/          OPC_MoveChild1,
/* 97460*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 97463*/          OPC_MoveParent,
/* 97464*/          OPC_MoveParent,
/* 97465*/          OPC_SwitchType /*2 cases */, 21, MVT::v2f32,// ->97489
/* 97468*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 97470*/            OPC_EmitConvertToTarget, 2,
/* 97472*/            OPC_EmitInteger, MVT::i32, 14, 
/* 97475*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97478*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslfd), 0,
                          MVT::v2f32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                      // Src: (fmul:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, (ARMvduplane:{ *:[v2f32] } DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane)) - Complexity = 9
                      // Dst: (VMULslfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 97489*/          /*SwitchType*/ 21, MVT::v4f32,// ->97512
/* 97491*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 97493*/            OPC_EmitConvertToTarget, 2,
/* 97495*/            OPC_EmitInteger, MVT::i32, 14, 
/* 97498*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97501*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslfq), 0,
                          MVT::v4f32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                      // Src: (fmul:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, (ARMvduplane:{ *:[v4f32] } DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane)) - Complexity = 9
                      // Dst: (VMULslfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 97512*/          0, // EndSwitchType
/* 97513*/        /*Scope*/ 57, /*->97571*/
/* 97514*/          OPC_CheckChild0Type, MVT::v4f16,
/* 97516*/          OPC_RecordChild1, // #2 = $lane
/* 97517*/          OPC_MoveChild1,
/* 97518*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 97521*/          OPC_MoveParent,
/* 97522*/          OPC_MoveParent,
/* 97523*/          OPC_SwitchType /*2 cases */, 21, MVT::v4f16,// ->97547
/* 97526*/            OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 97528*/            OPC_EmitConvertToTarget, 2,
/* 97530*/            OPC_EmitInteger, MVT::i32, 14, 
/* 97533*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97536*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslhd), 0,
                          MVT::v4f16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                      // Src: (fmul:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, (ARMvduplane:{ *:[v4f16] } DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane)) - Complexity = 9
                      // Dst: (VMULslhd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 97547*/          /*SwitchType*/ 21, MVT::v8f16,// ->97570
/* 97549*/            OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 97551*/            OPC_EmitConvertToTarget, 2,
/* 97553*/            OPC_EmitInteger, MVT::i32, 14, 
/* 97556*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97559*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslhq), 0,
                          MVT::v8f16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                      // Src: (fmul:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, (ARMvduplane:{ *:[v8f16] } DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane)) - Complexity = 9
                      // Dst: (VMULslhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 97570*/          0, // EndSwitchType
/* 97571*/        0, /*End of Scope*/
/* 97572*/      0, /*End of Scope*/
/* 97573*/    /*Scope*/ 125, /*->97699*/
/* 97574*/      OPC_MoveChild0,
/* 97575*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 97578*/      OPC_RecordChild0, // #0 = $Vm
/* 97579*/      OPC_Scope, 58, /*->97639*/ // 2 children in Scope
/* 97581*/        OPC_CheckChild0Type, MVT::v2f32,
/* 97583*/        OPC_RecordChild1, // #1 = $lane
/* 97584*/        OPC_MoveChild1,
/* 97585*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 97588*/        OPC_MoveParent,
/* 97589*/        OPC_MoveParent,
/* 97590*/        OPC_RecordChild1, // #2 = $Vn
/* 97591*/        OPC_SwitchType /*2 cases */, 21, MVT::v2f32,// ->97615
/* 97594*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 97596*/          OPC_EmitConvertToTarget, 1,
/* 97598*/          OPC_EmitInteger, MVT::i32, 14, 
/* 97601*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97604*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslfd), 0,
                        MVT::v2f32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (fmul:{ *:[v2f32] } (ARMvduplane:{ *:[v2f32] } DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v2f32] }:$Vn) - Complexity = 9
                    // Dst: (VMULslfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 97615*/        /*SwitchType*/ 21, MVT::v4f32,// ->97638
/* 97617*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 97619*/          OPC_EmitConvertToTarget, 1,
/* 97621*/          OPC_EmitInteger, MVT::i32, 14, 
/* 97624*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97627*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslfq), 0,
                        MVT::v4f32, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (fmul:{ *:[v4f32] } (ARMvduplane:{ *:[v4f32] } DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane), QPR:{ *:[v4f32] }:$Vn) - Complexity = 9
                    // Dst: (VMULslfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, DPR_VFP2:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 97638*/        0, // EndSwitchType
/* 97639*/      /*Scope*/ 58, /*->97698*/
/* 97640*/        OPC_CheckChild0Type, MVT::v4f16,
/* 97642*/        OPC_RecordChild1, // #1 = $lane
/* 97643*/        OPC_MoveChild1,
/* 97644*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 97647*/        OPC_MoveParent,
/* 97648*/        OPC_MoveParent,
/* 97649*/        OPC_RecordChild1, // #2 = $Vn
/* 97650*/        OPC_SwitchType /*2 cases */, 21, MVT::v4f16,// ->97674
/* 97653*/          OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 97655*/          OPC_EmitConvertToTarget, 1,
/* 97657*/          OPC_EmitInteger, MVT::i32, 14, 
/* 97660*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97663*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslhd), 0,
                        MVT::v4f16, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (fmul:{ *:[v4f16] } (ARMvduplane:{ *:[v4f16] } DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane), DPR:{ *:[v4f16] }:$Vn) - Complexity = 9
                    // Dst: (VMULslhd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 97674*/        /*SwitchType*/ 21, MVT::v8f16,// ->97697
/* 97676*/          OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 97678*/          OPC_EmitConvertToTarget, 1,
/* 97680*/          OPC_EmitInteger, MVT::i32, 14, 
/* 97683*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97686*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslhq), 0,
                        MVT::v8f16, 5/*#Ops*/, 2, 0, 3, 4, 5, 
                    // Src: (fmul:{ *:[v8f16] } (ARMvduplane:{ *:[v8f16] } DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane), QPR:{ *:[v8f16] }:$Vn) - Complexity = 9
                    // Dst: (VMULslhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, DPR_8:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane)
/* 97697*/        0, // EndSwitchType
/* 97698*/      0, /*End of Scope*/
/* 97699*/    /*Scope*/ 106, /*->97806*/
/* 97700*/      OPC_RecordChild0, // #0 = $src1
/* 97701*/      OPC_MoveChild1,
/* 97702*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 97705*/      OPC_RecordChild0, // #1 = $src2
/* 97706*/      OPC_Scope, 48, /*->97756*/ // 2 children in Scope
/* 97708*/        OPC_CheckChild0Type, MVT::v4f32,
/* 97710*/        OPC_RecordChild1, // #2 = $lane
/* 97711*/        OPC_MoveChild1,
/* 97712*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 97715*/        OPC_MoveParent,
/* 97716*/        OPC_MoveParent,
/* 97717*/        OPC_CheckType, MVT::v4f32,
/* 97719*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 97721*/        OPC_EmitConvertToTarget, 2,
/* 97723*/        OPC_EmitNodeXForm, 7, 3, // DSubReg_i32_reg
/* 97726*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v2f32, 2/*#Ops*/, 1, 4,  // Results = #5
/* 97734*/        OPC_EmitConvertToTarget, 2,
/* 97736*/        OPC_EmitNodeXForm, 8, 6, // SubReg_i32_lane
/* 97739*/        OPC_EmitInteger, MVT::i32, 14, 
/* 97742*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97745*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslfq), 0,
                      MVT::v4f32, 5/*#Ops*/, 0, 5, 7, 8, 9, 
                  // Src: (fmul:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, (ARMvduplane:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src2, (imm:{ *:[i32] }):$lane)) - Complexity = 9
                  // Dst: (VMULslfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, (EXTRACT_SUBREG:{ *:[v2f32] } QPR:{ *:[v4f32] }:$src2, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 97756*/      /*Scope*/ 48, /*->97805*/
/* 97757*/        OPC_CheckChild0Type, MVT::v8f16,
/* 97759*/        OPC_RecordChild1, // #2 = $lane
/* 97760*/        OPC_MoveChild1,
/* 97761*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 97764*/        OPC_MoveParent,
/* 97765*/        OPC_MoveParent,
/* 97766*/        OPC_CheckType, MVT::v8f16,
/* 97768*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 97770*/        OPC_EmitConvertToTarget, 2,
/* 97772*/        OPC_EmitNodeXForm, 5, 3, // DSubReg_i16_reg
/* 97775*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v4f16, 2/*#Ops*/, 1, 4,  // Results = #5
/* 97783*/        OPC_EmitConvertToTarget, 2,
/* 97785*/        OPC_EmitNodeXForm, 6, 6, // SubReg_i16_lane
/* 97788*/        OPC_EmitInteger, MVT::i32, 14, 
/* 97791*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97794*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslhq), 0,
                      MVT::v8f16, 5/*#Ops*/, 0, 5, 7, 8, 9, 
                  // Src: (fmul:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, (ARMvduplane:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src2, (imm:{ *:[i32] }):$lane)) - Complexity = 9
                  // Dst: (VMULslhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, (EXTRACT_SUBREG:{ *:[v4f16] } QPR:{ *:[v8f16] }:$src2, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 97805*/      0, /*End of Scope*/
/* 97806*/    /*Scope*/ 107, /*->97914*/
/* 97807*/      OPC_MoveChild0,
/* 97808*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/* 97811*/      OPC_RecordChild0, // #0 = $src2
/* 97812*/      OPC_Scope, 49, /*->97863*/ // 2 children in Scope
/* 97814*/        OPC_CheckChild0Type, MVT::v4f32,
/* 97816*/        OPC_RecordChild1, // #1 = $lane
/* 97817*/        OPC_MoveChild1,
/* 97818*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 97821*/        OPC_MoveParent,
/* 97822*/        OPC_MoveParent,
/* 97823*/        OPC_RecordChild1, // #2 = $src1
/* 97824*/        OPC_CheckType, MVT::v4f32,
/* 97826*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 97828*/        OPC_EmitConvertToTarget, 1,
/* 97830*/        OPC_EmitNodeXForm, 7, 3, // DSubReg_i32_reg
/* 97833*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v2f32, 2/*#Ops*/, 0, 4,  // Results = #5
/* 97841*/        OPC_EmitConvertToTarget, 1,
/* 97843*/        OPC_EmitNodeXForm, 8, 6, // SubReg_i32_lane
/* 97846*/        OPC_EmitInteger, MVT::i32, 14, 
/* 97849*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97852*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslfq), 0,
                      MVT::v4f32, 5/*#Ops*/, 2, 5, 7, 8, 9, 
                  // Src: (fmul:{ *:[v4f32] } (ARMvduplane:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src2, (imm:{ *:[i32] }):$lane), QPR:{ *:[v4f32] }:$src1) - Complexity = 9
                  // Dst: (VMULslfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, (EXTRACT_SUBREG:{ *:[v2f32] } QPR:{ *:[v4f32] }:$src2, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 97863*/      /*Scope*/ 49, /*->97913*/
/* 97864*/        OPC_CheckChild0Type, MVT::v8f16,
/* 97866*/        OPC_RecordChild1, // #1 = $lane
/* 97867*/        OPC_MoveChild1,
/* 97868*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/* 97871*/        OPC_MoveParent,
/* 97872*/        OPC_MoveParent,
/* 97873*/        OPC_RecordChild1, // #2 = $src1
/* 97874*/        OPC_CheckType, MVT::v8f16,
/* 97876*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 97878*/        OPC_EmitConvertToTarget, 1,
/* 97880*/        OPC_EmitNodeXForm, 5, 3, // DSubReg_i16_reg
/* 97883*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v4f16, 2/*#Ops*/, 0, 4,  // Results = #5
/* 97891*/        OPC_EmitConvertToTarget, 1,
/* 97893*/        OPC_EmitNodeXForm, 6, 6, // SubReg_i16_lane
/* 97896*/        OPC_EmitInteger, MVT::i32, 14, 
/* 97899*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97902*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslhq), 0,
                      MVT::v8f16, 5/*#Ops*/, 2, 5, 7, 8, 9, 
                  // Src: (fmul:{ *:[v8f16] } (ARMvduplane:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src2, (imm:{ *:[i32] }):$lane), QPR:{ *:[v8f16] }:$src1) - Complexity = 9
                  // Dst: (VMULslhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, (EXTRACT_SUBREG:{ *:[v4f16] } QPR:{ *:[v8f16] }:$src2, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/* 97913*/      0, /*End of Scope*/
/* 97914*/    /*Scope*/ 60|128,1/*188*/, /*->98104*/
/* 97916*/      OPC_RecordChild0, // #0 = $Rn
/* 97917*/      OPC_MoveChild1,
/* 97918*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/* 97921*/      OPC_RecordChild0, // #1 = $Rm
/* 97922*/      OPC_Scope, 89, /*->98013*/ // 2 children in Scope
/* 97924*/        OPC_CheckChild0Type, MVT::f32,
/* 97926*/        OPC_MoveParent,
/* 97927*/        OPC_SwitchType /*2 cases */, 40, MVT::v2f32,// ->97970
/* 97930*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 97932*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v2f32, 0/*#Ops*/,  // Results = #2
/* 97938*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 97941*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v2f32, 3/*#Ops*/, 2, 1, 3,  // Results = #4
/* 97950*/          OPC_EmitInteger, MVT::i32, 0, 
/* 97953*/          OPC_EmitInteger, MVT::i32, 14, 
/* 97956*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 97959*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslfd), 0,
                        MVT::v2f32, 5/*#Ops*/, 0, 4, 5, 6, 7, 
                    // Src: (fmul:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Rn, (ARMvdup:{ *:[v2f32] } SPR:{ *:[f32] }:$Rm)) - Complexity = 6
                    // Dst: (VMULslfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Rn, (INSERT_SUBREG:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), SPR:{ *:[f32] }:$Rm, ssub_0:{ *:[i32] }), 0:{ *:[i32] })
/* 97970*/        /*SwitchType*/ 40, MVT::v4f32,// ->98012
/* 97972*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 97974*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v2f32, 0/*#Ops*/,  // Results = #2
/* 97980*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 97983*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v2f32, 3/*#Ops*/, 2, 1, 3,  // Results = #4
/* 97992*/          OPC_EmitInteger, MVT::i32, 0, 
/* 97995*/          OPC_EmitInteger, MVT::i32, 14, 
/* 97998*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98001*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslfq), 0,
                        MVT::v4f32, 5/*#Ops*/, 0, 4, 5, 6, 7, 
                    // Src: (fmul:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Rn, (ARMvdup:{ *:[v4f32] } SPR:{ *:[f32] }:$Rm)) - Complexity = 6
                    // Dst: (VMULslfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Rn, (INSERT_SUBREG:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), SPR:{ *:[f32] }:$Rm, ssub_0:{ *:[i32] }), 0:{ *:[i32] })
/* 98012*/        0, // EndSwitchType
/* 98013*/      /*Scope*/ 89, /*->98103*/
/* 98014*/        OPC_CheckChild0Type, MVT::f16,
/* 98016*/        OPC_MoveParent,
/* 98017*/        OPC_SwitchType /*2 cases */, 40, MVT::v4f16,// ->98060
/* 98020*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 98022*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4f16, 0/*#Ops*/,  // Results = #2
/* 98028*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 98031*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v4f16, 3/*#Ops*/, 2, 1, 3,  // Results = #4
/* 98040*/          OPC_EmitInteger, MVT::i32, 0, 
/* 98043*/          OPC_EmitInteger, MVT::i32, 14, 
/* 98046*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98049*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslhd), 0,
                        MVT::v4f16, 5/*#Ops*/, 0, 4, 5, 6, 7, 
                    // Src: (fmul:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Rn, (ARMvdup:{ *:[v4f16] } HPR:{ *:[f16] }:$Rm)) - Complexity = 6
                    // Dst: (VMULslhd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Rn, (INSERT_SUBREG:{ *:[v4f16] } (IMPLICIT_DEF:{ *:[v4f16] }), HPR:{ *:[f16] }:$Rm, ssub_0:{ *:[i32] }), 0:{ *:[i32] })
/* 98060*/        /*SwitchType*/ 40, MVT::v8f16,// ->98102
/* 98062*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 98064*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4f16, 0/*#Ops*/,  // Results = #2
/* 98070*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 98073*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v4f16, 3/*#Ops*/, 2, 1, 3,  // Results = #4
/* 98082*/          OPC_EmitInteger, MVT::i32, 0, 
/* 98085*/          OPC_EmitInteger, MVT::i32, 14, 
/* 98088*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98091*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslhq), 0,
                        MVT::v8f16, 5/*#Ops*/, 0, 4, 5, 6, 7, 
                    // Src: (fmul:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Rn, (ARMvdup:{ *:[v8f16] } HPR:{ *:[f16] }:$Rm)) - Complexity = 6
                    // Dst: (VMULslhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Rn, (INSERT_SUBREG:{ *:[v4f16] } (IMPLICIT_DEF:{ *:[v4f16] }), HPR:{ *:[f16] }:$Rm, ssub_0:{ *:[i32] }), 0:{ *:[i32] })
/* 98102*/        0, // EndSwitchType
/* 98103*/      0, /*End of Scope*/
/* 98104*/    /*Scope*/ 61|128,1/*189*/, /*->98295*/
/* 98106*/      OPC_MoveChild0,
/* 98107*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/* 98110*/      OPC_RecordChild0, // #0 = $Rm
/* 98111*/      OPC_Scope, 90, /*->98203*/ // 2 children in Scope
/* 98113*/        OPC_CheckChild0Type, MVT::f32,
/* 98115*/        OPC_MoveParent,
/* 98116*/        OPC_RecordChild1, // #1 = $Rn
/* 98117*/        OPC_SwitchType /*2 cases */, 40, MVT::v2f32,// ->98160
/* 98120*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 98122*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v2f32, 0/*#Ops*/,  // Results = #2
/* 98128*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 98131*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v2f32, 3/*#Ops*/, 2, 0, 3,  // Results = #4
/* 98140*/          OPC_EmitInteger, MVT::i32, 0, 
/* 98143*/          OPC_EmitInteger, MVT::i32, 14, 
/* 98146*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98149*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslfd), 0,
                        MVT::v2f32, 5/*#Ops*/, 1, 4, 5, 6, 7, 
                    // Src: (fmul:{ *:[v2f32] } (ARMvdup:{ *:[v2f32] } SPR:{ *:[f32] }:$Rm), DPR:{ *:[v2f32] }:$Rn) - Complexity = 6
                    // Dst: (VMULslfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Rn, (INSERT_SUBREG:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), SPR:{ *:[f32] }:$Rm, ssub_0:{ *:[i32] }), 0:{ *:[i32] })
/* 98160*/        /*SwitchType*/ 40, MVT::v4f32,// ->98202
/* 98162*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 98164*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v2f32, 0/*#Ops*/,  // Results = #2
/* 98170*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 98173*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v2f32, 3/*#Ops*/, 2, 0, 3,  // Results = #4
/* 98182*/          OPC_EmitInteger, MVT::i32, 0, 
/* 98185*/          OPC_EmitInteger, MVT::i32, 14, 
/* 98188*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98191*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslfq), 0,
                        MVT::v4f32, 5/*#Ops*/, 1, 4, 5, 6, 7, 
                    // Src: (fmul:{ *:[v4f32] } (ARMvdup:{ *:[v4f32] } SPR:{ *:[f32] }:$Rm), QPR:{ *:[v4f32] }:$Rn) - Complexity = 6
                    // Dst: (VMULslfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Rn, (INSERT_SUBREG:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), SPR:{ *:[f32] }:$Rm, ssub_0:{ *:[i32] }), 0:{ *:[i32] })
/* 98202*/        0, // EndSwitchType
/* 98203*/      /*Scope*/ 90, /*->98294*/
/* 98204*/        OPC_CheckChild0Type, MVT::f16,
/* 98206*/        OPC_MoveParent,
/* 98207*/        OPC_RecordChild1, // #1 = $Rn
/* 98208*/        OPC_SwitchType /*2 cases */, 40, MVT::v4f16,// ->98251
/* 98211*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 98213*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4f16, 0/*#Ops*/,  // Results = #2
/* 98219*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 98222*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v4f16, 3/*#Ops*/, 2, 0, 3,  // Results = #4
/* 98231*/          OPC_EmitInteger, MVT::i32, 0, 
/* 98234*/          OPC_EmitInteger, MVT::i32, 14, 
/* 98237*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98240*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslhd), 0,
                        MVT::v4f16, 5/*#Ops*/, 1, 4, 5, 6, 7, 
                    // Src: (fmul:{ *:[v4f16] } (ARMvdup:{ *:[v4f16] } HPR:{ *:[f16] }:$Rm), DPR:{ *:[v4f16] }:$Rn) - Complexity = 6
                    // Dst: (VMULslhd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Rn, (INSERT_SUBREG:{ *:[v4f16] } (IMPLICIT_DEF:{ *:[v4f16] }), HPR:{ *:[f16] }:$Rm, ssub_0:{ *:[i32] }), 0:{ *:[i32] })
/* 98251*/        /*SwitchType*/ 40, MVT::v8f16,// ->98293
/* 98253*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 98255*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4f16, 0/*#Ops*/,  // Results = #2
/* 98261*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 98264*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v4f16, 3/*#Ops*/, 2, 0, 3,  // Results = #4
/* 98273*/          OPC_EmitInteger, MVT::i32, 0, 
/* 98276*/          OPC_EmitInteger, MVT::i32, 14, 
/* 98279*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98282*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULslhq), 0,
                        MVT::v8f16, 5/*#Ops*/, 1, 4, 5, 6, 7, 
                    // Src: (fmul:{ *:[v8f16] } (ARMvdup:{ *:[v8f16] } HPR:{ *:[f16] }:$Rm), QPR:{ *:[v8f16] }:$Rn) - Complexity = 6
                    // Dst: (VMULslhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Rn, (INSERT_SUBREG:{ *:[v4f16] } (IMPLICIT_DEF:{ *:[v4f16] }), HPR:{ *:[f16] }:$Rm, ssub_0:{ *:[i32] }), 0:{ *:[i32] })
/* 98293*/        0, // EndSwitchType
/* 98294*/      0, /*End of Scope*/
/* 98295*/    /*Scope*/ 14|128,1/*142*/, /*->98439*/
/* 98297*/      OPC_RecordChild0, // #0 = $Vn
/* 98298*/      OPC_RecordChild1, // #1 = $Vm
/* 98299*/      OPC_SwitchType /*4 cases */, 18, MVT::v2f32,// ->98320
/* 98302*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 98304*/        OPC_EmitInteger, MVT::i32, 14, 
/* 98307*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98310*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULfd), 0,
                      MVT::v2f32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (fmul:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm) - Complexity = 3
                  // Dst: (VMULfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/* 98320*/      /*SwitchType*/ 47, MVT::v4f32,// ->98369
/* 98322*/        OPC_Scope, 18, /*->98342*/ // 2 children in Scope
/* 98324*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 98326*/          OPC_EmitInteger, MVT::i32, 14, 
/* 98329*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98332*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULfq), 0,
                        MVT::v4f32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (fmul:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm) - Complexity = 3
                    // Dst: (VMULfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)
/* 98342*/        /*Scope*/ 25, /*->98368*/
/* 98343*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 98345*/          OPC_EmitInteger, MVT::i32, 0, 
/* 98348*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98351*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 98357*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMULf32), 0,
                        MVT::v4f32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (fmul:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$val1, MQPR:{ *:[v4f32] }:$val2) - Complexity = 3
                    // Dst: (MVE_VMULf32:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$val1, MQPR:{ *:[v4f32] }:$val2)
/* 98368*/        0, /*End of Scope*/
/* 98369*/      /*SwitchType*/ 18, MVT::v4f16,// ->98389
/* 98371*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 98373*/        OPC_EmitInteger, MVT::i32, 14, 
/* 98376*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98379*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULhd), 0,
                      MVT::v4f16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (fmul:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm) - Complexity = 3
                  // Dst: (VMULhd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/* 98389*/      /*SwitchType*/ 47, MVT::v8f16,// ->98438
/* 98391*/        OPC_Scope, 18, /*->98411*/ // 2 children in Scope
/* 98393*/          OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 98395*/          OPC_EmitInteger, MVT::i32, 14, 
/* 98398*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98401*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULhq), 0,
                        MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (fmul:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm) - Complexity = 3
                    // Dst: (VMULhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)
/* 98411*/        /*Scope*/ 25, /*->98437*/
/* 98412*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 98414*/          OPC_EmitInteger, MVT::i32, 0, 
/* 98417*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98420*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 98426*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMULf16), 0,
                        MVT::v8f16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (fmul:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$val1, MQPR:{ *:[v8f16] }:$val2) - Complexity = 3
                    // Dst: (MVE_VMULf16:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$val1, MQPR:{ *:[v8f16] }:$val2)
/* 98437*/        0, /*End of Scope*/
/* 98438*/      0, // EndSwitchType
/* 98439*/    0, /*End of Scope*/
/* 98440*/  /*SwitchOpcode*/ 106|128,2/*362*/, TARGET_VAL(ISD::FABS),// ->98806
/* 98444*/    OPC_Scope, 93, /*->98539*/ // 2 children in Scope
/* 98446*/      OPC_MoveChild0,
/* 98447*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVDRR),
/* 98450*/      OPC_RecordChild0, // #0 = $Rl
/* 98451*/      OPC_RecordChild1, // #1 = $Rh
/* 98452*/      OPC_MoveParent,
/* 98453*/      OPC_Scope, 41, /*->98496*/ // 2 children in Scope
/* 98455*/        OPC_CheckPatternPredicate, 3, // (Subtarget->hasV6T2Ops()) && (!Subtarget->isThumb())
/* 98457*/        OPC_EmitInteger, MVT::i32, 127|128,127|128,127|128,127|128,7/*2147483647*/, 
/* 98464*/        OPC_EmitInteger, MVT::i32, 14, 
/* 98467*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98470*/        OPC_EmitNode1, TARGET_VAL(ARM::BFC), 0,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/* 98480*/        OPC_EmitInteger, MVT::i32, 14, 
/* 98483*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98486*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVDRR), 0,
                      MVT::f64, 4/*#Ops*/, 0, 5, 6, 7, 
                  // Src: (fabs:{ *:[f64] } (arm_fmdrr:{ *:[f64] } GPR:{ *:[i32] }:$Rl, GPR:{ *:[i32] }:$Rh)) - Complexity = 6
                  // Dst: (VMOVDRR:{ *:[f64] } GPR:{ *:[i32] }:$Rl, (BFC:{ *:[i32] } GPR:{ *:[i32] }:$Rh, 2147483647:{ *:[i32] }))
/* 98496*/      /*Scope*/ 41, /*->98538*/
/* 98497*/        OPC_CheckPatternPredicate, 59, // (Subtarget->hasV6T2Ops()) && (Subtarget->isThumb2())
/* 98499*/        OPC_EmitInteger, MVT::i32, 127|128,127|128,127|128,127|128,7/*2147483647*/, 
/* 98506*/        OPC_EmitInteger, MVT::i32, 14, 
/* 98509*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98512*/        OPC_EmitNode1, TARGET_VAL(ARM::t2BFC), 0,
                      MVT::i32, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/* 98522*/        OPC_EmitInteger, MVT::i32, 14, 
/* 98525*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98528*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVDRR), 0,
                      MVT::f64, 4/*#Ops*/, 0, 5, 6, 7, 
                  // Src: (fabs:{ *:[f64] } (arm_fmdrr:{ *:[f64] } GPR:{ *:[i32] }:$Rl, GPR:{ *:[i32] }:$Rh)) - Complexity = 6
                  // Dst: (VMOVDRR:{ *:[f64] } GPR:{ *:[i32] }:$Rl, (t2BFC:{ *:[i32] } GPR:{ *:[i32] }:$Rh, 2147483647:{ *:[i32] }))
/* 98538*/      0, /*End of Scope*/
/* 98539*/    /*Scope*/ 8|128,2/*264*/, /*->98805*/
/* 98541*/      OPC_RecordChild0, // #0 = $Dm
/* 98542*/      OPC_SwitchType /*7 cases */, 17, MVT::f64,// ->98562
/* 98545*/        OPC_CheckPatternPredicate, 26, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base())
/* 98547*/        OPC_EmitInteger, MVT::i32, 14, 
/* 98550*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98553*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABSD), 0,
                      MVT::f64, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (fabs:{ *:[f64] } DPR:{ *:[f64] }:$Dm) - Complexity = 3
                  // Dst: (VABSD:{ *:[f64] } DPR:{ *:[f64] }:$Dm)
/* 98562*/      /*SwitchType*/ 89, MVT::f32,// ->98653
/* 98564*/        OPC_Scope, 17, /*->98583*/ // 2 children in Scope
/* 98566*/          OPC_CheckPatternPredicate, 27, // (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base())
/* 98568*/          OPC_EmitInteger, MVT::i32, 14, 
/* 98571*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98574*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABSS), 0,
                        MVT::f32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (fabs:{ *:[f32] } SPR:{ *:[f32] }:$Sm) - Complexity = 3
                    // Dst: (VABSS:{ *:[f32] } SPR:{ *:[f32] }:$Sm)
/* 98583*/        /*Scope*/ 68, /*->98652*/
/* 98584*/          OPC_CheckPatternPredicate, 80, // (Subtarget->hasNEON()) && (Subtarget->useNEONForSinglePrecisionFP())
/* 98586*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v2f32, 0/*#Ops*/,  // Results = #1
/* 98592*/          OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 98595*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::v2f32, 2/*#Ops*/, 1, 2,  // Results = #3
/* 98603*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 98606*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v2f32, 3/*#Ops*/, 3, 0, 4,  // Results = #5
/* 98615*/          OPC_EmitInteger, MVT::i32, 14, 
/* 98618*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98621*/          OPC_EmitNode1, TARGET_VAL(ARM::VABSfd), 0,
                        MVT::f64, 3/*#Ops*/, 5, 6, 7,  // Results = #8
/* 98630*/          OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/* 98633*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::v2f32, 2/*#Ops*/, 8, 9,  // Results = #10
/* 98641*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/* 98644*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::f32, 2/*#Ops*/, 10, 11, 
                    // Src: (fabs:{ *:[f32] } SPR:{ *:[f32] }:$a) - Complexity = 3
                    // Dst: (EXTRACT_SUBREG:{ *:[f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (VABSfd:{ *:[f64] } (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$a, ssub_0:{ *:[i32] })), DPR_VFP2:{ *:[i32] }), ssub_0:{ *:[i32] })
/* 98652*/        0, /*End of Scope*/
/* 98653*/      /*SwitchType*/ 17, MVT::f16,// ->98672
/* 98655*/        OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 98657*/        OPC_EmitInteger, MVT::i32, 14, 
/* 98660*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98663*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABSH), 0,
                      MVT::f16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (fabs:{ *:[f16] } HPR:{ *:[f16] }:$Sm) - Complexity = 3
                  // Dst: (VABSH:{ *:[f16] } HPR:{ *:[f16] }:$Sm)
/* 98672*/      /*SwitchType*/ 17, MVT::v2f32,// ->98691
/* 98674*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 98676*/        OPC_EmitInteger, MVT::i32, 14, 
/* 98679*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98682*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABSfd), 0,
                      MVT::v2f32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (fabs:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vm) - Complexity = 3
                  // Dst: (VABSfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vm)
/* 98691*/      /*SwitchType*/ 45, MVT::v4f32,// ->98738
/* 98693*/        OPC_Scope, 17, /*->98712*/ // 2 children in Scope
/* 98695*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/* 98697*/          OPC_EmitInteger, MVT::i32, 14, 
/* 98700*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98703*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABSfq), 0,
                        MVT::v4f32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (fabs:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vm) - Complexity = 3
                    // Dst: (VABSfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vm)
/* 98712*/        /*Scope*/ 24, /*->98737*/
/* 98713*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 98715*/          OPC_EmitInteger, MVT::i32, 0, 
/* 98718*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98721*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 98727*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VABSf32), 0,
                        MVT::v4f32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (fabs:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$src) - Complexity = 3
                    // Dst: (MVE_VABSf32:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$src)
/* 98737*/        0, /*End of Scope*/
/* 98738*/      /*SwitchType*/ 17, MVT::v4f16,// ->98757
/* 98740*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 98742*/        OPC_EmitInteger, MVT::i32, 14, 
/* 98745*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98748*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABShd), 0,
                      MVT::v4f16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (fabs:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vm) - Complexity = 3
                  // Dst: (VABShd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vm)
/* 98757*/      /*SwitchType*/ 45, MVT::v8f16,// ->98804
/* 98759*/        OPC_Scope, 17, /*->98778*/ // 2 children in Scope
/* 98761*/          OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/* 98763*/          OPC_EmitInteger, MVT::i32, 14, 
/* 98766*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98769*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABShq), 0,
                        MVT::v8f16, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (fabs:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vm) - Complexity = 3
                    // Dst: (VABShq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vm)
/* 98778*/        /*Scope*/ 24, /*->98803*/
/* 98779*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 98781*/          OPC_EmitInteger, MVT::i32, 0, 
/* 98784*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98787*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 98793*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VABSf16), 0,
                        MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (fabs:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$src) - Complexity = 3
                    // Dst: (MVE_VABSf16:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$src)
/* 98803*/        0, /*End of Scope*/
/* 98804*/      0, // EndSwitchType
/* 98805*/    0, /*End of Scope*/
/* 98806*/  /*SwitchOpcode*/ 81, TARGET_VAL(ISD::ConstantFP),// ->98890
/* 98809*/    OPC_RecordNode, // #0 = $imm
/* 98810*/    OPC_SwitchType /*3 cases */, 24, MVT::f64,// ->98837
/* 98813*/      OPC_CheckPredicate, 91, // Predicate_vfp_f64imm
/* 98815*/      OPC_CheckPatternPredicate, 118, // (Subtarget->hasFP64()) && (Subtarget->hasVFP3Base())
/* 98817*/      OPC_EmitConvertToTarget, 0,
/* 98819*/      OPC_EmitNodeXForm, 23, 1, // vfp_f64imm_xform
/* 98822*/      OPC_EmitInteger, MVT::i32, 14, 
/* 98825*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98828*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::FCONSTD), 0,
                    MVT::f64, 3/*#Ops*/, 2, 3, 4, 
                // Src: (fpimm:{ *:[f64] })<<P:Predicate_vfp_f64imm>><<X:vfp_f64imm_xform>>:$imm - Complexity = 4
                // Dst: (FCONSTD:{ *:[f64] } (vfp_f64imm_xform:{ *:[f64] } (fpimm:{ *:[f64] }):$imm))
/* 98837*/    /*SwitchType*/ 24, MVT::f32,// ->98863
/* 98839*/      OPC_CheckPredicate, 92, // Predicate_vfp_f32imm
/* 98841*/      OPC_CheckPatternPredicate, 119, // (Subtarget->hasVFP3Base())
/* 98843*/      OPC_EmitConvertToTarget, 0,
/* 98845*/      OPC_EmitNodeXForm, 24, 1, // vfp_f32imm_xform
/* 98848*/      OPC_EmitInteger, MVT::i32, 14, 
/* 98851*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98854*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::FCONSTS), 0,
                    MVT::f32, 3/*#Ops*/, 2, 3, 4, 
                // Src: (fpimm:{ *:[f32] })<<P:Predicate_vfp_f32imm>><<X:vfp_f32imm_xform>>:$imm - Complexity = 4
                // Dst: (FCONSTS:{ *:[f32] } (vfp_f32imm_xform:{ *:[f32] } (fpimm:{ *:[f32] }):$imm))
/* 98863*/    /*SwitchType*/ 24, MVT::f16,// ->98889
/* 98865*/      OPC_CheckPredicate, 93, // Predicate_vfp_f16imm
/* 98867*/      OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 98869*/      OPC_EmitConvertToTarget, 0,
/* 98871*/      OPC_EmitNodeXForm, 25, 1, // anonymous_5207
/* 98874*/      OPC_EmitInteger, MVT::i32, 14, 
/* 98877*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98880*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::FCONSTH), 0,
                    MVT::f16, 3/*#Ops*/, 2, 3, 4, 
                // Src: (fpimm:{ *:[f16] })<<P:Predicate_vfp_f16imm>><<X:anonymous_5207>>:$imm - Complexity = 4
                // Dst: (FCONSTH:{ *:[f16] } (anonymous_5207:{ *:[f16] } (fpimm:{ *:[f16] }):$imm))
/* 98889*/    0, // EndSwitchType
/* 98890*/  /*SwitchOpcode*/ 64, TARGET_VAL(ISD::FDIV),// ->98957
/* 98893*/    OPC_RecordChild0, // #0 = $Dn
/* 98894*/    OPC_RecordChild1, // #1 = $Dm
/* 98895*/    OPC_SwitchType /*3 cases */, 18, MVT::f64,// ->98916
/* 98898*/      OPC_CheckPatternPredicate, 26, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base())
/* 98900*/      OPC_EmitInteger, MVT::i32, 14, 
/* 98903*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98906*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VDIVD), 0,
                    MVT::f64, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (fdiv:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm) - Complexity = 3
                // Dst: (VDIVD:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 98916*/    /*SwitchType*/ 18, MVT::f32,// ->98936
/* 98918*/      OPC_CheckPatternPredicate, 39, // (Subtarget->hasVFP2Base())
/* 98920*/      OPC_EmitInteger, MVT::i32, 14, 
/* 98923*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98926*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VDIVS), 0,
                    MVT::f32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (fdiv:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm) - Complexity = 3
                // Dst: (VDIVS:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 98936*/    /*SwitchType*/ 18, MVT::f16,// ->98956
/* 98938*/      OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 98940*/      OPC_EmitInteger, MVT::i32, 14, 
/* 98943*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 98946*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VDIVH), 0,
                    MVT::f16, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (fdiv:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm) - Complexity = 3
                // Dst: (VDIVH:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)
/* 98956*/    0, // EndSwitchType
/* 98957*/  /*SwitchOpcode*/ 18|128,1/*146*/, TARGET_VAL(ISD::FMAXNUM),// ->99107
/* 98961*/    OPC_RecordChild0, // #0 = $Sn
/* 98962*/    OPC_RecordChild1, // #1 = $Sm
/* 98963*/    OPC_SwitchType /*7 cases */, 10, MVT::f16,// ->98976
/* 98966*/      OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 98968*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VFP_VMAXNMH), 0,
                    MVT::f16, 2/*#Ops*/, 0, 1, 
                // Src: (fmaxnum:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm) - Complexity = 3
                // Dst: (VFP_VMAXNMH:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)
/* 98976*/    /*SwitchType*/ 10, MVT::f32,// ->98988
/* 98978*/      OPC_CheckPatternPredicate, 22, // (Subtarget->hasFPARMv8Base())
/* 98980*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VFP_VMAXNMS), 0,
                    MVT::f32, 2/*#Ops*/, 0, 1, 
                // Src: (fmaxnum:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm) - Complexity = 3
                // Dst: (VFP_VMAXNMS:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 98988*/    /*SwitchType*/ 10, MVT::f64,// ->99000
/* 98990*/      OPC_CheckPatternPredicate, 23, // (Subtarget->hasFP64()) && (Subtarget->hasFPARMv8Base())
/* 98992*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VFP_VMAXNMD), 0,
                    MVT::f64, 2/*#Ops*/, 0, 1, 
                // Src: (fmaxnum:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm) - Complexity = 3
                // Dst: (VFP_VMAXNMD:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 99000*/    /*SwitchType*/ 10, MVT::v2f32,// ->99012
/* 99002*/      OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 99004*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::NEON_VMAXNMNDf), 0,
                    MVT::v2f32, 2/*#Ops*/, 0, 1, 
                // Src: (fmaxnum:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm) - Complexity = 3
                // Dst: (NEON_VMAXNMNDf:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/* 99012*/    /*SwitchType*/ 39, MVT::v4f32,// ->99053
/* 99014*/      OPC_Scope, 10, /*->99026*/ // 2 children in Scope
/* 99016*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 99018*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::NEON_VMAXNMNQf), 0,
                      MVT::v4f32, 2/*#Ops*/, 0, 1, 
                  // Src: (fmaxnum:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm) - Complexity = 3
                  // Dst: (NEON_VMAXNMNQf:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)
/* 99026*/      /*Scope*/ 25, /*->99052*/
/* 99027*/        OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 99029*/        OPC_EmitInteger, MVT::i32, 0, 
/* 99032*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99035*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 99041*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMAXNMf32), 0,
                      MVT::v4f32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (fmaxnum:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$val1, MQPR:{ *:[v4f32] }:$val2) - Complexity = 3
                  // Dst: (MVE_VMAXNMf32:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$val1, MQPR:{ *:[v4f32] }:$val2)
/* 99052*/      0, /*End of Scope*/
/* 99053*/    /*SwitchType*/ 10, MVT::v4f16,// ->99065
/* 99055*/      OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 99057*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::NEON_VMAXNMNDh), 0,
                    MVT::v4f16, 2/*#Ops*/, 0, 1, 
                // Src: (fmaxnum:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm) - Complexity = 3
                // Dst: (NEON_VMAXNMNDh:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/* 99065*/    /*SwitchType*/ 39, MVT::v8f16,// ->99106
/* 99067*/      OPC_Scope, 10, /*->99079*/ // 2 children in Scope
/* 99069*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 99071*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::NEON_VMAXNMNQh), 0,
                      MVT::v8f16, 2/*#Ops*/, 0, 1, 
                  // Src: (fmaxnum:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm) - Complexity = 3
                  // Dst: (NEON_VMAXNMNQh:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)
/* 99079*/      /*Scope*/ 25, /*->99105*/
/* 99080*/        OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 99082*/        OPC_EmitInteger, MVT::i32, 0, 
/* 99085*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99088*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 99094*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMAXNMf16), 0,
                      MVT::v8f16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (fmaxnum:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$val1, MQPR:{ *:[v8f16] }:$val2) - Complexity = 3
                  // Dst: (MVE_VMAXNMf16:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$val1, MQPR:{ *:[v8f16] }:$val2)
/* 99105*/      0, /*End of Scope*/
/* 99106*/    0, // EndSwitchType
/* 99107*/  /*SwitchOpcode*/ 18|128,1/*146*/, TARGET_VAL(ISD::FMINNUM),// ->99257
/* 99111*/    OPC_RecordChild0, // #0 = $Sn
/* 99112*/    OPC_RecordChild1, // #1 = $Sm
/* 99113*/    OPC_SwitchType /*7 cases */, 10, MVT::f16,// ->99126
/* 99116*/      OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 99118*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VFP_VMINNMH), 0,
                    MVT::f16, 2/*#Ops*/, 0, 1, 
                // Src: (fminnum:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm) - Complexity = 3
                // Dst: (VFP_VMINNMH:{ *:[f16] } HPR:{ *:[f16] }:$Sn, HPR:{ *:[f16] }:$Sm)
/* 99126*/    /*SwitchType*/ 10, MVT::f32,// ->99138
/* 99128*/      OPC_CheckPatternPredicate, 22, // (Subtarget->hasFPARMv8Base())
/* 99130*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VFP_VMINNMS), 0,
                    MVT::f32, 2/*#Ops*/, 0, 1, 
                // Src: (fminnum:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm) - Complexity = 3
                // Dst: (VFP_VMINNMS:{ *:[f32] } SPR:{ *:[f32] }:$Sn, SPR:{ *:[f32] }:$Sm)
/* 99138*/    /*SwitchType*/ 10, MVT::f64,// ->99150
/* 99140*/      OPC_CheckPatternPredicate, 23, // (Subtarget->hasFP64()) && (Subtarget->hasFPARMv8Base())
/* 99142*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VFP_VMINNMD), 0,
                    MVT::f64, 2/*#Ops*/, 0, 1, 
                // Src: (fminnum:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm) - Complexity = 3
                // Dst: (VFP_VMINNMD:{ *:[f64] } DPR:{ *:[f64] }:$Dn, DPR:{ *:[f64] }:$Dm)
/* 99150*/    /*SwitchType*/ 10, MVT::v2f32,// ->99162
/* 99152*/      OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 99154*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::NEON_VMINNMNDf), 0,
                    MVT::v2f32, 2/*#Ops*/, 0, 1, 
                // Src: (fminnum:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm) - Complexity = 3
                // Dst: (NEON_VMINNMNDf:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/* 99162*/    /*SwitchType*/ 39, MVT::v4f32,// ->99203
/* 99164*/      OPC_Scope, 10, /*->99176*/ // 2 children in Scope
/* 99166*/        OPC_CheckPatternPredicate, 24, // (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 99168*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::NEON_VMINNMNQf), 0,
                      MVT::v4f32, 2/*#Ops*/, 0, 1, 
                  // Src: (fminnum:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm) - Complexity = 3
                  // Dst: (NEON_VMINNMNQf:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)
/* 99176*/      /*Scope*/ 25, /*->99202*/
/* 99177*/        OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 99179*/        OPC_EmitInteger, MVT::i32, 0, 
/* 99182*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99185*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 99191*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMINNMf32), 0,
                      MVT::v4f32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (fminnum:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$val1, MQPR:{ *:[v4f32] }:$val2) - Complexity = 3
                  // Dst: (MVE_VMINNMf32:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$val1, MQPR:{ *:[v4f32] }:$val2)
/* 99202*/      0, /*End of Scope*/
/* 99203*/    /*SwitchType*/ 10, MVT::v4f16,// ->99215
/* 99205*/      OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 99207*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::NEON_VMINNMNDh), 0,
                    MVT::v4f16, 2/*#Ops*/, 0, 1, 
                // Src: (fminnum:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm) - Complexity = 3
                // Dst: (NEON_VMINNMNDh:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/* 99215*/    /*SwitchType*/ 39, MVT::v8f16,// ->99256
/* 99217*/      OPC_Scope, 10, /*->99229*/ // 2 children in Scope
/* 99219*/        OPC_CheckPatternPredicate, 25, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops())
/* 99221*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::NEON_VMINNMNQh), 0,
                      MVT::v8f16, 2/*#Ops*/, 0, 1, 
                  // Src: (fminnum:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm) - Complexity = 3
                  // Dst: (NEON_VMINNMNQh:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)
/* 99229*/      /*Scope*/ 25, /*->99255*/
/* 99230*/        OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 99232*/        OPC_EmitInteger, MVT::i32, 0, 
/* 99235*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99238*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/* 99244*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMINNMf16), 0,
                      MVT::v8f16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (fminnum:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$val1, MQPR:{ *:[v8f16] }:$val2) - Complexity = 3
                  // Dst: (MVE_VMINNMf16:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$val1, MQPR:{ *:[v8f16] }:$val2)
/* 99255*/      0, /*End of Scope*/
/* 99256*/    0, // EndSwitchType
/* 99257*/  /*SwitchOpcode*/ 88, TARGET_VAL(ISD::FP_EXTEND),// ->99348
/* 99260*/    OPC_RecordChild0, // #0 = $Sm
/* 99261*/    OPC_SwitchType /*2 cases */, 53, MVT::f64,// ->99317
/* 99264*/      OPC_Scope, 19, /*->99285*/ // 2 children in Scope
/* 99266*/        OPC_CheckChild0Type, MVT::f32,
/* 99268*/        OPC_CheckPatternPredicate, 26, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base())
/* 99270*/        OPC_EmitInteger, MVT::i32, 14, 
/* 99273*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99276*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTDS), 0,
                      MVT::f64, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (fpextend:{ *:[f64] } SPR:{ *:[f32] }:$Sm) - Complexity = 3
                  // Dst: (VCVTDS:{ *:[f64] } SPR:{ *:[f32] }:$Sm)
/* 99285*/      /*Scope*/ 30, /*->99316*/
/* 99286*/        OPC_CheckChild0Type, MVT::f16,
/* 99288*/        OPC_CheckPatternPredicate, 23, // (Subtarget->hasFP64()) && (Subtarget->hasFPARMv8Base())
/* 99290*/        OPC_EmitInteger, MVT::i32, ARM::SPRRegClassID,
/* 99293*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::f32, 2/*#Ops*/, 0, 1,  // Results = #2
/* 99301*/        OPC_EmitInteger, MVT::i32, 14, 
/* 99304*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99307*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTBHD), 0,
                      MVT::f64, 3/*#Ops*/, 2, 3, 4, 
                  // Src: (fpextend:{ *:[f64] } HPR:{ *:[f16] }:$Sm) - Complexity = 3
                  // Dst: (VCVTBHD:{ *:[f64] } (COPY_TO_REGCLASS:{ *:[f32] } HPR:{ *:[f16] }:$Sm, SPR:{ *:[i32] }))
/* 99316*/      0, /*End of Scope*/
/* 99317*/    /*SwitchType*/ 28, MVT::f32,// ->99347
/* 99319*/      OPC_CheckPatternPredicate, 93, // (Subtarget->hasFP16())
/* 99321*/      OPC_EmitInteger, MVT::i32, ARM::SPRRegClassID,
/* 99324*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                    MVT::f32, 2/*#Ops*/, 0, 1,  // Results = #2
/* 99332*/      OPC_EmitInteger, MVT::i32, 14, 
/* 99335*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99338*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTBHS), 0,
                    MVT::f32, 3/*#Ops*/, 2, 3, 4, 
                // Src: (fpextend:{ *:[f32] } HPR:{ *:[f16] }:$Sm) - Complexity = 3
                // Dst: (VCVTBHS:{ *:[f32] } (COPY_TO_REGCLASS:{ *:[f32] } HPR:{ *:[f16] }:$Sm, SPR:{ *:[i32] }))
/* 99347*/    0, // EndSwitchType
/* 99348*/  /*SwitchOpcode*/ 88, TARGET_VAL(ISD::FP_ROUND),// ->99439
/* 99351*/    OPC_RecordChild0, // #0 = $Dm
/* 99352*/    OPC_SwitchType /*2 cases */, 17, MVT::f32,// ->99372
/* 99355*/      OPC_CheckPatternPredicate, 26, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base())
/* 99357*/      OPC_EmitInteger, MVT::i32, 14, 
/* 99360*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99363*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTSD), 0,
                    MVT::f32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (fpround:{ *:[f32] } DPR:{ *:[f64] }:$Dm) - Complexity = 3
                // Dst: (VCVTSD:{ *:[f32] } DPR:{ *:[f64] }:$Dm)
/* 99372*/    /*SwitchType*/ 64, MVT::f16,// ->99438
/* 99374*/      OPC_Scope, 30, /*->99406*/ // 2 children in Scope
/* 99376*/        OPC_CheckChild0Type, MVT::f32,
/* 99378*/        OPC_CheckPatternPredicate, 93, // (Subtarget->hasFP16())
/* 99380*/        OPC_EmitInteger, MVT::i32, 14, 
/* 99383*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99386*/        OPC_EmitNode1, TARGET_VAL(ARM::VCVTBSH), 0,
                      MVT::f32, 3/*#Ops*/, 0, 1, 2,  // Results = #3
/* 99395*/        OPC_EmitInteger, MVT::i32, ARM::HPRRegClassID,
/* 99398*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::f16, 2/*#Ops*/, 3, 4, 
                  // Src: (fpround:{ *:[f16] } SPR:{ *:[f32] }:$Sm) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[f16] } (VCVTBSH:{ *:[f32] } SPR:{ *:[f32] }:$Sm), HPR:{ *:[i32] })
/* 99406*/      /*Scope*/ 30, /*->99437*/
/* 99407*/        OPC_CheckChild0Type, MVT::f64,
/* 99409*/        OPC_CheckPatternPredicate, 23, // (Subtarget->hasFP64()) && (Subtarget->hasFPARMv8Base())
/* 99411*/        OPC_EmitInteger, MVT::i32, 14, 
/* 99414*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99417*/        OPC_EmitNode1, TARGET_VAL(ARM::VCVTBDH), 0,
                      MVT::f32, 3/*#Ops*/, 0, 1, 2,  // Results = #3
/* 99426*/        OPC_EmitInteger, MVT::i32, ARM::HPRRegClassID,
/* 99429*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::f16, 2/*#Ops*/, 3, 4, 
                  // Src: (fpround:{ *:[f16] } DPR:{ *:[f64] }:$Dm) - Complexity = 3
                  // Dst: (COPY_TO_REGCLASS:{ *:[f16] } (VCVTBDH:{ *:[f32] } DPR:{ *:[f64] }:$Dm), HPR:{ *:[i32] })
/* 99437*/      0, /*End of Scope*/
/* 99438*/    0, // EndSwitchType
/* 99439*/  /*SwitchOpcode*/ 112, TARGET_VAL(ISD::FTRUNC),// ->99554
/* 99442*/    OPC_RecordChild0, // #0 = $Sm
/* 99443*/    OPC_SwitchType /*5 cases */, 17, MVT::f16,// ->99463
/* 99446*/      OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 99448*/      OPC_EmitInteger, MVT::i32, 14, 
/* 99451*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99454*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTZH), 0,
                    MVT::f16, 3/*#Ops*/, 0, 1, 2, 
                // Src: (ftrunc:{ *:[f16] } HPR:{ *:[f16] }:$Sm) - Complexity = 3
                // Dst: (VRINTZH:{ *:[f16] } HPR:{ *:[f16] }:$Sm)
/* 99463*/    /*SwitchType*/ 17, MVT::f32,// ->99482
/* 99465*/      OPC_CheckPatternPredicate, 22, // (Subtarget->hasFPARMv8Base())
/* 99467*/      OPC_EmitInteger, MVT::i32, 14, 
/* 99470*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99473*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTZS), 0,
                    MVT::f32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (ftrunc:{ *:[f32] } SPR:{ *:[f32] }:$Sm) - Complexity = 3
                // Dst: (VRINTZS:{ *:[f32] } SPR:{ *:[f32] }:$Sm)
/* 99482*/    /*SwitchType*/ 17, MVT::f64,// ->99501
/* 99484*/      OPC_CheckPatternPredicate, 23, // (Subtarget->hasFP64()) && (Subtarget->hasFPARMv8Base())
/* 99486*/      OPC_EmitInteger, MVT::i32, 14, 
/* 99489*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99492*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTZD), 0,
                    MVT::f64, 3/*#Ops*/, 0, 1, 2, 
                // Src: (ftrunc:{ *:[f64] } DPR:{ *:[f64] }:$Dm) - Complexity = 3
                // Dst: (VRINTZD:{ *:[f64] } DPR:{ *:[f64] }:$Dm)
/* 99501*/    /*SwitchType*/ 24, MVT::v4f32,// ->99527
/* 99503*/      OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 99505*/      OPC_EmitInteger, MVT::i32, 0, 
/* 99508*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99511*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 99517*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VRINTf32Z), 0,
                    MVT::v4f32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (ftrunc:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$val1) - Complexity = 3
                // Dst: (MVE_VRINTf32Z:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$val1)
/* 99527*/    /*SwitchType*/ 24, MVT::v8f16,// ->99553
/* 99529*/      OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 99531*/      OPC_EmitInteger, MVT::i32, 0, 
/* 99534*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99537*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 99543*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VRINTf16Z), 0,
                    MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (ftrunc:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$val1) - Complexity = 3
                // Dst: (MVE_VRINTf16Z:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$val1)
/* 99553*/    0, // EndSwitchType
/* 99554*/  /*SwitchOpcode*/ 60, TARGET_VAL(ISD::FNEARBYINT),// ->99617
/* 99557*/    OPC_RecordChild0, // #0 = $Sm
/* 99558*/    OPC_SwitchType /*3 cases */, 17, MVT::f16,// ->99578
/* 99561*/      OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 99563*/      OPC_EmitInteger, MVT::i32, 14, 
/* 99566*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99569*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTRH), 0,
                    MVT::f16, 3/*#Ops*/, 0, 1, 2, 
                // Src: (fnearbyint:{ *:[f16] } HPR:{ *:[f16] }:$Sm) - Complexity = 3
                // Dst: (VRINTRH:{ *:[f16] } HPR:{ *:[f16] }:$Sm)
/* 99578*/    /*SwitchType*/ 17, MVT::f32,// ->99597
/* 99580*/      OPC_CheckPatternPredicate, 22, // (Subtarget->hasFPARMv8Base())
/* 99582*/      OPC_EmitInteger, MVT::i32, 14, 
/* 99585*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99588*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTRS), 0,
                    MVT::f32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (fnearbyint:{ *:[f32] } SPR:{ *:[f32] }:$Sm) - Complexity = 3
                // Dst: (VRINTRS:{ *:[f32] } SPR:{ *:[f32] }:$Sm)
/* 99597*/    /*SwitchType*/ 17, MVT::f64,// ->99616
/* 99599*/      OPC_CheckPatternPredicate, 23, // (Subtarget->hasFP64()) && (Subtarget->hasFPARMv8Base())
/* 99601*/      OPC_EmitInteger, MVT::i32, 14, 
/* 99604*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99607*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTRD), 0,
                    MVT::f64, 3/*#Ops*/, 0, 1, 2, 
                // Src: (fnearbyint:{ *:[f64] } DPR:{ *:[f64] }:$Dm) - Complexity = 3
                // Dst: (VRINTRD:{ *:[f64] } DPR:{ *:[f64] }:$Dm)
/* 99616*/    0, // EndSwitchType
/* 99617*/  /*SwitchOpcode*/ 112, TARGET_VAL(ISD::FRINT),// ->99732
/* 99620*/    OPC_RecordChild0, // #0 = $Sm
/* 99621*/    OPC_SwitchType /*5 cases */, 17, MVT::f16,// ->99641
/* 99624*/      OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 99626*/      OPC_EmitInteger, MVT::i32, 14, 
/* 99629*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99632*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTXH), 0,
                    MVT::f16, 3/*#Ops*/, 0, 1, 2, 
                // Src: (frint:{ *:[f16] } HPR:{ *:[f16] }:$Sm) - Complexity = 3
                // Dst: (VRINTXH:{ *:[f16] } HPR:{ *:[f16] }:$Sm)
/* 99641*/    /*SwitchType*/ 17, MVT::f32,// ->99660
/* 99643*/      OPC_CheckPatternPredicate, 22, // (Subtarget->hasFPARMv8Base())
/* 99645*/      OPC_EmitInteger, MVT::i32, 14, 
/* 99648*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99651*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTXS), 0,
                    MVT::f32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (frint:{ *:[f32] } SPR:{ *:[f32] }:$Sm) - Complexity = 3
                // Dst: (VRINTXS:{ *:[f32] } SPR:{ *:[f32] }:$Sm)
/* 99660*/    /*SwitchType*/ 17, MVT::f64,// ->99679
/* 99662*/      OPC_CheckPatternPredicate, 23, // (Subtarget->hasFP64()) && (Subtarget->hasFPARMv8Base())
/* 99664*/      OPC_EmitInteger, MVT::i32, 14, 
/* 99667*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99670*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTXD), 0,
                    MVT::f64, 3/*#Ops*/, 0, 1, 2, 
                // Src: (frint:{ *:[f64] } DPR:{ *:[f64] }:$Dm) - Complexity = 3
                // Dst: (VRINTXD:{ *:[f64] } DPR:{ *:[f64] }:$Dm)
/* 99679*/    /*SwitchType*/ 24, MVT::v4f32,// ->99705
/* 99681*/      OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 99683*/      OPC_EmitInteger, MVT::i32, 0, 
/* 99686*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99689*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 99695*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VRINTf32X), 0,
                    MVT::v4f32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (frint:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$val1) - Complexity = 3
                // Dst: (MVE_VRINTf32X:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$val1)
/* 99705*/    /*SwitchType*/ 24, MVT::v8f16,// ->99731
/* 99707*/      OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 99709*/      OPC_EmitInteger, MVT::i32, 0, 
/* 99712*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99715*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 99721*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VRINTf16X), 0,
                    MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (frint:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$val1) - Complexity = 3
                // Dst: (MVE_VRINTf16X:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$val1)
/* 99731*/    0, // EndSwitchType
/* 99732*/  /*SwitchOpcode*/ 88, TARGET_VAL(ISD::FROUND),// ->99823
/* 99735*/    OPC_RecordChild0, // #0 = $Sm
/* 99736*/    OPC_SwitchType /*5 cases */, 9, MVT::f16,// ->99748
/* 99739*/      OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 99741*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTAH), 0,
                    MVT::f16, 1/*#Ops*/, 0, 
                // Src: (fround:{ *:[f16] } HPR:{ *:[f16] }:$Sm) - Complexity = 3
                // Dst: (VRINTAH:{ *:[f16] } HPR:{ *:[f16] }:$Sm)
/* 99748*/    /*SwitchType*/ 9, MVT::f32,// ->99759
/* 99750*/      OPC_CheckPatternPredicate, 22, // (Subtarget->hasFPARMv8Base())
/* 99752*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTAS), 0,
                    MVT::f32, 1/*#Ops*/, 0, 
                // Src: (fround:{ *:[f32] } SPR:{ *:[f32] }:$Sm) - Complexity = 3
                // Dst: (VRINTAS:{ *:[f32] } SPR:{ *:[f32] }:$Sm)
/* 99759*/    /*SwitchType*/ 9, MVT::f64,// ->99770
/* 99761*/      OPC_CheckPatternPredicate, 23, // (Subtarget->hasFP64()) && (Subtarget->hasFPARMv8Base())
/* 99763*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTAD), 0,
                    MVT::f64, 1/*#Ops*/, 0, 
                // Src: (fround:{ *:[f64] } DPR:{ *:[f64] }:$Dm) - Complexity = 3
                // Dst: (VRINTAD:{ *:[f64] } DPR:{ *:[f64] }:$Dm)
/* 99770*/    /*SwitchType*/ 24, MVT::v4f32,// ->99796
/* 99772*/      OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 99774*/      OPC_EmitInteger, MVT::i32, 0, 
/* 99777*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99780*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 99786*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VRINTf32A), 0,
                    MVT::v4f32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (fround:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$val1) - Complexity = 3
                // Dst: (MVE_VRINTf32A:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$val1)
/* 99796*/    /*SwitchType*/ 24, MVT::v8f16,// ->99822
/* 99798*/      OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 99800*/      OPC_EmitInteger, MVT::i32, 0, 
/* 99803*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99806*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 99812*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VRINTf16A), 0,
                    MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (fround:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$val1) - Complexity = 3
                // Dst: (MVE_VRINTf16A:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$val1)
/* 99822*/    0, // EndSwitchType
/* 99823*/  /*SwitchOpcode*/ 88, TARGET_VAL(ISD::FCEIL),// ->99914
/* 99826*/    OPC_RecordChild0, // #0 = $Sm
/* 99827*/    OPC_SwitchType /*5 cases */, 9, MVT::f16,// ->99839
/* 99830*/      OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 99832*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTPH), 0,
                    MVT::f16, 1/*#Ops*/, 0, 
                // Src: (fceil:{ *:[f16] } HPR:{ *:[f16] }:$Sm) - Complexity = 3
                // Dst: (VRINTPH:{ *:[f16] } HPR:{ *:[f16] }:$Sm)
/* 99839*/    /*SwitchType*/ 9, MVT::f32,// ->99850
/* 99841*/      OPC_CheckPatternPredicate, 22, // (Subtarget->hasFPARMv8Base())
/* 99843*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTPS), 0,
                    MVT::f32, 1/*#Ops*/, 0, 
                // Src: (fceil:{ *:[f32] } SPR:{ *:[f32] }:$Sm) - Complexity = 3
                // Dst: (VRINTPS:{ *:[f32] } SPR:{ *:[f32] }:$Sm)
/* 99850*/    /*SwitchType*/ 9, MVT::f64,// ->99861
/* 99852*/      OPC_CheckPatternPredicate, 23, // (Subtarget->hasFP64()) && (Subtarget->hasFPARMv8Base())
/* 99854*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTPD), 0,
                    MVT::f64, 1/*#Ops*/, 0, 
                // Src: (fceil:{ *:[f64] } DPR:{ *:[f64] }:$Dm) - Complexity = 3
                // Dst: (VRINTPD:{ *:[f64] } DPR:{ *:[f64] }:$Dm)
/* 99861*/    /*SwitchType*/ 24, MVT::v4f32,// ->99887
/* 99863*/      OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 99865*/      OPC_EmitInteger, MVT::i32, 0, 
/* 99868*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99871*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 99877*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VRINTf32P), 0,
                    MVT::v4f32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (fceil:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$val1) - Complexity = 3
                // Dst: (MVE_VRINTf32P:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$val1)
/* 99887*/    /*SwitchType*/ 24, MVT::v8f16,// ->99913
/* 99889*/      OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 99891*/      OPC_EmitInteger, MVT::i32, 0, 
/* 99894*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99897*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 99903*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VRINTf16P), 0,
                    MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (fceil:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$val1) - Complexity = 3
                // Dst: (MVE_VRINTf16P:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$val1)
/* 99913*/    0, // EndSwitchType
/* 99914*/  /*SwitchOpcode*/ 88, TARGET_VAL(ISD::FFLOOR),// ->100005
/* 99917*/    OPC_RecordChild0, // #0 = $Sm
/* 99918*/    OPC_SwitchType /*5 cases */, 9, MVT::f16,// ->99930
/* 99921*/      OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/* 99923*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTMH), 0,
                    MVT::f16, 1/*#Ops*/, 0, 
                // Src: (ffloor:{ *:[f16] } HPR:{ *:[f16] }:$Sm) - Complexity = 3
                // Dst: (VRINTMH:{ *:[f16] } HPR:{ *:[f16] }:$Sm)
/* 99930*/    /*SwitchType*/ 9, MVT::f32,// ->99941
/* 99932*/      OPC_CheckPatternPredicate, 22, // (Subtarget->hasFPARMv8Base())
/* 99934*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTMS), 0,
                    MVT::f32, 1/*#Ops*/, 0, 
                // Src: (ffloor:{ *:[f32] } SPR:{ *:[f32] }:$Sm) - Complexity = 3
                // Dst: (VRINTMS:{ *:[f32] } SPR:{ *:[f32] }:$Sm)
/* 99941*/    /*SwitchType*/ 9, MVT::f64,// ->99952
/* 99943*/      OPC_CheckPatternPredicate, 23, // (Subtarget->hasFP64()) && (Subtarget->hasFPARMv8Base())
/* 99945*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRINTMD), 0,
                    MVT::f64, 1/*#Ops*/, 0, 
                // Src: (ffloor:{ *:[f64] } DPR:{ *:[f64] }:$Dm) - Complexity = 3
                // Dst: (VRINTMD:{ *:[f64] } DPR:{ *:[f64] }:$Dm)
/* 99952*/    /*SwitchType*/ 24, MVT::v4f32,// ->99978
/* 99954*/      OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 99956*/      OPC_EmitInteger, MVT::i32, 0, 
/* 99959*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99962*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 99968*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VRINTf32M), 0,
                    MVT::v4f32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (ffloor:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$val1) - Complexity = 3
                // Dst: (MVE_VRINTf32M:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$val1)
/* 99978*/    /*SwitchType*/ 24, MVT::v8f16,// ->100004
/* 99980*/      OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/* 99982*/      OPC_EmitInteger, MVT::i32, 0, 
/* 99985*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/* 99988*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #3
/* 99994*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VRINTf16M), 0,
                    MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (ffloor:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$val1) - Complexity = 3
                // Dst: (MVE_VRINTf16M:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$val1)
/*100004*/    0, // EndSwitchType
/*100005*/  /*SwitchOpcode*/ 60, TARGET_VAL(ISD::FSQRT),// ->100068
/*100008*/    OPC_RecordChild0, // #0 = $Dm
/*100009*/    OPC_SwitchType /*3 cases */, 17, MVT::f64,// ->100029
/*100012*/      OPC_CheckPatternPredicate, 26, // (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base())
/*100014*/      OPC_EmitInteger, MVT::i32, 14, 
/*100017*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100020*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VSQRTD), 0,
                    MVT::f64, 3/*#Ops*/, 0, 1, 2, 
                // Src: (fsqrt:{ *:[f64] } DPR:{ *:[f64] }:$Dm) - Complexity = 3
                // Dst: (VSQRTD:{ *:[f64] } DPR:{ *:[f64] }:$Dm)
/*100029*/    /*SwitchType*/ 17, MVT::f32,// ->100048
/*100031*/      OPC_CheckPatternPredicate, 39, // (Subtarget->hasVFP2Base())
/*100033*/      OPC_EmitInteger, MVT::i32, 14, 
/*100036*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100039*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VSQRTS), 0,
                    MVT::f32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (fsqrt:{ *:[f32] } SPR:{ *:[f32] }:$Sm) - Complexity = 3
                // Dst: (VSQRTS:{ *:[f32] } SPR:{ *:[f32] }:$Sm)
/*100048*/    /*SwitchType*/ 17, MVT::f16,// ->100067
/*100050*/      OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/*100052*/      OPC_EmitInteger, MVT::i32, 14, 
/*100055*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100058*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VSQRTH), 0,
                    MVT::f16, 3/*#Ops*/, 0, 1, 2, 
                // Src: (fsqrt:{ *:[f16] } HPR:{ *:[f16] }:$Sm) - Complexity = 3
                // Dst: (VSQRTH:{ *:[f16] } HPR:{ *:[f16] }:$Sm)
/*100067*/    0, // EndSwitchType
/*100068*/  /*SwitchOpcode*/ 51, TARGET_VAL(ARMISD::VMOVSR),// ->100122
/*100071*/    OPC_RecordChild0, // #0 = $Rt
/*100072*/    OPC_Scope, 17, /*->100091*/ // 2 children in Scope
/*100074*/      OPC_CheckPatternPredicate, 120, // (Subtarget->hasVFP2Base()) && (Subtarget->preferVMOVSR() ||!Subtarget->useNEONForSinglePrecisionFP())
/*100076*/      OPC_EmitInteger, MVT::i32, 14, 
/*100079*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100082*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVSR), 0,
                    MVT::f32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (arm_vmovsr:{ *:[f32] } GPR:{ *:[i32] }:$Rt) - Complexity = 3
                // Dst: (VMOVSR:{ *:[f32] } GPR:{ *:[i32] }:$Rt)
/*100091*/    /*Scope*/ 29, /*->100121*/
/*100092*/      OPC_CheckPatternPredicate, 92, // (!Subtarget->preferVMOVSR() &&Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasNEON())
/*100094*/      OPC_EmitInteger, MVT::i32, 14, 
/*100097*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100100*/      OPC_EmitNode1, TARGET_VAL(ARM::VMOVDRR), 0,
                    MVT::f64, 4/*#Ops*/, 0, 0, 1, 2,  // Results = #3
/*100110*/      OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/*100113*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                    MVT::f32, 2/*#Ops*/, 3, 4, 
                // Src: (arm_vmovsr:{ *:[f32] } GPR:{ *:[i32] }:$a) - Complexity = 3
                // Dst: (EXTRACT_SUBREG:{ *:[f32] } (VMOVDRR:{ *:[f64] } GPR:{ *:[i32] }:$a, GPR:{ *:[i32] }:$a), ssub_0:{ *:[i32] })
/*100121*/    0, /*End of Scope*/
/*100122*/  /*SwitchOpcode*/ 20, TARGET_VAL(ARMISD::VMOVDRR),// ->100145
/*100125*/    OPC_RecordChild0, // #0 = $Rt
/*100126*/    OPC_RecordChild1, // #1 = $Rt2
/*100127*/    OPC_CheckPatternPredicate, 33, // (Subtarget->hasFPRegs())
/*100129*/    OPC_EmitInteger, MVT::i32, 14, 
/*100132*/    OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100135*/    OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVDRR), 0,
                  MVT::f64, 4/*#Ops*/, 0, 1, 2, 3, 
              // Src: (arm_fmdrr:{ *:[f64] } GPR:{ *:[i32] }:$Rt, GPR:{ *:[i32] }:$Rt2) - Complexity = 3
              // Dst: (VMOVDRR:{ *:[f64] } GPR:{ *:[i32] }:$Rt, GPR:{ *:[i32] }:$Rt2)
/*100145*/  /*SwitchOpcode*/ 20, TARGET_VAL(ARMISD::VMOVhr),// ->100168
/*100148*/    OPC_RecordChild0, // #0 = $Rt
/*100149*/    OPC_CheckType, MVT::f16,
/*100151*/    OPC_CheckPatternPredicate, 36, // (Subtarget->hasFPRegs16())
/*100153*/    OPC_EmitInteger, MVT::i32, 14, 
/*100156*/    OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100159*/    OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVHR), 0,
                  MVT::f16, 3/*#Ops*/, 0, 1, 2, 
              // Src: (arm_vmovhr:{ *:[f16] } rGPR:{ *:[i32] }:$Rt) - Complexity = 3
              // Dst: (VMOVHR:{ *:[f16] } rGPR:{ *:[i32] }:$Rt)
/*100168*/  /*SwitchOpcode*/ 63, TARGET_VAL(ISD::FP16_TO_FP),// ->100234
/*100171*/    OPC_RecordChild0, // #0 = $a
/*100172*/    OPC_SwitchType /*2 cases */, 28, MVT::f32,// ->100203
/*100175*/      OPC_CheckPatternPredicate, 93, // (Subtarget->hasFP16())
/*100177*/      OPC_EmitInteger, MVT::i32, ARM::SPRRegClassID,
/*100180*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                    MVT::f32, 2/*#Ops*/, 0, 1,  // Results = #2
/*100188*/      OPC_EmitInteger, MVT::i32, 14, 
/*100191*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100194*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTBHS), 0,
                    MVT::f32, 3/*#Ops*/, 2, 3, 4, 
                // Src: (f16_to_fp:{ *:[f32] } GPR:{ *:[i32] }:$a) - Complexity = 3
                // Dst: (VCVTBHS:{ *:[f32] } (COPY_TO_REGCLASS:{ *:[f32] } GPR:{ *:[i32] }:$a, SPR:{ *:[i32] }))
/*100203*/    /*SwitchType*/ 28, MVT::f64,// ->100233
/*100205*/      OPC_CheckPatternPredicate, 23, // (Subtarget->hasFP64()) && (Subtarget->hasFPARMv8Base())
/*100207*/      OPC_EmitInteger, MVT::i32, ARM::SPRRegClassID,
/*100210*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                    MVT::f32, 2/*#Ops*/, 0, 1,  // Results = #2
/*100218*/      OPC_EmitInteger, MVT::i32, 14, 
/*100221*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100224*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VCVTBHD), 0,
                    MVT::f64, 3/*#Ops*/, 2, 3, 4, 
                // Src: (f16_to_fp:{ *:[f64] } GPR:{ *:[i32] }:$a) - Complexity = 3
                // Dst: (VCVTBHD:{ *:[f64] } (COPY_TO_REGCLASS:{ *:[f32] } GPR:{ *:[i32] }:$a, SPR:{ *:[i32] }))
/*100233*/    0, // EndSwitchType
/*100234*/  /*SwitchOpcode*/ 28|128,2/*284*/, TARGET_VAL(ISD::FMAXIMUM),// ->100522
/*100238*/    OPC_RecordChild0, // #0 = $a
/*100239*/    OPC_RecordChild1, // #1 = $b
/*100240*/    OPC_SwitchType /*6 cases */, 98, MVT::f16,// ->100341
/*100243*/      OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/*100245*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4f16, 0/*#Ops*/,  // Results = #2
/*100251*/      OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/*100254*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                    MVT::v4f16, 2/*#Ops*/, 2, 3,  // Results = #4
/*100262*/      OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/*100265*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                    MVT::v4f16, 3/*#Ops*/, 4, 0, 5,  // Results = #6
/*100274*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4f16, 0/*#Ops*/,  // Results = #7
/*100280*/      OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/*100283*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                    MVT::v4f16, 2/*#Ops*/, 7, 8,  // Results = #9
/*100291*/      OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/*100294*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                    MVT::v4f16, 3/*#Ops*/, 9, 1, 10,  // Results = #11
/*100303*/      OPC_EmitInteger, MVT::i32, 14, 
/*100306*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100309*/      OPC_EmitNode1, TARGET_VAL(ARM::VMAXhd), 0,
                    MVT::f64, 4/*#Ops*/, 6, 11, 12, 13,  // Results = #14
/*100319*/      OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/*100322*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                    MVT::v4f16, 2/*#Ops*/, 14, 15,  // Results = #16
/*100330*/      OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/*100333*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                    MVT::f16, 2/*#Ops*/, 16, 17, 
                // Src: (fmaximum:{ *:[f16] } HPR:{ *:[f16] }:$a, HPR:{ *:[f16] }:$b) - Complexity = 3
                // Dst: (EXTRACT_SUBREG:{ *:[f16] } (COPY_TO_REGCLASS:{ *:[v4f16] } (VMAXhd:{ *:[f64] } (INSERT_SUBREG:{ *:[v4f16] } (COPY_TO_REGCLASS:{ *:[v4f16] } (IMPLICIT_DEF:{ *:[v4f16] }), DPR_VFP2:{ *:[i32] }), HPR:{ *:[f16] }:$a, ssub_0:{ *:[i32] }), (INSERT_SUBREG:{ *:[v4f16] } (COPY_TO_REGCLASS:{ *:[v4f16] } (IMPLICIT_DEF:{ *:[v4f16] }), DPR_VFP2:{ *:[i32] }), HPR:{ *:[f16] }:$b, ssub_0:{ *:[i32] })), DPR_VFP2:{ *:[i32] }), ssub_0:{ *:[i32] })
/*100341*/    /*SwitchType*/ 98, MVT::f32,// ->100441
/*100343*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*100345*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v2f32, 0/*#Ops*/,  // Results = #2
/*100351*/      OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/*100354*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                    MVT::v2f32, 2/*#Ops*/, 2, 3,  // Results = #4
/*100362*/      OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/*100365*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                    MVT::v2f32, 3/*#Ops*/, 4, 0, 5,  // Results = #6
/*100374*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v2f32, 0/*#Ops*/,  // Results = #7
/*100380*/      OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/*100383*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                    MVT::v2f32, 2/*#Ops*/, 7, 8,  // Results = #9
/*100391*/      OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/*100394*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                    MVT::v2f32, 3/*#Ops*/, 9, 1, 10,  // Results = #11
/*100403*/      OPC_EmitInteger, MVT::i32, 14, 
/*100406*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100409*/      OPC_EmitNode1, TARGET_VAL(ARM::VMAXfd), 0,
                    MVT::f64, 4/*#Ops*/, 6, 11, 12, 13,  // Results = #14
/*100419*/      OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/*100422*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                    MVT::v2f32, 2/*#Ops*/, 14, 15,  // Results = #16
/*100430*/      OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/*100433*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                    MVT::f32, 2/*#Ops*/, 16, 17, 
                // Src: (fmaximum:{ *:[f32] } SPR:{ *:[f32] }:$a, SPR:{ *:[f32] }:$b) - Complexity = 3
                // Dst: (EXTRACT_SUBREG:{ *:[f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (VMAXfd:{ *:[f64] } (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$a, ssub_0:{ *:[i32] }), (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$b, ssub_0:{ *:[i32] })), DPR_VFP2:{ *:[i32] }), ssub_0:{ *:[i32] })
/*100441*/    /*SwitchType*/ 18, MVT::v2f32,// ->100461
/*100443*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*100445*/      OPC_EmitInteger, MVT::i32, 14, 
/*100448*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100451*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMAXfd), 0,
                    MVT::v2f32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (fmaximum:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm) - Complexity = 3
                // Dst: (VMAXfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/*100461*/    /*SwitchType*/ 18, MVT::v4f32,// ->100481
/*100463*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*100465*/      OPC_EmitInteger, MVT::i32, 14, 
/*100468*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100471*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMAXfq), 0,
                    MVT::v4f32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (fmaximum:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm) - Complexity = 3
                // Dst: (VMAXfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)
/*100481*/    /*SwitchType*/ 18, MVT::v4f16,// ->100501
/*100483*/      OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/*100485*/      OPC_EmitInteger, MVT::i32, 14, 
/*100488*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100491*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMAXhd), 0,
                    MVT::v4f16, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (fmaximum:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm) - Complexity = 3
                // Dst: (VMAXhd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/*100501*/    /*SwitchType*/ 18, MVT::v8f16,// ->100521
/*100503*/      OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/*100505*/      OPC_EmitInteger, MVT::i32, 14, 
/*100508*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100511*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMAXhq), 0,
                    MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (fmaximum:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm) - Complexity = 3
                // Dst: (VMAXhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)
/*100521*/    0, // EndSwitchType
/*100522*/  /*SwitchOpcode*/ 28|128,2/*284*/, TARGET_VAL(ISD::FMINIMUM),// ->100810
/*100526*/    OPC_RecordChild0, // #0 = $a
/*100527*/    OPC_RecordChild1, // #1 = $b
/*100528*/    OPC_SwitchType /*6 cases */, 98, MVT::f16,// ->100629
/*100531*/      OPC_CheckPatternPredicate, 21, // (Subtarget->hasFullFP16())
/*100533*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4f16, 0/*#Ops*/,  // Results = #2
/*100539*/      OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/*100542*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                    MVT::v4f16, 2/*#Ops*/, 2, 3,  // Results = #4
/*100550*/      OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/*100553*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                    MVT::v4f16, 3/*#Ops*/, 4, 0, 5,  // Results = #6
/*100562*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4f16, 0/*#Ops*/,  // Results = #7
/*100568*/      OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/*100571*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                    MVT::v4f16, 2/*#Ops*/, 7, 8,  // Results = #9
/*100579*/      OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/*100582*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                    MVT::v4f16, 3/*#Ops*/, 9, 1, 10,  // Results = #11
/*100591*/      OPC_EmitInteger, MVT::i32, 14, 
/*100594*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100597*/      OPC_EmitNode1, TARGET_VAL(ARM::VMINhd), 0,
                    MVT::f64, 4/*#Ops*/, 6, 11, 12, 13,  // Results = #14
/*100607*/      OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/*100610*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                    MVT::v4f16, 2/*#Ops*/, 14, 15,  // Results = #16
/*100618*/      OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/*100621*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                    MVT::f16, 2/*#Ops*/, 16, 17, 
                // Src: (fminimum:{ *:[f16] } HPR:{ *:[f16] }:$a, HPR:{ *:[f16] }:$b) - Complexity = 3
                // Dst: (EXTRACT_SUBREG:{ *:[f16] } (COPY_TO_REGCLASS:{ *:[v4f16] } (VMINhd:{ *:[f64] } (INSERT_SUBREG:{ *:[v4f16] } (COPY_TO_REGCLASS:{ *:[v4f16] } (IMPLICIT_DEF:{ *:[v4f16] }), DPR_VFP2:{ *:[i32] }), HPR:{ *:[f16] }:$a, ssub_0:{ *:[i32] }), (INSERT_SUBREG:{ *:[v4f16] } (COPY_TO_REGCLASS:{ *:[v4f16] } (IMPLICIT_DEF:{ *:[v4f16] }), DPR_VFP2:{ *:[i32] }), HPR:{ *:[f16] }:$b, ssub_0:{ *:[i32] })), DPR_VFP2:{ *:[i32] }), ssub_0:{ *:[i32] })
/*100629*/    /*SwitchType*/ 98, MVT::f32,// ->100729
/*100631*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*100633*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v2f32, 0/*#Ops*/,  // Results = #2
/*100639*/      OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/*100642*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                    MVT::v2f32, 2/*#Ops*/, 2, 3,  // Results = #4
/*100650*/      OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/*100653*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                    MVT::v2f32, 3/*#Ops*/, 4, 0, 5,  // Results = #6
/*100662*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v2f32, 0/*#Ops*/,  // Results = #7
/*100668*/      OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/*100671*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                    MVT::v2f32, 2/*#Ops*/, 7, 8,  // Results = #9
/*100679*/      OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/*100682*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                    MVT::v2f32, 3/*#Ops*/, 9, 1, 10,  // Results = #11
/*100691*/      OPC_EmitInteger, MVT::i32, 14, 
/*100694*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100697*/      OPC_EmitNode1, TARGET_VAL(ARM::VMINfd), 0,
                    MVT::f64, 4/*#Ops*/, 6, 11, 12, 13,  // Results = #14
/*100707*/      OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/*100710*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                    MVT::v2f32, 2/*#Ops*/, 14, 15,  // Results = #16
/*100718*/      OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/*100721*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                    MVT::f32, 2/*#Ops*/, 16, 17, 
                // Src: (fminimum:{ *:[f32] } SPR:{ *:[f32] }:$a, SPR:{ *:[f32] }:$b) - Complexity = 3
                // Dst: (EXTRACT_SUBREG:{ *:[f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (VMINfd:{ *:[f64] } (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$a, ssub_0:{ *:[i32] }), (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$b, ssub_0:{ *:[i32] })), DPR_VFP2:{ *:[i32] }), ssub_0:{ *:[i32] })
/*100729*/    /*SwitchType*/ 18, MVT::v2f32,// ->100749
/*100731*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*100733*/      OPC_EmitInteger, MVT::i32, 14, 
/*100736*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100739*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMINfd), 0,
                    MVT::v2f32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (fminimum:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm) - Complexity = 3
                // Dst: (VMINfd:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/*100749*/    /*SwitchType*/ 18, MVT::v4f32,// ->100769
/*100751*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*100753*/      OPC_EmitInteger, MVT::i32, 14, 
/*100756*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100759*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMINfq), 0,
                    MVT::v4f32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (fminimum:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm) - Complexity = 3
                // Dst: (VMINfq:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)
/*100769*/    /*SwitchType*/ 18, MVT::v4f16,// ->100789
/*100771*/      OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/*100773*/      OPC_EmitInteger, MVT::i32, 14, 
/*100776*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100779*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMINhd), 0,
                    MVT::v4f16, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (fminimum:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm) - Complexity = 3
                // Dst: (VMINhd:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/*100789*/    /*SwitchType*/ 18, MVT::v8f16,// ->100809
/*100791*/      OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/*100793*/      OPC_EmitInteger, MVT::i32, 14, 
/*100796*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100799*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMINhq), 0,
                    MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (fminimum:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm) - Complexity = 3
                // Dst: (VMINhq:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)
/*100809*/    0, // EndSwitchType
/*100810*/  /*SwitchOpcode*/ 22|128,2/*278*/, TARGET_VAL(ARMISD::VMOVIMM),// ->101092
/*100814*/    OPC_Scope, 29, /*->100845*/ // 2 children in Scope
/*100816*/      OPC_MoveChild0,
/*100817*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*100820*/      OPC_MoveParent,
/*100821*/      OPC_CheckPredicate, 77, // Predicate_NEONimmAllZerosV
/*100823*/      OPC_SwitchType /*2 cases */, 8, MVT::v2i32,// ->100834
/*100826*/        OPC_CheckPatternPredicate, 121, // (Subtarget->hasZeroCycleZeroing())
/*100828*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVD0), 0,
                      MVT::v2i32, 0/*#Ops*/, 
                  // Src: (ARMvmovImm:{ *:[v2i32] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>> - Complexity = 57
                  // Dst: (VMOVD0:{ *:[v2i32] })
/*100834*/      /*SwitchType*/ 8, MVT::v4i32,// ->100844
/*100836*/        OPC_CheckPatternPredicate, 121, // (Subtarget->hasZeroCycleZeroing())
/*100838*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVQ0), 0,
                      MVT::v4i32, 0/*#Ops*/, 
                  // Src: (ARMvmovImm:{ *:[v4i32] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>> - Complexity = 57
                  // Dst: (VMOVQ0:{ *:[v4i32] })
/*100844*/      0, // EndSwitchType
/*100845*/    /*Scope*/ 116|128,1/*244*/, /*->101091*/
/*100847*/      OPC_RecordChild0, // #0 = $SIMM
/*100848*/      OPC_MoveChild0,
/*100849*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*100852*/      OPC_MoveParent,
/*100853*/      OPC_SwitchType /*8 cases */, 17, MVT::v8i8,// ->100873
/*100856*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*100858*/        OPC_EmitInteger, MVT::i32, 14, 
/*100861*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100864*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVv8i8), 0,
                      MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvmovImm:{ *:[v8i8] } (timm:{ *:[i32] }):$SIMM) - Complexity = 6
                  // Dst: (VMOVv8i8:{ *:[v8i8] } (timm:{ *:[i32] }):$SIMM)
/*100873*/      /*SwitchType*/ 45, MVT::v16i8,// ->100920
/*100875*/        OPC_Scope, 17, /*->100894*/ // 2 children in Scope
/*100877*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*100879*/          OPC_EmitInteger, MVT::i32, 14, 
/*100882*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100885*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVv16i8), 0,
                        MVT::v16i8, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VMOVv16i8:{ *:[v16i8] } (timm:{ *:[i32] }):$SIMM)
/*100894*/        /*Scope*/ 24, /*->100919*/
/*100895*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*100897*/          OPC_EmitInteger, MVT::i32, 0, 
/*100900*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100903*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/*100909*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOVimmi8), 0,
                        MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }):$simm) - Complexity = 6
                    // Dst: (MVE_VMOVimmi8:{ *:[v16i8] } nImmSplatI8:{ *:[i32] }:$simm)
/*100919*/        0, /*End of Scope*/
/*100920*/      /*SwitchType*/ 17, MVT::v4i16,// ->100939
/*100922*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*100924*/        OPC_EmitInteger, MVT::i32, 14, 
/*100927*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100930*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVv4i16), 0,
                      MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvmovImm:{ *:[v4i16] } (timm:{ *:[i32] }):$SIMM) - Complexity = 6
                  // Dst: (VMOVv4i16:{ *:[v4i16] } (timm:{ *:[i32] }):$SIMM)
/*100939*/      /*SwitchType*/ 45, MVT::v8i16,// ->100986
/*100941*/        OPC_Scope, 17, /*->100960*/ // 2 children in Scope
/*100943*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*100945*/          OPC_EmitInteger, MVT::i32, 14, 
/*100948*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100951*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVv8i16), 0,
                        MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvmovImm:{ *:[v8i16] } (timm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VMOVv8i16:{ *:[v8i16] } (timm:{ *:[i32] }):$SIMM)
/*100960*/        /*Scope*/ 24, /*->100985*/
/*100961*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*100963*/          OPC_EmitInteger, MVT::i32, 0, 
/*100966*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100969*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/*100975*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOVimmi16), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMvmovImm:{ *:[v8i16] } (timm:{ *:[i32] }):$simm) - Complexity = 6
                    // Dst: (MVE_VMOVimmi16:{ *:[v8i16] } nImmSplatI16:{ *:[i32] }:$simm)
/*100985*/        0, /*End of Scope*/
/*100986*/      /*SwitchType*/ 17, MVT::v2i32,// ->101005
/*100988*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*100990*/        OPC_EmitInteger, MVT::i32, 14, 
/*100993*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*100996*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVv2i32), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvmovImm:{ *:[v2i32] } (timm:{ *:[i32] }):$SIMM) - Complexity = 6
                  // Dst: (VMOVv2i32:{ *:[v2i32] } (timm:{ *:[i32] }):$SIMM)
/*101005*/      /*SwitchType*/ 45, MVT::v4i32,// ->101052
/*101007*/        OPC_Scope, 17, /*->101026*/ // 2 children in Scope
/*101009*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*101011*/          OPC_EmitInteger, MVT::i32, 14, 
/*101014*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*101017*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVv4i32), 0,
                        MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvmovImm:{ *:[v4i32] } (timm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VMOVv4i32:{ *:[v4i32] } (timm:{ *:[i32] }):$SIMM)
/*101026*/        /*Scope*/ 24, /*->101051*/
/*101027*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*101029*/          OPC_EmitInteger, MVT::i32, 0, 
/*101032*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*101035*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/*101041*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOVimmi32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMvmovImm:{ *:[v4i32] } (timm:{ *:[i32] }):$simm) - Complexity = 6
                    // Dst: (MVE_VMOVimmi32:{ *:[v4i32] } nImmVMOVI32:{ *:[i32] }:$simm)
/*101051*/        0, /*End of Scope*/
/*101052*/      /*SwitchType*/ 17, MVT::v1i64,// ->101071
/*101054*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*101056*/        OPC_EmitInteger, MVT::i32, 14, 
/*101059*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*101062*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVv1i64), 0,
                      MVT::v1i64, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvmovImm:{ *:[v1i64] } (timm:{ *:[i32] }):$SIMM) - Complexity = 6
                  // Dst: (VMOVv1i64:{ *:[v1i64] } (timm:{ *:[i32] }):$SIMM)
/*101071*/      /*SwitchType*/ 17, MVT::v2i64,// ->101090
/*101073*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*101075*/        OPC_EmitInteger, MVT::i32, 14, 
/*101078*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*101081*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVv2i64), 0,
                      MVT::v2i64, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvmovImm:{ *:[v2i64] } (timm:{ *:[i32] }):$SIMM) - Complexity = 6
                  // Dst: (VMOVv2i64:{ *:[v2i64] } (timm:{ *:[i32] }):$SIMM)
/*101090*/      0, // EndSwitchType
/*101091*/    0, /*End of Scope*/
/*101092*/  /*SwitchOpcode*/ 10|128,3/*394*/, TARGET_VAL(ISD::MLOAD),// ->101490
/*101096*/    OPC_RecordMemRef,
/*101097*/    OPC_RecordNode, // #0 = 'masked_ld' chained node
/*101098*/    OPC_RecordChild1, // #1 = $addr
/*101099*/    OPC_CheckChild1Type, MVT::i32,
/*101101*/    OPC_RecordChild2, // #2 = $pred
/*101102*/    OPC_Scope, 37, /*->101141*/ // 3 children in Scope
/*101104*/      OPC_CheckChild2Type, MVT::v16i1,
/*101106*/      OPC_MoveChild3,
/*101107*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*101110*/      OPC_MoveChild0,
/*101111*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*101114*/      OPC_MoveParent,
/*101115*/      OPC_CheckPredicate, 77, // Predicate_NEONimmAllZerosV
/*101117*/      OPC_MoveParent,
/*101118*/      OPC_CheckPredicate, 94, // Predicate_maskedload8
/*101120*/      OPC_CheckType, MVT::v16i8,
/*101122*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*101124*/      OPC_CheckComplexPat, /*CP*/28, /*#*/1, // SelectT2AddrModeImm7<0>:$addr #3 #4
/*101127*/      OPC_EmitMergeInputChains1_0,
/*101128*/      OPC_EmitInteger, MVT::i32, 1, 
/*101131*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRBU8), 0|OPFL_Chain|OPFL_MemRefs,
                    MVT::v16i8, 4/*#Ops*/, 3, 4, 5, 2, 
                // Src: (masked_ld:{ *:[v16i8] } anonymous_6664:{ *:[i32] }:$addr, VCCR:{ *:[v16i1] }:$pred, (ARMvmovImm:{ *:[v16i8] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>>)<<P:Predicate_maskedload8>> - Complexity = 20
                // Dst: (MVE_VLDRBU8:{ *:[v16i8] } anonymous_6664:{ *:[i32] }:$addr, 1:{ *:[i32] }, VCCR:{ *:[v16i1] }:$pred)
/*101141*/    /*Scope*/ 8|128,1/*136*/, /*->101279*/
/*101143*/      OPC_CheckChild2Type, MVT::v8i1,
/*101145*/      OPC_MoveChild3,
/*101146*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*101149*/      OPC_MoveChild0,
/*101150*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*101153*/      OPC_MoveParent,
/*101154*/      OPC_CheckPredicate, 77, // Predicate_NEONimmAllZerosV
/*101156*/      OPC_MoveParent,
/*101157*/      OPC_SwitchType /*2 cases */, 95, MVT::v8i16,// ->101255
/*101160*/        OPC_Scope, 21, /*->101183*/ // 2 children in Scope
/*101162*/          OPC_CheckPredicate, 95, // Predicate_alignedmaskedload16
/*101164*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*101166*/          OPC_CheckComplexPat, /*CP*/29, /*#*/1, // SelectT2AddrModeImm7<1>:$addr #3 #4
/*101169*/          OPC_EmitMergeInputChains1_0,
/*101170*/          OPC_EmitInteger, MVT::i32, 1, 
/*101173*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRHU16), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v8i16, 4/*#Ops*/, 3, 4, 5, 2, 
                    // Src: (masked_ld:{ *:[v8i16] } anonymous_6666:{ *:[i32] }:$addr, VCCR:{ *:[v8i1] }:$pred, (ARMvmovImm:{ *:[v8i16] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>>)<<P:Predicate_alignedmaskedload16>> - Complexity = 20
                    // Dst: (MVE_VLDRHU16:{ *:[v8i16] } anonymous_6666:{ *:[i32] }:$addr, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$pred)
/*101183*/        /*Scope*/ 70, /*->101254*/
/*101184*/          OPC_CheckPredicate, 94, // Predicate_maskedload8
/*101186*/          OPC_Scope, 21, /*->101209*/ // 3 children in Scope
/*101188*/            OPC_CheckPredicate, 96, // Predicate_sextmaskedload8
/*101190*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*101192*/            OPC_CheckComplexPat, /*CP*/28, /*#*/1, // SelectT2AddrModeImm7<0>:$addr #3 #4
/*101195*/            OPC_EmitMergeInputChains1_0,
/*101196*/            OPC_EmitInteger, MVT::i32, 1, 
/*101199*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRBS16), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v8i16, 4/*#Ops*/, 3, 4, 5, 2, 
                      // Src: (masked_ld:{ *:[v8i16] } anonymous_6664:{ *:[i32] }:$addr, VCCR:{ *:[v8i1] }:$pred, (ARMvmovImm:{ *:[v8i16] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>>)<<P:Predicate_maskedload8>><<P:Predicate_sextmaskedload8>> - Complexity = 20
                      // Dst: (MVE_VLDRBS16:{ *:[v8i16] } anonymous_6664:{ *:[i32] }:$addr, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$pred)
/*101209*/          /*Scope*/ 21, /*->101231*/
/*101210*/            OPC_CheckPredicate, 97, // Predicate_zextmaskedload8
/*101212*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*101214*/            OPC_CheckComplexPat, /*CP*/28, /*#*/1, // SelectT2AddrModeImm7<0>:$addr #3 #4
/*101217*/            OPC_EmitMergeInputChains1_0,
/*101218*/            OPC_EmitInteger, MVT::i32, 1, 
/*101221*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRBU16), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v8i16, 4/*#Ops*/, 3, 4, 5, 2, 
                      // Src: (masked_ld:{ *:[v8i16] } anonymous_6664:{ *:[i32] }:$addr, VCCR:{ *:[v8i1] }:$pred, (ARMvmovImm:{ *:[v8i16] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>>)<<P:Predicate_maskedload8>><<P:Predicate_zextmaskedload8>> - Complexity = 20
                      // Dst: (MVE_VLDRBU16:{ *:[v8i16] } anonymous_6664:{ *:[i32] }:$addr, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$pred)
/*101231*/          /*Scope*/ 21, /*->101253*/
/*101232*/            OPC_CheckPredicate, 98, // Predicate_extmaskedload8
/*101234*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*101236*/            OPC_CheckComplexPat, /*CP*/28, /*#*/1, // SelectT2AddrModeImm7<0>:$addr #3 #4
/*101239*/            OPC_EmitMergeInputChains1_0,
/*101240*/            OPC_EmitInteger, MVT::i32, 1, 
/*101243*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRBU16), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v8i16, 4/*#Ops*/, 3, 4, 5, 2, 
                      // Src: (masked_ld:{ *:[v8i16] } anonymous_6664:{ *:[i32] }:$addr, VCCR:{ *:[v8i1] }:$pred, (ARMvmovImm:{ *:[v8i16] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>>)<<P:Predicate_maskedload8>><<P:Predicate_extmaskedload8>> - Complexity = 20
                      // Dst: (MVE_VLDRBU16:{ *:[v8i16] } anonymous_6664:{ *:[i32] }:$addr, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$pred)
/*101253*/          0, /*End of Scope*/
/*101254*/        0, /*End of Scope*/
/*101255*/      /*SwitchType*/ 21, MVT::v8f16,// ->101278
/*101257*/        OPC_CheckPredicate, 95, // Predicate_alignedmaskedload16
/*101259*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*101261*/        OPC_CheckComplexPat, /*CP*/29, /*#*/1, // SelectT2AddrModeImm7<1>:$addr #3 #4
/*101264*/        OPC_EmitMergeInputChains1_0,
/*101265*/        OPC_EmitInteger, MVT::i32, 1, 
/*101268*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRHU16), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::v8f16, 4/*#Ops*/, 3, 4, 5, 2, 
                  // Src: (masked_ld:{ *:[v8f16] } anonymous_6666:{ *:[i32] }:$addr, VCCR:{ *:[v8i1] }:$pred, (ARMvmovImm:{ *:[v8f16] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>>)<<P:Predicate_alignedmaskedload16>> - Complexity = 20
                  // Dst: (MVE_VLDRHU16:{ *:[v8f16] } anonymous_6666:{ *:[i32] }:$addr, 1:{ *:[i32] }, VCCR:{ *:[v8i1] }:$pred)
/*101278*/      0, // EndSwitchType
/*101279*/    /*Scope*/ 80|128,1/*208*/, /*->101489*/
/*101281*/      OPC_CheckChild2Type, MVT::v4i1,
/*101283*/      OPC_MoveChild3,
/*101284*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VMOVIMM),
/*101287*/      OPC_MoveChild0,
/*101288*/      OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*101291*/      OPC_MoveParent,
/*101292*/      OPC_CheckPredicate, 77, // Predicate_NEONimmAllZerosV
/*101294*/      OPC_MoveParent,
/*101295*/      OPC_SwitchType /*2 cases */, 38|128,1/*166*/, MVT::v4i32,// ->101465
/*101299*/        OPC_Scope, 21, /*->101322*/ // 3 children in Scope
/*101301*/          OPC_CheckPredicate, 99, // Predicate_alignedmaskedload32
/*101303*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*101305*/          OPC_CheckComplexPat, /*CP*/30, /*#*/1, // SelectT2AddrModeImm7<2>:$addr #3 #4
/*101308*/          OPC_EmitMergeInputChains1_0,
/*101309*/          OPC_EmitInteger, MVT::i32, 1, 
/*101312*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRWU32), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v4i32, 4/*#Ops*/, 3, 4, 5, 2, 
                    // Src: (masked_ld:{ *:[v4i32] } anonymous_6668:{ *:[i32] }:$addr, VCCR:{ *:[v4i1] }:$pred, (ARMvmovImm:{ *:[v4i32] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>>)<<P:Predicate_alignedmaskedload32>> - Complexity = 20
                    // Dst: (MVE_VLDRWU32:{ *:[v4i32] } anonymous_6668:{ *:[i32] }:$addr, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$pred)
/*101322*/        /*Scope*/ 70, /*->101393*/
/*101323*/          OPC_CheckPredicate, 94, // Predicate_maskedload8
/*101325*/          OPC_Scope, 21, /*->101348*/ // 3 children in Scope
/*101327*/            OPC_CheckPredicate, 96, // Predicate_sextmaskedload8
/*101329*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*101331*/            OPC_CheckComplexPat, /*CP*/28, /*#*/1, // SelectT2AddrModeImm7<0>:$addr #3 #4
/*101334*/            OPC_EmitMergeInputChains1_0,
/*101335*/            OPC_EmitInteger, MVT::i32, 1, 
/*101338*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRBS32), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v4i32, 4/*#Ops*/, 3, 4, 5, 2, 
                      // Src: (masked_ld:{ *:[v4i32] } anonymous_6664:{ *:[i32] }:$addr, VCCR:{ *:[v4i1] }:$pred, (ARMvmovImm:{ *:[v4i32] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>>)<<P:Predicate_maskedload8>><<P:Predicate_sextmaskedload8>> - Complexity = 20
                      // Dst: (MVE_VLDRBS32:{ *:[v4i32] } anonymous_6664:{ *:[i32] }:$addr, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$pred)
/*101348*/          /*Scope*/ 21, /*->101370*/
/*101349*/            OPC_CheckPredicate, 97, // Predicate_zextmaskedload8
/*101351*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*101353*/            OPC_CheckComplexPat, /*CP*/28, /*#*/1, // SelectT2AddrModeImm7<0>:$addr #3 #4
/*101356*/            OPC_EmitMergeInputChains1_0,
/*101357*/            OPC_EmitInteger, MVT::i32, 1, 
/*101360*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRBU32), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v4i32, 4/*#Ops*/, 3, 4, 5, 2, 
                      // Src: (masked_ld:{ *:[v4i32] } anonymous_6664:{ *:[i32] }:$addr, VCCR:{ *:[v4i1] }:$pred, (ARMvmovImm:{ *:[v4i32] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>>)<<P:Predicate_maskedload8>><<P:Predicate_zextmaskedload8>> - Complexity = 20
                      // Dst: (MVE_VLDRBU32:{ *:[v4i32] } anonymous_6664:{ *:[i32] }:$addr, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$pred)
/*101370*/          /*Scope*/ 21, /*->101392*/
/*101371*/            OPC_CheckPredicate, 98, // Predicate_extmaskedload8
/*101373*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*101375*/            OPC_CheckComplexPat, /*CP*/28, /*#*/1, // SelectT2AddrModeImm7<0>:$addr #3 #4
/*101378*/            OPC_EmitMergeInputChains1_0,
/*101379*/            OPC_EmitInteger, MVT::i32, 1, 
/*101382*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRBU32), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v4i32, 4/*#Ops*/, 3, 4, 5, 2, 
                      // Src: (masked_ld:{ *:[v4i32] } anonymous_6664:{ *:[i32] }:$addr, VCCR:{ *:[v4i1] }:$pred, (ARMvmovImm:{ *:[v4i32] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>>)<<P:Predicate_maskedload8>><<P:Predicate_extmaskedload8>> - Complexity = 20
                      // Dst: (MVE_VLDRBU32:{ *:[v4i32] } anonymous_6664:{ *:[i32] }:$addr, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$pred)
/*101392*/          0, /*End of Scope*/
/*101393*/        /*Scope*/ 70, /*->101464*/
/*101394*/          OPC_CheckPredicate, 95, // Predicate_alignedmaskedload16
/*101396*/          OPC_Scope, 21, /*->101419*/ // 3 children in Scope
/*101398*/            OPC_CheckPredicate, 96, // Predicate_sextmaskedload16
/*101400*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*101402*/            OPC_CheckComplexPat, /*CP*/29, /*#*/1, // SelectT2AddrModeImm7<1>:$addr #3 #4
/*101405*/            OPC_EmitMergeInputChains1_0,
/*101406*/            OPC_EmitInteger, MVT::i32, 1, 
/*101409*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRHS32), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v4i32, 4/*#Ops*/, 3, 4, 5, 2, 
                      // Src: (masked_ld:{ *:[v4i32] } anonymous_6666:{ *:[i32] }:$addr, VCCR:{ *:[v4i1] }:$pred, (ARMvmovImm:{ *:[v4i32] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>>)<<P:Predicate_alignedmaskedload16>><<P:Predicate_sextmaskedload16>> - Complexity = 20
                      // Dst: (MVE_VLDRHS32:{ *:[v4i32] } anonymous_6666:{ *:[i32] }:$addr, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$pred)
/*101419*/          /*Scope*/ 21, /*->101441*/
/*101420*/            OPC_CheckPredicate, 97, // Predicate_zextmaskedload16
/*101422*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*101424*/            OPC_CheckComplexPat, /*CP*/29, /*#*/1, // SelectT2AddrModeImm7<1>:$addr #3 #4
/*101427*/            OPC_EmitMergeInputChains1_0,
/*101428*/            OPC_EmitInteger, MVT::i32, 1, 
/*101431*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRHU32), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v4i32, 4/*#Ops*/, 3, 4, 5, 2, 
                      // Src: (masked_ld:{ *:[v4i32] } anonymous_6666:{ *:[i32] }:$addr, VCCR:{ *:[v4i1] }:$pred, (ARMvmovImm:{ *:[v4i32] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>>)<<P:Predicate_alignedmaskedload16>><<P:Predicate_zextmaskedload16>> - Complexity = 20
                      // Dst: (MVE_VLDRHU32:{ *:[v4i32] } anonymous_6666:{ *:[i32] }:$addr, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$pred)
/*101441*/          /*Scope*/ 21, /*->101463*/
/*101442*/            OPC_CheckPredicate, 98, // Predicate_extmaskedload16
/*101444*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*101446*/            OPC_CheckComplexPat, /*CP*/29, /*#*/1, // SelectT2AddrModeImm7<1>:$addr #3 #4
/*101449*/            OPC_EmitMergeInputChains1_0,
/*101450*/            OPC_EmitInteger, MVT::i32, 1, 
/*101453*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRHU32), 0|OPFL_Chain|OPFL_MemRefs,
                          MVT::v4i32, 4/*#Ops*/, 3, 4, 5, 2, 
                      // Src: (masked_ld:{ *:[v4i32] } anonymous_6666:{ *:[i32] }:$addr, VCCR:{ *:[v4i1] }:$pred, (ARMvmovImm:{ *:[v4i32] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>>)<<P:Predicate_alignedmaskedload16>><<P:Predicate_extmaskedload16>> - Complexity = 20
                      // Dst: (MVE_VLDRHU32:{ *:[v4i32] } anonymous_6666:{ *:[i32] }:$addr, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$pred)
/*101463*/          0, /*End of Scope*/
/*101464*/        0, /*End of Scope*/
/*101465*/      /*SwitchType*/ 21, MVT::v4f32,// ->101488
/*101467*/        OPC_CheckPredicate, 99, // Predicate_alignedmaskedload32
/*101469*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*101471*/        OPC_CheckComplexPat, /*CP*/30, /*#*/1, // SelectT2AddrModeImm7<2>:$addr #3 #4
/*101474*/        OPC_EmitMergeInputChains1_0,
/*101475*/        OPC_EmitInteger, MVT::i32, 1, 
/*101478*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VLDRWU32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::v4f32, 4/*#Ops*/, 3, 4, 5, 2, 
                  // Src: (masked_ld:{ *:[v4f32] } anonymous_6668:{ *:[i32] }:$addr, VCCR:{ *:[v4i1] }:$pred, (ARMvmovImm:{ *:[v4f32] } (timm:{ *:[i32] }))<<P:Predicate_NEONimmAllZerosV>>)<<P:Predicate_alignedmaskedload32>> - Complexity = 20
                  // Dst: (MVE_VLDRWU32:{ *:[v4f32] } anonymous_6668:{ *:[i32] }:$addr, 1:{ *:[i32] }, VCCR:{ *:[v4i1] }:$pred)
/*101488*/      0, // EndSwitchType
/*101489*/    0, /*End of Scope*/
/*101490*/  /*SwitchOpcode*/ 23|128,8/*1047*/, TARGET_VAL(ISD::INSERT_VECTOR_ELT),// ->102541
/*101494*/    OPC_RecordChild0, // #0 = $src
/*101495*/    OPC_Scope, 126|128,1/*254*/, /*->101752*/ // 4 children in Scope
/*101498*/      OPC_MoveChild1,
/*101499*/      OPC_CheckOpcode, TARGET_VAL(ISD::LOAD),
/*101502*/      OPC_RecordMemRef,
/*101503*/      OPC_RecordNode, // #1 = 'ld' chained node
/*101504*/      OPC_CheckFoldableChainNode,
/*101505*/      OPC_RecordChild1, // #2 = $Rn
/*101506*/      OPC_CheckChild1Type, MVT::i32,
/*101508*/      OPC_CheckPredicate, 35, // Predicate_unindexedload
/*101510*/      OPC_CheckType, MVT::i32,
/*101512*/      OPC_Scope, 80, /*->101594*/ // 4 children in Scope
/*101514*/        OPC_CheckPredicate, 36, // Predicate_extload
/*101516*/        OPC_Scope, 37, /*->101555*/ // 2 children in Scope
/*101518*/          OPC_CheckPredicate, 42, // Predicate_extloadi8
/*101520*/          OPC_MoveParent,
/*101521*/          OPC_RecordChild2, // #3 = $lane
/*101522*/          OPC_MoveChild2,
/*101523*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*101526*/          OPC_MoveParent,
/*101527*/          OPC_CheckType, MVT::v8i8,
/*101529*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*101531*/          OPC_CheckComplexPat, /*CP*/10, /*#*/2, // SelectAddrMode6:$Rn #4 #5
/*101534*/          OPC_EmitMergeInputChains1_1,
/*101535*/          OPC_EmitConvertToTarget, 3,
/*101537*/          OPC_EmitInteger, MVT::i32, 14, 
/*101540*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*101543*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1LNd8), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v8i8, 6/*#Ops*/, 4, 5, 0, 6, 7, 8, 
                    // Src: (vector_insert:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src, (ld:{ *:[i32] } addrmode6:{ *:[i32] }:$Rn)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi8>>, (imm:{ *:[iPTR] }):$lane) - Complexity = 19
                    // Dst: (VLD1LNd8:{ *:[v8i8] } addrmode6:{ *:[i32] }:$Rn, DPR:{ *:[v8i8] }:$src, (imm:{ *:[i32] }):$lane)
/*101555*/        /*Scope*/ 37, /*->101593*/
/*101556*/          OPC_CheckPredicate, 37, // Predicate_extloadi16
/*101558*/          OPC_MoveParent,
/*101559*/          OPC_RecordChild2, // #3 = $lane
/*101560*/          OPC_MoveChild2,
/*101561*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*101564*/          OPC_MoveParent,
/*101565*/          OPC_CheckType, MVT::v4i16,
/*101567*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*101569*/          OPC_CheckComplexPat, /*CP*/10, /*#*/2, // SelectAddrMode6:$Rn #4 #5
/*101572*/          OPC_EmitMergeInputChains1_1,
/*101573*/          OPC_EmitConvertToTarget, 3,
/*101575*/          OPC_EmitInteger, MVT::i32, 14, 
/*101578*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*101581*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1LNd16), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v4i16, 6/*#Ops*/, 4, 5, 0, 6, 7, 8, 
                    // Src: (vector_insert:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src, (ld:{ *:[i32] } addrmode6:{ *:[i32] }:$Rn)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi16>>, (imm:{ *:[iPTR] }):$lane) - Complexity = 19
                    // Dst: (VLD1LNd16:{ *:[v4i16] } addrmode6:{ *:[i32] }:$Rn, DPR:{ *:[v4i16] }:$src, (imm:{ *:[i32] }):$lane)
/*101593*/        0, /*End of Scope*/
/*101594*/      /*Scope*/ 37, /*->101632*/
/*101595*/        OPC_CheckPredicate, 58, // Predicate_load
/*101597*/        OPC_MoveParent,
/*101598*/        OPC_RecordChild2, // #3 = $lane
/*101599*/        OPC_MoveChild2,
/*101600*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*101603*/        OPC_MoveParent,
/*101604*/        OPC_CheckType, MVT::v2i32,
/*101606*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*101608*/        OPC_CheckComplexPat, /*CP*/12, /*#*/2, // SelectAddrMode6:$Rn #4 #5
/*101611*/        OPC_EmitMergeInputChains1_1,
/*101612*/        OPC_EmitConvertToTarget, 3,
/*101614*/        OPC_EmitInteger, MVT::i32, 14, 
/*101617*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*101620*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::v2i32, 6/*#Ops*/, 4, 5, 0, 6, 7, 8, 
                  // Src: (vector_insert:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src, (ld:{ *:[i32] } addrmode6oneL32:{ *:[i32] }:$Rn)<<P:Predicate_unindexedload>><<P:Predicate_load>>, (imm:{ *:[iPTR] }):$lane) - Complexity = 19
                  // Dst: (VLD1LNd32:{ *:[v2i32] } addrmode6oneL32:{ *:[i32] }:$Rn, DPR:{ *:[v2i32] }:$src, (imm:{ *:[i32] }):$lane)
/*101632*/      /*Scope*/ 80, /*->101713*/
/*101633*/        OPC_CheckPredicate, 36, // Predicate_extload
/*101635*/        OPC_Scope, 37, /*->101674*/ // 2 children in Scope
/*101637*/          OPC_CheckPredicate, 42, // Predicate_extloadi8
/*101639*/          OPC_MoveParent,
/*101640*/          OPC_RecordChild2, // #3 = $lane
/*101641*/          OPC_MoveChild2,
/*101642*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*101645*/          OPC_MoveParent,
/*101646*/          OPC_CheckType, MVT::v16i8,
/*101648*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*101650*/          OPC_CheckComplexPat, /*CP*/10, /*#*/2, // SelectAddrMode6:$addr #4 #5
/*101653*/          OPC_EmitMergeInputChains1_1,
/*101654*/          OPC_EmitConvertToTarget, 3,
/*101656*/          OPC_EmitInteger, MVT::i32, 14, 
/*101659*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*101662*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1LNq8Pseudo), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v16i8, 6/*#Ops*/, 4, 5, 0, 6, 7, 8, 
                    // Src: (vector_insert:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src, (ld:{ *:[i32] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi8>>, (imm:{ *:[iPTR] }):$lane) - Complexity = 19
                    // Dst: (VLD1LNq8Pseudo:{ *:[v16i8] } addrmode6:{ *:[i32] }:$addr, QPR:{ *:[v16i8] }:$src, (imm:{ *:[i32] }):$lane)
/*101674*/        /*Scope*/ 37, /*->101712*/
/*101675*/          OPC_CheckPredicate, 37, // Predicate_extloadi16
/*101677*/          OPC_MoveParent,
/*101678*/          OPC_RecordChild2, // #3 = $lane
/*101679*/          OPC_MoveChild2,
/*101680*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*101683*/          OPC_MoveParent,
/*101684*/          OPC_CheckType, MVT::v8i16,
/*101686*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*101688*/          OPC_CheckComplexPat, /*CP*/10, /*#*/2, // SelectAddrMode6:$addr #4 #5
/*101691*/          OPC_EmitMergeInputChains1_1,
/*101692*/          OPC_EmitConvertToTarget, 3,
/*101694*/          OPC_EmitInteger, MVT::i32, 14, 
/*101697*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*101700*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1LNq16Pseudo), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v8i16, 6/*#Ops*/, 4, 5, 0, 6, 7, 8, 
                    // Src: (vector_insert:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src, (ld:{ *:[i32] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi16>>, (imm:{ *:[iPTR] }):$lane) - Complexity = 19
                    // Dst: (VLD1LNq16Pseudo:{ *:[v8i16] } addrmode6:{ *:[i32] }:$addr, QPR:{ *:[v8i16] }:$src, (imm:{ *:[i32] }):$lane)
/*101712*/        0, /*End of Scope*/
/*101713*/      /*Scope*/ 37, /*->101751*/
/*101714*/        OPC_CheckPredicate, 58, // Predicate_load
/*101716*/        OPC_MoveParent,
/*101717*/        OPC_RecordChild2, // #3 = $lane
/*101718*/        OPC_MoveChild2,
/*101719*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*101722*/        OPC_MoveParent,
/*101723*/        OPC_CheckType, MVT::v4i32,
/*101725*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*101727*/        OPC_CheckComplexPat, /*CP*/10, /*#*/2, // SelectAddrMode6:$addr #4 #5
/*101730*/        OPC_EmitMergeInputChains1_1,
/*101731*/        OPC_EmitConvertToTarget, 3,
/*101733*/        OPC_EmitInteger, MVT::i32, 14, 
/*101736*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*101739*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1LNq32Pseudo), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::v4i32, 6/*#Ops*/, 4, 5, 0, 6, 7, 8, 
                  // Src: (vector_insert:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src, (ld:{ *:[i32] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>>, (imm:{ *:[iPTR] }):$lane) - Complexity = 19
                  // Dst: (VLD1LNq32Pseudo:{ *:[v4i32] } addrmode6:{ *:[i32] }:$addr, QPR:{ *:[v4i32] }:$src, (imm:{ *:[i32] }):$lane)
/*101751*/      0, /*End of Scope*/
/*101752*/    /*Scope*/ 87|128,2/*343*/, /*->102097*/
/*101754*/      OPC_RecordChild1, // #1 = $R
/*101755*/      OPC_Scope, 56, /*->101813*/ // 4 children in Scope
/*101757*/        OPC_CheckChild1Type, MVT::i32,
/*101759*/        OPC_RecordChild2, // #2 = $lane
/*101760*/        OPC_MoveChild2,
/*101761*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*101764*/        OPC_MoveParent,
/*101765*/        OPC_SwitchType /*2 cases */, 21, MVT::v8i8,// ->101789
/*101768*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*101770*/          OPC_EmitConvertToTarget, 2,
/*101772*/          OPC_EmitInteger, MVT::i32, 14, 
/*101775*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*101778*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSETLNi8), 0,
                        MVT::v8i8, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (vector_insert:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, GPR:{ *:[i32] }:$R, (imm:{ *:[iPTR] }):$lane) - Complexity = 6
                    // Dst: (VSETLNi8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, GPR:{ *:[i32] }:$R, (imm:{ *:[i32] }):$lane)
/*101789*/        /*SwitchType*/ 21, MVT::v4i16,// ->101812
/*101791*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*101793*/          OPC_EmitConvertToTarget, 2,
/*101795*/          OPC_EmitInteger, MVT::i32, 14, 
/*101798*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*101801*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSETLNi16), 0,
                        MVT::v4i16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (vector_insert:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, GPR:{ *:[i32] }:$R, (imm:{ *:[iPTR] }):$lane) - Complexity = 6
                    // Dst: (VSETLNi16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, GPR:{ *:[i32] }:$R, (imm:{ *:[i32] }):$lane)
/*101812*/        0, // EndSwitchType
/*101813*/      /*Scope*/ 54, /*->101868*/
/*101814*/        OPC_RecordChild2, // #2 = $lane
/*101815*/        OPC_MoveChild2,
/*101816*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*101819*/        OPC_MoveParent,
/*101820*/        OPC_SwitchType /*2 cases */, 21, MVT::v2i32,// ->101844
/*101823*/          OPC_CheckPatternPredicate, 39, // (Subtarget->hasVFP2Base())
/*101825*/          OPC_EmitConvertToTarget, 2,
/*101827*/          OPC_EmitInteger, MVT::i32, 14, 
/*101830*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*101833*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSETLNi32), 0,
                        MVT::v2i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (insertelt:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, GPR:{ *:[i32] }:$R, (imm:{ *:[iPTR] }):$lane) - Complexity = 6
                    // Dst: (VSETLNi32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, GPR:{ *:[i32] }:$R, (imm:{ *:[i32] }):$lane)
/*101844*/        /*SwitchType*/ 21, MVT::v4i32,// ->101867
/*101846*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*101848*/          OPC_EmitConvertToTarget, 2,
/*101850*/          OPC_EmitInteger, MVT::i32, 14, 
/*101853*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*101856*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOV_to_lane_32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                    // Src: (insertelt:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$src1, rGPR:{ *:[i32] }:$src2, (imm:{ *:[iPTR] }):$lane) - Complexity = 6
                    // Dst: (MVE_VMOV_to_lane_32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$src1, rGPR:{ *:[i32] }:$src2, (imm:{ *:[i32] }):$lane)
/*101867*/        0, // EndSwitchType
/*101868*/      /*Scope*/ 38|128,1/*166*/, /*->102036*/
/*101870*/        OPC_CheckChild1Type, MVT::i32,
/*101872*/        OPC_RecordChild2, // #2 = $lane
/*101873*/        OPC_MoveChild2,
/*101874*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*101877*/        OPC_MoveParent,
/*101878*/        OPC_SwitchType /*2 cases */, 76, MVT::v16i8,// ->101957
/*101881*/          OPC_Scope, 21, /*->101904*/ // 2 children in Scope
/*101883*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*101885*/            OPC_EmitConvertToTarget, 2,
/*101887*/            OPC_EmitInteger, MVT::i32, 14, 
/*101890*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*101893*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOV_to_lane_8), 0,
                          MVT::v16i8, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                      // Src: (vector_insert:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$src1, rGPR:{ *:[i32] }:$src2, (imm:{ *:[iPTR] }):$lane) - Complexity = 6
                      // Dst: (MVE_VMOV_to_lane_8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$src1, rGPR:{ *:[i32] }:$src2, (imm:{ *:[i32] }):$lane)
/*101904*/          /*Scope*/ 51, /*->101956*/
/*101905*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*101907*/            OPC_EmitConvertToTarget, 2,
/*101909*/            OPC_EmitNodeXForm, 15, 3, // DSubReg_i8_reg
/*101912*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                          MVT::v8i8, 2/*#Ops*/, 0, 4,  // Results = #5
/*101920*/            OPC_EmitConvertToTarget, 2,
/*101922*/            OPC_EmitNodeXForm, 16, 6, // SubReg_i8_lane
/*101925*/            OPC_EmitInteger, MVT::i32, 14, 
/*101928*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*101931*/            OPC_EmitNode1, TARGET_VAL(ARM::VSETLNi8), 0,
                          MVT::v8i8, 5/*#Ops*/, 5, 1, 7, 8, 9,  // Results = #10
/*101942*/            OPC_EmitConvertToTarget, 2,
/*101944*/            OPC_EmitNodeXForm, 15, 11, // DSubReg_i8_reg
/*101947*/            OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                          MVT::v16i8, 3/*#Ops*/, 0, 10, 12, 
                      // Src: (vector_insert:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, GPR:{ *:[i32] }:$src2, (imm:{ *:[iPTR] }):$lane) - Complexity = 6
                      // Dst: (INSERT_SUBREG:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, (VSETLNi8:{ *:[v8i8] } (EXTRACT_SUBREG:{ *:[v8i8] } QPR:{ *:[v16i8] }:$src1, (DSubReg_i8_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$lane)), GPR:{ *:[i32] }:$src2, (SubReg_i8_lane:{ *:[i32] } (imm:{ *:[iPTR] }):$lane)), (DSubReg_i8_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$lane))
/*101956*/          0, /*End of Scope*/
/*101957*/        /*SwitchType*/ 76, MVT::v8i16,// ->102035
/*101959*/          OPC_Scope, 21, /*->101982*/ // 2 children in Scope
/*101961*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*101963*/            OPC_EmitConvertToTarget, 2,
/*101965*/            OPC_EmitInteger, MVT::i32, 14, 
/*101968*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*101971*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOV_to_lane_16), 0,
                          MVT::v8i16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                      // Src: (vector_insert:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$src1, rGPR:{ *:[i32] }:$src2, (imm:{ *:[iPTR] }):$lane) - Complexity = 6
                      // Dst: (MVE_VMOV_to_lane_16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$src1, rGPR:{ *:[i32] }:$src2, (imm:{ *:[i32] }):$lane)
/*101982*/          /*Scope*/ 51, /*->102034*/
/*101983*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*101985*/            OPC_EmitConvertToTarget, 2,
/*101987*/            OPC_EmitNodeXForm, 5, 3, // DSubReg_i16_reg
/*101990*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                          MVT::v4i16, 2/*#Ops*/, 0, 4,  // Results = #5
/*101998*/            OPC_EmitConvertToTarget, 2,
/*102000*/            OPC_EmitNodeXForm, 6, 6, // SubReg_i16_lane
/*102003*/            OPC_EmitInteger, MVT::i32, 14, 
/*102006*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102009*/            OPC_EmitNode1, TARGET_VAL(ARM::VSETLNi16), 0,
                          MVT::v4i16, 5/*#Ops*/, 5, 1, 7, 8, 9,  // Results = #10
/*102020*/            OPC_EmitConvertToTarget, 2,
/*102022*/            OPC_EmitNodeXForm, 5, 11, // DSubReg_i16_reg
/*102025*/            OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                          MVT::v8i16, 3/*#Ops*/, 0, 10, 12, 
                      // Src: (vector_insert:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, GPR:{ *:[i32] }:$src2, (imm:{ *:[iPTR] }):$lane) - Complexity = 6
                      // Dst: (INSERT_SUBREG:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, (VSETLNi16:{ *:[v4i16] } (EXTRACT_SUBREG:{ *:[v4i16] } QPR:{ *:[v8i16] }:$src1, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$lane)), GPR:{ *:[i32] }:$src2, (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[iPTR] }):$lane)), (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$lane))
/*102034*/          0, /*End of Scope*/
/*102035*/        0, // EndSwitchType
/*102036*/      /*Scope*/ 59, /*->102096*/
/*102037*/        OPC_RecordChild2, // #2 = $lane
/*102038*/        OPC_MoveChild2,
/*102039*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*102042*/        OPC_MoveParent,
/*102043*/        OPC_CheckType, MVT::v4i32,
/*102045*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*102047*/        OPC_EmitConvertToTarget, 2,
/*102049*/        OPC_EmitNodeXForm, 7, 3, // DSubReg_i32_reg
/*102052*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v2i32, 2/*#Ops*/, 0, 4,  // Results = #5
/*102060*/        OPC_EmitConvertToTarget, 2,
/*102062*/        OPC_EmitNodeXForm, 8, 6, // SubReg_i32_lane
/*102065*/        OPC_EmitInteger, MVT::i32, 14, 
/*102068*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102071*/        OPC_EmitNode1, TARGET_VAL(ARM::VSETLNi32), 0,
                      MVT::v2i32, 5/*#Ops*/, 5, 1, 7, 8, 9,  // Results = #10
/*102082*/        OPC_EmitConvertToTarget, 2,
/*102084*/        OPC_EmitNodeXForm, 7, 11, // DSubReg_i32_reg
/*102087*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                      MVT::v4i32, 3/*#Ops*/, 0, 10, 12, 
                  // Src: (insertelt:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, GPR:{ *:[i32] }:$src2, (imm:{ *:[iPTR] }):$lane) - Complexity = 6
                  // Dst: (INSERT_SUBREG:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, (VSETLNi32:{ *:[v2i32] } (EXTRACT_SUBREG:{ *:[v2i32] } QPR:{ *:[v4i32] }:$src1, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$lane)), GPR:{ *:[i32] }:$src2, (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[iPTR] }):$lane)), (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$lane))
/*102096*/      0, /*End of Scope*/
/*102097*/    /*Scope*/ 22|128,1/*150*/, /*->102249*/
/*102099*/      OPC_MoveChild1,
/*102100*/      OPC_CheckOpcode, TARGET_VAL(ISD::LOAD),
/*102103*/      OPC_RecordMemRef,
/*102104*/      OPC_RecordNode, // #1 = 'ld' chained node
/*102105*/      OPC_CheckFoldableChainNode,
/*102106*/      OPC_RecordChild1, // #2 = $addr
/*102107*/      OPC_CheckChild1Type, MVT::i32,
/*102109*/      OPC_CheckPredicate, 35, // Predicate_unindexedload
/*102111*/      OPC_CheckPredicate, 58, // Predicate_load
/*102113*/      OPC_SwitchType /*2 cases */, 65, MVT::f16,// ->102181
/*102116*/        OPC_MoveParent,
/*102117*/        OPC_RecordChild2, // #3 = $lane
/*102118*/        OPC_MoveChild2,
/*102119*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*102122*/        OPC_MoveParent,
/*102123*/        OPC_SwitchType /*2 cases */, 26, MVT::v4f16,// ->102152
/*102126*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*102128*/          OPC_CheckComplexPat, /*CP*/10, /*#*/2, // SelectAddrMode6:$addr #4 #5
/*102131*/          OPC_EmitMergeInputChains1_1,
/*102132*/          OPC_EmitConvertToTarget, 3,
/*102134*/          OPC_EmitInteger, MVT::i32, 14, 
/*102137*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102140*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1LNd16), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v4f16, 6/*#Ops*/, 4, 5, 0, 6, 7, 8, 
                    // Src: (vector_insert:{ *:[v4f16] } DPR:{ *:[v4f16] }:$src, (ld:{ *:[f16] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>>, (imm:{ *:[iPTR] }):$lane) - Complexity = 19
                    // Dst: (VLD1LNd16:{ *:[v4f16] } addrmode6:{ *:[i32] }:$addr, DPR:{ *:[v4f16] }:$src, (imm:{ *:[i32] }):$lane)
/*102152*/        /*SwitchType*/ 26, MVT::v8f16,// ->102180
/*102154*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*102156*/          OPC_CheckComplexPat, /*CP*/10, /*#*/2, // SelectAddrMode6:$addr #4 #5
/*102159*/          OPC_EmitMergeInputChains1_1,
/*102160*/          OPC_EmitConvertToTarget, 3,
/*102162*/          OPC_EmitInteger, MVT::i32, 14, 
/*102165*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102168*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1LNq16Pseudo), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v8f16, 6/*#Ops*/, 4, 5, 0, 6, 7, 8, 
                    // Src: (vector_insert:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src, (ld:{ *:[f16] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>>, (imm:{ *:[iPTR] }):$lane) - Complexity = 19
                    // Dst: (VLD1LNq16Pseudo:{ *:[v8f16] } addrmode6:{ *:[i32] }:$addr, QPR:{ *:[v8f16] }:$src, (imm:{ *:[i32] }):$lane)
/*102180*/        0, // EndSwitchType
/*102181*/      /*SwitchType*/ 65, MVT::f32,// ->102248
/*102183*/        OPC_MoveParent,
/*102184*/        OPC_RecordChild2, // #3 = $lane
/*102185*/        OPC_MoveChild2,
/*102186*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*102189*/        OPC_MoveParent,
/*102190*/        OPC_SwitchType /*2 cases */, 26, MVT::v2f32,// ->102219
/*102193*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*102195*/          OPC_CheckComplexPat, /*CP*/10, /*#*/2, // SelectAddrMode6:$addr #4 #5
/*102198*/          OPC_EmitMergeInputChains1_1,
/*102199*/          OPC_EmitConvertToTarget, 3,
/*102201*/          OPC_EmitInteger, MVT::i32, 14, 
/*102204*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102207*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1LNd32), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v2f32, 6/*#Ops*/, 4, 5, 0, 6, 7, 8, 
                    // Src: (vector_insert:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src, (ld:{ *:[f32] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>>, (imm:{ *:[iPTR] }):$lane) - Complexity = 19
                    // Dst: (VLD1LNd32:{ *:[v2f32] } addrmode6:{ *:[i32] }:$addr, DPR:{ *:[v2f32] }:$src, (imm:{ *:[i32] }):$lane)
/*102219*/        /*SwitchType*/ 26, MVT::v4f32,// ->102247
/*102221*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*102223*/          OPC_CheckComplexPat, /*CP*/10, /*#*/2, // SelectAddrMode6:$addr #4 #5
/*102226*/          OPC_EmitMergeInputChains1_1,
/*102227*/          OPC_EmitConvertToTarget, 3,
/*102229*/          OPC_EmitInteger, MVT::i32, 14, 
/*102232*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102235*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1LNq32Pseudo), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v4f32, 6/*#Ops*/, 4, 5, 0, 6, 7, 8, 
                    // Src: (vector_insert:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src, (ld:{ *:[f32] } addrmode6:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>>, (imm:{ *:[iPTR] }):$lane) - Complexity = 19
                    // Dst: (VLD1LNq32Pseudo:{ *:[v4f32] } addrmode6:{ *:[i32] }:$addr, QPR:{ *:[v4f32] }:$src, (imm:{ *:[i32] }):$lane)
/*102247*/        0, // EndSwitchType
/*102248*/      0, // EndSwitchType
/*102249*/    /*Scope*/ 33|128,2/*289*/, /*->102540*/
/*102251*/      OPC_RecordChild1, // #1 = $src2
/*102252*/      OPC_RecordChild2, // #2 = $src3
/*102253*/      OPC_MoveChild2,
/*102254*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*102257*/      OPC_MoveParent,
/*102258*/      OPC_SwitchType /*5 cases */, 47, MVT::v2f64,// ->102308
/*102261*/        OPC_Scope, 16, /*->102279*/ // 2 children in Scope
/*102263*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*102265*/          OPC_EmitConvertToTarget, 2,
/*102267*/          OPC_EmitNodeXForm, 19, 3, // DSubReg_f64_reg
/*102270*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v2f64, 3/*#Ops*/, 0, 1, 4, 
                    // Src: (insertelt:{ *:[v2f64] } QPR:{ *:[v2f64] }:$src1, DPR:{ *:[f64] }:$src2, (imm:{ *:[iPTR] }):$src3) - Complexity = 6
                    // Dst: (INSERT_SUBREG:{ *:[v2f64] } QPR:{ *:[v2f64] }:$src1, DPR:{ *:[f64] }:$src2, (DSubReg_f64_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$src3))
/*102279*/        /*Scope*/ 27, /*->102307*/
/*102280*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*102282*/          OPC_EmitInteger, MVT::i32, ARM::MQPRRegClassID,
/*102285*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::v2f64, 2/*#Ops*/, 0, 3,  // Results = #4
/*102293*/          OPC_EmitConvertToTarget, 2,
/*102295*/          OPC_EmitNodeXForm, 19, 5, // DSubReg_f64_reg
/*102298*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v2f64, 3/*#Ops*/, 4, 1, 6, 
                    // Src: (insertelt:{ *:[v2f64] } MQPR:{ *:[v2f64] }:$src1, DPR:{ *:[f64] }:$src2, (imm:{ *:[iPTR] }):$lane) - Complexity = 6
                    // Dst: (INSERT_SUBREG:{ *:[v2f64] } (COPY_TO_REGCLASS:{ *:[v2f64] } MQPR:{ *:[v2f64] }:$src1, MQPR:{ *:[i32] }), DPR:{ *:[f64] }:$src2, (DSubReg_f64_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$lane))
/*102307*/        0, /*End of Scope*/
/*102308*/      /*SwitchType*/ 27, MVT::v2f32,// ->102337
/*102310*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*102312*/        OPC_EmitInteger, MVT::i32, ARM::DPR_VFP2RegClassID,
/*102315*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                      MVT::v2f32, 2/*#Ops*/, 0, 3,  // Results = #4
/*102323*/        OPC_EmitConvertToTarget, 2,
/*102325*/        OPC_EmitNodeXForm, 17, 5, // SSubReg_f32_reg
/*102328*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                      MVT::v2f32, 3/*#Ops*/, 4, 1, 6, 
                  // Src: (insertelt:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, SPR:{ *:[f32] }:$src2, (imm:{ *:[iPTR] }):$src3) - Complexity = 6
                  // Dst: (INSERT_SUBREG:{ *:[v2f32] } (COPY_TO_REGCLASS:{ *:[v2f32] } DPR:{ *:[v2f32] }:$src1, DPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$src2, (SSubReg_f32_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$src3))
/*102337*/      /*SwitchType*/ 58, MVT::v4f32,// ->102397
/*102339*/        OPC_Scope, 27, /*->102368*/ // 2 children in Scope
/*102341*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*102343*/          OPC_EmitInteger, MVT::i32, ARM::QPR_VFP2RegClassID,
/*102346*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::v4f32, 2/*#Ops*/, 0, 3,  // Results = #4
/*102354*/          OPC_EmitConvertToTarget, 2,
/*102356*/          OPC_EmitNodeXForm, 17, 5, // SSubReg_f32_reg
/*102359*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v4f32, 3/*#Ops*/, 4, 1, 6, 
                    // Src: (insertelt:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, SPR:{ *:[f32] }:$src2, (imm:{ *:[iPTR] }):$src3) - Complexity = 6
                    // Dst: (INSERT_SUBREG:{ *:[v4f32] } (COPY_TO_REGCLASS:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src1, QPR_VFP2:{ *:[i32] }), SPR:{ *:[f32] }:$src2, (SSubReg_f32_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$src3))
/*102368*/        /*Scope*/ 27, /*->102396*/
/*102369*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*102371*/          OPC_EmitInteger, MVT::i32, ARM::MQPRRegClassID,
/*102374*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::v4f32, 2/*#Ops*/, 0, 3,  // Results = #4
/*102382*/          OPC_EmitConvertToTarget, 2,
/*102384*/          OPC_EmitNodeXForm, 17, 5, // SSubReg_f32_reg
/*102387*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v4f32, 3/*#Ops*/, 4, 1, 6, 
                    // Src: (insertelt:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$src1, SPR:{ *:[f32] }:$src2, (imm:{ *:[iPTR] }):$lane) - Complexity = 6
                    // Dst: (INSERT_SUBREG:{ *:[v4f32] } (COPY_TO_REGCLASS:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$src1, MQPR:{ *:[i32] }), SPR:{ *:[f32] }:$src2, (SSubReg_f32_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$lane))
/*102396*/        0, /*End of Scope*/
/*102397*/      /*SwitchType*/ 36, MVT::v4f16,// ->102435
/*102399*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*102401*/        OPC_EmitInteger, MVT::i32, 14, 
/*102404*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102407*/        OPC_EmitNode1, TARGET_VAL(ARM::VMOVRH), 0,
                      MVT::i32, 3/*#Ops*/, 1, 3, 4,  // Results = #5
/*102416*/        OPC_EmitConvertToTarget, 2,
/*102418*/        OPC_EmitInteger, MVT::i32, 14, 
/*102421*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102424*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSETLNi16), 0,
                      MVT::v4f16, 5/*#Ops*/, 0, 5, 6, 7, 8, 
                  // Src: (insertelt:{ *:[v4f16] } DPR:{ *:[v4f16] }:$src1, HPR:{ *:[f16] }:$src2, (imm:{ *:[iPTR] }):$lane) - Complexity = 6
                  // Dst: (VSETLNi16:{ *:[v4f16] } DPR:{ *:[v4f16] }:$src1, (VMOVRH:{ *:[i32] } ?:{ *:[f16] }:$src2), (imm:{ *:[i32] }):$lane)
/*102435*/      /*SwitchType*/ 102, MVT::v8f16,// ->102539
/*102437*/        OPC_Scope, 32, /*->102471*/ // 2 children in Scope
/*102439*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*102441*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/*102444*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 3,  // Results = #4
/*102452*/          OPC_EmitConvertToTarget, 2,
/*102454*/          OPC_EmitInteger, MVT::i32, 14, 
/*102457*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102460*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOV_to_lane_16), 0,
                        MVT::v8f16, 5/*#Ops*/, 0, 4, 5, 6, 7, 
                    // Src: (insertelt:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$src1, HPR:{ *:[f16] }:$src2, (imm:{ *:[iPTR] }):$lane) - Complexity = 6
                    // Dst: (MVE_VMOV_to_lane_16:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$src1, (COPY_TO_REGCLASS:{ *:[i32] } HPR:{ *:[f16] }:$src2, rGPR:{ *:[i32] }), (imm:{ *:[i32] }):$lane)
/*102471*/        /*Scope*/ 66, /*->102538*/
/*102472*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*102474*/          OPC_EmitConvertToTarget, 2,
/*102476*/          OPC_EmitNodeXForm, 5, 3, // DSubReg_i16_reg
/*102479*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                        MVT::v4i16, 2/*#Ops*/, 0, 4,  // Results = #5
/*102487*/          OPC_EmitInteger, MVT::i32, 14, 
/*102490*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102493*/          OPC_EmitNode1, TARGET_VAL(ARM::VMOVRH), 0,
                        MVT::i32, 3/*#Ops*/, 1, 6, 7,  // Results = #8
/*102502*/          OPC_EmitConvertToTarget, 2,
/*102504*/          OPC_EmitNodeXForm, 6, 9, // SubReg_i16_lane
/*102507*/          OPC_EmitInteger, MVT::i32, 14, 
/*102510*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102513*/          OPC_EmitNode1, TARGET_VAL(ARM::VSETLNi16), 0,
                        MVT::v4i16, 5/*#Ops*/, 5, 8, 10, 11, 12,  // Results = #13
/*102524*/          OPC_EmitConvertToTarget, 2,
/*102526*/          OPC_EmitNodeXForm, 5, 14, // DSubReg_i16_reg
/*102529*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v8f16, 3/*#Ops*/, 0, 13, 15, 
                    // Src: (insertelt:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, HPR:{ *:[f16] }:$src2, (imm:{ *:[iPTR] }):$lane) - Complexity = 6
                    // Dst: (INSERT_SUBREG:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src1, (VSETLNi16:{ *:[v4i16] } (EXTRACT_SUBREG:{ *:[v4i16] } QPR:{ *:[v8f16] }:$src1, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$lane)), (VMOVRH:{ *:[i32] } ?:{ *:[f16] }:$src2), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[iPTR] }):$lane)), (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[iPTR] }):$lane))
/*102538*/        0, /*End of Scope*/
/*102539*/      0, // EndSwitchType
/*102540*/    0, /*End of Scope*/
/*102541*/  /*SwitchOpcode*/ 54|128,6/*822*/, TARGET_VAL(ARMISD::VDUP),// ->103367
/*102545*/    OPC_Scope, 65|128,1/*193*/, /*->102741*/ // 4 children in Scope
/*102548*/      OPC_MoveChild0,
/*102549*/      OPC_CheckOpcode, TARGET_VAL(ISD::LOAD),
/*102552*/      OPC_RecordMemRef,
/*102553*/      OPC_RecordNode, // #0 = 'ld' chained node
/*102554*/      OPC_RecordChild1, // #1 = $Rn
/*102555*/      OPC_CheckChild1Type, MVT::i32,
/*102557*/      OPC_CheckPredicate, 35, // Predicate_unindexedload
/*102559*/      OPC_CheckType, MVT::i32,
/*102561*/      OPC_Scope, 60, /*->102623*/ // 4 children in Scope
/*102563*/        OPC_CheckPredicate, 36, // Predicate_extload
/*102565*/        OPC_Scope, 27, /*->102594*/ // 2 children in Scope
/*102567*/          OPC_CheckPredicate, 42, // Predicate_extloadi8
/*102569*/          OPC_MoveParent,
/*102570*/          OPC_CheckType, MVT::v8i8,
/*102572*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*102574*/          OPC_CheckComplexPat, /*CP*/39, /*#*/1, // SelectAddrMode6:$Rn #2 #3
/*102577*/          OPC_EmitMergeInputChains1_0,
/*102578*/          OPC_EmitInteger, MVT::i32, 14, 
/*102581*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102584*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1DUPd8), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v8i8, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ARMvdup:{ *:[v8i8] } (ld:{ *:[i32] } addrmode6dupalignNone:{ *:[i32] }:$Rn)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi8>>) - Complexity = 16
                    // Dst: (VLD1DUPd8:{ *:[v8i8] } addrmode6dupalignNone:{ *:[i32] }:$Rn)
/*102594*/        /*Scope*/ 27, /*->102622*/
/*102595*/          OPC_CheckPredicate, 37, // Predicate_extloadi16
/*102597*/          OPC_MoveParent,
/*102598*/          OPC_CheckType, MVT::v4i16,
/*102600*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*102602*/          OPC_CheckComplexPat, /*CP*/40, /*#*/1, // SelectAddrMode6:$Rn #2 #3
/*102605*/          OPC_EmitMergeInputChains1_0,
/*102606*/          OPC_EmitInteger, MVT::i32, 14, 
/*102609*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102612*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1DUPd16), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v4i16, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ARMvdup:{ *:[v4i16] } (ld:{ *:[i32] } addrmode6dupalign16:{ *:[i32] }:$Rn)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi16>>) - Complexity = 16
                    // Dst: (VLD1DUPd16:{ *:[v4i16] } addrmode6dupalign16:{ *:[i32] }:$Rn)
/*102622*/        0, /*End of Scope*/
/*102623*/      /*Scope*/ 27, /*->102651*/
/*102624*/        OPC_CheckPredicate, 58, // Predicate_load
/*102626*/        OPC_MoveParent,
/*102627*/        OPC_CheckType, MVT::v2i32,
/*102629*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*102631*/        OPC_CheckComplexPat, /*CP*/41, /*#*/1, // SelectAddrMode6:$Rn #2 #3
/*102634*/        OPC_EmitMergeInputChains1_0,
/*102635*/        OPC_EmitInteger, MVT::i32, 14, 
/*102638*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102641*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1DUPd32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::v2i32, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (ARMvdup:{ *:[v2i32] } (ld:{ *:[i32] } addrmode6dupalign32:{ *:[i32] }:$Rn)<<P:Predicate_unindexedload>><<P:Predicate_load>>) - Complexity = 16
                  // Dst: (VLD1DUPd32:{ *:[v2i32] } addrmode6dupalign32:{ *:[i32] }:$Rn)
/*102651*/      /*Scope*/ 60, /*->102712*/
/*102652*/        OPC_CheckPredicate, 36, // Predicate_extload
/*102654*/        OPC_Scope, 27, /*->102683*/ // 2 children in Scope
/*102656*/          OPC_CheckPredicate, 42, // Predicate_extloadi8
/*102658*/          OPC_MoveParent,
/*102659*/          OPC_CheckType, MVT::v16i8,
/*102661*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*102663*/          OPC_CheckComplexPat, /*CP*/39, /*#*/1, // SelectAddrMode6:$Rn #2 #3
/*102666*/          OPC_EmitMergeInputChains1_0,
/*102667*/          OPC_EmitInteger, MVT::i32, 14, 
/*102670*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102673*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1DUPq8), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v16i8, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ARMvdup:{ *:[v16i8] } (ld:{ *:[i32] } addrmode6dupalignNone:{ *:[i32] }:$Rn)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi8>>) - Complexity = 16
                    // Dst: (VLD1DUPq8:{ *:[v16i8] } addrmode6dupalignNone:{ *:[i32] }:$Rn)
/*102683*/        /*Scope*/ 27, /*->102711*/
/*102684*/          OPC_CheckPredicate, 37, // Predicate_extloadi16
/*102686*/          OPC_MoveParent,
/*102687*/          OPC_CheckType, MVT::v8i16,
/*102689*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*102691*/          OPC_CheckComplexPat, /*CP*/40, /*#*/1, // SelectAddrMode6:$Rn #2 #3
/*102694*/          OPC_EmitMergeInputChains1_0,
/*102695*/          OPC_EmitInteger, MVT::i32, 14, 
/*102698*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102701*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1DUPq16), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v8i16, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ARMvdup:{ *:[v8i16] } (ld:{ *:[i32] } addrmode6dupalign16:{ *:[i32] }:$Rn)<<P:Predicate_unindexedload>><<P:Predicate_extload>><<P:Predicate_extloadi16>>) - Complexity = 16
                    // Dst: (VLD1DUPq16:{ *:[v8i16] } addrmode6dupalign16:{ *:[i32] }:$Rn)
/*102711*/        0, /*End of Scope*/
/*102712*/      /*Scope*/ 27, /*->102740*/
/*102713*/        OPC_CheckPredicate, 58, // Predicate_load
/*102715*/        OPC_MoveParent,
/*102716*/        OPC_CheckType, MVT::v4i32,
/*102718*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*102720*/        OPC_CheckComplexPat, /*CP*/41, /*#*/1, // SelectAddrMode6:$Rn #2 #3
/*102723*/        OPC_EmitMergeInputChains1_0,
/*102724*/        OPC_EmitInteger, MVT::i32, 14, 
/*102727*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102730*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1DUPq32), 0|OPFL_Chain|OPFL_MemRefs,
                      MVT::v4i32, 4/*#Ops*/, 2, 3, 4, 5, 
                  // Src: (ARMvdup:{ *:[v4i32] } (ld:{ *:[i32] } addrmode6dupalign32:{ *:[i32] }:$Rn)<<P:Predicate_unindexedload>><<P:Predicate_load>>) - Complexity = 16
                  // Dst: (VLD1DUPq32:{ *:[v4i32] } addrmode6dupalign32:{ *:[i32] }:$Rn)
/*102740*/      0, /*End of Scope*/
/*102741*/    /*Scope*/ 97|128,1/*225*/, /*->102968*/
/*102743*/      OPC_RecordChild0, // #0 = $R
/*102744*/      OPC_CheckChild0Type, MVT::i32,
/*102746*/      OPC_SwitchType /*6 cases */, 17, MVT::v8i8,// ->102766
/*102749*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*102751*/        OPC_EmitInteger, MVT::i32, 14, 
/*102754*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102757*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUP8d), 0,
                      MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvdup:{ *:[v8i8] } GPR:{ *:[i32] }:$R) - Complexity = 3
                  // Dst: (VDUP8d:{ *:[v8i8] } GPR:{ *:[i32] }:$R)
/*102766*/      /*SwitchType*/ 17, MVT::v4i16,// ->102785
/*102768*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*102770*/        OPC_EmitInteger, MVT::i32, 14, 
/*102773*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102776*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUP16d), 0,
                      MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvdup:{ *:[v4i16] } GPR:{ *:[i32] }:$R) - Complexity = 3
                  // Dst: (VDUP16d:{ *:[v4i16] } GPR:{ *:[i32] }:$R)
/*102785*/      /*SwitchType*/ 39, MVT::v2i32,// ->102826
/*102787*/        OPC_Scope, 17, /*->102806*/ // 2 children in Scope
/*102789*/          OPC_CheckPatternPredicate, 122, // (!Subtarget->hasSlowVDUP32()) && (Subtarget->hasNEON())
/*102791*/          OPC_EmitInteger, MVT::i32, 14, 
/*102794*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102797*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUP32d), 0,
                        MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvdup:{ *:[v2i32] } GPR:{ *:[i32] }:$R) - Complexity = 3
                    // Dst: (VDUP32d:{ *:[v2i32] } GPR:{ *:[i32] }:$R)
/*102806*/        /*Scope*/ 18, /*->102825*/
/*102807*/          OPC_CheckPatternPredicate, 123, // (Subtarget->hasNEON()) && (Subtarget->hasSlowVDUP32())
/*102809*/          OPC_EmitInteger, MVT::i32, 14, 
/*102812*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102815*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVDRR), 0,
                        MVT::v2i32, 4/*#Ops*/, 0, 0, 1, 2, 
                    // Src: (ARMvdup:{ *:[v2i32] } GPR:{ *:[i32] }:$R) - Complexity = 3
                    // Dst: (VMOVDRR:{ *:[v2i32] } GPR:{ *:[i32] }:$R, GPR:{ *:[i32] }:$R)
/*102825*/        0, /*End of Scope*/
/*102826*/      /*SwitchType*/ 45, MVT::v16i8,// ->102873
/*102828*/        OPC_Scope, 17, /*->102847*/ // 2 children in Scope
/*102830*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*102832*/          OPC_EmitInteger, MVT::i32, 14, 
/*102835*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102838*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUP8q), 0,
                        MVT::v16i8, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$R) - Complexity = 3
                    // Dst: (VDUP8q:{ *:[v16i8] } GPR:{ *:[i32] }:$R)
/*102847*/        /*Scope*/ 24, /*->102872*/
/*102848*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*102850*/          OPC_EmitInteger, MVT::i32, 0, 
/*102853*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102856*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/*102862*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VDUP8), 0,
                        MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMvdup:{ *:[v16i8] } rGPR:{ *:[i32] }:$elem) - Complexity = 3
                    // Dst: (MVE_VDUP8:{ *:[v16i8] } rGPR:{ *:[i32] }:$elem)
/*102872*/        0, /*End of Scope*/
/*102873*/      /*SwitchType*/ 45, MVT::v8i16,// ->102920
/*102875*/        OPC_Scope, 17, /*->102894*/ // 2 children in Scope
/*102877*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*102879*/          OPC_EmitInteger, MVT::i32, 14, 
/*102882*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102885*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUP16q), 0,
                        MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$R) - Complexity = 3
                    // Dst: (VDUP16q:{ *:[v8i16] } GPR:{ *:[i32] }:$R)
/*102894*/        /*Scope*/ 24, /*->102919*/
/*102895*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*102897*/          OPC_EmitInteger, MVT::i32, 0, 
/*102900*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102903*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/*102909*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VDUP16), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMvdup:{ *:[v8i16] } rGPR:{ *:[i32] }:$elem) - Complexity = 3
                    // Dst: (MVE_VDUP16:{ *:[v8i16] } rGPR:{ *:[i32] }:$elem)
/*102919*/        0, /*End of Scope*/
/*102920*/      /*SwitchType*/ 45, MVT::v4i32,// ->102967
/*102922*/        OPC_Scope, 17, /*->102941*/ // 2 children in Scope
/*102924*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*102926*/          OPC_EmitInteger, MVT::i32, 14, 
/*102929*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102932*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUP32q), 0,
                        MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$R) - Complexity = 3
                    // Dst: (VDUP32q:{ *:[v4i32] } GPR:{ *:[i32] }:$R)
/*102941*/        /*Scope*/ 24, /*->102966*/
/*102942*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*102944*/          OPC_EmitInteger, MVT::i32, 0, 
/*102947*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*102950*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/*102956*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VDUP32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMvdup:{ *:[v4i32] } rGPR:{ *:[i32] }:$elem) - Complexity = 3
                    // Dst: (MVE_VDUP32:{ *:[v4i32] } rGPR:{ *:[i32] }:$elem)
/*102966*/        0, /*End of Scope*/
/*102967*/      0, // EndSwitchType
/*102968*/    /*Scope*/ 11|128,1/*139*/, /*->103109*/
/*102970*/      OPC_MoveChild0,
/*102971*/      OPC_SwitchOpcode /*2 cases */, 62, TARGET_VAL(ISD::LOAD),// ->103037
/*102975*/        OPC_RecordMemRef,
/*102976*/        OPC_RecordNode, // #0 = 'ld' chained node
/*102977*/        OPC_RecordChild1, // #1 = $addr
/*102978*/        OPC_CheckChild1Type, MVT::i32,
/*102980*/        OPC_CheckPredicate, 35, // Predicate_unindexedload
/*102982*/        OPC_CheckPredicate, 58, // Predicate_load
/*102984*/        OPC_CheckType, MVT::f32,
/*102986*/        OPC_MoveParent,
/*102987*/        OPC_SwitchType /*2 cases */, 22, MVT::v2f32,// ->103012
/*102990*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*102992*/          OPC_CheckComplexPat, /*CP*/42, /*#*/1, // SelectAddrMode6:$addr #2 #3
/*102995*/          OPC_EmitMergeInputChains1_0,
/*102996*/          OPC_EmitInteger, MVT::i32, 14, 
/*102999*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103002*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1DUPd32), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v2f32, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ARMvdup:{ *:[v2f32] } (ld:{ *:[f32] } addrmode6dup:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>>) - Complexity = 16
                    // Dst: (VLD1DUPd32:{ *:[v2f32] } addrmode6:{ *:[i32] }:$addr)
/*103012*/        /*SwitchType*/ 22, MVT::v4f32,// ->103036
/*103014*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*103016*/          OPC_CheckComplexPat, /*CP*/42, /*#*/1, // SelectAddrMode6:$addr #2 #3
/*103019*/          OPC_EmitMergeInputChains1_0,
/*103020*/          OPC_EmitInteger, MVT::i32, 14, 
/*103023*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103026*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VLD1DUPq32), 0|OPFL_Chain|OPFL_MemRefs,
                        MVT::v4f32, 4/*#Ops*/, 2, 3, 4, 5, 
                    // Src: (ARMvdup:{ *:[v4f32] } (ld:{ *:[f32] } addrmode6dup:{ *:[i32] }:$addr)<<P:Predicate_unindexedload>><<P:Predicate_load>>) - Complexity = 16
                    // Dst: (VLD1DUPq32:{ *:[v4f32] } addrmode6:{ *:[i32] }:$addr)
/*103036*/        0, // EndSwitchType
/*103037*/      /*SwitchOpcode*/ 68, TARGET_VAL(ISD::BITCAST),// ->103108
/*103040*/        OPC_RecordChild0, // #0 = $R
/*103041*/        OPC_CheckChild0Type, MVT::i32,
/*103043*/        OPC_CheckType, MVT::f32,
/*103045*/        OPC_MoveParent,
/*103046*/        OPC_SwitchType /*2 cases */, 39, MVT::v2f32,// ->103088
/*103049*/          OPC_Scope, 17, /*->103068*/ // 2 children in Scope
/*103051*/            OPC_CheckPatternPredicate, 122, // (!Subtarget->hasSlowVDUP32()) && (Subtarget->hasNEON())
/*103053*/            OPC_EmitInteger, MVT::i32, 14, 
/*103056*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103059*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUP32d), 0,
                          MVT::v2f32, 3/*#Ops*/, 0, 1, 2, 
                      // Src: (ARMvdup:{ *:[v2f32] } (bitconvert:{ *:[f32] } GPR:{ *:[i32] }:$R)) - Complexity = 6
                      // Dst: (VDUP32d:{ *:[v2f32] } GPR:{ *:[i32] }:$R)
/*103068*/          /*Scope*/ 18, /*->103087*/
/*103069*/            OPC_CheckPatternPredicate, 123, // (Subtarget->hasNEON()) && (Subtarget->hasSlowVDUP32())
/*103071*/            OPC_EmitInteger, MVT::i32, 14, 
/*103074*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103077*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVDRR), 0,
                          MVT::v2f32, 4/*#Ops*/, 0, 0, 1, 2, 
                      // Src: (ARMvdup:{ *:[v2f32] } (bitconvert:{ *:[f32] } GPR:{ *:[i32] }:$R)) - Complexity = 6
                      // Dst: (VMOVDRR:{ *:[v2f32] } GPR:{ *:[i32] }:$R, GPR:{ *:[i32] }:$R)
/*103087*/          0, /*End of Scope*/
/*103088*/        /*SwitchType*/ 17, MVT::v4f32,// ->103107
/*103090*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*103092*/          OPC_EmitInteger, MVT::i32, 14, 
/*103095*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103098*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUP32q), 0,
                        MVT::v4f32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvdup:{ *:[v4f32] } (bitconvert:{ *:[f32] } GPR:{ *:[i32] }:$R)) - Complexity = 6
                    // Dst: (VDUP32q:{ *:[v4f32] } GPR:{ *:[i32] }:$R)
/*103107*/        0, // EndSwitchType
/*103108*/      0, // EndSwitchOpcode
/*103109*/    /*Scope*/ 127|128,1/*255*/, /*->103366*/
/*103111*/      OPC_RecordChild0, // #0 = $elem
/*103112*/      OPC_Scope, 125, /*->103239*/ // 2 children in Scope
/*103114*/        OPC_CheckChild0Type, MVT::f32,
/*103116*/        OPC_SwitchType /*2 cases */, 78, MVT::v4f32,// ->103197
/*103119*/          OPC_Scope, 35, /*->103156*/ // 2 children in Scope
/*103121*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*103123*/            OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/*103126*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                          MVT::i32, 2/*#Ops*/, 0, 1,  // Results = #2
/*103134*/            OPC_EmitInteger, MVT::i32, 0, 
/*103137*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103140*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #5
/*103146*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VDUP32), 0,
                          MVT::v4f32, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ARMvdup:{ *:[v4f32] } SPR:{ *:[f32] }:$elem) - Complexity = 3
                      // Dst: (MVE_VDUP32:{ *:[v4f32] } (COPY_TO_REGCLASS:{ *:[i32] } SPR:{ *:[f32] }:$elem, rGPR:{ *:[i32] }))
/*103156*/          /*Scope*/ 39, /*->103196*/
/*103157*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*103159*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v2f32, 0/*#Ops*/,  // Results = #1
/*103165*/            OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/*103168*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                          MVT::v2f32, 3/*#Ops*/, 1, 0, 2,  // Results = #3
/*103177*/            OPC_EmitInteger, MVT::i32, 0, 
/*103180*/            OPC_EmitInteger, MVT::i32, 14, 
/*103183*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103186*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUPLN32q), 0,
                          MVT::v4f32, 4/*#Ops*/, 3, 4, 5, 6, 
                      // Src: (ARMvdup:{ *:[v4f32] } SPR:{ *:[f32] }:$src) - Complexity = 3
                      // Dst: (VDUPLN32q:{ *:[v4f32] } (INSERT_SUBREG:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), SPR:{ *:[f32] }:$src, ssub_0:{ *:[i32] }), 0:{ *:[i32] })
/*103196*/          0, /*End of Scope*/
/*103197*/        /*SwitchType*/ 39, MVT::v2f32,// ->103238
/*103199*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*103201*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v2f32, 0/*#Ops*/,  // Results = #1
/*103207*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/*103210*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v2f32, 3/*#Ops*/, 1, 0, 2,  // Results = #3
/*103219*/          OPC_EmitInteger, MVT::i32, 0, 
/*103222*/          OPC_EmitInteger, MVT::i32, 14, 
/*103225*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103228*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUPLN32d), 0,
                        MVT::v2f32, 4/*#Ops*/, 3, 4, 5, 6, 
                    // Src: (ARMvdup:{ *:[v2f32] } SPR:{ *:[f32] }:$src) - Complexity = 3
                    // Dst: (VDUPLN32d:{ *:[v2f32] } (INSERT_SUBREG:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), SPR:{ *:[f32] }:$src, ssub_0:{ *:[i32] }), 0:{ *:[i32] })
/*103238*/        0, // EndSwitchType
/*103239*/      /*Scope*/ 125, /*->103365*/
/*103240*/        OPC_CheckChild0Type, MVT::f16,
/*103242*/        OPC_SwitchType /*2 cases */, 78, MVT::v8f16,// ->103323
/*103245*/          OPC_Scope, 35, /*->103282*/ // 2 children in Scope
/*103247*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*103249*/            OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/*103252*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                          MVT::i32, 2/*#Ops*/, 0, 1,  // Results = #2
/*103260*/            OPC_EmitInteger, MVT::i32, 0, 
/*103263*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103266*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4i32, 0/*#Ops*/,  // Results = #5
/*103272*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VDUP16), 0,
                          MVT::v8f16, 4/*#Ops*/, 2, 3, 4, 5, 
                      // Src: (ARMvdup:{ *:[v8f16] } HPR:{ *:[f16] }:$elem) - Complexity = 3
                      // Dst: (MVE_VDUP16:{ *:[v8f16] } (COPY_TO_REGCLASS:{ *:[i32] } HPR:{ *:[f16] }:$elem, rGPR:{ *:[i32] }))
/*103282*/          /*Scope*/ 39, /*->103322*/
/*103283*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*103285*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                          MVT::v4f16, 0/*#Ops*/,  // Results = #1
/*103291*/            OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/*103294*/            OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                          MVT::v4f16, 3/*#Ops*/, 1, 0, 2,  // Results = #3
/*103303*/            OPC_EmitInteger, MVT::i32, 0, 
/*103306*/            OPC_EmitInteger, MVT::i32, 14, 
/*103309*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103312*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUPLN16q), 0,
                          MVT::v8f16, 4/*#Ops*/, 3, 4, 5, 6, 
                      // Src: (ARMvdup:{ *:[v8f16] } HPR:{ *:[f16] }:$src) - Complexity = 3
                      // Dst: (VDUPLN16q:{ *:[v8f16] } (INSERT_SUBREG:{ *:[v4f16] } (IMPLICIT_DEF:{ *:[v4f16] }), HPR:{ *:[f16] }:$src, ssub_0:{ *:[i32] }), 0:{ *:[i32] })
/*103322*/          0, /*End of Scope*/
/*103323*/        /*SwitchType*/ 39, MVT::v4f16,// ->103364
/*103325*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*103327*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4f16, 0/*#Ops*/,  // Results = #1
/*103333*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/*103336*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v4f16, 3/*#Ops*/, 1, 0, 2,  // Results = #3
/*103345*/          OPC_EmitInteger, MVT::i32, 0, 
/*103348*/          OPC_EmitInteger, MVT::i32, 14, 
/*103351*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103354*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUPLN16d), 0,
                        MVT::v4f16, 4/*#Ops*/, 3, 4, 5, 6, 
                    // Src: (ARMvdup:{ *:[v4f16] } HPR:{ *:[f16] }:$src) - Complexity = 3
                    // Dst: (VDUPLN16d:{ *:[v4f16] } (INSERT_SUBREG:{ *:[v4f16] } (IMPLICIT_DEF:{ *:[v4f16] }), HPR:{ *:[f16] }:$src, ssub_0:{ *:[i32] }), 0:{ *:[i32] })
/*103364*/        0, // EndSwitchType
/*103365*/      0, /*End of Scope*/
/*103366*/    0, /*End of Scope*/
/*103367*/  /*SwitchOpcode*/ 15|128,4/*527*/, TARGET_VAL(ISD::TRUNCATE),// ->103898
/*103371*/    OPC_Scope, 116|128,2/*372*/, /*->103746*/ // 2 children in Scope
/*103374*/      OPC_MoveChild0,
/*103375*/      OPC_SwitchOpcode /*2 cases */, 13|128,2/*269*/, TARGET_VAL(ARMISD::VSHRuIMM),// ->103649
/*103380*/        OPC_Scope, 43|128,1/*171*/, /*->103554*/ // 2 children in Scope
/*103383*/          OPC_MoveChild0,
/*103384*/          OPC_SwitchOpcode /*2 cases */, 81, TARGET_VAL(ISD::ADD),// ->103469
/*103388*/            OPC_RecordChild0, // #0 = $Vn
/*103389*/            OPC_RecordChild1, // #1 = $Vm
/*103390*/            OPC_MoveParent,
/*103391*/            OPC_Scope, 25, /*->103418*/ // 3 children in Scope
/*103393*/              OPC_CheckChild1Integer, 8, 
/*103395*/              OPC_CheckType, MVT::v8i16,
/*103397*/              OPC_MoveParent,
/*103398*/              OPC_CheckType, MVT::v8i8,
/*103400*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*103402*/              OPC_EmitInteger, MVT::i32, 14, 
/*103405*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103408*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDHNv8i8), 0,
                            MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                        // Src: (trunc:{ *:[v8i8] } (ARMvshruImm:{ *:[v8i16] } (add:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm), 8:{ *:[i32] })) - Complexity = 14
                        // Dst: (VADDHNv8i8:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/*103418*/            /*Scope*/ 25, /*->103444*/
/*103419*/              OPC_CheckChild1Integer, 16, 
/*103421*/              OPC_CheckType, MVT::v4i32,
/*103423*/              OPC_MoveParent,
/*103424*/              OPC_CheckType, MVT::v4i16,
/*103426*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*103428*/              OPC_EmitInteger, MVT::i32, 14, 
/*103431*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103434*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDHNv4i16), 0,
                            MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                        // Src: (trunc:{ *:[v4i16] } (ARMvshruImm:{ *:[v4i32] } (add:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm), 16:{ *:[i32] })) - Complexity = 14
                        // Dst: (VADDHNv4i16:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*103444*/            /*Scope*/ 23, /*->103468*/
/*103445*/              OPC_CheckChild1Integer, 32, 
/*103447*/              OPC_MoveParent,
/*103448*/              OPC_CheckType, MVT::v2i32,
/*103450*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*103452*/              OPC_EmitInteger, MVT::i32, 14, 
/*103455*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103458*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VADDHNv2i32), 0,
                            MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                        // Src: (trunc:{ *:[v2i32] } (ARMvshruImm:{ *:[v2i64] } (add:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm), 32:{ *:[i32] })) - Complexity = 14
                        // Dst: (VADDHNv2i32:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/*103468*/            0, /*End of Scope*/
/*103469*/          /*SwitchOpcode*/ 81, TARGET_VAL(ISD::SUB),// ->103553
/*103472*/            OPC_RecordChild0, // #0 = $Vn
/*103473*/            OPC_RecordChild1, // #1 = $Vm
/*103474*/            OPC_MoveParent,
/*103475*/            OPC_Scope, 25, /*->103502*/ // 3 children in Scope
/*103477*/              OPC_CheckChild1Integer, 8, 
/*103479*/              OPC_CheckType, MVT::v8i16,
/*103481*/              OPC_MoveParent,
/*103482*/              OPC_CheckType, MVT::v8i8,
/*103484*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*103486*/              OPC_EmitInteger, MVT::i32, 14, 
/*103489*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103492*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBHNv8i8), 0,
                            MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                        // Src: (trunc:{ *:[v8i8] } (ARMvshruImm:{ *:[v8i16] } (sub:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm), 8:{ *:[i32] })) - Complexity = 14
                        // Dst: (VSUBHNv8i8:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/*103502*/            /*Scope*/ 25, /*->103528*/
/*103503*/              OPC_CheckChild1Integer, 16, 
/*103505*/              OPC_CheckType, MVT::v4i32,
/*103507*/              OPC_MoveParent,
/*103508*/              OPC_CheckType, MVT::v4i16,
/*103510*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*103512*/              OPC_EmitInteger, MVT::i32, 14, 
/*103515*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103518*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBHNv4i16), 0,
                            MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                        // Src: (trunc:{ *:[v4i16] } (ARMvshruImm:{ *:[v4i32] } (sub:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm), 16:{ *:[i32] })) - Complexity = 14
                        // Dst: (VSUBHNv4i16:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*103528*/            /*Scope*/ 23, /*->103552*/
/*103529*/              OPC_CheckChild1Integer, 32, 
/*103531*/              OPC_MoveParent,
/*103532*/              OPC_CheckType, MVT::v2i32,
/*103534*/              OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*103536*/              OPC_EmitInteger, MVT::i32, 14, 
/*103539*/              OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103542*/              OPC_MorphNodeTo1, TARGET_VAL(ARM::VSUBHNv2i32), 0,
                            MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                        // Src: (trunc:{ *:[v2i32] } (ARMvshruImm:{ *:[v2i64] } (sub:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm), 32:{ *:[i32] })) - Complexity = 14
                        // Dst: (VSUBHNv2i32:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm)
/*103552*/            0, /*End of Scope*/
/*103553*/          0, // EndSwitchOpcode
/*103554*/        /*Scope*/ 93, /*->103648*/
/*103555*/          OPC_RecordChild0, // #0 = $Vn
/*103556*/          OPC_RecordChild1, // #1 = $amt
/*103557*/          OPC_MoveChild1,
/*103558*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*103561*/          OPC_Scope, 28, /*->103591*/ // 3 children in Scope
/*103563*/            OPC_CheckPredicate, 100, // Predicate_shr_imm8
/*103565*/            OPC_MoveParent,
/*103566*/            OPC_CheckType, MVT::v8i16,
/*103568*/            OPC_MoveParent,
/*103569*/            OPC_CheckType, MVT::v8i8,
/*103571*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*103573*/            OPC_EmitConvertToTarget, 1,
/*103575*/            OPC_EmitInteger, MVT::i32, 14, 
/*103578*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103581*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHRNv8i8), 0,
                          MVT::v8i8, 4/*#Ops*/, 0, 2, 3, 4, 
                      // Src: (trunc:{ *:[v8i8] } (ARMvshruImm:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, (imm:{ *:[i32] })<<P:Predicate_shr_imm8>>:$amt)) - Complexity = 10
                      // Dst: (VSHRNv8i8:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vn, (imm:{ *:[i32] })<<P:Predicate_shr_imm8>>:$amt)
/*103591*/          /*Scope*/ 28, /*->103620*/
/*103592*/            OPC_CheckPredicate, 101, // Predicate_shr_imm16
/*103594*/            OPC_MoveParent,
/*103595*/            OPC_CheckType, MVT::v4i32,
/*103597*/            OPC_MoveParent,
/*103598*/            OPC_CheckType, MVT::v4i16,
/*103600*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*103602*/            OPC_EmitConvertToTarget, 1,
/*103604*/            OPC_EmitInteger, MVT::i32, 14, 
/*103607*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103610*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHRNv4i16), 0,
                          MVT::v4i16, 4/*#Ops*/, 0, 2, 3, 4, 
                      // Src: (trunc:{ *:[v4i16] } (ARMvshruImm:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, (imm:{ *:[i32] })<<P:Predicate_shr_imm16>>:$amt)) - Complexity = 10
                      // Dst: (VSHRNv4i16:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vn, (imm:{ *:[i32] })<<P:Predicate_shr_imm16>>:$amt)
/*103620*/          /*Scope*/ 26, /*->103647*/
/*103621*/            OPC_CheckPredicate, 1, // Predicate_shr_imm32
/*103623*/            OPC_MoveParent,
/*103624*/            OPC_MoveParent,
/*103625*/            OPC_CheckType, MVT::v2i32,
/*103627*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*103629*/            OPC_EmitConvertToTarget, 1,
/*103631*/            OPC_EmitInteger, MVT::i32, 14, 
/*103634*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103637*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHRNv2i32), 0,
                          MVT::v2i32, 4/*#Ops*/, 0, 2, 3, 4, 
                      // Src: (trunc:{ *:[v2i32] } (ARMvshruImm:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, (imm:{ *:[i32] })<<P:Predicate_shr_imm32>>:$amt)) - Complexity = 10
                      // Dst: (VSHRNv2i32:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vn, (imm:{ *:[i32] })<<P:Predicate_shr_imm32>>:$amt)
/*103647*/          0, /*End of Scope*/
/*103648*/        0, /*End of Scope*/
/*103649*/      /*SwitchOpcode*/ 93, TARGET_VAL(ARMISD::VSHRsIMM),// ->103745
/*103652*/        OPC_RecordChild0, // #0 = $Vm
/*103653*/        OPC_RecordChild1, // #1 = $SIMM
/*103654*/        OPC_MoveChild1,
/*103655*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*103658*/        OPC_Scope, 28, /*->103688*/ // 3 children in Scope
/*103660*/          OPC_CheckPredicate, 100, // Predicate_shr_imm8
/*103662*/          OPC_MoveParent,
/*103663*/          OPC_CheckType, MVT::v8i16,
/*103665*/          OPC_MoveParent,
/*103666*/          OPC_CheckType, MVT::v8i8,
/*103668*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*103670*/          OPC_EmitConvertToTarget, 1,
/*103672*/          OPC_EmitInteger, MVT::i32, 14, 
/*103675*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103678*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHRNv8i8), 0,
                        MVT::v8i8, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (trunc:{ *:[v8i8] } (ARMvshrsImm:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_shr_imm8>>:$SIMM)) - Complexity = 10
                    // Dst: (VSHRNv8i8:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*103688*/        /*Scope*/ 28, /*->103717*/
/*103689*/          OPC_CheckPredicate, 101, // Predicate_shr_imm16
/*103691*/          OPC_MoveParent,
/*103692*/          OPC_CheckType, MVT::v4i32,
/*103694*/          OPC_MoveParent,
/*103695*/          OPC_CheckType, MVT::v4i16,
/*103697*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*103699*/          OPC_EmitConvertToTarget, 1,
/*103701*/          OPC_EmitInteger, MVT::i32, 14, 
/*103704*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103707*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHRNv4i16), 0,
                        MVT::v4i16, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (trunc:{ *:[v4i16] } (ARMvshrsImm:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_shr_imm16>>:$SIMM)) - Complexity = 10
                    // Dst: (VSHRNv4i16:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*103717*/        /*Scope*/ 26, /*->103744*/
/*103718*/          OPC_CheckPredicate, 1, // Predicate_shr_imm32
/*103720*/          OPC_MoveParent,
/*103721*/          OPC_MoveParent,
/*103722*/          OPC_CheckType, MVT::v2i32,
/*103724*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*103726*/          OPC_EmitConvertToTarget, 1,
/*103728*/          OPC_EmitInteger, MVT::i32, 14, 
/*103731*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103734*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHRNv2i32), 0,
                        MVT::v2i32, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (trunc:{ *:[v2i32] } (ARMvshrsImm:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_shr_imm32>>:$SIMM)) - Complexity = 10
                    // Dst: (VSHRNv2i32:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*103744*/        0, /*End of Scope*/
/*103745*/      0, // EndSwitchOpcode
/*103746*/    /*Scope*/ 21|128,1/*149*/, /*->103897*/
/*103748*/      OPC_RecordChild0, // #0 = $Vm
/*103749*/      OPC_SwitchType /*6 cases */, 19, MVT::v8i8,// ->103771
/*103752*/        OPC_CheckChild0Type, MVT::v8i16,
/*103754*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*103756*/        OPC_EmitInteger, MVT::i32, 14, 
/*103759*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103762*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVNv8i8), 0,
                      MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (trunc:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vm) - Complexity = 3
                  // Dst: (VMOVNv8i8:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vm)
/*103771*/      /*SwitchType*/ 19, MVT::v4i16,// ->103792
/*103773*/        OPC_CheckChild0Type, MVT::v4i32,
/*103775*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*103777*/        OPC_EmitInteger, MVT::i32, 14, 
/*103780*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103783*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVNv4i16), 0,
                      MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (trunc:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vm) - Complexity = 3
                  // Dst: (VMOVNv4i16:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vm)
/*103792*/      /*SwitchType*/ 17, MVT::v2i32,// ->103811
/*103794*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*103796*/        OPC_EmitInteger, MVT::i32, 14, 
/*103799*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103802*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVNv2i32), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (trunc:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vm) - Complexity = 3
                  // Dst: (VMOVNv2i32:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vm)
/*103811*/      /*SwitchType*/ 25, MVT::v16i1,// ->103838
/*103813*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*103815*/        OPC_EmitRegister, MVT::i32, ARM::ZR,
/*103818*/        OPC_EmitInteger, MVT::i32, 1, 
/*103821*/        OPC_EmitInteger, MVT::i32, 0, 
/*103824*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103827*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi32r), 0,
                      MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (trunc:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1) - Complexity = 3
                  // Dst: (MVE_VCMPi32r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 1:{ *:[i32] })
/*103838*/      /*SwitchType*/ 27, MVT::v8i1,// ->103867
/*103840*/        OPC_CheckChild0Type, MVT::v8i16,
/*103842*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*103844*/        OPC_EmitRegister, MVT::i32, ARM::ZR,
/*103847*/        OPC_EmitInteger, MVT::i32, 1, 
/*103850*/        OPC_EmitInteger, MVT::i32, 0, 
/*103853*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103856*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi32r), 0,
                      MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (trunc:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1) - Complexity = 3
                  // Dst: (MVE_VCMPi32r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 1:{ *:[i32] })
/*103867*/      /*SwitchType*/ 27, MVT::v4i1,// ->103896
/*103869*/        OPC_CheckChild0Type, MVT::v4i32,
/*103871*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*103873*/        OPC_EmitRegister, MVT::i32, ARM::ZR,
/*103876*/        OPC_EmitInteger, MVT::i32, 1, 
/*103879*/        OPC_EmitInteger, MVT::i32, 0, 
/*103882*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103885*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi32r), 0,
                      MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (trunc:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1) - Complexity = 3
                  // Dst: (MVE_VCMPi32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 1:{ *:[i32] })
/*103896*/      0, // EndSwitchType
/*103897*/    0, /*End of Scope*/
/*103898*/  /*SwitchOpcode*/ 27|128,2/*283*/, TARGET_VAL(ISD::ABS),// ->104185
/*103902*/    OPC_Scope, 77, /*->103981*/ // 2 children in Scope
/*103904*/      OPC_MoveChild0,
/*103905*/      OPC_CheckOpcode, TARGET_VAL(ISD::SUB),
/*103908*/      OPC_MoveChild0,
/*103909*/      OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/*103912*/      OPC_RecordChild0, // #0 = $opA
/*103913*/      OPC_Scope, 32, /*->103947*/ // 2 children in Scope
/*103915*/        OPC_CheckChild0Type, MVT::v8i8,
/*103917*/        OPC_MoveParent,
/*103918*/        OPC_MoveChild1,
/*103919*/        OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/*103922*/        OPC_RecordChild0, // #1 = $opB
/*103923*/        OPC_CheckChild0Type, MVT::v8i8,
/*103925*/        OPC_MoveParent,
/*103926*/        OPC_MoveParent,
/*103927*/        OPC_CheckType, MVT::v8i16,
/*103929*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*103931*/        OPC_EmitInteger, MVT::i32, 14, 
/*103934*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103937*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDLuv8i16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (abs:{ *:[v8i16] } (sub:{ *:[v8i16] } (zext:{ *:[v8i16] } DPR:{ *:[v8i8] }:$opA), (zext:{ *:[v8i16] } DPR:{ *:[v8i8] }:$opB))) - Complexity = 12
                  // Dst: (VABDLuv8i16:{ *:[v8i16] } DPR:{ *:[v8i8] }:$opA, DPR:{ *:[v8i8] }:$opB)
/*103947*/      /*Scope*/ 32, /*->103980*/
/*103948*/        OPC_CheckChild0Type, MVT::v4i16,
/*103950*/        OPC_MoveParent,
/*103951*/        OPC_MoveChild1,
/*103952*/        OPC_CheckOpcode, TARGET_VAL(ISD::ZERO_EXTEND),
/*103955*/        OPC_RecordChild0, // #1 = $opB
/*103956*/        OPC_CheckChild0Type, MVT::v4i16,
/*103958*/        OPC_MoveParent,
/*103959*/        OPC_MoveParent,
/*103960*/        OPC_CheckType, MVT::v4i32,
/*103962*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*103964*/        OPC_EmitInteger, MVT::i32, 14, 
/*103967*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103970*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDLuv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (abs:{ *:[v4i32] } (sub:{ *:[v4i32] } (zext:{ *:[v4i32] } DPR:{ *:[v4i16] }:$opA), (zext:{ *:[v4i32] } DPR:{ *:[v4i16] }:$opB))) - Complexity = 12
                  // Dst: (VABDLuv4i32:{ *:[v4i32] } DPR:{ *:[v4i16] }:$opA, DPR:{ *:[v4i16] }:$opB)
/*103980*/      0, /*End of Scope*/
/*103981*/    /*Scope*/ 73|128,1/*201*/, /*->104184*/
/*103983*/      OPC_RecordChild0, // #0 = $Vm
/*103984*/      OPC_SwitchType /*6 cases */, 17, MVT::v8i8,// ->104004
/*103987*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*103989*/        OPC_EmitInteger, MVT::i32, 14, 
/*103992*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*103995*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABSv8i8), 0,
                      MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (abs:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm) - Complexity = 3
                  // Dst: (VABSv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm)
/*104004*/      /*SwitchType*/ 17, MVT::v4i16,// ->104023
/*104006*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*104008*/        OPC_EmitInteger, MVT::i32, 14, 
/*104011*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104014*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABSv4i16), 0,
                      MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (abs:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm) - Complexity = 3
                  // Dst: (VABSv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm)
/*104023*/      /*SwitchType*/ 17, MVT::v2i32,// ->104042
/*104025*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*104027*/        OPC_EmitInteger, MVT::i32, 14, 
/*104030*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104033*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VABSv2i32), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (abs:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm) - Complexity = 3
                  // Dst: (VABSv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm)
/*104042*/      /*SwitchType*/ 45, MVT::v16i8,// ->104089
/*104044*/        OPC_Scope, 17, /*->104063*/ // 2 children in Scope
/*104046*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*104048*/          OPC_EmitInteger, MVT::i32, 14, 
/*104051*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104054*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABSv16i8), 0,
                        MVT::v16i8, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (abs:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm) - Complexity = 3
                    // Dst: (VABSv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm)
/*104063*/        /*Scope*/ 24, /*->104088*/
/*104064*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*104066*/          OPC_EmitInteger, MVT::i32, 0, 
/*104069*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104072*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/*104078*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VABSs8), 0,
                        MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (abs:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$v) - Complexity = 3
                    // Dst: (MVE_VABSs8:{ *:[v16i8] } ?:{ *:[v16i8] }:$v)
/*104088*/        0, /*End of Scope*/
/*104089*/      /*SwitchType*/ 45, MVT::v8i16,// ->104136
/*104091*/        OPC_Scope, 17, /*->104110*/ // 2 children in Scope
/*104093*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*104095*/          OPC_EmitInteger, MVT::i32, 14, 
/*104098*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104101*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABSv8i16), 0,
                        MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (abs:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm) - Complexity = 3
                    // Dst: (VABSv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm)
/*104110*/        /*Scope*/ 24, /*->104135*/
/*104111*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*104113*/          OPC_EmitInteger, MVT::i32, 0, 
/*104116*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104119*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/*104125*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VABSs16), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (abs:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$v) - Complexity = 3
                    // Dst: (MVE_VABSs16:{ *:[v8i16] } ?:{ *:[v8i16] }:$v)
/*104135*/        0, /*End of Scope*/
/*104136*/      /*SwitchType*/ 45, MVT::v4i32,// ->104183
/*104138*/        OPC_Scope, 17, /*->104157*/ // 2 children in Scope
/*104140*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*104142*/          OPC_EmitInteger, MVT::i32, 14, 
/*104145*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104148*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABSv4i32), 0,
                        MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (abs:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm) - Complexity = 3
                    // Dst: (VABSv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm)
/*104157*/        /*Scope*/ 24, /*->104182*/
/*104158*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*104160*/          OPC_EmitInteger, MVT::i32, 0, 
/*104163*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104166*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #3
/*104172*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VABSs32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (abs:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$v) - Complexity = 3
                    // Dst: (MVE_VABSs32:{ *:[v4i32] } ?:{ *:[v4i32] }:$v)
/*104182*/        0, /*End of Scope*/
/*104183*/      0, // EndSwitchType
/*104184*/    0, /*End of Scope*/
/*104185*/  /*SwitchOpcode*/ 85|128,3/*469*/, TARGET_VAL(ISD::ZERO_EXTEND),// ->104658
/*104189*/    OPC_Scope, 62|128,1/*190*/, /*->104382*/ // 2 children in Scope
/*104192*/      OPC_MoveChild0,
/*104193*/      OPC_CheckOpcode, TARGET_VAL(ISD::INTRINSIC_WO_CHAIN),
/*104196*/      OPC_Scope, 91, /*->104289*/ // 2 children in Scope
/*104198*/        OPC_CheckChild0Integer, 88|128,9/*1240*/, 
/*104201*/        OPC_RecordChild1, // #0 = $Vn
/*104202*/        OPC_Scope, 28, /*->104232*/ // 3 children in Scope
/*104204*/          OPC_CheckChild1Type, MVT::v8i8,
/*104206*/          OPC_RecordChild2, // #1 = $Vm
/*104207*/          OPC_CheckChild2Type, MVT::v8i8,
/*104209*/          OPC_CheckType, MVT::v8i8,
/*104211*/          OPC_MoveParent,
/*104212*/          OPC_CheckType, MVT::v8i16,
/*104214*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*104216*/          OPC_EmitInteger, MVT::i32, 14, 
/*104219*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104222*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDLsv8i16), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (zext:{ *:[v8i16] } (intrinsic_wo_chain:{ *:[v8i8] } 1240:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)) - Complexity = 11
                    // Dst: (VABDLsv8i16:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/*104232*/        /*Scope*/ 28, /*->104261*/
/*104233*/          OPC_CheckChild1Type, MVT::v4i16,
/*104235*/          OPC_RecordChild2, // #1 = $Vm
/*104236*/          OPC_CheckChild2Type, MVT::v4i16,
/*104238*/          OPC_CheckType, MVT::v4i16,
/*104240*/          OPC_MoveParent,
/*104241*/          OPC_CheckType, MVT::v4i32,
/*104243*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*104245*/          OPC_EmitInteger, MVT::i32, 14, 
/*104248*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104251*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDLsv4i32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (zext:{ *:[v4i32] } (intrinsic_wo_chain:{ *:[v4i16] } 1240:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)) - Complexity = 11
                    // Dst: (VABDLsv4i32:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/*104261*/        /*Scope*/ 26, /*->104288*/
/*104262*/          OPC_CheckChild1Type, MVT::v2i32,
/*104264*/          OPC_RecordChild2, // #1 = $Vm
/*104265*/          OPC_CheckChild2Type, MVT::v2i32,
/*104267*/          OPC_MoveParent,
/*104268*/          OPC_CheckType, MVT::v2i64,
/*104270*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*104272*/          OPC_EmitInteger, MVT::i32, 14, 
/*104275*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104278*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDLsv2i64), 0,
                        MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (zext:{ *:[v2i64] } (intrinsic_wo_chain:{ *:[v2i32] } 1240:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)) - Complexity = 11
                    // Dst: (VABDLsv2i64:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*104288*/        0, /*End of Scope*/
/*104289*/      /*Scope*/ 91, /*->104381*/
/*104290*/        OPC_CheckChild0Integer, 89|128,9/*1241*/, 
/*104293*/        OPC_RecordChild1, // #0 = $Vn
/*104294*/        OPC_Scope, 28, /*->104324*/ // 3 children in Scope
/*104296*/          OPC_CheckChild1Type, MVT::v8i8,
/*104298*/          OPC_RecordChild2, // #1 = $Vm
/*104299*/          OPC_CheckChild2Type, MVT::v8i8,
/*104301*/          OPC_CheckType, MVT::v8i8,
/*104303*/          OPC_MoveParent,
/*104304*/          OPC_CheckType, MVT::v8i16,
/*104306*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*104308*/          OPC_EmitInteger, MVT::i32, 14, 
/*104311*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104314*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDLuv8i16), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (zext:{ *:[v8i16] } (intrinsic_wo_chain:{ *:[v8i8] } 1241:{ *:[iPTR] }, DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)) - Complexity = 11
                    // Dst: (VABDLuv8i16:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/*104324*/        /*Scope*/ 28, /*->104353*/
/*104325*/          OPC_CheckChild1Type, MVT::v4i16,
/*104327*/          OPC_RecordChild2, // #1 = $Vm
/*104328*/          OPC_CheckChild2Type, MVT::v4i16,
/*104330*/          OPC_CheckType, MVT::v4i16,
/*104332*/          OPC_MoveParent,
/*104333*/          OPC_CheckType, MVT::v4i32,
/*104335*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*104337*/          OPC_EmitInteger, MVT::i32, 14, 
/*104340*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104343*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDLuv4i32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (zext:{ *:[v4i32] } (intrinsic_wo_chain:{ *:[v4i16] } 1241:{ *:[iPTR] }, DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)) - Complexity = 11
                    // Dst: (VABDLuv4i32:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/*104353*/        /*Scope*/ 26, /*->104380*/
/*104354*/          OPC_CheckChild1Type, MVT::v2i32,
/*104356*/          OPC_RecordChild2, // #1 = $Vm
/*104357*/          OPC_CheckChild2Type, MVT::v2i32,
/*104359*/          OPC_MoveParent,
/*104360*/          OPC_CheckType, MVT::v2i64,
/*104362*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*104364*/          OPC_EmitInteger, MVT::i32, 14, 
/*104367*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104370*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VABDLuv2i64), 0,
                        MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (zext:{ *:[v2i64] } (intrinsic_wo_chain:{ *:[v2i32] } 1241:{ *:[iPTR] }, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)) - Complexity = 11
                    // Dst: (VABDLuv2i64:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*104380*/        0, /*End of Scope*/
/*104381*/      0, /*End of Scope*/
/*104382*/    /*Scope*/ 17|128,2/*273*/, /*->104657*/
/*104384*/      OPC_RecordChild0, // #0 = $Vm
/*104385*/      OPC_SwitchType /*4 cases */, 90, MVT::v8i16,// ->104478
/*104388*/        OPC_Scope, 19, /*->104409*/ // 2 children in Scope
/*104390*/          OPC_CheckChild0Type, MVT::v8i8,
/*104392*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*104394*/          OPC_EmitInteger, MVT::i32, 14, 
/*104397*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104400*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVLuv8i16), 0,
                        MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (zext:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vm) - Complexity = 3
                    // Dst: (VMOVLuv8i16:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vm)
/*104409*/        /*Scope*/ 67, /*->104477*/
/*104410*/          OPC_CheckChild0Type, MVT::v8i1,
/*104412*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*104414*/          OPC_EmitInteger, MVT::i32, 1, 
/*104417*/          OPC_EmitInteger, MVT::i32, 0, 
/*104420*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104423*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*104429*/          OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi16), 0,
                        MVT::v16i8, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/*104439*/          OPC_EmitInteger, MVT::i32, 0, 
/*104442*/          OPC_EmitInteger, MVT::i32, 0, 
/*104445*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104448*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #9
/*104454*/          OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi16), 0,
                        MVT::v16i8, 4/*#Ops*/, 6, 7, 8, 9,  // Results = #10
/*104464*/          OPC_EmitInteger, MVT::i32, 0, 
/*104467*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPSEL), 0,
                        MVT::v8i16, 4/*#Ops*/, 5, 10, 11, 0, 
                    // Src: (zext:{ *:[v8i16] } VCCR:{ *:[v8i1] }:$pred) - Complexity = 3
                    // Dst: (MVE_VPSEL:{ *:[v8i16] } (MVE_VMOVimmi16:{ *:[v16i8] } 1:{ *:[i32] }), (MVE_VMOVimmi16:{ *:[v16i8] } 0:{ *:[i32] }), 0:{ *:[i32] }, VCCR:{ *:[v8i1] }:$pred)
/*104477*/        0, /*End of Scope*/
/*104478*/      /*SwitchType*/ 90, MVT::v4i32,// ->104570
/*104480*/        OPC_Scope, 19, /*->104501*/ // 2 children in Scope
/*104482*/          OPC_CheckChild0Type, MVT::v4i16,
/*104484*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*104486*/          OPC_EmitInteger, MVT::i32, 14, 
/*104489*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104492*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVLuv4i32), 0,
                        MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (zext:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vm) - Complexity = 3
                    // Dst: (VMOVLuv4i32:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vm)
/*104501*/        /*Scope*/ 67, /*->104569*/
/*104502*/          OPC_CheckChild0Type, MVT::v4i1,
/*104504*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*104506*/          OPC_EmitInteger, MVT::i32, 1, 
/*104509*/          OPC_EmitInteger, MVT::i32, 0, 
/*104512*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104515*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*104521*/          OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi32), 0,
                        MVT::v16i8, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/*104531*/          OPC_EmitInteger, MVT::i32, 0, 
/*104534*/          OPC_EmitInteger, MVT::i32, 0, 
/*104537*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104540*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #9
/*104546*/          OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi32), 0,
                        MVT::v16i8, 4/*#Ops*/, 6, 7, 8, 9,  // Results = #10
/*104556*/          OPC_EmitInteger, MVT::i32, 0, 
/*104559*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPSEL), 0,
                        MVT::v4i32, 4/*#Ops*/, 5, 10, 11, 0, 
                    // Src: (zext:{ *:[v4i32] } VCCR:{ *:[v4i1] }:$pred) - Complexity = 3
                    // Dst: (MVE_VPSEL:{ *:[v4i32] } (MVE_VMOVimmi32:{ *:[v16i8] } 1:{ *:[i32] }), (MVE_VMOVimmi32:{ *:[v16i8] } 0:{ *:[i32] }), 0:{ *:[i32] }, VCCR:{ *:[v4i1] }:$pred)
/*104569*/        0, /*End of Scope*/
/*104570*/      /*SwitchType*/ 17, MVT::v2i64,// ->104589
/*104572*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*104574*/        OPC_EmitInteger, MVT::i32, 14, 
/*104577*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104580*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVLuv2i64), 0,
                      MVT::v2i64, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vm) - Complexity = 3
                  // Dst: (VMOVLuv2i64:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vm)
/*104589*/      /*SwitchType*/ 65, MVT::v16i8,// ->104656
/*104591*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*104593*/        OPC_EmitInteger, MVT::i32, 1, 
/*104596*/        OPC_EmitInteger, MVT::i32, 0, 
/*104599*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104602*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*104608*/        OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi8), 0,
                      MVT::v16i8, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/*104618*/        OPC_EmitInteger, MVT::i32, 0, 
/*104621*/        OPC_EmitInteger, MVT::i32, 0, 
/*104624*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104627*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #9
/*104633*/        OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi8), 0,
                      MVT::v16i8, 4/*#Ops*/, 6, 7, 8, 9,  // Results = #10
/*104643*/        OPC_EmitInteger, MVT::i32, 0, 
/*104646*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPSEL), 0,
                      MVT::v16i8, 4/*#Ops*/, 5, 10, 11, 0, 
                  // Src: (zext:{ *:[v16i8] } VCCR:{ *:[v16i1] }:$pred) - Complexity = 3
                  // Dst: (MVE_VPSEL:{ *:[v16i8] } (MVE_VMOVimmi8:{ *:[v16i8] } 1:{ *:[i32] }), (MVE_VMOVimmi8:{ *:[v16i8] } 0:{ *:[i32] }), 0:{ *:[i32] }, VCCR:{ *:[v16i1] }:$pred)
/*104656*/      0, // EndSwitchType
/*104657*/    0, /*End of Scope*/
/*104658*/  /*SwitchOpcode*/ 4|128,6/*772*/, TARGET_VAL(ARMISD::VSHLIMM),// ->105434
/*104662*/    OPC_Scope, 94|128,3/*478*/, /*->105143*/ // 2 children in Scope
/*104665*/      OPC_MoveChild0,
/*104666*/      OPC_SwitchOpcode /*3 cases */, 60|128,1/*188*/, TARGET_VAL(ISD::ZERO_EXTEND),// ->104859
/*104671*/        OPC_RecordChild0, // #0 = $Rn
/*104672*/        OPC_Scope, 28, /*->104702*/ // 6 children in Scope
/*104674*/          OPC_CheckChild0Type, MVT::v8i8,
/*104676*/          OPC_MoveParent,
/*104677*/          OPC_CheckChild1Integer, 8, 
/*104679*/          OPC_CheckType, MVT::v8i16,
/*104681*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*104683*/          OPC_EmitInteger, MVT::i32, 8, 
/*104686*/          OPC_EmitInteger, MVT::i32, 14, 
/*104689*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104692*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLLi8), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMvshlImm:{ *:[v8i16] } (zext:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Rn), 8:{ *:[i32] }) - Complexity = 11
                    // Dst: (VSHLLi8:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Rn, 8:{ *:[i32] })
/*104702*/        /*Scope*/ 28, /*->104731*/
/*104703*/          OPC_CheckChild0Type, MVT::v4i16,
/*104705*/          OPC_MoveParent,
/*104706*/          OPC_CheckChild1Integer, 16, 
/*104708*/          OPC_CheckType, MVT::v4i32,
/*104710*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*104712*/          OPC_EmitInteger, MVT::i32, 16, 
/*104715*/          OPC_EmitInteger, MVT::i32, 14, 
/*104718*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104721*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLLi16), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMvshlImm:{ *:[v4i32] } (zext:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Rn), 16:{ *:[i32] }) - Complexity = 11
                    // Dst: (VSHLLi16:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Rn, 16:{ *:[i32] })
/*104731*/        /*Scope*/ 26, /*->104758*/
/*104732*/          OPC_MoveParent,
/*104733*/          OPC_CheckChild1Integer, 32, 
/*104735*/          OPC_CheckType, MVT::v2i64,
/*104737*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*104739*/          OPC_EmitInteger, MVT::i32, 32, 
/*104742*/          OPC_EmitInteger, MVT::i32, 14, 
/*104745*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104748*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLLi32), 0,
                        MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMvshlImm:{ *:[v2i64] } (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Rn), 32:{ *:[i32] }) - Complexity = 11
                    // Dst: (VSHLLi32:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Rn, 32:{ *:[i32] })
/*104758*/        /*Scope*/ 33, /*->104792*/
/*104759*/          OPC_CheckChild0Type, MVT::v8i8,
/*104761*/          OPC_MoveParent,
/*104762*/          OPC_RecordChild1, // #1 = $SIMM
/*104763*/          OPC_MoveChild1,
/*104764*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*104767*/          OPC_CheckPredicate, 102, // Predicate_imm1_7
/*104769*/          OPC_MoveParent,
/*104770*/          OPC_CheckType, MVT::v8i16,
/*104772*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*104774*/          OPC_EmitConvertToTarget, 1,
/*104776*/          OPC_EmitInteger, MVT::i32, 14, 
/*104779*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104782*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLLuv8i16), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshlImm:{ *:[v8i16] } (zext:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vm), (imm:{ *:[i32] })<<P:Predicate_imm1_7>>:$SIMM) - Complexity = 10
                    // Dst: (VSHLLuv8i16:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*104792*/        /*Scope*/ 33, /*->104826*/
/*104793*/          OPC_CheckChild0Type, MVT::v4i16,
/*104795*/          OPC_MoveParent,
/*104796*/          OPC_RecordChild1, // #1 = $SIMM
/*104797*/          OPC_MoveChild1,
/*104798*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*104801*/          OPC_CheckPredicate, 2, // Predicate_imm1_15
/*104803*/          OPC_MoveParent,
/*104804*/          OPC_CheckType, MVT::v4i32,
/*104806*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*104808*/          OPC_EmitConvertToTarget, 1,
/*104810*/          OPC_EmitInteger, MVT::i32, 14, 
/*104813*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104816*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLLuv4i32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshlImm:{ *:[v4i32] } (zext:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vm), (imm:{ *:[i32] })<<P:Predicate_imm1_15>>:$SIMM) - Complexity = 10
                    // Dst: (VSHLLuv4i32:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*104826*/        /*Scope*/ 31, /*->104858*/
/*104827*/          OPC_MoveParent,
/*104828*/          OPC_RecordChild1, // #1 = $SIMM
/*104829*/          OPC_MoveChild1,
/*104830*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*104833*/          OPC_CheckPredicate, 83, // Predicate_imm1_31
/*104835*/          OPC_MoveParent,
/*104836*/          OPC_CheckType, MVT::v2i64,
/*104838*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*104840*/          OPC_EmitConvertToTarget, 1,
/*104842*/          OPC_EmitInteger, MVT::i32, 14, 
/*104845*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104848*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLLuv2i64), 0,
                        MVT::v2i64, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshlImm:{ *:[v2i64] } (zext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vm), (imm:{ *:[i32] })<<P:Predicate_imm1_31>>:$SIMM) - Complexity = 10
                    // Dst: (VSHLLuv2i64:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*104858*/        0, /*End of Scope*/
/*104859*/      /*SwitchOpcode*/ 60|128,1/*188*/, TARGET_VAL(ISD::SIGN_EXTEND),// ->105051
/*104863*/        OPC_RecordChild0, // #0 = $Rn
/*104864*/        OPC_Scope, 28, /*->104894*/ // 6 children in Scope
/*104866*/          OPC_CheckChild0Type, MVT::v8i8,
/*104868*/          OPC_MoveParent,
/*104869*/          OPC_CheckChild1Integer, 8, 
/*104871*/          OPC_CheckType, MVT::v8i16,
/*104873*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*104875*/          OPC_EmitInteger, MVT::i32, 8, 
/*104878*/          OPC_EmitInteger, MVT::i32, 14, 
/*104881*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104884*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLLi8), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMvshlImm:{ *:[v8i16] } (sext:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Rn), 8:{ *:[i32] }) - Complexity = 11
                    // Dst: (VSHLLi8:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Rn, 8:{ *:[i32] })
/*104894*/        /*Scope*/ 28, /*->104923*/
/*104895*/          OPC_CheckChild0Type, MVT::v4i16,
/*104897*/          OPC_MoveParent,
/*104898*/          OPC_CheckChild1Integer, 16, 
/*104900*/          OPC_CheckType, MVT::v4i32,
/*104902*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*104904*/          OPC_EmitInteger, MVT::i32, 16, 
/*104907*/          OPC_EmitInteger, MVT::i32, 14, 
/*104910*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104913*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLLi16), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMvshlImm:{ *:[v4i32] } (sext:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Rn), 16:{ *:[i32] }) - Complexity = 11
                    // Dst: (VSHLLi16:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Rn, 16:{ *:[i32] })
/*104923*/        /*Scope*/ 26, /*->104950*/
/*104924*/          OPC_MoveParent,
/*104925*/          OPC_CheckChild1Integer, 32, 
/*104927*/          OPC_CheckType, MVT::v2i64,
/*104929*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*104931*/          OPC_EmitInteger, MVT::i32, 32, 
/*104934*/          OPC_EmitInteger, MVT::i32, 14, 
/*104937*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104940*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLLi32), 0,
                        MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMvshlImm:{ *:[v2i64] } (sext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Rn), 32:{ *:[i32] }) - Complexity = 11
                    // Dst: (VSHLLi32:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Rn, 32:{ *:[i32] })
/*104950*/        /*Scope*/ 33, /*->104984*/
/*104951*/          OPC_CheckChild0Type, MVT::v8i8,
/*104953*/          OPC_MoveParent,
/*104954*/          OPC_RecordChild1, // #1 = $SIMM
/*104955*/          OPC_MoveChild1,
/*104956*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*104959*/          OPC_CheckPredicate, 102, // Predicate_imm1_7
/*104961*/          OPC_MoveParent,
/*104962*/          OPC_CheckType, MVT::v8i16,
/*104964*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*104966*/          OPC_EmitConvertToTarget, 1,
/*104968*/          OPC_EmitInteger, MVT::i32, 14, 
/*104971*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*104974*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLLsv8i16), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshlImm:{ *:[v8i16] } (sext:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vm), (imm:{ *:[i32] })<<P:Predicate_imm1_7>>:$SIMM) - Complexity = 10
                    // Dst: (VSHLLsv8i16:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*104984*/        /*Scope*/ 33, /*->105018*/
/*104985*/          OPC_CheckChild0Type, MVT::v4i16,
/*104987*/          OPC_MoveParent,
/*104988*/          OPC_RecordChild1, // #1 = $SIMM
/*104989*/          OPC_MoveChild1,
/*104990*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*104993*/          OPC_CheckPredicate, 2, // Predicate_imm1_15
/*104995*/          OPC_MoveParent,
/*104996*/          OPC_CheckType, MVT::v4i32,
/*104998*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*105000*/          OPC_EmitConvertToTarget, 1,
/*105002*/          OPC_EmitInteger, MVT::i32, 14, 
/*105005*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105008*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLLsv4i32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshlImm:{ *:[v4i32] } (sext:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vm), (imm:{ *:[i32] })<<P:Predicate_imm1_15>>:$SIMM) - Complexity = 10
                    // Dst: (VSHLLsv4i32:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*105018*/        /*Scope*/ 31, /*->105050*/
/*105019*/          OPC_MoveParent,
/*105020*/          OPC_RecordChild1, // #1 = $SIMM
/*105021*/          OPC_MoveChild1,
/*105022*/          OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*105025*/          OPC_CheckPredicate, 83, // Predicate_imm1_31
/*105027*/          OPC_MoveParent,
/*105028*/          OPC_CheckType, MVT::v2i64,
/*105030*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*105032*/          OPC_EmitConvertToTarget, 1,
/*105034*/          OPC_EmitInteger, MVT::i32, 14, 
/*105037*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105040*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLLsv2i64), 0,
                        MVT::v2i64, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshlImm:{ *:[v2i64] } (sext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vm), (imm:{ *:[i32] })<<P:Predicate_imm1_31>>:$SIMM) - Complexity = 10
                    // Dst: (VSHLLsv2i64:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*105050*/        0, /*End of Scope*/
/*105051*/      /*SwitchOpcode*/ 88, TARGET_VAL(ISD::ANY_EXTEND),// ->105142
/*105054*/        OPC_RecordChild0, // #0 = $Rn
/*105055*/        OPC_Scope, 28, /*->105085*/ // 3 children in Scope
/*105057*/          OPC_CheckChild0Type, MVT::v8i8,
/*105059*/          OPC_MoveParent,
/*105060*/          OPC_CheckChild1Integer, 8, 
/*105062*/          OPC_CheckType, MVT::v8i16,
/*105064*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*105066*/          OPC_EmitInteger, MVT::i32, 8, 
/*105069*/          OPC_EmitInteger, MVT::i32, 14, 
/*105072*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105075*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLLi8), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMvshlImm:{ *:[v8i16] } (anyext:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Rn), 8:{ *:[i32] }) - Complexity = 11
                    // Dst: (VSHLLi8:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Rn, 8:{ *:[i32] })
/*105085*/        /*Scope*/ 28, /*->105114*/
/*105086*/          OPC_CheckChild0Type, MVT::v4i16,
/*105088*/          OPC_MoveParent,
/*105089*/          OPC_CheckChild1Integer, 16, 
/*105091*/          OPC_CheckType, MVT::v4i32,
/*105093*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*105095*/          OPC_EmitInteger, MVT::i32, 16, 
/*105098*/          OPC_EmitInteger, MVT::i32, 14, 
/*105101*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105104*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLLi16), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMvshlImm:{ *:[v4i32] } (anyext:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Rn), 16:{ *:[i32] }) - Complexity = 11
                    // Dst: (VSHLLi16:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Rn, 16:{ *:[i32] })
/*105114*/        /*Scope*/ 26, /*->105141*/
/*105115*/          OPC_MoveParent,
/*105116*/          OPC_CheckChild1Integer, 32, 
/*105118*/          OPC_CheckType, MVT::v2i64,
/*105120*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*105122*/          OPC_EmitInteger, MVT::i32, 32, 
/*105125*/          OPC_EmitInteger, MVT::i32, 14, 
/*105128*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105131*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLLi32), 0,
                        MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMvshlImm:{ *:[v2i64] } (anyext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Rn), 32:{ *:[i32] }) - Complexity = 11
                    // Dst: (VSHLLi32:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Rn, 32:{ *:[i32] })
/*105141*/        0, /*End of Scope*/
/*105142*/      0, // EndSwitchOpcode
/*105143*/    /*Scope*/ 32|128,2/*288*/, /*->105433*/
/*105145*/      OPC_RecordChild0, // #0 = $src
/*105146*/      OPC_RecordChild1, // #1 = $imm
/*105147*/      OPC_MoveChild1,
/*105148*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*105151*/      OPC_Scope, 32, /*->105185*/ // 4 children in Scope
/*105153*/        OPC_CheckPredicate, 31, // Predicate_imm0_31
/*105155*/        OPC_MoveParent,
/*105156*/        OPC_CheckType, MVT::v4i32,
/*105158*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*105160*/        OPC_EmitConvertToTarget, 1,
/*105162*/        OPC_EmitInteger, MVT::i32, 0, 
/*105165*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105168*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #5
/*105174*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSHL_immi32), 0,
                      MVT::v4i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                  // Src: (ARMvshlImm:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm) - Complexity = 7
                  // Dst: (MVE_VSHL_immi32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm)
/*105185*/      /*Scope*/ 32, /*->105218*/
/*105186*/        OPC_CheckPredicate, 33, // Predicate_imm0_15
/*105188*/        OPC_MoveParent,
/*105189*/        OPC_CheckType, MVT::v8i16,
/*105191*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*105193*/        OPC_EmitConvertToTarget, 1,
/*105195*/        OPC_EmitInteger, MVT::i32, 0, 
/*105198*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105201*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #5
/*105207*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSHL_immi16), 0,
                      MVT::v8i16, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                  // Src: (ARMvshlImm:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_15>>:$imm) - Complexity = 7
                  // Dst: (MVE_VSHL_immi16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_15>>:$imm)
/*105218*/      /*Scope*/ 32, /*->105251*/
/*105219*/        OPC_CheckPredicate, 7, // Predicate_imm0_7
/*105221*/        OPC_MoveParent,
/*105222*/        OPC_CheckType, MVT::v16i8,
/*105224*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*105226*/        OPC_EmitConvertToTarget, 1,
/*105228*/        OPC_EmitInteger, MVT::i32, 0, 
/*105231*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105234*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #5
/*105240*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSHL_immi8), 0,
                      MVT::v16i8, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                  // Src: (ARMvshlImm:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_7>>:$imm) - Complexity = 7
                  // Dst: (MVE_VSHL_immi8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_7>>:$imm)
/*105251*/      /*Scope*/ 51|128,1/*179*/, /*->105432*/
/*105253*/        OPC_MoveParent,
/*105254*/        OPC_SwitchType /*8 cases */, 20, MVT::v8i8,// ->105277
/*105257*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*105259*/          OPC_EmitConvertToTarget, 1,
/*105261*/          OPC_EmitInteger, MVT::i32, 14, 
/*105264*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105267*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLiv8i8), 0,
                        MVT::v8i8, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshlImm:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VSHLiv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*105277*/        /*SwitchType*/ 20, MVT::v4i16,// ->105299
/*105279*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*105281*/          OPC_EmitConvertToTarget, 1,
/*105283*/          OPC_EmitInteger, MVT::i32, 14, 
/*105286*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105289*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLiv4i16), 0,
                        MVT::v4i16, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshlImm:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VSHLiv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*105299*/        /*SwitchType*/ 20, MVT::v2i32,// ->105321
/*105301*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*105303*/          OPC_EmitConvertToTarget, 1,
/*105305*/          OPC_EmitInteger, MVT::i32, 14, 
/*105308*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105311*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLiv2i32), 0,
                        MVT::v2i32, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshlImm:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VSHLiv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*105321*/        /*SwitchType*/ 20, MVT::v1i64,// ->105343
/*105323*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*105325*/          OPC_EmitConvertToTarget, 1,
/*105327*/          OPC_EmitInteger, MVT::i32, 14, 
/*105330*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105333*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLiv1i64), 0,
                        MVT::v1i64, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshlImm:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VSHLiv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*105343*/        /*SwitchType*/ 20, MVT::v16i8,// ->105365
/*105345*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*105347*/          OPC_EmitConvertToTarget, 1,
/*105349*/          OPC_EmitInteger, MVT::i32, 14, 
/*105352*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105355*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLiv16i8), 0,
                        MVT::v16i8, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshlImm:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VSHLiv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*105365*/        /*SwitchType*/ 20, MVT::v8i16,// ->105387
/*105367*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*105369*/          OPC_EmitConvertToTarget, 1,
/*105371*/          OPC_EmitInteger, MVT::i32, 14, 
/*105374*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105377*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLiv8i16), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshlImm:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VSHLiv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*105387*/        /*SwitchType*/ 20, MVT::v4i32,// ->105409
/*105389*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*105391*/          OPC_EmitConvertToTarget, 1,
/*105393*/          OPC_EmitInteger, MVT::i32, 14, 
/*105396*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105399*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLiv4i32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshlImm:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VSHLiv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*105409*/        /*SwitchType*/ 20, MVT::v2i64,// ->105431
/*105411*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*105413*/          OPC_EmitConvertToTarget, 1,
/*105415*/          OPC_EmitInteger, MVT::i32, 14, 
/*105418*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105421*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLiv2i64), 0,
                        MVT::v2i64, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshlImm:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VSHLiv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*105431*/        0, // EndSwitchType
/*105432*/      0, /*End of Scope*/
/*105433*/    0, /*End of Scope*/
/*105434*/  /*SwitchOpcode*/ 95|128,3/*479*/, TARGET_VAL(ARMISD::VSHRsIMM),// ->105917
/*105438*/    OPC_Scope, 57|128,1/*185*/, /*->105626*/ // 2 children in Scope
/*105441*/      OPC_MoveChild0,
/*105442*/      OPC_SwitchOpcode /*2 cases */, 88, TARGET_VAL(ISD::ADD),// ->105534
/*105446*/        OPC_RecordChild0, // #0 = $v1
/*105447*/        OPC_RecordChild1, // #1 = $v2
/*105448*/        OPC_MoveParent,
/*105449*/        OPC_CheckChild1Integer, 1, 
/*105451*/        OPC_SwitchType /*3 cases */, 25, MVT::v16i8,// ->105479
/*105454*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*105456*/          OPC_EmitInteger, MVT::i32, 0, 
/*105459*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105462*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*105468*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VHADDs8), 0,
                        MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvshrsImm:{ *:[v16i8] } (add:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2), 1:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VHADDs8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2)
/*105479*/        /*SwitchType*/ 25, MVT::v8i16,// ->105506
/*105481*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*105483*/          OPC_EmitInteger, MVT::i32, 0, 
/*105486*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105489*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*105495*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VHADDs16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvshrsImm:{ *:[v8i16] } (add:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2), 1:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VHADDs16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2)
/*105506*/        /*SwitchType*/ 25, MVT::v4i32,// ->105533
/*105508*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*105510*/          OPC_EmitInteger, MVT::i32, 0, 
/*105513*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105516*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*105522*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VHADDs32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvshrsImm:{ *:[v4i32] } (add:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2), 1:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VHADDs32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2)
/*105533*/        0, // EndSwitchType
/*105534*/      /*SwitchOpcode*/ 88, TARGET_VAL(ISD::SUB),// ->105625
/*105537*/        OPC_RecordChild0, // #0 = $v1
/*105538*/        OPC_RecordChild1, // #1 = $v2
/*105539*/        OPC_MoveParent,
/*105540*/        OPC_CheckChild1Integer, 1, 
/*105542*/        OPC_SwitchType /*3 cases */, 25, MVT::v16i8,// ->105570
/*105545*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*105547*/          OPC_EmitInteger, MVT::i32, 0, 
/*105550*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105553*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*105559*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VHSUBs8), 0,
                        MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvshrsImm:{ *:[v16i8] } (sub:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2), 1:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VHSUBs8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2)
/*105570*/        /*SwitchType*/ 25, MVT::v8i16,// ->105597
/*105572*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*105574*/          OPC_EmitInteger, MVT::i32, 0, 
/*105577*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105580*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*105586*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VHSUBs16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvshrsImm:{ *:[v8i16] } (sub:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2), 1:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VHSUBs16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2)
/*105597*/        /*SwitchType*/ 25, MVT::v4i32,// ->105624
/*105599*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*105601*/          OPC_EmitInteger, MVT::i32, 0, 
/*105604*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105607*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*105613*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VHSUBs32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvshrsImm:{ *:[v4i32] } (sub:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2), 1:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VHSUBs32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2)
/*105624*/        0, // EndSwitchType
/*105625*/      0, // EndSwitchOpcode
/*105626*/    /*Scope*/ 32|128,2/*288*/, /*->105916*/
/*105628*/      OPC_RecordChild0, // #0 = $src
/*105629*/      OPC_RecordChild1, // #1 = $imm
/*105630*/      OPC_MoveChild1,
/*105631*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*105634*/      OPC_Scope, 32, /*->105668*/ // 4 children in Scope
/*105636*/        OPC_CheckPredicate, 31, // Predicate_imm0_31
/*105638*/        OPC_MoveParent,
/*105639*/        OPC_CheckType, MVT::v4i32,
/*105641*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*105643*/        OPC_EmitConvertToTarget, 1,
/*105645*/        OPC_EmitInteger, MVT::i32, 0, 
/*105648*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105651*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #5
/*105657*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSHR_imms32), 0,
                      MVT::v4i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                  // Src: (ARMvshrsImm:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm) - Complexity = 7
                  // Dst: (MVE_VSHR_imms32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm)
/*105668*/      /*Scope*/ 32, /*->105701*/
/*105669*/        OPC_CheckPredicate, 33, // Predicate_imm0_15
/*105671*/        OPC_MoveParent,
/*105672*/        OPC_CheckType, MVT::v8i16,
/*105674*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*105676*/        OPC_EmitConvertToTarget, 1,
/*105678*/        OPC_EmitInteger, MVT::i32, 0, 
/*105681*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105684*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #5
/*105690*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSHR_imms16), 0,
                      MVT::v8i16, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                  // Src: (ARMvshrsImm:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_15>>:$imm) - Complexity = 7
                  // Dst: (MVE_VSHR_imms16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_15>>:$imm)
/*105701*/      /*Scope*/ 32, /*->105734*/
/*105702*/        OPC_CheckPredicate, 7, // Predicate_imm0_7
/*105704*/        OPC_MoveParent,
/*105705*/        OPC_CheckType, MVT::v16i8,
/*105707*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*105709*/        OPC_EmitConvertToTarget, 1,
/*105711*/        OPC_EmitInteger, MVT::i32, 0, 
/*105714*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105717*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #5
/*105723*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSHR_imms8), 0,
                      MVT::v16i8, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                  // Src: (ARMvshrsImm:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_7>>:$imm) - Complexity = 7
                  // Dst: (MVE_VSHR_imms8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_7>>:$imm)
/*105734*/      /*Scope*/ 51|128,1/*179*/, /*->105915*/
/*105736*/        OPC_MoveParent,
/*105737*/        OPC_SwitchType /*8 cases */, 20, MVT::v8i8,// ->105760
/*105740*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*105742*/          OPC_EmitConvertToTarget, 1,
/*105744*/          OPC_EmitInteger, MVT::i32, 14, 
/*105747*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105750*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHRsv8i8), 0,
                        MVT::v8i8, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshrsImm:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VSHRsv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*105760*/        /*SwitchType*/ 20, MVT::v4i16,// ->105782
/*105762*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*105764*/          OPC_EmitConvertToTarget, 1,
/*105766*/          OPC_EmitInteger, MVT::i32, 14, 
/*105769*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105772*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHRsv4i16), 0,
                        MVT::v4i16, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshrsImm:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VSHRsv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*105782*/        /*SwitchType*/ 20, MVT::v2i32,// ->105804
/*105784*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*105786*/          OPC_EmitConvertToTarget, 1,
/*105788*/          OPC_EmitInteger, MVT::i32, 14, 
/*105791*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105794*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHRsv2i32), 0,
                        MVT::v2i32, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshrsImm:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VSHRsv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*105804*/        /*SwitchType*/ 20, MVT::v1i64,// ->105826
/*105806*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*105808*/          OPC_EmitConvertToTarget, 1,
/*105810*/          OPC_EmitInteger, MVT::i32, 14, 
/*105813*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105816*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHRsv1i64), 0,
                        MVT::v1i64, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshrsImm:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VSHRsv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*105826*/        /*SwitchType*/ 20, MVT::v16i8,// ->105848
/*105828*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*105830*/          OPC_EmitConvertToTarget, 1,
/*105832*/          OPC_EmitInteger, MVT::i32, 14, 
/*105835*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105838*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHRsv16i8), 0,
                        MVT::v16i8, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshrsImm:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VSHRsv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*105848*/        /*SwitchType*/ 20, MVT::v8i16,// ->105870
/*105850*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*105852*/          OPC_EmitConvertToTarget, 1,
/*105854*/          OPC_EmitInteger, MVT::i32, 14, 
/*105857*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105860*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHRsv8i16), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshrsImm:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VSHRsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*105870*/        /*SwitchType*/ 20, MVT::v4i32,// ->105892
/*105872*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*105874*/          OPC_EmitConvertToTarget, 1,
/*105876*/          OPC_EmitInteger, MVT::i32, 14, 
/*105879*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105882*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHRsv4i32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshrsImm:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VSHRsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*105892*/        /*SwitchType*/ 20, MVT::v2i64,// ->105914
/*105894*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*105896*/          OPC_EmitConvertToTarget, 1,
/*105898*/          OPC_EmitInteger, MVT::i32, 14, 
/*105901*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105904*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHRsv2i64), 0,
                        MVT::v2i64, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshrsImm:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VSHRsv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*105914*/        0, // EndSwitchType
/*105915*/      0, /*End of Scope*/
/*105916*/    0, /*End of Scope*/
/*105917*/  /*SwitchOpcode*/ 95|128,3/*479*/, TARGET_VAL(ARMISD::VSHRuIMM),// ->106400
/*105921*/    OPC_Scope, 57|128,1/*185*/, /*->106109*/ // 2 children in Scope
/*105924*/      OPC_MoveChild0,
/*105925*/      OPC_SwitchOpcode /*2 cases */, 88, TARGET_VAL(ISD::ADD),// ->106017
/*105929*/        OPC_RecordChild0, // #0 = $v1
/*105930*/        OPC_RecordChild1, // #1 = $v2
/*105931*/        OPC_MoveParent,
/*105932*/        OPC_CheckChild1Integer, 1, 
/*105934*/        OPC_SwitchType /*3 cases */, 25, MVT::v16i8,// ->105962
/*105937*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*105939*/          OPC_EmitInteger, MVT::i32, 0, 
/*105942*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105945*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*105951*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VHADDu8), 0,
                        MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvshruImm:{ *:[v16i8] } (add:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2), 1:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VHADDu8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2)
/*105962*/        /*SwitchType*/ 25, MVT::v8i16,// ->105989
/*105964*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*105966*/          OPC_EmitInteger, MVT::i32, 0, 
/*105969*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105972*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*105978*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VHADDu16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvshruImm:{ *:[v8i16] } (add:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2), 1:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VHADDu16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2)
/*105989*/        /*SwitchType*/ 25, MVT::v4i32,// ->106016
/*105991*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*105993*/          OPC_EmitInteger, MVT::i32, 0, 
/*105996*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*105999*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*106005*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VHADDu32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvshruImm:{ *:[v4i32] } (add:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2), 1:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VHADDu32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2)
/*106016*/        0, // EndSwitchType
/*106017*/      /*SwitchOpcode*/ 88, TARGET_VAL(ISD::SUB),// ->106108
/*106020*/        OPC_RecordChild0, // #0 = $v1
/*106021*/        OPC_RecordChild1, // #1 = $v2
/*106022*/        OPC_MoveParent,
/*106023*/        OPC_CheckChild1Integer, 1, 
/*106025*/        OPC_SwitchType /*3 cases */, 25, MVT::v16i8,// ->106053
/*106028*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*106030*/          OPC_EmitInteger, MVT::i32, 0, 
/*106033*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106036*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*106042*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VHSUBu8), 0,
                        MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvshruImm:{ *:[v16i8] } (sub:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2), 1:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VHSUBu8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2)
/*106053*/        /*SwitchType*/ 25, MVT::v8i16,// ->106080
/*106055*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*106057*/          OPC_EmitInteger, MVT::i32, 0, 
/*106060*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106063*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*106069*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VHSUBu16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvshruImm:{ *:[v8i16] } (sub:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2), 1:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VHSUBu16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2)
/*106080*/        /*SwitchType*/ 25, MVT::v4i32,// ->106107
/*106082*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*106084*/          OPC_EmitInteger, MVT::i32, 0, 
/*106087*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106090*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*106096*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VHSUBu32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvshruImm:{ *:[v4i32] } (sub:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2), 1:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VHSUBu32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2)
/*106107*/        0, // EndSwitchType
/*106108*/      0, // EndSwitchOpcode
/*106109*/    /*Scope*/ 32|128,2/*288*/, /*->106399*/
/*106111*/      OPC_RecordChild0, // #0 = $src
/*106112*/      OPC_RecordChild1, // #1 = $imm
/*106113*/      OPC_MoveChild1,
/*106114*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*106117*/      OPC_Scope, 32, /*->106151*/ // 4 children in Scope
/*106119*/        OPC_CheckPredicate, 31, // Predicate_imm0_31
/*106121*/        OPC_MoveParent,
/*106122*/        OPC_CheckType, MVT::v4i32,
/*106124*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*106126*/        OPC_EmitConvertToTarget, 1,
/*106128*/        OPC_EmitInteger, MVT::i32, 0, 
/*106131*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106134*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #5
/*106140*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSHR_immu32), 0,
                      MVT::v4i32, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                  // Src: (ARMvshruImm:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm) - Complexity = 7
                  // Dst: (MVE_VSHR_immu32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_31>>:$imm)
/*106151*/      /*Scope*/ 32, /*->106184*/
/*106152*/        OPC_CheckPredicate, 33, // Predicate_imm0_15
/*106154*/        OPC_MoveParent,
/*106155*/        OPC_CheckType, MVT::v8i16,
/*106157*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*106159*/        OPC_EmitConvertToTarget, 1,
/*106161*/        OPC_EmitInteger, MVT::i32, 0, 
/*106164*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106167*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #5
/*106173*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSHR_immu16), 0,
                      MVT::v8i16, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                  // Src: (ARMvshruImm:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_15>>:$imm) - Complexity = 7
                  // Dst: (MVE_VSHR_immu16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_15>>:$imm)
/*106184*/      /*Scope*/ 32, /*->106217*/
/*106185*/        OPC_CheckPredicate, 7, // Predicate_imm0_7
/*106187*/        OPC_MoveParent,
/*106188*/        OPC_CheckType, MVT::v16i8,
/*106190*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*106192*/        OPC_EmitConvertToTarget, 1,
/*106194*/        OPC_EmitInteger, MVT::i32, 0, 
/*106197*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106200*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #5
/*106206*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSHR_immu8), 0,
                      MVT::v16i8, 5/*#Ops*/, 0, 2, 3, 4, 5, 
                  // Src: (ARMvshruImm:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_7>>:$imm) - Complexity = 7
                  // Dst: (MVE_VSHR_immu8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$src, (imm:{ *:[i32] })<<P:Predicate_imm0_7>>:$imm)
/*106217*/      /*Scope*/ 51|128,1/*179*/, /*->106398*/
/*106219*/        OPC_MoveParent,
/*106220*/        OPC_SwitchType /*8 cases */, 20, MVT::v8i8,// ->106243
/*106223*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*106225*/          OPC_EmitConvertToTarget, 1,
/*106227*/          OPC_EmitInteger, MVT::i32, 14, 
/*106230*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106233*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHRuv8i8), 0,
                        MVT::v8i8, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshruImm:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VSHRuv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*106243*/        /*SwitchType*/ 20, MVT::v4i16,// ->106265
/*106245*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*106247*/          OPC_EmitConvertToTarget, 1,
/*106249*/          OPC_EmitInteger, MVT::i32, 14, 
/*106252*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106255*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHRuv4i16), 0,
                        MVT::v4i16, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshruImm:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VSHRuv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*106265*/        /*SwitchType*/ 20, MVT::v2i32,// ->106287
/*106267*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*106269*/          OPC_EmitConvertToTarget, 1,
/*106271*/          OPC_EmitInteger, MVT::i32, 14, 
/*106274*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106277*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHRuv2i32), 0,
                        MVT::v2i32, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshruImm:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VSHRuv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*106287*/        /*SwitchType*/ 20, MVT::v1i64,// ->106309
/*106289*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*106291*/          OPC_EmitConvertToTarget, 1,
/*106293*/          OPC_EmitInteger, MVT::i32, 14, 
/*106296*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106299*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHRuv1i64), 0,
                        MVT::v1i64, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshruImm:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VSHRuv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*106309*/        /*SwitchType*/ 20, MVT::v16i8,// ->106331
/*106311*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*106313*/          OPC_EmitConvertToTarget, 1,
/*106315*/          OPC_EmitInteger, MVT::i32, 14, 
/*106318*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106321*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHRuv16i8), 0,
                        MVT::v16i8, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshruImm:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VSHRuv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*106331*/        /*SwitchType*/ 20, MVT::v8i16,// ->106353
/*106333*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*106335*/          OPC_EmitConvertToTarget, 1,
/*106337*/          OPC_EmitInteger, MVT::i32, 14, 
/*106340*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106343*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHRuv8i16), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshruImm:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VSHRuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*106353*/        /*SwitchType*/ 20, MVT::v4i32,// ->106375
/*106355*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*106357*/          OPC_EmitConvertToTarget, 1,
/*106359*/          OPC_EmitInteger, MVT::i32, 14, 
/*106362*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106365*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHRuv4i32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshruImm:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VSHRuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*106375*/        /*SwitchType*/ 20, MVT::v2i64,// ->106397
/*106377*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*106379*/          OPC_EmitConvertToTarget, 1,
/*106381*/          OPC_EmitInteger, MVT::i32, 14, 
/*106384*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106387*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHRuv2i64), 0,
                        MVT::v2i64, 4/*#Ops*/, 0, 2, 3, 4, 
                    // Src: (ARMvshruImm:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                    // Dst: (VSHRuv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*106397*/        0, // EndSwitchType
/*106398*/      0, /*End of Scope*/
/*106399*/    0, /*End of Scope*/
/*106400*/  /*SwitchOpcode*/ 61|128,25/*3261*/, TARGET_VAL(ARMISD::VCMP),// ->109665
/*106404*/    OPC_RecordChild0, // #0 = $v1
/*106405*/    OPC_Scope, 69|128,4/*581*/, /*->106989*/ // 10 children in Scope
/*106408*/      OPC_CheckChild0Type, MVT::v16i8,
/*106410*/      OPC_Scope, 100|128,1/*228*/, /*->106641*/ // 2 children in Scope
/*106413*/        OPC_MoveChild1,
/*106414*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/*106417*/        OPC_RecordChild0, // #1 = $v2
/*106418*/        OPC_CheckChild0Type, MVT::i32,
/*106420*/        OPC_MoveParent,
/*106421*/        OPC_CheckType, MVT::v16i1,
/*106423*/        OPC_Scope, 26, /*->106451*/ // 8 children in Scope
/*106425*/          OPC_CheckChild2Integer, 0, 
/*106427*/          OPC_CheckChild2Type, MVT::i32,
/*106429*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*106431*/          OPC_EmitInteger, MVT::i32, 0, 
/*106434*/          OPC_EmitInteger, MVT::i32, 0, 
/*106437*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106440*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$v2), 0:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPi8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, GPR:{ *:[i32] }:$v2, 0:{ *:[i32] })
/*106451*/        /*Scope*/ 26, /*->106478*/
/*106452*/          OPC_CheckChild2Integer, 1, 
/*106454*/          OPC_CheckChild2Type, MVT::i32,
/*106456*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*106458*/          OPC_EmitInteger, MVT::i32, 1, 
/*106461*/          OPC_EmitInteger, MVT::i32, 0, 
/*106464*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106467*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$v2), 1:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPi8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, GPR:{ *:[i32] }:$v2, 1:{ *:[i32] })
/*106478*/        /*Scope*/ 26, /*->106505*/
/*106479*/          OPC_CheckChild2Integer, 10, 
/*106481*/          OPC_CheckChild2Type, MVT::i32,
/*106483*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*106485*/          OPC_EmitInteger, MVT::i32, 10, 
/*106488*/          OPC_EmitInteger, MVT::i32, 0, 
/*106491*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106494*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$v2), 10:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPs8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, GPR:{ *:[i32] }:$v2, 10:{ *:[i32] })
/*106505*/        /*Scope*/ 26, /*->106532*/
/*106506*/          OPC_CheckChild2Integer, 11, 
/*106508*/          OPC_CheckChild2Type, MVT::i32,
/*106510*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*106512*/          OPC_EmitInteger, MVT::i32, 11, 
/*106515*/          OPC_EmitInteger, MVT::i32, 0, 
/*106518*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106521*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$v2), 11:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPs8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, GPR:{ *:[i32] }:$v2, 11:{ *:[i32] })
/*106532*/        /*Scope*/ 26, /*->106559*/
/*106533*/          OPC_CheckChild2Integer, 12, 
/*106535*/          OPC_CheckChild2Type, MVT::i32,
/*106537*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*106539*/          OPC_EmitInteger, MVT::i32, 12, 
/*106542*/          OPC_EmitInteger, MVT::i32, 0, 
/*106545*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106548*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$v2), 12:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPs8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, GPR:{ *:[i32] }:$v2, 12:{ *:[i32] })
/*106559*/        /*Scope*/ 26, /*->106586*/
/*106560*/          OPC_CheckChild2Integer, 13, 
/*106562*/          OPC_CheckChild2Type, MVT::i32,
/*106564*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*106566*/          OPC_EmitInteger, MVT::i32, 13, 
/*106569*/          OPC_EmitInteger, MVT::i32, 0, 
/*106572*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106575*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$v2), 13:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPs8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, GPR:{ *:[i32] }:$v2, 13:{ *:[i32] })
/*106586*/        /*Scope*/ 26, /*->106613*/
/*106587*/          OPC_CheckChild2Integer, 8, 
/*106589*/          OPC_CheckChild2Type, MVT::i32,
/*106591*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*106593*/          OPC_EmitInteger, MVT::i32, 8, 
/*106596*/          OPC_EmitInteger, MVT::i32, 0, 
/*106599*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106602*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$v2), 8:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPu8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, GPR:{ *:[i32] }:$v2, 8:{ *:[i32] })
/*106613*/        /*Scope*/ 26, /*->106640*/
/*106614*/          OPC_CheckChild2Integer, 2, 
/*106616*/          OPC_CheckChild2Type, MVT::i32,
/*106618*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*106620*/          OPC_EmitInteger, MVT::i32, 2, 
/*106623*/          OPC_EmitInteger, MVT::i32, 0, 
/*106626*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106629*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$v2), 2:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPu8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, GPR:{ *:[i32] }:$v2, 2:{ *:[i32] })
/*106640*/        0, /*End of Scope*/
/*106641*/      /*Scope*/ 89|128,2/*345*/, /*->106988*/
/*106643*/        OPC_RecordChild1, // #1 = $Vm
/*106644*/        OPC_Scope, 50, /*->106696*/ // 8 children in Scope
/*106646*/          OPC_CheckChild2Integer, 0, 
/*106648*/          OPC_CheckChild2Type, MVT::i32,
/*106650*/          OPC_SwitchType /*2 cases */, 18, MVT::v16i8,// ->106671
/*106653*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*106655*/            OPC_EmitInteger, MVT::i32, 14, 
/*106658*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106661*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCEQv16i8), 0,
                          MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (ARMvcmp:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm, 0:{ *:[i32] }) - Complexity = 8
                      // Dst: (VCEQv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/*106671*/          /*SwitchType*/ 22, MVT::v16i1,// ->106695
/*106673*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*106675*/            OPC_EmitInteger, MVT::i32, 0, 
/*106678*/            OPC_EmitInteger, MVT::i32, 0, 
/*106681*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106684*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi8), 0,
                          MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 0:{ *:[i32] }) - Complexity = 8
                      // Dst: (MVE_VCMPi8:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 0:{ *:[i32] })
/*106695*/          0, // EndSwitchType
/*106696*/        /*Scope*/ 50, /*->106747*/
/*106697*/          OPC_CheckChild2Integer, 10, 
/*106699*/          OPC_CheckChild2Type, MVT::i32,
/*106701*/          OPC_SwitchType /*2 cases */, 18, MVT::v16i8,// ->106722
/*106704*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*106706*/            OPC_EmitInteger, MVT::i32, 14, 
/*106709*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106712*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEsv16i8), 0,
                          MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (ARMvcmp:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm, 10:{ *:[i32] }) - Complexity = 8
                      // Dst: (VCGEsv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/*106722*/          /*SwitchType*/ 22, MVT::v16i1,// ->106746
/*106724*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*106726*/            OPC_EmitInteger, MVT::i32, 10, 
/*106729*/            OPC_EmitInteger, MVT::i32, 0, 
/*106732*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106735*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8), 0,
                          MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 10:{ *:[i32] }) - Complexity = 8
                      // Dst: (MVE_VCMPs8:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 10:{ *:[i32] })
/*106746*/          0, // EndSwitchType
/*106747*/        /*Scope*/ 50, /*->106798*/
/*106748*/          OPC_CheckChild2Integer, 2, 
/*106750*/          OPC_CheckChild2Type, MVT::i32,
/*106752*/          OPC_SwitchType /*2 cases */, 18, MVT::v16i8,// ->106773
/*106755*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*106757*/            OPC_EmitInteger, MVT::i32, 14, 
/*106760*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106763*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEuv16i8), 0,
                          MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (ARMvcmp:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm, 2:{ *:[i32] }) - Complexity = 8
                      // Dst: (VCGEuv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/*106773*/          /*SwitchType*/ 22, MVT::v16i1,// ->106797
/*106775*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*106777*/            OPC_EmitInteger, MVT::i32, 2, 
/*106780*/            OPC_EmitInteger, MVT::i32, 0, 
/*106783*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106786*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu8), 0,
                          MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 2:{ *:[i32] }) - Complexity = 8
                      // Dst: (MVE_VCMPu8:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 2:{ *:[i32] })
/*106797*/          0, // EndSwitchType
/*106798*/        /*Scope*/ 50, /*->106849*/
/*106799*/          OPC_CheckChild2Integer, 12, 
/*106801*/          OPC_CheckChild2Type, MVT::i32,
/*106803*/          OPC_SwitchType /*2 cases */, 18, MVT::v16i8,// ->106824
/*106806*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*106808*/            OPC_EmitInteger, MVT::i32, 14, 
/*106811*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106814*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGTsv16i8), 0,
                          MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (ARMvcmp:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm, 12:{ *:[i32] }) - Complexity = 8
                      // Dst: (VCGTsv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/*106824*/          /*SwitchType*/ 22, MVT::v16i1,// ->106848
/*106826*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*106828*/            OPC_EmitInteger, MVT::i32, 12, 
/*106831*/            OPC_EmitInteger, MVT::i32, 0, 
/*106834*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106837*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8), 0,
                          MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 12:{ *:[i32] }) - Complexity = 8
                      // Dst: (MVE_VCMPs8:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 12:{ *:[i32] })
/*106848*/          0, // EndSwitchType
/*106849*/        /*Scope*/ 50, /*->106900*/
/*106850*/          OPC_CheckChild2Integer, 8, 
/*106852*/          OPC_CheckChild2Type, MVT::i32,
/*106854*/          OPC_SwitchType /*2 cases */, 18, MVT::v16i8,// ->106875
/*106857*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*106859*/            OPC_EmitInteger, MVT::i32, 14, 
/*106862*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106865*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGTuv16i8), 0,
                          MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (ARMvcmp:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm, 8:{ *:[i32] }) - Complexity = 8
                      // Dst: (VCGTuv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/*106875*/          /*SwitchType*/ 22, MVT::v16i1,// ->106899
/*106877*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*106879*/            OPC_EmitInteger, MVT::i32, 8, 
/*106882*/            OPC_EmitInteger, MVT::i32, 0, 
/*106885*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106888*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu8), 0,
                          MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 8:{ *:[i32] }) - Complexity = 8
                      // Dst: (MVE_VCMPu8:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 8:{ *:[i32] })
/*106899*/          0, // EndSwitchType
/*106900*/        /*Scope*/ 28, /*->106929*/
/*106901*/          OPC_CheckChild2Integer, 1, 
/*106903*/          OPC_CheckChild2Type, MVT::i32,
/*106905*/          OPC_CheckType, MVT::v16i1,
/*106907*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*106909*/          OPC_EmitInteger, MVT::i32, 1, 
/*106912*/          OPC_EmitInteger, MVT::i32, 0, 
/*106915*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106918*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi8), 0,
                        MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 1:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPi8:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 1:{ *:[i32] })
/*106929*/        /*Scope*/ 28, /*->106958*/
/*106930*/          OPC_CheckChild2Integer, 11, 
/*106932*/          OPC_CheckChild2Type, MVT::i32,
/*106934*/          OPC_CheckType, MVT::v16i1,
/*106936*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*106938*/          OPC_EmitInteger, MVT::i32, 11, 
/*106941*/          OPC_EmitInteger, MVT::i32, 0, 
/*106944*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106947*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8), 0,
                        MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 11:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPs8:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 11:{ *:[i32] })
/*106958*/        /*Scope*/ 28, /*->106987*/
/*106959*/          OPC_CheckChild2Integer, 13, 
/*106961*/          OPC_CheckChild2Type, MVT::i32,
/*106963*/          OPC_CheckType, MVT::v16i1,
/*106965*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*106967*/          OPC_EmitInteger, MVT::i32, 13, 
/*106970*/          OPC_EmitInteger, MVT::i32, 0, 
/*106973*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*106976*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8), 0,
                        MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 13:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPs8:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 13:{ *:[i32] })
/*106987*/        0, /*End of Scope*/
/*106988*/      0, /*End of Scope*/
/*106989*/    /*Scope*/ 69|128,4/*581*/, /*->107572*/
/*106991*/      OPC_CheckChild0Type, MVT::v8i16,
/*106993*/      OPC_Scope, 100|128,1/*228*/, /*->107224*/ // 2 children in Scope
/*106996*/        OPC_MoveChild1,
/*106997*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/*107000*/        OPC_RecordChild0, // #1 = $v2
/*107001*/        OPC_CheckChild0Type, MVT::i32,
/*107003*/        OPC_MoveParent,
/*107004*/        OPC_CheckType, MVT::v8i1,
/*107006*/        OPC_Scope, 26, /*->107034*/ // 8 children in Scope
/*107008*/          OPC_CheckChild2Integer, 0, 
/*107010*/          OPC_CheckChild2Type, MVT::i32,
/*107012*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107014*/          OPC_EmitInteger, MVT::i32, 0, 
/*107017*/          OPC_EmitInteger, MVT::i32, 0, 
/*107020*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107023*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$v2), 0:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPi16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, GPR:{ *:[i32] }:$v2, 0:{ *:[i32] })
/*107034*/        /*Scope*/ 26, /*->107061*/
/*107035*/          OPC_CheckChild2Integer, 1, 
/*107037*/          OPC_CheckChild2Type, MVT::i32,
/*107039*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107041*/          OPC_EmitInteger, MVT::i32, 1, 
/*107044*/          OPC_EmitInteger, MVT::i32, 0, 
/*107047*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107050*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$v2), 1:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPi16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, GPR:{ *:[i32] }:$v2, 1:{ *:[i32] })
/*107061*/        /*Scope*/ 26, /*->107088*/
/*107062*/          OPC_CheckChild2Integer, 10, 
/*107064*/          OPC_CheckChild2Type, MVT::i32,
/*107066*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107068*/          OPC_EmitInteger, MVT::i32, 10, 
/*107071*/          OPC_EmitInteger, MVT::i32, 0, 
/*107074*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107077*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$v2), 10:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPs16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, GPR:{ *:[i32] }:$v2, 10:{ *:[i32] })
/*107088*/        /*Scope*/ 26, /*->107115*/
/*107089*/          OPC_CheckChild2Integer, 11, 
/*107091*/          OPC_CheckChild2Type, MVT::i32,
/*107093*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107095*/          OPC_EmitInteger, MVT::i32, 11, 
/*107098*/          OPC_EmitInteger, MVT::i32, 0, 
/*107101*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107104*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$v2), 11:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPs16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, GPR:{ *:[i32] }:$v2, 11:{ *:[i32] })
/*107115*/        /*Scope*/ 26, /*->107142*/
/*107116*/          OPC_CheckChild2Integer, 12, 
/*107118*/          OPC_CheckChild2Type, MVT::i32,
/*107120*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107122*/          OPC_EmitInteger, MVT::i32, 12, 
/*107125*/          OPC_EmitInteger, MVT::i32, 0, 
/*107128*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107131*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$v2), 12:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPs16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, GPR:{ *:[i32] }:$v2, 12:{ *:[i32] })
/*107142*/        /*Scope*/ 26, /*->107169*/
/*107143*/          OPC_CheckChild2Integer, 13, 
/*107145*/          OPC_CheckChild2Type, MVT::i32,
/*107147*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107149*/          OPC_EmitInteger, MVT::i32, 13, 
/*107152*/          OPC_EmitInteger, MVT::i32, 0, 
/*107155*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107158*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$v2), 13:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPs16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, GPR:{ *:[i32] }:$v2, 13:{ *:[i32] })
/*107169*/        /*Scope*/ 26, /*->107196*/
/*107170*/          OPC_CheckChild2Integer, 8, 
/*107172*/          OPC_CheckChild2Type, MVT::i32,
/*107174*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107176*/          OPC_EmitInteger, MVT::i32, 8, 
/*107179*/          OPC_EmitInteger, MVT::i32, 0, 
/*107182*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107185*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$v2), 8:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPu16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, GPR:{ *:[i32] }:$v2, 8:{ *:[i32] })
/*107196*/        /*Scope*/ 26, /*->107223*/
/*107197*/          OPC_CheckChild2Integer, 2, 
/*107199*/          OPC_CheckChild2Type, MVT::i32,
/*107201*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107203*/          OPC_EmitInteger, MVT::i32, 2, 
/*107206*/          OPC_EmitInteger, MVT::i32, 0, 
/*107209*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107212*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$v2), 2:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPu16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, GPR:{ *:[i32] }:$v2, 2:{ *:[i32] })
/*107223*/        0, /*End of Scope*/
/*107224*/      /*Scope*/ 89|128,2/*345*/, /*->107571*/
/*107226*/        OPC_RecordChild1, // #1 = $Vm
/*107227*/        OPC_Scope, 50, /*->107279*/ // 8 children in Scope
/*107229*/          OPC_CheckChild2Integer, 0, 
/*107231*/          OPC_CheckChild2Type, MVT::i32,
/*107233*/          OPC_SwitchType /*2 cases */, 18, MVT::v8i16,// ->107254
/*107236*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*107238*/            OPC_EmitInteger, MVT::i32, 14, 
/*107241*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107244*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCEQv8i16), 0,
                          MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (ARMvcmp:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm, 0:{ *:[i32] }) - Complexity = 8
                      // Dst: (VCEQv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/*107254*/          /*SwitchType*/ 22, MVT::v8i1,// ->107278
/*107256*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107258*/            OPC_EmitInteger, MVT::i32, 0, 
/*107261*/            OPC_EmitInteger, MVT::i32, 0, 
/*107264*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107267*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi16), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 0:{ *:[i32] }) - Complexity = 8
                      // Dst: (MVE_VCMPi16:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 0:{ *:[i32] })
/*107278*/          0, // EndSwitchType
/*107279*/        /*Scope*/ 50, /*->107330*/
/*107280*/          OPC_CheckChild2Integer, 10, 
/*107282*/          OPC_CheckChild2Type, MVT::i32,
/*107284*/          OPC_SwitchType /*2 cases */, 18, MVT::v8i16,// ->107305
/*107287*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*107289*/            OPC_EmitInteger, MVT::i32, 14, 
/*107292*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107295*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEsv8i16), 0,
                          MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (ARMvcmp:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm, 10:{ *:[i32] }) - Complexity = 8
                      // Dst: (VCGEsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/*107305*/          /*SwitchType*/ 22, MVT::v8i1,// ->107329
/*107307*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107309*/            OPC_EmitInteger, MVT::i32, 10, 
/*107312*/            OPC_EmitInteger, MVT::i32, 0, 
/*107315*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107318*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 10:{ *:[i32] }) - Complexity = 8
                      // Dst: (MVE_VCMPs16:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 10:{ *:[i32] })
/*107329*/          0, // EndSwitchType
/*107330*/        /*Scope*/ 50, /*->107381*/
/*107331*/          OPC_CheckChild2Integer, 2, 
/*107333*/          OPC_CheckChild2Type, MVT::i32,
/*107335*/          OPC_SwitchType /*2 cases */, 18, MVT::v8i16,// ->107356
/*107338*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*107340*/            OPC_EmitInteger, MVT::i32, 14, 
/*107343*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107346*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEuv8i16), 0,
                          MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (ARMvcmp:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm, 2:{ *:[i32] }) - Complexity = 8
                      // Dst: (VCGEuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/*107356*/          /*SwitchType*/ 22, MVT::v8i1,// ->107380
/*107358*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107360*/            OPC_EmitInteger, MVT::i32, 2, 
/*107363*/            OPC_EmitInteger, MVT::i32, 0, 
/*107366*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107369*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu16), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 2:{ *:[i32] }) - Complexity = 8
                      // Dst: (MVE_VCMPu16:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 2:{ *:[i32] })
/*107380*/          0, // EndSwitchType
/*107381*/        /*Scope*/ 50, /*->107432*/
/*107382*/          OPC_CheckChild2Integer, 12, 
/*107384*/          OPC_CheckChild2Type, MVT::i32,
/*107386*/          OPC_SwitchType /*2 cases */, 18, MVT::v8i16,// ->107407
/*107389*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*107391*/            OPC_EmitInteger, MVT::i32, 14, 
/*107394*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107397*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGTsv8i16), 0,
                          MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (ARMvcmp:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm, 12:{ *:[i32] }) - Complexity = 8
                      // Dst: (VCGTsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/*107407*/          /*SwitchType*/ 22, MVT::v8i1,// ->107431
/*107409*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107411*/            OPC_EmitInteger, MVT::i32, 12, 
/*107414*/            OPC_EmitInteger, MVT::i32, 0, 
/*107417*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107420*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 12:{ *:[i32] }) - Complexity = 8
                      // Dst: (MVE_VCMPs16:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 12:{ *:[i32] })
/*107431*/          0, // EndSwitchType
/*107432*/        /*Scope*/ 50, /*->107483*/
/*107433*/          OPC_CheckChild2Integer, 8, 
/*107435*/          OPC_CheckChild2Type, MVT::i32,
/*107437*/          OPC_SwitchType /*2 cases */, 18, MVT::v8i16,// ->107458
/*107440*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*107442*/            OPC_EmitInteger, MVT::i32, 14, 
/*107445*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107448*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGTuv8i16), 0,
                          MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (ARMvcmp:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm, 8:{ *:[i32] }) - Complexity = 8
                      // Dst: (VCGTuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/*107458*/          /*SwitchType*/ 22, MVT::v8i1,// ->107482
/*107460*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107462*/            OPC_EmitInteger, MVT::i32, 8, 
/*107465*/            OPC_EmitInteger, MVT::i32, 0, 
/*107468*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107471*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu16), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 8:{ *:[i32] }) - Complexity = 8
                      // Dst: (MVE_VCMPu16:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 8:{ *:[i32] })
/*107482*/          0, // EndSwitchType
/*107483*/        /*Scope*/ 28, /*->107512*/
/*107484*/          OPC_CheckChild2Integer, 1, 
/*107486*/          OPC_CheckChild2Type, MVT::i32,
/*107488*/          OPC_CheckType, MVT::v8i1,
/*107490*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107492*/          OPC_EmitInteger, MVT::i32, 1, 
/*107495*/          OPC_EmitInteger, MVT::i32, 0, 
/*107498*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107501*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi16), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 1:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPi16:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 1:{ *:[i32] })
/*107512*/        /*Scope*/ 28, /*->107541*/
/*107513*/          OPC_CheckChild2Integer, 11, 
/*107515*/          OPC_CheckChild2Type, MVT::i32,
/*107517*/          OPC_CheckType, MVT::v8i1,
/*107519*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107521*/          OPC_EmitInteger, MVT::i32, 11, 
/*107524*/          OPC_EmitInteger, MVT::i32, 0, 
/*107527*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107530*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 11:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPs16:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 11:{ *:[i32] })
/*107541*/        /*Scope*/ 28, /*->107570*/
/*107542*/          OPC_CheckChild2Integer, 13, 
/*107544*/          OPC_CheckChild2Type, MVT::i32,
/*107546*/          OPC_CheckType, MVT::v8i1,
/*107548*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107550*/          OPC_EmitInteger, MVT::i32, 13, 
/*107553*/          OPC_EmitInteger, MVT::i32, 0, 
/*107556*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107559*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 13:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPs16:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 13:{ *:[i32] })
/*107570*/        0, /*End of Scope*/
/*107571*/      0, /*End of Scope*/
/*107572*/    /*Scope*/ 69|128,4/*581*/, /*->108155*/
/*107574*/      OPC_CheckChild0Type, MVT::v4i32,
/*107576*/      OPC_Scope, 100|128,1/*228*/, /*->107807*/ // 2 children in Scope
/*107579*/        OPC_MoveChild1,
/*107580*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/*107583*/        OPC_RecordChild0, // #1 = $v2
/*107584*/        OPC_CheckChild0Type, MVT::i32,
/*107586*/        OPC_MoveParent,
/*107587*/        OPC_CheckType, MVT::v4i1,
/*107589*/        OPC_Scope, 26, /*->107617*/ // 8 children in Scope
/*107591*/          OPC_CheckChild2Integer, 0, 
/*107593*/          OPC_CheckChild2Type, MVT::i32,
/*107595*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107597*/          OPC_EmitInteger, MVT::i32, 0, 
/*107600*/          OPC_EmitInteger, MVT::i32, 0, 
/*107603*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107606*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$v2), 0:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPi32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, GPR:{ *:[i32] }:$v2, 0:{ *:[i32] })
/*107617*/        /*Scope*/ 26, /*->107644*/
/*107618*/          OPC_CheckChild2Integer, 1, 
/*107620*/          OPC_CheckChild2Type, MVT::i32,
/*107622*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107624*/          OPC_EmitInteger, MVT::i32, 1, 
/*107627*/          OPC_EmitInteger, MVT::i32, 0, 
/*107630*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107633*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$v2), 1:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPi32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, GPR:{ *:[i32] }:$v2, 1:{ *:[i32] })
/*107644*/        /*Scope*/ 26, /*->107671*/
/*107645*/          OPC_CheckChild2Integer, 10, 
/*107647*/          OPC_CheckChild2Type, MVT::i32,
/*107649*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107651*/          OPC_EmitInteger, MVT::i32, 10, 
/*107654*/          OPC_EmitInteger, MVT::i32, 0, 
/*107657*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107660*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$v2), 10:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPs32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, GPR:{ *:[i32] }:$v2, 10:{ *:[i32] })
/*107671*/        /*Scope*/ 26, /*->107698*/
/*107672*/          OPC_CheckChild2Integer, 11, 
/*107674*/          OPC_CheckChild2Type, MVT::i32,
/*107676*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107678*/          OPC_EmitInteger, MVT::i32, 11, 
/*107681*/          OPC_EmitInteger, MVT::i32, 0, 
/*107684*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107687*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$v2), 11:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPs32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, GPR:{ *:[i32] }:$v2, 11:{ *:[i32] })
/*107698*/        /*Scope*/ 26, /*->107725*/
/*107699*/          OPC_CheckChild2Integer, 12, 
/*107701*/          OPC_CheckChild2Type, MVT::i32,
/*107703*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107705*/          OPC_EmitInteger, MVT::i32, 12, 
/*107708*/          OPC_EmitInteger, MVT::i32, 0, 
/*107711*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107714*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$v2), 12:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPs32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, GPR:{ *:[i32] }:$v2, 12:{ *:[i32] })
/*107725*/        /*Scope*/ 26, /*->107752*/
/*107726*/          OPC_CheckChild2Integer, 13, 
/*107728*/          OPC_CheckChild2Type, MVT::i32,
/*107730*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107732*/          OPC_EmitInteger, MVT::i32, 13, 
/*107735*/          OPC_EmitInteger, MVT::i32, 0, 
/*107738*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107741*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$v2), 13:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPs32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, GPR:{ *:[i32] }:$v2, 13:{ *:[i32] })
/*107752*/        /*Scope*/ 26, /*->107779*/
/*107753*/          OPC_CheckChild2Integer, 8, 
/*107755*/          OPC_CheckChild2Type, MVT::i32,
/*107757*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107759*/          OPC_EmitInteger, MVT::i32, 8, 
/*107762*/          OPC_EmitInteger, MVT::i32, 0, 
/*107765*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107768*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$v2), 8:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPu32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, GPR:{ *:[i32] }:$v2, 8:{ *:[i32] })
/*107779*/        /*Scope*/ 26, /*->107806*/
/*107780*/          OPC_CheckChild2Integer, 2, 
/*107782*/          OPC_CheckChild2Type, MVT::i32,
/*107784*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107786*/          OPC_EmitInteger, MVT::i32, 2, 
/*107789*/          OPC_EmitInteger, MVT::i32, 0, 
/*107792*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107795*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$v2), 2:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPu32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, GPR:{ *:[i32] }:$v2, 2:{ *:[i32] })
/*107806*/        0, /*End of Scope*/
/*107807*/      /*Scope*/ 89|128,2/*345*/, /*->108154*/
/*107809*/        OPC_RecordChild1, // #1 = $Vm
/*107810*/        OPC_Scope, 50, /*->107862*/ // 8 children in Scope
/*107812*/          OPC_CheckChild2Integer, 0, 
/*107814*/          OPC_CheckChild2Type, MVT::i32,
/*107816*/          OPC_SwitchType /*2 cases */, 18, MVT::v4i32,// ->107837
/*107819*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*107821*/            OPC_EmitInteger, MVT::i32, 14, 
/*107824*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107827*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCEQv4i32), 0,
                          MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (ARMvcmp:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm, 0:{ *:[i32] }) - Complexity = 8
                      // Dst: (VCEQv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*107837*/          /*SwitchType*/ 22, MVT::v4i1,// ->107861
/*107839*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107841*/            OPC_EmitInteger, MVT::i32, 0, 
/*107844*/            OPC_EmitInteger, MVT::i32, 0, 
/*107847*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107850*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi32), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 0:{ *:[i32] }) - Complexity = 8
                      // Dst: (MVE_VCMPi32:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 0:{ *:[i32] })
/*107861*/          0, // EndSwitchType
/*107862*/        /*Scope*/ 50, /*->107913*/
/*107863*/          OPC_CheckChild2Integer, 10, 
/*107865*/          OPC_CheckChild2Type, MVT::i32,
/*107867*/          OPC_SwitchType /*2 cases */, 18, MVT::v4i32,// ->107888
/*107870*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*107872*/            OPC_EmitInteger, MVT::i32, 14, 
/*107875*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107878*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEsv4i32), 0,
                          MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (ARMvcmp:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm, 10:{ *:[i32] }) - Complexity = 8
                      // Dst: (VCGEsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*107888*/          /*SwitchType*/ 22, MVT::v4i1,// ->107912
/*107890*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107892*/            OPC_EmitInteger, MVT::i32, 10, 
/*107895*/            OPC_EmitInteger, MVT::i32, 0, 
/*107898*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107901*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 10:{ *:[i32] }) - Complexity = 8
                      // Dst: (MVE_VCMPs32:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 10:{ *:[i32] })
/*107912*/          0, // EndSwitchType
/*107913*/        /*Scope*/ 50, /*->107964*/
/*107914*/          OPC_CheckChild2Integer, 2, 
/*107916*/          OPC_CheckChild2Type, MVT::i32,
/*107918*/          OPC_SwitchType /*2 cases */, 18, MVT::v4i32,// ->107939
/*107921*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*107923*/            OPC_EmitInteger, MVT::i32, 14, 
/*107926*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107929*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEuv4i32), 0,
                          MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (ARMvcmp:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm, 2:{ *:[i32] }) - Complexity = 8
                      // Dst: (VCGEuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*107939*/          /*SwitchType*/ 22, MVT::v4i1,// ->107963
/*107941*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107943*/            OPC_EmitInteger, MVT::i32, 2, 
/*107946*/            OPC_EmitInteger, MVT::i32, 0, 
/*107949*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107952*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu32), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 2:{ *:[i32] }) - Complexity = 8
                      // Dst: (MVE_VCMPu32:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 2:{ *:[i32] })
/*107963*/          0, // EndSwitchType
/*107964*/        /*Scope*/ 50, /*->108015*/
/*107965*/          OPC_CheckChild2Integer, 12, 
/*107967*/          OPC_CheckChild2Type, MVT::i32,
/*107969*/          OPC_SwitchType /*2 cases */, 18, MVT::v4i32,// ->107990
/*107972*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*107974*/            OPC_EmitInteger, MVT::i32, 14, 
/*107977*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*107980*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGTsv4i32), 0,
                          MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (ARMvcmp:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm, 12:{ *:[i32] }) - Complexity = 8
                      // Dst: (VCGTsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*107990*/          /*SwitchType*/ 22, MVT::v4i1,// ->108014
/*107992*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*107994*/            OPC_EmitInteger, MVT::i32, 12, 
/*107997*/            OPC_EmitInteger, MVT::i32, 0, 
/*108000*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108003*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 12:{ *:[i32] }) - Complexity = 8
                      // Dst: (MVE_VCMPs32:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 12:{ *:[i32] })
/*108014*/          0, // EndSwitchType
/*108015*/        /*Scope*/ 50, /*->108066*/
/*108016*/          OPC_CheckChild2Integer, 8, 
/*108018*/          OPC_CheckChild2Type, MVT::i32,
/*108020*/          OPC_SwitchType /*2 cases */, 18, MVT::v4i32,// ->108041
/*108023*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*108025*/            OPC_EmitInteger, MVT::i32, 14, 
/*108028*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108031*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGTuv4i32), 0,
                          MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (ARMvcmp:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm, 8:{ *:[i32] }) - Complexity = 8
                      // Dst: (VCGTuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*108041*/          /*SwitchType*/ 22, MVT::v4i1,// ->108065
/*108043*/            OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*108045*/            OPC_EmitInteger, MVT::i32, 8, 
/*108048*/            OPC_EmitInteger, MVT::i32, 0, 
/*108051*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108054*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu32), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 8:{ *:[i32] }) - Complexity = 8
                      // Dst: (MVE_VCMPu32:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 8:{ *:[i32] })
/*108065*/          0, // EndSwitchType
/*108066*/        /*Scope*/ 28, /*->108095*/
/*108067*/          OPC_CheckChild2Integer, 1, 
/*108069*/          OPC_CheckChild2Type, MVT::i32,
/*108071*/          OPC_CheckType, MVT::v4i1,
/*108073*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*108075*/          OPC_EmitInteger, MVT::i32, 1, 
/*108078*/          OPC_EmitInteger, MVT::i32, 0, 
/*108081*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108084*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi32), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 1:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPi32:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 1:{ *:[i32] })
/*108095*/        /*Scope*/ 28, /*->108124*/
/*108096*/          OPC_CheckChild2Integer, 11, 
/*108098*/          OPC_CheckChild2Type, MVT::i32,
/*108100*/          OPC_CheckType, MVT::v4i1,
/*108102*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*108104*/          OPC_EmitInteger, MVT::i32, 11, 
/*108107*/          OPC_EmitInteger, MVT::i32, 0, 
/*108110*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108113*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 11:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPs32:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 11:{ *:[i32] })
/*108124*/        /*Scope*/ 28, /*->108153*/
/*108125*/          OPC_CheckChild2Integer, 13, 
/*108127*/          OPC_CheckChild2Type, MVT::i32,
/*108129*/          OPC_CheckType, MVT::v4i1,
/*108131*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*108133*/          OPC_EmitInteger, MVT::i32, 13, 
/*108136*/          OPC_EmitInteger, MVT::i32, 0, 
/*108139*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108142*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 13:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPs32:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 13:{ *:[i32] })
/*108153*/        0, /*End of Scope*/
/*108154*/      0, /*End of Scope*/
/*108155*/    /*Scope*/ 107|128,3/*491*/, /*->108648*/
/*108157*/      OPC_CheckChild0Type, MVT::v8f16,
/*108159*/      OPC_Scope, 112|128,1/*240*/, /*->108402*/ // 2 children in Scope
/*108162*/        OPC_MoveChild1,
/*108163*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/*108166*/        OPC_RecordChild0, // #1 = $v2
/*108167*/        OPC_CheckChild0Type, MVT::f16,
/*108169*/        OPC_MoveParent,
/*108170*/        OPC_CheckType, MVT::v8i1,
/*108172*/        OPC_Scope, 37, /*->108211*/ // 6 children in Scope
/*108174*/          OPC_CheckChild2Integer, 0, 
/*108176*/          OPC_CheckChild2Type, MVT::i32,
/*108178*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*108180*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/*108183*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2,  // Results = #3
/*108191*/          OPC_EmitInteger, MVT::i32, 0, 
/*108194*/          OPC_EmitInteger, MVT::i32, 0, 
/*108197*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108200*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                    // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (ARMvdup:{ *:[v8f16] } HPR:{ *:[f16] }:$v2), 0:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } HPR:{ *:[f16] }:$v2, rGPR:{ *:[i32] }), 0:{ *:[i32] })
/*108211*/        /*Scope*/ 37, /*->108249*/
/*108212*/          OPC_CheckChild2Integer, 1, 
/*108214*/          OPC_CheckChild2Type, MVT::i32,
/*108216*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*108218*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/*108221*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2,  // Results = #3
/*108229*/          OPC_EmitInteger, MVT::i32, 1, 
/*108232*/          OPC_EmitInteger, MVT::i32, 0, 
/*108235*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108238*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                    // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (ARMvdup:{ *:[v8f16] } HPR:{ *:[f16] }:$v2), 1:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } HPR:{ *:[f16] }:$v2, rGPR:{ *:[i32] }), 1:{ *:[i32] })
/*108249*/        /*Scope*/ 37, /*->108287*/
/*108250*/          OPC_CheckChild2Integer, 10, 
/*108252*/          OPC_CheckChild2Type, MVT::i32,
/*108254*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*108256*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/*108259*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2,  // Results = #3
/*108267*/          OPC_EmitInteger, MVT::i32, 10, 
/*108270*/          OPC_EmitInteger, MVT::i32, 0, 
/*108273*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108276*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                    // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (ARMvdup:{ *:[v8f16] } HPR:{ *:[f16] }:$v2), 10:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } HPR:{ *:[f16] }:$v2, rGPR:{ *:[i32] }), 10:{ *:[i32] })
/*108287*/        /*Scope*/ 37, /*->108325*/
/*108288*/          OPC_CheckChild2Integer, 11, 
/*108290*/          OPC_CheckChild2Type, MVT::i32,
/*108292*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*108294*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/*108297*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2,  // Results = #3
/*108305*/          OPC_EmitInteger, MVT::i32, 11, 
/*108308*/          OPC_EmitInteger, MVT::i32, 0, 
/*108311*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108314*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                    // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (ARMvdup:{ *:[v8f16] } HPR:{ *:[f16] }:$v2), 11:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } HPR:{ *:[f16] }:$v2, rGPR:{ *:[i32] }), 11:{ *:[i32] })
/*108325*/        /*Scope*/ 37, /*->108363*/
/*108326*/          OPC_CheckChild2Integer, 12, 
/*108328*/          OPC_CheckChild2Type, MVT::i32,
/*108330*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*108332*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/*108335*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2,  // Results = #3
/*108343*/          OPC_EmitInteger, MVT::i32, 12, 
/*108346*/          OPC_EmitInteger, MVT::i32, 0, 
/*108349*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108352*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                    // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (ARMvdup:{ *:[v8f16] } HPR:{ *:[f16] }:$v2), 12:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } HPR:{ *:[f16] }:$v2, rGPR:{ *:[i32] }), 12:{ *:[i32] })
/*108363*/        /*Scope*/ 37, /*->108401*/
/*108364*/          OPC_CheckChild2Integer, 13, 
/*108366*/          OPC_CheckChild2Type, MVT::i32,
/*108368*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*108370*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/*108373*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2,  // Results = #3
/*108381*/          OPC_EmitInteger, MVT::i32, 13, 
/*108384*/          OPC_EmitInteger, MVT::i32, 0, 
/*108387*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108390*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                    // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (ARMvdup:{ *:[v8f16] } HPR:{ *:[f16] }:$v2), 13:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } HPR:{ *:[f16] }:$v2, rGPR:{ *:[i32] }), 13:{ *:[i32] })
/*108401*/        0, /*End of Scope*/
/*108402*/      /*Scope*/ 115|128,1/*243*/, /*->108647*/
/*108404*/        OPC_RecordChild1, // #1 = $Vm
/*108405*/        OPC_Scope, 50, /*->108457*/ // 6 children in Scope
/*108407*/          OPC_CheckChild2Integer, 0, 
/*108409*/          OPC_CheckChild2Type, MVT::i32,
/*108411*/          OPC_SwitchType /*2 cases */, 18, MVT::v8i16,// ->108432
/*108414*/            OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/*108416*/            OPC_EmitInteger, MVT::i32, 14, 
/*108419*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108422*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCEQhq), 0,
                          MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (ARMvcmp:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm, 0:{ *:[i32] }) - Complexity = 8
                      // Dst: (VCEQhq:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)
/*108432*/          /*SwitchType*/ 22, MVT::v8i1,// ->108456
/*108434*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*108436*/            OPC_EmitInteger, MVT::i32, 0, 
/*108439*/            OPC_EmitInteger, MVT::i32, 0, 
/*108442*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108445*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 0:{ *:[i32] }) - Complexity = 8
                      // Dst: (MVE_VCMPf16:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 0:{ *:[i32] })
/*108456*/          0, // EndSwitchType
/*108457*/        /*Scope*/ 50, /*->108508*/
/*108458*/          OPC_CheckChild2Integer, 10, 
/*108460*/          OPC_CheckChild2Type, MVT::i32,
/*108462*/          OPC_SwitchType /*2 cases */, 18, MVT::v8i16,// ->108483
/*108465*/            OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/*108467*/            OPC_EmitInteger, MVT::i32, 14, 
/*108470*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108473*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEhq), 0,
                          MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (ARMvcmp:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm, 10:{ *:[i32] }) - Complexity = 8
                      // Dst: (VCGEhq:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)
/*108483*/          /*SwitchType*/ 22, MVT::v8i1,// ->108507
/*108485*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*108487*/            OPC_EmitInteger, MVT::i32, 10, 
/*108490*/            OPC_EmitInteger, MVT::i32, 0, 
/*108493*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108496*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 10:{ *:[i32] }) - Complexity = 8
                      // Dst: (MVE_VCMPf16:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 10:{ *:[i32] })
/*108507*/          0, // EndSwitchType
/*108508*/        /*Scope*/ 50, /*->108559*/
/*108509*/          OPC_CheckChild2Integer, 12, 
/*108511*/          OPC_CheckChild2Type, MVT::i32,
/*108513*/          OPC_SwitchType /*2 cases */, 18, MVT::v8i16,// ->108534
/*108516*/            OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/*108518*/            OPC_EmitInteger, MVT::i32, 14, 
/*108521*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108524*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGThq), 0,
                          MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (ARMvcmp:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm, 12:{ *:[i32] }) - Complexity = 8
                      // Dst: (VCGThq:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm)
/*108534*/          /*SwitchType*/ 22, MVT::v8i1,// ->108558
/*108536*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*108538*/            OPC_EmitInteger, MVT::i32, 12, 
/*108541*/            OPC_EmitInteger, MVT::i32, 0, 
/*108544*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108547*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16), 0,
                          MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 12:{ *:[i32] }) - Complexity = 8
                      // Dst: (MVE_VCMPf16:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 12:{ *:[i32] })
/*108558*/          0, // EndSwitchType
/*108559*/        /*Scope*/ 28, /*->108588*/
/*108560*/          OPC_CheckChild2Integer, 1, 
/*108562*/          OPC_CheckChild2Type, MVT::i32,
/*108564*/          OPC_CheckType, MVT::v8i1,
/*108566*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*108568*/          OPC_EmitInteger, MVT::i32, 1, 
/*108571*/          OPC_EmitInteger, MVT::i32, 0, 
/*108574*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108577*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 1:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPf16:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 1:{ *:[i32] })
/*108588*/        /*Scope*/ 28, /*->108617*/
/*108589*/          OPC_CheckChild2Integer, 11, 
/*108591*/          OPC_CheckChild2Type, MVT::i32,
/*108593*/          OPC_CheckType, MVT::v8i1,
/*108595*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*108597*/          OPC_EmitInteger, MVT::i32, 11, 
/*108600*/          OPC_EmitInteger, MVT::i32, 0, 
/*108603*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108606*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 11:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPf16:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 11:{ *:[i32] })
/*108617*/        /*Scope*/ 28, /*->108646*/
/*108618*/          OPC_CheckChild2Integer, 13, 
/*108620*/          OPC_CheckChild2Type, MVT::i32,
/*108622*/          OPC_CheckType, MVT::v8i1,
/*108624*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*108626*/          OPC_EmitInteger, MVT::i32, 13, 
/*108629*/          OPC_EmitInteger, MVT::i32, 0, 
/*108632*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108635*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 13:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPf16:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 13:{ *:[i32] })
/*108646*/        0, /*End of Scope*/
/*108647*/      0, /*End of Scope*/
/*108648*/    /*Scope*/ 107|128,3/*491*/, /*->109141*/
/*108650*/      OPC_CheckChild0Type, MVT::v4f32,
/*108652*/      OPC_Scope, 112|128,1/*240*/, /*->108895*/ // 2 children in Scope
/*108655*/        OPC_MoveChild1,
/*108656*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/*108659*/        OPC_RecordChild0, // #1 = $v2
/*108660*/        OPC_CheckChild0Type, MVT::f32,
/*108662*/        OPC_MoveParent,
/*108663*/        OPC_CheckType, MVT::v4i1,
/*108665*/        OPC_Scope, 37, /*->108704*/ // 6 children in Scope
/*108667*/          OPC_CheckChild2Integer, 0, 
/*108669*/          OPC_CheckChild2Type, MVT::i32,
/*108671*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*108673*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/*108676*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2,  // Results = #3
/*108684*/          OPC_EmitInteger, MVT::i32, 0, 
/*108687*/          OPC_EmitInteger, MVT::i32, 0, 
/*108690*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108693*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                    // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (ARMvdup:{ *:[v4f32] } SPR:{ *:[f32] }:$v2), 0:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } SPR:{ *:[f32] }:$v2, rGPR:{ *:[i32] }), 0:{ *:[i32] })
/*108704*/        /*Scope*/ 37, /*->108742*/
/*108705*/          OPC_CheckChild2Integer, 1, 
/*108707*/          OPC_CheckChild2Type, MVT::i32,
/*108709*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*108711*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/*108714*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2,  // Results = #3
/*108722*/          OPC_EmitInteger, MVT::i32, 1, 
/*108725*/          OPC_EmitInteger, MVT::i32, 0, 
/*108728*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108731*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                    // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (ARMvdup:{ *:[v4f32] } SPR:{ *:[f32] }:$v2), 1:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } SPR:{ *:[f32] }:$v2, rGPR:{ *:[i32] }), 1:{ *:[i32] })
/*108742*/        /*Scope*/ 37, /*->108780*/
/*108743*/          OPC_CheckChild2Integer, 10, 
/*108745*/          OPC_CheckChild2Type, MVT::i32,
/*108747*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*108749*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/*108752*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2,  // Results = #3
/*108760*/          OPC_EmitInteger, MVT::i32, 10, 
/*108763*/          OPC_EmitInteger, MVT::i32, 0, 
/*108766*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108769*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                    // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (ARMvdup:{ *:[v4f32] } SPR:{ *:[f32] }:$v2), 10:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } SPR:{ *:[f32] }:$v2, rGPR:{ *:[i32] }), 10:{ *:[i32] })
/*108780*/        /*Scope*/ 37, /*->108818*/
/*108781*/          OPC_CheckChild2Integer, 11, 
/*108783*/          OPC_CheckChild2Type, MVT::i32,
/*108785*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*108787*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/*108790*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2,  // Results = #3
/*108798*/          OPC_EmitInteger, MVT::i32, 11, 
/*108801*/          OPC_EmitInteger, MVT::i32, 0, 
/*108804*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108807*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                    // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (ARMvdup:{ *:[v4f32] } SPR:{ *:[f32] }:$v2), 11:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } SPR:{ *:[f32] }:$v2, rGPR:{ *:[i32] }), 11:{ *:[i32] })
/*108818*/        /*Scope*/ 37, /*->108856*/
/*108819*/          OPC_CheckChild2Integer, 12, 
/*108821*/          OPC_CheckChild2Type, MVT::i32,
/*108823*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*108825*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/*108828*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2,  // Results = #3
/*108836*/          OPC_EmitInteger, MVT::i32, 12, 
/*108839*/          OPC_EmitInteger, MVT::i32, 0, 
/*108842*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108845*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                    // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (ARMvdup:{ *:[v4f32] } SPR:{ *:[f32] }:$v2), 12:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } SPR:{ *:[f32] }:$v2, rGPR:{ *:[i32] }), 12:{ *:[i32] })
/*108856*/        /*Scope*/ 37, /*->108894*/
/*108857*/          OPC_CheckChild2Integer, 13, 
/*108859*/          OPC_CheckChild2Type, MVT::i32,
/*108861*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*108863*/          OPC_EmitInteger, MVT::i32, ARM::rGPRRegClassID,
/*108866*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::COPY_TO_REGCLASS), 0,
                        MVT::i32, 2/*#Ops*/, 1, 2,  // Results = #3
/*108874*/          OPC_EmitInteger, MVT::i32, 13, 
/*108877*/          OPC_EmitInteger, MVT::i32, 0, 
/*108880*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108883*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 3, 4, 5, 6, 
                    // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (ARMvdup:{ *:[v4f32] } SPR:{ *:[f32] }:$v2), 13:{ *:[i32] }) - Complexity = 11
                    // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, (COPY_TO_REGCLASS:{ *:[i32] } SPR:{ *:[f32] }:$v2, rGPR:{ *:[i32] }), 13:{ *:[i32] })
/*108894*/        0, /*End of Scope*/
/*108895*/      /*Scope*/ 115|128,1/*243*/, /*->109140*/
/*108897*/        OPC_RecordChild1, // #1 = $Vm
/*108898*/        OPC_Scope, 50, /*->108950*/ // 6 children in Scope
/*108900*/          OPC_CheckChild2Integer, 0, 
/*108902*/          OPC_CheckChild2Type, MVT::i32,
/*108904*/          OPC_SwitchType /*2 cases */, 18, MVT::v4i32,// ->108925
/*108907*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*108909*/            OPC_EmitInteger, MVT::i32, 14, 
/*108912*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108915*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCEQfq), 0,
                          MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (ARMvcmp:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm, 0:{ *:[i32] }) - Complexity = 8
                      // Dst: (VCEQfq:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)
/*108925*/          /*SwitchType*/ 22, MVT::v4i1,// ->108949
/*108927*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*108929*/            OPC_EmitInteger, MVT::i32, 0, 
/*108932*/            OPC_EmitInteger, MVT::i32, 0, 
/*108935*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108938*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 0:{ *:[i32] }) - Complexity = 8
                      // Dst: (MVE_VCMPf32:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 0:{ *:[i32] })
/*108949*/          0, // EndSwitchType
/*108950*/        /*Scope*/ 50, /*->109001*/
/*108951*/          OPC_CheckChild2Integer, 10, 
/*108953*/          OPC_CheckChild2Type, MVT::i32,
/*108955*/          OPC_SwitchType /*2 cases */, 18, MVT::v4i32,// ->108976
/*108958*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*108960*/            OPC_EmitInteger, MVT::i32, 14, 
/*108963*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108966*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEfq), 0,
                          MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (ARMvcmp:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm, 10:{ *:[i32] }) - Complexity = 8
                      // Dst: (VCGEfq:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)
/*108976*/          /*SwitchType*/ 22, MVT::v4i1,// ->109000
/*108978*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*108980*/            OPC_EmitInteger, MVT::i32, 10, 
/*108983*/            OPC_EmitInteger, MVT::i32, 0, 
/*108986*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*108989*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 10:{ *:[i32] }) - Complexity = 8
                      // Dst: (MVE_VCMPf32:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 10:{ *:[i32] })
/*109000*/          0, // EndSwitchType
/*109001*/        /*Scope*/ 50, /*->109052*/
/*109002*/          OPC_CheckChild2Integer, 12, 
/*109004*/          OPC_CheckChild2Type, MVT::i32,
/*109006*/          OPC_SwitchType /*2 cases */, 18, MVT::v4i32,// ->109027
/*109009*/            OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109011*/            OPC_EmitInteger, MVT::i32, 14, 
/*109014*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109017*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGTfq), 0,
                          MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                      // Src: (ARMvcmp:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm, 12:{ *:[i32] }) - Complexity = 8
                      // Dst: (VCGTfq:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm)
/*109027*/          /*SwitchType*/ 22, MVT::v4i1,// ->109051
/*109029*/            OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*109031*/            OPC_EmitInteger, MVT::i32, 12, 
/*109034*/            OPC_EmitInteger, MVT::i32, 0, 
/*109037*/            OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109040*/            OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32), 0,
                          MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                      // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 12:{ *:[i32] }) - Complexity = 8
                      // Dst: (MVE_VCMPf32:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 12:{ *:[i32] })
/*109051*/          0, // EndSwitchType
/*109052*/        /*Scope*/ 28, /*->109081*/
/*109053*/          OPC_CheckChild2Integer, 1, 
/*109055*/          OPC_CheckChild2Type, MVT::i32,
/*109057*/          OPC_CheckType, MVT::v4i1,
/*109059*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*109061*/          OPC_EmitInteger, MVT::i32, 1, 
/*109064*/          OPC_EmitInteger, MVT::i32, 0, 
/*109067*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109070*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 1:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPf32:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 1:{ *:[i32] })
/*109081*/        /*Scope*/ 28, /*->109110*/
/*109082*/          OPC_CheckChild2Integer, 11, 
/*109084*/          OPC_CheckChild2Type, MVT::i32,
/*109086*/          OPC_CheckType, MVT::v4i1,
/*109088*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*109090*/          OPC_EmitInteger, MVT::i32, 11, 
/*109093*/          OPC_EmitInteger, MVT::i32, 0, 
/*109096*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109099*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 11:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPf32:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 11:{ *:[i32] })
/*109110*/        /*Scope*/ 28, /*->109139*/
/*109111*/          OPC_CheckChild2Integer, 13, 
/*109113*/          OPC_CheckChild2Type, MVT::i32,
/*109115*/          OPC_CheckType, MVT::v4i1,
/*109117*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*109119*/          OPC_EmitInteger, MVT::i32, 13, 
/*109122*/          OPC_EmitInteger, MVT::i32, 0, 
/*109125*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109128*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmp:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 13:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPf32:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 13:{ *:[i32] })
/*109139*/        0, /*End of Scope*/
/*109140*/      0, /*End of Scope*/
/*109141*/    /*Scope*/ 122, /*->109264*/
/*109142*/      OPC_CheckChild0Type, MVT::v8i8,
/*109144*/      OPC_RecordChild1, // #1 = $Vm
/*109145*/      OPC_CheckType, MVT::v8i8,
/*109147*/      OPC_Scope, 22, /*->109171*/ // 5 children in Scope
/*109149*/        OPC_CheckChild2Integer, 0, 
/*109151*/        OPC_CheckChild2Type, MVT::i32,
/*109153*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109155*/        OPC_EmitInteger, MVT::i32, 14, 
/*109158*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109161*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCEQv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvcmp:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm, 0:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCEQv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/*109171*/      /*Scope*/ 22, /*->109194*/
/*109172*/        OPC_CheckChild2Integer, 10, 
/*109174*/        OPC_CheckChild2Type, MVT::i32,
/*109176*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109178*/        OPC_EmitInteger, MVT::i32, 14, 
/*109181*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109184*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEsv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvcmp:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm, 10:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGEsv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/*109194*/      /*Scope*/ 22, /*->109217*/
/*109195*/        OPC_CheckChild2Integer, 2, 
/*109197*/        OPC_CheckChild2Type, MVT::i32,
/*109199*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109201*/        OPC_EmitInteger, MVT::i32, 14, 
/*109204*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109207*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEuv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvcmp:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm, 2:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGEuv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/*109217*/      /*Scope*/ 22, /*->109240*/
/*109218*/        OPC_CheckChild2Integer, 12, 
/*109220*/        OPC_CheckChild2Type, MVT::i32,
/*109222*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109224*/        OPC_EmitInteger, MVT::i32, 14, 
/*109227*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109230*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGTsv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvcmp:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm, 12:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGTsv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/*109240*/      /*Scope*/ 22, /*->109263*/
/*109241*/        OPC_CheckChild2Integer, 8, 
/*109243*/        OPC_CheckChild2Type, MVT::i32,
/*109245*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109247*/        OPC_EmitInteger, MVT::i32, 14, 
/*109250*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109253*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGTuv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvcmp:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm, 8:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGTuv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/*109263*/      0, /*End of Scope*/
/*109264*/    /*Scope*/ 122, /*->109387*/
/*109265*/      OPC_CheckChild0Type, MVT::v4i16,
/*109267*/      OPC_RecordChild1, // #1 = $Vm
/*109268*/      OPC_CheckType, MVT::v4i16,
/*109270*/      OPC_Scope, 22, /*->109294*/ // 5 children in Scope
/*109272*/        OPC_CheckChild2Integer, 0, 
/*109274*/        OPC_CheckChild2Type, MVT::i32,
/*109276*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109278*/        OPC_EmitInteger, MVT::i32, 14, 
/*109281*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109284*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCEQv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvcmp:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm, 0:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCEQv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/*109294*/      /*Scope*/ 22, /*->109317*/
/*109295*/        OPC_CheckChild2Integer, 10, 
/*109297*/        OPC_CheckChild2Type, MVT::i32,
/*109299*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109301*/        OPC_EmitInteger, MVT::i32, 14, 
/*109304*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109307*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEsv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvcmp:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm, 10:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGEsv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/*109317*/      /*Scope*/ 22, /*->109340*/
/*109318*/        OPC_CheckChild2Integer, 2, 
/*109320*/        OPC_CheckChild2Type, MVT::i32,
/*109322*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109324*/        OPC_EmitInteger, MVT::i32, 14, 
/*109327*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109330*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEuv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvcmp:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm, 2:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGEuv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/*109340*/      /*Scope*/ 22, /*->109363*/
/*109341*/        OPC_CheckChild2Integer, 12, 
/*109343*/        OPC_CheckChild2Type, MVT::i32,
/*109345*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109347*/        OPC_EmitInteger, MVT::i32, 14, 
/*109350*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109353*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGTsv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvcmp:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm, 12:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGTsv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/*109363*/      /*Scope*/ 22, /*->109386*/
/*109364*/        OPC_CheckChild2Integer, 8, 
/*109366*/        OPC_CheckChild2Type, MVT::i32,
/*109368*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109370*/        OPC_EmitInteger, MVT::i32, 14, 
/*109373*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109376*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGTuv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvcmp:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm, 8:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGTuv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/*109386*/      0, /*End of Scope*/
/*109387*/    /*Scope*/ 122, /*->109510*/
/*109388*/      OPC_CheckChild0Type, MVT::v2i32,
/*109390*/      OPC_RecordChild1, // #1 = $Vm
/*109391*/      OPC_CheckType, MVT::v2i32,
/*109393*/      OPC_Scope, 22, /*->109417*/ // 5 children in Scope
/*109395*/        OPC_CheckChild2Integer, 0, 
/*109397*/        OPC_CheckChild2Type, MVT::i32,
/*109399*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109401*/        OPC_EmitInteger, MVT::i32, 14, 
/*109404*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109407*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCEQv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvcmp:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm, 0:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCEQv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*109417*/      /*Scope*/ 22, /*->109440*/
/*109418*/        OPC_CheckChild2Integer, 10, 
/*109420*/        OPC_CheckChild2Type, MVT::i32,
/*109422*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109424*/        OPC_EmitInteger, MVT::i32, 14, 
/*109427*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109430*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEsv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvcmp:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm, 10:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGEsv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*109440*/      /*Scope*/ 22, /*->109463*/
/*109441*/        OPC_CheckChild2Integer, 2, 
/*109443*/        OPC_CheckChild2Type, MVT::i32,
/*109445*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109447*/        OPC_EmitInteger, MVT::i32, 14, 
/*109450*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109453*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEuv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvcmp:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm, 2:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGEuv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*109463*/      /*Scope*/ 22, /*->109486*/
/*109464*/        OPC_CheckChild2Integer, 12, 
/*109466*/        OPC_CheckChild2Type, MVT::i32,
/*109468*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109470*/        OPC_EmitInteger, MVT::i32, 14, 
/*109473*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109476*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGTsv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvcmp:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm, 12:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGTsv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*109486*/      /*Scope*/ 22, /*->109509*/
/*109487*/        OPC_CheckChild2Integer, 8, 
/*109489*/        OPC_CheckChild2Type, MVT::i32,
/*109491*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109493*/        OPC_EmitInteger, MVT::i32, 14, 
/*109496*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109499*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGTuv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvcmp:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm, 8:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGTuv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*109509*/      0, /*End of Scope*/
/*109510*/    /*Scope*/ 76, /*->109587*/
/*109511*/      OPC_CheckChild0Type, MVT::v2f32,
/*109513*/      OPC_RecordChild1, // #1 = $Vm
/*109514*/      OPC_CheckType, MVT::v2i32,
/*109516*/      OPC_Scope, 22, /*->109540*/ // 3 children in Scope
/*109518*/        OPC_CheckChild2Integer, 0, 
/*109520*/        OPC_CheckChild2Type, MVT::i32,
/*109522*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109524*/        OPC_EmitInteger, MVT::i32, 14, 
/*109527*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109530*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCEQfd), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvcmp:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm, 0:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCEQfd:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/*109540*/      /*Scope*/ 22, /*->109563*/
/*109541*/        OPC_CheckChild2Integer, 10, 
/*109543*/        OPC_CheckChild2Type, MVT::i32,
/*109545*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109547*/        OPC_EmitInteger, MVT::i32, 14, 
/*109550*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109553*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEfd), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvcmp:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm, 10:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGEfd:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/*109563*/      /*Scope*/ 22, /*->109586*/
/*109564*/        OPC_CheckChild2Integer, 12, 
/*109566*/        OPC_CheckChild2Type, MVT::i32,
/*109568*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109570*/        OPC_EmitInteger, MVT::i32, 14, 
/*109573*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109576*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGTfd), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvcmp:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm, 12:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGTfd:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm)
/*109586*/      0, /*End of Scope*/
/*109587*/    /*Scope*/ 76, /*->109664*/
/*109588*/      OPC_CheckChild0Type, MVT::v4f16,
/*109590*/      OPC_RecordChild1, // #1 = $Vm
/*109591*/      OPC_CheckType, MVT::v4i16,
/*109593*/      OPC_Scope, 22, /*->109617*/ // 3 children in Scope
/*109595*/        OPC_CheckChild2Integer, 0, 
/*109597*/        OPC_CheckChild2Type, MVT::i32,
/*109599*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/*109601*/        OPC_EmitInteger, MVT::i32, 14, 
/*109604*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109607*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCEQhd), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvcmp:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm, 0:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCEQhd:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/*109617*/      /*Scope*/ 22, /*->109640*/
/*109618*/        OPC_CheckChild2Integer, 10, 
/*109620*/        OPC_CheckChild2Type, MVT::i32,
/*109622*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/*109624*/        OPC_EmitInteger, MVT::i32, 14, 
/*109627*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109630*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEhd), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvcmp:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm, 10:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGEhd:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/*109640*/      /*Scope*/ 22, /*->109663*/
/*109641*/        OPC_CheckChild2Integer, 12, 
/*109643*/        OPC_CheckChild2Type, MVT::i32,
/*109645*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/*109647*/        OPC_EmitInteger, MVT::i32, 14, 
/*109650*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109653*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGThd), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvcmp:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm, 12:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGThd:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm)
/*109663*/      0, /*End of Scope*/
/*109664*/    0, /*End of Scope*/
/*109665*/  /*SwitchOpcode*/ 16|128,1/*144*/, TARGET_VAL(ISD::INSERT_SUBVECTOR),// ->109813
/*109669*/    OPC_MoveChild0,
/*109670*/    OPC_CheckOpcode, TARGET_VAL(ISD::UNDEF),
/*109673*/    OPC_MoveParent,
/*109674*/    OPC_RecordChild1, // #0 = $src
/*109675*/    OPC_CheckChild2Integer, 0, 
/*109677*/    OPC_CheckChild2Type, MVT::i32,
/*109679*/    OPC_SwitchType /*6 cases */, 20, MVT::v2i64,// ->109702
/*109682*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109684*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v2i64, 0/*#Ops*/,  // Results = #1
/*109690*/      OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/*109693*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                    MVT::v2i64, 3/*#Ops*/, 1, 0, 2, 
                // Src: (insert_subvector:{ *:[v2i64] } (undef:{ *:[v2i64] }), DPR:{ *:[v1i64] }:$src, 0:{ *:[i32] }) - Complexity = 11
                // Dst: (INSERT_SUBREG:{ *:[v2i64] } (IMPLICIT_DEF:{ *:[v2i64] }), DPR:{ *:[v1i64] }:$src, dsub_0:{ *:[i32] })
/*109702*/    /*SwitchType*/ 20, MVT::v4i32,// ->109724
/*109704*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109706*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #1
/*109712*/      OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/*109715*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                    MVT::v4i32, 3/*#Ops*/, 1, 0, 2, 
                // Src: (insert_subvector:{ *:[v4i32] } (undef:{ *:[v4i32] }), DPR:{ *:[v2i32] }:$src, 0:{ *:[i32] }) - Complexity = 11
                // Dst: (INSERT_SUBREG:{ *:[v4i32] } (IMPLICIT_DEF:{ *:[v4i32] }), DPR:{ *:[v2i32] }:$src, dsub_0:{ *:[i32] })
/*109724*/    /*SwitchType*/ 20, MVT::v8i16,// ->109746
/*109726*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109728*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v8i16, 0/*#Ops*/,  // Results = #1
/*109734*/      OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/*109737*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                    MVT::v8i16, 3/*#Ops*/, 1, 0, 2, 
                // Src: (insert_subvector:{ *:[v8i16] } (undef:{ *:[v8i16] }), DPR:{ *:[v4i16] }:$src, 0:{ *:[i32] }) - Complexity = 11
                // Dst: (INSERT_SUBREG:{ *:[v8i16] } (IMPLICIT_DEF:{ *:[v8i16] }), DPR:{ *:[v4i16] }:$src, dsub_0:{ *:[i32] })
/*109746*/    /*SwitchType*/ 20, MVT::v16i8,// ->109768
/*109748*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109750*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v16i8, 0/*#Ops*/,  // Results = #1
/*109756*/      OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/*109759*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                    MVT::v16i8, 3/*#Ops*/, 1, 0, 2, 
                // Src: (insert_subvector:{ *:[v16i8] } (undef:{ *:[v16i8] }), DPR:{ *:[v8i8] }:$src, 0:{ *:[i32] }) - Complexity = 11
                // Dst: (INSERT_SUBREG:{ *:[v16i8] } (IMPLICIT_DEF:{ *:[v16i8] }), DPR:{ *:[v8i8] }:$src, dsub_0:{ *:[i32] })
/*109768*/    /*SwitchType*/ 20, MVT::v4f32,// ->109790
/*109770*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109772*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4f32, 0/*#Ops*/,  // Results = #1
/*109778*/      OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/*109781*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                    MVT::v4f32, 3/*#Ops*/, 1, 0, 2, 
                // Src: (insert_subvector:{ *:[v4f32] } (undef:{ *:[v4f32] }), DPR:{ *:[v2f32] }:$src, 0:{ *:[i32] }) - Complexity = 11
                // Dst: (INSERT_SUBREG:{ *:[v4f32] } (IMPLICIT_DEF:{ *:[v4f32] }), DPR:{ *:[v2f32] }:$src, dsub_0:{ *:[i32] })
/*109790*/    /*SwitchType*/ 20, MVT::v8f16,// ->109812
/*109792*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109794*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v8f16, 0/*#Ops*/,  // Results = #1
/*109800*/      OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/*109803*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                    MVT::v8f16, 3/*#Ops*/, 1, 0, 2, 
                // Src: (insert_subvector:{ *:[v8f16] } (undef:{ *:[v8f16] }), DPR:{ *:[v4f16] }:$src, 0:{ *:[i32] }) - Complexity = 11
                // Dst: (INSERT_SUBREG:{ *:[v8f16] } (IMPLICIT_DEF:{ *:[v8f16] }), DPR:{ *:[v4f16] }:$src, dsub_0:{ *:[i32] })
/*109812*/    0, // EndSwitchType
/*109813*/  /*SwitchOpcode*/ 29|128,1/*157*/, TARGET_VAL(ARMISD::VMULLs),// ->109974
/*109817*/    OPC_RecordChild0, // #0 = $Vn
/*109818*/    OPC_Scope, 64, /*->109884*/ // 3 children in Scope
/*109820*/      OPC_CheckChild0Type, MVT::v4i16,
/*109822*/      OPC_Scope, 37, /*->109861*/ // 2 children in Scope
/*109824*/        OPC_MoveChild1,
/*109825*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/*109828*/        OPC_RecordChild0, // #1 = $Vm
/*109829*/        OPC_CheckChild0Type, MVT::v4i16,
/*109831*/        OPC_RecordChild1, // #2 = $lane
/*109832*/        OPC_MoveChild1,
/*109833*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*109836*/        OPC_MoveParent,
/*109837*/        OPC_MoveParent,
/*109838*/        OPC_CheckType, MVT::v4i32,
/*109840*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109842*/        OPC_EmitConvertToTarget, 2,
/*109844*/        OPC_EmitInteger, MVT::i32, 14, 
/*109847*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109850*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULLslsv4i16), 0,
                      MVT::v4i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                  // Src: (NEONvmulls:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)) - Complexity = 9
                  // Dst: (VMULLslsv4i16:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/*109861*/      /*Scope*/ 21, /*->109883*/
/*109862*/        OPC_RecordChild1, // #1 = $Vm
/*109863*/        OPC_CheckType, MVT::v4i32,
/*109865*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109867*/        OPC_EmitInteger, MVT::i32, 14, 
/*109870*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109873*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULLsv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (NEONvmulls:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 3
                  // Dst: (VMULLsv4i32:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/*109883*/      0, /*End of Scope*/
/*109884*/    /*Scope*/ 64, /*->109949*/
/*109885*/      OPC_CheckChild0Type, MVT::v2i32,
/*109887*/      OPC_Scope, 37, /*->109926*/ // 2 children in Scope
/*109889*/        OPC_MoveChild1,
/*109890*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/*109893*/        OPC_RecordChild0, // #1 = $Vm
/*109894*/        OPC_CheckChild0Type, MVT::v2i32,
/*109896*/        OPC_RecordChild1, // #2 = $lane
/*109897*/        OPC_MoveChild1,
/*109898*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*109901*/        OPC_MoveParent,
/*109902*/        OPC_MoveParent,
/*109903*/        OPC_CheckType, MVT::v2i64,
/*109905*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109907*/        OPC_EmitConvertToTarget, 2,
/*109909*/        OPC_EmitInteger, MVT::i32, 14, 
/*109912*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109915*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULLslsv2i32), 0,
                      MVT::v2i64, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                  // Src: (NEONvmulls:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)) - Complexity = 9
                  // Dst: (VMULLslsv2i32:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/*109926*/      /*Scope*/ 21, /*->109948*/
/*109927*/        OPC_RecordChild1, // #1 = $Vm
/*109928*/        OPC_CheckType, MVT::v2i64,
/*109930*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109932*/        OPC_EmitInteger, MVT::i32, 14, 
/*109935*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109938*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULLsv2i64), 0,
                      MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (NEONvmulls:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 3
                  // Dst: (VMULLsv2i64:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*109948*/      0, /*End of Scope*/
/*109949*/    /*Scope*/ 23, /*->109973*/
/*109950*/      OPC_CheckChild0Type, MVT::v8i8,
/*109952*/      OPC_RecordChild1, // #1 = $Vm
/*109953*/      OPC_CheckType, MVT::v8i16,
/*109955*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*109957*/      OPC_EmitInteger, MVT::i32, 14, 
/*109960*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*109963*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULLsv8i16), 0,
                    MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (NEONvmulls:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 3
                // Dst: (VMULLsv8i16:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/*109973*/    0, /*End of Scope*/
/*109974*/  /*SwitchOpcode*/ 29|128,1/*157*/, TARGET_VAL(ARMISD::VMULLu),// ->110135
/*109978*/    OPC_RecordChild0, // #0 = $Vn
/*109979*/    OPC_Scope, 64, /*->110045*/ // 3 children in Scope
/*109981*/      OPC_CheckChild0Type, MVT::v4i16,
/*109983*/      OPC_Scope, 37, /*->110022*/ // 2 children in Scope
/*109985*/        OPC_MoveChild1,
/*109986*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/*109989*/        OPC_RecordChild0, // #1 = $Vm
/*109990*/        OPC_CheckChild0Type, MVT::v4i16,
/*109992*/        OPC_RecordChild1, // #2 = $lane
/*109993*/        OPC_MoveChild1,
/*109994*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*109997*/        OPC_MoveParent,
/*109998*/        OPC_MoveParent,
/*109999*/        OPC_CheckType, MVT::v4i32,
/*110001*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110003*/        OPC_EmitConvertToTarget, 2,
/*110005*/        OPC_EmitInteger, MVT::i32, 14, 
/*110008*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110011*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULLsluv4i16), 0,
                      MVT::v4i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                  // Src: (NEONvmullu:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, (ARMvduplane:{ *:[v4i16] } DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)) - Complexity = 9
                  // Dst: (VMULLsluv4i16:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, DPR_8:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/*110022*/      /*Scope*/ 21, /*->110044*/
/*110023*/        OPC_RecordChild1, // #1 = $Vm
/*110024*/        OPC_CheckType, MVT::v4i32,
/*110026*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110028*/        OPC_EmitInteger, MVT::i32, 14, 
/*110031*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110034*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULLuv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (NEONvmullu:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 3
                  // Dst: (VMULLuv4i32:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/*110044*/      0, /*End of Scope*/
/*110045*/    /*Scope*/ 64, /*->110110*/
/*110046*/      OPC_CheckChild0Type, MVT::v2i32,
/*110048*/      OPC_Scope, 37, /*->110087*/ // 2 children in Scope
/*110050*/        OPC_MoveChild1,
/*110051*/        OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUPLANE),
/*110054*/        OPC_RecordChild0, // #1 = $Vm
/*110055*/        OPC_CheckChild0Type, MVT::v2i32,
/*110057*/        OPC_RecordChild1, // #2 = $lane
/*110058*/        OPC_MoveChild1,
/*110059*/        OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*110062*/        OPC_MoveParent,
/*110063*/        OPC_MoveParent,
/*110064*/        OPC_CheckType, MVT::v2i64,
/*110066*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110068*/        OPC_EmitConvertToTarget, 2,
/*110070*/        OPC_EmitInteger, MVT::i32, 14, 
/*110073*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110076*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULLsluv2i32), 0,
                      MVT::v2i64, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                  // Src: (NEONvmullu:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, (ARMvduplane:{ *:[v2i32] } DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)) - Complexity = 9
                  // Dst: (VMULLsluv2i32:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, DPR_VFP2:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/*110087*/      /*Scope*/ 21, /*->110109*/
/*110088*/        OPC_RecordChild1, // #1 = $Vm
/*110089*/        OPC_CheckType, MVT::v2i64,
/*110091*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110093*/        OPC_EmitInteger, MVT::i32, 14, 
/*110096*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110099*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULLuv2i64), 0,
                      MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (NEONvmullu:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 3
                  // Dst: (VMULLuv2i64:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*110109*/      0, /*End of Scope*/
/*110110*/    /*Scope*/ 23, /*->110134*/
/*110111*/      OPC_CheckChild0Type, MVT::v8i8,
/*110113*/      OPC_RecordChild1, // #1 = $Vm
/*110114*/      OPC_CheckType, MVT::v8i16,
/*110116*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110118*/      OPC_EmitInteger, MVT::i32, 14, 
/*110121*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110124*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMULLuv8i16), 0,
                    MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (NEONvmullu:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 3
                // Dst: (VMULLuv8i16:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/*110134*/    0, /*End of Scope*/
/*110135*/  /*SwitchOpcode*/ 119|128,17/*2295*/, TARGET_VAL(ARMISD::VCMPZ),// ->112434
/*110139*/    OPC_RecordChild0, // #0 = $Vm
/*110140*/    OPC_Scope, 116, /*->110258*/ // 10 children in Scope
/*110142*/      OPC_CheckChild0Type, MVT::v8i8,
/*110144*/      OPC_CheckType, MVT::v8i8,
/*110146*/      OPC_Scope, 21, /*->110169*/ // 5 children in Scope
/*110148*/        OPC_CheckChild1Integer, 0, 
/*110150*/        OPC_CheckChild1Type, MVT::i32,
/*110152*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110154*/        OPC_EmitInteger, MVT::i32, 14, 
/*110157*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110160*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCEQzv8i8), 0,
                      MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, 0:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCEQzv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm)
/*110169*/      /*Scope*/ 21, /*->110191*/
/*110170*/        OPC_CheckChild1Integer, 10, 
/*110172*/        OPC_CheckChild1Type, MVT::i32,
/*110174*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110176*/        OPC_EmitInteger, MVT::i32, 14, 
/*110179*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110182*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEzv8i8), 0,
                      MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, 10:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGEzv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm)
/*110191*/      /*Scope*/ 21, /*->110213*/
/*110192*/        OPC_CheckChild1Integer, 13, 
/*110194*/        OPC_CheckChild1Type, MVT::i32,
/*110196*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110198*/        OPC_EmitInteger, MVT::i32, 14, 
/*110201*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110204*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLEzv8i8), 0,
                      MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, 13:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCLEzv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm)
/*110213*/      /*Scope*/ 21, /*->110235*/
/*110214*/        OPC_CheckChild1Integer, 12, 
/*110216*/        OPC_CheckChild1Type, MVT::i32,
/*110218*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110220*/        OPC_EmitInteger, MVT::i32, 14, 
/*110223*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110226*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGTzv8i8), 0,
                      MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, 12:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGTzv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm)
/*110235*/      /*Scope*/ 21, /*->110257*/
/*110236*/        OPC_CheckChild1Integer, 11, 
/*110238*/        OPC_CheckChild1Type, MVT::i32,
/*110240*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110242*/        OPC_EmitInteger, MVT::i32, 14, 
/*110245*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110248*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLTzv8i8), 0,
                      MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, 11:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCLTzv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm)
/*110257*/      0, /*End of Scope*/
/*110258*/    /*Scope*/ 116, /*->110375*/
/*110259*/      OPC_CheckChild0Type, MVT::v4i16,
/*110261*/      OPC_CheckType, MVT::v4i16,
/*110263*/      OPC_Scope, 21, /*->110286*/ // 5 children in Scope
/*110265*/        OPC_CheckChild1Integer, 0, 
/*110267*/        OPC_CheckChild1Type, MVT::i32,
/*110269*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110271*/        OPC_EmitInteger, MVT::i32, 14, 
/*110274*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110277*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCEQzv4i16), 0,
                      MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, 0:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCEQzv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm)
/*110286*/      /*Scope*/ 21, /*->110308*/
/*110287*/        OPC_CheckChild1Integer, 10, 
/*110289*/        OPC_CheckChild1Type, MVT::i32,
/*110291*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110293*/        OPC_EmitInteger, MVT::i32, 14, 
/*110296*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110299*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEzv4i16), 0,
                      MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, 10:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGEzv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm)
/*110308*/      /*Scope*/ 21, /*->110330*/
/*110309*/        OPC_CheckChild1Integer, 13, 
/*110311*/        OPC_CheckChild1Type, MVT::i32,
/*110313*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110315*/        OPC_EmitInteger, MVT::i32, 14, 
/*110318*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110321*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLEzv4i16), 0,
                      MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, 13:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCLEzv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm)
/*110330*/      /*Scope*/ 21, /*->110352*/
/*110331*/        OPC_CheckChild1Integer, 12, 
/*110333*/        OPC_CheckChild1Type, MVT::i32,
/*110335*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110337*/        OPC_EmitInteger, MVT::i32, 14, 
/*110340*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110343*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGTzv4i16), 0,
                      MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, 12:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGTzv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm)
/*110352*/      /*Scope*/ 21, /*->110374*/
/*110353*/        OPC_CheckChild1Integer, 11, 
/*110355*/        OPC_CheckChild1Type, MVT::i32,
/*110357*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110359*/        OPC_EmitInteger, MVT::i32, 14, 
/*110362*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110365*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLTzv4i16), 0,
                      MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, 11:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCLTzv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm)
/*110374*/      0, /*End of Scope*/
/*110375*/    /*Scope*/ 116, /*->110492*/
/*110376*/      OPC_CheckChild0Type, MVT::v2i32,
/*110378*/      OPC_CheckType, MVT::v2i32,
/*110380*/      OPC_Scope, 21, /*->110403*/ // 5 children in Scope
/*110382*/        OPC_CheckChild1Integer, 0, 
/*110384*/        OPC_CheckChild1Type, MVT::i32,
/*110386*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110388*/        OPC_EmitInteger, MVT::i32, 14, 
/*110391*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110394*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCEQzv2i32), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, 0:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCEQzv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm)
/*110403*/      /*Scope*/ 21, /*->110425*/
/*110404*/        OPC_CheckChild1Integer, 10, 
/*110406*/        OPC_CheckChild1Type, MVT::i32,
/*110408*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110410*/        OPC_EmitInteger, MVT::i32, 14, 
/*110413*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110416*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEzv2i32), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, 10:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGEzv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm)
/*110425*/      /*Scope*/ 21, /*->110447*/
/*110426*/        OPC_CheckChild1Integer, 13, 
/*110428*/        OPC_CheckChild1Type, MVT::i32,
/*110430*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110432*/        OPC_EmitInteger, MVT::i32, 14, 
/*110435*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110438*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLEzv2i32), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, 13:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCLEzv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm)
/*110447*/      /*Scope*/ 21, /*->110469*/
/*110448*/        OPC_CheckChild1Integer, 12, 
/*110450*/        OPC_CheckChild1Type, MVT::i32,
/*110452*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110454*/        OPC_EmitInteger, MVT::i32, 14, 
/*110457*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110460*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGTzv2i32), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, 12:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGTzv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm)
/*110469*/      /*Scope*/ 21, /*->110491*/
/*110470*/        OPC_CheckChild1Integer, 11, 
/*110472*/        OPC_CheckChild1Type, MVT::i32,
/*110474*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110476*/        OPC_EmitInteger, MVT::i32, 14, 
/*110479*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110482*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLTzv2i32), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, 11:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCLTzv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm)
/*110491*/      0, /*End of Scope*/
/*110492*/    /*Scope*/ 116, /*->110609*/
/*110493*/      OPC_CheckChild0Type, MVT::v2f32,
/*110495*/      OPC_CheckType, MVT::v2i32,
/*110497*/      OPC_Scope, 21, /*->110520*/ // 5 children in Scope
/*110499*/        OPC_CheckChild1Integer, 0, 
/*110501*/        OPC_CheckChild1Type, MVT::i32,
/*110503*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110505*/        OPC_EmitInteger, MVT::i32, 14, 
/*110508*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110511*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCEQzv2f32), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vm, 0:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCEQzv2f32:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vm)
/*110520*/      /*Scope*/ 21, /*->110542*/
/*110521*/        OPC_CheckChild1Integer, 10, 
/*110523*/        OPC_CheckChild1Type, MVT::i32,
/*110525*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110527*/        OPC_EmitInteger, MVT::i32, 14, 
/*110530*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110533*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEzv2f32), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vm, 10:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGEzv2f32:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vm)
/*110542*/      /*Scope*/ 21, /*->110564*/
/*110543*/        OPC_CheckChild1Integer, 13, 
/*110545*/        OPC_CheckChild1Type, MVT::i32,
/*110547*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110549*/        OPC_EmitInteger, MVT::i32, 14, 
/*110552*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110555*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLEzv2f32), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vm, 13:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCLEzv2f32:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vm)
/*110564*/      /*Scope*/ 21, /*->110586*/
/*110565*/        OPC_CheckChild1Integer, 12, 
/*110567*/        OPC_CheckChild1Type, MVT::i32,
/*110569*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110571*/        OPC_EmitInteger, MVT::i32, 14, 
/*110574*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110577*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGTzv2f32), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vm, 12:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGTzv2f32:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vm)
/*110586*/      /*Scope*/ 21, /*->110608*/
/*110587*/        OPC_CheckChild1Integer, 11, 
/*110589*/        OPC_CheckChild1Type, MVT::i32,
/*110591*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110593*/        OPC_EmitInteger, MVT::i32, 14, 
/*110596*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110599*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLTzv2f32), 0,
                      MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vm, 11:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCLTzv2f32:{ *:[v2i32] } DPR:{ *:[v2f32] }:$Vm)
/*110608*/      0, /*End of Scope*/
/*110609*/    /*Scope*/ 116, /*->110726*/
/*110610*/      OPC_CheckChild0Type, MVT::v4f16,
/*110612*/      OPC_CheckType, MVT::v4i16,
/*110614*/      OPC_Scope, 21, /*->110637*/ // 5 children in Scope
/*110616*/        OPC_CheckChild1Integer, 0, 
/*110618*/        OPC_CheckChild1Type, MVT::i32,
/*110620*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/*110622*/        OPC_EmitInteger, MVT::i32, 14, 
/*110625*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110628*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCEQzv4f16), 0,
                      MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vm, 0:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCEQzv4f16:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vm)
/*110637*/      /*Scope*/ 21, /*->110659*/
/*110638*/        OPC_CheckChild1Integer, 10, 
/*110640*/        OPC_CheckChild1Type, MVT::i32,
/*110642*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/*110644*/        OPC_EmitInteger, MVT::i32, 14, 
/*110647*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110650*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEzv4f16), 0,
                      MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vm, 10:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGEzv4f16:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vm)
/*110659*/      /*Scope*/ 21, /*->110681*/
/*110660*/        OPC_CheckChild1Integer, 13, 
/*110662*/        OPC_CheckChild1Type, MVT::i32,
/*110664*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/*110666*/        OPC_EmitInteger, MVT::i32, 14, 
/*110669*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110672*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLEzv4f16), 0,
                      MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vm, 13:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCLEzv4f16:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vm)
/*110681*/      /*Scope*/ 21, /*->110703*/
/*110682*/        OPC_CheckChild1Integer, 12, 
/*110684*/        OPC_CheckChild1Type, MVT::i32,
/*110686*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/*110688*/        OPC_EmitInteger, MVT::i32, 14, 
/*110691*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110694*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGTzv4f16), 0,
                      MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vm, 12:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCGTzv4f16:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vm)
/*110703*/      /*Scope*/ 21, /*->110725*/
/*110704*/        OPC_CheckChild1Integer, 11, 
/*110706*/        OPC_CheckChild1Type, MVT::i32,
/*110708*/        OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/*110710*/        OPC_EmitInteger, MVT::i32, 14, 
/*110713*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110716*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLTzv4f16), 0,
                      MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvcmpz:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vm, 11:{ *:[i32] }) - Complexity = 8
                  // Dst: (VCLTzv4f16:{ *:[v4i16] } DPR:{ *:[v4f16] }:$Vm)
/*110725*/      0, /*End of Scope*/
/*110726*/    /*Scope*/ 109|128,2/*365*/, /*->111093*/
/*110728*/      OPC_CheckChild0Type, MVT::v16i8,
/*110730*/      OPC_Scope, 52, /*->110784*/ // 8 children in Scope
/*110732*/        OPC_CheckChild1Integer, 0, 
/*110734*/        OPC_CheckChild1Type, MVT::i32,
/*110736*/        OPC_SwitchType /*2 cases */, 17, MVT::v16i8,// ->110756
/*110739*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110741*/          OPC_EmitInteger, MVT::i32, 14, 
/*110744*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110747*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCEQzv16i8), 0,
                        MVT::v16i8, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, 0:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCEQzv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm)
/*110756*/        /*SwitchType*/ 25, MVT::v16i1,// ->110783
/*110758*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*110760*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*110763*/          OPC_EmitInteger, MVT::i32, 0, 
/*110766*/          OPC_EmitInteger, MVT::i32, 0, 
/*110769*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110772*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, 0:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPi8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 0:{ *:[i32] })
/*110783*/        0, // EndSwitchType
/*110784*/      /*Scope*/ 52, /*->110837*/
/*110785*/        OPC_CheckChild1Integer, 10, 
/*110787*/        OPC_CheckChild1Type, MVT::i32,
/*110789*/        OPC_SwitchType /*2 cases */, 17, MVT::v16i8,// ->110809
/*110792*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110794*/          OPC_EmitInteger, MVT::i32, 14, 
/*110797*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110800*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEzv16i8), 0,
                        MVT::v16i8, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, 10:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCGEzv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm)
/*110809*/        /*SwitchType*/ 25, MVT::v16i1,// ->110836
/*110811*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*110813*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*110816*/          OPC_EmitInteger, MVT::i32, 10, 
/*110819*/          OPC_EmitInteger, MVT::i32, 0, 
/*110822*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110825*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, 10:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPs8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 10:{ *:[i32] })
/*110836*/        0, // EndSwitchType
/*110837*/      /*Scope*/ 52, /*->110890*/
/*110838*/        OPC_CheckChild1Integer, 13, 
/*110840*/        OPC_CheckChild1Type, MVT::i32,
/*110842*/        OPC_SwitchType /*2 cases */, 17, MVT::v16i8,// ->110862
/*110845*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110847*/          OPC_EmitInteger, MVT::i32, 14, 
/*110850*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110853*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLEzv16i8), 0,
                        MVT::v16i8, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, 13:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCLEzv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm)
/*110862*/        /*SwitchType*/ 25, MVT::v16i1,// ->110889
/*110864*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*110866*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*110869*/          OPC_EmitInteger, MVT::i32, 13, 
/*110872*/          OPC_EmitInteger, MVT::i32, 0, 
/*110875*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110878*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, 13:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPs8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 13:{ *:[i32] })
/*110889*/        0, // EndSwitchType
/*110890*/      /*Scope*/ 52, /*->110943*/
/*110891*/        OPC_CheckChild1Integer, 12, 
/*110893*/        OPC_CheckChild1Type, MVT::i32,
/*110895*/        OPC_SwitchType /*2 cases */, 17, MVT::v16i8,// ->110915
/*110898*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110900*/          OPC_EmitInteger, MVT::i32, 14, 
/*110903*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110906*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGTzv16i8), 0,
                        MVT::v16i8, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, 12:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCGTzv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm)
/*110915*/        /*SwitchType*/ 25, MVT::v16i1,// ->110942
/*110917*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*110919*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*110922*/          OPC_EmitInteger, MVT::i32, 12, 
/*110925*/          OPC_EmitInteger, MVT::i32, 0, 
/*110928*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110931*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, 12:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPs8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 12:{ *:[i32] })
/*110942*/        0, // EndSwitchType
/*110943*/      /*Scope*/ 52, /*->110996*/
/*110944*/        OPC_CheckChild1Integer, 11, 
/*110946*/        OPC_CheckChild1Type, MVT::i32,
/*110948*/        OPC_SwitchType /*2 cases */, 17, MVT::v16i8,// ->110968
/*110951*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*110953*/          OPC_EmitInteger, MVT::i32, 14, 
/*110956*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110959*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLTzv16i8), 0,
                        MVT::v16i8, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, 11:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCLTzv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm)
/*110968*/        /*SwitchType*/ 25, MVT::v16i1,// ->110995
/*110970*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*110972*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*110975*/          OPC_EmitInteger, MVT::i32, 11, 
/*110978*/          OPC_EmitInteger, MVT::i32, 0, 
/*110981*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*110984*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs8r), 0,
                        MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, 11:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPs8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 11:{ *:[i32] })
/*110995*/        0, // EndSwitchType
/*110996*/      /*Scope*/ 31, /*->111028*/
/*110997*/        OPC_CheckChild1Integer, 1, 
/*110999*/        OPC_CheckChild1Type, MVT::i32,
/*111001*/        OPC_CheckType, MVT::v16i1,
/*111003*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*111005*/        OPC_EmitRegister, MVT::i32, ARM::ZR,
/*111008*/        OPC_EmitInteger, MVT::i32, 1, 
/*111011*/        OPC_EmitInteger, MVT::i32, 0, 
/*111014*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111017*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi8r), 0,
                      MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (ARMvcmpz:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, 1:{ *:[i32] }) - Complexity = 8
                  // Dst: (MVE_VCMPi8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 1:{ *:[i32] })
/*111028*/      /*Scope*/ 31, /*->111060*/
/*111029*/        OPC_CheckChild1Integer, 8, 
/*111031*/        OPC_CheckChild1Type, MVT::i32,
/*111033*/        OPC_CheckType, MVT::v16i1,
/*111035*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*111037*/        OPC_EmitRegister, MVT::i32, ARM::ZR,
/*111040*/        OPC_EmitInteger, MVT::i32, 8, 
/*111043*/        OPC_EmitInteger, MVT::i32, 0, 
/*111046*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111049*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu8r), 0,
                      MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (ARMvcmpz:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, 8:{ *:[i32] }) - Complexity = 8
                  // Dst: (MVE_VCMPu8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 8:{ *:[i32] })
/*111060*/      /*Scope*/ 31, /*->111092*/
/*111061*/        OPC_CheckChild1Integer, 2, 
/*111063*/        OPC_CheckChild1Type, MVT::i32,
/*111065*/        OPC_CheckType, MVT::v16i1,
/*111067*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*111069*/        OPC_EmitRegister, MVT::i32, ARM::ZR,
/*111072*/        OPC_EmitInteger, MVT::i32, 2, 
/*111075*/        OPC_EmitInteger, MVT::i32, 0, 
/*111078*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111081*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu8r), 0,
                      MVT::v16i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (ARMvcmpz:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, 2:{ *:[i32] }) - Complexity = 8
                  // Dst: (MVE_VCMPu8r:{ *:[v16i1] } MQPR:{ *:[v16i8] }:$v1, ZR:{ *:[i32] }, 2:{ *:[i32] })
/*111092*/      0, /*End of Scope*/
/*111093*/    /*Scope*/ 109|128,2/*365*/, /*->111460*/
/*111095*/      OPC_CheckChild0Type, MVT::v8i16,
/*111097*/      OPC_Scope, 52, /*->111151*/ // 8 children in Scope
/*111099*/        OPC_CheckChild1Integer, 0, 
/*111101*/        OPC_CheckChild1Type, MVT::i32,
/*111103*/        OPC_SwitchType /*2 cases */, 17, MVT::v8i16,// ->111123
/*111106*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*111108*/          OPC_EmitInteger, MVT::i32, 14, 
/*111111*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111114*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCEQzv8i16), 0,
                        MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, 0:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCEQzv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm)
/*111123*/        /*SwitchType*/ 25, MVT::v8i1,// ->111150
/*111125*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*111127*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*111130*/          OPC_EmitInteger, MVT::i32, 0, 
/*111133*/          OPC_EmitInteger, MVT::i32, 0, 
/*111136*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111139*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, 0:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPi16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 0:{ *:[i32] })
/*111150*/        0, // EndSwitchType
/*111151*/      /*Scope*/ 52, /*->111204*/
/*111152*/        OPC_CheckChild1Integer, 10, 
/*111154*/        OPC_CheckChild1Type, MVT::i32,
/*111156*/        OPC_SwitchType /*2 cases */, 17, MVT::v8i16,// ->111176
/*111159*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*111161*/          OPC_EmitInteger, MVT::i32, 14, 
/*111164*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111167*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEzv8i16), 0,
                        MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, 10:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCGEzv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm)
/*111176*/        /*SwitchType*/ 25, MVT::v8i1,// ->111203
/*111178*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*111180*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*111183*/          OPC_EmitInteger, MVT::i32, 10, 
/*111186*/          OPC_EmitInteger, MVT::i32, 0, 
/*111189*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111192*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, 10:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPs16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 10:{ *:[i32] })
/*111203*/        0, // EndSwitchType
/*111204*/      /*Scope*/ 52, /*->111257*/
/*111205*/        OPC_CheckChild1Integer, 13, 
/*111207*/        OPC_CheckChild1Type, MVT::i32,
/*111209*/        OPC_SwitchType /*2 cases */, 17, MVT::v8i16,// ->111229
/*111212*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*111214*/          OPC_EmitInteger, MVT::i32, 14, 
/*111217*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111220*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLEzv8i16), 0,
                        MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, 13:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCLEzv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm)
/*111229*/        /*SwitchType*/ 25, MVT::v8i1,// ->111256
/*111231*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*111233*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*111236*/          OPC_EmitInteger, MVT::i32, 13, 
/*111239*/          OPC_EmitInteger, MVT::i32, 0, 
/*111242*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111245*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, 13:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPs16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 13:{ *:[i32] })
/*111256*/        0, // EndSwitchType
/*111257*/      /*Scope*/ 52, /*->111310*/
/*111258*/        OPC_CheckChild1Integer, 12, 
/*111260*/        OPC_CheckChild1Type, MVT::i32,
/*111262*/        OPC_SwitchType /*2 cases */, 17, MVT::v8i16,// ->111282
/*111265*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*111267*/          OPC_EmitInteger, MVT::i32, 14, 
/*111270*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111273*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGTzv8i16), 0,
                        MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, 12:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCGTzv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm)
/*111282*/        /*SwitchType*/ 25, MVT::v8i1,// ->111309
/*111284*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*111286*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*111289*/          OPC_EmitInteger, MVT::i32, 12, 
/*111292*/          OPC_EmitInteger, MVT::i32, 0, 
/*111295*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111298*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, 12:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPs16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 12:{ *:[i32] })
/*111309*/        0, // EndSwitchType
/*111310*/      /*Scope*/ 52, /*->111363*/
/*111311*/        OPC_CheckChild1Integer, 11, 
/*111313*/        OPC_CheckChild1Type, MVT::i32,
/*111315*/        OPC_SwitchType /*2 cases */, 17, MVT::v8i16,// ->111335
/*111318*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*111320*/          OPC_EmitInteger, MVT::i32, 14, 
/*111323*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111326*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLTzv8i16), 0,
                        MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, 11:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCLTzv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm)
/*111335*/        /*SwitchType*/ 25, MVT::v8i1,// ->111362
/*111337*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*111339*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*111342*/          OPC_EmitInteger, MVT::i32, 11, 
/*111345*/          OPC_EmitInteger, MVT::i32, 0, 
/*111348*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111351*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, 11:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPs16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 11:{ *:[i32] })
/*111362*/        0, // EndSwitchType
/*111363*/      /*Scope*/ 31, /*->111395*/
/*111364*/        OPC_CheckChild1Integer, 1, 
/*111366*/        OPC_CheckChild1Type, MVT::i32,
/*111368*/        OPC_CheckType, MVT::v8i1,
/*111370*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*111372*/        OPC_EmitRegister, MVT::i32, ARM::ZR,
/*111375*/        OPC_EmitInteger, MVT::i32, 1, 
/*111378*/        OPC_EmitInteger, MVT::i32, 0, 
/*111381*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111384*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi16r), 0,
                      MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, 1:{ *:[i32] }) - Complexity = 8
                  // Dst: (MVE_VCMPi16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 1:{ *:[i32] })
/*111395*/      /*Scope*/ 31, /*->111427*/
/*111396*/        OPC_CheckChild1Integer, 8, 
/*111398*/        OPC_CheckChild1Type, MVT::i32,
/*111400*/        OPC_CheckType, MVT::v8i1,
/*111402*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*111404*/        OPC_EmitRegister, MVT::i32, ARM::ZR,
/*111407*/        OPC_EmitInteger, MVT::i32, 8, 
/*111410*/        OPC_EmitInteger, MVT::i32, 0, 
/*111413*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111416*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu16r), 0,
                      MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, 8:{ *:[i32] }) - Complexity = 8
                  // Dst: (MVE_VCMPu16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 8:{ *:[i32] })
/*111427*/      /*Scope*/ 31, /*->111459*/
/*111428*/        OPC_CheckChild1Integer, 2, 
/*111430*/        OPC_CheckChild1Type, MVT::i32,
/*111432*/        OPC_CheckType, MVT::v8i1,
/*111434*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*111436*/        OPC_EmitRegister, MVT::i32, ARM::ZR,
/*111439*/        OPC_EmitInteger, MVT::i32, 2, 
/*111442*/        OPC_EmitInteger, MVT::i32, 0, 
/*111445*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111448*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu16r), 0,
                      MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, 2:{ *:[i32] }) - Complexity = 8
                  // Dst: (MVE_VCMPu16r:{ *:[v8i1] } MQPR:{ *:[v8i16] }:$v1, ZR:{ *:[i32] }, 2:{ *:[i32] })
/*111459*/      0, /*End of Scope*/
/*111460*/    /*Scope*/ 109|128,2/*365*/, /*->111827*/
/*111462*/      OPC_CheckChild0Type, MVT::v4i32,
/*111464*/      OPC_Scope, 52, /*->111518*/ // 8 children in Scope
/*111466*/        OPC_CheckChild1Integer, 0, 
/*111468*/        OPC_CheckChild1Type, MVT::i32,
/*111470*/        OPC_SwitchType /*2 cases */, 17, MVT::v4i32,// ->111490
/*111473*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*111475*/          OPC_EmitInteger, MVT::i32, 14, 
/*111478*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111481*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCEQzv4i32), 0,
                        MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, 0:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCEQzv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm)
/*111490*/        /*SwitchType*/ 25, MVT::v4i1,// ->111517
/*111492*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*111494*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*111497*/          OPC_EmitInteger, MVT::i32, 0, 
/*111500*/          OPC_EmitInteger, MVT::i32, 0, 
/*111503*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111506*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, 0:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPi32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 0:{ *:[i32] })
/*111517*/        0, // EndSwitchType
/*111518*/      /*Scope*/ 52, /*->111571*/
/*111519*/        OPC_CheckChild1Integer, 10, 
/*111521*/        OPC_CheckChild1Type, MVT::i32,
/*111523*/        OPC_SwitchType /*2 cases */, 17, MVT::v4i32,// ->111543
/*111526*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*111528*/          OPC_EmitInteger, MVT::i32, 14, 
/*111531*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111534*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEzv4i32), 0,
                        MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, 10:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCGEzv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm)
/*111543*/        /*SwitchType*/ 25, MVT::v4i1,// ->111570
/*111545*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*111547*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*111550*/          OPC_EmitInteger, MVT::i32, 10, 
/*111553*/          OPC_EmitInteger, MVT::i32, 0, 
/*111556*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111559*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, 10:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPs32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 10:{ *:[i32] })
/*111570*/        0, // EndSwitchType
/*111571*/      /*Scope*/ 52, /*->111624*/
/*111572*/        OPC_CheckChild1Integer, 13, 
/*111574*/        OPC_CheckChild1Type, MVT::i32,
/*111576*/        OPC_SwitchType /*2 cases */, 17, MVT::v4i32,// ->111596
/*111579*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*111581*/          OPC_EmitInteger, MVT::i32, 14, 
/*111584*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111587*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLEzv4i32), 0,
                        MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, 13:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCLEzv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm)
/*111596*/        /*SwitchType*/ 25, MVT::v4i1,// ->111623
/*111598*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*111600*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*111603*/          OPC_EmitInteger, MVT::i32, 13, 
/*111606*/          OPC_EmitInteger, MVT::i32, 0, 
/*111609*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111612*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, 13:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPs32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 13:{ *:[i32] })
/*111623*/        0, // EndSwitchType
/*111624*/      /*Scope*/ 52, /*->111677*/
/*111625*/        OPC_CheckChild1Integer, 12, 
/*111627*/        OPC_CheckChild1Type, MVT::i32,
/*111629*/        OPC_SwitchType /*2 cases */, 17, MVT::v4i32,// ->111649
/*111632*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*111634*/          OPC_EmitInteger, MVT::i32, 14, 
/*111637*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111640*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGTzv4i32), 0,
                        MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, 12:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCGTzv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm)
/*111649*/        /*SwitchType*/ 25, MVT::v4i1,// ->111676
/*111651*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*111653*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*111656*/          OPC_EmitInteger, MVT::i32, 12, 
/*111659*/          OPC_EmitInteger, MVT::i32, 0, 
/*111662*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111665*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, 12:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPs32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 12:{ *:[i32] })
/*111676*/        0, // EndSwitchType
/*111677*/      /*Scope*/ 52, /*->111730*/
/*111678*/        OPC_CheckChild1Integer, 11, 
/*111680*/        OPC_CheckChild1Type, MVT::i32,
/*111682*/        OPC_SwitchType /*2 cases */, 17, MVT::v4i32,// ->111702
/*111685*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*111687*/          OPC_EmitInteger, MVT::i32, 14, 
/*111690*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111693*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLTzv4i32), 0,
                        MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, 11:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCLTzv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm)
/*111702*/        /*SwitchType*/ 25, MVT::v4i1,// ->111729
/*111704*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*111706*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*111709*/          OPC_EmitInteger, MVT::i32, 11, 
/*111712*/          OPC_EmitInteger, MVT::i32, 0, 
/*111715*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111718*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPs32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, 11:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPs32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 11:{ *:[i32] })
/*111729*/        0, // EndSwitchType
/*111730*/      /*Scope*/ 31, /*->111762*/
/*111731*/        OPC_CheckChild1Integer, 1, 
/*111733*/        OPC_CheckChild1Type, MVT::i32,
/*111735*/        OPC_CheckType, MVT::v4i1,
/*111737*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*111739*/        OPC_EmitRegister, MVT::i32, ARM::ZR,
/*111742*/        OPC_EmitInteger, MVT::i32, 1, 
/*111745*/        OPC_EmitInteger, MVT::i32, 0, 
/*111748*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111751*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPi32r), 0,
                      MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, 1:{ *:[i32] }) - Complexity = 8
                  // Dst: (MVE_VCMPi32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 1:{ *:[i32] })
/*111762*/      /*Scope*/ 31, /*->111794*/
/*111763*/        OPC_CheckChild1Integer, 8, 
/*111765*/        OPC_CheckChild1Type, MVT::i32,
/*111767*/        OPC_CheckType, MVT::v4i1,
/*111769*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*111771*/        OPC_EmitRegister, MVT::i32, ARM::ZR,
/*111774*/        OPC_EmitInteger, MVT::i32, 8, 
/*111777*/        OPC_EmitInteger, MVT::i32, 0, 
/*111780*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111783*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu32r), 0,
                      MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, 8:{ *:[i32] }) - Complexity = 8
                  // Dst: (MVE_VCMPu32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 8:{ *:[i32] })
/*111794*/      /*Scope*/ 31, /*->111826*/
/*111795*/        OPC_CheckChild1Integer, 2, 
/*111797*/        OPC_CheckChild1Type, MVT::i32,
/*111799*/        OPC_CheckType, MVT::v4i1,
/*111801*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*111803*/        OPC_EmitRegister, MVT::i32, ARM::ZR,
/*111806*/        OPC_EmitInteger, MVT::i32, 2, 
/*111809*/        OPC_EmitInteger, MVT::i32, 0, 
/*111812*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111815*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPu32r), 0,
                      MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, 2:{ *:[i32] }) - Complexity = 8
                  // Dst: (MVE_VCMPu32r:{ *:[v4i1] } MQPR:{ *:[v4i32] }:$v1, ZR:{ *:[i32] }, 2:{ *:[i32] })
/*111826*/      0, /*End of Scope*/
/*111827*/    /*Scope*/ 45|128,2/*301*/, /*->112130*/
/*111829*/      OPC_CheckChild0Type, MVT::v4f32,
/*111831*/      OPC_Scope, 52, /*->111885*/ // 6 children in Scope
/*111833*/        OPC_CheckChild1Integer, 0, 
/*111835*/        OPC_CheckChild1Type, MVT::i32,
/*111837*/        OPC_SwitchType /*2 cases */, 17, MVT::v4i32,// ->111857
/*111840*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*111842*/          OPC_EmitInteger, MVT::i32, 14, 
/*111845*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111848*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCEQzv4f32), 0,
                        MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vm, 0:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCEQzv4f32:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vm)
/*111857*/        /*SwitchType*/ 25, MVT::v4i1,// ->111884
/*111859*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*111861*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*111864*/          OPC_EmitInteger, MVT::i32, 0, 
/*111867*/          OPC_EmitInteger, MVT::i32, 0, 
/*111870*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111873*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, 0:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, ZR:{ *:[i32] }, 0:{ *:[i32] })
/*111884*/        0, // EndSwitchType
/*111885*/      /*Scope*/ 52, /*->111938*/
/*111886*/        OPC_CheckChild1Integer, 10, 
/*111888*/        OPC_CheckChild1Type, MVT::i32,
/*111890*/        OPC_SwitchType /*2 cases */, 17, MVT::v4i32,// ->111910
/*111893*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*111895*/          OPC_EmitInteger, MVT::i32, 14, 
/*111898*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111901*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEzv4f32), 0,
                        MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vm, 10:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCGEzv4f32:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vm)
/*111910*/        /*SwitchType*/ 25, MVT::v4i1,// ->111937
/*111912*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*111914*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*111917*/          OPC_EmitInteger, MVT::i32, 10, 
/*111920*/          OPC_EmitInteger, MVT::i32, 0, 
/*111923*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111926*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, 10:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, ZR:{ *:[i32] }, 10:{ *:[i32] })
/*111937*/        0, // EndSwitchType
/*111938*/      /*Scope*/ 52, /*->111991*/
/*111939*/        OPC_CheckChild1Integer, 13, 
/*111941*/        OPC_CheckChild1Type, MVT::i32,
/*111943*/        OPC_SwitchType /*2 cases */, 17, MVT::v4i32,// ->111963
/*111946*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*111948*/          OPC_EmitInteger, MVT::i32, 14, 
/*111951*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111954*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLEzv4f32), 0,
                        MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vm, 13:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCLEzv4f32:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vm)
/*111963*/        /*SwitchType*/ 25, MVT::v4i1,// ->111990
/*111965*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*111967*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*111970*/          OPC_EmitInteger, MVT::i32, 13, 
/*111973*/          OPC_EmitInteger, MVT::i32, 0, 
/*111976*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*111979*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, 13:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, ZR:{ *:[i32] }, 13:{ *:[i32] })
/*111990*/        0, // EndSwitchType
/*111991*/      /*Scope*/ 52, /*->112044*/
/*111992*/        OPC_CheckChild1Integer, 12, 
/*111994*/        OPC_CheckChild1Type, MVT::i32,
/*111996*/        OPC_SwitchType /*2 cases */, 17, MVT::v4i32,// ->112016
/*111999*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*112001*/          OPC_EmitInteger, MVT::i32, 14, 
/*112004*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112007*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGTzv4f32), 0,
                        MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vm, 12:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCGTzv4f32:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vm)
/*112016*/        /*SwitchType*/ 25, MVT::v4i1,// ->112043
/*112018*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*112020*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*112023*/          OPC_EmitInteger, MVT::i32, 12, 
/*112026*/          OPC_EmitInteger, MVT::i32, 0, 
/*112029*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112032*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, 12:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, ZR:{ *:[i32] }, 12:{ *:[i32] })
/*112043*/        0, // EndSwitchType
/*112044*/      /*Scope*/ 52, /*->112097*/
/*112045*/        OPC_CheckChild1Integer, 11, 
/*112047*/        OPC_CheckChild1Type, MVT::i32,
/*112049*/        OPC_SwitchType /*2 cases */, 17, MVT::v4i32,// ->112069
/*112052*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*112054*/          OPC_EmitInteger, MVT::i32, 14, 
/*112057*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112060*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLTzv4f32), 0,
                        MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vm, 11:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCLTzv4f32:{ *:[v4i32] } QPR:{ *:[v4f32] }:$Vm)
/*112069*/        /*SwitchType*/ 25, MVT::v4i1,// ->112096
/*112071*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*112073*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*112076*/          OPC_EmitInteger, MVT::i32, 11, 
/*112079*/          OPC_EmitInteger, MVT::i32, 0, 
/*112082*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112085*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                        MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, 11:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, ZR:{ *:[i32] }, 11:{ *:[i32] })
/*112096*/        0, // EndSwitchType
/*112097*/      /*Scope*/ 31, /*->112129*/
/*112098*/        OPC_CheckChild1Integer, 1, 
/*112100*/        OPC_CheckChild1Type, MVT::i32,
/*112102*/        OPC_CheckType, MVT::v4i1,
/*112104*/        OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*112106*/        OPC_EmitRegister, MVT::i32, ARM::ZR,
/*112109*/        OPC_EmitInteger, MVT::i32, 1, 
/*112112*/        OPC_EmitInteger, MVT::i32, 0, 
/*112115*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112118*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf32r), 0,
                      MVT::v4i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (ARMvcmpz:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, 1:{ *:[i32] }) - Complexity = 8
                  // Dst: (MVE_VCMPf32r:{ *:[v4i1] } MQPR:{ *:[v4f32] }:$v1, ZR:{ *:[i32] }, 1:{ *:[i32] })
/*112129*/      0, /*End of Scope*/
/*112130*/    /*Scope*/ 45|128,2/*301*/, /*->112433*/
/*112132*/      OPC_CheckChild0Type, MVT::v8f16,
/*112134*/      OPC_Scope, 52, /*->112188*/ // 6 children in Scope
/*112136*/        OPC_CheckChild1Integer, 0, 
/*112138*/        OPC_CheckChild1Type, MVT::i32,
/*112140*/        OPC_SwitchType /*2 cases */, 17, MVT::v8i16,// ->112160
/*112143*/          OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/*112145*/          OPC_EmitInteger, MVT::i32, 14, 
/*112148*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112151*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCEQzv8f16), 0,
                        MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vm, 0:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCEQzv8f16:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vm)
/*112160*/        /*SwitchType*/ 25, MVT::v8i1,// ->112187
/*112162*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*112164*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*112167*/          OPC_EmitInteger, MVT::i32, 0, 
/*112170*/          OPC_EmitInteger, MVT::i32, 0, 
/*112173*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112176*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, 0:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, ZR:{ *:[i32] }, 0:{ *:[i32] })
/*112187*/        0, // EndSwitchType
/*112188*/      /*Scope*/ 52, /*->112241*/
/*112189*/        OPC_CheckChild1Integer, 10, 
/*112191*/        OPC_CheckChild1Type, MVT::i32,
/*112193*/        OPC_SwitchType /*2 cases */, 17, MVT::v8i16,// ->112213
/*112196*/          OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/*112198*/          OPC_EmitInteger, MVT::i32, 14, 
/*112201*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112204*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGEzv8f16), 0,
                        MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vm, 10:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCGEzv8f16:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vm)
/*112213*/        /*SwitchType*/ 25, MVT::v8i1,// ->112240
/*112215*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*112217*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*112220*/          OPC_EmitInteger, MVT::i32, 10, 
/*112223*/          OPC_EmitInteger, MVT::i32, 0, 
/*112226*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112229*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, 10:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, ZR:{ *:[i32] }, 10:{ *:[i32] })
/*112240*/        0, // EndSwitchType
/*112241*/      /*Scope*/ 52, /*->112294*/
/*112242*/        OPC_CheckChild1Integer, 13, 
/*112244*/        OPC_CheckChild1Type, MVT::i32,
/*112246*/        OPC_SwitchType /*2 cases */, 17, MVT::v8i16,// ->112266
/*112249*/          OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/*112251*/          OPC_EmitInteger, MVT::i32, 14, 
/*112254*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112257*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLEzv8f16), 0,
                        MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vm, 13:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCLEzv8f16:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vm)
/*112266*/        /*SwitchType*/ 25, MVT::v8i1,// ->112293
/*112268*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*112270*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*112273*/          OPC_EmitInteger, MVT::i32, 13, 
/*112276*/          OPC_EmitInteger, MVT::i32, 0, 
/*112279*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112282*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, 13:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, ZR:{ *:[i32] }, 13:{ *:[i32] })
/*112293*/        0, // EndSwitchType
/*112294*/      /*Scope*/ 52, /*->112347*/
/*112295*/        OPC_CheckChild1Integer, 12, 
/*112297*/        OPC_CheckChild1Type, MVT::i32,
/*112299*/        OPC_SwitchType /*2 cases */, 17, MVT::v8i16,// ->112319
/*112302*/          OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/*112304*/          OPC_EmitInteger, MVT::i32, 14, 
/*112307*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112310*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCGTzv8f16), 0,
                        MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vm, 12:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCGTzv8f16:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vm)
/*112319*/        /*SwitchType*/ 25, MVT::v8i1,// ->112346
/*112321*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*112323*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*112326*/          OPC_EmitInteger, MVT::i32, 12, 
/*112329*/          OPC_EmitInteger, MVT::i32, 0, 
/*112332*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112335*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, 12:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, ZR:{ *:[i32] }, 12:{ *:[i32] })
/*112346*/        0, // EndSwitchType
/*112347*/      /*Scope*/ 52, /*->112400*/
/*112348*/        OPC_CheckChild1Integer, 11, 
/*112350*/        OPC_CheckChild1Type, MVT::i32,
/*112352*/        OPC_SwitchType /*2 cases */, 17, MVT::v8i16,// ->112372
/*112355*/          OPC_CheckPatternPredicate, 30, // (Subtarget->hasFullFP16()) && (Subtarget->hasNEON())
/*112357*/          OPC_EmitInteger, MVT::i32, 14, 
/*112360*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112363*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VCLTzv8f16), 0,
                        MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                    // Src: (ARMvcmpz:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vm, 11:{ *:[i32] }) - Complexity = 8
                    // Dst: (VCLTzv8f16:{ *:[v8i16] } QPR:{ *:[v8f16] }:$Vm)
/*112372*/        /*SwitchType*/ 25, MVT::v8i1,// ->112399
/*112374*/          OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*112376*/          OPC_EmitRegister, MVT::i32, ARM::ZR,
/*112379*/          OPC_EmitInteger, MVT::i32, 11, 
/*112382*/          OPC_EmitInteger, MVT::i32, 0, 
/*112385*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112388*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                        MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, 11:{ *:[i32] }) - Complexity = 8
                    // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, ZR:{ *:[i32] }, 11:{ *:[i32] })
/*112399*/        0, // EndSwitchType
/*112400*/      /*Scope*/ 31, /*->112432*/
/*112401*/        OPC_CheckChild1Integer, 1, 
/*112403*/        OPC_CheckChild1Type, MVT::i32,
/*112405*/        OPC_CheckType, MVT::v8i1,
/*112407*/        OPC_CheckPatternPredicate, 17, // (Subtarget->hasMVEFloatOps())
/*112409*/        OPC_EmitRegister, MVT::i32, ARM::ZR,
/*112412*/        OPC_EmitInteger, MVT::i32, 1, 
/*112415*/        OPC_EmitInteger, MVT::i32, 0, 
/*112418*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112421*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VCMPf16r), 0,
                      MVT::v8i1, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (ARMvcmpz:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, 1:{ *:[i32] }) - Complexity = 8
                  // Dst: (MVE_VCMPf16r:{ *:[v8i1] } MQPR:{ *:[v8f16] }:$v1, ZR:{ *:[i32] }, 1:{ *:[i32] })
/*112432*/      0, /*End of Scope*/
/*112433*/    0, /*End of Scope*/
/*112434*/  /*SwitchOpcode*/ 94, TARGET_VAL(ARMISD::VMOVN),// ->112531
/*112437*/    OPC_RecordChild0, // #0 = $Qd_src
/*112438*/    OPC_RecordChild1, // #1 = $Qm
/*112439*/    OPC_Scope, 44, /*->112485*/ // 2 children in Scope
/*112441*/      OPC_CheckChild2Integer, 0, 
/*112443*/      OPC_SwitchType /*2 cases */, 18, MVT::v8i16,// ->112464
/*112446*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*112448*/        OPC_EmitInteger, MVT::i32, 0, 
/*112451*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112454*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOVNi32bh), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (MVEvmovn:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qd_src, MQPR:{ *:[v8i16] }:$Qm, 0:{ *:[i32] }) - Complexity = 8
                  // Dst: (MVE_VMOVNi32bh:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qd_src, MQPR:{ *:[v8i16] }:$Qm)
/*112464*/      /*SwitchType*/ 18, MVT::v16i8,// ->112484
/*112466*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*112468*/        OPC_EmitInteger, MVT::i32, 0, 
/*112471*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112474*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOVNi16bh), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (MVEvmovn:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qd_src, MQPR:{ *:[v16i8] }:$Qm, 0:{ *:[i32] }) - Complexity = 8
                  // Dst: (MVE_VMOVNi16bh:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qd_src, MQPR:{ *:[v16i8] }:$Qm)
/*112484*/      0, // EndSwitchType
/*112485*/    /*Scope*/ 44, /*->112530*/
/*112486*/      OPC_CheckChild2Integer, 1, 
/*112488*/      OPC_SwitchType /*2 cases */, 18, MVT::v8i16,// ->112509
/*112491*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*112493*/        OPC_EmitInteger, MVT::i32, 0, 
/*112496*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112499*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOVNi32th), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (MVEvmovn:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qd_src, MQPR:{ *:[v8i16] }:$Qm, 1:{ *:[i32] }) - Complexity = 8
                  // Dst: (MVE_VMOVNi32th:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qd_src, MQPR:{ *:[v8i16] }:$Qm)
/*112509*/      /*SwitchType*/ 18, MVT::v16i8,// ->112529
/*112511*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*112513*/        OPC_EmitInteger, MVT::i32, 0, 
/*112516*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112519*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOVNi16th), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (MVEvmovn:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qd_src, MQPR:{ *:[v16i8] }:$Qm, 1:{ *:[i32] }) - Complexity = 8
                  // Dst: (MVE_VMOVNi16th:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qd_src, MQPR:{ *:[v16i8] }:$Qm)
/*112529*/      0, // EndSwitchType
/*112530*/    0, /*End of Scope*/
/*112531*/  /*SwitchOpcode*/ 102, TARGET_VAL(ARMISD::VRSHRNIMM),// ->112636
/*112534*/    OPC_RecordChild0, // #0 = $Vm
/*112535*/    OPC_Scope, 32, /*->112569*/ // 3 children in Scope
/*112537*/      OPC_CheckChild0Type, MVT::v8i16,
/*112539*/      OPC_RecordChild1, // #1 = $SIMM
/*112540*/      OPC_MoveChild1,
/*112541*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*112544*/      OPC_CheckPredicate, 100, // Predicate_shr_imm8
/*112546*/      OPC_MoveParent,
/*112547*/      OPC_CheckType, MVT::v8i8,
/*112549*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*112551*/      OPC_EmitConvertToTarget, 1,
/*112553*/      OPC_EmitInteger, MVT::i32, 14, 
/*112556*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112559*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHRNv8i8), 0,
                    MVT::v8i8, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvrshrnImm:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_shr_imm8>>:$SIMM) - Complexity = 7
                // Dst: (VRSHRNv8i8:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*112569*/    /*Scope*/ 32, /*->112602*/
/*112570*/      OPC_CheckChild0Type, MVT::v4i32,
/*112572*/      OPC_RecordChild1, // #1 = $SIMM
/*112573*/      OPC_MoveChild1,
/*112574*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*112577*/      OPC_CheckPredicate, 101, // Predicate_shr_imm16
/*112579*/      OPC_MoveParent,
/*112580*/      OPC_CheckType, MVT::v4i16,
/*112582*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*112584*/      OPC_EmitConvertToTarget, 1,
/*112586*/      OPC_EmitInteger, MVT::i32, 14, 
/*112589*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112592*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHRNv4i16), 0,
                    MVT::v4i16, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvrshrnImm:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_shr_imm16>>:$SIMM) - Complexity = 7
                // Dst: (VRSHRNv4i16:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*112602*/    /*Scope*/ 32, /*->112635*/
/*112603*/      OPC_CheckChild0Type, MVT::v2i64,
/*112605*/      OPC_RecordChild1, // #1 = $SIMM
/*112606*/      OPC_MoveChild1,
/*112607*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*112610*/      OPC_CheckPredicate, 1, // Predicate_shr_imm32
/*112612*/      OPC_MoveParent,
/*112613*/      OPC_CheckType, MVT::v2i32,
/*112615*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*112617*/      OPC_EmitConvertToTarget, 1,
/*112619*/      OPC_EmitInteger, MVT::i32, 14, 
/*112622*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112625*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHRNv2i32), 0,
                    MVT::v2i32, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvrshrnImm:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_shr_imm32>>:$SIMM) - Complexity = 7
                // Dst: (VRSHRNv2i32:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*112635*/    0, /*End of Scope*/
/*112636*/  /*SwitchOpcode*/ 102, TARGET_VAL(ARMISD::VQSHRNsIMM),// ->112741
/*112639*/    OPC_RecordChild0, // #0 = $Vm
/*112640*/    OPC_Scope, 32, /*->112674*/ // 3 children in Scope
/*112642*/      OPC_CheckChild0Type, MVT::v8i16,
/*112644*/      OPC_RecordChild1, // #1 = $SIMM
/*112645*/      OPC_MoveChild1,
/*112646*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*112649*/      OPC_CheckPredicate, 100, // Predicate_shr_imm8
/*112651*/      OPC_MoveParent,
/*112652*/      OPC_CheckType, MVT::v8i8,
/*112654*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*112656*/      OPC_EmitConvertToTarget, 1,
/*112658*/      OPC_EmitInteger, MVT::i32, 14, 
/*112661*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112664*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHRNsv8i8), 0,
                    MVT::v8i8, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshrnsImm:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_shr_imm8>>:$SIMM) - Complexity = 7
                // Dst: (VQSHRNsv8i8:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*112674*/    /*Scope*/ 32, /*->112707*/
/*112675*/      OPC_CheckChild0Type, MVT::v4i32,
/*112677*/      OPC_RecordChild1, // #1 = $SIMM
/*112678*/      OPC_MoveChild1,
/*112679*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*112682*/      OPC_CheckPredicate, 101, // Predicate_shr_imm16
/*112684*/      OPC_MoveParent,
/*112685*/      OPC_CheckType, MVT::v4i16,
/*112687*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*112689*/      OPC_EmitConvertToTarget, 1,
/*112691*/      OPC_EmitInteger, MVT::i32, 14, 
/*112694*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112697*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHRNsv4i16), 0,
                    MVT::v4i16, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshrnsImm:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_shr_imm16>>:$SIMM) - Complexity = 7
                // Dst: (VQSHRNsv4i16:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*112707*/    /*Scope*/ 32, /*->112740*/
/*112708*/      OPC_CheckChild0Type, MVT::v2i64,
/*112710*/      OPC_RecordChild1, // #1 = $SIMM
/*112711*/      OPC_MoveChild1,
/*112712*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*112715*/      OPC_CheckPredicate, 1, // Predicate_shr_imm32
/*112717*/      OPC_MoveParent,
/*112718*/      OPC_CheckType, MVT::v2i32,
/*112720*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*112722*/      OPC_EmitConvertToTarget, 1,
/*112724*/      OPC_EmitInteger, MVT::i32, 14, 
/*112727*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112730*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHRNsv2i32), 0,
                    MVT::v2i32, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshrnsImm:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_shr_imm32>>:$SIMM) - Complexity = 7
                // Dst: (VQSHRNsv2i32:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*112740*/    0, /*End of Scope*/
/*112741*/  /*SwitchOpcode*/ 102, TARGET_VAL(ARMISD::VQSHRNuIMM),// ->112846
/*112744*/    OPC_RecordChild0, // #0 = $Vm
/*112745*/    OPC_Scope, 32, /*->112779*/ // 3 children in Scope
/*112747*/      OPC_CheckChild0Type, MVT::v8i16,
/*112749*/      OPC_RecordChild1, // #1 = $SIMM
/*112750*/      OPC_MoveChild1,
/*112751*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*112754*/      OPC_CheckPredicate, 100, // Predicate_shr_imm8
/*112756*/      OPC_MoveParent,
/*112757*/      OPC_CheckType, MVT::v8i8,
/*112759*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*112761*/      OPC_EmitConvertToTarget, 1,
/*112763*/      OPC_EmitInteger, MVT::i32, 14, 
/*112766*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112769*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHRNuv8i8), 0,
                    MVT::v8i8, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshrnuImm:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_shr_imm8>>:$SIMM) - Complexity = 7
                // Dst: (VQSHRNuv8i8:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*112779*/    /*Scope*/ 32, /*->112812*/
/*112780*/      OPC_CheckChild0Type, MVT::v4i32,
/*112782*/      OPC_RecordChild1, // #1 = $SIMM
/*112783*/      OPC_MoveChild1,
/*112784*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*112787*/      OPC_CheckPredicate, 101, // Predicate_shr_imm16
/*112789*/      OPC_MoveParent,
/*112790*/      OPC_CheckType, MVT::v4i16,
/*112792*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*112794*/      OPC_EmitConvertToTarget, 1,
/*112796*/      OPC_EmitInteger, MVT::i32, 14, 
/*112799*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112802*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHRNuv4i16), 0,
                    MVT::v4i16, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshrnuImm:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_shr_imm16>>:$SIMM) - Complexity = 7
                // Dst: (VQSHRNuv4i16:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*112812*/    /*Scope*/ 32, /*->112845*/
/*112813*/      OPC_CheckChild0Type, MVT::v2i64,
/*112815*/      OPC_RecordChild1, // #1 = $SIMM
/*112816*/      OPC_MoveChild1,
/*112817*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*112820*/      OPC_CheckPredicate, 1, // Predicate_shr_imm32
/*112822*/      OPC_MoveParent,
/*112823*/      OPC_CheckType, MVT::v2i32,
/*112825*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*112827*/      OPC_EmitConvertToTarget, 1,
/*112829*/      OPC_EmitInteger, MVT::i32, 14, 
/*112832*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112835*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHRNuv2i32), 0,
                    MVT::v2i32, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshrnuImm:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_shr_imm32>>:$SIMM) - Complexity = 7
                // Dst: (VQSHRNuv2i32:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*112845*/    0, /*End of Scope*/
/*112846*/  /*SwitchOpcode*/ 102, TARGET_VAL(ARMISD::VQSHRNsuIMM),// ->112951
/*112849*/    OPC_RecordChild0, // #0 = $Vm
/*112850*/    OPC_Scope, 32, /*->112884*/ // 3 children in Scope
/*112852*/      OPC_CheckChild0Type, MVT::v8i16,
/*112854*/      OPC_RecordChild1, // #1 = $SIMM
/*112855*/      OPC_MoveChild1,
/*112856*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*112859*/      OPC_CheckPredicate, 100, // Predicate_shr_imm8
/*112861*/      OPC_MoveParent,
/*112862*/      OPC_CheckType, MVT::v8i8,
/*112864*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*112866*/      OPC_EmitConvertToTarget, 1,
/*112868*/      OPC_EmitInteger, MVT::i32, 14, 
/*112871*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112874*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHRUNv8i8), 0,
                    MVT::v8i8, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshrnsuImm:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_shr_imm8>>:$SIMM) - Complexity = 7
                // Dst: (VQSHRUNv8i8:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*112884*/    /*Scope*/ 32, /*->112917*/
/*112885*/      OPC_CheckChild0Type, MVT::v4i32,
/*112887*/      OPC_RecordChild1, // #1 = $SIMM
/*112888*/      OPC_MoveChild1,
/*112889*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*112892*/      OPC_CheckPredicate, 101, // Predicate_shr_imm16
/*112894*/      OPC_MoveParent,
/*112895*/      OPC_CheckType, MVT::v4i16,
/*112897*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*112899*/      OPC_EmitConvertToTarget, 1,
/*112901*/      OPC_EmitInteger, MVT::i32, 14, 
/*112904*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112907*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHRUNv4i16), 0,
                    MVT::v4i16, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshrnsuImm:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_shr_imm16>>:$SIMM) - Complexity = 7
                // Dst: (VQSHRUNv4i16:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*112917*/    /*Scope*/ 32, /*->112950*/
/*112918*/      OPC_CheckChild0Type, MVT::v2i64,
/*112920*/      OPC_RecordChild1, // #1 = $SIMM
/*112921*/      OPC_MoveChild1,
/*112922*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*112925*/      OPC_CheckPredicate, 1, // Predicate_shr_imm32
/*112927*/      OPC_MoveParent,
/*112928*/      OPC_CheckType, MVT::v2i32,
/*112930*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*112932*/      OPC_EmitConvertToTarget, 1,
/*112934*/      OPC_EmitInteger, MVT::i32, 14, 
/*112937*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112940*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHRUNv2i32), 0,
                    MVT::v2i32, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshrnsuImm:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_shr_imm32>>:$SIMM) - Complexity = 7
                // Dst: (VQSHRUNv2i32:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*112950*/    0, /*End of Scope*/
/*112951*/  /*SwitchOpcode*/ 102, TARGET_VAL(ARMISD::VQRSHRNsIMM),// ->113056
/*112954*/    OPC_RecordChild0, // #0 = $Vm
/*112955*/    OPC_Scope, 32, /*->112989*/ // 3 children in Scope
/*112957*/      OPC_CheckChild0Type, MVT::v8i16,
/*112959*/      OPC_RecordChild1, // #1 = $SIMM
/*112960*/      OPC_MoveChild1,
/*112961*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*112964*/      OPC_CheckPredicate, 100, // Predicate_shr_imm8
/*112966*/      OPC_MoveParent,
/*112967*/      OPC_CheckType, MVT::v8i8,
/*112969*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*112971*/      OPC_EmitConvertToTarget, 1,
/*112973*/      OPC_EmitInteger, MVT::i32, 14, 
/*112976*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*112979*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHRNsv8i8), 0,
                    MVT::v8i8, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqrshrnsImm:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_shr_imm8>>:$SIMM) - Complexity = 7
                // Dst: (VQRSHRNsv8i8:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*112989*/    /*Scope*/ 32, /*->113022*/
/*112990*/      OPC_CheckChild0Type, MVT::v4i32,
/*112992*/      OPC_RecordChild1, // #1 = $SIMM
/*112993*/      OPC_MoveChild1,
/*112994*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*112997*/      OPC_CheckPredicate, 101, // Predicate_shr_imm16
/*112999*/      OPC_MoveParent,
/*113000*/      OPC_CheckType, MVT::v4i16,
/*113002*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*113004*/      OPC_EmitConvertToTarget, 1,
/*113006*/      OPC_EmitInteger, MVT::i32, 14, 
/*113009*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113012*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHRNsv4i16), 0,
                    MVT::v4i16, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqrshrnsImm:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_shr_imm16>>:$SIMM) - Complexity = 7
                // Dst: (VQRSHRNsv4i16:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*113022*/    /*Scope*/ 32, /*->113055*/
/*113023*/      OPC_CheckChild0Type, MVT::v2i64,
/*113025*/      OPC_RecordChild1, // #1 = $SIMM
/*113026*/      OPC_MoveChild1,
/*113027*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*113030*/      OPC_CheckPredicate, 1, // Predicate_shr_imm32
/*113032*/      OPC_MoveParent,
/*113033*/      OPC_CheckType, MVT::v2i32,
/*113035*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*113037*/      OPC_EmitConvertToTarget, 1,
/*113039*/      OPC_EmitInteger, MVT::i32, 14, 
/*113042*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113045*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHRNsv2i32), 0,
                    MVT::v2i32, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqrshrnsImm:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_shr_imm32>>:$SIMM) - Complexity = 7
                // Dst: (VQRSHRNsv2i32:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*113055*/    0, /*End of Scope*/
/*113056*/  /*SwitchOpcode*/ 102, TARGET_VAL(ARMISD::VQRSHRNuIMM),// ->113161
/*113059*/    OPC_RecordChild0, // #0 = $Vm
/*113060*/    OPC_Scope, 32, /*->113094*/ // 3 children in Scope
/*113062*/      OPC_CheckChild0Type, MVT::v8i16,
/*113064*/      OPC_RecordChild1, // #1 = $SIMM
/*113065*/      OPC_MoveChild1,
/*113066*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*113069*/      OPC_CheckPredicate, 100, // Predicate_shr_imm8
/*113071*/      OPC_MoveParent,
/*113072*/      OPC_CheckType, MVT::v8i8,
/*113074*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*113076*/      OPC_EmitConvertToTarget, 1,
/*113078*/      OPC_EmitInteger, MVT::i32, 14, 
/*113081*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113084*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHRNuv8i8), 0,
                    MVT::v8i8, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqrshrnuImm:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_shr_imm8>>:$SIMM) - Complexity = 7
                // Dst: (VQRSHRNuv8i8:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*113094*/    /*Scope*/ 32, /*->113127*/
/*113095*/      OPC_CheckChild0Type, MVT::v4i32,
/*113097*/      OPC_RecordChild1, // #1 = $SIMM
/*113098*/      OPC_MoveChild1,
/*113099*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*113102*/      OPC_CheckPredicate, 101, // Predicate_shr_imm16
/*113104*/      OPC_MoveParent,
/*113105*/      OPC_CheckType, MVT::v4i16,
/*113107*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*113109*/      OPC_EmitConvertToTarget, 1,
/*113111*/      OPC_EmitInteger, MVT::i32, 14, 
/*113114*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113117*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHRNuv4i16), 0,
                    MVT::v4i16, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqrshrnuImm:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_shr_imm16>>:$SIMM) - Complexity = 7
                // Dst: (VQRSHRNuv4i16:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*113127*/    /*Scope*/ 32, /*->113160*/
/*113128*/      OPC_CheckChild0Type, MVT::v2i64,
/*113130*/      OPC_RecordChild1, // #1 = $SIMM
/*113131*/      OPC_MoveChild1,
/*113132*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*113135*/      OPC_CheckPredicate, 1, // Predicate_shr_imm32
/*113137*/      OPC_MoveParent,
/*113138*/      OPC_CheckType, MVT::v2i32,
/*113140*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*113142*/      OPC_EmitConvertToTarget, 1,
/*113144*/      OPC_EmitInteger, MVT::i32, 14, 
/*113147*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113150*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHRNuv2i32), 0,
                    MVT::v2i32, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqrshrnuImm:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_shr_imm32>>:$SIMM) - Complexity = 7
                // Dst: (VQRSHRNuv2i32:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*113160*/    0, /*End of Scope*/
/*113161*/  /*SwitchOpcode*/ 102, TARGET_VAL(ARMISD::VQRSHRNsuIMM),// ->113266
/*113164*/    OPC_RecordChild0, // #0 = $Vm
/*113165*/    OPC_Scope, 32, /*->113199*/ // 3 children in Scope
/*113167*/      OPC_CheckChild0Type, MVT::v8i16,
/*113169*/      OPC_RecordChild1, // #1 = $SIMM
/*113170*/      OPC_MoveChild1,
/*113171*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*113174*/      OPC_CheckPredicate, 100, // Predicate_shr_imm8
/*113176*/      OPC_MoveParent,
/*113177*/      OPC_CheckType, MVT::v8i8,
/*113179*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*113181*/      OPC_EmitConvertToTarget, 1,
/*113183*/      OPC_EmitInteger, MVT::i32, 14, 
/*113186*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113189*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHRUNv8i8), 0,
                    MVT::v8i8, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqrshrnsuImm:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_shr_imm8>>:$SIMM) - Complexity = 7
                // Dst: (VQRSHRUNv8i8:{ *:[v8i8] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*113199*/    /*Scope*/ 32, /*->113232*/
/*113200*/      OPC_CheckChild0Type, MVT::v4i32,
/*113202*/      OPC_RecordChild1, // #1 = $SIMM
/*113203*/      OPC_MoveChild1,
/*113204*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*113207*/      OPC_CheckPredicate, 101, // Predicate_shr_imm16
/*113209*/      OPC_MoveParent,
/*113210*/      OPC_CheckType, MVT::v4i16,
/*113212*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*113214*/      OPC_EmitConvertToTarget, 1,
/*113216*/      OPC_EmitInteger, MVT::i32, 14, 
/*113219*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113222*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHRUNv4i16), 0,
                    MVT::v4i16, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqrshrnsuImm:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_shr_imm16>>:$SIMM) - Complexity = 7
                // Dst: (VQRSHRUNv4i16:{ *:[v4i16] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*113232*/    /*Scope*/ 32, /*->113265*/
/*113233*/      OPC_CheckChild0Type, MVT::v2i64,
/*113235*/      OPC_RecordChild1, // #1 = $SIMM
/*113236*/      OPC_MoveChild1,
/*113237*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*113240*/      OPC_CheckPredicate, 1, // Predicate_shr_imm32
/*113242*/      OPC_MoveParent,
/*113243*/      OPC_CheckType, MVT::v2i32,
/*113245*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*113247*/      OPC_EmitConvertToTarget, 1,
/*113249*/      OPC_EmitInteger, MVT::i32, 14, 
/*113252*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113255*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQRSHRUNv2i32), 0,
                    MVT::v2i32, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqrshrnsuImm:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_shr_imm32>>:$SIMM) - Complexity = 7
                // Dst: (VQRSHRUNv2i32:{ *:[v2i32] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*113265*/    0, /*End of Scope*/
/*113266*/  /*SwitchOpcode*/ 94|128,5/*734*/, TARGET_VAL(ARMISD::VDUPLANE),// ->114004
/*113270*/    OPC_RecordChild0, // #0 = $Vm
/*113271*/    OPC_Scope, 59, /*->113332*/ // 10 children in Scope
/*113273*/      OPC_CheckChild0Type, MVT::v8i8,
/*113275*/      OPC_RecordChild1, // #1 = $lane
/*113276*/      OPC_MoveChild1,
/*113277*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*113280*/      OPC_Scope, 25, /*->113307*/ // 2 children in Scope
/*113282*/        OPC_CheckPredicate, 34, // Predicate_VectorIndex32
/*113284*/        OPC_MoveParent,
/*113285*/        OPC_CheckType, MVT::v16i8,
/*113287*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*113289*/        OPC_EmitConvertToTarget, 1,
/*113291*/        OPC_EmitInteger, MVT::i32, 14, 
/*113294*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113297*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUPLN8q), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (ARMvduplane:{ *:[v16i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_VectorIndex32>>:$lane) - Complexity = 7
                  // Dst: (VDUPLN8q:{ *:[v16i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$lane)
/*113307*/      /*Scope*/ 23, /*->113331*/
/*113308*/        OPC_MoveParent,
/*113309*/        OPC_CheckType, MVT::v8i8,
/*113311*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*113313*/        OPC_EmitConvertToTarget, 1,
/*113315*/        OPC_EmitInteger, MVT::i32, 14, 
/*113318*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113321*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUPLN8d), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (ARMvduplane:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$lane) - Complexity = 6
                  // Dst: (VDUPLN8d:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$lane)
/*113331*/      0, /*End of Scope*/
/*113332*/    /*Scope*/ 59, /*->113392*/
/*113333*/      OPC_CheckChild0Type, MVT::v4i16,
/*113335*/      OPC_RecordChild1, // #1 = $lane
/*113336*/      OPC_MoveChild1,
/*113337*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*113340*/      OPC_Scope, 25, /*->113367*/ // 2 children in Scope
/*113342*/        OPC_CheckPredicate, 34, // Predicate_VectorIndex32
/*113344*/        OPC_MoveParent,
/*113345*/        OPC_CheckType, MVT::v8i16,
/*113347*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*113349*/        OPC_EmitConvertToTarget, 1,
/*113351*/        OPC_EmitInteger, MVT::i32, 14, 
/*113354*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113357*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUPLN16q), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (ARMvduplane:{ *:[v8i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_VectorIndex32>>:$lane) - Complexity = 7
                  // Dst: (VDUPLN16q:{ *:[v8i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/*113367*/      /*Scope*/ 23, /*->113391*/
/*113368*/        OPC_MoveParent,
/*113369*/        OPC_CheckType, MVT::v4i16,
/*113371*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*113373*/        OPC_EmitConvertToTarget, 1,
/*113375*/        OPC_EmitInteger, MVT::i32, 14, 
/*113378*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113381*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUPLN16d), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (ARMvduplane:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane) - Complexity = 6
                  // Dst: (VDUPLN16d:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$lane)
/*113391*/      0, /*End of Scope*/
/*113392*/    /*Scope*/ 59, /*->113452*/
/*113393*/      OPC_CheckChild0Type, MVT::v2i32,
/*113395*/      OPC_RecordChild1, // #1 = $lane
/*113396*/      OPC_MoveChild1,
/*113397*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*113400*/      OPC_Scope, 25, /*->113427*/ // 2 children in Scope
/*113402*/        OPC_CheckPredicate, 34, // Predicate_VectorIndex32
/*113404*/        OPC_MoveParent,
/*113405*/        OPC_CheckType, MVT::v4i32,
/*113407*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*113409*/        OPC_EmitConvertToTarget, 1,
/*113411*/        OPC_EmitInteger, MVT::i32, 14, 
/*113414*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113417*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUPLN32q), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (ARMvduplane:{ *:[v4i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] })<<P:Predicate_VectorIndex32>>:$lane) - Complexity = 7
                  // Dst: (VDUPLN32q:{ *:[v4i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/*113427*/      /*Scope*/ 23, /*->113451*/
/*113428*/        OPC_MoveParent,
/*113429*/        OPC_CheckType, MVT::v2i32,
/*113431*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*113433*/        OPC_EmitConvertToTarget, 1,
/*113435*/        OPC_EmitInteger, MVT::i32, 14, 
/*113438*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113441*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUPLN32d), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (ARMvduplane:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane) - Complexity = 6
                  // Dst: (VDUPLN32d:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$lane)
/*113451*/      0, /*End of Scope*/
/*113452*/    /*Scope*/ 92, /*->113545*/
/*113453*/      OPC_CheckChild0Type, MVT::v16i8,
/*113455*/      OPC_RecordChild1, // #1 = $lane
/*113456*/      OPC_MoveChild1,
/*113457*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*113460*/      OPC_MoveParent,
/*113461*/      OPC_CheckType, MVT::v16i8,
/*113463*/      OPC_Scope, 36, /*->113501*/ // 2 children in Scope
/*113465*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*113467*/        OPC_EmitConvertToTarget, 1,
/*113469*/        OPC_EmitNodeXForm, 15, 2, // DSubReg_i8_reg
/*113472*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v8i8, 2/*#Ops*/, 0, 3,  // Results = #4
/*113480*/        OPC_EmitConvertToTarget, 1,
/*113482*/        OPC_EmitNodeXForm, 16, 5, // SubReg_i8_lane
/*113485*/        OPC_EmitInteger, MVT::i32, 14, 
/*113488*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113491*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUPLN8q), 0,
                      MVT::v16i8, 4/*#Ops*/, 4, 6, 7, 8, 
                  // Src: (ARMvduplane:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src, (imm:{ *:[i32] }):$lane) - Complexity = 6
                  // Dst: (VDUPLN8q:{ *:[v16i8] } (EXTRACT_SUBREG:{ *:[v8i8] } QPR:{ *:[v16i8] }:$src, (DSubReg_i8_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i8_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/*113501*/      /*Scope*/ 42, /*->113544*/
/*113502*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*113504*/        OPC_EmitConvertToTarget, 1,
/*113506*/        OPC_EmitInteger, MVT::i32, 14, 
/*113509*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113512*/        OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOV_from_lane_u8), 0,
                      MVT::i32, 4/*#Ops*/, 0, 2, 3, 4,  // Results = #5
/*113522*/        OPC_EmitInteger, MVT::i32, 0, 
/*113525*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113528*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #8
/*113534*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VDUP8), 0,
                      MVT::v16i8, 4/*#Ops*/, 5, 6, 7, 8, 
                  // Src: (ARMvduplane:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$src, (imm:{ *:[i32] }):$lane) - Complexity = 6
                  // Dst: (MVE_VDUP8:{ *:[v16i8] } (MVE_VMOV_from_lane_u8:{ *:[i32] } MQPR:{ *:[v16i8] }:$src, (imm:{ *:[i32] }):$lane))
/*113544*/      0, /*End of Scope*/
/*113545*/    /*Scope*/ 92, /*->113638*/
/*113546*/      OPC_CheckChild0Type, MVT::v8i16,
/*113548*/      OPC_RecordChild1, // #1 = $lane
/*113549*/      OPC_MoveChild1,
/*113550*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*113553*/      OPC_MoveParent,
/*113554*/      OPC_CheckType, MVT::v8i16,
/*113556*/      OPC_Scope, 36, /*->113594*/ // 2 children in Scope
/*113558*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*113560*/        OPC_EmitConvertToTarget, 1,
/*113562*/        OPC_EmitNodeXForm, 5, 2, // DSubReg_i16_reg
/*113565*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v4i16, 2/*#Ops*/, 0, 3,  // Results = #4
/*113573*/        OPC_EmitConvertToTarget, 1,
/*113575*/        OPC_EmitNodeXForm, 6, 5, // SubReg_i16_lane
/*113578*/        OPC_EmitInteger, MVT::i32, 14, 
/*113581*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113584*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUPLN16q), 0,
                      MVT::v8i16, 4/*#Ops*/, 4, 6, 7, 8, 
                  // Src: (ARMvduplane:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src, (imm:{ *:[i32] }):$lane) - Complexity = 6
                  // Dst: (VDUPLN16q:{ *:[v8i16] } (EXTRACT_SUBREG:{ *:[v4i16] } QPR:{ *:[v8i16] }:$src, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/*113594*/      /*Scope*/ 42, /*->113637*/
/*113595*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*113597*/        OPC_EmitConvertToTarget, 1,
/*113599*/        OPC_EmitInteger, MVT::i32, 14, 
/*113602*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113605*/        OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOV_from_lane_u16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 2, 3, 4,  // Results = #5
/*113615*/        OPC_EmitInteger, MVT::i32, 0, 
/*113618*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113621*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #8
/*113627*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VDUP16), 0,
                      MVT::v8i16, 4/*#Ops*/, 5, 6, 7, 8, 
                  // Src: (ARMvduplane:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$src, (imm:{ *:[i32] }):$lane) - Complexity = 6
                  // Dst: (MVE_VDUP16:{ *:[v8i16] } (MVE_VMOV_from_lane_u16:{ *:[i32] } MQPR:{ *:[v8i16] }:$src, (imm:{ *:[i32] }):$lane))
/*113637*/      0, /*End of Scope*/
/*113638*/    /*Scope*/ 92, /*->113731*/
/*113639*/      OPC_CheckChild0Type, MVT::v4i32,
/*113641*/      OPC_RecordChild1, // #1 = $lane
/*113642*/      OPC_MoveChild1,
/*113643*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*113646*/      OPC_MoveParent,
/*113647*/      OPC_CheckType, MVT::v4i32,
/*113649*/      OPC_Scope, 36, /*->113687*/ // 2 children in Scope
/*113651*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*113653*/        OPC_EmitConvertToTarget, 1,
/*113655*/        OPC_EmitNodeXForm, 7, 2, // DSubReg_i32_reg
/*113658*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v2i32, 2/*#Ops*/, 0, 3,  // Results = #4
/*113666*/        OPC_EmitConvertToTarget, 1,
/*113668*/        OPC_EmitNodeXForm, 8, 5, // SubReg_i32_lane
/*113671*/        OPC_EmitInteger, MVT::i32, 14, 
/*113674*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113677*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUPLN32q), 0,
                      MVT::v4i32, 4/*#Ops*/, 4, 6, 7, 8, 
                  // Src: (ARMvduplane:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src, (imm:{ *:[i32] }):$lane) - Complexity = 6
                  // Dst: (VDUPLN32q:{ *:[v4i32] } (EXTRACT_SUBREG:{ *:[v2i32] } QPR:{ *:[v4i32] }:$src, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/*113687*/      /*Scope*/ 42, /*->113730*/
/*113688*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*113690*/        OPC_EmitConvertToTarget, 1,
/*113692*/        OPC_EmitInteger, MVT::i32, 14, 
/*113695*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113698*/        OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOV_from_lane_32), 0,
                      MVT::i32, 4/*#Ops*/, 0, 2, 3, 4,  // Results = #5
/*113708*/        OPC_EmitInteger, MVT::i32, 0, 
/*113711*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113714*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #8
/*113720*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VDUP32), 0,
                      MVT::v4i32, 4/*#Ops*/, 5, 6, 7, 8, 
                  // Src: (ARMvduplane:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$src, (imm:{ *:[i32] }):$lane) - Complexity = 6
                  // Dst: (MVE_VDUP32:{ *:[v4i32] } (MVE_VMOV_from_lane_32:{ *:[i32] } MQPR:{ *:[v4i32] }:$src, (imm:{ *:[i32] }):$lane))
/*113730*/      0, /*End of Scope*/
/*113731*/    /*Scope*/ 30, /*->113762*/
/*113732*/      OPC_CheckChild0Type, MVT::v4f16,
/*113734*/      OPC_RecordChild1, // #1 = $lane
/*113735*/      OPC_MoveChild1,
/*113736*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*113739*/      OPC_MoveParent,
/*113740*/      OPC_CheckType, MVT::v4f16,
/*113742*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*113744*/      OPC_EmitConvertToTarget, 1,
/*113746*/      OPC_EmitInteger, MVT::i32, 14, 
/*113749*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113752*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUPLN32d), 0,
                    MVT::v4f16, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (ARMvduplane:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane) - Complexity = 6
                // Dst: (VDUPLN32d:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$lane)
/*113762*/    /*Scope*/ 54, /*->113817*/
/*113763*/      OPC_CheckChild0Type, MVT::v2f32,
/*113765*/      OPC_RecordChild1, // #1 = $lane
/*113766*/      OPC_MoveChild1,
/*113767*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*113770*/      OPC_MoveParent,
/*113771*/      OPC_SwitchType /*2 cases */, 20, MVT::v2f32,// ->113794
/*113774*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*113776*/        OPC_EmitConvertToTarget, 1,
/*113778*/        OPC_EmitInteger, MVT::i32, 14, 
/*113781*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113784*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUPLN32d), 0,
                      MVT::v2f32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (ARMvduplane:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane) - Complexity = 6
                  // Dst: (VDUPLN32d:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane)
/*113794*/      /*SwitchType*/ 20, MVT::v4f32,// ->113816
/*113796*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*113798*/        OPC_EmitConvertToTarget, 1,
/*113800*/        OPC_EmitInteger, MVT::i32, 14, 
/*113803*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113806*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUPLN32q), 0,
                      MVT::v4f32, 4/*#Ops*/, 0, 2, 3, 4, 
                  // Src: (ARMvduplane:{ *:[v4f32] } DPR:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane) - Complexity = 6
                  // Dst: (VDUPLN32q:{ *:[v4f32] } DPR:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$lane)
/*113816*/      0, // EndSwitchType
/*113817*/    /*Scope*/ 92, /*->113910*/
/*113818*/      OPC_CheckChild0Type, MVT::v8f16,
/*113820*/      OPC_RecordChild1, // #1 = $lane
/*113821*/      OPC_MoveChild1,
/*113822*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*113825*/      OPC_MoveParent,
/*113826*/      OPC_CheckType, MVT::v8f16,
/*113828*/      OPC_Scope, 36, /*->113866*/ // 2 children in Scope
/*113830*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*113832*/        OPC_EmitConvertToTarget, 1,
/*113834*/        OPC_EmitNodeXForm, 5, 2, // DSubReg_i16_reg
/*113837*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v4f16, 2/*#Ops*/, 0, 3,  // Results = #4
/*113845*/        OPC_EmitConvertToTarget, 1,
/*113847*/        OPC_EmitNodeXForm, 6, 5, // SubReg_i16_lane
/*113850*/        OPC_EmitInteger, MVT::i32, 14, 
/*113853*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113856*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUPLN16q), 0,
                      MVT::v8f16, 4/*#Ops*/, 4, 6, 7, 8, 
                  // Src: (ARMvduplane:{ *:[v8f16] } QPR:{ *:[v8f16] }:$src, (imm:{ *:[i32] }):$lane) - Complexity = 6
                  // Dst: (VDUPLN16q:{ *:[v8f16] } (EXTRACT_SUBREG:{ *:[v4f16] } QPR:{ *:[v8f16] }:$src, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i16_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/*113866*/      /*Scope*/ 42, /*->113909*/
/*113867*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*113869*/        OPC_EmitConvertToTarget, 1,
/*113871*/        OPC_EmitInteger, MVT::i32, 14, 
/*113874*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113877*/        OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOV_from_lane_u16), 0,
                      MVT::i32, 4/*#Ops*/, 0, 2, 3, 4,  // Results = #5
/*113887*/        OPC_EmitInteger, MVT::i32, 0, 
/*113890*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113893*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #8
/*113899*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VDUP16), 0,
                      MVT::v8f16, 4/*#Ops*/, 5, 6, 7, 8, 
                  // Src: (ARMvduplane:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$src, (imm:{ *:[i32] }):$lane) - Complexity = 6
                  // Dst: (MVE_VDUP16:{ *:[v8f16] } (MVE_VMOV_from_lane_u16:{ *:[i32] } MQPR:{ *:[v8f16] }:$src, (imm:{ *:[i32] }):$lane))
/*113909*/      0, /*End of Scope*/
/*113910*/    /*Scope*/ 92, /*->114003*/
/*113911*/      OPC_CheckChild0Type, MVT::v4f32,
/*113913*/      OPC_RecordChild1, // #1 = $lane
/*113914*/      OPC_MoveChild1,
/*113915*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*113918*/      OPC_MoveParent,
/*113919*/      OPC_CheckType, MVT::v4f32,
/*113921*/      OPC_Scope, 36, /*->113959*/ // 2 children in Scope
/*113923*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*113925*/        OPC_EmitConvertToTarget, 1,
/*113927*/        OPC_EmitNodeXForm, 7, 2, // DSubReg_i32_reg
/*113930*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                      MVT::v2f32, 2/*#Ops*/, 0, 3,  // Results = #4
/*113938*/        OPC_EmitConvertToTarget, 1,
/*113940*/        OPC_EmitNodeXForm, 8, 5, // SubReg_i32_lane
/*113943*/        OPC_EmitInteger, MVT::i32, 14, 
/*113946*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113949*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VDUPLN32q), 0,
                      MVT::v4f32, 4/*#Ops*/, 4, 6, 7, 8, 
                  // Src: (ARMvduplane:{ *:[v4f32] } QPR:{ *:[v4f32] }:$src, (imm:{ *:[i32] }):$lane) - Complexity = 6
                  // Dst: (VDUPLN32q:{ *:[v4f32] } (EXTRACT_SUBREG:{ *:[v2f32] } QPR:{ *:[v4f32] }:$src, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$lane)), (SubReg_i32_lane:{ *:[i32] } (imm:{ *:[i32] }):$lane))
/*113959*/      /*Scope*/ 42, /*->114002*/
/*113960*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*113962*/        OPC_EmitConvertToTarget, 1,
/*113964*/        OPC_EmitInteger, MVT::i32, 14, 
/*113967*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113970*/        OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOV_from_lane_32), 0,
                      MVT::i32, 4/*#Ops*/, 0, 2, 3, 4,  // Results = #5
/*113980*/        OPC_EmitInteger, MVT::i32, 0, 
/*113983*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*113986*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #8
/*113992*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VDUP32), 0,
                      MVT::v4f32, 4/*#Ops*/, 5, 6, 7, 8, 
                  // Src: (ARMvduplane:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$src, (imm:{ *:[i32] }):$lane) - Complexity = 6
                  // Dst: (MVE_VDUP32:{ *:[v4f32] } (MVE_VMOV_from_lane_32:{ *:[i32] } MQPR:{ *:[v4f32] }:$src, (imm:{ *:[i32] }):$lane))
/*114002*/      0, /*End of Scope*/
/*114003*/    0, /*End of Scope*/
/*114004*/  /*SwitchOpcode*/ 89, TARGET_VAL(ARMISD::VORRIMM),// ->114096
/*114007*/    OPC_RecordChild0, // #0 = $src
/*114008*/    OPC_RecordChild1, // #1 = $SIMM
/*114009*/    OPC_MoveChild1,
/*114010*/    OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*114013*/    OPC_MoveParent,
/*114014*/    OPC_SwitchType /*4 cases */, 18, MVT::v4i16,// ->114035
/*114017*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114019*/      OPC_EmitInteger, MVT::i32, 14, 
/*114022*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114025*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VORRiv4i16), 0,
                    MVT::v4i16, 4/*#Ops*/, 1, 0, 2, 3, 
                // Src: (NEONvorrImm:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src, (timm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VORRiv4i16:{ *:[v4i16] } (timm:{ *:[i32] }):$SIMM, DPR:{ *:[v4i16] }:$src)
/*114035*/    /*SwitchType*/ 18, MVT::v2i32,// ->114055
/*114037*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114039*/      OPC_EmitInteger, MVT::i32, 14, 
/*114042*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114045*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VORRiv2i32), 0,
                    MVT::v2i32, 4/*#Ops*/, 1, 0, 2, 3, 
                // Src: (NEONvorrImm:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src, (timm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VORRiv2i32:{ *:[v2i32] } (timm:{ *:[i32] }):$SIMM, DPR:{ *:[v2i32] }:$src)
/*114055*/    /*SwitchType*/ 18, MVT::v8i16,// ->114075
/*114057*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114059*/      OPC_EmitInteger, MVT::i32, 14, 
/*114062*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114065*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VORRiv8i16), 0,
                    MVT::v8i16, 4/*#Ops*/, 1, 0, 2, 3, 
                // Src: (NEONvorrImm:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src, (timm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VORRiv8i16:{ *:[v8i16] } (timm:{ *:[i32] }):$SIMM, QPR:{ *:[v8i16] }:$src)
/*114075*/    /*SwitchType*/ 18, MVT::v4i32,// ->114095
/*114077*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114079*/      OPC_EmitInteger, MVT::i32, 14, 
/*114082*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114085*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VORRiv4i32), 0,
                    MVT::v4i32, 4/*#Ops*/, 1, 0, 2, 3, 
                // Src: (NEONvorrImm:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src, (timm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VORRiv4i32:{ *:[v4i32] } (timm:{ *:[i32] }):$SIMM, QPR:{ *:[v4i32] }:$src)
/*114095*/    0, // EndSwitchType
/*114096*/  /*SwitchOpcode*/ 89, TARGET_VAL(ARMISD::VBICIMM),// ->114188
/*114099*/    OPC_RecordChild0, // #0 = $src
/*114100*/    OPC_RecordChild1, // #1 = $SIMM
/*114101*/    OPC_MoveChild1,
/*114102*/    OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*114105*/    OPC_MoveParent,
/*114106*/    OPC_SwitchType /*4 cases */, 18, MVT::v4i16,// ->114127
/*114109*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114111*/      OPC_EmitInteger, MVT::i32, 14, 
/*114114*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114117*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VBICiv4i16), 0,
                    MVT::v4i16, 4/*#Ops*/, 1, 0, 2, 3, 
                // Src: (NEONvbicImm:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src, (timm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VBICiv4i16:{ *:[v4i16] } (timm:{ *:[i32] }):$SIMM, DPR:{ *:[v4i16] }:$src)
/*114127*/    /*SwitchType*/ 18, MVT::v2i32,// ->114147
/*114129*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114131*/      OPC_EmitInteger, MVT::i32, 14, 
/*114134*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114137*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VBICiv2i32), 0,
                    MVT::v2i32, 4/*#Ops*/, 1, 0, 2, 3, 
                // Src: (NEONvbicImm:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src, (timm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VBICiv2i32:{ *:[v2i32] } (timm:{ *:[i32] }):$SIMM, DPR:{ *:[v2i32] }:$src)
/*114147*/    /*SwitchType*/ 18, MVT::v8i16,// ->114167
/*114149*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114151*/      OPC_EmitInteger, MVT::i32, 14, 
/*114154*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114157*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VBICiv8i16), 0,
                    MVT::v8i16, 4/*#Ops*/, 1, 0, 2, 3, 
                // Src: (NEONvbicImm:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src, (timm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VBICiv8i16:{ *:[v8i16] } (timm:{ *:[i32] }):$SIMM, QPR:{ *:[v8i16] }:$src)
/*114167*/    /*SwitchType*/ 18, MVT::v4i32,// ->114187
/*114169*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114171*/      OPC_EmitInteger, MVT::i32, 14, 
/*114174*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114177*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VBICiv4i32), 0,
                    MVT::v4i32, 4/*#Ops*/, 1, 0, 2, 3, 
                // Src: (NEONvbicImm:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src, (timm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VBICiv4i32:{ *:[v4i32] } (timm:{ *:[i32] }):$SIMM, QPR:{ *:[v4i32] }:$src)
/*114187*/    0, // EndSwitchType
/*114188*/  /*SwitchOpcode*/ 12|128,1/*140*/, TARGET_VAL(ARMISD::VMVNIMM),// ->114332
/*114192*/    OPC_RecordChild0, // #0 = $SIMM
/*114193*/    OPC_MoveChild0,
/*114194*/    OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*114197*/    OPC_MoveParent,
/*114198*/    OPC_SwitchType /*4 cases */, 17, MVT::v4i16,// ->114218
/*114201*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114203*/      OPC_EmitInteger, MVT::i32, 14, 
/*114206*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114209*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMVNv4i16), 0,
                    MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                // Src: (ARMvmvnImm:{ *:[v4i16] } (timm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VMVNv4i16:{ *:[v4i16] } (timm:{ *:[i32] }):$SIMM)
/*114218*/    /*SwitchType*/ 45, MVT::v8i16,// ->114265
/*114220*/      OPC_Scope, 17, /*->114239*/ // 2 children in Scope
/*114222*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114224*/        OPC_EmitInteger, MVT::i32, 14, 
/*114227*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114230*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMVNv8i16), 0,
                      MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvmvnImm:{ *:[v8i16] } (timm:{ *:[i32] }):$SIMM) - Complexity = 6
                  // Dst: (VMVNv8i16:{ *:[v8i16] } (timm:{ *:[i32] }):$SIMM)
/*114239*/      /*Scope*/ 24, /*->114264*/
/*114240*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*114242*/        OPC_EmitInteger, MVT::i32, 0, 
/*114245*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114248*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #3
/*114254*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMVNimmi16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvmvnImm:{ *:[v8i16] } (timm:{ *:[i32] }):$simm) - Complexity = 6
                  // Dst: (MVE_VMVNimmi16:{ *:[v8i16] } nImmSplatI16:{ *:[i32] }:$simm)
/*114264*/      0, /*End of Scope*/
/*114265*/    /*SwitchType*/ 17, MVT::v2i32,// ->114284
/*114267*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114269*/      OPC_EmitInteger, MVT::i32, 14, 
/*114272*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114275*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMVNv2i32), 0,
                    MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (ARMvmvnImm:{ *:[v2i32] } (timm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VMVNv2i32:{ *:[v2i32] } (timm:{ *:[i32] }):$SIMM)
/*114284*/    /*SwitchType*/ 45, MVT::v4i32,// ->114331
/*114286*/      OPC_Scope, 17, /*->114305*/ // 2 children in Scope
/*114288*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114290*/        OPC_EmitInteger, MVT::i32, 14, 
/*114293*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114296*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMVNv4i32), 0,
                      MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvmvnImm:{ *:[v4i32] } (timm:{ *:[i32] }):$SIMM) - Complexity = 6
                  // Dst: (VMVNv4i32:{ *:[v4i32] } (timm:{ *:[i32] }):$SIMM)
/*114305*/      /*Scope*/ 24, /*->114330*/
/*114306*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*114308*/        OPC_EmitInteger, MVT::i32, 0, 
/*114311*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114314*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #3
/*114320*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMVNimmi32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvmvnImm:{ *:[v4i32] } (timm:{ *:[i32] }):$simm) - Complexity = 6
                  // Dst: (MVE_VMVNimmi32:{ *:[v4i32] } nImmVMOVI32:{ *:[i32] }:$simm)
/*114330*/      0, /*End of Scope*/
/*114331*/    0, // EndSwitchType
/*114332*/  /*SwitchOpcode*/ 57|128,1/*185*/, TARGET_VAL(ARMISD::VRSHRsIMM),// ->114521
/*114336*/    OPC_RecordChild0, // #0 = $Vm
/*114337*/    OPC_RecordChild1, // #1 = $SIMM
/*114338*/    OPC_MoveChild1,
/*114339*/    OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*114342*/    OPC_MoveParent,
/*114343*/    OPC_SwitchType /*8 cases */, 20, MVT::v8i8,// ->114366
/*114346*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114348*/      OPC_EmitConvertToTarget, 1,
/*114350*/      OPC_EmitInteger, MVT::i32, 14, 
/*114353*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114356*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHRsv8i8), 0,
                    MVT::v8i8, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvrshrsImm:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VRSHRsv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114366*/    /*SwitchType*/ 20, MVT::v4i16,// ->114388
/*114368*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114370*/      OPC_EmitConvertToTarget, 1,
/*114372*/      OPC_EmitInteger, MVT::i32, 14, 
/*114375*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114378*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHRsv4i16), 0,
                    MVT::v4i16, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvrshrsImm:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VRSHRsv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114388*/    /*SwitchType*/ 20, MVT::v2i32,// ->114410
/*114390*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114392*/      OPC_EmitConvertToTarget, 1,
/*114394*/      OPC_EmitInteger, MVT::i32, 14, 
/*114397*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114400*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHRsv2i32), 0,
                    MVT::v2i32, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvrshrsImm:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VRSHRsv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114410*/    /*SwitchType*/ 20, MVT::v1i64,// ->114432
/*114412*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114414*/      OPC_EmitConvertToTarget, 1,
/*114416*/      OPC_EmitInteger, MVT::i32, 14, 
/*114419*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114422*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHRsv1i64), 0,
                    MVT::v1i64, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvrshrsImm:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VRSHRsv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114432*/    /*SwitchType*/ 20, MVT::v16i8,// ->114454
/*114434*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114436*/      OPC_EmitConvertToTarget, 1,
/*114438*/      OPC_EmitInteger, MVT::i32, 14, 
/*114441*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114444*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHRsv16i8), 0,
                    MVT::v16i8, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvrshrsImm:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VRSHRsv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114454*/    /*SwitchType*/ 20, MVT::v8i16,// ->114476
/*114456*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114458*/      OPC_EmitConvertToTarget, 1,
/*114460*/      OPC_EmitInteger, MVT::i32, 14, 
/*114463*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114466*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHRsv8i16), 0,
                    MVT::v8i16, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvrshrsImm:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VRSHRsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114476*/    /*SwitchType*/ 20, MVT::v4i32,// ->114498
/*114478*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114480*/      OPC_EmitConvertToTarget, 1,
/*114482*/      OPC_EmitInteger, MVT::i32, 14, 
/*114485*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114488*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHRsv4i32), 0,
                    MVT::v4i32, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvrshrsImm:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VRSHRsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114498*/    /*SwitchType*/ 20, MVT::v2i64,// ->114520
/*114500*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114502*/      OPC_EmitConvertToTarget, 1,
/*114504*/      OPC_EmitInteger, MVT::i32, 14, 
/*114507*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114510*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHRsv2i64), 0,
                    MVT::v2i64, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvrshrsImm:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VRSHRsv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114520*/    0, // EndSwitchType
/*114521*/  /*SwitchOpcode*/ 57|128,1/*185*/, TARGET_VAL(ARMISD::VRSHRuIMM),// ->114710
/*114525*/    OPC_RecordChild0, // #0 = $Vm
/*114526*/    OPC_RecordChild1, // #1 = $SIMM
/*114527*/    OPC_MoveChild1,
/*114528*/    OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*114531*/    OPC_MoveParent,
/*114532*/    OPC_SwitchType /*8 cases */, 20, MVT::v8i8,// ->114555
/*114535*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114537*/      OPC_EmitConvertToTarget, 1,
/*114539*/      OPC_EmitInteger, MVT::i32, 14, 
/*114542*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114545*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHRuv8i8), 0,
                    MVT::v8i8, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvrshruImm:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VRSHRuv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114555*/    /*SwitchType*/ 20, MVT::v4i16,// ->114577
/*114557*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114559*/      OPC_EmitConvertToTarget, 1,
/*114561*/      OPC_EmitInteger, MVT::i32, 14, 
/*114564*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114567*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHRuv4i16), 0,
                    MVT::v4i16, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvrshruImm:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VRSHRuv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114577*/    /*SwitchType*/ 20, MVT::v2i32,// ->114599
/*114579*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114581*/      OPC_EmitConvertToTarget, 1,
/*114583*/      OPC_EmitInteger, MVT::i32, 14, 
/*114586*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114589*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHRuv2i32), 0,
                    MVT::v2i32, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvrshruImm:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VRSHRuv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114599*/    /*SwitchType*/ 20, MVT::v1i64,// ->114621
/*114601*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114603*/      OPC_EmitConvertToTarget, 1,
/*114605*/      OPC_EmitInteger, MVT::i32, 14, 
/*114608*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114611*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHRuv1i64), 0,
                    MVT::v1i64, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvrshruImm:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VRSHRuv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114621*/    /*SwitchType*/ 20, MVT::v16i8,// ->114643
/*114623*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114625*/      OPC_EmitConvertToTarget, 1,
/*114627*/      OPC_EmitInteger, MVT::i32, 14, 
/*114630*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114633*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHRuv16i8), 0,
                    MVT::v16i8, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvrshruImm:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VRSHRuv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114643*/    /*SwitchType*/ 20, MVT::v8i16,// ->114665
/*114645*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114647*/      OPC_EmitConvertToTarget, 1,
/*114649*/      OPC_EmitInteger, MVT::i32, 14, 
/*114652*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114655*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHRuv8i16), 0,
                    MVT::v8i16, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvrshruImm:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VRSHRuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114665*/    /*SwitchType*/ 20, MVT::v4i32,// ->114687
/*114667*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114669*/      OPC_EmitConvertToTarget, 1,
/*114671*/      OPC_EmitInteger, MVT::i32, 14, 
/*114674*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114677*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHRuv4i32), 0,
                    MVT::v4i32, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvrshruImm:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VRSHRuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114687*/    /*SwitchType*/ 20, MVT::v2i64,// ->114709
/*114689*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114691*/      OPC_EmitConvertToTarget, 1,
/*114693*/      OPC_EmitInteger, MVT::i32, 14, 
/*114696*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114699*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VRSHRuv2i64), 0,
                    MVT::v2i64, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvrshruImm:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VRSHRuv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114709*/    0, // EndSwitchType
/*114710*/  /*SwitchOpcode*/ 57|128,1/*185*/, TARGET_VAL(ARMISD::VQSHLsIMM),// ->114899
/*114714*/    OPC_RecordChild0, // #0 = $Vm
/*114715*/    OPC_RecordChild1, // #1 = $SIMM
/*114716*/    OPC_MoveChild1,
/*114717*/    OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*114720*/    OPC_MoveParent,
/*114721*/    OPC_SwitchType /*8 cases */, 20, MVT::v8i8,// ->114744
/*114724*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114726*/      OPC_EmitConvertToTarget, 1,
/*114728*/      OPC_EmitInteger, MVT::i32, 14, 
/*114731*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114734*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLsiv8i8), 0,
                    MVT::v8i8, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshlsImm:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VQSHLsiv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114744*/    /*SwitchType*/ 20, MVT::v4i16,// ->114766
/*114746*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114748*/      OPC_EmitConvertToTarget, 1,
/*114750*/      OPC_EmitInteger, MVT::i32, 14, 
/*114753*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114756*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLsiv4i16), 0,
                    MVT::v4i16, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshlsImm:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VQSHLsiv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114766*/    /*SwitchType*/ 20, MVT::v2i32,// ->114788
/*114768*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114770*/      OPC_EmitConvertToTarget, 1,
/*114772*/      OPC_EmitInteger, MVT::i32, 14, 
/*114775*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114778*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLsiv2i32), 0,
                    MVT::v2i32, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshlsImm:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VQSHLsiv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114788*/    /*SwitchType*/ 20, MVT::v1i64,// ->114810
/*114790*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114792*/      OPC_EmitConvertToTarget, 1,
/*114794*/      OPC_EmitInteger, MVT::i32, 14, 
/*114797*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114800*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLsiv1i64), 0,
                    MVT::v1i64, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshlsImm:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VQSHLsiv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114810*/    /*SwitchType*/ 20, MVT::v16i8,// ->114832
/*114812*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114814*/      OPC_EmitConvertToTarget, 1,
/*114816*/      OPC_EmitInteger, MVT::i32, 14, 
/*114819*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114822*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLsiv16i8), 0,
                    MVT::v16i8, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshlsImm:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VQSHLsiv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114832*/    /*SwitchType*/ 20, MVT::v8i16,// ->114854
/*114834*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114836*/      OPC_EmitConvertToTarget, 1,
/*114838*/      OPC_EmitInteger, MVT::i32, 14, 
/*114841*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114844*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLsiv8i16), 0,
                    MVT::v8i16, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshlsImm:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VQSHLsiv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114854*/    /*SwitchType*/ 20, MVT::v4i32,// ->114876
/*114856*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114858*/      OPC_EmitConvertToTarget, 1,
/*114860*/      OPC_EmitInteger, MVT::i32, 14, 
/*114863*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114866*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLsiv4i32), 0,
                    MVT::v4i32, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshlsImm:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VQSHLsiv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114876*/    /*SwitchType*/ 20, MVT::v2i64,// ->114898
/*114878*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114880*/      OPC_EmitConvertToTarget, 1,
/*114882*/      OPC_EmitInteger, MVT::i32, 14, 
/*114885*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114888*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLsiv2i64), 0,
                    MVT::v2i64, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshlsImm:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VQSHLsiv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114898*/    0, // EndSwitchType
/*114899*/  /*SwitchOpcode*/ 57|128,1/*185*/, TARGET_VAL(ARMISD::VQSHLuIMM),// ->115088
/*114903*/    OPC_RecordChild0, // #0 = $Vm
/*114904*/    OPC_RecordChild1, // #1 = $SIMM
/*114905*/    OPC_MoveChild1,
/*114906*/    OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*114909*/    OPC_MoveParent,
/*114910*/    OPC_SwitchType /*8 cases */, 20, MVT::v8i8,// ->114933
/*114913*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114915*/      OPC_EmitConvertToTarget, 1,
/*114917*/      OPC_EmitInteger, MVT::i32, 14, 
/*114920*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114923*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLuiv8i8), 0,
                    MVT::v8i8, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshluImm:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VQSHLuiv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114933*/    /*SwitchType*/ 20, MVT::v4i16,// ->114955
/*114935*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114937*/      OPC_EmitConvertToTarget, 1,
/*114939*/      OPC_EmitInteger, MVT::i32, 14, 
/*114942*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114945*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLuiv4i16), 0,
                    MVT::v4i16, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshluImm:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VQSHLuiv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114955*/    /*SwitchType*/ 20, MVT::v2i32,// ->114977
/*114957*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114959*/      OPC_EmitConvertToTarget, 1,
/*114961*/      OPC_EmitInteger, MVT::i32, 14, 
/*114964*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114967*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLuiv2i32), 0,
                    MVT::v2i32, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshluImm:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VQSHLuiv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114977*/    /*SwitchType*/ 20, MVT::v1i64,// ->114999
/*114979*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*114981*/      OPC_EmitConvertToTarget, 1,
/*114983*/      OPC_EmitInteger, MVT::i32, 14, 
/*114986*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*114989*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLuiv1i64), 0,
                    MVT::v1i64, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshluImm:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VQSHLuiv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*114999*/    /*SwitchType*/ 20, MVT::v16i8,// ->115021
/*115001*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115003*/      OPC_EmitConvertToTarget, 1,
/*115005*/      OPC_EmitInteger, MVT::i32, 14, 
/*115008*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115011*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLuiv16i8), 0,
                    MVT::v16i8, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshluImm:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VQSHLuiv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115021*/    /*SwitchType*/ 20, MVT::v8i16,// ->115043
/*115023*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115025*/      OPC_EmitConvertToTarget, 1,
/*115027*/      OPC_EmitInteger, MVT::i32, 14, 
/*115030*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115033*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLuiv8i16), 0,
                    MVT::v8i16, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshluImm:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VQSHLuiv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115043*/    /*SwitchType*/ 20, MVT::v4i32,// ->115065
/*115045*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115047*/      OPC_EmitConvertToTarget, 1,
/*115049*/      OPC_EmitInteger, MVT::i32, 14, 
/*115052*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115055*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLuiv4i32), 0,
                    MVT::v4i32, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshluImm:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VQSHLuiv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115065*/    /*SwitchType*/ 20, MVT::v2i64,// ->115087
/*115067*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115069*/      OPC_EmitConvertToTarget, 1,
/*115071*/      OPC_EmitInteger, MVT::i32, 14, 
/*115074*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115077*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLuiv2i64), 0,
                    MVT::v2i64, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshluImm:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VQSHLuiv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115087*/    0, // EndSwitchType
/*115088*/  /*SwitchOpcode*/ 57|128,1/*185*/, TARGET_VAL(ARMISD::VQSHLsuIMM),// ->115277
/*115092*/    OPC_RecordChild0, // #0 = $Vm
/*115093*/    OPC_RecordChild1, // #1 = $SIMM
/*115094*/    OPC_MoveChild1,
/*115095*/    OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*115098*/    OPC_MoveParent,
/*115099*/    OPC_SwitchType /*8 cases */, 20, MVT::v8i8,// ->115122
/*115102*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115104*/      OPC_EmitConvertToTarget, 1,
/*115106*/      OPC_EmitInteger, MVT::i32, 14, 
/*115109*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115112*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLsuv8i8), 0,
                    MVT::v8i8, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshlsuImm:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VQSHLsuv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115122*/    /*SwitchType*/ 20, MVT::v4i16,// ->115144
/*115124*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115126*/      OPC_EmitConvertToTarget, 1,
/*115128*/      OPC_EmitInteger, MVT::i32, 14, 
/*115131*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115134*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLsuv4i16), 0,
                    MVT::v4i16, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshlsuImm:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VQSHLsuv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115144*/    /*SwitchType*/ 20, MVT::v2i32,// ->115166
/*115146*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115148*/      OPC_EmitConvertToTarget, 1,
/*115150*/      OPC_EmitInteger, MVT::i32, 14, 
/*115153*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115156*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLsuv2i32), 0,
                    MVT::v2i32, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshlsuImm:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VQSHLsuv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115166*/    /*SwitchType*/ 20, MVT::v1i64,// ->115188
/*115168*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115170*/      OPC_EmitConvertToTarget, 1,
/*115172*/      OPC_EmitInteger, MVT::i32, 14, 
/*115175*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115178*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLsuv1i64), 0,
                    MVT::v1i64, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshlsuImm:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VQSHLsuv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115188*/    /*SwitchType*/ 20, MVT::v16i8,// ->115210
/*115190*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115192*/      OPC_EmitConvertToTarget, 1,
/*115194*/      OPC_EmitInteger, MVT::i32, 14, 
/*115197*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115200*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLsuv16i8), 0,
                    MVT::v16i8, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshlsuImm:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VQSHLsuv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115210*/    /*SwitchType*/ 20, MVT::v8i16,// ->115232
/*115212*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115214*/      OPC_EmitConvertToTarget, 1,
/*115216*/      OPC_EmitInteger, MVT::i32, 14, 
/*115219*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115222*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLsuv8i16), 0,
                    MVT::v8i16, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshlsuImm:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VQSHLsuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115232*/    /*SwitchType*/ 20, MVT::v4i32,// ->115254
/*115234*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115236*/      OPC_EmitConvertToTarget, 1,
/*115238*/      OPC_EmitInteger, MVT::i32, 14, 
/*115241*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115244*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLsuv4i32), 0,
                    MVT::v4i32, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshlsuImm:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VQSHLsuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115254*/    /*SwitchType*/ 20, MVT::v2i64,// ->115276
/*115256*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115258*/      OPC_EmitConvertToTarget, 1,
/*115260*/      OPC_EmitInteger, MVT::i32, 14, 
/*115263*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115266*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VQSHLsuv2i64), 0,
                    MVT::v2i64, 4/*#Ops*/, 0, 2, 3, 4, 
                // Src: (NEONvqshlsuImm:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VQSHLsuv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115276*/    0, // EndSwitchType
/*115277*/  /*SwitchOpcode*/ 66|128,1/*194*/, TARGET_VAL(ARMISD::VSLIIMM),// ->115475
/*115281*/    OPC_RecordChild0, // #0 = $src1
/*115282*/    OPC_RecordChild1, // #1 = $Vm
/*115283*/    OPC_RecordChild2, // #2 = $SIMM
/*115284*/    OPC_MoveChild2,
/*115285*/    OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*115288*/    OPC_MoveParent,
/*115289*/    OPC_SwitchType /*8 cases */, 21, MVT::v8i8,// ->115313
/*115292*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115294*/      OPC_EmitConvertToTarget, 2,
/*115296*/      OPC_EmitInteger, MVT::i32, 14, 
/*115299*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115302*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VSLIv8i8), 0,
                    MVT::v8i8, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvsliImm:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VSLIv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115313*/    /*SwitchType*/ 21, MVT::v4i16,// ->115336
/*115315*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115317*/      OPC_EmitConvertToTarget, 2,
/*115319*/      OPC_EmitInteger, MVT::i32, 14, 
/*115322*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115325*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VSLIv4i16), 0,
                    MVT::v4i16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvsliImm:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VSLIv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115336*/    /*SwitchType*/ 21, MVT::v2i32,// ->115359
/*115338*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115340*/      OPC_EmitConvertToTarget, 2,
/*115342*/      OPC_EmitInteger, MVT::i32, 14, 
/*115345*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115348*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VSLIv2i32), 0,
                    MVT::v2i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvsliImm:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VSLIv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115359*/    /*SwitchType*/ 21, MVT::v1i64,// ->115382
/*115361*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115363*/      OPC_EmitConvertToTarget, 2,
/*115365*/      OPC_EmitInteger, MVT::i32, 14, 
/*115368*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115371*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VSLIv1i64), 0,
                    MVT::v1i64, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvsliImm:{ *:[v1i64] } DPR:{ *:[v1i64] }:$src1, DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VSLIv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$src1, DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115382*/    /*SwitchType*/ 21, MVT::v16i8,// ->115405
/*115384*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115386*/      OPC_EmitConvertToTarget, 2,
/*115388*/      OPC_EmitInteger, MVT::i32, 14, 
/*115391*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115394*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VSLIv16i8), 0,
                    MVT::v16i8, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvsliImm:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VSLIv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115405*/    /*SwitchType*/ 21, MVT::v8i16,// ->115428
/*115407*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115409*/      OPC_EmitConvertToTarget, 2,
/*115411*/      OPC_EmitInteger, MVT::i32, 14, 
/*115414*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115417*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VSLIv8i16), 0,
                    MVT::v8i16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvsliImm:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VSLIv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115428*/    /*SwitchType*/ 21, MVT::v4i32,// ->115451
/*115430*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115432*/      OPC_EmitConvertToTarget, 2,
/*115434*/      OPC_EmitInteger, MVT::i32, 14, 
/*115437*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115440*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VSLIv4i32), 0,
                    MVT::v4i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvsliImm:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VSLIv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115451*/    /*SwitchType*/ 21, MVT::v2i64,// ->115474
/*115453*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115455*/      OPC_EmitConvertToTarget, 2,
/*115457*/      OPC_EmitInteger, MVT::i32, 14, 
/*115460*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115463*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VSLIv2i64), 0,
                    MVT::v2i64, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvsliImm:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VSLIv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115474*/    0, // EndSwitchType
/*115475*/  /*SwitchOpcode*/ 66|128,1/*194*/, TARGET_VAL(ARMISD::VSRIIMM),// ->115673
/*115479*/    OPC_RecordChild0, // #0 = $src1
/*115480*/    OPC_RecordChild1, // #1 = $Vm
/*115481*/    OPC_RecordChild2, // #2 = $SIMM
/*115482*/    OPC_MoveChild2,
/*115483*/    OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*115486*/    OPC_MoveParent,
/*115487*/    OPC_SwitchType /*8 cases */, 21, MVT::v8i8,// ->115511
/*115490*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115492*/      OPC_EmitConvertToTarget, 2,
/*115494*/      OPC_EmitInteger, MVT::i32, 14, 
/*115497*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115500*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRIv8i8), 0,
                    MVT::v8i8, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvsriImm:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VSRIv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$src1, DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115511*/    /*SwitchType*/ 21, MVT::v4i16,// ->115534
/*115513*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115515*/      OPC_EmitConvertToTarget, 2,
/*115517*/      OPC_EmitInteger, MVT::i32, 14, 
/*115520*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115523*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRIv4i16), 0,
                    MVT::v4i16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvsriImm:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VSRIv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$src1, DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115534*/    /*SwitchType*/ 21, MVT::v2i32,// ->115557
/*115536*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115538*/      OPC_EmitConvertToTarget, 2,
/*115540*/      OPC_EmitInteger, MVT::i32, 14, 
/*115543*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115546*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRIv2i32), 0,
                    MVT::v2i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvsriImm:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VSRIv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115557*/    /*SwitchType*/ 21, MVT::v1i64,// ->115580
/*115559*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115561*/      OPC_EmitConvertToTarget, 2,
/*115563*/      OPC_EmitInteger, MVT::i32, 14, 
/*115566*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115569*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRIv1i64), 0,
                    MVT::v1i64, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvsriImm:{ *:[v1i64] } DPR:{ *:[v1i64] }:$src1, DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VSRIv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$src1, DPR:{ *:[v1i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115580*/    /*SwitchType*/ 21, MVT::v16i8,// ->115603
/*115582*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115584*/      OPC_EmitConvertToTarget, 2,
/*115586*/      OPC_EmitInteger, MVT::i32, 14, 
/*115589*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115592*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRIv16i8), 0,
                    MVT::v16i8, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvsriImm:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VSRIv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$src1, QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115603*/    /*SwitchType*/ 21, MVT::v8i16,// ->115626
/*115605*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115607*/      OPC_EmitConvertToTarget, 2,
/*115609*/      OPC_EmitInteger, MVT::i32, 14, 
/*115612*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115615*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRIv8i16), 0,
                    MVT::v8i16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvsriImm:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VSRIv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$src1, QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115626*/    /*SwitchType*/ 21, MVT::v4i32,// ->115649
/*115628*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115630*/      OPC_EmitConvertToTarget, 2,
/*115632*/      OPC_EmitInteger, MVT::i32, 14, 
/*115635*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115638*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRIv4i32), 0,
                    MVT::v4i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvsriImm:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VSRIv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115649*/    /*SwitchType*/ 21, MVT::v2i64,// ->115672
/*115651*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115653*/      OPC_EmitConvertToTarget, 2,
/*115655*/      OPC_EmitInteger, MVT::i32, 14, 
/*115658*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115661*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VSRIv2i64), 0,
                    MVT::v2i64, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvsriImm:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VSRIv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$src1, QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$SIMM)
/*115672*/    0, // EndSwitchType
/*115673*/  /*SwitchOpcode*/ 43|128,1/*171*/, TARGET_VAL(ISD::EXTRACT_SUBVECTOR),// ->115848
/*115677*/    OPC_RecordChild0, // #0 = $src
/*115678*/    OPC_Scope, 27, /*->115707*/ // 6 children in Scope
/*115680*/      OPC_CheckChild0Type, MVT::v16i8,
/*115682*/      OPC_RecordChild1, // #1 = $start
/*115683*/      OPC_MoveChild1,
/*115684*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*115687*/      OPC_CheckType, MVT::i32,
/*115689*/      OPC_MoveParent,
/*115690*/      OPC_CheckType, MVT::v8i8,
/*115692*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115694*/      OPC_EmitConvertToTarget, 1,
/*115696*/      OPC_EmitNodeXForm, 15, 2, // DSubReg_i8_reg
/*115699*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                    MVT::v8i8, 2/*#Ops*/, 0, 3, 
                // Src: (vector_extract_subvec:{ *:[v8i8] } QPR:{ *:[v16i8] }:$src, (imm:{ *:[i32] }):$start) - Complexity = 6
                // Dst: (EXTRACT_SUBREG:{ *:[v8i8] } QPR:{ *:[v16i8] }:$src, (DSubReg_i8_reg:{ *:[i32] } (imm:{ *:[i32] }):$start))
/*115707*/    /*Scope*/ 27, /*->115735*/
/*115708*/      OPC_CheckChild0Type, MVT::v8i16,
/*115710*/      OPC_RecordChild1, // #1 = $start
/*115711*/      OPC_MoveChild1,
/*115712*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*115715*/      OPC_CheckType, MVT::i32,
/*115717*/      OPC_MoveParent,
/*115718*/      OPC_CheckType, MVT::v4i16,
/*115720*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115722*/      OPC_EmitConvertToTarget, 1,
/*115724*/      OPC_EmitNodeXForm, 5, 2, // DSubReg_i16_reg
/*115727*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                    MVT::v4i16, 2/*#Ops*/, 0, 3, 
                // Src: (vector_extract_subvec:{ *:[v4i16] } QPR:{ *:[v8i16] }:$src, (imm:{ *:[i32] }):$start) - Complexity = 6
                // Dst: (EXTRACT_SUBREG:{ *:[v4i16] } QPR:{ *:[v8i16] }:$src, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$start))
/*115735*/    /*Scope*/ 27, /*->115763*/
/*115736*/      OPC_CheckChild0Type, MVT::v4i32,
/*115738*/      OPC_RecordChild1, // #1 = $start
/*115739*/      OPC_MoveChild1,
/*115740*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*115743*/      OPC_CheckType, MVT::i32,
/*115745*/      OPC_MoveParent,
/*115746*/      OPC_CheckType, MVT::v2i32,
/*115748*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115750*/      OPC_EmitConvertToTarget, 1,
/*115752*/      OPC_EmitNodeXForm, 7, 2, // DSubReg_i32_reg
/*115755*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                    MVT::v2i32, 2/*#Ops*/, 0, 3, 
                // Src: (vector_extract_subvec:{ *:[v2i32] } QPR:{ *:[v4i32] }:$src, (imm:{ *:[i32] }):$start) - Complexity = 6
                // Dst: (EXTRACT_SUBREG:{ *:[v2i32] } QPR:{ *:[v4i32] }:$src, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$start))
/*115763*/    /*Scope*/ 27, /*->115791*/
/*115764*/      OPC_CheckChild0Type, MVT::v2i64,
/*115766*/      OPC_RecordChild1, // #1 = $start
/*115767*/      OPC_MoveChild1,
/*115768*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*115771*/      OPC_CheckType, MVT::i32,
/*115773*/      OPC_MoveParent,
/*115774*/      OPC_CheckType, MVT::v1i64,
/*115776*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115778*/      OPC_EmitConvertToTarget, 1,
/*115780*/      OPC_EmitNodeXForm, 19, 2, // DSubReg_f64_reg
/*115783*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                    MVT::v1i64, 2/*#Ops*/, 0, 3, 
                // Src: (vector_extract_subvec:{ *:[v1i64] } QPR:{ *:[v2i64] }:$src, (imm:{ *:[i32] }):$start) - Complexity = 6
                // Dst: (EXTRACT_SUBREG:{ *:[v1i64] } QPR:{ *:[v2i64] }:$src, (DSubReg_f64_reg:{ *:[i32] } (imm:{ *:[i32] }):$start))
/*115791*/    /*Scope*/ 27, /*->115819*/
/*115792*/      OPC_CheckChild0Type, MVT::v4f32,
/*115794*/      OPC_RecordChild1, // #1 = $start
/*115795*/      OPC_MoveChild1,
/*115796*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*115799*/      OPC_CheckType, MVT::i32,
/*115801*/      OPC_MoveParent,
/*115802*/      OPC_CheckType, MVT::v2f32,
/*115804*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115806*/      OPC_EmitConvertToTarget, 1,
/*115808*/      OPC_EmitNodeXForm, 7, 2, // DSubReg_i32_reg
/*115811*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                    MVT::v2f32, 2/*#Ops*/, 0, 3, 
                // Src: (vector_extract_subvec:{ *:[v2f32] } QPR:{ *:[v4f32] }:$src, (imm:{ *:[i32] }):$start) - Complexity = 6
                // Dst: (EXTRACT_SUBREG:{ *:[v2f32] } QPR:{ *:[v4f32] }:$src, (DSubReg_i32_reg:{ *:[i32] } (imm:{ *:[i32] }):$start))
/*115819*/    /*Scope*/ 27, /*->115847*/
/*115820*/      OPC_CheckChild0Type, MVT::v8f16,
/*115822*/      OPC_RecordChild1, // #1 = $start
/*115823*/      OPC_MoveChild1,
/*115824*/      OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*115827*/      OPC_CheckType, MVT::i32,
/*115829*/      OPC_MoveParent,
/*115830*/      OPC_CheckType, MVT::v4f16,
/*115832*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115834*/      OPC_EmitConvertToTarget, 1,
/*115836*/      OPC_EmitNodeXForm, 5, 2, // DSubReg_i16_reg
/*115839*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::EXTRACT_SUBREG), 0,
                    MVT::v4f16, 2/*#Ops*/, 0, 3, 
                // Src: (vector_extract_subvec:{ *:[v4f16] } QPR:{ *:[v8f16] }:$src, (imm:{ *:[i32] }):$start) - Complexity = 6
                // Dst: (EXTRACT_SUBREG:{ *:[v4f16] } QPR:{ *:[v8f16] }:$src, (DSubReg_i16_reg:{ *:[i32] } (imm:{ *:[i32] }):$start))
/*115847*/    0, /*End of Scope*/
/*115848*/  /*SwitchOpcode*/ 7|128,2/*263*/, TARGET_VAL(ARMISD::VEXT),// ->116115
/*115852*/    OPC_RecordChild0, // #0 = $Vn
/*115853*/    OPC_RecordChild1, // #1 = $Vm
/*115854*/    OPC_RecordChild2, // #2 = $index
/*115855*/    OPC_MoveChild2,
/*115856*/    OPC_CheckOpcode, TARGET_VAL(ISD::Constant),
/*115859*/    OPC_MoveParent,
/*115860*/    OPC_SwitchType /*11 cases */, 21, MVT::v8i8,// ->115884
/*115863*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115865*/      OPC_EmitConvertToTarget, 2,
/*115867*/      OPC_EmitInteger, MVT::i32, 14, 
/*115870*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115873*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VEXTd8), 0,
                    MVT::v8i8, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvext:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$index) - Complexity = 6
                // Dst: (VEXTd8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm, (imm:{ *:[i32] }):$index)
/*115884*/    /*SwitchType*/ 21, MVT::v4i16,// ->115907
/*115886*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115888*/      OPC_EmitConvertToTarget, 2,
/*115890*/      OPC_EmitInteger, MVT::i32, 14, 
/*115893*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115896*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VEXTd16), 0,
                    MVT::v4i16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvext:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$index) - Complexity = 6
                // Dst: (VEXTd16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm, (imm:{ *:[i32] }):$index)
/*115907*/    /*SwitchType*/ 21, MVT::v2i32,// ->115930
/*115909*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115911*/      OPC_EmitConvertToTarget, 2,
/*115913*/      OPC_EmitInteger, MVT::i32, 14, 
/*115916*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115919*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VEXTd32), 0,
                    MVT::v2i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvext:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$index) - Complexity = 6
                // Dst: (VEXTd32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm, (imm:{ *:[i32] }):$index)
/*115930*/    /*SwitchType*/ 21, MVT::v16i8,// ->115953
/*115932*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115934*/      OPC_EmitConvertToTarget, 2,
/*115936*/      OPC_EmitInteger, MVT::i32, 14, 
/*115939*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115942*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VEXTq8), 0,
                    MVT::v16i8, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvext:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$index) - Complexity = 6
                // Dst: (VEXTq8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm, (imm:{ *:[i32] }):$index)
/*115953*/    /*SwitchType*/ 21, MVT::v8i16,// ->115976
/*115955*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115957*/      OPC_EmitConvertToTarget, 2,
/*115959*/      OPC_EmitInteger, MVT::i32, 14, 
/*115962*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115965*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VEXTq16), 0,
                    MVT::v8i16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvext:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$index) - Complexity = 6
                // Dst: (VEXTq16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm, (imm:{ *:[i32] }):$index)
/*115976*/    /*SwitchType*/ 21, MVT::v4i32,// ->115999
/*115978*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*115980*/      OPC_EmitConvertToTarget, 2,
/*115982*/      OPC_EmitInteger, MVT::i32, 14, 
/*115985*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*115988*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VEXTq32), 0,
                    MVT::v4i32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvext:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$index) - Complexity = 6
                // Dst: (VEXTq32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm, (imm:{ *:[i32] }):$index)
/*115999*/    /*SwitchType*/ 21, MVT::v2i64,// ->116022
/*116001*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116003*/      OPC_EmitConvertToTarget, 2,
/*116005*/      OPC_EmitInteger, MVT::i32, 14, 
/*116008*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116011*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VEXTq64), 0,
                    MVT::v2i64, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvext:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$index) - Complexity = 6
                // Dst: (VEXTq64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Vn, QPR:{ *:[v2i64] }:$Vm, (imm:{ *:[i32] }):$index)
/*116022*/    /*SwitchType*/ 21, MVT::v4f16,// ->116045
/*116024*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116026*/      OPC_EmitConvertToTarget, 2,
/*116028*/      OPC_EmitInteger, MVT::i32, 14, 
/*116031*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116034*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VEXTd16), 0,
                    MVT::v4f16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvext:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$index) - Complexity = 6
                // Dst: (VEXTd16:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vn, DPR:{ *:[v4f16] }:$Vm, (imm:{ *:[i32] }):$index)
/*116045*/    /*SwitchType*/ 21, MVT::v2f32,// ->116068
/*116047*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116049*/      OPC_EmitConvertToTarget, 2,
/*116051*/      OPC_EmitInteger, MVT::i32, 14, 
/*116054*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116057*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VEXTd32), 0,
                    MVT::v2f32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvext:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$index) - Complexity = 6
                // Dst: (VEXTd32:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vn, DPR:{ *:[v2f32] }:$Vm, (imm:{ *:[i32] }):$index)
/*116068*/    /*SwitchType*/ 21, MVT::v8f16,// ->116091
/*116070*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116072*/      OPC_EmitConvertToTarget, 2,
/*116074*/      OPC_EmitInteger, MVT::i32, 14, 
/*116077*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116080*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VEXTq16), 0,
                    MVT::v8f16, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvext:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm, (imm:{ *:[i32] }):$index) - Complexity = 6
                // Dst: (VEXTq16:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vn, QPR:{ *:[v8f16] }:$Vm, (imm:{ *:[i32] }):$index)
/*116091*/    /*SwitchType*/ 21, MVT::v4f32,// ->116114
/*116093*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116095*/      OPC_EmitConvertToTarget, 2,
/*116097*/      OPC_EmitInteger, MVT::i32, 14, 
/*116100*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116103*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VEXTq32), 0,
                    MVT::v4f32, 5/*#Ops*/, 0, 1, 3, 4, 5, 
                // Src: (NEONvext:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm, (imm:{ *:[i32] }):$index) - Complexity = 6
                // Dst: (VEXTq32:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vn, QPR:{ *:[v4f32] }:$Vm, (imm:{ *:[i32] }):$index)
/*116114*/    0, // EndSwitchType
/*116115*/  /*SwitchOpcode*/ 70|128,2/*326*/, TARGET_VAL(ARMISD::VSHLu),// ->116445
/*116119*/    OPC_RecordChild0, // #0 = $Qm
/*116120*/    OPC_Scope, 70, /*->116192*/ // 2 children in Scope
/*116122*/      OPC_MoveChild1,
/*116123*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/*116126*/      OPC_RecordChild0, // #1 = $Rm
/*116127*/      OPC_CheckChild0Type, MVT::i32,
/*116129*/      OPC_MoveParent,
/*116130*/      OPC_SwitchType /*3 cases */, 18, MVT::v4i32,// ->116151
/*116133*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*116135*/        OPC_EmitInteger, MVT::i32, 0, 
/*116138*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116141*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSHL_qru32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvshlu:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$Qm, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$Rm)) - Complexity = 6
                  // Dst: (MVE_VSHL_qru32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$Qm, GPR:{ *:[i32] }:$Rm)
/*116151*/      /*SwitchType*/ 18, MVT::v8i16,// ->116171
/*116153*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*116155*/        OPC_EmitInteger, MVT::i32, 0, 
/*116158*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116161*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSHL_qru16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvshlu:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qm, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$Rm)) - Complexity = 6
                  // Dst: (MVE_VSHL_qru16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qm, GPR:{ *:[i32] }:$Rm)
/*116171*/      /*SwitchType*/ 18, MVT::v16i8,// ->116191
/*116173*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*116175*/        OPC_EmitInteger, MVT::i32, 0, 
/*116178*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116181*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSHL_qru8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvshlu:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qm, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$Rm)) - Complexity = 6
                  // Dst: (MVE_VSHL_qru8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qm, GPR:{ *:[i32] }:$Rm)
/*116191*/      0, // EndSwitchType
/*116192*/    /*Scope*/ 122|128,1/*250*/, /*->116444*/
/*116194*/      OPC_RecordChild1, // #1 = $Dm
/*116195*/      OPC_SwitchType /*8 cases */, 18, MVT::v8i8,// ->116216
/*116198*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116200*/        OPC_EmitInteger, MVT::i32, 14, 
/*116203*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116206*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLuv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvshlu:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Dn, DPR:{ *:[v8i8] }:$Dm) - Complexity = 3
                  // Dst: (VSHLuv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Dn, DPR:{ *:[v8i8] }:$Dm)
/*116216*/      /*SwitchType*/ 18, MVT::v4i16,// ->116236
/*116218*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116220*/        OPC_EmitInteger, MVT::i32, 14, 
/*116223*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116226*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLuv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvshlu:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Dn, DPR:{ *:[v4i16] }:$Dm) - Complexity = 3
                  // Dst: (VSHLuv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Dn, DPR:{ *:[v4i16] }:$Dm)
/*116236*/      /*SwitchType*/ 18, MVT::v2i32,// ->116256
/*116238*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116240*/        OPC_EmitInteger, MVT::i32, 14, 
/*116243*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116246*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLuv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvshlu:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Dn, DPR:{ *:[v2i32] }:$Dm) - Complexity = 3
                  // Dst: (VSHLuv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Dn, DPR:{ *:[v2i32] }:$Dm)
/*116256*/      /*SwitchType*/ 18, MVT::v1i64,// ->116276
/*116258*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116260*/        OPC_EmitInteger, MVT::i32, 14, 
/*116263*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116266*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLuv1i64), 0,
                      MVT::v1i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvshlu:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Dn, DPR:{ *:[v1i64] }:$Dm) - Complexity = 3
                  // Dst: (VSHLuv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Dn, DPR:{ *:[v1i64] }:$Dm)
/*116276*/      /*SwitchType*/ 47, MVT::v16i8,// ->116325
/*116278*/        OPC_Scope, 18, /*->116298*/ // 2 children in Scope
/*116280*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116282*/          OPC_EmitInteger, MVT::i32, 14, 
/*116285*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116288*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLuv16i8), 0,
                        MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMvshlu:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Dn, QPR:{ *:[v16i8] }:$Dm) - Complexity = 3
                    // Dst: (VSHLuv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Dn, QPR:{ *:[v16i8] }:$Dm)
/*116298*/        /*Scope*/ 25, /*->116324*/
/*116299*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*116301*/          OPC_EmitInteger, MVT::i32, 0, 
/*116304*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116307*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*116313*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSHL_by_vecu8), 0,
                        MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvshlu:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qm, MQPR:{ *:[v16i8] }:$Qn) - Complexity = 3
                    // Dst: (MVE_VSHL_by_vecu8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qm, MQPR:{ *:[v16i8] }:$Qn)
/*116324*/        0, /*End of Scope*/
/*116325*/      /*SwitchType*/ 47, MVT::v8i16,// ->116374
/*116327*/        OPC_Scope, 18, /*->116347*/ // 2 children in Scope
/*116329*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116331*/          OPC_EmitInteger, MVT::i32, 14, 
/*116334*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116337*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLuv8i16), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMvshlu:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Dn, QPR:{ *:[v8i16] }:$Dm) - Complexity = 3
                    // Dst: (VSHLuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Dn, QPR:{ *:[v8i16] }:$Dm)
/*116347*/        /*Scope*/ 25, /*->116373*/
/*116348*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*116350*/          OPC_EmitInteger, MVT::i32, 0, 
/*116353*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116356*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*116362*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSHL_by_vecu16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvshlu:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qm, MQPR:{ *:[v8i16] }:$Qn) - Complexity = 3
                    // Dst: (MVE_VSHL_by_vecu16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qm, MQPR:{ *:[v8i16] }:$Qn)
/*116373*/        0, /*End of Scope*/
/*116374*/      /*SwitchType*/ 47, MVT::v4i32,// ->116423
/*116376*/        OPC_Scope, 18, /*->116396*/ // 2 children in Scope
/*116378*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116380*/          OPC_EmitInteger, MVT::i32, 14, 
/*116383*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116386*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLuv4i32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMvshlu:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Dn, QPR:{ *:[v4i32] }:$Dm) - Complexity = 3
                    // Dst: (VSHLuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Dn, QPR:{ *:[v4i32] }:$Dm)
/*116396*/        /*Scope*/ 25, /*->116422*/
/*116397*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*116399*/          OPC_EmitInteger, MVT::i32, 0, 
/*116402*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116405*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*116411*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSHL_by_vecu32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvshlu:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$Qm, MQPR:{ *:[v4i32] }:$Qn) - Complexity = 3
                    // Dst: (MVE_VSHL_by_vecu32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$Qm, MQPR:{ *:[v4i32] }:$Qn)
/*116422*/        0, /*End of Scope*/
/*116423*/      /*SwitchType*/ 18, MVT::v2i64,// ->116443
/*116425*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116427*/        OPC_EmitInteger, MVT::i32, 14, 
/*116430*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116433*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLuv2i64), 0,
                      MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvshlu:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Dn, QPR:{ *:[v2i64] }:$Dm) - Complexity = 3
                  // Dst: (VSHLuv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Dn, QPR:{ *:[v2i64] }:$Dm)
/*116443*/      0, // EndSwitchType
/*116444*/    0, /*End of Scope*/
/*116445*/  /*SwitchOpcode*/ 70|128,2/*326*/, TARGET_VAL(ARMISD::VSHLs),// ->116775
/*116449*/    OPC_RecordChild0, // #0 = $Qm
/*116450*/    OPC_Scope, 70, /*->116522*/ // 2 children in Scope
/*116452*/      OPC_MoveChild1,
/*116453*/      OPC_CheckOpcode, TARGET_VAL(ARMISD::VDUP),
/*116456*/      OPC_RecordChild0, // #1 = $Rm
/*116457*/      OPC_CheckChild0Type, MVT::i32,
/*116459*/      OPC_MoveParent,
/*116460*/      OPC_SwitchType /*3 cases */, 18, MVT::v4i32,// ->116481
/*116463*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*116465*/        OPC_EmitInteger, MVT::i32, 0, 
/*116468*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116471*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSHL_qrs32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvshls:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$Qm, (ARMvdup:{ *:[v4i32] } GPR:{ *:[i32] }:$Rm)) - Complexity = 6
                  // Dst: (MVE_VSHL_qrs32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$Qm, GPR:{ *:[i32] }:$Rm)
/*116481*/      /*SwitchType*/ 18, MVT::v8i16,// ->116501
/*116483*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*116485*/        OPC_EmitInteger, MVT::i32, 0, 
/*116488*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116491*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSHL_qrs16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvshls:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qm, (ARMvdup:{ *:[v8i16] } GPR:{ *:[i32] }:$Rm)) - Complexity = 6
                  // Dst: (MVE_VSHL_qrs16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qm, GPR:{ *:[i32] }:$Rm)
/*116501*/      /*SwitchType*/ 18, MVT::v16i8,// ->116521
/*116503*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*116505*/        OPC_EmitInteger, MVT::i32, 0, 
/*116508*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116511*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSHL_qrs8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvshls:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qm, (ARMvdup:{ *:[v16i8] } GPR:{ *:[i32] }:$Rm)) - Complexity = 6
                  // Dst: (MVE_VSHL_qrs8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qm, GPR:{ *:[i32] }:$Rm)
/*116521*/      0, // EndSwitchType
/*116522*/    /*Scope*/ 122|128,1/*250*/, /*->116774*/
/*116524*/      OPC_RecordChild1, // #1 = $Dm
/*116525*/      OPC_SwitchType /*8 cases */, 18, MVT::v8i8,// ->116546
/*116528*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116530*/        OPC_EmitInteger, MVT::i32, 14, 
/*116533*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116536*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLsv8i8), 0,
                      MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvshls:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Dn, DPR:{ *:[v8i8] }:$Dm) - Complexity = 3
                  // Dst: (VSHLsv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Dn, DPR:{ *:[v8i8] }:$Dm)
/*116546*/      /*SwitchType*/ 18, MVT::v4i16,// ->116566
/*116548*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116550*/        OPC_EmitInteger, MVT::i32, 14, 
/*116553*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116556*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLsv4i16), 0,
                      MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvshls:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Dn, DPR:{ *:[v4i16] }:$Dm) - Complexity = 3
                  // Dst: (VSHLsv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Dn, DPR:{ *:[v4i16] }:$Dm)
/*116566*/      /*SwitchType*/ 18, MVT::v2i32,// ->116586
/*116568*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116570*/        OPC_EmitInteger, MVT::i32, 14, 
/*116573*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116576*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLsv2i32), 0,
                      MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvshls:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Dn, DPR:{ *:[v2i32] }:$Dm) - Complexity = 3
                  // Dst: (VSHLsv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Dn, DPR:{ *:[v2i32] }:$Dm)
/*116586*/      /*SwitchType*/ 18, MVT::v1i64,// ->116606
/*116588*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116590*/        OPC_EmitInteger, MVT::i32, 14, 
/*116593*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116596*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLsv1i64), 0,
                      MVT::v1i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvshls:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Dn, DPR:{ *:[v1i64] }:$Dm) - Complexity = 3
                  // Dst: (VSHLsv1i64:{ *:[v1i64] } DPR:{ *:[v1i64] }:$Dn, DPR:{ *:[v1i64] }:$Dm)
/*116606*/      /*SwitchType*/ 47, MVT::v16i8,// ->116655
/*116608*/        OPC_Scope, 18, /*->116628*/ // 2 children in Scope
/*116610*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116612*/          OPC_EmitInteger, MVT::i32, 14, 
/*116615*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116618*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLsv16i8), 0,
                        MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMvshls:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Dn, QPR:{ *:[v16i8] }:$Dm) - Complexity = 3
                    // Dst: (VSHLsv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Dn, QPR:{ *:[v16i8] }:$Dm)
/*116628*/        /*Scope*/ 25, /*->116654*/
/*116629*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*116631*/          OPC_EmitInteger, MVT::i32, 0, 
/*116634*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116637*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*116643*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSHL_by_vecs8), 0,
                        MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvshls:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qm, MQPR:{ *:[v16i8] }:$Qn) - Complexity = 3
                    // Dst: (MVE_VSHL_by_vecs8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qm, MQPR:{ *:[v16i8] }:$Qn)
/*116654*/        0, /*End of Scope*/
/*116655*/      /*SwitchType*/ 47, MVT::v8i16,// ->116704
/*116657*/        OPC_Scope, 18, /*->116677*/ // 2 children in Scope
/*116659*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116661*/          OPC_EmitInteger, MVT::i32, 14, 
/*116664*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116667*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLsv8i16), 0,
                        MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMvshls:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Dn, QPR:{ *:[v8i16] }:$Dm) - Complexity = 3
                    // Dst: (VSHLsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Dn, QPR:{ *:[v8i16] }:$Dm)
/*116677*/        /*Scope*/ 25, /*->116703*/
/*116678*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*116680*/          OPC_EmitInteger, MVT::i32, 0, 
/*116683*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116686*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*116692*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSHL_by_vecs16), 0,
                        MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvshls:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qm, MQPR:{ *:[v8i16] }:$Qn) - Complexity = 3
                    // Dst: (MVE_VSHL_by_vecs16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qm, MQPR:{ *:[v8i16] }:$Qn)
/*116703*/        0, /*End of Scope*/
/*116704*/      /*SwitchType*/ 47, MVT::v4i32,// ->116753
/*116706*/        OPC_Scope, 18, /*->116726*/ // 2 children in Scope
/*116708*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116710*/          OPC_EmitInteger, MVT::i32, 14, 
/*116713*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116716*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLsv4i32), 0,
                        MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                    // Src: (ARMvshls:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Dn, QPR:{ *:[v4i32] }:$Dm) - Complexity = 3
                    // Dst: (VSHLsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Dn, QPR:{ *:[v4i32] }:$Dm)
/*116726*/        /*Scope*/ 25, /*->116752*/
/*116727*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*116729*/          OPC_EmitInteger, MVT::i32, 0, 
/*116732*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116735*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*116741*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VSHL_by_vecs32), 0,
                        MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                    // Src: (ARMvshls:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$Qm, MQPR:{ *:[v4i32] }:$Qn) - Complexity = 3
                    // Dst: (MVE_VSHL_by_vecs32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$Qm, MQPR:{ *:[v4i32] }:$Qn)
/*116752*/        0, /*End of Scope*/
/*116753*/      /*SwitchType*/ 18, MVT::v2i64,// ->116773
/*116755*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116757*/        OPC_EmitInteger, MVT::i32, 14, 
/*116760*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116763*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSHLsv2i64), 0,
                      MVT::v2i64, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvshls:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Dn, QPR:{ *:[v2i64] }:$Dm) - Complexity = 3
                  // Dst: (VSHLsv2i64:{ *:[v2i64] } QPR:{ *:[v2i64] }:$Dn, QPR:{ *:[v2i64] }:$Dm)
/*116773*/      0, // EndSwitchType
/*116774*/    0, /*End of Scope*/
/*116775*/  /*SwitchOpcode*/ 13|128,1/*141*/, TARGET_VAL(ARMISD::VTST),// ->116920
/*116779*/    OPC_RecordChild0, // #0 = $Vn
/*116780*/    OPC_SwitchType /*6 cases */, 21, MVT::v8i8,// ->116804
/*116783*/      OPC_CheckChild0Type, MVT::v8i8,
/*116785*/      OPC_RecordChild1, // #1 = $Vm
/*116786*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116788*/      OPC_EmitInteger, MVT::i32, 14, 
/*116791*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116794*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VTSTv8i8), 0,
                    MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (NEONvtst:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 3
                // Dst: (VTSTv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/*116804*/    /*SwitchType*/ 21, MVT::v4i16,// ->116827
/*116806*/      OPC_CheckChild0Type, MVT::v4i16,
/*116808*/      OPC_RecordChild1, // #1 = $Vm
/*116809*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116811*/      OPC_EmitInteger, MVT::i32, 14, 
/*116814*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116817*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VTSTv4i16), 0,
                    MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (NEONvtst:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 3
                // Dst: (VTSTv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/*116827*/    /*SwitchType*/ 21, MVT::v2i32,// ->116850
/*116829*/      OPC_CheckChild0Type, MVT::v2i32,
/*116831*/      OPC_RecordChild1, // #1 = $Vm
/*116832*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116834*/      OPC_EmitInteger, MVT::i32, 14, 
/*116837*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116840*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VTSTv2i32), 0,
                    MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (NEONvtst:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 3
                // Dst: (VTSTv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*116850*/    /*SwitchType*/ 21, MVT::v16i8,// ->116873
/*116852*/      OPC_CheckChild0Type, MVT::v16i8,
/*116854*/      OPC_RecordChild1, // #1 = $Vm
/*116855*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116857*/      OPC_EmitInteger, MVT::i32, 14, 
/*116860*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116863*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VTSTv16i8), 0,
                    MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (NEONvtst:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm) - Complexity = 3
                // Dst: (VTSTv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/*116873*/    /*SwitchType*/ 21, MVT::v8i16,// ->116896
/*116875*/      OPC_CheckChild0Type, MVT::v8i16,
/*116877*/      OPC_RecordChild1, // #1 = $Vm
/*116878*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116880*/      OPC_EmitInteger, MVT::i32, 14, 
/*116883*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116886*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VTSTv8i16), 0,
                    MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (NEONvtst:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 3
                // Dst: (VTSTv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/*116896*/    /*SwitchType*/ 21, MVT::v4i32,// ->116919
/*116898*/      OPC_CheckChild0Type, MVT::v4i32,
/*116900*/      OPC_RecordChild1, // #1 = $Vm
/*116901*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116903*/      OPC_EmitInteger, MVT::i32, 14, 
/*116906*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116909*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VTSTv4i32), 0,
                    MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (NEONvtst:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 3
                // Dst: (VTSTv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*116919*/    0, // EndSwitchType
/*116920*/  /*SwitchOpcode*/ 47, TARGET_VAL(ARMISD::VBSL),// ->116970
/*116923*/    OPC_RecordChild0, // #0 = $src1
/*116924*/    OPC_RecordChild1, // #1 = $Vn
/*116925*/    OPC_RecordChild2, // #2 = $Vm
/*116926*/    OPC_SwitchType /*2 cases */, 19, MVT::v2i32,// ->116948
/*116929*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116931*/      OPC_EmitInteger, MVT::i32, 14, 
/*116934*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116937*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLd), 0,
                    MVT::v2i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (NEONvbsl:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 3
                // Dst: (VBSLd:{ *:[v2i32] } DPR:{ *:[v2i32] }:$src1, DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*116948*/    /*SwitchType*/ 19, MVT::v4i32,// ->116969
/*116950*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116952*/      OPC_EmitInteger, MVT::i32, 14, 
/*116955*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116958*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VBSLq), 0,
                    MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (NEONvbsl:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 3
                // Dst: (VBSLq:{ *:[v4i32] } QPR:{ *:[v4i32] }:$src1, QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*116969*/    0, // EndSwitchType
/*116970*/  /*SwitchOpcode*/ 83|128,1/*211*/, TARGET_VAL(ISD::SMAX),// ->117185
/*116974*/    OPC_RecordChild0, // #0 = $Vn
/*116975*/    OPC_RecordChild1, // #1 = $Vm
/*116976*/    OPC_SwitchType /*6 cases */, 18, MVT::v4i16,// ->116997
/*116979*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*116981*/      OPC_EmitInteger, MVT::i32, 14, 
/*116984*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*116987*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMAXsv4i16), 0,
                    MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (smax:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 3
                // Dst: (VMAXsv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/*116997*/    /*SwitchType*/ 18, MVT::v2i32,// ->117017
/*116999*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117001*/      OPC_EmitInteger, MVT::i32, 14, 
/*117004*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117007*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMAXsv2i32), 0,
                    MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (smax:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 3
                // Dst: (VMAXsv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*117017*/    /*SwitchType*/ 47, MVT::v8i16,// ->117066
/*117019*/      OPC_Scope, 18, /*->117039*/ // 2 children in Scope
/*117021*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117023*/        OPC_EmitInteger, MVT::i32, 14, 
/*117026*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117029*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMAXsv8i16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (smax:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 3
                  // Dst: (VMAXsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/*117039*/      /*Scope*/ 25, /*->117065*/
/*117040*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*117042*/        OPC_EmitInteger, MVT::i32, 0, 
/*117045*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117048*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*117054*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMAXs16), 0,
                      MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (smax:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, MQPR:{ *:[v8i16] }:$val2) - Complexity = 3
                  // Dst: (MVE_VMAXs16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, MQPR:{ *:[v8i16] }:$val2)
/*117065*/      0, /*End of Scope*/
/*117066*/    /*SwitchType*/ 47, MVT::v4i32,// ->117115
/*117068*/      OPC_Scope, 18, /*->117088*/ // 2 children in Scope
/*117070*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117072*/        OPC_EmitInteger, MVT::i32, 14, 
/*117075*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117078*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMAXsv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (smax:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 3
                  // Dst: (VMAXsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*117088*/      /*Scope*/ 25, /*->117114*/
/*117089*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*117091*/        OPC_EmitInteger, MVT::i32, 0, 
/*117094*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117097*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*117103*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMAXs32), 0,
                      MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (smax:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, MQPR:{ *:[v4i32] }:$val2) - Complexity = 3
                  // Dst: (MVE_VMAXs32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, MQPR:{ *:[v4i32] }:$val2)
/*117114*/      0, /*End of Scope*/
/*117115*/    /*SwitchType*/ 18, MVT::v8i8,// ->117135
/*117117*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117119*/      OPC_EmitInteger, MVT::i32, 14, 
/*117122*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117125*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMAXsv8i8), 0,
                    MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (smax:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 3
                // Dst: (VMAXsv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/*117135*/    /*SwitchType*/ 47, MVT::v16i8,// ->117184
/*117137*/      OPC_Scope, 18, /*->117157*/ // 2 children in Scope
/*117139*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117141*/        OPC_EmitInteger, MVT::i32, 14, 
/*117144*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117147*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMAXsv16i8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (smax:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm) - Complexity = 3
                  // Dst: (VMAXsv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/*117157*/      /*Scope*/ 25, /*->117183*/
/*117158*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*117160*/        OPC_EmitInteger, MVT::i32, 0, 
/*117163*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117166*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*117172*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMAXs8), 0,
                      MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (smax:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, MQPR:{ *:[v16i8] }:$val2) - Complexity = 3
                  // Dst: (MVE_VMAXs8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, MQPR:{ *:[v16i8] }:$val2)
/*117183*/      0, /*End of Scope*/
/*117184*/    0, // EndSwitchType
/*117185*/  /*SwitchOpcode*/ 83|128,1/*211*/, TARGET_VAL(ISD::UMAX),// ->117400
/*117189*/    OPC_RecordChild0, // #0 = $Vn
/*117190*/    OPC_RecordChild1, // #1 = $Vm
/*117191*/    OPC_SwitchType /*6 cases */, 18, MVT::v4i16,// ->117212
/*117194*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117196*/      OPC_EmitInteger, MVT::i32, 14, 
/*117199*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117202*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMAXuv4i16), 0,
                    MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (umax:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 3
                // Dst: (VMAXuv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/*117212*/    /*SwitchType*/ 18, MVT::v2i32,// ->117232
/*117214*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117216*/      OPC_EmitInteger, MVT::i32, 14, 
/*117219*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117222*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMAXuv2i32), 0,
                    MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (umax:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 3
                // Dst: (VMAXuv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*117232*/    /*SwitchType*/ 47, MVT::v8i16,// ->117281
/*117234*/      OPC_Scope, 18, /*->117254*/ // 2 children in Scope
/*117236*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117238*/        OPC_EmitInteger, MVT::i32, 14, 
/*117241*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117244*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMAXuv8i16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (umax:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 3
                  // Dst: (VMAXuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/*117254*/      /*Scope*/ 25, /*->117280*/
/*117255*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*117257*/        OPC_EmitInteger, MVT::i32, 0, 
/*117260*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117263*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*117269*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMAXu16), 0,
                      MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (umax:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, MQPR:{ *:[v8i16] }:$val2) - Complexity = 3
                  // Dst: (MVE_VMAXu16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, MQPR:{ *:[v8i16] }:$val2)
/*117280*/      0, /*End of Scope*/
/*117281*/    /*SwitchType*/ 47, MVT::v4i32,// ->117330
/*117283*/      OPC_Scope, 18, /*->117303*/ // 2 children in Scope
/*117285*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117287*/        OPC_EmitInteger, MVT::i32, 14, 
/*117290*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117293*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMAXuv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (umax:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 3
                  // Dst: (VMAXuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*117303*/      /*Scope*/ 25, /*->117329*/
/*117304*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*117306*/        OPC_EmitInteger, MVT::i32, 0, 
/*117309*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117312*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*117318*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMAXu32), 0,
                      MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (umax:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, MQPR:{ *:[v4i32] }:$val2) - Complexity = 3
                  // Dst: (MVE_VMAXu32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, MQPR:{ *:[v4i32] }:$val2)
/*117329*/      0, /*End of Scope*/
/*117330*/    /*SwitchType*/ 18, MVT::v8i8,// ->117350
/*117332*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117334*/      OPC_EmitInteger, MVT::i32, 14, 
/*117337*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117340*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMAXuv8i8), 0,
                    MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (umax:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 3
                // Dst: (VMAXuv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/*117350*/    /*SwitchType*/ 47, MVT::v16i8,// ->117399
/*117352*/      OPC_Scope, 18, /*->117372*/ // 2 children in Scope
/*117354*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117356*/        OPC_EmitInteger, MVT::i32, 14, 
/*117359*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117362*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMAXuv16i8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (umax:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm) - Complexity = 3
                  // Dst: (VMAXuv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/*117372*/      /*Scope*/ 25, /*->117398*/
/*117373*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*117375*/        OPC_EmitInteger, MVT::i32, 0, 
/*117378*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117381*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*117387*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMAXu8), 0,
                      MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (umax:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, MQPR:{ *:[v16i8] }:$val2) - Complexity = 3
                  // Dst: (MVE_VMAXu8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, MQPR:{ *:[v16i8] }:$val2)
/*117398*/      0, /*End of Scope*/
/*117399*/    0, // EndSwitchType
/*117400*/  /*SwitchOpcode*/ 83|128,1/*211*/, TARGET_VAL(ISD::SMIN),// ->117615
/*117404*/    OPC_RecordChild0, // #0 = $Vn
/*117405*/    OPC_RecordChild1, // #1 = $Vm
/*117406*/    OPC_SwitchType /*6 cases */, 18, MVT::v4i16,// ->117427
/*117409*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117411*/      OPC_EmitInteger, MVT::i32, 14, 
/*117414*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117417*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMINsv4i16), 0,
                    MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (smin:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 3
                // Dst: (VMINsv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/*117427*/    /*SwitchType*/ 18, MVT::v2i32,// ->117447
/*117429*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117431*/      OPC_EmitInteger, MVT::i32, 14, 
/*117434*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117437*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMINsv2i32), 0,
                    MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (smin:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 3
                // Dst: (VMINsv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*117447*/    /*SwitchType*/ 47, MVT::v8i16,// ->117496
/*117449*/      OPC_Scope, 18, /*->117469*/ // 2 children in Scope
/*117451*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117453*/        OPC_EmitInteger, MVT::i32, 14, 
/*117456*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117459*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMINsv8i16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (smin:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 3
                  // Dst: (VMINsv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/*117469*/      /*Scope*/ 25, /*->117495*/
/*117470*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*117472*/        OPC_EmitInteger, MVT::i32, 0, 
/*117475*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117478*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*117484*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMINs16), 0,
                      MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (smin:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, MQPR:{ *:[v8i16] }:$val2) - Complexity = 3
                  // Dst: (MVE_VMINs16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, MQPR:{ *:[v8i16] }:$val2)
/*117495*/      0, /*End of Scope*/
/*117496*/    /*SwitchType*/ 47, MVT::v4i32,// ->117545
/*117498*/      OPC_Scope, 18, /*->117518*/ // 2 children in Scope
/*117500*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117502*/        OPC_EmitInteger, MVT::i32, 14, 
/*117505*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117508*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMINsv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (smin:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 3
                  // Dst: (VMINsv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*117518*/      /*Scope*/ 25, /*->117544*/
/*117519*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*117521*/        OPC_EmitInteger, MVT::i32, 0, 
/*117524*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117527*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*117533*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMINs32), 0,
                      MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (smin:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, MQPR:{ *:[v4i32] }:$val2) - Complexity = 3
                  // Dst: (MVE_VMINs32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, MQPR:{ *:[v4i32] }:$val2)
/*117544*/      0, /*End of Scope*/
/*117545*/    /*SwitchType*/ 18, MVT::v8i8,// ->117565
/*117547*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117549*/      OPC_EmitInteger, MVT::i32, 14, 
/*117552*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117555*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMINsv8i8), 0,
                    MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (smin:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 3
                // Dst: (VMINsv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/*117565*/    /*SwitchType*/ 47, MVT::v16i8,// ->117614
/*117567*/      OPC_Scope, 18, /*->117587*/ // 2 children in Scope
/*117569*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117571*/        OPC_EmitInteger, MVT::i32, 14, 
/*117574*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117577*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMINsv16i8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (smin:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm) - Complexity = 3
                  // Dst: (VMINsv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/*117587*/      /*Scope*/ 25, /*->117613*/
/*117588*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*117590*/        OPC_EmitInteger, MVT::i32, 0, 
/*117593*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117596*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*117602*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMINs8), 0,
                      MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (smin:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, MQPR:{ *:[v16i8] }:$val2) - Complexity = 3
                  // Dst: (MVE_VMINs8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, MQPR:{ *:[v16i8] }:$val2)
/*117613*/      0, /*End of Scope*/
/*117614*/    0, // EndSwitchType
/*117615*/  /*SwitchOpcode*/ 83|128,1/*211*/, TARGET_VAL(ISD::UMIN),// ->117830
/*117619*/    OPC_RecordChild0, // #0 = $Vn
/*117620*/    OPC_RecordChild1, // #1 = $Vm
/*117621*/    OPC_SwitchType /*6 cases */, 18, MVT::v4i16,// ->117642
/*117624*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117626*/      OPC_EmitInteger, MVT::i32, 14, 
/*117629*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117632*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMINuv4i16), 0,
                    MVT::v4i16, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (umin:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm) - Complexity = 3
                // Dst: (VMINuv4i16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vn, DPR:{ *:[v4i16] }:$Vm)
/*117642*/    /*SwitchType*/ 18, MVT::v2i32,// ->117662
/*117644*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117646*/      OPC_EmitInteger, MVT::i32, 14, 
/*117649*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117652*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMINuv2i32), 0,
                    MVT::v2i32, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (umin:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm) - Complexity = 3
                // Dst: (VMINuv2i32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vn, DPR:{ *:[v2i32] }:$Vm)
/*117662*/    /*SwitchType*/ 47, MVT::v8i16,// ->117711
/*117664*/      OPC_Scope, 18, /*->117684*/ // 2 children in Scope
/*117666*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117668*/        OPC_EmitInteger, MVT::i32, 14, 
/*117671*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117674*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMINuv8i16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (umin:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm) - Complexity = 3
                  // Dst: (VMINuv8i16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vn, QPR:{ *:[v8i16] }:$Vm)
/*117684*/      /*Scope*/ 25, /*->117710*/
/*117685*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*117687*/        OPC_EmitInteger, MVT::i32, 0, 
/*117690*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117693*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*117699*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMINu16), 0,
                      MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (umin:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, MQPR:{ *:[v8i16] }:$val2) - Complexity = 3
                  // Dst: (MVE_VMINu16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$val1, MQPR:{ *:[v8i16] }:$val2)
/*117710*/      0, /*End of Scope*/
/*117711*/    /*SwitchType*/ 47, MVT::v4i32,// ->117760
/*117713*/      OPC_Scope, 18, /*->117733*/ // 2 children in Scope
/*117715*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117717*/        OPC_EmitInteger, MVT::i32, 14, 
/*117720*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117723*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMINuv4i32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (umin:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm) - Complexity = 3
                  // Dst: (VMINuv4i32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vn, QPR:{ *:[v4i32] }:$Vm)
/*117733*/      /*Scope*/ 25, /*->117759*/
/*117734*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*117736*/        OPC_EmitInteger, MVT::i32, 0, 
/*117739*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117742*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*117748*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMINu32), 0,
                      MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (umin:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, MQPR:{ *:[v4i32] }:$val2) - Complexity = 3
                  // Dst: (MVE_VMINu32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$val1, MQPR:{ *:[v4i32] }:$val2)
/*117759*/      0, /*End of Scope*/
/*117760*/    /*SwitchType*/ 18, MVT::v8i8,// ->117780
/*117762*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117764*/      OPC_EmitInteger, MVT::i32, 14, 
/*117767*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117770*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMINuv8i8), 0,
                    MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (umin:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 3
                // Dst: (VMINuv8i8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/*117780*/    /*SwitchType*/ 47, MVT::v16i8,// ->117829
/*117782*/      OPC_Scope, 18, /*->117802*/ // 2 children in Scope
/*117784*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117786*/        OPC_EmitInteger, MVT::i32, 14, 
/*117789*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117792*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMINuv16i8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (umin:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm) - Complexity = 3
                  // Dst: (VMINuv16i8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vn, QPR:{ *:[v16i8] }:$Vm)
/*117802*/      /*Scope*/ 25, /*->117828*/
/*117803*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*117805*/        OPC_EmitInteger, MVT::i32, 0, 
/*117808*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117811*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*117817*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMINu8), 0,
                      MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                  // Src: (umin:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, MQPR:{ *:[v16i8] }:$val2) - Complexity = 3
                  // Dst: (MVE_VMINu8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$val1, MQPR:{ *:[v16i8] }:$val2)
/*117828*/      0, /*End of Scope*/
/*117829*/    0, // EndSwitchType
/*117830*/  /*SwitchOpcode*/ 45, TARGET_VAL(ISD::CTPOP),// ->117878
/*117833*/    OPC_RecordChild0, // #0 = $Vm
/*117834*/    OPC_SwitchType /*2 cases */, 19, MVT::v8i8,// ->117856
/*117837*/      OPC_CheckChild0Type, MVT::v8i8,
/*117839*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117841*/      OPC_EmitInteger, MVT::i32, 14, 
/*117844*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117847*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VCNTd), 0,
                    MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                // Src: (ctpop:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm) - Complexity = 3
                // Dst: (VCNTd:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm)
/*117856*/    /*SwitchType*/ 19, MVT::v16i8,// ->117877
/*117858*/      OPC_CheckChild0Type, MVT::v16i8,
/*117860*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117862*/      OPC_EmitInteger, MVT::i32, 14, 
/*117865*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117868*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VCNTq), 0,
                    MVT::v16i8, 3/*#Ops*/, 0, 1, 2, 
                // Src: (ctpop:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm) - Complexity = 3
                // Dst: (VCNTq:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm)
/*117877*/    0, // EndSwitchType
/*117878*/  /*SwitchOpcode*/ 20|128,2/*276*/, TARGET_VAL(ISD::SIGN_EXTEND),// ->118158
/*117882*/    OPC_RecordChild0, // #0 = $Vm
/*117883*/    OPC_SwitchType /*4 cases */, 91, MVT::v8i16,// ->117977
/*117886*/      OPC_Scope, 19, /*->117907*/ // 2 children in Scope
/*117888*/        OPC_CheckChild0Type, MVT::v8i8,
/*117890*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117892*/        OPC_EmitInteger, MVT::i32, 14, 
/*117895*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117898*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVLsv8i16), 0,
                      MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (sext:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vm) - Complexity = 3
                  // Dst: (VMOVLsv8i16:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vm)
/*117907*/      /*Scope*/ 68, /*->117976*/
/*117908*/        OPC_CheckChild0Type, MVT::v8i1,
/*117910*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*117912*/        OPC_EmitInteger, MVT::i32, 127|128,1/*255*/, 
/*117916*/        OPC_EmitInteger, MVT::i32, 0, 
/*117919*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117922*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*117928*/        OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi8), 0,
                      MVT::v16i8, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/*117938*/        OPC_EmitInteger, MVT::i32, 0, 
/*117941*/        OPC_EmitInteger, MVT::i32, 0, 
/*117944*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117947*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #9
/*117953*/        OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi16), 0,
                      MVT::v16i8, 4/*#Ops*/, 6, 7, 8, 9,  // Results = #10
/*117963*/        OPC_EmitInteger, MVT::i32, 0, 
/*117966*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPSEL), 0,
                      MVT::v8i16, 4/*#Ops*/, 5, 10, 11, 0, 
                  // Src: (sext:{ *:[v8i16] } VCCR:{ *:[v8i1] }:$pred) - Complexity = 3
                  // Dst: (MVE_VPSEL:{ *:[v8i16] } (MVE_VMOVimmi8:{ *:[v16i8] } 255:{ *:[i32] }), (MVE_VMOVimmi16:{ *:[v16i8] } 0:{ *:[i32] }), 0:{ *:[i32] }, VCCR:{ *:[v8i1] }:$pred)
/*117976*/      0, /*End of Scope*/
/*117977*/    /*SwitchType*/ 91, MVT::v4i32,// ->118070
/*117979*/      OPC_Scope, 19, /*->118000*/ // 2 children in Scope
/*117981*/        OPC_CheckChild0Type, MVT::v4i16,
/*117983*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*117985*/        OPC_EmitInteger, MVT::i32, 14, 
/*117988*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*117991*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVLsv4i32), 0,
                      MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (sext:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vm) - Complexity = 3
                  // Dst: (VMOVLsv4i32:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vm)
/*118000*/      /*Scope*/ 68, /*->118069*/
/*118001*/        OPC_CheckChild0Type, MVT::v4i1,
/*118003*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*118005*/        OPC_EmitInteger, MVT::i32, 127|128,1/*255*/, 
/*118009*/        OPC_EmitInteger, MVT::i32, 0, 
/*118012*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118015*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*118021*/        OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi8), 0,
                      MVT::v16i8, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/*118031*/        OPC_EmitInteger, MVT::i32, 0, 
/*118034*/        OPC_EmitInteger, MVT::i32, 0, 
/*118037*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118040*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #9
/*118046*/        OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi32), 0,
                      MVT::v16i8, 4/*#Ops*/, 6, 7, 8, 9,  // Results = #10
/*118056*/        OPC_EmitInteger, MVT::i32, 0, 
/*118059*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPSEL), 0,
                      MVT::v4i32, 4/*#Ops*/, 5, 10, 11, 0, 
                  // Src: (sext:{ *:[v4i32] } VCCR:{ *:[v4i1] }:$pred) - Complexity = 3
                  // Dst: (MVE_VPSEL:{ *:[v4i32] } (MVE_VMOVimmi8:{ *:[v16i8] } 255:{ *:[i32] }), (MVE_VMOVimmi32:{ *:[v16i8] } 0:{ *:[i32] }), 0:{ *:[i32] }, VCCR:{ *:[v4i1] }:$pred)
/*118069*/      0, /*End of Scope*/
/*118070*/    /*SwitchType*/ 17, MVT::v2i64,// ->118089
/*118072*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*118074*/      OPC_EmitInteger, MVT::i32, 14, 
/*118077*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118080*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVLsv2i64), 0,
                    MVT::v2i64, 3/*#Ops*/, 0, 1, 2, 
                // Src: (sext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vm) - Complexity = 3
                // Dst: (VMOVLsv2i64:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vm)
/*118089*/    /*SwitchType*/ 66, MVT::v16i8,// ->118157
/*118091*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*118093*/      OPC_EmitInteger, MVT::i32, 127|128,1/*255*/, 
/*118097*/      OPC_EmitInteger, MVT::i32, 0, 
/*118100*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118103*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*118109*/      OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi8), 0,
                    MVT::v16i8, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/*118119*/      OPC_EmitInteger, MVT::i32, 0, 
/*118122*/      OPC_EmitInteger, MVT::i32, 0, 
/*118125*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118128*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #9
/*118134*/      OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi8), 0,
                    MVT::v16i8, 4/*#Ops*/, 6, 7, 8, 9,  // Results = #10
/*118144*/      OPC_EmitInteger, MVT::i32, 0, 
/*118147*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPSEL), 0,
                    MVT::v16i8, 4/*#Ops*/, 5, 10, 11, 0, 
                // Src: (sext:{ *:[v16i8] } VCCR:{ *:[v16i1] }:$pred) - Complexity = 3
                // Dst: (MVE_VPSEL:{ *:[v16i8] } (MVE_VMOVimmi8:{ *:[v16i8] } 255:{ *:[i32] }), (MVE_VMOVimmi8:{ *:[v16i8] } 0:{ *:[i32] }), 0:{ *:[i32] }, VCCR:{ *:[v16i1] }:$pred)
/*118157*/    0, // EndSwitchType
/*118158*/  /*SwitchOpcode*/ 17|128,2/*273*/, TARGET_VAL(ISD::ANY_EXTEND),// ->118435
/*118162*/    OPC_RecordChild0, // #0 = $Vm
/*118163*/    OPC_SwitchType /*4 cases */, 90, MVT::v8i16,// ->118256
/*118166*/      OPC_Scope, 19, /*->118187*/ // 2 children in Scope
/*118168*/        OPC_CheckChild0Type, MVT::v8i8,
/*118170*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*118172*/        OPC_EmitInteger, MVT::i32, 14, 
/*118175*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118178*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVLuv8i16), 0,
                      MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (anyext:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vm) - Complexity = 3
                  // Dst: (VMOVLuv8i16:{ *:[v8i16] } DPR:{ *:[v8i8] }:$Vm)
/*118187*/      /*Scope*/ 67, /*->118255*/
/*118188*/        OPC_CheckChild0Type, MVT::v8i1,
/*118190*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*118192*/        OPC_EmitInteger, MVT::i32, 1, 
/*118195*/        OPC_EmitInteger, MVT::i32, 0, 
/*118198*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118201*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*118207*/        OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi16), 0,
                      MVT::v16i8, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/*118217*/        OPC_EmitInteger, MVT::i32, 0, 
/*118220*/        OPC_EmitInteger, MVT::i32, 0, 
/*118223*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118226*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #9
/*118232*/        OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi16), 0,
                      MVT::v16i8, 4/*#Ops*/, 6, 7, 8, 9,  // Results = #10
/*118242*/        OPC_EmitInteger, MVT::i32, 0, 
/*118245*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPSEL), 0,
                      MVT::v8i16, 4/*#Ops*/, 5, 10, 11, 0, 
                  // Src: (anyext:{ *:[v8i16] } VCCR:{ *:[v8i1] }:$pred) - Complexity = 3
                  // Dst: (MVE_VPSEL:{ *:[v8i16] } (MVE_VMOVimmi16:{ *:[v16i8] } 1:{ *:[i32] }), (MVE_VMOVimmi16:{ *:[v16i8] } 0:{ *:[i32] }), 0:{ *:[i32] }, VCCR:{ *:[v8i1] }:$pred)
/*118255*/      0, /*End of Scope*/
/*118256*/    /*SwitchType*/ 90, MVT::v4i32,// ->118348
/*118258*/      OPC_Scope, 19, /*->118279*/ // 2 children in Scope
/*118260*/        OPC_CheckChild0Type, MVT::v4i16,
/*118262*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*118264*/        OPC_EmitInteger, MVT::i32, 14, 
/*118267*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118270*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVLuv4i32), 0,
                      MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (anyext:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vm) - Complexity = 3
                  // Dst: (VMOVLuv4i32:{ *:[v4i32] } DPR:{ *:[v4i16] }:$Vm)
/*118279*/      /*Scope*/ 67, /*->118347*/
/*118280*/        OPC_CheckChild0Type, MVT::v4i1,
/*118282*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*118284*/        OPC_EmitInteger, MVT::i32, 1, 
/*118287*/        OPC_EmitInteger, MVT::i32, 0, 
/*118290*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118293*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*118299*/        OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi32), 0,
                      MVT::v16i8, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/*118309*/        OPC_EmitInteger, MVT::i32, 0, 
/*118312*/        OPC_EmitInteger, MVT::i32, 0, 
/*118315*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118318*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #9
/*118324*/        OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi32), 0,
                      MVT::v16i8, 4/*#Ops*/, 6, 7, 8, 9,  // Results = #10
/*118334*/        OPC_EmitInteger, MVT::i32, 0, 
/*118337*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPSEL), 0,
                      MVT::v4i32, 4/*#Ops*/, 5, 10, 11, 0, 
                  // Src: (anyext:{ *:[v4i32] } VCCR:{ *:[v4i1] }:$pred) - Complexity = 3
                  // Dst: (MVE_VPSEL:{ *:[v4i32] } (MVE_VMOVimmi32:{ *:[v16i8] } 1:{ *:[i32] }), (MVE_VMOVimmi32:{ *:[v16i8] } 0:{ *:[i32] }), 0:{ *:[i32] }, VCCR:{ *:[v4i1] }:$pred)
/*118347*/      0, /*End of Scope*/
/*118348*/    /*SwitchType*/ 17, MVT::v2i64,// ->118367
/*118350*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*118352*/      OPC_EmitInteger, MVT::i32, 14, 
/*118355*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118358*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVLuv2i64), 0,
                    MVT::v2i64, 3/*#Ops*/, 0, 1, 2, 
                // Src: (anyext:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vm) - Complexity = 3
                // Dst: (VMOVLuv2i64:{ *:[v2i64] } DPR:{ *:[v2i32] }:$Vm)
/*118367*/    /*SwitchType*/ 65, MVT::v16i8,// ->118434
/*118369*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*118371*/      OPC_EmitInteger, MVT::i32, 1, 
/*118374*/      OPC_EmitInteger, MVT::i32, 0, 
/*118377*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118380*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*118386*/      OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi8), 0,
                    MVT::v16i8, 4/*#Ops*/, 1, 2, 3, 4,  // Results = #5
/*118396*/      OPC_EmitInteger, MVT::i32, 0, 
/*118399*/      OPC_EmitInteger, MVT::i32, 0, 
/*118402*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118405*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #9
/*118411*/      OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi8), 0,
                    MVT::v16i8, 4/*#Ops*/, 6, 7, 8, 9,  // Results = #10
/*118421*/      OPC_EmitInteger, MVT::i32, 0, 
/*118424*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPSEL), 0,
                    MVT::v16i8, 4/*#Ops*/, 5, 10, 11, 0, 
                // Src: (anyext:{ *:[v16i8] } VCCR:{ *:[v16i1] }:$pred) - Complexity = 3
                // Dst: (MVE_VPSEL:{ *:[v16i8] } (MVE_VMOVimmi8:{ *:[v16i8] } 1:{ *:[i32] }), (MVE_VMOVimmi8:{ *:[v16i8] } 0:{ *:[i32] }), 0:{ *:[i32] }, VCCR:{ *:[v16i1] }:$pred)
/*118434*/    0, // EndSwitchType
/*118435*/  /*SwitchOpcode*/ 77|128,2/*333*/, TARGET_VAL(ARMISD::VREV64),// ->118772
/*118439*/    OPC_RecordChild0, // #0 = $Vm
/*118440*/    OPC_SwitchType /*10 cases */, 17, MVT::v8i8,// ->118460
/*118443*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*118445*/      OPC_EmitInteger, MVT::i32, 14, 
/*118448*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118451*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d8), 0,
                    MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                // Src: (ARMvrev64:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm) - Complexity = 3
                // Dst: (VREV64d8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm)
/*118460*/    /*SwitchType*/ 17, MVT::v4i16,// ->118479
/*118462*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*118464*/      OPC_EmitInteger, MVT::i32, 14, 
/*118467*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118470*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d16), 0,
                    MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                // Src: (ARMvrev64:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm) - Complexity = 3
                // Dst: (VREV64d16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm)
/*118479*/    /*SwitchType*/ 17, MVT::v2i32,// ->118498
/*118481*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*118483*/      OPC_EmitInteger, MVT::i32, 14, 
/*118486*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118489*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d32), 0,
                    MVT::v2i32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (ARMvrev64:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm) - Complexity = 3
                // Dst: (VREV64d32:{ *:[v2i32] } DPR:{ *:[v2i32] }:$Vm)
/*118498*/    /*SwitchType*/ 45, MVT::v16i8,// ->118545
/*118500*/      OPC_Scope, 17, /*->118519*/ // 2 children in Scope
/*118502*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*118504*/        OPC_EmitInteger, MVT::i32, 14, 
/*118507*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118510*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q8), 0,
                      MVT::v16i8, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvrev64:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm) - Complexity = 3
                  // Dst: (VREV64q8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm)
/*118519*/      /*Scope*/ 24, /*->118544*/
/*118520*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*118522*/        OPC_EmitInteger, MVT::i32, 0, 
/*118525*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118528*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #3
/*118534*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvrev64:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$src) - Complexity = 3
                  // Dst: (MVE_VREV64_8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$src)
/*118544*/      0, /*End of Scope*/
/*118545*/    /*SwitchType*/ 45, MVT::v8i16,// ->118592
/*118547*/      OPC_Scope, 17, /*->118566*/ // 2 children in Scope
/*118549*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*118551*/        OPC_EmitInteger, MVT::i32, 14, 
/*118554*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118557*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q16), 0,
                      MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvrev64:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm) - Complexity = 3
                  // Dst: (VREV64q16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm)
/*118566*/      /*Scope*/ 24, /*->118591*/
/*118567*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*118569*/        OPC_EmitInteger, MVT::i32, 0, 
/*118572*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118575*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #3
/*118581*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvrev64:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$src) - Complexity = 3
                  // Dst: (MVE_VREV64_16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$src)
/*118591*/      0, /*End of Scope*/
/*118592*/    /*SwitchType*/ 45, MVT::v4i32,// ->118639
/*118594*/      OPC_Scope, 17, /*->118613*/ // 2 children in Scope
/*118596*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*118598*/        OPC_EmitInteger, MVT::i32, 14, 
/*118601*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118604*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q32), 0,
                      MVT::v4i32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvrev64:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm) - Complexity = 3
                  // Dst: (VREV64q32:{ *:[v4i32] } QPR:{ *:[v4i32] }:$Vm)
/*118613*/      /*Scope*/ 24, /*->118638*/
/*118614*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*118616*/        OPC_EmitInteger, MVT::i32, 0, 
/*118619*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118622*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #3
/*118628*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_32), 0,
                      MVT::v4i32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvrev64:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$src) - Complexity = 3
                  // Dst: (MVE_VREV64_32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$src)
/*118638*/      0, /*End of Scope*/
/*118639*/    /*SwitchType*/ 17, MVT::v2f32,// ->118658
/*118641*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*118643*/      OPC_EmitInteger, MVT::i32, 14, 
/*118646*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118649*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d32), 0,
                    MVT::v2f32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (ARMvrev64:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vm) - Complexity = 3
                // Dst: (VREV64d32:{ *:[v2f32] } DPR:{ *:[v2f32] }:$Vm)
/*118658*/    /*SwitchType*/ 45, MVT::v4f32,// ->118705
/*118660*/      OPC_Scope, 17, /*->118679*/ // 2 children in Scope
/*118662*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*118664*/        OPC_EmitInteger, MVT::i32, 14, 
/*118667*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118670*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q32), 0,
                      MVT::v4f32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvrev64:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vm) - Complexity = 3
                  // Dst: (VREV64q32:{ *:[v4f32] } QPR:{ *:[v4f32] }:$Vm)
/*118679*/      /*Scope*/ 24, /*->118704*/
/*118680*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*118682*/        OPC_EmitInteger, MVT::i32, 0, 
/*118685*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118688*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #3
/*118694*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_32), 0,
                      MVT::v4f32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvrev64:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$src) - Complexity = 3
                  // Dst: (MVE_VREV64_32:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$src)
/*118704*/      0, /*End of Scope*/
/*118705*/    /*SwitchType*/ 45, MVT::v8f16,// ->118752
/*118707*/      OPC_Scope, 17, /*->118726*/ // 2 children in Scope
/*118709*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*118711*/        OPC_EmitInteger, MVT::i32, 14, 
/*118714*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118717*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64q16), 0,
                      MVT::v8f16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvrev64:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vm) - Complexity = 3
                  // Dst: (VREV64q16:{ *:[v8f16] } QPR:{ *:[v8f16] }:$Vm)
/*118726*/      /*Scope*/ 24, /*->118751*/
/*118727*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*118729*/        OPC_EmitInteger, MVT::i32, 0, 
/*118732*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118735*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #3
/*118741*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV64_16), 0,
                      MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvrev64:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$src) - Complexity = 3
                  // Dst: (MVE_VREV64_16:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$src)
/*118751*/      0, /*End of Scope*/
/*118752*/    /*SwitchType*/ 17, MVT::v4f16,// ->118771
/*118754*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*118756*/      OPC_EmitInteger, MVT::i32, 14, 
/*118759*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118762*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV64d16), 0,
                    MVT::v4f16, 3/*#Ops*/, 0, 1, 2, 
                // Src: (ARMvrev64:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vm) - Complexity = 3
                // Dst: (VREV64d16:{ *:[v4f16] } DPR:{ *:[v4f16] }:$Vm)
/*118771*/    0, // EndSwitchType
/*118772*/  /*SwitchOpcode*/ 33|128,1/*161*/, TARGET_VAL(ARMISD::VREV32),// ->118937
/*118776*/    OPC_RecordChild0, // #0 = $Vm
/*118777*/    OPC_SwitchType /*5 cases */, 17, MVT::v8i8,// ->118797
/*118780*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*118782*/      OPC_EmitInteger, MVT::i32, 14, 
/*118785*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118788*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32d8), 0,
                    MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                // Src: (ARMvrev32:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm) - Complexity = 3
                // Dst: (VREV32d8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm)
/*118797*/    /*SwitchType*/ 17, MVT::v4i16,// ->118816
/*118799*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*118801*/      OPC_EmitInteger, MVT::i32, 14, 
/*118804*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118807*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32d16), 0,
                    MVT::v4i16, 3/*#Ops*/, 0, 1, 2, 
                // Src: (ARMvrev32:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm) - Complexity = 3
                // Dst: (VREV32d16:{ *:[v4i16] } DPR:{ *:[v4i16] }:$Vm)
/*118816*/    /*SwitchType*/ 45, MVT::v16i8,// ->118863
/*118818*/      OPC_Scope, 17, /*->118837*/ // 2 children in Scope
/*118820*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*118822*/        OPC_EmitInteger, MVT::i32, 14, 
/*118825*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118828*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32q8), 0,
                      MVT::v16i8, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvrev32:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm) - Complexity = 3
                  // Dst: (VREV32q8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm)
/*118837*/      /*Scope*/ 24, /*->118862*/
/*118838*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*118840*/        OPC_EmitInteger, MVT::i32, 0, 
/*118843*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118846*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #3
/*118852*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV32_8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvrev32:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$src) - Complexity = 3
                  // Dst: (MVE_VREV32_8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$src)
/*118862*/      0, /*End of Scope*/
/*118863*/    /*SwitchType*/ 45, MVT::v8i16,// ->118910
/*118865*/      OPC_Scope, 17, /*->118884*/ // 2 children in Scope
/*118867*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*118869*/        OPC_EmitInteger, MVT::i32, 14, 
/*118872*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118875*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV32q16), 0,
                      MVT::v8i16, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvrev32:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm) - Complexity = 3
                  // Dst: (VREV32q16:{ *:[v8i16] } QPR:{ *:[v8i16] }:$Vm)
/*118884*/      /*Scope*/ 24, /*->118909*/
/*118885*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*118887*/        OPC_EmitInteger, MVT::i32, 0, 
/*118890*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118893*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #3
/*118899*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV32_16), 0,
                      MVT::v8i16, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvrev32:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$src) - Complexity = 3
                  // Dst: (MVE_VREV32_16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$src)
/*118909*/      0, /*End of Scope*/
/*118910*/    /*SwitchType*/ 24, MVT::v8f16,// ->118936
/*118912*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*118914*/      OPC_EmitInteger, MVT::i32, 0, 
/*118917*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118920*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #3
/*118926*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV32_16), 0,
                    MVT::v8f16, 4/*#Ops*/, 0, 1, 2, 3, 
                // Src: (ARMvrev32:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$src) - Complexity = 3
                // Dst: (MVE_VREV32_16:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$src)
/*118936*/    0, // EndSwitchType
/*118937*/  /*SwitchOpcode*/ 69, TARGET_VAL(ARMISD::VREV16),// ->119009
/*118940*/    OPC_RecordChild0, // #0 = $Vm
/*118941*/    OPC_SwitchType /*2 cases */, 17, MVT::v8i8,// ->118961
/*118944*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*118946*/      OPC_EmitInteger, MVT::i32, 14, 
/*118949*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118952*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV16d8), 0,
                    MVT::v8i8, 3/*#Ops*/, 0, 1, 2, 
                // Src: (ARMvrev16:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm) - Complexity = 3
                // Dst: (VREV16d8:{ *:[v8i8] } DPR:{ *:[v8i8] }:$Vm)
/*118961*/    /*SwitchType*/ 45, MVT::v16i8,// ->119008
/*118963*/      OPC_Scope, 17, /*->118982*/ // 2 children in Scope
/*118965*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*118967*/        OPC_EmitInteger, MVT::i32, 14, 
/*118970*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118973*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VREV16q8), 0,
                      MVT::v16i8, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvrev16:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm) - Complexity = 3
                  // Dst: (VREV16q8:{ *:[v16i8] } QPR:{ *:[v16i8] }:$Vm)
/*118982*/      /*Scope*/ 24, /*->119007*/
/*118983*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*118985*/        OPC_EmitInteger, MVT::i32, 0, 
/*118988*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*118991*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #3
/*118997*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VREV16_8), 0,
                      MVT::v16i8, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvrev16:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$src) - Complexity = 3
                  // Dst: (MVE_VREV16_8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$src)
/*119007*/      0, /*End of Scope*/
/*119008*/    0, // EndSwitchType
/*119009*/  /*SwitchOpcode*/ 20, TARGET_VAL(ARMISD::VTBL1),// ->119032
/*119012*/    OPC_RecordChild0, // #0 = $Vn
/*119013*/    OPC_RecordChild1, // #1 = $Vm
/*119014*/    OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*119016*/    OPC_EmitInteger, MVT::i32, 14, 
/*119019*/    OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*119022*/    OPC_MorphNodeTo1, TARGET_VAL(ARM::VTBL1), 0,
                  MVT::v8i8, 4/*#Ops*/, 0, 1, 2, 3, 
              // Src: (NEONvtbl1:{ *:[v8i8] } VecListOneD:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm) - Complexity = 3
              // Dst: (VTBL1:{ *:[v8i8] } VecListOneD:{ *:[v8i8] }:$Vn, DPR:{ *:[v8i8] }:$Vm)
/*119032*/  /*SwitchOpcode*/ 20|128,1/*148*/, TARGET_VAL(ISD::CONCAT_VECTORS),// ->119184
/*119036*/    OPC_RecordChild0, // #0 = $Dn
/*119037*/    OPC_RecordChild1, // #1 = $Dm
/*119038*/    OPC_SwitchType /*6 cases */, 22, MVT::v2i64,// ->119063
/*119041*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*119043*/      OPC_EmitInteger, MVT::i32, ARM::QPRRegClassID,
/*119046*/      OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/*119049*/      OPC_EmitInteger, MVT::i32, ARM::dsub_1,
/*119052*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                    MVT::v2i64, 5/*#Ops*/, 2, 0, 3, 1, 4, 
                // Src: (concat_vectors:{ *:[v2i64] } DPR:{ *:[v1i64] }:$Dn, DPR:{ *:[v1i64] }:$Dm) - Complexity = 3
                // Dst: (REG_SEQUENCE:{ *:[v2i64] } QPR:{ *:[i32] }, DPR:{ *:[v1i64] }:$Dn, dsub_0:{ *:[i32] }, DPR:{ *:[v1i64] }:$Dm, dsub_1:{ *:[i32] })
/*119063*/    /*SwitchType*/ 22, MVT::v4i32,// ->119087
/*119065*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*119067*/      OPC_EmitInteger, MVT::i32, ARM::QPRRegClassID,
/*119070*/      OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/*119073*/      OPC_EmitInteger, MVT::i32, ARM::dsub_1,
/*119076*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                    MVT::v4i32, 5/*#Ops*/, 2, 0, 3, 1, 4, 
                // Src: (concat_vectors:{ *:[v4i32] } DPR:{ *:[v2i32] }:$Dn, DPR:{ *:[v2i32] }:$Dm) - Complexity = 3
                // Dst: (REG_SEQUENCE:{ *:[v4i32] } QPR:{ *:[i32] }, DPR:{ *:[v2i32] }:$Dn, dsub_0:{ *:[i32] }, DPR:{ *:[v2i32] }:$Dm, dsub_1:{ *:[i32] })
/*119087*/    /*SwitchType*/ 22, MVT::v8i16,// ->119111
/*119089*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*119091*/      OPC_EmitInteger, MVT::i32, ARM::QPRRegClassID,
/*119094*/      OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/*119097*/      OPC_EmitInteger, MVT::i32, ARM::dsub_1,
/*119100*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                    MVT::v8i16, 5/*#Ops*/, 2, 0, 3, 1, 4, 
                // Src: (concat_vectors:{ *:[v8i16] } DPR:{ *:[v4i16] }:$Dn, DPR:{ *:[v4i16] }:$Dm) - Complexity = 3
                // Dst: (REG_SEQUENCE:{ *:[v8i16] } QPR:{ *:[i32] }, DPR:{ *:[v4i16] }:$Dn, dsub_0:{ *:[i32] }, DPR:{ *:[v4i16] }:$Dm, dsub_1:{ *:[i32] })
/*119111*/    /*SwitchType*/ 22, MVT::v16i8,// ->119135
/*119113*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*119115*/      OPC_EmitInteger, MVT::i32, ARM::QPRRegClassID,
/*119118*/      OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/*119121*/      OPC_EmitInteger, MVT::i32, ARM::dsub_1,
/*119124*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                    MVT::v16i8, 5/*#Ops*/, 2, 0, 3, 1, 4, 
                // Src: (concat_vectors:{ *:[v16i8] } DPR:{ *:[v8i8] }:$Dn, DPR:{ *:[v8i8] }:$Dm) - Complexity = 3
                // Dst: (REG_SEQUENCE:{ *:[v16i8] } QPR:{ *:[i32] }, DPR:{ *:[v8i8] }:$Dn, dsub_0:{ *:[i32] }, DPR:{ *:[v8i8] }:$Dm, dsub_1:{ *:[i32] })
/*119135*/    /*SwitchType*/ 22, MVT::v4f32,// ->119159
/*119137*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*119139*/      OPC_EmitInteger, MVT::i32, ARM::QPRRegClassID,
/*119142*/      OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/*119145*/      OPC_EmitInteger, MVT::i32, ARM::dsub_1,
/*119148*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                    MVT::v4f32, 5/*#Ops*/, 2, 0, 3, 1, 4, 
                // Src: (concat_vectors:{ *:[v4f32] } DPR:{ *:[v2f32] }:$Dn, DPR:{ *:[v2f32] }:$Dm) - Complexity = 3
                // Dst: (REG_SEQUENCE:{ *:[v4f32] } QPR:{ *:[i32] }, DPR:{ *:[v2f32] }:$Dn, dsub_0:{ *:[i32] }, DPR:{ *:[v2f32] }:$Dm, dsub_1:{ *:[i32] })
/*119159*/    /*SwitchType*/ 22, MVT::v8f16,// ->119183
/*119161*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*119163*/      OPC_EmitInteger, MVT::i32, ARM::QPRRegClassID,
/*119166*/      OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/*119169*/      OPC_EmitInteger, MVT::i32, ARM::dsub_1,
/*119172*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                    MVT::v8f16, 5/*#Ops*/, 2, 0, 3, 1, 4, 
                // Src: (concat_vectors:{ *:[v8f16] } DPR:{ *:[v4f16] }:$Dn, DPR:{ *:[v4f16] }:$Dm) - Complexity = 3
                // Dst: (REG_SEQUENCE:{ *:[v8f16] } QPR:{ *:[i32] }, DPR:{ *:[v4f16] }:$Dn, dsub_0:{ *:[i32] }, DPR:{ *:[v4f16] }:$Dm, dsub_1:{ *:[i32] })
/*119183*/    0, // EndSwitchType
/*119184*/  /*SwitchOpcode*/ 85, TARGET_VAL(ISD::UADDSAT),// ->119272
/*119187*/    OPC_RecordChild0, // #0 = $Qm
/*119188*/    OPC_RecordChild1, // #1 = $Qn
/*119189*/    OPC_SwitchType /*3 cases */, 25, MVT::v16i8,// ->119217
/*119192*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*119194*/      OPC_EmitInteger, MVT::i32, 0, 
/*119197*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*119200*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*119206*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VQADDu8), 0,
                    MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (uaddsat:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qm, MQPR:{ *:[v16i8] }:$Qn) - Complexity = 3
                // Dst: (MVE_VQADDu8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qm, MQPR:{ *:[v16i8] }:$Qn)
/*119217*/    /*SwitchType*/ 25, MVT::v8i16,// ->119244
/*119219*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*119221*/      OPC_EmitInteger, MVT::i32, 0, 
/*119224*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*119227*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*119233*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VQADDu16), 0,
                    MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (uaddsat:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qm, MQPR:{ *:[v8i16] }:$Qn) - Complexity = 3
                // Dst: (MVE_VQADDu16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qm, MQPR:{ *:[v8i16] }:$Qn)
/*119244*/    /*SwitchType*/ 25, MVT::v4i32,// ->119271
/*119246*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*119248*/      OPC_EmitInteger, MVT::i32, 0, 
/*119251*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*119254*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*119260*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VQADDu32), 0,
                    MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (uaddsat:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$Qm, MQPR:{ *:[v4i32] }:$Qn) - Complexity = 3
                // Dst: (MVE_VQADDu32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$Qm, MQPR:{ *:[v4i32] }:$Qn)
/*119271*/    0, // EndSwitchType
/*119272*/  /*SwitchOpcode*/ 85, TARGET_VAL(ISD::USUBSAT),// ->119360
/*119275*/    OPC_RecordChild0, // #0 = $Qm
/*119276*/    OPC_RecordChild1, // #1 = $Qn
/*119277*/    OPC_SwitchType /*3 cases */, 25, MVT::v16i8,// ->119305
/*119280*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*119282*/      OPC_EmitInteger, MVT::i32, 0, 
/*119285*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*119288*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*119294*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VQSUBu8), 0,
                    MVT::v16i8, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (usubsat:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qm, MQPR:{ *:[v16i8] }:$Qn) - Complexity = 3
                // Dst: (MVE_VQSUBu8:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$Qm, MQPR:{ *:[v16i8] }:$Qn)
/*119305*/    /*SwitchType*/ 25, MVT::v8i16,// ->119332
/*119307*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*119309*/      OPC_EmitInteger, MVT::i32, 0, 
/*119312*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*119315*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*119321*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VQSUBu16), 0,
                    MVT::v8i16, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (usubsat:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qm, MQPR:{ *:[v8i16] }:$Qn) - Complexity = 3
                // Dst: (MVE_VQSUBu16:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$Qm, MQPR:{ *:[v8i16] }:$Qn)
/*119332*/    /*SwitchType*/ 25, MVT::v4i32,// ->119359
/*119334*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*119336*/      OPC_EmitInteger, MVT::i32, 0, 
/*119339*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*119342*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #4
/*119348*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VQSUBu32), 0,
                    MVT::v4i32, 5/*#Ops*/, 0, 1, 2, 3, 4, 
                // Src: (usubsat:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$Qm, MQPR:{ *:[v4i32] }:$Qn) - Complexity = 3
                // Dst: (MVE_VQSUBu32:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$Qm, MQPR:{ *:[v4i32] }:$Qn)
/*119359*/    0, // EndSwitchType
/*119360*/  /*SwitchOpcode*/ 54|128,3/*438*/, TARGET_VAL(ISD::VSELECT),// ->119802
/*119364*/    OPC_RecordChild0, // #0 = $pred
/*119365*/    OPC_Scope, 21, /*->119388*/ // 6 children in Scope
/*119367*/      OPC_CheckChild0Type, MVT::v16i1,
/*119369*/      OPC_RecordChild1, // #1 = $v1
/*119370*/      OPC_RecordChild2, // #2 = $v2
/*119371*/      OPC_CheckType, MVT::v16i8,
/*119373*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*119375*/      OPC_EmitInteger, MVT::i32, 0, 
/*119378*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPSEL), 0,
                    MVT::v16i8, 4/*#Ops*/, 1, 2, 3, 0, 
                // Src: (vselect:{ *:[v16i8] } VCCR:{ *:[v16i1] }:$pred, MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2) - Complexity = 3
                // Dst: (MVE_VPSEL:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 0:{ *:[i32] }, VCCR:{ *:[v16i1] }:$pred)
/*119388*/    /*Scope*/ 40, /*->119429*/
/*119389*/      OPC_CheckChild0Type, MVT::v8i1,
/*119391*/      OPC_RecordChild1, // #1 = $v1
/*119392*/      OPC_RecordChild2, // #2 = $v2
/*119393*/      OPC_SwitchType /*2 cases */, 15, MVT::v8i16,// ->119411
/*119396*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*119398*/        OPC_EmitInteger, MVT::i32, 0, 
/*119401*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPSEL), 0,
                      MVT::v8i16, 4/*#Ops*/, 1, 2, 3, 0, 
                  // Src: (vselect:{ *:[v8i16] } VCCR:{ *:[v8i1] }:$pred, MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2) - Complexity = 3
                  // Dst: (MVE_VPSEL:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 0:{ *:[i32] }, VCCR:{ *:[v8i1] }:$pred)
/*119411*/      /*SwitchType*/ 15, MVT::v8f16,// ->119428
/*119413*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*119415*/        OPC_EmitInteger, MVT::i32, 0, 
/*119418*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPSEL), 0,
                      MVT::v8f16, 4/*#Ops*/, 1, 2, 3, 0, 
                  // Src: (vselect:{ *:[v8f16] } VCCR:{ *:[v8i1] }:$pred, MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2) - Complexity = 3
                  // Dst: (MVE_VPSEL:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 0:{ *:[i32] }, VCCR:{ *:[v8i1] }:$pred)
/*119428*/      0, // EndSwitchType
/*119429*/    /*Scope*/ 40, /*->119470*/
/*119430*/      OPC_CheckChild0Type, MVT::v4i1,
/*119432*/      OPC_RecordChild1, // #1 = $v1
/*119433*/      OPC_RecordChild2, // #2 = $v2
/*119434*/      OPC_SwitchType /*2 cases */, 15, MVT::v4i32,// ->119452
/*119437*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*119439*/        OPC_EmitInteger, MVT::i32, 0, 
/*119442*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPSEL), 0,
                      MVT::v4i32, 4/*#Ops*/, 1, 2, 3, 0, 
                  // Src: (vselect:{ *:[v4i32] } VCCR:{ *:[v4i1] }:$pred, MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2) - Complexity = 3
                  // Dst: (MVE_VPSEL:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 0:{ *:[i32] }, VCCR:{ *:[v4i1] }:$pred)
/*119452*/      /*SwitchType*/ 15, MVT::v4f32,// ->119469
/*119454*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*119456*/        OPC_EmitInteger, MVT::i32, 0, 
/*119459*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPSEL), 0,
                      MVT::v4f32, 4/*#Ops*/, 1, 2, 3, 0, 
                  // Src: (vselect:{ *:[v4f32] } VCCR:{ *:[v4i1] }:$pred, MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2) - Complexity = 3
                  // Dst: (MVE_VPSEL:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 0:{ *:[i32] }, VCCR:{ *:[v4i1] }:$pred)
/*119469*/      0, // EndSwitchType
/*119470*/    /*Scope*/ 66, /*->119537*/
/*119471*/      OPC_CheckChild0Type, MVT::v16i8,
/*119473*/      OPC_RecordChild1, // #1 = $v1
/*119474*/      OPC_RecordChild2, // #2 = $v2
/*119475*/      OPC_CheckType, MVT::v16i8,
/*119477*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*119479*/      OPC_EmitInteger, MVT::i32, 0, 
/*119482*/      OPC_EmitInteger, MVT::i32, 0, 
/*119485*/      OPC_EmitInteger, MVT::i32, 0, 
/*119488*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*119491*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v4i32, 0/*#Ops*/,  // Results = #7
/*119497*/      OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi8), 0,
                    MVT::v16i8, 4/*#Ops*/, 4, 5, 6, 7,  // Results = #8
/*119507*/      OPC_EmitInteger, MVT::i32, 1, 
/*119510*/      OPC_EmitInteger, MVT::i32, 0, 
/*119513*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*119516*/      OPC_EmitNode1, TARGET_VAL(ARM::MVE_VCMPi8), 0,
                    MVT::i32, 5/*#Ops*/, 0, 8, 9, 10, 11,  // Results = #12
/*119527*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPSEL), 0,
                    MVT::v16i8, 4/*#Ops*/, 1, 2, 3, 12, 
                // Src: (vselect:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$pred, MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2) - Complexity = 3
                // Dst: (MVE_VPSEL:{ *:[v16i8] } MQPR:{ *:[v16i8] }:$v1, MQPR:{ *:[v16i8] }:$v2, 0:{ *:[i32] }, (MVE_VCMPi8:{ *:[i32] } MQPR:{ *:[v16i8] }:$pred, (MVE_VMOVimmi8:{ *:[v16i8] } 0:{ *:[i32] }), 1:{ *:[i32] }))
/*119537*/    /*Scope*/ 2|128,1/*130*/, /*->119669*/
/*119539*/      OPC_CheckChild0Type, MVT::v8i16,
/*119541*/      OPC_RecordChild1, // #1 = $v1
/*119542*/      OPC_RecordChild2, // #2 = $v2
/*119543*/      OPC_SwitchType /*2 cases */, 60, MVT::v8i16,// ->119606
/*119546*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*119548*/        OPC_EmitInteger, MVT::i32, 0, 
/*119551*/        OPC_EmitInteger, MVT::i32, 0, 
/*119554*/        OPC_EmitInteger, MVT::i32, 0, 
/*119557*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*119560*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #7
/*119566*/        OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi16), 0,
                      MVT::v16i8, 4/*#Ops*/, 4, 5, 6, 7,  // Results = #8
/*119576*/        OPC_EmitInteger, MVT::i32, 1, 
/*119579*/        OPC_EmitInteger, MVT::i32, 0, 
/*119582*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*119585*/        OPC_EmitNode1, TARGET_VAL(ARM::MVE_VCMPi16), 0,
                      MVT::i32, 5/*#Ops*/, 0, 8, 9, 10, 11,  // Results = #12
/*119596*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPSEL), 0,
                      MVT::v8i16, 4/*#Ops*/, 1, 2, 3, 12, 
                  // Src: (vselect:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$pred, MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2) - Complexity = 3
                  // Dst: (MVE_VPSEL:{ *:[v8i16] } MQPR:{ *:[v8i16] }:$v1, MQPR:{ *:[v8i16] }:$v2, 0:{ *:[i32] }, (MVE_VCMPi16:{ *:[i32] } MQPR:{ *:[v8i16] }:$pred, (MVE_VMOVimmi16:{ *:[v16i8] } 0:{ *:[i32] }), 1:{ *:[i32] }))
/*119606*/      /*SwitchType*/ 60, MVT::v8f16,// ->119668
/*119608*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*119610*/        OPC_EmitInteger, MVT::i32, 0, 
/*119613*/        OPC_EmitInteger, MVT::i32, 0, 
/*119616*/        OPC_EmitInteger, MVT::i32, 0, 
/*119619*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*119622*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #7
/*119628*/        OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi16), 0,
                      MVT::v16i8, 4/*#Ops*/, 4, 5, 6, 7,  // Results = #8
/*119638*/        OPC_EmitInteger, MVT::i32, 1, 
/*119641*/        OPC_EmitInteger, MVT::i32, 0, 
/*119644*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*119647*/        OPC_EmitNode1, TARGET_VAL(ARM::MVE_VCMPi16), 0,
                      MVT::i32, 5/*#Ops*/, 0, 8, 9, 10, 11,  // Results = #12
/*119658*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPSEL), 0,
                      MVT::v8f16, 4/*#Ops*/, 1, 2, 3, 12, 
                  // Src: (vselect:{ *:[v8f16] } MQPR:{ *:[v8i16] }:$pred, MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2) - Complexity = 3
                  // Dst: (MVE_VPSEL:{ *:[v8f16] } MQPR:{ *:[v8f16] }:$v1, MQPR:{ *:[v8f16] }:$v2, 0:{ *:[i32] }, (MVE_VCMPi16:{ *:[i32] } MQPR:{ *:[v8i16] }:$pred, (MVE_VMOVimmi16:{ *:[v16i8] } 0:{ *:[i32] }), 1:{ *:[i32] }))
/*119668*/      0, // EndSwitchType
/*119669*/    /*Scope*/ 2|128,1/*130*/, /*->119801*/
/*119671*/      OPC_CheckChild0Type, MVT::v4i32,
/*119673*/      OPC_RecordChild1, // #1 = $v1
/*119674*/      OPC_RecordChild2, // #2 = $v2
/*119675*/      OPC_SwitchType /*2 cases */, 60, MVT::v4i32,// ->119738
/*119678*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*119680*/        OPC_EmitInteger, MVT::i32, 0, 
/*119683*/        OPC_EmitInteger, MVT::i32, 0, 
/*119686*/        OPC_EmitInteger, MVT::i32, 0, 
/*119689*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*119692*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #7
/*119698*/        OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi32), 0,
                      MVT::v16i8, 4/*#Ops*/, 4, 5, 6, 7,  // Results = #8
/*119708*/        OPC_EmitInteger, MVT::i32, 1, 
/*119711*/        OPC_EmitInteger, MVT::i32, 0, 
/*119714*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*119717*/        OPC_EmitNode1, TARGET_VAL(ARM::MVE_VCMPi32), 0,
                      MVT::i32, 5/*#Ops*/, 0, 8, 9, 10, 11,  // Results = #12
/*119728*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPSEL), 0,
                      MVT::v4i32, 4/*#Ops*/, 1, 2, 3, 12, 
                  // Src: (vselect:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$pred, MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2) - Complexity = 3
                  // Dst: (MVE_VPSEL:{ *:[v4i32] } MQPR:{ *:[v4i32] }:$v1, MQPR:{ *:[v4i32] }:$v2, 0:{ *:[i32] }, (MVE_VCMPi32:{ *:[i32] } MQPR:{ *:[v4i32] }:$pred, (MVE_VMOVimmi32:{ *:[v16i8] } 0:{ *:[i32] }), 1:{ *:[i32] }))
/*119738*/      /*SwitchType*/ 60, MVT::v4f32,// ->119800
/*119740*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*119742*/        OPC_EmitInteger, MVT::i32, 0, 
/*119745*/        OPC_EmitInteger, MVT::i32, 0, 
/*119748*/        OPC_EmitInteger, MVT::i32, 0, 
/*119751*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*119754*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #7
/*119760*/        OPC_EmitNode1, TARGET_VAL(ARM::MVE_VMOVimmi32), 0,
                      MVT::v16i8, 4/*#Ops*/, 4, 5, 6, 7,  // Results = #8
/*119770*/        OPC_EmitInteger, MVT::i32, 1, 
/*119773*/        OPC_EmitInteger, MVT::i32, 0, 
/*119776*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*119779*/        OPC_EmitNode1, TARGET_VAL(ARM::MVE_VCMPi32), 0,
                      MVT::i32, 5/*#Ops*/, 0, 8, 9, 10, 11,  // Results = #12
/*119790*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VPSEL), 0,
                      MVT::v4f32, 4/*#Ops*/, 1, 2, 3, 12, 
                  // Src: (vselect:{ *:[v4f32] } MQPR:{ *:[v4i32] }:$pred, MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2) - Complexity = 3
                  // Dst: (MVE_VPSEL:{ *:[v4f32] } MQPR:{ *:[v4f32] }:$v1, MQPR:{ *:[v4f32] }:$v2, 0:{ *:[i32] }, (MVE_VCMPi32:{ *:[i32] } MQPR:{ *:[v4i32] }:$pred, (MVE_VMOVimmi32:{ *:[v16i8] } 0:{ *:[i32] }), 1:{ *:[i32] }))
/*119800*/      0, // EndSwitchType
/*119801*/    0, /*End of Scope*/
/*119802*/  /*SwitchOpcode*/ 10|128,4/*522*/, TARGET_VAL(ISD::SCALAR_TO_VECTOR),// ->120328
/*119806*/    OPC_RecordChild0, // #0 = $src
/*119807*/    OPC_Scope, 10|128,3/*394*/, /*->120204*/ // 4 children in Scope
/*119810*/      OPC_CheckChild0Type, MVT::i32,
/*119812*/      OPC_SwitchType /*8 cases */, 28, MVT::v8i8,// ->119843
/*119815*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*119817*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v8i8, 0/*#Ops*/,  // Results = #1
/*119823*/        OPC_EmitInteger, MVT::i32, 0, 
/*119826*/        OPC_EmitInteger, MVT::i32, 14, 
/*119829*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*119832*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSETLNi8), 0,
                      MVT::v8i8, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (scalar_to_vector:{ *:[v8i8] } GPR:{ *:[i32] }:$src) - Complexity = 3
                  // Dst: (VSETLNi8:{ *:[v8i8] } (IMPLICIT_DEF:{ *:[v8i8] }), GPR:{ *:[i32] }:$src, 0:{ *:[i32] })
/*119843*/      /*SwitchType*/ 28, MVT::v4i16,// ->119873
/*119845*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*119847*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i16, 0/*#Ops*/,  // Results = #1
/*119853*/        OPC_EmitInteger, MVT::i32, 0, 
/*119856*/        OPC_EmitInteger, MVT::i32, 14, 
/*119859*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*119862*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSETLNi16), 0,
                      MVT::v4i16, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (scalar_to_vector:{ *:[v4i16] } GPR:{ *:[i32] }:$src) - Complexity = 3
                  // Dst: (VSETLNi16:{ *:[v4i16] } (IMPLICIT_DEF:{ *:[v4i16] }), GPR:{ *:[i32] }:$src, 0:{ *:[i32] })
/*119873*/      /*SwitchType*/ 28, MVT::v2i32,// ->119903
/*119875*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*119877*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v2i32, 0/*#Ops*/,  // Results = #1
/*119883*/        OPC_EmitInteger, MVT::i32, 0, 
/*119886*/        OPC_EmitInteger, MVT::i32, 14, 
/*119889*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*119892*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VSETLNi32), 0,
                      MVT::v2i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (scalar_to_vector:{ *:[v2i32] } GPR:{ *:[i32] }:$src) - Complexity = 3
                  // Dst: (VSETLNi32:{ *:[v2i32] } (IMPLICIT_DEF:{ *:[v2i32] }), GPR:{ *:[i32] }:$src, 0:{ *:[i32] })
/*119903*/      /*SwitchType*/ 78, MVT::v16i8,// ->119983
/*119905*/        OPC_Scope, 28, /*->119935*/ // 2 children in Scope
/*119907*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*119909*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v16i8, 0/*#Ops*/,  // Results = #1
/*119915*/          OPC_EmitInteger, MVT::i32, 0, 
/*119918*/          OPC_EmitInteger, MVT::i32, 14, 
/*119921*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*119924*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOV_to_lane_8), 0,
                        MVT::v16i8, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                    // Src: (scalar_to_vector:{ *:[v16i8] } GPR:{ *:[i32] }:$src) - Complexity = 3
                    // Dst: (MVE_VMOV_to_lane_8:{ *:[v16i8] } (IMPLICIT_DEF:{ *:[v16i8] }), rGPR:{ *:[i32] }:$src, 0:{ *:[i32] })
/*119935*/        /*Scope*/ 46, /*->119982*/
/*119936*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*119938*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v16i8, 0/*#Ops*/,  // Results = #1
/*119944*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v8i8, 0/*#Ops*/,  // Results = #2
/*119950*/          OPC_EmitInteger, MVT::i32, 0, 
/*119953*/          OPC_EmitInteger, MVT::i32, 14, 
/*119956*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*119959*/          OPC_EmitNode1, TARGET_VAL(ARM::VSETLNi8), 0,
                        MVT::f64, 5/*#Ops*/, 2, 0, 3, 4, 5,  // Results = #6
/*119970*/          OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/*119973*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v16i8, 3/*#Ops*/, 1, 6, 7, 
                    // Src: (scalar_to_vector:{ *:[v16i8] } GPR:{ *:[i32] }:$src) - Complexity = 3
                    // Dst: (INSERT_SUBREG:{ *:[v16i8] } (IMPLICIT_DEF:{ *:[v16i8] }), (VSETLNi8:{ *:[f64] } (IMPLICIT_DEF:{ *:[v8i8] }), GPR:{ *:[i32] }:$src, 0:{ *:[i32] }), dsub_0:{ *:[i32] })
/*119982*/        0, /*End of Scope*/
/*119983*/      /*SwitchType*/ 78, MVT::v8i16,// ->120063
/*119985*/        OPC_Scope, 28, /*->120015*/ // 2 children in Scope
/*119987*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*119989*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v8i16, 0/*#Ops*/,  // Results = #1
/*119995*/          OPC_EmitInteger, MVT::i32, 0, 
/*119998*/          OPC_EmitInteger, MVT::i32, 14, 
/*120001*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*120004*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOV_to_lane_16), 0,
                        MVT::v8i16, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                    // Src: (scalar_to_vector:{ *:[v8i16] } GPR:{ *:[i32] }:$src) - Complexity = 3
                    // Dst: (MVE_VMOV_to_lane_16:{ *:[v8i16] } (IMPLICIT_DEF:{ *:[v8i16] }), rGPR:{ *:[i32] }:$src, 0:{ *:[i32] })
/*120015*/        /*Scope*/ 46, /*->120062*/
/*120016*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*120018*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v8i16, 0/*#Ops*/,  // Results = #1
/*120024*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i16, 0/*#Ops*/,  // Results = #2
/*120030*/          OPC_EmitInteger, MVT::i32, 0, 
/*120033*/          OPC_EmitInteger, MVT::i32, 14, 
/*120036*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*120039*/          OPC_EmitNode1, TARGET_VAL(ARM::VSETLNi16), 0,
                        MVT::f64, 5/*#Ops*/, 2, 0, 3, 4, 5,  // Results = #6
/*120050*/          OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/*120053*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v8i16, 3/*#Ops*/, 1, 6, 7, 
                    // Src: (scalar_to_vector:{ *:[v8i16] } GPR:{ *:[i32] }:$src) - Complexity = 3
                    // Dst: (INSERT_SUBREG:{ *:[v8i16] } (IMPLICIT_DEF:{ *:[v8i16] }), (VSETLNi16:{ *:[f64] } (IMPLICIT_DEF:{ *:[v4i16] }), GPR:{ *:[i32] }:$src, 0:{ *:[i32] }), dsub_0:{ *:[i32] })
/*120062*/        0, /*End of Scope*/
/*120063*/      /*SwitchType*/ 78, MVT::v4i32,// ->120143
/*120065*/        OPC_Scope, 28, /*->120095*/ // 2 children in Scope
/*120067*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*120069*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #1
/*120075*/          OPC_EmitInteger, MVT::i32, 0, 
/*120078*/          OPC_EmitInteger, MVT::i32, 14, 
/*120081*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*120084*/          OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOV_to_lane_32), 0,
                        MVT::v4i32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                    // Src: (scalar_to_vector:{ *:[v4i32] } GPR:{ *:[i32] }:$src) - Complexity = 3
                    // Dst: (MVE_VMOV_to_lane_32:{ *:[v4i32] } (IMPLICIT_DEF:{ *:[v4i32] }), rGPR:{ *:[i32] }:$src, 0:{ *:[i32] })
/*120095*/        /*Scope*/ 46, /*->120142*/
/*120096*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*120098*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4i32, 0/*#Ops*/,  // Results = #1
/*120104*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v2i32, 0/*#Ops*/,  // Results = #2
/*120110*/          OPC_EmitInteger, MVT::i32, 0, 
/*120113*/          OPC_EmitInteger, MVT::i32, 14, 
/*120116*/          OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*120119*/          OPC_EmitNode1, TARGET_VAL(ARM::VSETLNi32), 0,
                        MVT::f64, 5/*#Ops*/, 2, 0, 3, 4, 5,  // Results = #6
/*120130*/          OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/*120133*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v4i32, 3/*#Ops*/, 1, 6, 7, 
                    // Src: (scalar_to_vector:{ *:[v4i32] } GPR:{ *:[i32] }:$src) - Complexity = 3
                    // Dst: (INSERT_SUBREG:{ *:[v4i32] } (IMPLICIT_DEF:{ *:[v4i32] }), (VSETLNi32:{ *:[f64] } (IMPLICIT_DEF:{ *:[v2i32] }), GPR:{ *:[i32] }:$src, 0:{ *:[i32] }), dsub_0:{ *:[i32] })
/*120142*/        0, /*End of Scope*/
/*120143*/      /*SwitchType*/ 28, MVT::v4f32,// ->120173
/*120145*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*120147*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4f32, 0/*#Ops*/,  // Results = #1
/*120153*/        OPC_EmitInteger, MVT::i32, 0, 
/*120156*/        OPC_EmitInteger, MVT::i32, 14, 
/*120159*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*120162*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOV_to_lane_32), 0,
                      MVT::v4f32, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (scalar_to_vector:{ *:[v4f32] } GPR:{ *:[i32] }:$src) - Complexity = 3
                  // Dst: (MVE_VMOV_to_lane_32:{ *:[v4f32] } (IMPLICIT_DEF:{ *:[v4f32] }), rGPR:{ *:[i32] }:$src, 0:{ *:[i32] })
/*120173*/      /*SwitchType*/ 28, MVT::v8f16,// ->120203
/*120175*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*120177*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v8f16, 0/*#Ops*/,  // Results = #1
/*120183*/        OPC_EmitInteger, MVT::i32, 0, 
/*120186*/        OPC_EmitInteger, MVT::i32, 14, 
/*120189*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*120192*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOV_to_lane_16), 0,
                      MVT::v8f16, 5/*#Ops*/, 1, 0, 2, 3, 4, 
                  // Src: (scalar_to_vector:{ *:[v8f16] } GPR:{ *:[i32] }:$src) - Complexity = 3
                  // Dst: (MVE_VMOV_to_lane_16:{ *:[v8f16] } (IMPLICIT_DEF:{ *:[v8f16] }), rGPR:{ *:[i32] }:$src, 0:{ *:[i32] })
/*120203*/      0, // EndSwitchType
/*120204*/    /*Scope*/ 72, /*->120277*/
/*120205*/      OPC_CheckChild0Type, MVT::f32,
/*120207*/      OPC_SwitchType /*2 cases */, 20, MVT::v2f32,// ->120230
/*120210*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*120212*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v2f32, 0/*#Ops*/,  // Results = #1
/*120218*/        OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/*120221*/        OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                      MVT::v2f32, 3/*#Ops*/, 1, 0, 2, 
                  // Src: (scalar_to_vector:{ *:[v2f32] } SPR:{ *:[f32] }:$src) - Complexity = 3
                  // Dst: (INSERT_SUBREG:{ *:[v2f32] } (IMPLICIT_DEF:{ *:[v2f32] }), SPR:{ *:[f32] }:$src, ssub_0:{ *:[i32] })
/*120230*/      /*SwitchType*/ 44, MVT::v4f32,// ->120276
/*120232*/        OPC_Scope, 20, /*->120254*/ // 2 children in Scope
/*120234*/          OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*120236*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4f32, 0/*#Ops*/,  // Results = #1
/*120242*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/*120245*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v4f32, 3/*#Ops*/, 1, 0, 2, 
                    // Src: (scalar_to_vector:{ *:[v4f32] } SPR:{ *:[f32] }:$src) - Complexity = 3
                    // Dst: (INSERT_SUBREG:{ *:[v4f32] } (IMPLICIT_DEF:{ *:[v4f32] }), SPR:{ *:[f32] }:$src, ssub_0:{ *:[i32] })
/*120254*/        /*Scope*/ 20, /*->120275*/
/*120255*/          OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*120257*/          OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                        MVT::v4f32, 0/*#Ops*/,  // Results = #1
/*120263*/          OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/*120266*/          OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                        MVT::v4f32, 3/*#Ops*/, 1, 0, 2, 
                    // Src: (scalar_to_vector:{ *:[v4f32] } SPR:{ *:[f32] }:$src) - Complexity = 3
                    // Dst: (INSERT_SUBREG:{ *:[v4f32] } (IMPLICIT_DEF:{ *:[v4f32] }), SPR:{ *:[f32] }:$src, ssub_0:{ *:[i32] })
/*120275*/        0, /*End of Scope*/
/*120276*/      0, // EndSwitchType
/*120277*/    /*Scope*/ 24, /*->120302*/
/*120278*/      OPC_CheckChild0Type, MVT::f64,
/*120280*/      OPC_CheckType, MVT::v2f64,
/*120282*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*120284*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v2f64, 0/*#Ops*/,  // Results = #1
/*120290*/      OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/*120293*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                    MVT::v2f64, 3/*#Ops*/, 1, 0, 2, 
                // Src: (scalar_to_vector:{ *:[v2f64] } DPR:{ *:[f64] }:$src) - Complexity = 3
                // Dst: (INSERT_SUBREG:{ *:[v2f64] } (IMPLICIT_DEF:{ *:[v2f64] }), DPR:{ *:[f64] }:$src, dsub_0:{ *:[i32] })
/*120302*/    /*Scope*/ 24, /*->120327*/
/*120303*/      OPC_CheckChild0Type, MVT::f16,
/*120305*/      OPC_CheckType, MVT::v8f16,
/*120307*/      OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*120309*/      OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                    MVT::v8f16, 0/*#Ops*/,  // Results = #1
/*120315*/      OPC_EmitInteger, MVT::i32, ARM::ssub_0,
/*120318*/      OPC_MorphNodeTo1, TARGET_VAL(TargetOpcode::INSERT_SUBREG), 0,
                    MVT::v8f16, 3/*#Ops*/, 1, 0, 2, 
                // Src: (scalar_to_vector:{ *:[v8f16] } HPR:{ *:[f16] }:$src) - Complexity = 3
                // Dst: (INSERT_SUBREG:{ *:[v8f16] } (IMPLICIT_DEF:{ *:[v8f16] }), HPR:{ *:[f16] }:$src, ssub_0:{ *:[i32] })
/*120327*/    0, /*End of Scope*/
/*120328*/  /*SwitchOpcode*/ 41, TARGET_VAL(ARMISD::VTBL2),// ->120372
/*120331*/    OPC_RecordChild0, // #0 = $Vn0
/*120332*/    OPC_RecordChild1, // #1 = $Vn1
/*120333*/    OPC_RecordChild2, // #2 = $Vm
/*120334*/    OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*120336*/    OPC_EmitInteger, MVT::i32, ARM::DPairRegClassID,
/*120339*/    OPC_EmitInteger, MVT::i32, ARM::dsub_0,
/*120342*/    OPC_EmitInteger, MVT::i32, ARM::dsub_1,
/*120345*/    OPC_EmitNode1, TARGET_VAL(TargetOpcode::REG_SEQUENCE), 0,
                  MVT::v16i8, 5/*#Ops*/, 3, 0, 4, 1, 5,  // Results = #6
/*120356*/    OPC_EmitInteger, MVT::i32, 14, 
/*120359*/    OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*120362*/    OPC_MorphNodeTo1, TARGET_VAL(ARM::VTBL2), 0,
                  MVT::v8i8, 4/*#Ops*/, 6, 2, 7, 8, 
              // Src: (NEONvtbl2:{ *:[v8i8] } v8i8:{ *:[v8i8] }:$Vn0, v8i8:{ *:[v8i8] }:$Vn1, v8i8:{ *:[v8i8] }:$Vm) - Complexity = 3
              // Dst: (VTBL2:{ *:[v8i8] } (REG_SEQUENCE:{ *:[v16i8] } DPair:{ *:[i32] }, v8i8:{ *:[v8i8] }:$Vn0, dsub_0:{ *:[i32] }, v8i8:{ *:[v8i8] }:$Vn1, dsub_1:{ *:[i32] }), v8i8:{ *:[v8i8] }:$Vm)
/*120372*/  /*SwitchOpcode*/ 74, TARGET_VAL(ARMISD::VMOVFPIMM),// ->120449
/*120375*/    OPC_RecordChild0, // #0 = $SIMM
/*120376*/    OPC_MoveChild0,
/*120377*/    OPC_CheckOpcode, TARGET_VAL(ISD::TargetConstant),
/*120380*/    OPC_MoveParent,
/*120381*/    OPC_SwitchType /*2 cases */, 17, MVT::v2f32,// ->120401
/*120384*/      OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*120386*/      OPC_EmitInteger, MVT::i32, 14, 
/*120389*/      OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*120392*/      OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVv2f32), 0,
                    MVT::v2f32, 3/*#Ops*/, 0, 1, 2, 
                // Src: (ARMvmovFPImm:{ *:[v2f32] } (timm:{ *:[i32] }):$SIMM) - Complexity = 6
                // Dst: (VMOVv2f32:{ *:[v2f32] } (timm:{ *:[i32] }):$SIMM)
/*120401*/    /*SwitchType*/ 45, MVT::v4f32,// ->120448
/*120403*/      OPC_Scope, 17, /*->120422*/ // 2 children in Scope
/*120405*/        OPC_CheckPatternPredicate, 7, // (Subtarget->hasNEON())
/*120407*/        OPC_EmitInteger, MVT::i32, 14, 
/*120410*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*120413*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::VMOVv4f32), 0,
                      MVT::v4f32, 3/*#Ops*/, 0, 1, 2, 
                  // Src: (ARMvmovFPImm:{ *:[v4f32] } (timm:{ *:[i32] }):$SIMM) - Complexity = 6
                  // Dst: (VMOVv4f32:{ *:[v4f32] } (timm:{ *:[i32] }):$SIMM)
/*120422*/      /*Scope*/ 24, /*->120447*/
/*120423*/        OPC_CheckPatternPredicate, 8, // (Subtarget->hasMVEIntegerOps())
/*120425*/        OPC_EmitInteger, MVT::i32, 0, 
/*120428*/        OPC_EmitRegister, MVT::i32, 0 /*zero_reg*/,
/*120431*/        OPC_EmitNode1, TARGET_VAL(TargetOpcode::IMPLICIT_DEF), 0,
                      MVT::v4i32, 0/*#Ops*/,  // Results = #3
/*120437*/        OPC_MorphNodeTo1, TARGET_VAL(ARM::MVE_VMOVimmf32), 0,
                      MVT::v4f32, 4/*#Ops*/, 0, 1, 2, 3, 
                  // Src: (ARMvmovFPImm:{ *:[v4f32] } (timm:{ *:[i32] }):$simm) - Complexity = 6
                  // Dst: (MVE_VMOVimmf32:{ *:[v4f32] } nImmVMOVF32:{ *:[i32] }:$simm)
/*120447*/      0, /*End of Scope*/
/*120448*/    0, // EndSwitchType
/*120449*/  0, // EndSwitchOpcode
    0
  }; // Total Array size is 120451 bytes

  // Opcode Histogram:
  // #OPC_Scope                                = 1161
  // #OPC_RecordNode                           = 54
  // #OPC_RecordChild                          = 2973
  // #OPC_RecordMemRef                         = 15
  // #OPC_CaptureGlueInput                     = 15
  // #OPC_MoveChild                            = 1496
  // #OPC_MoveParent                           = 2376
  // #OPC_CheckSame                            = 0
  // #OPC_CheckChildSame                       = 89
  // #OPC_CheckPatternPredicate                = 3858
  // #OPC_CheckPredicate                       = 1117
  // #OPC_CheckOpcode                          = 1321
  // #OPC_SwitchOpcode                         = 68
  // #OPC_CheckType                            = 1520
  // #OPC_SwitchType                           = 351
  // #OPC_CheckChildType                       = 1989
  // #OPC_CheckInteger                         = 31
  // #OPC_CheckChildInteger                    = 785
  // #OPC_CheckCondCode                        = 0
  // #OPC_CheckChild2CondCode                  = 0
  // #OPC_CheckValueType                       = 56
  // #OPC_CheckComplexPat                      = 656
  // #OPC_CheckAndImm                          = 82
  // #OPC_CheckOrImm                           = 1
  // #OPC_CheckImmAllOnesV                     = 0
  // #OPC_CheckImmAllZerosV                    = 0
  // #OPC_CheckFoldableChainNode               = 9
  // #OPC_EmitInteger                          = 4225
  // #OPC_EmitStringInteger                    = 506
  // #OPC_EmitRegister                         = 3745
  // #OPC_EmitConvertToTarget                  = 816
  // #OPC_EmitMergeInputChains                 = 682
  // #OPC_EmitCopyToReg                        = 24
  // #OPC_EmitNode                             = 1056
  // #OPC_EmitNodeXForm                        = 257
  // #OPC_CompleteMatch                        = 163
  // #OPC_MorphNodeTo                          = 3825

  #undef TARGET_VAL
  SelectCodeCommon(N, MatcherTable,sizeof(MatcherTable));
}
#endif // GET_DAGISEL_BODY

#ifdef GET_DAGISEL_DECL
bool CheckPatternPredicate(unsigned PredNo) const override;
#endif
#if defined(GET_DAGISEL_BODY) || DAGISEL_INLINE
bool DAGISEL_CLASS_COLONCOLON CheckPatternPredicate(unsigned PredNo) const
#if DAGISEL_INLINE
  override
#endif
{
  switch (PredNo) {
  default: llvm_unreachable("Invalid predicate in table?");
  case 0: return (Subtarget->hasV6Ops()) && (!Subtarget->isThumb());
  case 1: return (Subtarget->isThumb2());
  case 2: return (Subtarget->hasDSP()) && (Subtarget->isThumb2());
  case 3: return (Subtarget->hasV6T2Ops()) && (!Subtarget->isThumb());
  case 4: return (!Subtarget->isThumb());
  case 5: return (Subtarget->hasV8MBaselineOps()) && (Subtarget->isThumb());
  case 6: return (Subtarget->isThumb()) && (Subtarget->isThumb1Only());
  case 7: return (Subtarget->hasNEON());
  case 8: return (Subtarget->hasMVEIntegerOps());
  case 9: return (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps());
  case 10: return (Subtarget->hasDSP()) && (Subtarget->isThumb2()) && (Subtarget->useMulOps());
  case 11: return (Subtarget->hasV8MBaselineOps());
  case 12: return (Subtarget->hasV6Ops()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps());
  case 13: return (!Subtarget->isThumb()) && (!Subtarget->hasV6Ops());
  case 14: return (Subtarget->isThumb2()) && (Subtarget->useMulOps());
  case 15: return (Subtarget->hasAcquireRelease()) && (Subtarget->hasV7Clrex()) && (Subtarget->isThumb());
  case 16: return (Subtarget->hasV6Ops()) && (Subtarget->isThumb()) && (Subtarget->isThumb1Only());
  case 17: return (Subtarget->hasMVEFloatOps());
  case 18: return (Subtarget->hasCRC()) && (Subtarget->hasV8Ops()) && (!Subtarget->isThumb());
  case 19: return (Subtarget->hasCRC()) && (Subtarget->hasV8Ops()) && (Subtarget->isThumb2());
  case 20: return (Subtarget->hasV5TEOps()) && (!Subtarget->isThumb());
  case 21: return (Subtarget->hasFullFP16());
  case 22: return (Subtarget->hasFPARMv8Base());
  case 23: return (Subtarget->hasFP64()) && (Subtarget->hasFPARMv8Base());
  case 24: return (Subtarget->hasNEON()) && (Subtarget->hasV8Ops());
  case 25: return (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (Subtarget->hasV8Ops());
  case 26: return (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base());
  case 27: return (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base());
  case 28: return (Subtarget->hasNEON()) && (Subtarget->hasV8_1aOps());
  case 29: return (Subtarget->hasDotProd());
  case 30: return (Subtarget->hasFullFP16()) && (Subtarget->hasNEON());
  case 31: return (Subtarget->hasCrypto()) && (Subtarget->hasV8Ops());
  case 32: return (Subtarget->hasFP16()) && (Subtarget->hasNEON());
  case 33: return (Subtarget->hasFPRegs());
  case 34: return (Subtarget->hasNEON()) && (MF->getDataLayout().isLittleEndian());
  case 35: return (Subtarget->hasNEON()) && (MF->getDataLayout().isBigEndian());
  case 36: return (Subtarget->hasFPRegs16());
  case 37: return (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isLittleEndian());
  case 38: return (Subtarget->hasMVEIntegerOps()) && (MF->getDataLayout().isBigEndian());
  case 39: return (Subtarget->hasVFP2Base());
  case 40: return (!Subtarget->isThumb()) && (!Subtarget->hasV8Ops());
  case 41: return (Subtarget->isThumb2()) && (!Subtarget->hasV8Ops());
  case 42: return (Subtarget->isThumb()) && (Subtarget->isTargetWindows());
  case 43: return (Subtarget->isThumb());
  case 44: return (Subtarget->hasV6MOps()) && (Subtarget->isThumb());
  case 45: return (Subtarget->hasV7Ops()) && (!Subtarget->isThumb());
  case 46: return (Subtarget->hasDataBarrier()) && (!Subtarget->isThumb());
  case 47: return (Subtarget->hasDataBarrier()) && (Subtarget->isThumb());
  case 48: return (Subtarget->hasV6KOps()) && (!Subtarget->isThumb());
  case 49: return (Subtarget->hasV7Clrex()) && (Subtarget->isThumb());
  case 50: return (Subtarget->hasMPExtension()) && (Subtarget->hasV7Ops()) && (Subtarget->isThumb2());
  case 51: return (Subtarget->hasMPExtension()) && (Subtarget->hasV7Ops()) && (!Subtarget->isThumb());
  case 52: return (Subtarget->hasV7Ops()) && (Subtarget->isThumb2());
  case 53: return (Subtarget->hasV8_1MMainlineOps());
  case 54: return (Subtarget->hasFPRegs64());
  case 55: return (!Subtarget->useMovt() || !Subtarget->allowPositionIndependentMovt()) && (!Subtarget->isThumb());
  case 56: return (!Subtarget->isThumb()) && (Subtarget->useMovt() && Subtarget->allowPositionIndependentMovt());
  case 57: return (MF->getDataLayout().isLittleEndian()) && (Subtarget->isThumb()) && (Subtarget->isThumb1Only());
  case 58: return (Subtarget->hasAcquireRelease()) && (Subtarget->hasV7Clrex()) && (!Subtarget->isThumb());
  case 59: return (Subtarget->hasV6T2Ops()) && (Subtarget->isThumb2());
  case 60: return (Subtarget->hasV5TOps()) && (!Subtarget->isThumb());
  case 61: return (!Subtarget->isThumb()) && (!Subtarget->hasV6Ops()) && (Subtarget->useMulOps());
  case 62: return (Subtarget->hasV6T2Ops()) && (!Subtarget->isThumb()) && (Subtarget->useMulOps());
  case 63: return (Subtarget->isThumb1Only());
  case 64: return (!Subtarget->isMClass()) && (Subtarget->isThumb2());
  case 65: return (Subtarget->hasMVEIntegerOps()) && (Subtarget->hasV8_1MMainlineOps());
  case 66: return (Subtarget->hasV5TOps()) && (Subtarget->isThumb());
  case 67: return (Subtarget->hasV4TOps()) && (!Subtarget->isThumb());
  case 68: return (!Subtarget->isThumb()) && (!Subtarget->hasV4TOps());
  case 69: return (!Subtarget->useMovt()) && (!Subtarget->isThumb());
  case 70: return (!Subtarget->isThumb()) && (Subtarget->useMovt());
  case 71: return (!Subtarget->useMovt()) && (Subtarget->isThumb());
  case 72: return (Subtarget->hasV8MBaselineOps()) && (Subtarget->isThumb()) && (Subtarget->useMovt());
  case 73: return (Subtarget->isThumb2()) && (Subtarget->useMovt());
  case 74: return (!Subtarget->useMovt() || !Subtarget->allowPositionIndependentMovt()) && (Subtarget->isThumb());
  case 75: return (Subtarget->hasV8MBaselineOps()) && (Subtarget->isThumb()) && (Subtarget->useMovt() && Subtarget->allowPositionIndependentMovt());
  case 76: return (Subtarget->isThumb2()) && (Subtarget->useMovt() && Subtarget->allowPositionIndependentMovt());
  case 77: return (Subtarget->hasFPRegs()) && (!Subtarget->hasSlowVGETLNi32());
  case 78: return (Subtarget->hasNEON()) && (Subtarget->hasSlowVGETLNi32());
  case 79: return (!Subtarget->hasSlowVGETLNi32()) && (Subtarget->hasNEON());
  case 80: return (Subtarget->hasNEON()) && (Subtarget->useNEONForSinglePrecisionFP());
  case 81: return (Subtarget->isThumb()) && (Subtarget->useMovt());
  case 82: return (!Subtarget->isThumb()) && (Subtarget->useNaClTrap());
  case 83: return (!Subtarget->useNaClTrap()) && (!Subtarget->isThumb());
  case 84: return (!Subtarget->isThumb()) && (!Subtarget->hasV5TOps());
  case 85: return (Subtarget->isThumb()) && (!Subtarget->hasV5TOps());
  case 86: return (Subtarget->hasDivideInARMMode()) && (!Subtarget->isThumb());
  case 87: return (Subtarget->hasDivideInThumbMode()) && (Subtarget->hasV8MBaselineOps()) && (Subtarget->isThumb());
  case 88: return (!Subtarget->isThumb()) && (!Subtarget->isReadTPHard());
  case 89: return (!Subtarget->isThumb()) && (Subtarget->isReadTPHard());
  case 90: return (!Subtarget->isTargetWindows()) && (Subtarget->isThumb());
  case 91: return (Subtarget->hasFPRegs()) && (Subtarget->preferVMOVSR() ||!Subtarget->useNEONForSinglePrecisionFP());
  case 92: return (!Subtarget->preferVMOVSR() &&Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasNEON());
  case 93: return (Subtarget->hasFP16());
  case 94: return (Subtarget->hasVFP2Base()) && (!Subtarget->isThumb());
  case 95: return (!Subtarget->isThumb()) && (!Subtarget->hasVFP2Base());
  case 96: return (Subtarget->hasVFP2Base()) && (Subtarget->isThumb2());
  case 97: return (Subtarget->isThumb2()) && (!Subtarget->hasVFP2Base());
  case 98: return (Subtarget->hasFP64()) && (Subtarget->hasVFP2Base()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()));
  case 99: return (Subtarget->hasFP64()) && (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx());
  case 100: return (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP2Base()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()));
  case 101: return (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx());
  case 102: return (Subtarget->hasFullFP16()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()));
  case 103: return (Subtarget->hasFullFP16()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx());
  case 104: return (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasFullFP16()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()));
  case 105: return (!Subtarget->useNEONForSinglePrecisionFP()) && (Subtarget->hasFullFP16()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx());
  case 106: return (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize())) && (Subtarget->useNEONForSinglePrecisionFP());
  case 107: return (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx()) && (Subtarget->useNEONForSinglePrecisionFP());
  case 108: return (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()));
  case 109: return (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && (((Subtarget->useFPVMLx() &&  TM.Options.AllowFPOpFusion != FPOpFusion::Fast) ||Subtarget->hasMinSize()));
  case 110: return (Subtarget->hasNEON()) && (Subtarget->hasVFP4Base()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx());
  case 111: return (Subtarget->hasFullFP16()) && (Subtarget->hasNEON()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx());
  case 112: return (Subtarget->hasMVEFloatOps()) && ((TM.Options.AllowFPOpFusion == FPOpFusion::Fast &&  Subtarget->hasVFP4Base()) && !Subtarget->isTargetDarwin() &&Subtarget->useFPVMLx());
  case 113: return (Subtarget->hasFP64()) && (Subtarget->hasVFP4Base());
  case 114: return (Subtarget->hasVFP4Base());
  case 115: return (Subtarget->hasNEON()) && (Subtarget->hasVFP4Base());
  case 116: return (Subtarget->hasFP64()) && (!TM.Options.HonorSignDependentRoundingFPMath());
  case 117: return (!TM.Options.HonorSignDependentRoundingFPMath());
  case 118: return (Subtarget->hasFP64()) && (Subtarget->hasVFP3Base());
  case 119: return (Subtarget->hasVFP3Base());
  case 120: return (Subtarget->hasVFP2Base()) && (Subtarget->preferVMOVSR() ||!Subtarget->useNEONForSinglePrecisionFP());
  case 121: return (Subtarget->hasZeroCycleZeroing());
  case 122: return (!Subtarget->hasSlowVDUP32()) && (Subtarget->hasNEON());
  case 123: return (Subtarget->hasNEON()) && (Subtarget->hasSlowVDUP32());
  }
}
#endif // GET_DAGISEL_BODY

#ifdef GET_DAGISEL_DECL
bool CheckNodePredicate(SDNode *Node, unsigned PredNo) const override;
#endif
#if defined(GET_DAGISEL_BODY) || DAGISEL_INLINE
bool DAGISEL_CLASS_COLONCOLON CheckNodePredicate(SDNode *Node, unsigned PredNo) const
#if DAGISEL_INLINE
  override
#endif
{
  switch (PredNo) {
  default: llvm_unreachable("Invalid predicate in table?");
  case 0: { 
    // Predicate_pkh_lsl_amt
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();
 return Imm >= 0 && Imm < 32; 
  }
  case 1: { 
    // Predicate_pkh_asr_amt
    // Predicate_long_shift
    // Predicate_shr_imm32
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();
 return Imm > 0 && Imm <= 32; 
  }
  case 2: { 
    // Predicate_imm1_15
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();
 return Imm > 0 && Imm < 16; 
  }
  case 3: { 
    // Predicate_imm16_31
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();

  return (int32_t)Imm >= 16 && (int32_t)Imm < 32;

  }
  case 4: { 
    // Predicate_imm16
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();
 return Imm == 16; 
  }
  case 5: { 
    // Predicate_lo16AllZero
    auto *N = cast<ConstantSDNode>(Node);
    (void)N;

  // Returns true if all low 16-bits are 0.
  return (((uint32_t)N->getZExtValue()) & 0xFFFFUL) == 0;

  }
  case 6: { 
    // Predicate_t2_so_imm
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();

    return ARM_AM::getT2SOImmVal(Imm) != -1;
  
  }
  case 7: { 
    // Predicate_imm0_7
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();

  return Imm >= 0 && Imm < 8;

  }
  case 8: { 
    // Predicate_imm8_255
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();

  return Imm >= 8 && Imm < 256;

  }
  case 9: { 
    // Predicate_imm0_4095
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();

  return Imm >= 0 && Imm < 4096;

  }
  case 10: { 
    // Predicate_non_imm32
    SDNode *N = Node;
    (void)N;
 return !isa<ConstantSDNode>(N); 
  }
  case 11: { 
    // Predicate_mod_imm
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();

    return ARM_AM::getSOImmVal(Imm) != -1;
  
  }
  case 12: { 
    // Predicate_t2_so_imm_not
    auto *N = cast<ConstantSDNode>(Node);
    (void)N;

  return ARM_AM::getT2SOImmVal(~((uint32_t)N->getZExtValue())) != -1;

  }
  case 13: { 
    // Predicate_NEONimmAllOnesV
    SDNode *N = Node;
    (void)N;

  ConstantSDNode *ConstVal = cast<ConstantSDNode>(N->getOperand(0));
  unsigned EltBits = 0;
  uint64_t EltVal = ARM_AM::decodeVMOVModImm(ConstVal->getZExtValue(), EltBits);
  return (EltBits == 8 && EltVal == 0xff);

  }
  case 14: { 
    // Predicate_rot_imm
    auto *N = cast<ConstantSDNode>(Node);
    (void)N;

    int32_t v = N->getZExtValue();
    return v == 8 || v == 16 || v == 24; 
  }
  case 15: { 
    // Predicate_imm8_or_16
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();
 return Imm == 8 || Imm == 16;
  }
  case 16: { 
    // Predicate_sext_16_node
    SDNode *N = Node;
    (void)N;

  return CurDAG->ComputeNumSignBits(SDValue(N,0)) >= 17;

  }
  case 17: { 
    // Predicate_imm1_255_neg
    auto *N = cast<ConstantSDNode>(Node);
    (void)N;

  uint32_t Val = -N->getZExtValue();
  return (Val > 0 && Val < 255);

  }
  case 18: { 
    // Predicate_mod_imm_neg
    auto *N = cast<ConstantSDNode>(Node);
    (void)N;

    unsigned Value = -(unsigned)N->getZExtValue();
    return Value && ARM_AM::getSOImmVal(Value) != -1;
  
  }
  case 19: { 
    // Predicate_imm0_7_neg
    auto *N = cast<ConstantSDNode>(Node);
    (void)N;

  return (uint32_t)-N->getZExtValue() < 8;

  }
  case 20: { 
    // Predicate_imm8_255_neg
    auto *N = cast<ConstantSDNode>(Node);
    (void)N;

  unsigned Val = -N->getZExtValue();
  return Val >= 8 && Val < 256;

  }
  case 21: { 
    // Predicate_t2_so_imm_neg
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();

  return Imm && ARM_AM::getT2SOImmVal(-(uint32_t)Imm) != -1;

  }
  case 22: { 
    // Predicate_imm0_4095_neg
    auto *N = cast<ConstantSDNode>(Node);
    (void)N;

 return (uint32_t)(-N->getZExtValue()) < 4096;

  }
  case 23: { 
    // Predicate_imm0_65535_neg
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();

  return -Imm >= 0 && -Imm < 65536;

  }
  case 24: { 
    // Predicate_ldrex_1
    // Predicate_ldaex_1
    // Predicate_strex_1
    // Predicate_stlex_1
    SDNode *N = Node;
    (void)N;

  return cast<MemIntrinsicSDNode>(N)->getMemoryVT() == MVT::i8;

  }
  case 25: { 
    // Predicate_ldrex_2
    // Predicate_ldaex_2
    // Predicate_strex_2
    // Predicate_stlex_2
    SDNode *N = Node;
    (void)N;

  return cast<MemIntrinsicSDNode>(N)->getMemoryVT() == MVT::i16;

  }
  case 26: { 
    // Predicate_mod_imm_not
    auto *N = cast<ConstantSDNode>(Node);
    (void)N;

    return ARM_AM::getSOImmVal(~(uint32_t)N->getZExtValue()) != -1;
  
  }
  case 27: { 
    // Predicate_top16Zero
    SDNode *N = Node;
    (void)N;

  return !SDValue(N,0)->getValueType(0).isVector() &&
         CurDAG->MaskedValueIsZero(SDValue(N,0), APInt::getHighBitsSet(32, 16));
  
  }
  case 28: { 
    // Predicate_t2_so_imm_notSext
    auto *N = cast<ConstantSDNode>(Node);
    (void)N;

    APInt apIntN = N->getAPIntValue();
    if (!apIntN.isIntN(16)) return false;
    unsigned N16bitSignExt = apIntN.trunc(16).sext(32).getZExtValue();
    return ARM_AM::getT2SOImmVal(~N16bitSignExt) != -1;
  
  }
  case 29: { 
    // Predicate_bf_inv_mask_imm
    auto *N = cast<ConstantSDNode>(Node);
    (void)N;

  return ARM::isBitFieldInvertedMask(N->getZExtValue());

  }
  case 30: { 
    // Predicate_imm1_32
    auto *N = cast<ConstantSDNode>(Node);
    (void)N;

   uint64_t Imm = N->getZExtValue();
   return Imm > 0 && Imm <= 32;
 
  }
  case 31: { 
    // Predicate_imm0_31
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();

  return Imm >= 0 && Imm < 32;

  }
  case 32: { 
    // Predicate_imm1_16
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();

    return Imm > 0 && Imm <= 16;
  
  }
  case 33: { 
    // Predicate_imm0_15
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();

  return Imm >= 0 && Imm < 16;

  }
  case 34: { 
    // Predicate_VectorIndex32
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();

  return ((uint64_t)Imm) < 2;

  }
  case 35: { 
    // Predicate_unindexedload
    SDNode *N = Node;
    (void)N;
if (cast<LoadSDNode>(N)->getAddressingMode() != ISD::UNINDEXED) return false;
return true;

  }
  case 36: { 
    // Predicate_extload
    SDNode *N = Node;
    (void)N;
if (cast<LoadSDNode>(N)->getExtensionType() != ISD::EXTLOAD) return false;
return true;

  }
  case 37: { 
    // Predicate_extloadi16
    // Predicate_truncstorei16
    // Predicate_post_truncsti16
    // Predicate_pre_truncsti16
    // Predicate_zextloadi16
    // Predicate_sextloadi16
    // Predicate_atomic_load_16
    // Predicate_atomic_store_16
    SDNode *N = Node;
    (void)N;
if (cast<MemSDNode>(N)->getMemoryVT() != MVT::i16) return false;
return true;

  }
  case 38: { 
    // Predicate_imm_sr
    auto *N = cast<ConstantSDNode>(Node);
    (void)N;

  uint64_t Imm = N->getZExtValue();
  return Imm > 0 && Imm <= 32;

  }
  case 39: { 
    // Predicate_unindexedstore
    SDNode *N = Node;
    (void)N;
if (cast<StoreSDNode>(N)->getAddressingMode() != ISD::UNINDEXED) return false;
return true;

  }
  case 40: { 
    // Predicate_truncstore
    // Predicate_itruncstore
    SDNode *N = Node;
    (void)N;
 if (!cast<StoreSDNode>(N)->isTruncatingStore()) return false;
return true;

  }
  case 41: { 
    // Predicate_post_truncst
    // Predicate_post_store
    SDNode *N = Node;
    (void)N;

  ISD::MemIndexedMode AM = cast<StoreSDNode>(N)->getAddressingMode();
  return AM == ISD::POST_INC || AM == ISD::POST_DEC;

  }
  case 42: { 
    // Predicate_post_truncsti8
    // Predicate_truncstorei8
    // Predicate_pre_truncsti8
    // Predicate_zextloadi8
    // Predicate_sextloadi8
    // Predicate_extloadi8
    // Predicate_atomic_load_8
    // Predicate_atomic_store_8
    SDNode *N = Node;
    (void)N;
if (cast<MemSDNode>(N)->getMemoryVT() != MVT::i8) return false;
return true;

  }
  case 43: { 
    // Predicate_istore
    // Predicate_store
    SDNode *N = Node;
    (void)N;
 if (cast<StoreSDNode>(N)->isTruncatingStore()) return false;
return true;

  }
  case 44: { 
    // Predicate_alignedstore32
    // Predicate_aligned32_pre_store
    // Predicate_aligned32_post_store
    SDNode *N = Node;
    (void)N;

  return cast<StoreSDNode>(N)->getAlignment() >= 4;

  }
  case 45: { 
    // Predicate_pre_store
    // Predicate_pre_truncst
    SDNode *N = Node;
    (void)N;

  ISD::MemIndexedMode AM = cast<StoreSDNode>(N)->getAddressingMode();
  return AM == ISD::PRE_INC || AM == ISD::PRE_DEC;

  }
  case 46: { 
    // Predicate_hword_alignedstore
    SDNode *N = Node;
    (void)N;

  return cast<StoreSDNode>(N)->getAlignment() == 2;

  }
  case 47: { 
    // Predicate_byte_alignedstore
    SDNode *N = Node;
    (void)N;

  return cast<StoreSDNode>(N)->getAlignment() == 1;

  }
  case 48: { 
    // Predicate_non_word_alignedstore
    SDNode *N = Node;
    (void)N;

  return cast<StoreSDNode>(N)->getAlignment() < 4;

  }
  case 49: { 
    // Predicate_alignedstore16
    // Predicate_aligned16_pre_store
    // Predicate_aligned16_post_store
    SDNode *N = Node;
    (void)N;

  return cast<StoreSDNode>(N)->getAlignment() >= 2;

  }
  case 50: { 
    // Predicate_dword_alignedstore
    SDNode *N = Node;
    (void)N;

  return cast<StoreSDNode>(N)->getAlignment() >= 8;

  }
  case 51: { 
    // Predicate_word_alignedstore
    SDNode *N = Node;
    (void)N;

  return cast<StoreSDNode>(N)->getAlignment() == 4;

  }
  case 52: { 
    // Predicate_truncstorevi8
    // Predicate_post_truncstvi8
    // Predicate_pre_truncstvi8
    SDNode *N = Node;
    (void)N;
if (cast<StoreSDNode>(N)->getMemoryVT().getScalarType() != MVT::i8) return false;
return true;

  }
  case 53: { 
    // Predicate_truncstorevi16
    // Predicate_post_truncstvi16
    // Predicate_pre_truncstvi16
    SDNode *N = Node;
    (void)N;
if (cast<StoreSDNode>(N)->getMemoryVT().getScalarType() != MVT::i16) return false;
return true;

  }
  case 54: { 
    // Predicate_imm0_65535
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();

  return Imm >= 0 && Imm < 65536;

  }
  case 55: { 
    // Predicate_imm0_255
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();
 return Imm >= 0 && Imm < 256; 
  }
  case 56: { 
    // Predicate_imm0_239
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();
 return Imm >= 0 && Imm < 240; 
  }
  case 57: { 
    // Predicate_and_su
    // Predicate_xor_su
    // Predicate_fmul_su
    SDNode *N = Node;
    (void)N;

  return N->hasOneUse();

  }
  case 58: { 
    // Predicate_load
    SDNode *N = Node;
    (void)N;
if (cast<LoadSDNode>(N)->getExtensionType() != ISD::NON_EXTLOAD) return false;
return true;

  }
  case 59: { 
    // Predicate_zextload
    SDNode *N = Node;
    (void)N;
if (cast<LoadSDNode>(N)->getExtensionType() != ISD::ZEXTLOAD) return false;
return true;

  }
  case 60: { 
    // Predicate_sextload
    SDNode *N = Node;
    (void)N;
if (cast<LoadSDNode>(N)->getExtensionType() != ISD::SEXTLOAD) return false;
return true;

  }
  case 61: { 
    // Predicate_zextloadi1
    // Predicate_extloadi1
    SDNode *N = Node;
    (void)N;
if (cast<MemSDNode>(N)->getMemoryVT() != MVT::i1) return false;
return true;

  }
  case 62: { 
    // Predicate_alignedload32
    SDNode *N = Node;
    (void)N;

  return cast<LoadSDNode>(N)->getAlignment() >= 4;

  }
  case 63: { 
    // Predicate_alignedload16
    SDNode *N = Node;
    (void)N;

  return cast<LoadSDNode>(N)->getAlignment() >= 2;

  }
  case 64: { 
    // Predicate_hword_alignedload
    SDNode *N = Node;
    (void)N;

  return cast<LoadSDNode>(N)->getAlignment() == 2;

  }
  case 65: { 
    // Predicate_byte_alignedload
    SDNode *N = Node;
    (void)N;

  return cast<LoadSDNode>(N)->getAlignment() == 1;

  }
  case 66: { 
    // Predicate_non_word_alignedload
    SDNode *N = Node;
    (void)N;

  return cast<LoadSDNode>(N)->getAlignment() < 4;

  }
  case 67: { 
    // Predicate_extloadvi8
    // Predicate_zextloadvi8
    // Predicate_sextloadvi8
    SDNode *N = Node;
    (void)N;
if (cast<LoadSDNode>(N)->getMemoryVT().getScalarType() != MVT::i8) return false;
return true;

  }
  case 68: { 
    // Predicate_extloadvi16
    // Predicate_zextloadvi16
    // Predicate_sextloadvi16
    SDNode *N = Node;
    (void)N;
if (cast<LoadSDNode>(N)->getMemoryVT().getScalarType() != MVT::i16) return false;
return true;

  }
  case 69: { 
    // Predicate_extloadvi32
    // Predicate_zextloadvi32
    // Predicate_sextloadvi32
    SDNode *N = Node;
    (void)N;
if (cast<LoadSDNode>(N)->getMemoryVT().getScalarType() != MVT::i32) return false;
return true;

  }
  case 70: { 
    // Predicate_dword_alignedload
    SDNode *N = Node;
    (void)N;

  return cast<LoadSDNode>(N)->getAlignment() >= 8;

  }
  case 71: { 
    // Predicate_word_alignedload
    SDNode *N = Node;
    (void)N;

  return cast<LoadSDNode>(N)->getAlignment() == 4;

  }
  case 72: { 
    // Predicate_strex_4
    // Predicate_stlex_4
    // Predicate_ldrex_4
    // Predicate_ldaex_4
    SDNode *N = Node;
    (void)N;

  return cast<MemIntrinsicSDNode>(N)->getMemoryVT() == MVT::i32;

  }
  case 73: { 
    // Predicate_atomic_load_acquire_8
    // Predicate_atomic_load_acquire_16
    // Predicate_atomic_load_acquire_32
    SDNode *N = Node;
    (void)N;

  AtomicOrdering Ordering = cast<AtomicSDNode>(N)->getOrdering();
  return isAcquireOrStronger(Ordering);

  }
  case 74: { 
    // Predicate_atomic_load_32
    // Predicate_atomic_store_32
    SDNode *N = Node;
    (void)N;
if (cast<MemSDNode>(N)->getMemoryVT() != MVT::i32) return false;
return true;

  }
  case 75: { 
    // Predicate_atomic_store_release_8
    // Predicate_atomic_store_release_16
    // Predicate_atomic_store_release_32
    SDNode *N = Node;
    (void)N;

  AtomicOrdering Ordering = cast<AtomicSDNode>(N)->getOrdering();
  return isReleaseOrStronger(Ordering);

  }
  case 76: { 
    // Predicate_lo5AllOne
    auto *N = cast<ConstantSDNode>(Node);
    (void)N;

  // Returns true if all low 5-bits are 1.
  return (((uint32_t)N->getZExtValue()) & 0x1FUL) == 0x1FUL;

  }
  case 77: { 
    // Predicate_NEONimmAllZerosV
    SDNode *N = Node;
    (void)N;

  ConstantSDNode *ConstVal = cast<ConstantSDNode>(N->getOperand(0));
  unsigned EltBits = 0;
  uint64_t EltVal = ARM_AM::decodeVMOVModImm(ConstVal->getZExtValue(), EltBits);
  return (EltBits == 32 && EltVal == 0);

  }
  case 78: { 
    // Predicate_imm0_255_not
    auto *N = cast<ConstantSDNode>(Node);
    (void)N;

  return (uint32_t)(~N->getZExtValue()) < 255;

  }
  case 79: { 
    // Predicate_maskedstore8
    SDNode *N = Node;
    (void)N;

  return cast<MaskedStoreSDNode>(N)->getMemoryVT().getScalarType() == MVT::i8;

  }
  case 80: { 
    // Predicate_maskedstore16
    SDNode *N = Node;
    (void)N;

  auto *St = cast<MaskedStoreSDNode>(N);
  EVT ScalarVT = St->getMemoryVT().getScalarType();
  return (ScalarVT == MVT::i16 || ScalarVT == MVT::f16) && St->getAlignment() >= 2;

  }
  case 81: { 
    // Predicate_truncatingmaskedstore8
    // Predicate_truncatingmaskedstore16
    SDNode *N = Node;
    (void)N;

  return cast<MaskedStoreSDNode>(N)->isTruncatingStore();

  }
  case 82: { 
    // Predicate_maskedstore32
    SDNode *N = Node;
    (void)N;

  auto *St = cast<MaskedStoreSDNode>(N);
  EVT ScalarVT = St->getMemoryVT().getScalarType();
  return (ScalarVT == MVT::i32 || ScalarVT == MVT::f32) && St->getAlignment() >= 4;

  }
  case 83: { 
    // Predicate_imm1_31
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();
 return Imm > 0 && Imm < 32; 
  }
  case 84: { 
    // Predicate_imm_even
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();
 return (Imm & 1) == 0; 
  }
  case 85: { 
    // Predicate_imm_odd
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();
 return (Imm & 1) == 1; 
  }
  case 86: { 
    // Predicate_arm_i32imm
    const APInt & Imm = cast<ConstantSDNode>(Node)->getAPIntValue();

  if (Subtarget->useMovt())
    return true;
  return ARM_AM::isSOImmTwoPartVal(Imm.getZExtValue());

  }
  case 87: { 
    // Predicate_thumb_immshifted
    auto *N = cast<ConstantSDNode>(Node);
    (void)N;

  return ARM_AM::isThumbImmShiftedVal((unsigned)N->getZExtValue());

  }
  case 88: { 
    // Predicate_imm0_255_comp
    auto *N = cast<ConstantSDNode>(Node);
    (void)N;

  return ~((uint32_t)N->getZExtValue()) < 256;

  }
  case 89: { 
    // Predicate_imm256_510
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();

  return Imm >= 256 && Imm < 511;

  }
  case 90: { 
    // Predicate_fadd_mlx
    // Predicate_fsub_mlx
    SDNode *N = Node;
    (void)N;

  return hasNoVMLxHazardUse(N);

  }
  case 91: { 
    // Predicate_vfp_f64imm
    auto *N = cast<ConstantFPSDNode>(Node);
    (void)N;

      return ARM_AM::getFP64Imm(N->getValueAPF()) != -1;
    
  }
  case 92: { 
    // Predicate_vfp_f32imm
    auto *N = cast<ConstantFPSDNode>(Node);
    (void)N;

      return ARM_AM::getFP32Imm(N->getValueAPF()) != -1;
    
  }
  case 93: { 
    // Predicate_vfp_f16imm
    auto *N = cast<ConstantFPSDNode>(Node);
    (void)N;

      return ARM_AM::getFP16Imm(N->getValueAPF()) != -1;
    
  }
  case 94: { 
    // Predicate_maskedload8
    SDNode *N = Node;
    (void)N;

  auto *Ld = cast<MaskedLoadSDNode>(N);
  return Ld->getMemoryVT().getScalarType() == MVT::i8;

  }
  case 95: { 
    // Predicate_alignedmaskedload16
    SDNode *N = Node;
    (void)N;

  auto *Ld = cast<MaskedLoadSDNode>(N);
  EVT ScalarVT = Ld->getMemoryVT().getScalarType();
  return (ScalarVT == MVT::i16 || ScalarVT == MVT::f16) && Ld->getAlignment() >= 2;

  }
  case 96: { 
    // Predicate_sextmaskedload8
    // Predicate_sextmaskedload16
    SDNode *N = Node;
    (void)N;

  return cast<MaskedLoadSDNode>(N)->getExtensionType() == ISD::SEXTLOAD;

  }
  case 97: { 
    // Predicate_zextmaskedload8
    // Predicate_zextmaskedload16
    SDNode *N = Node;
    (void)N;

  return cast<MaskedLoadSDNode>(N)->getExtensionType() == ISD::ZEXTLOAD;

  }
  case 98: { 
    // Predicate_extmaskedload8
    // Predicate_extmaskedload16
    SDNode *N = Node;
    (void)N;

  auto *Ld = cast<MaskedLoadSDNode>(N);
  EVT ScalarVT = Ld->getMemoryVT().getScalarType();
  return ScalarVT.isInteger() && Ld->getExtensionType() == ISD::EXTLOAD;

  }
  case 99: { 
    // Predicate_alignedmaskedload32
    SDNode *N = Node;
    (void)N;

  auto *Ld = cast<MaskedLoadSDNode>(N);
  EVT ScalarVT = Ld->getMemoryVT().getScalarType();
  return (ScalarVT == MVT::i32 || ScalarVT == MVT::f32) && Ld->getAlignment() >= 4;

  }
  case 100: { 
    // Predicate_shr_imm8
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();
 return Imm > 0 && Imm <= 8; 
  }
  case 101: { 
    // Predicate_shr_imm16
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();
 return Imm > 0 && Imm <= 16; 
  }
  case 102: { 
    // Predicate_imm1_7
    int64_t Imm = cast<ConstantSDNode>(Node)->getSExtValue();
 return Imm > 0 && Imm < 8; 
  }
  }
}
#endif // GET_DAGISEL_BODY

#ifdef GET_DAGISEL_DECL
bool CheckComplexPattern(SDNode *Root, SDNode *Parent,
      SDValue N, unsigned PatternNo,
      SmallVectorImpl<std::pair<SDValue, SDNode*>> &Result) override;
#endif
#if defined(GET_DAGISEL_BODY) || DAGISEL_INLINE
bool DAGISEL_CLASS_COLONCOLON CheckComplexPattern(SDNode *Root, SDNode *Parent,
      SDValue N, unsigned PatternNo,
      SmallVectorImpl<std::pair<SDValue, SDNode*>> &Result)
#if DAGISEL_INLINE
  override
#endif
{
  unsigned NextRes = Result.size();
  switch (PatternNo) {
  default: llvm_unreachable("Invalid pattern # in table?");
  case 0:
    Result.resize(NextRes+2);
  return SelectShiftImmShifterOperand(N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 1:
    Result.resize(NextRes+3);
  return SelectRegShifterOperand(N, Result[NextRes+0].first, Result[NextRes+1].first, Result[NextRes+2].first);
  case 2:
    Result.resize(NextRes+1);
  return SelectAddLikeOr(Parent, N, Result[NextRes+0].first);
  case 3:
    Result.resize(NextRes+2);
  return SelectImmShifterOperand(N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 4:
    Result.resize(NextRes+1);
  return SelectAddrOffsetNone(N, Result[NextRes+0].first);
  case 5:
    Result.resize(NextRes+3);
  return SelectAddrMode3(N, Result[NextRes+0].first, Result[NextRes+1].first, Result[NextRes+2].first);
  case 6:
    Result.resize(NextRes+2);
  return SelectThumbAddrModeImm5S2(N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 7:
    Result.resize(NextRes+2);
  return SelectThumbAddrModeRR(N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 8:
    Result.resize(NextRes+3);
  return SelectShiftRegShifterOperand(N, Result[NextRes+0].first, Result[NextRes+1].first, Result[NextRes+2].first);
  case 9:
    Result.resize(NextRes+2);
  return SelectShiftImmShifterOperand(N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 10:
    Result.resize(NextRes+2);
  return SelectAddrMode6(Parent, N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 11:
    Result.resize(NextRes+1);
  return SelectAddrMode6Offset(Root, N, Result[NextRes+0].first);
  case 12:
    Result.resize(NextRes+2);
  return SelectAddrMode6(Parent, N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 13:
    Result.resize(NextRes+2);
  return SelectAddrModePC(N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 14:
    Result.resize(NextRes+2);
  return SelectAddrMode2OffsetReg(Root, N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 15:
    Result.resize(NextRes+2);
  return SelectAddrMode2OffsetImm(Root, N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 16:
    Result.resize(NextRes+2);
  return SelectAddrMode3Offset(Root, N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 17:
    Result.resize(NextRes+3);
  return SelectLdStSOReg(N, Result[NextRes+0].first, Result[NextRes+1].first, Result[NextRes+2].first);
  case 18:
    Result.resize(NextRes+3);
  return SelectT2AddrModeSoReg(N, Result[NextRes+0].first, Result[NextRes+1].first, Result[NextRes+2].first);
  case 19:
    Result.resize(NextRes+1);
  return SelectT2AddrModeImm8Offset(Root, N, Result[NextRes+0].first);
  case 20:
    Result.resize(NextRes+2);
  return SelectAddrMode5(N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 21:
    Result.resize(NextRes+2);
  return SelectAddrModeImm12(N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 22:
    Result.resize(NextRes+2);
  return SelectThumbAddrModeSP(N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 23:
    Result.resize(NextRes+2);
  return SelectThumbAddrModeImm5S4(N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 24:
    Result.resize(NextRes+2);
  return SelectThumbAddrModeImm5S1(N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 25:
    Result.resize(NextRes+2);
  return SelectT2AddrModeImm12(N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 26:
    Result.resize(NextRes+2);
  return SelectT2AddrModeImm8(N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 27:
    Result.resize(NextRes+2);
  return SelectAddrMode5FP16(N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 28:
    Result.resize(NextRes+2);
  return SelectT2AddrModeImm7<0>(N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 29:
    Result.resize(NextRes+2);
  return SelectT2AddrModeImm7<1>(N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 30:
    Result.resize(NextRes+2);
  return SelectT2AddrModeImm7<2>(N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 31:
    Result.resize(NextRes+1);
  return SelectT2AddrModeImm7Offset<0>(Root, N, Result[NextRes+0].first);
  case 32:
    Result.resize(NextRes+1);
  return SelectT2AddrModeImm7Offset<1>(Root, N, Result[NextRes+0].first);
  case 33:
    Result.resize(NextRes+1);
  return SelectT2AddrModeImm7Offset<2>(Root, N, Result[NextRes+0].first);
  case 34:
    Result.resize(NextRes+2);
  return SelectTAddrModeImm7<0>(N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 35:
    Result.resize(NextRes+2);
  return SelectTAddrModeImm7<1>(N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 36:
    Result.resize(NextRes+2);
  return SelectCMOVPred(N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 37:
    Result.resize(NextRes+2);
  return SelectThumbAddrModeRRSext(N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 38:
    Result.resize(NextRes+2);
  return SelectT2AddrModeExclusive(N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 39:
    Result.resize(NextRes+2);
  return SelectAddrMode6(Parent, N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 40:
    Result.resize(NextRes+2);
  return SelectAddrMode6(Parent, N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 41:
    Result.resize(NextRes+2);
  return SelectAddrMode6(Parent, N, Result[NextRes+0].first, Result[NextRes+1].first);
  case 42:
    Result.resize(NextRes+2);
  return SelectAddrMode6(Parent, N, Result[NextRes+0].first, Result[NextRes+1].first);
  }
}
#endif // GET_DAGISEL_BODY

#ifdef GET_DAGISEL_DECL
SDValue RunSDNodeXForm(SDValue V, unsigned XFormNo) override;
#endif
#if defined(GET_DAGISEL_BODY) || DAGISEL_INLINE
SDValue DAGISEL_CLASS_COLONCOLON RunSDNodeXForm(SDValue V, unsigned XFormNo)
#if DAGISEL_INLINE
  override
#endif
{
  switch (XFormNo) {
  default: llvm_unreachable("Invalid xform # in table?");
  case 0: {  // hi16
    ConstantSDNode *N = cast<ConstantSDNode>(V.getNode());

  return CurDAG->getTargetConstant((uint32_t)N->getZExtValue() >> 16, SDLoc(N),
                                   MVT::i32);

  }
  case 1: {  // t2_so_imm_not_XFORM
    ConstantSDNode *N = cast<ConstantSDNode>(V.getNode());

  return CurDAG->getTargetConstant(~((uint32_t)N->getZExtValue()), SDLoc(N),
                                   MVT::i32);

  }
  case 2: {  // rot_imm_XFORM
    ConstantSDNode *N = cast<ConstantSDNode>(V.getNode());

  switch (N->getZExtValue()){
  default: llvm_unreachable(nullptr);
  case 0:  return CurDAG->getTargetConstant(0, SDLoc(N), MVT::i32);
  case 8:  return CurDAG->getTargetConstant(1, SDLoc(N), MVT::i32);
  case 16: return CurDAG->getTargetConstant(2, SDLoc(N), MVT::i32);
  case 24: return CurDAG->getTargetConstant(3, SDLoc(N), MVT::i32);
  }

  }
  case 3: {  // imm_neg_XFORM
    ConstantSDNode *N = cast<ConstantSDNode>(V.getNode());

  return CurDAG->getTargetConstant(-(int)N->getZExtValue(), SDLoc(N), MVT::i32);

  }
  case 4: {  // t2_so_imm_neg_XFORM
    ConstantSDNode *N = cast<ConstantSDNode>(V.getNode());

  return CurDAG->getTargetConstant(-((int)N->getZExtValue()), SDLoc(N),
                                   MVT::i32);

  }
  case 5: {  // DSubReg_i16_reg
    ConstantSDNode *N = cast<ConstantSDNode>(V.getNode());

  assert(ARM::dsub_7 == ARM::dsub_0+7 && "Unexpected subreg numbering");
  return CurDAG->getTargetConstant(ARM::dsub_0 + N->getZExtValue()/4, SDLoc(N),
                                   MVT::i32);

  }
  case 6: {  // SubReg_i16_lane
    ConstantSDNode *N = cast<ConstantSDNode>(V.getNode());

  return CurDAG->getTargetConstant(N->getZExtValue() & 3, SDLoc(N), MVT::i32);

  }
  case 7: {  // DSubReg_i32_reg
    ConstantSDNode *N = cast<ConstantSDNode>(V.getNode());

  assert(ARM::dsub_7 == ARM::dsub_0+7 && "Unexpected subreg numbering");
  return CurDAG->getTargetConstant(ARM::dsub_0 + N->getZExtValue()/2, SDLoc(N),
                                   MVT::i32);

  }
  case 8: {  // SubReg_i32_lane
    ConstantSDNode *N = cast<ConstantSDNode>(V.getNode());

  return CurDAG->getTargetConstant(N->getZExtValue() & 1, SDLoc(N), MVT::i32);

  }
  case 9: {  // imm_not_XFORM
    ConstantSDNode *N = cast<ConstantSDNode>(V.getNode());

  return CurDAG->getTargetConstant(~(int)N->getZExtValue(), SDLoc(N), MVT::i32);

  }
  case 10: {  // t2_so_imm_notSext16_XFORM
    ConstantSDNode *N = cast<ConstantSDNode>(V.getNode());

  APInt apIntN = N->getAPIntValue();
  unsigned N16bitSignExt = apIntN.trunc(16).sext(32).getZExtValue();
  return CurDAG->getTargetConstant(~N16bitSignExt, SDLoc(N), MVT::i32);

  }
  case 11: {  // imm1_32_XFORM
    ConstantSDNode *N = cast<ConstantSDNode>(V.getNode());

  return CurDAG->getTargetConstant((int)N->getZExtValue() - 1, SDLoc(N),
                                   MVT::i32);

  }
  case 12: {  // imm1_16_XFORM
    ConstantSDNode *N = cast<ConstantSDNode>(V.getNode());

  return CurDAG->getTargetConstant((int)N->getZExtValue() - 1, SDLoc(N),
                                   MVT::i32);

  }
  case 13: {  // imm_sr_XFORM
    ConstantSDNode *N = cast<ConstantSDNode>(V.getNode());

  unsigned Imm = N->getZExtValue();
  return CurDAG->getTargetConstant((Imm == 32 ? 0 : Imm), SDLoc(N), MVT::i32);

  }
  case 14: {  // inv_cond_XFORM
    ConstantSDNode *N = cast<ConstantSDNode>(V.getNode());

  ARMCC::CondCodes CC = static_cast<ARMCC::CondCodes>(N->getZExtValue());
  return CurDAG->getTargetConstant(ARMCC::getOppositeCondition(CC), SDLoc(N),
                                   MVT::i32);

  }
  case 15: {  // DSubReg_i8_reg
    ConstantSDNode *N = cast<ConstantSDNode>(V.getNode());

  assert(ARM::dsub_7 == ARM::dsub_0+7 && "Unexpected subreg numbering");
  return CurDAG->getTargetConstant(ARM::dsub_0 + N->getZExtValue()/8, SDLoc(N),
                                   MVT::i32);

  }
  case 16: {  // SubReg_i8_lane
    ConstantSDNode *N = cast<ConstantSDNode>(V.getNode());

  return CurDAG->getTargetConstant(N->getZExtValue() & 7, SDLoc(N), MVT::i32);

  }
  case 17: {  // SSubReg_f32_reg
    ConstantSDNode *N = cast<ConstantSDNode>(V.getNode());

  assert(ARM::ssub_3 == ARM::ssub_0+3 && "Unexpected subreg numbering");
  return CurDAG->getTargetConstant(ARM::ssub_0 + N->getZExtValue(), SDLoc(N),
                                   MVT::i32);

  }
  case 18: {  // SSubReg_f16_reg
    ConstantSDNode *N = cast<ConstantSDNode>(V.getNode());

  assert(ARM::ssub_3 == ARM::ssub_0+3 && "Unexpected subreg numbering");
  return CurDAG->getTargetConstant(ARM::ssub_0 + N->getZExtValue()/2, SDLoc(N),
                                   MVT::i32);

  }
  case 19: {  // DSubReg_f64_reg
    ConstantSDNode *N = cast<ConstantSDNode>(V.getNode());

  assert(ARM::dsub_7 == ARM::dsub_0+7 && "Unexpected subreg numbering");
  return CurDAG->getTargetConstant(ARM::dsub_0 + N->getZExtValue(), SDLoc(N),
                                   MVT::i32);

  }
  case 20: {  // thumb_immshifted_val
    ConstantSDNode *N = cast<ConstantSDNode>(V.getNode());

  unsigned V = ARM_AM::getThumbImmNonShiftedVal((unsigned)N->getZExtValue());
  return CurDAG->getTargetConstant(V, SDLoc(N), MVT::i32);

  }
  case 21: {  // thumb_immshifted_shamt
    ConstantSDNode *N = cast<ConstantSDNode>(V.getNode());

  unsigned V = ARM_AM::getThumbImmValShift((unsigned)N->getZExtValue());
  return CurDAG->getTargetConstant(V, SDLoc(N), MVT::i32);

  }
  case 22: {  // thumb_imm256_510_addend
    ConstantSDNode *N = cast<ConstantSDNode>(V.getNode());

  return CurDAG->getTargetConstant(N->getZExtValue() - 255, SDLoc(N), MVT::i32);

  }
  case 23: {  // vfp_f64imm_xform
    ConstantFPSDNode *N = cast<ConstantFPSDNode>(V.getNode());

      APFloat InVal = N->getValueAPF();
      uint32_t enc = ARM_AM::getFP64Imm(InVal);
      return CurDAG->getTargetConstant(enc, SDLoc(N), MVT::i32);
    
  }
  case 24: {  // vfp_f32imm_xform
    ConstantFPSDNode *N = cast<ConstantFPSDNode>(V.getNode());

      APFloat InVal = N->getValueAPF();
      uint32_t enc = ARM_AM::getFP32Imm(InVal);
      return CurDAG->getTargetConstant(enc, SDLoc(N), MVT::i32);
    
  }
  case 25: {  // anonymous_5207
    ConstantFPSDNode *N = cast<ConstantFPSDNode>(V.getNode());

      APFloat InVal = N->getValueAPF();
      uint32_t enc = ARM_AM::getFP16Imm(InVal);
      return CurDAG->getTargetConstant(enc, SDLoc(N), MVT::i32);
    
  }
  }
}
#endif // GET_DAGISEL_BODY


#ifdef DAGISEL_INLINE
#undef DAGISEL_INLINE
#endif
#ifdef DAGISEL_CLASS_COLONCOLON
#undef DAGISEL_CLASS_COLONCOLON
#endif
#ifdef GET_DAGISEL_DECL
#undef GET_DAGISEL_DECL
#endif
#ifdef GET_DAGISEL_BODY
#undef GET_DAGISEL_BODY
#endif