reference, declarationdefinition
definition → references, declarations, derived classes, virtual overrides
reference to multiple definitions → definitions
unreferenced

References

lib/Target/ARM/A15SDOptimizer.cpp
  427       .add(predOps(ARMCC::AL));
  474       .add(predOps(ARMCC::AL));
lib/Target/ARM/ARMAsmPrinter.cpp
  177         .addImm(ARMCC::AL)
 1006         .addImm(ARMCC::AL)
 1309       .addImm(ARMCC::AL)
 1346         .addImm(ARMCC::AL).addReg(0)
 1355       .addImm(ARMCC::AL)
 1364       .addImm(ARMCC::AL)
 1375       .addImm(ARMCC::AL)
 1388       .addImm(ARMCC::AL)
 1416     TmpInst.addOperand(MCOperand::createImm(ARMCC::AL));
 1448     TmpInst.addOperand(MCOperand::createImm(ARMCC::AL));
 1532       .addImm(ARMCC::AL)
 1645       .addImm(ARMCC::AL)
 1658                                      .addImm(ARMCC::AL)
 1678                                        .addImm(ARMCC::AL)
 1701                                        .addImm(ARMCC::AL)
 1710                                        .addImm(ARMCC::AL)
 1724                                        .addImm(ARMCC::AL)
 1734                                      .addImm(ARMCC::AL)
 1743                                      .addImm(ARMCC::AL)
 1757     TmpInst.addOperand(MCOperand::createImm(ARMCC::AL));
 1773     TmpInst.addOperand(MCOperand::createImm(ARMCC::AL));
 1787     TmpInst.addOperand(MCOperand::createImm(ARMCC::AL));
 1799       .addImm(ARMCC::AL)
 1855       .addImm(ARMCC::AL)
 1865       .addImm(ARMCC::AL)
 1875       .addImm(ARMCC::AL)
 1883       .addImm(ARMCC::AL)
 1889       .addImm(ARMCC::AL)
 1898       .addImm(ARMCC::AL)
 1922       .addImm(ARMCC::AL)
 1932       .addImm(ARMCC::AL)
 1939       .addImm(ARMCC::AL)
 1949       .addImm(ARMCC::AL)
 1959       .addImm(ARMCC::AL)
 1977       .addImm(ARMCC::AL)
 1985       .addImm(ARMCC::AL)
 1995         .addImm(ARMCC::AL)
 2005         .addImm(ARMCC::AL)
 2012         .addImm(ARMCC::AL)
 2020       .addImm(ARMCC::AL)
 2040       .addImm(ARMCC::AL)
 2047       .addImm(ARMCC::AL)
 2055       .addImm(ARMCC::AL)
 2065         .addImm(ARMCC::AL)
 2075         .addImm(ARMCC::AL)
 2082         .addImm(ARMCC::AL)
 2089       .addImm(ARMCC::AL)
 2105                                      .addImm(ARMCC::AL)
 2112                                      .addImm(ARMCC::AL)
 2119                                      .addImm(ARMCC::AL)
lib/Target/ARM/ARMBaseInstrInfo.cpp
  452         BuildMI(&MBB, DL, get(BOpc)).addMBB(TBB).add(predOps(ARMCC::AL));
  469     BuildMI(&MBB, DL, get(BOpc)).addMBB(FBB).add(predOps(ARMCC::AL));
  488       if (PIdx != -1 && I->getOperand(PIdx).getImm() != ARMCC::AL)
  495   return PIdx != -1 && MI.getOperand(PIdx).getImm() != ARMCC::AL;
  532   case ARMCC::AL:
  784   MIB.add(predOps(ARMCC::AL))
  804      .add(predOps(ARMCC::AL))
  840         .add(predOps(ARMCC::AL))
  868       MIB.add(predOps(ARMCC::AL));
  933         .add(predOps(ARMCC::AL));
  939         .add(predOps(ARMCC::AL));
  945         .add(predOps(ARMCC::AL));
  951         .add(predOps(ARMCC::AL));
  985       Mov = Mov.add(predOps(ARMCC::AL));
 1048             .add(predOps(ARMCC::AL));
 1059             .add(predOps(ARMCC::AL));
 1066             .add(predOps(ARMCC::AL));
 1073             .add(predOps(ARMCC::AL));
 1084             .add(predOps(ARMCC::AL));
 1091              .add(predOps(ARMCC::AL));
 1098                                         .add(predOps(ARMCC::AL));
 1114               .add(predOps(ARMCC::AL));
 1120               .add(predOps(ARMCC::AL));
 1143               .add(predOps(ARMCC::AL));
 1148                                         .add(predOps(ARMCC::AL))
 1168               .add(predOps(ARMCC::AL));
 1173                                         .add(predOps(ARMCC::AL))
 1187                                       .add(predOps(ARMCC::AL))
 1289           .add(predOps(ARMCC::AL));
 1299           .add(predOps(ARMCC::AL));
 1305           .add(predOps(ARMCC::AL));
 1311           .add(predOps(ARMCC::AL));
 1321           .add(predOps(ARMCC::AL));
 1330            .add(predOps(ARMCC::AL));
 1337                   .add(predOps(ARMCC::AL));
 1354             .add(predOps(ARMCC::AL));
 1359             .add(predOps(ARMCC::AL));
 1379             .add(predOps(ARMCC::AL));
 1384                                       .add(predOps(ARMCC::AL));
 1402             .add(predOps(ARMCC::AL));
 1406                                       .add(predOps(ARMCC::AL))
 1422                                     .add(predOps(ARMCC::AL))
 1543   LDM.add(LDBase).add(predOps(ARMCC::AL));
 1546   STM.add(STBase).add(predOps(ARMCC::AL));
 1627   MIB.add(predOps(ARMCC::AL));
 2130     return ARMCC::AL;
 2159     if (CC == ARMCC::AL || PredReg != ARM::CPSR)
 2734   default: return ARMCC::AL;
 2753   default: return ARMCC::AL;
 3121           if (NewCC == ARMCC::AL)
 3133         case ARMCC::AL: // none
 3322       .add(predOps(ARMCC::AL))
 4791     MIB.addMemOperand(MMO).add(predOps(ARMCC::AL));
 4798       .add(predOps(ARMCC::AL));
 4960         .add(predOps(ARMCC::AL));
 4983         .add(predOps(ARMCC::AL));
 5014         .add(predOps(ARMCC::AL));
 5049             .add(predOps(ARMCC::AL));
 5087             .add(predOps(ARMCC::AL));
 5105          .add(predOps(ARMCC::AL));
 5227       .add(predOps(ARMCC::AL));
 5384   if (Pred != ARMCC::AL || CmpMI->getOperand(1).getImm() != 0)
lib/Target/ARM/ARMBaseInstrInfo.h
  153                       : ARMCC::AL;
lib/Target/ARM/ARMBaseRegisterInfo.cpp
  652     MIB.add(predOps(ARMCC::AL)).add(condCodeOp());
  810     ? ARMCC::AL : (ARMCC::CondCodes)MI.getOperand(PIdx).getImm();
lib/Target/ARM/ARMBaseRegisterInfo.h
  188                     int Val, ARMCC::CondCodes Pred = ARMCC::AL,
lib/Target/ARM/ARMCallLowering.cpp
  272   auto Ret = MIRBuilder.buildInstrNoInsert(Opcode).add(predOps(ARMCC::AL));
  527     MIB.add(predOps(ARMCC::AL));
  579   CallSeqStart.addImm(ArgHandler.StackSize).addImm(0).add(predOps(ARMCC::AL));
  584       .add(predOps(ARMCC::AL));
lib/Target/ARM/ARMConstantIslandPass.cpp
  915         .add(predOps(ARMCC::AL));
 1301             .add(predOps(ARMCC::AL));
 1370          getITInstrPredicate(*I, PredReg) != ARMCC::AL;
 1415     if (CC != ARMCC::AL)
 1438   assert(!isThumb || getITInstrPredicate(*MI, PredReg) == ARMCC::AL);
 1724         .add(predOps(ARMCC::AL));
 2439         .add(predOps(ARMCC::AL));
 2443         .add(predOps(ARMCC::AL));
lib/Target/ARM/ARMExpandPseudoInsts.cpp
  959     MIB.add(predOps(ARMCC::AL));
  972   MIB.add(predOps(ARMCC::AL));
  978       .add(predOps(ARMCC::AL));
  996   MIB.add(predOps(ARMCC::AL));
 1002       .add(predOps(ARMCC::AL));
 1087   MIB.addReg(AddrReg).add(predOps(ARMCC::AL));
 1093       .add(predOps(ARMCC::AL));
 1116   MIB.addReg(AddrReg).add(predOps(ARMCC::AL));
 1122       .add(predOps(ARMCC::AL));
 1194           MIB.add(predOps(ARMCC::AL));
 1349                                  FramePtr, -NumBytes, ARMCC::AL, 0, *TII);
 1355                                   FramePtr, -NumBytes, ARMCC::AL, 0,
 1372               .add(predOps(ARMCC::AL))
 1389           .add(predOps(ARMCC::AL))
 1401               .add(predOps(ARMCC::AL))
 1425         MIB.add(predOps(ARMCC::AL));
 1430           MIB.add(predOps(ARMCC::AL));
 1436           MIB.add(predOps(ARMCC::AL));
 1455               .add(predOps(ARMCC::AL));
 1509       MIB.add(predOps(ARMCC::AL));
 1519           MIB.add(predOps(ARMCC::AL));
 1558         MIB3.add(predOps(ARMCC::AL));
 1933             .add(predOps(ARMCC::AL))
 1943             .add(predOps(ARMCC::AL))
lib/Target/ARM/ARMFastISel.cpp
  291     MIB.add(predOps(ARMCC::AL));
 1197       return ARMCC::AL;
 1259       if (ARMPred == ARMCC::AL) return false;
 1476   if (ARMPred == ARMCC::AL) return false;
 2269     MIB.add(predOps(ARMCC::AL));
 2411     MIB.add(predOps(ARMCC::AL));
 2728         .add(predOps(ARMCC::AL));
 2975   MIB.add(predOps(ARMCC::AL));
 2987     MIB.add(predOps(ARMCC::AL));
lib/Target/ARM/ARMFrameLowering.cpp
  170     ARMCC::CondCodes Pred = ARMCC::AL, unsigned PredReg = 0) {
  183                          ARMCC::CondCodes Pred = ARMCC::AL,
  306           .add(predOps(ARMCC::AL));
  311           .add(predOps(ARMCC::AL))
  321           .add(predOps(ARMCC::AL))
  326           .add(predOps(ARMCC::AL))
  336         .add(predOps(ARMCC::AL));
  525           .add(predOps(ARMCC::AL));
  538           .add(predOps(ARMCC::AL))
  549           .add(predOps(ARMCC::AL))
  560         .add(predOps(ARMCC::AL))
  735           .add(predOps(ARMCC::AL));
  740           .add(predOps(ARMCC::AL));
  755           .add(predOps(ARMCC::AL))
  760           .add(predOps(ARMCC::AL));
  822                                   ARMCC::AL, 0, TII);
  834                                  ARMCC::AL, 0, TII);
  837               .add(predOps(ARMCC::AL));
  844               .add(predOps(ARMCC::AL))
  849               .add(predOps(ARMCC::AL));
 1027                                     .add(predOps(ARMCC::AL));
 1036           .add(predOps(ARMCC::AL));
 1122                                     .add(predOps(ARMCC::AL));
 1148       MIB.add(predOps(ARMCC::AL));
 1212       .add(predOps(ARMCC::AL))
 1230                                 .add(predOps(ARMCC::AL));
 1249         .add(predOps(ARMCC::AL));
 1268         .add(predOps(ARMCC::AL));
 1282         .add(predOps(ARMCC::AL));
 1295         .add(predOps(ARMCC::AL));
 1365       .add(predOps(ARMCC::AL))
 1380         .add(predOps(ARMCC::AL));
 1397         .add(predOps(ARMCC::AL));
 1409         .add(predOps(ARMCC::AL));
 1419         .add(predOps(ARMCC::AL));
 2172           (PIdx == -1) ? ARMCC::AL
 2353         .add(predOps(ARMCC::AL))
 2360         .add(predOps(ARMCC::AL))
 2384         .add(predOps(ARMCC::AL));
 2388         .add(predOps(ARMCC::AL))
 2398         .add(predOps(ARMCC::AL));
 2403         .add(predOps(ARMCC::AL))
 2417         .add(predOps(ARMCC::AL));
 2423         .add(predOps(ARMCC::AL));
 2433         .add(predOps(ARMCC::AL));
 2444         .add(predOps(ARMCC::AL));
 2453       .add(predOps(ARMCC::AL));
 2472         .add(predOps(ARMCC::AL));
 2476         .add(predOps(ARMCC::AL))
 2485         .add(predOps(ARMCC::AL));
 2489         .add(predOps(ARMCC::AL))
 2496         .add(predOps(ARMCC::AL))
 2502         .add(predOps(ARMCC::AL))
 2520         .add(predOps(ARMCC::AL))
 2531           .add(predOps(ARMCC::AL))
 2535           .add(predOps(ARMCC::AL));
 2542           .add(predOps(ARMCC::AL));
 2548         .add(predOps(ARMCC::AL))
 2558         .add(predOps(ARMCC::AL))
 2565         .add(predOps(ARMCC::AL))
 2576   BuildMI(AllocMBB, DL, TII.get(ST->getReturnOpcode())).add(predOps(ARMCC::AL));
 2582         .add(predOps(ARMCC::AL))
 2589         .add(predOps(ARMCC::AL))
lib/Target/ARM/ARMISelDAGToDAG.cpp
 1461   return CurDAG->getTargetConstant((uint64_t)ARMCC::AL, dl, MVT::i32);
lib/Target/ARM/ARMISelLowering.cpp
 1816   CondCode2 = ARMCC::AL;
 3613                 {ReturnAddress, DAG.getTargetConstant(ARMCC::AL, dl, PtrVT),
 5046   if (CondCode2 != ARMCC::AL) {
 5284   if (CondCode2 != ARMCC::AL) {
 6160   unsigned Opc = ARMCC::AL;
 9382         .add(predOps(ARMCC::AL));
 9388         .add(predOps(ARMCC::AL))
 9399         .add(predOps(ARMCC::AL));
 9412         .add(predOps(ARMCC::AL));
 9422         .add(predOps(ARMCC::AL));
 9428         .add(predOps(ARMCC::AL));
 9438         .add(predOps(ARMCC::AL));
 9449         .add(predOps(ARMCC::AL));
 9454         .add(predOps(ARMCC::AL));
 9460         .add(predOps(ARMCC::AL));
 9577         .add(predOps(ARMCC::AL));
 9583           .add(predOps(ARMCC::AL));
 9588           .add(predOps(ARMCC::AL));
 9596             .add(predOps(ARMCC::AL));
 9602           .add(predOps(ARMCC::AL));
 9613         .add(predOps(ARMCC::AL));
 9620         .add(predOps(ARMCC::AL))
 9633         .add(predOps(ARMCC::AL));
 9639           .add(predOps(ARMCC::AL));
 9655           .add(predOps(ARMCC::AL));
 9659           .add(predOps(ARMCC::AL));
 9672         .add(predOps(ARMCC::AL));
 9677         .add(predOps(ARMCC::AL));
 9684         .add(predOps(ARMCC::AL));
 9694         .add(predOps(ARMCC::AL));
 9703           .add(predOps(ARMCC::AL));
 9715         .add(predOps(ARMCC::AL));
 9721           .add(predOps(ARMCC::AL));
 9726           .add(predOps(ARMCC::AL));
 9734             .add(predOps(ARMCC::AL));
 9740           .add(predOps(ARMCC::AL));
 9757           .add(predOps(ARMCC::AL));
 9761           .add(predOps(ARMCC::AL));
 9773         .add(predOps(ARMCC::AL))
 9778         .add(predOps(ARMCC::AL));
 9788         .add(predOps(ARMCC::AL));
 9937         .add(predOps(ARMCC::AL));
 9943         .add(predOps(ARMCC::AL));
 9948         .add(predOps(ARMCC::AL));
 9954         .add(predOps(ARMCC::AL));
 9961         .add(predOps(ARMCC::AL));
 9978         .add(predOps(ARMCC::AL));
 9985         .add(predOps(ARMCC::AL));
 9990         .add(predOps(ARMCC::AL));
 9996         .add(predOps(ARMCC::AL));
10003         .add(predOps(ARMCC::AL));
10136         .add(predOps(ARMCC::AL));
10142           .add(predOps(ARMCC::AL));
10161           .add(predOps(ARMCC::AL))
10168           .add(predOps(ARMCC::AL))
10210         .add(predOps(ARMCC::AL));
10217         .add(predOps(ARMCC::AL))
10290         .add(predOps(ARMCC::AL))
10306         .add(predOps(ARMCC::AL))
10322       .add(predOps(ARMCC::AL))
10351       .add(predOps(ARMCC::AL));
10555           .add(predOps(ARMCC::AL));
10565           .add(predOps(ARMCC::AL));
10581           .add(predOps(ARMCC::AL));
10647         .add(predOps(ARMCC::AL));
10661         .add(predOps(ARMCC::AL))
10764       MI.addOperand(MachineOperand::CreateImm(ARMCC::AL));
12270   ARMCC::CondCodes CondCode0 = ARMCC::AL;
12271   ARMCC::CondCodes CondCode1 = ARMCC::AL;
12285   if (CondCode0 == ARMCC::AL || CondCode1 == ARMCC::AL)
12285   if (CondCode0 == ARMCC::AL || CondCode1 == ARMCC::AL)
lib/Target/ARM/ARMInstrInfo.cpp
   39     NopInst.addOperand(MCOperand::createImm(ARMCC::AL));
   45     NopInst.addOperand(MCOperand::createImm(ARMCC::AL));
  135       .add(predOps(ARMCC::AL));
lib/Target/ARM/ARMInstructionSelector.cpp
  256   MIB.add(predOps(ARMCC::AL));
  288   MIB.add(predOps(ARMCC::AL));
  392   std::pair<ARMCC::CondCodes, ARMCC::CondCodes> Preds = {ARMCC::AL, ARMCC::AL};
  392   std::pair<ARMCC::CondCodes, ARMCC::CondCodes> Preds = {ARMCC::AL, ARMCC::AL};
  453   assert(Preds.first != ARMCC::AL && "No comparisons needed?");
  496       .add(predOps(ARMCC::AL))
  552   if (ARMConds.second == ARMCC::AL) {
  582           .add(predOps(ARMCC::AL));
  590                      .add(predOps(ARMCC::AL));
  649     MIB.add(predOps(ARMCC::AL));
  698                            .add(predOps(ARMCC::AL));
  738         .add(predOps(ARMCC::AL))
  779                   .add(predOps(ARMCC::AL));
  808   MIB.add(predOps(ARMCC::AL)).add(condCodeOp());
  873       MIB.addImm(1).add(predOps(ARMCC::AL)).add(condCodeOp());
  888                 .add(predOps(ARMCC::AL))
  901       MIB.addImm(0).add(predOps(ARMCC::AL));
  937               .add(predOps(ARMCC::AL));
  983     MIB.add(predOps(ARMCC::AL)).add(condCodeOp());
 1004         .add(predOps(ARMCC::AL));
 1066     MIB.add(predOps(ARMCC::AL)).add(condCodeOp());
 1072     MIB.addImm(0).add(predOps(ARMCC::AL)).add(condCodeOp());
 1109         .add(predOps(ARMCC::AL))
 1120     MIB.addImm(0).add(predOps(ARMCC::AL));
 1144             .add(predOps(ARMCC::AL));
lib/Target/ARM/ARMLoadStoreOptimizer.cpp
  734           if (Pred != ARMCC::AL)
 1769   ARMCC::CondCodes CurrPred = ARMCC::AL;
 1866       CurrPred = ARMCC::AL;
 1986           .add(predOps(ARMCC::AL))
 2311         ARMCC::CondCodes Pred = ARMCC::AL;
 2413       if (getInstrPredicate(MI, PredReg) != ARMCC::AL)
lib/Target/ARM/ARMLowOverheadLoops.cpp
  153            MI->getOperand(2).getImm() == ARMCC::AL;
  366   MIB.addImm(ARMCC::AL);
  400   MIB.addImm(ARMCC::AL);
  424     MIB.addImm(ARMCC::AL);
lib/Target/ARM/ARMMCInstLower.cpp
  208     .addImm(ARMCC::AL).addReg(0));
lib/Target/ARM/AsmParser/ARMAsmParser.cpp
  347     ITState.Cond = ARMCC::AL;
 2289     return CC != ARMCC::AL;
 2345     unsigned RegNum = getCondCode() == ARMCC::AL ? 0: ARM::CPSR;
 5595         Inst.setOpcode(Cond == ARMCC::AL ? ARM::tB : ARM::tBcc);
 5599         Inst.setOpcode(Cond == ARMCC::AL ? ARM::t2B : ARM::t2Bcc);
 6213   PredicationCode = ARMCC::AL;
 6785   if (isThumbOne() && PredicationCode != ARMCC::AL && Mnemonic != "b") {
 6845   if (!CanAcceptPredicationCode && PredicationCode != ARMCC::AL) {
 6960   if (PredicationCode == ARMCC::AL &&
 7052       } else if (CanAcceptPredicationCode && PredicationCode == ARMCC::AL) {
 7324              ARMCC::AL && Inst.getOpcode() != ARM::tBcc &&
 7330                  ARMCC::AL) {
 7339         if (Inst.getOperand(i).getImm() != ARMCC::AL)
 7386     if (Cond == ARMCC::AL && countPopulation(Mask) != 1)
 7783     if (Imm8 == 0x10 && Pred != ARMCC::AL && hasRAS())
 7787     if (Imm8 == 0x14 && Pred != ARMCC::AL)
 7858     if (Option == 0 && Pred != ARMCC::AL)
 7862     if (Option == 4 && Pred != ARMCC::AL)
 9853     if (Inst.getOperand(1).getImm() != ARMCC::AL && !inITBlock()) {
 9860     if (Inst.getOperand(1).getImm() != ARMCC::AL && !inITBlock()){
 9867     if (Inst.getOperand(1).getImm() == ARMCC::AL || inITBlock()) {
 9874     if (Inst.getOperand(1).getImm() == ARMCC::AL) {
 9969         Inst.getOperand(2).getImm() == ARMCC::AL &&
10372       if (InstCond == ARMCC::AL) {
lib/Target/ARM/Disassembler/ARMDisassembler.cpp
   46         unsigned CC = ARMCC::AL;
  814   unsigned CC = ARMCC::AL;
  835     if (CC == ARMCC::AL)
  839   } else if (CC != ARMCC::AL) {
  880     CC = ARMCC::AL;
  893       if (CC != ARMCC::AL && !ARMInsts[MI.getOpcode()].isPredicable())
  897       if (CC == ARMCC::AL)
  962       if (Firstcond == ARMCC::AL && !isPowerOf2_32(Mask))
 1419   if (Val != ARMCC::AL && !ARMInsts[Inst.getOpcode()].isPredicable())
 1422   if (Val == ARMCC::AL) {
 5902     Inst.addOperand(MCOperand::createImm(ARMCC::AL));
 5948   if (Val >= ARMCC::AL)  // also exclude the non-condition NV
 6053   Inst.addOperand(MCOperand::createImm(ARMCC::AL));
 6311   Inst.addOperand(MCOperand::createImm(ARMCC::AL));
lib/Target/ARM/MCTargetDesc/ARMInstPrinter.cpp
  965   else if (CC != ARMCC::AL)
lib/Target/ARM/MCTargetDesc/ARMMCCodeEmitter.cpp
  731         if (ARMCC::CondCodes(MCOp1.getImm()) != ARMCC::AL)
lib/Target/ARM/MCTargetDesc/ARMMCTargetDesc.cpp
  253     if (Inst.getOpcode() == ARM::Bcc && Inst.getOperand(1).getImm()==ARMCC::AL)
  260     if (Inst.getOpcode() == ARM::Bcc && Inst.getOperand(1).getImm()==ARMCC::AL)
lib/Target/ARM/Thumb1FrameLowering.cpp
   87       MRI.emitLoadConstPool(MBB, MBBI, dl, ScratchReg, 0, NumBytes, ARMCC::AL,
   92       .add(predOps(ARMCC::AL));
  306         .add(predOps(ARMCC::AL));
  414       .add(predOps(ARMCC::AL));
  420       .add(predOps(ARMCC::AL));
  426       .add(predOps(ARMCC::AL));
  430       .add(predOps(ARMCC::AL));
  442         .add(predOps(ARMCC::AL));
  521             .add(predOps(ARMCC::AL));
  525             .add(predOps(ARMCC::AL));
  639             .add(predOps(ARMCC::AL));
  725       .add(predOps(ARMCC::AL));
  730       .add(predOps(ARMCC::AL));
  746         .add(predOps(ARMCC::AL));
  754             .add(predOps(ARMCC::AL));
  769                .add(predOps(ARMCC::AL));
  774       .add(predOps(ARMCC::AL))
  783       .add(predOps(ARMCC::AL));
  789         .add(predOps(ARMCC::AL));
  852         BuildMI(MBB, MI, DL, TII.get(ARM::tPUSH)).add(predOps(ARMCC::AL));
  893                                       .add(predOps(ARMCC::AL))
  907             .add(predOps(ARMCC::AL))
 1003         BuildMI(MBB, MI, DL, TII.get(ARM::tPOP)).add(predOps(ARMCC::AL));
 1013           .add(predOps(ARMCC::AL));
 1022       BuildMI(MF, DL, TII.get(ARM::tPOP)).add(predOps(ARMCC::AL));
lib/Target/ARM/Thumb1InstrInfo.cpp
   30   NopInst.addOperand(MCOperand::createImm(ARMCC::AL));
   53         .add(predOps(ARMCC::AL));
   69         .add(predOps(ARMCC::AL))
   72         .add(predOps(ARMCC::AL))
  101         .add(predOps(ARMCC::AL));
  129         .add(predOps(ARMCC::AL));
lib/Target/ARM/Thumb2ITBlockPass.cpp
  204     if (CC == ARMCC::AL) {
  251           if (NCC == ARMCC::AL &&
lib/Target/ARM/Thumb2InstrInfo.cpp
   48   NopInst.addOperand(MCOperand::createImm(ARMCC::AL));
   72   if (CC != ARMCC::AL)
   80   if (CC != ARMCC::AL) {
  118   return getITInstrPredicate(*MBBI, PredReg) == ARMCC::AL;
  131       .add(predOps(ARMCC::AL));
  154         .add(predOps(ARMCC::AL));
  170     MIB.addFrameIndex(FI).addImm(0).addMemOperand(MMO).add(predOps(ARMCC::AL));
  195         .add(predOps(ARMCC::AL));
  211     MIB.addFrameIndex(FI).addImm(0).addMemOperand(MMO).add(predOps(ARMCC::AL));
  301           .add(predOps(ARMCC::AL));
  316             .add(predOps(ARMCC::AL));
  356                                   .add(predOps(ARMCC::AL))
  485     if (Offset == 0 && getInstrPredicate(MI, PredReg) == ARMCC::AL &&
  494       MIB.add(predOps(ARMCC::AL));
  701     return ARMCC::AL;
lib/Target/ARM/Thumb2SizeReduction.cpp
  337     if (Pred == ARMCC::AL) {
  643     if (MI->getOperand(3).getImm() != ARMCC::AL)
  656             .add(predOps(ARMCC::AL));
  680     if (getInstrPredicate(*MI, PredReg) == ARMCC::AL) {
  723     if (getInstrPredicate(*MI, PredReg) != ARMCC::AL)
  795   if (Pred != ARMCC::AL) {
  888   if (Pred != ARMCC::AL) {
  959     MIB.add(predOps(ARMCC::AL));
lib/Target/ARM/ThumbRegisterInfo.cpp
   97       .add(predOps(ARMCC::AL))
  166     MRI.emitLoadConstPool(MBB, MBBI, dl, LdReg, 0, NumBytes, ARMCC::AL, 0,
  179   MIB.add(predOps(ARMCC::AL));
  319     MIB.setMIFlags(MIFlags).add(predOps(ARMCC::AL));
  334        .add(predOps(ARMCC::AL))
  563     MIB.add(predOps(ARMCC::AL));
lib/Target/ARM/ThumbRegisterInfo.h
   42                     int Val, ARMCC::CondCodes Pred = ARMCC::AL,
lib/Target/ARM/Utils/ARMBaseInfo.h
  109   case ARMCC::AL:  return "al";
  132     .Case("al", ARMCC::AL)
unittests/tools/llvm-exegesis/ARM/AssemblerTest.cpp
   40             .addImm(ARMCC::AL)