|
reference, declaration → definition
definition → references, declarations, derived classes, virtual overrides
reference to multiple definitions → definitions
unreferenced
|
References
gen/lib/Target/AVR/AVRGenMCCodeEmitter.inc 357 const unsigned opcode = MI.getOpcode();
383 op = encodeImm<AVR::fixup_port5, 0>(MI, 0, Fixups, STI);
388 op = getMachineOpValue(MI, MI.getOperand(1), Fixups, STI);
388 op = getMachineOpValue(MI, MI.getOperand(1), Fixups, STI);
395 op = encodeImm<AVR::fixup_port6, 0>(MI, 0, Fixups, STI);
399 op = getMachineOpValue(MI, MI.getOperand(1), Fixups, STI);
399 op = getMachineOpValue(MI, MI.getOperand(1), Fixups, STI);
407 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
407 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
412 op = getMachineOpValue(MI, MI.getOperand(1), Fixups, STI);
412 op = getMachineOpValue(MI, MI.getOperand(1), Fixups, STI);
429 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
429 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
437 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
437 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
442 op = encodeImm<AVR::fixup_port6, 0>(MI, 1, Fixups, STI);
450 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
450 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
455 op = encodeImm<AVR::fixup_6_adiw, 0>(MI, 2, Fixups, STI);
463 op = encodeCallTarget(MI, 0, Fixups, STI);
471 op = encodeRelCondBrTarget<AVR::fixup_13_pcrel>(MI, 0, Fixups, STI);
485 op = encodeRelCondBrTarget<AVR::fixup_7_pcrel>(MI, 0, Fixups, STI);
494 op = encodeRelCondBrTarget<AVR::fixup_7_pcrel>(MI, 1, Fixups, STI);
499 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
499 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
506 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
506 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
514 op = encodeMemri(MI, 0, Fixups, STI);
520 op = getMachineOpValue(MI, MI.getOperand(2), Fixups, STI);
520 op = getMachineOpValue(MI, MI.getOperand(2), Fixups, STI);
528 op = encodeMemri(MI, 1, Fixups, STI);
534 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
534 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
542 op = encodeLDSTPtrReg(MI, 0, Fixups, STI);
547 op = getMachineOpValue(MI, MI.getOperand(1), Fixups, STI);
547 op = getMachineOpValue(MI, MI.getOperand(1), Fixups, STI);
551 Value = loadStorePostEncoder(MI, Value, STI);
556 op = encodeLDSTPtrReg(MI, 1, Fixups, STI);
561 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
561 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
565 Value = loadStorePostEncoder(MI, Value, STI);
571 op = encodeLDSTPtrReg(MI, 1, Fixups, STI);
576 op = getMachineOpValue(MI, MI.getOperand(2), Fixups, STI);
576 op = getMachineOpValue(MI, MI.getOperand(2), Fixups, STI);
580 Value = loadStorePostEncoder(MI, Value, STI);
586 op = encodeLDSTPtrReg(MI, 2, Fixups, STI);
591 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
591 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
595 Value = loadStorePostEncoder(MI, Value, STI);
601 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
601 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
606 op = encodeImm<AVR::fixup_ldi, 0>(MI, 1, Fixups, STI);
616 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
616 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
621 op = encodeImm<AVR::fixup_ldi, 0>(MI, 2, Fixups, STI);
629 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
629 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
634 op = getMachineOpValue(MI, MI.getOperand(1), Fixups, STI);
634 op = getMachineOpValue(MI, MI.getOperand(1), Fixups, STI);
641 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
641 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
646 op = encodeImm<AVR::fixup_16, 2>(MI, 1, Fixups, STI);
656 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
656 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
667 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
667 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
672 op = getMachineOpValue(MI, MI.getOperand(1), Fixups, STI);
672 op = getMachineOpValue(MI, MI.getOperand(1), Fixups, STI);
683 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
683 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
688 op = getMachineOpValue(MI, MI.getOperand(1), Fixups, STI);
688 op = getMachineOpValue(MI, MI.getOperand(1), Fixups, STI);
701 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
701 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
706 op = getMachineOpValue(MI, MI.getOperand(2), Fixups, STI);
706 op = getMachineOpValue(MI, MI.getOperand(2), Fixups, STI);
715 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
715 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
720 op = getMachineOpValue(MI, MI.getOperand(1), Fixups, STI);
720 op = getMachineOpValue(MI, MI.getOperand(1), Fixups, STI);
727 op = getMachineOpValue(MI, MI.getOperand(1), Fixups, STI);
727 op = getMachineOpValue(MI, MI.getOperand(1), Fixups, STI);
732 op = encodeImm<AVR::fixup_16, 2>(MI, 0, Fixups, STI);
742 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
742 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
751 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
751 op = getMachineOpValue(MI, MI.getOperand(0), Fixups, STI);
760 Msg << "Not supported instr: " << MI;