reference, declaration → definition definition → references, declarations, derived classes, virtual overrides reference to multiple definitions → definitions unreferenced |
2869 Opc = NVPTX::SULD_1D_I8_CLAMP; 2872 Opc = NVPTX::SULD_1D_I16_CLAMP; 2875 Opc = NVPTX::SULD_1D_I32_CLAMP; 2878 Opc = NVPTX::SULD_1D_I64_CLAMP; 2881 Opc = NVPTX::SULD_1D_V2I8_CLAMP; 2884 Opc = NVPTX::SULD_1D_V2I16_CLAMP; 2887 Opc = NVPTX::SULD_1D_V2I32_CLAMP; 2890 Opc = NVPTX::SULD_1D_V2I64_CLAMP; 2893 Opc = NVPTX::SULD_1D_V4I8_CLAMP; 2896 Opc = NVPTX::SULD_1D_V4I16_CLAMP; 2899 Opc = NVPTX::SULD_1D_V4I32_CLAMP; 2902 Opc = NVPTX::SULD_1D_ARRAY_I8_CLAMP; 2905 Opc = NVPTX::SULD_1D_ARRAY_I16_CLAMP; 2908 Opc = NVPTX::SULD_1D_ARRAY_I32_CLAMP; 2911 Opc = NVPTX::SULD_1D_ARRAY_I64_CLAMP; 2914 Opc = NVPTX::SULD_1D_ARRAY_V2I8_CLAMP; 2917 Opc = NVPTX::SULD_1D_ARRAY_V2I16_CLAMP; 2920 Opc = NVPTX::SULD_1D_ARRAY_V2I32_CLAMP; 2923 Opc = NVPTX::SULD_1D_ARRAY_V2I64_CLAMP; 2926 Opc = NVPTX::SULD_1D_ARRAY_V4I8_CLAMP; 2929 Opc = NVPTX::SULD_1D_ARRAY_V4I16_CLAMP; 2932 Opc = NVPTX::SULD_1D_ARRAY_V4I32_CLAMP; 2935 Opc = NVPTX::SULD_2D_I8_CLAMP; 2938 Opc = NVPTX::SULD_2D_I16_CLAMP; 2941 Opc = NVPTX::SULD_2D_I32_CLAMP; 2944 Opc = NVPTX::SULD_2D_I64_CLAMP; 2947 Opc = NVPTX::SULD_2D_V2I8_CLAMP; 2950 Opc = NVPTX::SULD_2D_V2I16_CLAMP; 2953 Opc = NVPTX::SULD_2D_V2I32_CLAMP; 2956 Opc = NVPTX::SULD_2D_V2I64_CLAMP; 2959 Opc = NVPTX::SULD_2D_V4I8_CLAMP; 2962 Opc = NVPTX::SULD_2D_V4I16_CLAMP; 2965 Opc = NVPTX::SULD_2D_V4I32_CLAMP; 2968 Opc = NVPTX::SULD_2D_ARRAY_I8_CLAMP; 2971 Opc = NVPTX::SULD_2D_ARRAY_I16_CLAMP; 2974 Opc = NVPTX::SULD_2D_ARRAY_I32_CLAMP; 2977 Opc = NVPTX::SULD_2D_ARRAY_I64_CLAMP; 2980 Opc = NVPTX::SULD_2D_ARRAY_V2I8_CLAMP; 2983 Opc = NVPTX::SULD_2D_ARRAY_V2I16_CLAMP; 2986 Opc = NVPTX::SULD_2D_ARRAY_V2I32_CLAMP; 2989 Opc = NVPTX::SULD_2D_ARRAY_V2I64_CLAMP; 2992 Opc = NVPTX::SULD_2D_ARRAY_V4I8_CLAMP; 2995 Opc = NVPTX::SULD_2D_ARRAY_V4I16_CLAMP; 2998 Opc = NVPTX::SULD_2D_ARRAY_V4I32_CLAMP; 3001 Opc = NVPTX::SULD_3D_I8_CLAMP; 3004 Opc = NVPTX::SULD_3D_I16_CLAMP; 3007 Opc = NVPTX::SULD_3D_I32_CLAMP; 3010 Opc = NVPTX::SULD_3D_I64_CLAMP; 3013 Opc = NVPTX::SULD_3D_V2I8_CLAMP; 3016 Opc = NVPTX::SULD_3D_V2I16_CLAMP; 3019 Opc = NVPTX::SULD_3D_V2I32_CLAMP; 3022 Opc = NVPTX::SULD_3D_V2I64_CLAMP; 3025 Opc = NVPTX::SULD_3D_V4I8_CLAMP; 3028 Opc = NVPTX::SULD_3D_V4I16_CLAMP; 3031 Opc = NVPTX::SULD_3D_V4I32_CLAMP; 3034 Opc = NVPTX::SULD_1D_I8_TRAP; 3037 Opc = NVPTX::SULD_1D_I16_TRAP; 3040 Opc = NVPTX::SULD_1D_I32_TRAP; 3043 Opc = NVPTX::SULD_1D_I64_TRAP; 3046 Opc = NVPTX::SULD_1D_V2I8_TRAP; 3049 Opc = NVPTX::SULD_1D_V2I16_TRAP; 3052 Opc = NVPTX::SULD_1D_V2I32_TRAP; 3055 Opc = NVPTX::SULD_1D_V2I64_TRAP; 3058 Opc = NVPTX::SULD_1D_V4I8_TRAP; 3061 Opc = NVPTX::SULD_1D_V4I16_TRAP; 3064 Opc = NVPTX::SULD_1D_V4I32_TRAP; 3067 Opc = NVPTX::SULD_1D_ARRAY_I8_TRAP; 3070 Opc = NVPTX::SULD_1D_ARRAY_I16_TRAP; 3073 Opc = NVPTX::SULD_1D_ARRAY_I32_TRAP; 3076 Opc = NVPTX::SULD_1D_ARRAY_I64_TRAP; 3079 Opc = NVPTX::SULD_1D_ARRAY_V2I8_TRAP; 3082 Opc = NVPTX::SULD_1D_ARRAY_V2I16_TRAP; 3085 Opc = NVPTX::SULD_1D_ARRAY_V2I32_TRAP; 3088 Opc = NVPTX::SULD_1D_ARRAY_V2I64_TRAP; 3091 Opc = NVPTX::SULD_1D_ARRAY_V4I8_TRAP; 3094 Opc = NVPTX::SULD_1D_ARRAY_V4I16_TRAP; 3097 Opc = NVPTX::SULD_1D_ARRAY_V4I32_TRAP; 3100 Opc = NVPTX::SULD_2D_I8_TRAP; 3103 Opc = NVPTX::SULD_2D_I16_TRAP; 3106 Opc = NVPTX::SULD_2D_I32_TRAP; 3109 Opc = NVPTX::SULD_2D_I64_TRAP; 3112 Opc = NVPTX::SULD_2D_V2I8_TRAP; 3115 Opc = NVPTX::SULD_2D_V2I16_TRAP; 3118 Opc = NVPTX::SULD_2D_V2I32_TRAP; 3121 Opc = NVPTX::SULD_2D_V2I64_TRAP; 3124 Opc = NVPTX::SULD_2D_V4I8_TRAP; 3127 Opc = NVPTX::SULD_2D_V4I16_TRAP; 3130 Opc = NVPTX::SULD_2D_V4I32_TRAP; 3133 Opc = NVPTX::SULD_2D_ARRAY_I8_TRAP; 3136 Opc = NVPTX::SULD_2D_ARRAY_I16_TRAP; 3139 Opc = NVPTX::SULD_2D_ARRAY_I32_TRAP; 3142 Opc = NVPTX::SULD_2D_ARRAY_I64_TRAP; 3145 Opc = NVPTX::SULD_2D_ARRAY_V2I8_TRAP; 3148 Opc = NVPTX::SULD_2D_ARRAY_V2I16_TRAP; 3151 Opc = NVPTX::SULD_2D_ARRAY_V2I32_TRAP; 3154 Opc = NVPTX::SULD_2D_ARRAY_V2I64_TRAP; 3157 Opc = NVPTX::SULD_2D_ARRAY_V4I8_TRAP; 3160 Opc = NVPTX::SULD_2D_ARRAY_V4I16_TRAP; 3163 Opc = NVPTX::SULD_2D_ARRAY_V4I32_TRAP; 3166 Opc = NVPTX::SULD_3D_I8_TRAP; 3169 Opc = NVPTX::SULD_3D_I16_TRAP; 3172 Opc = NVPTX::SULD_3D_I32_TRAP; 3175 Opc = NVPTX::SULD_3D_I64_TRAP; 3178 Opc = NVPTX::SULD_3D_V2I8_TRAP; 3181 Opc = NVPTX::SULD_3D_V2I16_TRAP; 3184 Opc = NVPTX::SULD_3D_V2I32_TRAP; 3187 Opc = NVPTX::SULD_3D_V2I64_TRAP; 3190 Opc = NVPTX::SULD_3D_V4I8_TRAP; 3193 Opc = NVPTX::SULD_3D_V4I16_TRAP; 3196 Opc = NVPTX::SULD_3D_V4I32_TRAP; 3199 Opc = NVPTX::SULD_1D_I8_ZERO; 3202 Opc = NVPTX::SULD_1D_I16_ZERO; 3205 Opc = NVPTX::SULD_1D_I32_ZERO; 3208 Opc = NVPTX::SULD_1D_I64_ZERO; 3211 Opc = NVPTX::SULD_1D_V2I8_ZERO; 3214 Opc = NVPTX::SULD_1D_V2I16_ZERO; 3217 Opc = NVPTX::SULD_1D_V2I32_ZERO; 3220 Opc = NVPTX::SULD_1D_V2I64_ZERO; 3223 Opc = NVPTX::SULD_1D_V4I8_ZERO; 3226 Opc = NVPTX::SULD_1D_V4I16_ZERO; 3229 Opc = NVPTX::SULD_1D_V4I32_ZERO; 3232 Opc = NVPTX::SULD_1D_ARRAY_I8_ZERO; 3235 Opc = NVPTX::SULD_1D_ARRAY_I16_ZERO; 3238 Opc = NVPTX::SULD_1D_ARRAY_I32_ZERO; 3241 Opc = NVPTX::SULD_1D_ARRAY_I64_ZERO; 3244 Opc = NVPTX::SULD_1D_ARRAY_V2I8_ZERO; 3247 Opc = NVPTX::SULD_1D_ARRAY_V2I16_ZERO; 3250 Opc = NVPTX::SULD_1D_ARRAY_V2I32_ZERO; 3253 Opc = NVPTX::SULD_1D_ARRAY_V2I64_ZERO; 3256 Opc = NVPTX::SULD_1D_ARRAY_V4I8_ZERO; 3259 Opc = NVPTX::SULD_1D_ARRAY_V4I16_ZERO; 3262 Opc = NVPTX::SULD_1D_ARRAY_V4I32_ZERO; 3265 Opc = NVPTX::SULD_2D_I8_ZERO; 3268 Opc = NVPTX::SULD_2D_I16_ZERO; 3271 Opc = NVPTX::SULD_2D_I32_ZERO; 3274 Opc = NVPTX::SULD_2D_I64_ZERO; 3277 Opc = NVPTX::SULD_2D_V2I8_ZERO; 3280 Opc = NVPTX::SULD_2D_V2I16_ZERO; 3283 Opc = NVPTX::SULD_2D_V2I32_ZERO; 3286 Opc = NVPTX::SULD_2D_V2I64_ZERO; 3289 Opc = NVPTX::SULD_2D_V4I8_ZERO; 3292 Opc = NVPTX::SULD_2D_V4I16_ZERO; 3295 Opc = NVPTX::SULD_2D_V4I32_ZERO; 3298 Opc = NVPTX::SULD_2D_ARRAY_I8_ZERO; 3301 Opc = NVPTX::SULD_2D_ARRAY_I16_ZERO; 3304 Opc = NVPTX::SULD_2D_ARRAY_I32_ZERO; 3307 Opc = NVPTX::SULD_2D_ARRAY_I64_ZERO; 3310 Opc = NVPTX::SULD_2D_ARRAY_V2I8_ZERO; 3313 Opc = NVPTX::SULD_2D_ARRAY_V2I16_ZERO; 3316 Opc = NVPTX::SULD_2D_ARRAY_V2I32_ZERO; 3319 Opc = NVPTX::SULD_2D_ARRAY_V2I64_ZERO; 3322 Opc = NVPTX::SULD_2D_ARRAY_V4I8_ZERO; 3325 Opc = NVPTX::SULD_2D_ARRAY_V4I16_ZERO; 3328 Opc = NVPTX::SULD_2D_ARRAY_V4I32_ZERO; 3331 Opc = NVPTX::SULD_3D_I8_ZERO; 3334 Opc = NVPTX::SULD_3D_I16_ZERO; 3337 Opc = NVPTX::SULD_3D_I32_ZERO; 3340 Opc = NVPTX::SULD_3D_I64_ZERO; 3343 Opc = NVPTX::SULD_3D_V2I8_ZERO; 3346 Opc = NVPTX::SULD_3D_V2I16_ZERO; 3349 Opc = NVPTX::SULD_3D_V2I32_ZERO; 3352 Opc = NVPTX::SULD_3D_V2I64_ZERO; 3355 Opc = NVPTX::SULD_3D_V4I8_ZERO; 3358 Opc = NVPTX::SULD_3D_V4I16_ZERO; 3361 Opc = NVPTX::SULD_3D_V4I32_ZERO; 3369 ReplaceNode(N, CurDAG->getMachineNode(Opc, SDLoc(N), N->getVTList(), Ops));