reference, declarationdefinition
definition → references, declarations, derived classes, virtual overrides
reference to multiple definitions → definitions
unreferenced

References

lib/Target/ARM/ARMBaseInstrInfo.cpp
  195                      .add(condCodeOp());
  206                      .add(condCodeOp());
  213                      .add(condCodeOp());
  226                      .add(condCodeOp());
  233                      .add(condCodeOp());
  841         .add(condCodeOp());
  988       Mov = Mov.add(condCodeOp());
 2274     NewMI.add(condCodeOp());
 2368         .add(condCodeOp())
 2392         .add(condCodeOp())
 3323       .add(condCodeOp());
lib/Target/ARM/ARMBaseRegisterInfo.cpp
  652     MIB.add(predOps(ARMCC::AL)).add(condCodeOp());
lib/Target/ARM/ARMExpandPseudoInsts.cpp
  859     LO16.addImm(Pred).addReg(PredReg).add(condCodeOp());
  860     HI16.addImm(Pred).addReg(PredReg).add(condCodeOp());
 1237           .add(condCodeOp()) // 's' bit
 1250           .add(condCodeOp()) // 's' bit
 1264           .add(condCodeOp()) // 's' bit
 1290           .add(condCodeOp()) // 's' bit
 1304           .add(condCodeOp()) // 's' bit
 1328           .add(condCodeOp()) // 's' bit
 1373               .add(condCodeOp());
 1402               .add(condCodeOp());
lib/Target/ARM/ARMFastISel.cpp
  297     MIB.add(CPSR ? t1CondCodeOp() : condCodeOp());
 2730       MIB.add(condCodeOp());
lib/Target/ARM/ARMFrameLowering.cpp
  312           .add(condCodeOp());
  322           .add(condCodeOp());
  327           .add(condCodeOp());
  561         .add(condCodeOp());
  756           .add(condCodeOp());
  845               .add(condCodeOp());
 1213       .add(condCodeOp());
 1232     MIB.add(condCodeOp());
 1366       .add(condCodeOp());
 2389         .add(condCodeOp());
 2395         .add(condCodeOp())
 2404         .add(condCodeOp());
 2470         .add(condCodeOp())
 2477         .add(condCodeOp());
 2483         .add(condCodeOp())
 2490         .add(condCodeOp());
lib/Target/ARM/ARMISelLowering.cpp
 9389         .add(condCodeOp());
 9621         .add(condCodeOp());
 9774         .add(condCodeOp());
10218         .add(condCodeOp());
10323       .add(condCodeOp());
10662         .add(condCodeOp());
lib/Target/ARM/ARMInstructionSelector.cpp
  497       .add(condCodeOp());
  739         .add(condCodeOp());
  808   MIB.add(predOps(ARMCC::AL)).add(condCodeOp());
  873       MIB.addImm(1).add(predOps(ARMCC::AL)).add(condCodeOp());
  889                 .add(condCodeOp());
  983     MIB.add(predOps(ARMCC::AL)).add(condCodeOp());
 1066     MIB.add(predOps(ARMCC::AL)).add(condCodeOp());
 1072     MIB.addImm(0).add(predOps(ARMCC::AL)).add(condCodeOp());
 1110         .add(condCodeOp());
lib/Target/ARM/ARMLoadStoreOptimizer.cpp
  764           .add(condCodeOp());
lib/Target/ARM/Thumb2InstrInfo.cpp
  274             .add(condCodeOp())
  286             .add(condCodeOp())
  359       MIB.add(condCodeOp());
lib/Target/ARM/Thumb2SizeReduction.cpp
  826     MIB.add(HasCC ? t1CondCodeOp(CCDead) : condCodeOp());
  927       MIB.add(HasCC ? t1CondCodeOp(CCDead) : condCodeOp());
  932       MIB.add(HasCC ? t1CondCodeOp(CCDead) : condCodeOp());