reference, declarationdefinition
definition → references, declarations, derived classes, virtual overrides
reference to multiple definitions → definitions
unreferenced

References

lib/Target/AMDGPU/AsmParser/AMDGPUAsmParser.cpp
  311   bool isClampSI() const { return isImmTy(ImmTyClampSI); }
  312   bool isOModSI() const { return isImmTy(ImmTyOModSI); }
  313   bool isDMask() const { return isImmTy(ImmTyDMask); }
  314   bool isDim() const { return isImmTy(ImmTyDim); }
  315   bool isUNorm() const { return isImmTy(ImmTyUNorm); }
  316   bool isDA() const { return isImmTy(ImmTyDA); }
  317   bool isR128A16() const { return isImmTy(ImmTyR128A16); }
  318   bool isLWE() const { return isImmTy(ImmTyLWE); }
  319   bool isOff() const { return isImmTy(ImmTyOff); }
  320   bool isExpTgt() const { return isImmTy(ImmTyExpTgt); }
  321   bool isExpVM() const { return isImmTy(ImmTyExpVM); }
  322   bool isExpCompr() const { return isImmTy(ImmTyExpCompr); }
  323   bool isOffen() const { return isImmTy(ImmTyOffen); }
  324   bool isIdxen() const { return isImmTy(ImmTyIdxen); }
  325   bool isAddr64() const { return isImmTy(ImmTyAddr64); }
  326   bool isOffset() const { return isImmTy(ImmTyOffset) && isUInt<16>(getImm()); }
  327   bool isOffset0() const { return isImmTy(ImmTyOffset0) && isUInt<8>(getImm()); }
  328   bool isOffset1() const { return isImmTy(ImmTyOffset1) && isUInt<8>(getImm()); }
  330   bool isFlatOffset() const { return isImmTy(ImmTyOffset) || isImmTy(ImmTyInstOffset); }
  330   bool isFlatOffset() const { return isImmTy(ImmTyOffset) || isImmTy(ImmTyInstOffset); }
  331   bool isGDS() const { return isImmTy(ImmTyGDS); }
  332   bool isLDS() const { return isImmTy(ImmTyLDS); }
  333   bool isDLC() const { return isImmTy(ImmTyDLC); }
  334   bool isGLC() const { return isImmTy(ImmTyGLC); }
  335   bool isSLC() const { return isImmTy(ImmTySLC); }
  336   bool isSWZ() const { return isImmTy(ImmTySWZ); }
  337   bool isTFE() const { return isImmTy(ImmTyTFE); }
  338   bool isD16() const { return isImmTy(ImmTyD16); }
  339   bool isFORMAT() const { return isImmTy(ImmTyFORMAT) && isUInt<8>(getImm()); }
  340   bool isBankMask() const { return isImmTy(ImmTyDppBankMask); }
  341   bool isRowMask() const { return isImmTy(ImmTyDppRowMask); }
  342   bool isBoundCtrl() const { return isImmTy(ImmTyDppBoundCtrl); }
  343   bool isFI() const { return isImmTy(ImmTyDppFi); }
  344   bool isSDWADstSel() const { return isImmTy(ImmTySdwaDstSel); }
  345   bool isSDWASrc0Sel() const { return isImmTy(ImmTySdwaSrc0Sel); }
  346   bool isSDWASrc1Sel() const { return isImmTy(ImmTySdwaSrc1Sel); }
  347   bool isSDWADstUnused() const { return isImmTy(ImmTySdwaDstUnused); }
  348   bool isInterpSlot() const { return isImmTy(ImmTyInterpSlot); }
  349   bool isInterpAttr() const { return isImmTy(ImmTyInterpAttr); }
  350   bool isAttrChan() const { return isImmTy(ImmTyAttrChan); }
  351   bool isOpSel() const { return isImmTy(ImmTyOpSel); }
  352   bool isOpSelHi() const { return isImmTy(ImmTyOpSelHi); }
  353   bool isNegLo() const { return isImmTy(ImmTyNegLo); }
  354   bool isNegHi() const { return isImmTy(ImmTyNegHi); }
  355   bool isHigh() const { return isImmTy(ImmTyHigh); }
  712     assert(isRegKind() || isImmTy(ImmTyNone));
  717     assert(isRegKind() || isImmTy(ImmTyNone));
 1536   if (!isImmTy(ImmTyNone)) {
 1591   if (!isImmTy(ImmTyNone)) {
 1672   assert(isImmTy(ImmTyNone) && Imm.Mods.hasFPModifiers());
 1692                          isImmTy(ImmTyNone) && Imm.Mods.hasFPModifiers());
 1694     assert(!isImmTy(ImmTyNone) || !hasModifiers());
 5028   return isImmTy(ImmTyHwreg);
 5127   return isImmTy(ImmTySendMsg);
 5652   return isImmTy(ImmTySwizzle);
 5734   return isImmTy(ImmTyGprIdxMode);
 6389   return isImmTy(ImmTyDPP8);
 7031 bool AMDGPUOperand::isEndpgm() const { return isImmTy(ImmTyEndpgm); }