|
reference, declaration → definition
definition → references, declarations, derived classes, virtual overrides
reference to multiple definitions → definitions
unreferenced
|
References
gen/lib/Target/Mips/MipsGenDAGISel.inc 2682 /* 4785*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
2696 /* 4810*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
2965 /* 5314*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
16968 /* 31642*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
17068 /* 31846*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
22625 /* 42372*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
22666 /* 42452*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
22707 /* 42532*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
22739 /* 42591*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
22771 /* 42650*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
22803 /* 42715*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
22810 /* 42730*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
22844 /* 42797*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
22851 /* 42812*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
22879 /* 42869*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
22886 /* 42884*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
22914 /* 42941*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
22921 /* 42956*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
22949 /* 43013*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
22956 /* 43028*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
22984 /* 43085*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
22991 /* 43100*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
23382 /* 43838*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
23391 /* 43858*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
23400 /* 43878*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
23409 /* 43898*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
23418 /* 43918*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
23470 /* 44022*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
23480 /* 44043*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
23577 /* 44244*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
23617 /* 44338*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
27305 /* 51674*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
27344 /* 51758*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(Mips::ZERO_64),
gen/lib/Target/PowerPC/PPCGenDAGISel.inc15418 /* 40888*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(PPC::ZERO8),
15455 /* 41017*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(PPC::ZERO8),
15528 /* 41245*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(PPC::ZERO8),
15569 /* 41389*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(PPC::ZERO8),
15646 /* 41632*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(PPC::ZERO8),
15687 /* 41776*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(PPC::ZERO8),
15736 /* 41936*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(PPC::ZERO8),
15760 /* 42016*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(PPC::ZERO8),
15839 /* 42228*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(PPC::ZERO8),
15864 /* 42312*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(PPC::ZERO8),
15971 /* 42566*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(PPC::ZERO8),
15986 /* 42612*/ OPC_EmitRegister2, MVT::i64, TARGET_VAL(PPC::ZERO8),
lib/CodeGen/SelectionDAG/SelectionDAGISel.cpp 3218 case OPC_EmitRegister2: {