reference, declarationdefinition
definition → references, declarations, derived classes, virtual overrides
reference to multiple definitions → definitions
unreferenced

References

gen/lib/Target/RISCV/RISCVGenAsmMatcher.inc
 2290   { 2170 /* lw */, RISCV::LW, Convert__Reg1_0__Reg1_2__imm_95_0, AMFBS_None, { MCK_GPR, MCK__40_, MCK_GPR, MCK__41_ }, },
 2291   { 2170 /* lw */, RISCV::LW, Convert__Reg1_0__Reg1_3__SImm121_1, AMFBS_None, { MCK_GPR, MCK_SImm12, MCK__40_, MCK_GPR, MCK__41_ }, },
gen/lib/Target/RISCV/RISCVGenCompressInstEmitter.inc
  644     case RISCV::LW: {
 1476       OutInst.setOpcode(RISCV::LW);
 1493       OutInst.setOpcode(RISCV::LW);
gen/lib/Target/RISCV/RISCVGenDAGISel.inc
  760 /*  1341*/              OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
  769 /*  1358*/              OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
  825 /*  1461*/              OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
  834 /*  1478*/              OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
  847 /*  1502*/              OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
  856 /*  1519*/              OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
  959 /*  1713*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
  993 /*  1777*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1004 /*  1798*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1133 /*  2040*/              OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1142 /*  2057*/              OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1198 /*  2160*/              OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1207 /*  2177*/              OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1220 /*  2201*/              OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1229 /*  2218*/              OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1359 /*  2449*/              OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1367 /*  2463*/              OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1418 /*  2551*/              OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1426 /*  2565*/              OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1438 /*  2586*/              OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1446 /*  2600*/              OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1545 /*  2782*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1579 /*  2846*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1590 /*  2867*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1660 /*  2995*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1691 /*  3050*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1701 /*  3068*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1866 /*  3392*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1875 /*  3410*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1885 /*  3430*/          OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1964 /*  3588*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1973 /*  3606*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1983 /*  3626*/          OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 1997 /*  3654*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 2006 /*  3672*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 2016 /*  3692*/          OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 2171 /*  3989*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 2179 /*  4004*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 2230 /*  4097*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 2238 /*  4112*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 2250 /*  4134*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 2258 /*  4149*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 2351 /*  4323*/          OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 2382 /*  4381*/          OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 2392 /*  4400*/          OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 4678 /*  8654*/              OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 4687 /*  8671*/              OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 4743 /*  8775*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 4818 /*  8916*/              OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 4827 /*  8933*/              OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 4897 /*  9057*/              OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 4905 /*  9071*/              OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 4959 /*  9170*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 4996 /*  9237*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 5086 /*  9413*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 5095 /*  9431*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 5105 /*  9451*/          OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 5189 /*  9612*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 5197 /*  9627*/            OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
 5248 /*  9721*/          OPC_MorphNodeTo1, TARGET_VAL(RISCV::LW), 0|OPFL_Chain|OPFL_MemRefs,
gen/lib/Target/RISCV/RISCVGenGlobalISel.inc
 1360       GIR_BuildMI, /*InsnID*/0, /*Opcode*/RISCV::LW,
 1390       GIR_BuildMI, /*InsnID*/0, /*Opcode*/RISCV::LW,
 1480       GIR_BuildMI, /*InsnID*/0, /*Opcode*/RISCV::LW,
 1510       GIR_BuildMI, /*InsnID*/0, /*Opcode*/RISCV::LW,
 1811       GIR_BuildMI, /*InsnID*/0, /*Opcode*/RISCV::LW,
 1842       GIR_BuildMI, /*InsnID*/0, /*Opcode*/RISCV::LW,
 1937       GIR_BuildMI, /*InsnID*/0, /*Opcode*/RISCV::LW,
 1956       GIR_BuildMI, /*InsnID*/0, /*Opcode*/RISCV::LW,
 2013       GIR_BuildMI, /*InsnID*/0, /*Opcode*/RISCV::LW,
 2032       GIR_BuildMI, /*InsnID*/0, /*Opcode*/RISCV::LW,
 2223       GIR_BuildMI, /*InsnID*/0, /*Opcode*/RISCV::LW,
 2243       GIR_BuildMI, /*InsnID*/0, /*Opcode*/RISCV::LW,
 2335       GIR_BuildMI, /*InsnID*/0, /*Opcode*/RISCV::LW,
 2395       GIR_BuildMI, /*InsnID*/0, /*Opcode*/RISCV::LW,
 2606       GIR_BuildMI, /*InsnID*/0, /*Opcode*/RISCV::LW,
 2663       GIR_BuildMI, /*InsnID*/0, /*Opcode*/RISCV::LW,
 2701       GIR_BuildMI, /*InsnID*/0, /*Opcode*/RISCV::LW,
 2835       GIR_BuildMI, /*InsnID*/0, /*Opcode*/RISCV::LW,
 2989       GIR_BuildMI, /*InsnID*/0, /*Opcode*/RISCV::LW,
 3019       GIR_BuildMI, /*InsnID*/0, /*Opcode*/RISCV::LW,
 3110       GIR_BuildMI, /*InsnID*/0, /*Opcode*/RISCV::LW,
 3129       GIR_BuildMI, /*InsnID*/0, /*Opcode*/RISCV::LW,
 3219       GIR_BuildMI, /*InsnID*/0, /*Opcode*/RISCV::LW,
 3274       GIR_BuildMI, /*InsnID*/0, /*Opcode*/RISCV::LW,
gen/lib/Target/RISCV/RISCVGenMCCodeEmitter.inc
  769     case RISCV::LW:
lib/Target/RISCV/AsmParser/RISCVAsmParser.cpp
 1674     SecondOpcode = isRV64() ? RISCV::LD : RISCV::LW;
 1693   unsigned SecondOpcode = isRV64() ? RISCV::LD : RISCV::LW;
 1798     emitLoadStoreSymbol(Inst, RISCV::LW, IDLoc, Out, /*HasTmpReg=*/false);
lib/Target/RISCV/RISCVExpandPseudoInsts.cpp
  681     SecondOpcode = STI.is64Bit() ? RISCV::LD : RISCV::LW;
  696   unsigned SecondOpcode = STI.is64Bit() ? RISCV::LD : RISCV::LW;
lib/Target/RISCV/RISCVISelDAGToDAG.cpp
  222     case RISCV::LW:
lib/Target/RISCV/RISCVISelLowering.cpp
 1170   BuildMI(*BB, MI, DL, TII.get(RISCV::LW), LoReg)
 1174   BuildMI(*BB, MI, DL, TII.get(RISCV::LW), HiReg)
lib/Target/RISCV/RISCVInstrInfo.cpp
   45   case RISCV::LW:
  150              RISCV::LW : RISCV::LD;
lib/Target/RISCV/RISCVMergeBaseOffset.cpp
  214   case RISCV::LW: