reference, declarationdefinition
definition → references, declarations, derived classes, virtual overrides
reference to multiple definitions → definitions
unreferenced

References

gen/lib/Target/PowerPC/PPCGenAsmMatcher.inc
 3951     case PPC::ZERO8: OpKind = MCK_G8RC_NOX0; break;
gen/lib/Target/PowerPC/PPCGenDAGISel.inc
15418 /* 40888*/        OPC_EmitRegister2, MVT::i64, TARGET_VAL(PPC::ZERO8),
15455 /* 41017*/        OPC_EmitRegister2, MVT::i64, TARGET_VAL(PPC::ZERO8),
15528 /* 41245*/        OPC_EmitRegister2, MVT::i64, TARGET_VAL(PPC::ZERO8),
15569 /* 41389*/        OPC_EmitRegister2, MVT::i64, TARGET_VAL(PPC::ZERO8),
15646 /* 41632*/        OPC_EmitRegister2, MVT::i64, TARGET_VAL(PPC::ZERO8),
15687 /* 41776*/        OPC_EmitRegister2, MVT::i64, TARGET_VAL(PPC::ZERO8),
15736 /* 41936*/        OPC_EmitRegister2, MVT::i64, TARGET_VAL(PPC::ZERO8),
15760 /* 42016*/        OPC_EmitRegister2, MVT::i64, TARGET_VAL(PPC::ZERO8),
15839 /* 42228*/          OPC_EmitRegister2, MVT::i64, TARGET_VAL(PPC::ZERO8),
15864 /* 42312*/          OPC_EmitRegister2, MVT::i64, TARGET_VAL(PPC::ZERO8),
15971 /* 42566*/          OPC_EmitRegister2, MVT::i64, TARGET_VAL(PPC::ZERO8),
15986 /* 42612*/          OPC_EmitRegister2, MVT::i64, TARGET_VAL(PPC::ZERO8),
gen/lib/Target/PowerPC/PPCGenRegisterInfo.inc
 1466     PPC::X2, PPC::X3, PPC::X4, PPC::X5, PPC::X6, PPC::X7, PPC::X8, PPC::X9, PPC::X10, PPC::X11, PPC::X12, PPC::X30, PPC::X29, PPC::X28, PPC::X27, PPC::X26, PPC::X25, PPC::X24, PPC::X23, PPC::X22, PPC::X21, PPC::X20, PPC::X19, PPC::X18, PPC::X17, PPC::X16, PPC::X15, PPC::X14, PPC::X31, PPC::X13, PPC::X1, PPC::FP8, PPC::BP8, PPC::ZERO8, 
 2595   { PPC::ZERO8, 0U },
 2870   { PPC::ZERO8, -2U },
 3148   { PPC::ZERO8, 0U },
 3423   { PPC::ZERO8, -2U },
 4341   static const MCPhysReg AltOrder1[] = { PPC::X3, PPC::X4, PPC::X5, PPC::X6, PPC::X7, PPC::X8, PPC::X9, PPC::X10, PPC::X11, PPC::X12, PPC::X30, PPC::X29, PPC::X28, PPC::X27, PPC::X26, PPC::X25, PPC::X24, PPC::X23, PPC::X22, PPC::X21, PPC::X20, PPC::X19, PPC::X18, PPC::X17, PPC::X16, PPC::X15, PPC::X14, PPC::X31, PPC::X13, PPC::X1, PPC::FP8, PPC::BP8, PPC::ZERO8, PPC::X2 };
lib/Target/PowerPC/PPCFastISel.cpp
  586       MIB.addReg(PPC::ZERO8).addReg(Addr.Base.Reg);
  732       MIB.addReg(PPC::ZERO8).addReg(Addr.Base.Reg);
lib/Target/PowerPC/PPCISelLowering.cpp
 2434       Base = DAG.getRegister(Subtarget.isPPC64() ? PPC::ZERO8 : PPC::ZERO,
 2491   Base = DAG.getRegister(Subtarget.isPPC64() ? PPC::ZERO8 : PPC::ZERO,
10433   unsigned ZeroReg = is64bit ? PPC::ZERO8 : PPC::ZERO;
11293     Register ZeroReg = is64bit ? PPC::ZERO8 : PPC::ZERO;
lib/Target/PowerPC/PPCInstrInfo.cpp
 1377     ZeroReg = isPPC64 ? PPC::ZERO8 : PPC::ZERO;
 1380               PPC::ZERO8 : PPC::ZERO;
 2840       if (RegToCopy == PPC::ZERO || RegToCopy == PPC::ZERO8) {
 3473       MI.getOperand(III.ZeroIsSpecialOrig).getReg() != PPC::ZERO8)
lib/Target/PowerPC/PPCRegisterInfo.cpp
  267   for (unsigned PseudoReg : {PPC::ZERO, PPC::ZERO8, PPC::RM})