|
reference, declaration → definition
definition → references, declarations, derived classes, virtual overrides
reference to multiple definitions → definitions
unreferenced
|
References
gen/lib/Target/PowerPC/PPCGenAsmWriter.inc10597 MRI.getRegClass(PPC::VSRCRegClassID).contains(MI->getOperand(0).getReg()) &&
10599 MRI.getRegClass(PPC::VSRCRegClassID).contains(MI->getOperand(1).getReg()) &&
10610 MRI.getRegClass(PPC::VSRCRegClassID).contains(MI->getOperand(0).getReg()) &&
10612 MRI.getRegClass(PPC::VSRCRegClassID).contains(MI->getOperand(1).getReg()) &&
10623 MRI.getRegClass(PPC::VSRCRegClassID).contains(MI->getOperand(0).getReg()) &&
10625 MRI.getRegClass(PPC::VSRCRegClassID).contains(MI->getOperand(1).getReg()) &&
10636 MRI.getRegClass(PPC::VSRCRegClassID).contains(MI->getOperand(0).getReg()) &&
10638 MRI.getRegClass(PPC::VSRCRegClassID).contains(MI->getOperand(1).getReg()) &&
10649 MRI.getRegClass(PPC::VSRCRegClassID).contains(MI->getOperand(0).getReg()) &&
10651 MRI.getRegClass(PPC::VSRCRegClassID).contains(MI->getOperand(1).getReg()) &&
10653 MRI.getRegClass(PPC::VSRCRegClassID).contains(MI->getOperand(2).getReg()) &&
10662 MRI.getRegClass(PPC::VSRCRegClassID).contains(MI->getOperand(0).getReg()) &&
10664 MRI.getRegClass(PPC::VSRCRegClassID).contains(MI->getOperand(1).getReg()) &&
10666 MRI.getRegClass(PPC::VSRCRegClassID).contains(MI->getOperand(2).getReg()) &&
10675 MRI.getRegClass(PPC::VSRCRegClassID).contains(MI->getOperand(0).getReg()) &&
10677 MRI.getRegClass(PPC::VSRCRegClassID).contains(MI->getOperand(1).getReg()) &&
10690 MRI.getRegClass(PPC::VSRCRegClassID).contains(MI->getOperand(0).getReg()) &&
10701 MRI.getRegClass(PPC::VSRCRegClassID).contains(MI->getOperand(0).getReg()) &&
10712 MRI.getRegClass(PPC::VSRCRegClassID).contains(MI->getOperand(0).getReg()) &&
gen/lib/Target/PowerPC/PPCGenDAGISel.inc 77 /* 39*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
94 /* 75*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
115 /* 118*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
132 /* 154*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
339 /* 658*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
353 /* 696*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
375 /* 747*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
389 /* 785*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
632 /* 1377*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
646 /* 1415*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
668 /* 1466*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
682 /* 1504*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
792 /* 1769*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
806 /* 1807*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
828 /* 1858*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
842 /* 1896*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
918 /* 2076*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
932 /* 2114*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
953 /* 2163*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1047 /* 2393*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1061 /* 2431*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1082 /* 2480*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1107 /* 2538*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1121 /* 2576*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1143 /* 2627*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1157 /* 2665*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1183 /* 2724*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1197 /* 2762*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1219 /* 2813*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1233 /* 2851*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1257 /* 2905*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1280 /* 2959*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1294 /* 2997*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1318 /* 3052*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1332 /* 3090*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1356 /* 3145*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1370 /* 3183*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1394 /* 3238*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1408 /* 3276*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1432 /* 3331*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1446 /* 3369*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1470 /* 3424*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1484 /* 3462*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1508 /* 3517*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1522 /* 3555*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1547 /* 3613*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1561 /* 3651*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1582 /* 3700*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1913 /* 4311*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
1925 /* 4339*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
3244 /* 6858*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
3257 /* 6887*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
7085 /* 16996*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
7139 /* 17125*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
10750 /* 26798*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
10812 /* 26955*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13364 /* 34982*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13376 /* 35014*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13379 /* 35025*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13399 /* 35080*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13423 /* 35144*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13474 /* 35279*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13493 /* 35337*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13496 /* 35348*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13545 /* 35488*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13564 /* 35546*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13567 /* 35557*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13603 /* 35652*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13615 /* 35684*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13618 /* 35695*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13713 /* 35950*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13732 /* 36008*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13735 /* 36019*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13784 /* 36159*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13803 /* 36217*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13806 /* 36228*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13848 /* 36346*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13872 /* 36410*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13911 /* 36512*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13930 /* 36570*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13933 /* 36581*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
13982 /* 36721*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14001 /* 36779*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14004 /* 36790*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14108 /* 37074*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14127 /* 37132*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14130 /* 37143*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14179 /* 37283*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14198 /* 37341*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14201 /* 37352*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14254 /* 37500*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14273 /* 37558*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14276 /* 37569*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14325 /* 37709*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14344 /* 37767*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14347 /* 37778*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14400 /* 37926*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14419 /* 37984*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14422 /* 37995*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14471 /* 38135*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14490 /* 38193*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14493 /* 38204*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14546 /* 38352*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14565 /* 38410*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14568 /* 38421*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14643 /* 38627*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14662 /* 38685*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14665 /* 38696*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14718 /* 38844*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14737 /* 38902*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14740 /* 38913*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14765 /* 38989*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14784 /* 39047*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14787 /* 39058*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14839 /* 39203*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14858 /* 39261*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14861 /* 39272*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14912 /* 39416*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14931 /* 39474*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14934 /* 39485*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
14985 /* 39629*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15004 /* 39687*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15007 /* 39698*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15058 /* 39842*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15077 /* 39900*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15080 /* 39911*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15131 /* 40055*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15150 /* 40113*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15153 /* 40124*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15204 /* 40268*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15223 /* 40326*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15226 /* 40337*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15277 /* 40481*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15296 /* 40539*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15299 /* 40550*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15350 /* 40694*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15369 /* 40752*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15372 /* 40763*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15426 /* 40921*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15465 /* 41056*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15540 /* 41293*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15583 /* 41443*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15658 /* 41680*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15701 /* 41830*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15748 /* 41984*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15774 /* 42070*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15851 /* 42276*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
15878 /* 42366*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
16362 /* 43414*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
17902 /* 46152*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
18708 /* 47669*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
18717 /* 47690*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
18726 /* 47711*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
18784 /* 47832*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
18817 /* 47882*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
18828 /* 47904*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
18856 /* 47947*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
18872 /* 47976*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
18900 /* 48019*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
18916 /* 48048*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
18944 /* 48091*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
36346 /* 93163*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
36552 /* 93647*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
36740 /* 94055*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
36945 /* 94521*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
39167 /* 98860*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
39300 /* 99146*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
39334 /* 99211*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
39337 /* 99222*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
39345 /* 99252*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
39348 /* 99263*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
39362 /* 99304*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
39365 /* 99315*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
39373 /* 99345*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
39376 /* 99356*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
39515 /* 99662*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
39549 /* 99727*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
39552 /* 99738*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
39560 /* 99768*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
39563 /* 99779*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
39577 /* 99820*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
39580 /* 99831*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
39588 /* 99861*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
39591 /* 99872*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40111 /*100791*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40116 /*100809*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40143 /*100869*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40148 /*100887*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40207 /*100999*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40224 /*101038*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40236 /*101070*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40338 /*101398*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40357 /*101468*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40383 /*101554*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40402 /*101624*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40420 /*101667*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40425 /*101685*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40437 /*101718*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40442 /*101736*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40814 /*102562*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40817 /*102573*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40825 /*102603*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40828 /*102614*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40842 /*102655*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40845 /*102666*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40853 /*102696*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40856 /*102707*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40876 /*102758*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40879 /*102769*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40889 /*102795*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
40892 /*102806*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
41085 /*103236*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
41109 /*103293*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
41132 /*103348*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
41182 /*103454*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
41206 /*103511*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
41229 /*103566*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
41300 /*103722*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
41316 /*103757*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
41436 /*104025*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
41446 /*104049*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
41463 /*104085*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
41482 /*104131*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
41501 /*104177*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
41515 /*104214*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
41569 /*104342*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
41582 /*104377*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
41704 /*104748*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
41759 /*104923*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
41820 /*105072*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
41830 /*105096*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
41843 /*105125*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
41856 /*105160*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
41875 /*105205*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
41889 /*105242*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
42125 /*105748*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
42137 /*105781*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
42184 /*105910*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
42196 /*105943*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
42243 /*106072*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
42255 /*106105*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
42302 /*106234*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
42314 /*106267*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
42507 /*106677*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
42510 /*106688*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
42513 /*106699*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
42533 /*106749*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
42536 /*106760*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
42539 /*106771*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
42661 /*107007*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
42674 /*107042*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
43693 /*109087*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
43703 /*109111*/ OPC_EmitInteger, MVT::i32, PPC::VSRCRegClassID,
gen/lib/Target/PowerPC/PPCGenInstrInfo.inc 2742 static const MCOperandInfo OperandInfo143[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { -1, 0, MCOI::OPERAND_UNKNOWN, 0 }, { 1, 0|(1<<MCOI::LookupPtrRegClass), MCOI::OPERAND_UNKNOWN, 0 }, };
2743 static const MCOperandInfo OperandInfo144[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { 1, 0|(1<<MCOI::LookupPtrRegClass), MCOI::OPERAND_UNKNOWN, 0 }, { 0, 0|(1<<MCOI::LookupPtrRegClass), MCOI::OPERAND_UNKNOWN, 0 }, };
2744 static const MCOperandInfo OperandInfo145[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { 1, 0|(1<<MCOI::LookupPtrRegClass), MCOI::OPERAND_UNKNOWN, 0 }, { PPC::G8RCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2754 static const MCOperandInfo OperandInfo155[] = { { PPC::G8RCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2756 static const MCOperandInfo OperandInfo157[] = { { PPC::GPRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2767 static const MCOperandInfo OperandInfo168[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::G8RCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2769 static const MCOperandInfo OperandInfo170[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::GPRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2771 static const MCOperandInfo OperandInfo172[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::G8RC_NOX0RegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::G8RCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2824 static const MCOperandInfo OperandInfo225[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::CRRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { -1, 0, MCOI::OPERAND_IMMEDIATE, 0 }, };
2824 static const MCOperandInfo OperandInfo225[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::CRRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { -1, 0, MCOI::OPERAND_IMMEDIATE, 0 }, };
2824 static const MCOperandInfo OperandInfo225[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::CRRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { -1, 0, MCOI::OPERAND_IMMEDIATE, 0 }, };
2835 static const MCOperandInfo OperandInfo236[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::CRBITRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2835 static const MCOperandInfo OperandInfo236[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::CRBITRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2835 static const MCOperandInfo OperandInfo236[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::CRBITRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2869 static const MCOperandInfo OperandInfo270[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSFRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSFRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2873 static const MCOperandInfo OperandInfo274[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2876 static const MCOperandInfo OperandInfo277[] = { { PPC::VSSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2878 static const MCOperandInfo OperandInfo279[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::G8RCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::G8RCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2887 static const MCOperandInfo OperandInfo288[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2887 static const MCOperandInfo OperandInfo288[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2888 static const MCOperandInfo OperandInfo289[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2888 static const MCOperandInfo OperandInfo289[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2888 static const MCOperandInfo OperandInfo289[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2889 static const MCOperandInfo OperandInfo290[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, ((0 << 16) | (1 << MCOI::TIED_TO)) }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2889 static const MCOperandInfo OperandInfo290[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, ((0 << 16) | (1 << MCOI::TIED_TO)) }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2889 static const MCOperandInfo OperandInfo290[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, ((0 << 16) | (1 << MCOI::TIED_TO)) }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2889 static const MCOperandInfo OperandInfo290[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, ((0 << 16) | (1 << MCOI::TIED_TO)) }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2890 static const MCOperandInfo OperandInfo291[] = { { PPC::CRRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2890 static const MCOperandInfo OperandInfo291[] = { { PPC::CRRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2891 static const MCOperandInfo OperandInfo292[] = { { PPC::CRRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2892 static const MCOperandInfo OperandInfo293[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { -1, 0, MCOI::OPERAND_UNKNOWN, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2892 static const MCOperandInfo OperandInfo293[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { -1, 0, MCOI::OPERAND_UNKNOWN, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2893 static const MCOperandInfo OperandInfo294[] = { { PPC::VSFRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { -1, 0, MCOI::OPERAND_UNKNOWN, 0 }, };
2894 static const MCOperandInfo OperandInfo295[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, ((0 << 16) | (1 << MCOI::TIED_TO)) }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { -1, 0, MCOI::OPERAND_UNKNOWN, 0 }, };
2894 static const MCOperandInfo OperandInfo295[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, ((0 << 16) | (1 << MCOI::TIED_TO)) }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { -1, 0, MCOI::OPERAND_UNKNOWN, 0 }, };
2894 static const MCOperandInfo OperandInfo295[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, ((0 << 16) | (1 << MCOI::TIED_TO)) }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { -1, 0, MCOI::OPERAND_UNKNOWN, 0 }, };
2895 static const MCOperandInfo OperandInfo296[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2898 static const MCOperandInfo OperandInfo299[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { -1, 0, MCOI::OPERAND_UNKNOWN, 0 }, };
2898 static const MCOperandInfo OperandInfo299[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { -1, 0, MCOI::OPERAND_UNKNOWN, 0 }, };
2898 static const MCOperandInfo OperandInfo299[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { -1, 0, MCOI::OPERAND_UNKNOWN, 0 }, };
2899 static const MCOperandInfo OperandInfo300[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSFRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { -1, 0, MCOI::OPERAND_UNKNOWN, 0 }, };
2900 static const MCOperandInfo OperandInfo301[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2900 static const MCOperandInfo OperandInfo301[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2900 static const MCOperandInfo OperandInfo301[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2900 static const MCOperandInfo OperandInfo301[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, };
2901 static const MCOperandInfo OperandInfo302[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { -1, 0, MCOI::OPERAND_UNKNOWN, 0 }, };
2902 static const MCOperandInfo OperandInfo303[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { -1, 0, MCOI::OPERAND_UNKNOWN, 0 }, };
2902 static const MCOperandInfo OperandInfo303[] = { { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { PPC::VSRCRegClassID, 0, MCOI::OPERAND_REGISTER, 0 }, { -1, 0, MCOI::OPERAND_UNKNOWN, 0 }, };
gen/lib/Target/PowerPC/PPCGenRegisterInfo.inc 1731 { VSRC, VSRCBits, 382, 64, sizeof(VSRCBits), PPC::VSRCRegClassID, 1, true },
4646 &PPCMCRegisterClasses[VSRCRegClassID],
lib/Target/PowerPC/PPCInstrInfo.h 480 case PPC::VSRCRegClassID:
lib/Target/PowerPC/PPCRegisterInfo.cpp 442 case PPC::VSRCRegClassID: