reference, declarationdefinition
definition → references, declarations, derived classes, virtual overrides
reference to multiple definitions → definitions
unreferenced

References

gen/lib/Target/PowerPC/PPCGenAsmMatcher.inc
 3696     case PPC::R2: OpKind = MCK_Reg2; break;
gen/lib/Target/PowerPC/PPCGenRegisterInfo.inc
 1237   { PPC::R2 },
 1346     PPC::R2, PPC::R3, PPC::R4, PPC::R5, PPC::R6, PPC::R7, PPC::R8, PPC::R9, PPC::R10, PPC::R11, PPC::R12, PPC::R30, PPC::R29, PPC::R28, PPC::R27, PPC::R26, PPC::R25, PPC::R24, PPC::R23, PPC::R22, PPC::R21, PPC::R20, PPC::R19, PPC::R18, PPC::R17, PPC::R16, PPC::R15, PPC::R14, PPC::R13, PPC::R31, PPC::R0, PPC::R1, PPC::FP, PPC::BP, 
 1356     PPC::R2, PPC::R3, PPC::R4, PPC::R5, PPC::R6, PPC::R7, PPC::R8, PPC::R9, PPC::R10, PPC::R11, PPC::R12, PPC::R30, PPC::R29, PPC::R28, PPC::R27, PPC::R26, PPC::R25, PPC::R24, PPC::R23, PPC::R22, PPC::R21, PPC::R20, PPC::R19, PPC::R18, PPC::R17, PPC::R16, PPC::R15, PPC::R14, PPC::R13, PPC::R31, PPC::R1, PPC::FP, PPC::BP, PPC::ZERO, 
 1366     PPC::R2, PPC::R3, PPC::R4, PPC::R5, PPC::R6, PPC::R7, PPC::R8, PPC::R9, PPC::R10, PPC::R11, PPC::R12, PPC::R30, PPC::R29, PPC::R28, PPC::R27, PPC::R26, PPC::R25, PPC::R24, PPC::R23, PPC::R22, PPC::R21, PPC::R20, PPC::R19, PPC::R18, PPC::R17, PPC::R16, PPC::R15, PPC::R14, PPC::R13, PPC::R31, PPC::R1, PPC::FP, PPC::BP, 
 1893   { 2U, PPC::R2 },
 2181   { 2U, PPC::R2 },
 2405   { PPC::R2, -2U },
 2680   { PPC::R2, 2U },
 2958   { PPC::R2, -2U },
 3233   { PPC::R2, 2U },
 4277   static const MCPhysReg AltOrder1[] = { PPC::R3, PPC::R4, PPC::R5, PPC::R6, PPC::R7, PPC::R8, PPC::R9, PPC::R10, PPC::R11, PPC::R12, PPC::R30, PPC::R29, PPC::R28, PPC::R27, PPC::R26, PPC::R25, PPC::R24, PPC::R23, PPC::R22, PPC::R21, PPC::R20, PPC::R19, PPC::R18, PPC::R17, PPC::R16, PPC::R15, PPC::R14, PPC::R13, PPC::R31, PPC::R0, PPC::R1, PPC::FP, PPC::BP, PPC::R2 };
 4293   static const MCPhysReg AltOrder1[] = { PPC::R3, PPC::R4, PPC::R5, PPC::R6, PPC::R7, PPC::R8, PPC::R9, PPC::R10, PPC::R11, PPC::R12, PPC::R30, PPC::R29, PPC::R28, PPC::R27, PPC::R26, PPC::R25, PPC::R24, PPC::R23, PPC::R22, PPC::R21, PPC::R20, PPC::R19, PPC::R18, PPC::R17, PPC::R16, PPC::R15, PPC::R14, PPC::R13, PPC::R31, PPC::R1, PPC::FP, PPC::BP, PPC::ZERO, PPC::R2 };
 4309   static const MCPhysReg AltOrder1[] = { PPC::R3, PPC::R4, PPC::R5, PPC::R6, PPC::R7, PPC::R8, PPC::R9, PPC::R10, PPC::R11, PPC::R12, PPC::R30, PPC::R29, PPC::R28, PPC::R27, PPC::R26, PPC::R25, PPC::R24, PPC::R23, PPC::R22, PPC::R21, PPC::R20, PPC::R19, PPC::R18, PPC::R17, PPC::R16, PPC::R15, PPC::R14, PPC::R13, PPC::R31, PPC::R1, PPC::FP, PPC::BP, PPC::R2 };
lib/Target/PowerPC/MCTargetDesc/PPCMCCodeEmitter.cpp
  220   return CTX.getRegisterInfo()->getEncodingValue(isPPC64 ? PPC::X13 : PPC::R2);
lib/Target/PowerPC/PPCFrameLowering.cpp
  836   unsigned TOCReg      = isPPC64 ? PPC::X2 :  PPC::R2;
 1324       if ((Reg == PPC::X2 || Reg == PPC::R2) && MustSaveTOC)
 1887             (Reg != PPC::X2 && Reg != PPC::R2)) &&
 2230     if ((Reg == PPC::X2 || Reg == PPC::R2) && MustSaveTOC)
 2384     if ((Reg == PPC::X2 || Reg == PPC::R2) && MustSaveTOC)
lib/Target/PowerPC/PPCISelLowering.cpp
 2696                               ? DAG.getRegister(PPC::R2, VT)
 2864                              : DAG.getRegister(PPC::R2, MVT::i32);
 5147                                             : PPC::R2, PtrVT));
 9453     return DAG.getRegister(PPC::R2, MVT::i32);
14582                    .Case("r2", (IsDarwinABI || isPPC64) ? Register() : PPC::R2)
lib/Target/PowerPC/PPCInstrInfo.cpp
 2141     const unsigned Reg = Subtarget.isPPC64() ? PPC::X13 : PPC::R2;
lib/Target/PowerPC/PPCRegisterInfo.cpp
  310       markSuperRegs(Reserved, PPC::R2);  // System-reserved register
  317     markSuperRegs(Reserved, PPC::R2);  // System-reserved register
lib/Target/PowerPC/PPCTOCRegDeps.cpp
  115       const unsigned TOCReg = isPPC64 ? PPC::X2 : PPC::R2;