reference, declarationdefinition
definition → references, declarations, derived classes, virtual overrides
reference to multiple definitions → definitions
unreferenced

References

gen/lib/Target/PowerPC/PPCGenAsmMatcher.inc
 6228   { 9113 /* rlwnm */, PPC::RLWNM, Convert__RegGPRC1_0__RegGPRC1_1__RegGPRC1_2__U5Imm1_3__U5Imm1_4, AMFBS_None, { MCK_RegGPRC, MCK_RegGPRC, MCK_RegGPRC, MCK_U5Imm, MCK_U5Imm }, },
 6234   { 9132 /* rotlw */, PPC::RLWNM, Convert__RegGPRC1_0__RegGPRC1_1__RegGPRC1_2__imm_95_0__imm_95_31, AMFBS_None, { MCK_RegGPRC, MCK_RegGPRC, MCK_RegGPRC }, },
gen/lib/Target/PowerPC/PPCGenAsmWriter.inc
10070   case PPC::RLWNM:
gen/lib/Target/PowerPC/PPCGenDAGISel.inc
 3550 /*  7524*/              OPC_MorphNodeTo1, TARGET_VAL(PPC::RLWNM), 0,
 3589 /*  7612*/              OPC_MorphNodeTo1, TARGET_VAL(PPC::RLWNM), 0,
 3664 /*  7797*/              OPC_MorphNodeTo1, TARGET_VAL(PPC::RLWNM), 0,
 3724 /*  7946*/              OPC_MorphNodeTo1, TARGET_VAL(PPC::RLWNM), 0,
 3751 /*  8006*/              OPC_EmitNode1, TARGET_VAL(PPC::RLWNM), 0,
 3800 /*  8131*/              OPC_EmitNode1, TARGET_VAL(PPC::RLWNM), 0,
 3851 /*  8263*/            OPC_EmitNode1, TARGET_VAL(PPC::RLWNM), 0,
 3882 /*  8341*/            OPC_EmitNode1, TARGET_VAL(PPC::RLWNM), 0,
 7205 /* 17290*/              OPC_MorphNodeTo1, TARGET_VAL(PPC::RLWNM), 0,
 7244 /* 17378*/              OPC_MorphNodeTo1, TARGET_VAL(PPC::RLWNM), 0,
 7319 /* 17563*/              OPC_MorphNodeTo1, TARGET_VAL(PPC::RLWNM), 0,
 7379 /* 17712*/              OPC_MorphNodeTo1, TARGET_VAL(PPC::RLWNM), 0,
 7406 /* 17772*/              OPC_EmitNode1, TARGET_VAL(PPC::RLWNM), 0,
 7455 /* 17897*/              OPC_EmitNode1, TARGET_VAL(PPC::RLWNM), 0,
 7506 /* 18029*/            OPC_EmitNode1, TARGET_VAL(PPC::RLWNM), 0,
 7537 /* 18107*/            OPC_EmitNode1, TARGET_VAL(PPC::RLWNM), 0,
22821 /* 56319*/        OPC_MorphNodeTo1, TARGET_VAL(PPC::RLWNM), 0,
27660 /* 66954*/        OPC_MorphNodeTo1, TARGET_VAL(PPC::RLWNM), 0,
gen/lib/Target/PowerPC/PPCGenInstrInfo.inc
12327   { PPC::RLWNMo, PPC::RLWNM },
12491   { PPC::RLWNM, PPC::RLWNMo },
gen/lib/Target/PowerPC/PPCGenMCCodeEmitter.inc
 3787     case PPC::RLWNM:
lib/Target/PowerPC/AsmParser/PPCAsmParser.cpp
 1089     TmpInst.setOpcode(Opcode == PPC::RLWNMbm ? PPC::RLWNM : PPC::RLWNMo);
lib/Target/PowerPC/PPCISelDAGToDAG.cpp
 6073        Op32.getMachineOpcode() == PPC::RLWNM) &&
 6292       case PPC::RLWNM:     NewOpcode = PPC::RLWNM8; break;
lib/Target/PowerPC/PPCInstrInfo.cpp
 3093   case PPC::RLWNM:
 3116     if (Opc == PPC::RLWNM || Opc == PPC::RLWNM8 ||
 3123     case PPC::RLWNM: III.ImmOpcode = PPC::RLWINM; break;
 3900        Opcode == PPC::RLWNM  || Opcode == PPC::RLWNMo) &&
 3935        Opcode == PPC::RLWNM   || Opcode == PPC::RLWNMo  ||
lib/Target/PowerPC/PPCMIPeephole.cpp
  172        Opcode == PPC::RLWNM   || Opcode == PPC::RLWNMo  ||