|
reference, declaration → definition
definition → references, declarations, derived classes, virtual overrides
reference to multiple definitions → definitions
unreferenced
|
References
gen/lib/Target/PowerPC/PPCGenDAGISel.inc 3488 /* 7387*/ OPC_EmitNode1, TARGET_VAL(PPC::RLWINM8), 0,
3499 /* 7417*/ OPC_EmitNode1, TARGET_VAL(PPC::RLWINM8), 0,
7163 /* 17187*/ OPC_EmitNode1, TARGET_VAL(PPC::RLWINM8), 0,
7174 /* 17217*/ OPC_EmitNode1, TARGET_VAL(PPC::RLWINM8), 0,
10838 /* 27024*/ OPC_EmitNode1, TARGET_VAL(PPC::RLWINM8), 0,
10851 /* 27061*/ OPC_EmitNode1, TARGET_VAL(PPC::RLWINM8), 0,
15503 /* 41171*/ OPC_EmitNode1, TARGET_VAL(PPC::RLWINM8), 0,
15517 /* 41212*/ OPC_EmitNode1, TARGET_VAL(PPC::RLWINM8), 0,
15621 /* 41558*/ OPC_EmitNode1, TARGET_VAL(PPC::RLWINM8), 0,
15635 /* 41599*/ OPC_EmitNode1, TARGET_VAL(PPC::RLWINM8), 0,
gen/lib/Target/PowerPC/PPCGenInstrInfo.inc12324 { PPC::RLWINM8o, PPC::RLWINM8 },
12490 { PPC::RLWINM8, PPC::RLWINM8o },
gen/lib/Target/PowerPC/PPCGenMCCodeEmitter.inc 3784 case PPC::RLWINM8:
lib/Target/PowerPC/PPCFastISel.cpp 2318 case PPC::RLWINM8: {
lib/Target/PowerPC/PPCISelDAGToDAG.cpp 1964 return SDValue(CurDAG->getMachineNode(PPC::RLWINM8, dl, MVT::i64,
6291 case PPC::RLWINM: NewOpcode = PPC::RLWINM8; break;
lib/Target/PowerPC/PPCInstrInfo.cpp 1931 if (MIOpC == PPC::RLWINM || MIOpC == PPC::RLWINM8) {
2381 Opc == PPC::RLWINM8 || Opc == PPC::RLWINM8o;
2907 case PPC::RLWINM8:
2926 Is64BitLI = Opc == PPC::RLWINM8 || Opc == PPC::RLWINM8o;
3124 case PPC::RLWNM8: III.ImmOpcode = PPC::RLWINM8; break;
3128 case PPC::SLW8: III.ImmOpcode = PPC::RLWINM8; break;
3132 case PPC::SRW8: III.ImmOpcode = PPC::RLWINM8; break;
3936 Opcode == PPC::RLWINM8 || Opcode == PPC::RLWNM8) &&
lib/Target/PowerPC/PPCMIPeephole.cpp 173 Opcode == PPC::RLWINM8 || Opcode == PPC::RLWNM8) &&
lib/Target/PowerPC/PPCRegisterInfo.cpp 672 BuildMI(MBB, II, dl, TII.get(LP64 ? PPC::RLWINM8 : PPC::RLWINM), Reg)
718 BuildMI(MBB, II, dl, TII.get(LP64 ? PPC::RLWINM8 : PPC::RLWINM), Reg)
797 BuildMI(MBB, II, dl, TII.get(LP64 ? PPC::RLWINM8 : PPC::RLWINM), Reg)