reference, declarationdefinition
definition → references, declarations, derived classes, virtual overrides
reference to multiple definitions → definitions
unreferenced

References

gen/lib/Target/PowerPC/PPCGenAsmMatcher.inc
 5959   { 7374 /* mtfprd */, PPC::MTVSRD, Convert__RegF8RC1_0__RegG8RC1_1, AMFBS_None, { MCK_RegF8RC, MCK_RegG8RC }, },
 6027   { 7686 /* mtvsrd */, PPC::MTVSRD, Convert__RegVSFRC1_0__RegG8RC1_1, AMFBS_None, { MCK_RegVSFRC, MCK_RegG8RC }, },
gen/lib/Target/PowerPC/PPCGenAsmWriter.inc
 9680   case PPC::MTVSRD:
gen/lib/Target/PowerPC/PPCGenDAGISel.inc
16307 /* 43309*/      OPC_EmitNode1, TARGET_VAL(PPC::MTVSRD), 0,
18654 /* 47523*/        OPC_MorphNodeTo1, TARGET_VAL(PPC::MTVSRD), 0,
18668 /* 47560*/        OPC_EmitNode1, TARGET_VAL(PPC::MTVSRD), 0,
18680 /* 47603*/        OPC_EmitNode1, TARGET_VAL(PPC::MTVSRD), 0,
38945 /* 98382*/      OPC_MorphNodeTo1, TARGET_VAL(PPC::MTVSRD), 0,
40336 /*101391*/            OPC_EmitNode1, TARGET_VAL(PPC::MTVSRD), 0,
40355 /*101461*/            OPC_EmitNode1, TARGET_VAL(PPC::MTVSRD), 0,
40381 /*101547*/            OPC_EmitNode1, TARGET_VAL(PPC::MTVSRD), 0,
40400 /*101617*/            OPC_EmitNode1, TARGET_VAL(PPC::MTVSRD), 0,
40418 /*101660*/          OPC_EmitNode1, TARGET_VAL(PPC::MTVSRD), 0,
40423 /*101678*/          OPC_EmitNode1, TARGET_VAL(PPC::MTVSRD), 0,
40435 /*101711*/          OPC_EmitNode1, TARGET_VAL(PPC::MTVSRD), 0,
40440 /*101729*/          OPC_EmitNode1, TARGET_VAL(PPC::MTVSRD), 0,
41616 /*104464*/            OPC_EmitNode1, TARGET_VAL(PPC::MTVSRD), 0,
41632 /*104510*/            OPC_EmitNode1, TARGET_VAL(PPC::MTVSRD), 0,
41644 /*104553*/            OPC_EmitNode1, TARGET_VAL(PPC::MTVSRD), 0,
41668 /*104628*/            OPC_EmitNode1, TARGET_VAL(PPC::MTVSRD), 0,
41684 /*104674*/            OPC_EmitNode1, TARGET_VAL(PPC::MTVSRD), 0,
41696 /*104717*/            OPC_EmitNode1, TARGET_VAL(PPC::MTVSRD), 0,
41723 /*104803*/            OPC_EmitNode1, TARGET_VAL(PPC::MTVSRD), 0,
41739 /*104849*/            OPC_EmitNode1, TARGET_VAL(PPC::MTVSRD), 0,
41751 /*104892*/            OPC_EmitNode1, TARGET_VAL(PPC::MTVSRD), 0,
41772 /*104948*/          OPC_EmitNode1, TARGET_VAL(PPC::MTVSRD), 0,
41783 /*104976*/          OPC_EmitNode1, TARGET_VAL(PPC::MTVSRD), 0,
41790 /*105001*/          OPC_EmitNode1, TARGET_VAL(PPC::MTVSRD), 0,
gen/lib/Target/PowerPC/PPCGenFastISel.inc
   95     return fastEmitInst_r(PPC::MTVSRD, &PPC::VSFRCRegClass, Op0, Op0IsKill);
 1568     return fastEmitInst_r(PPC::MTVSRD, &PPC::VSFRCRegClass, Op0, Op0IsKill);
gen/lib/Target/PowerPC/PPCGenMCCodeEmitter.inc
 5749     case PPC::MTVSRD:
lib/Target/PowerPC/PPCFrameLowering.cpp
 2257         BuildMI(MBB, MI, DL, TII.get(PPC::MTVSRD), CSI[i].getDstReg())
lib/Target/PowerPC/PPCInstrInfo.cpp
  959     BuildMI(MBB, I, DL, get(PPC::MTVSRD), DestReg).addReg(SrcReg);