reference, declarationdefinition
definition → references, declarations, derived classes, virtual overrides
reference to multiple definitions → definitions
unreferenced

References

gen/lib/Target/PowerPC/PPCGenAsmMatcher.inc
 5849   { 6809 /* mffprd */, PPC::MFVSRD, Convert__RegG8RC1_0__RegF8RC1_1, AMFBS_None, { MCK_RegG8RC, MCK_RegF8RC }, },
 5915   { 7151 /* mfvsrd */, PPC::MFVSRD, Convert__RegG8RC1_0__RegVSFRC1_1, AMFBS_None, { MCK_RegG8RC, MCK_RegVSFRC }, },
gen/lib/Target/PowerPC/PPCGenAsmWriter.inc
 9177   case PPC::MFVSRD:
gen/lib/Target/PowerPC/PPCGenDAGISel.inc
13370 /* 35004*/            OPC_MorphNodeTo1, TARGET_VAL(PPC::MFVSRD), 0,
13388 /* 35059*/            OPC_MorphNodeTo1, TARGET_VAL(PPC::MFVSRD), 0,
13480 /* 35301*/            OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
13505 /* 35382*/            OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
13551 /* 35510*/            OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
13576 /* 35591*/            OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
13609 /* 35674*/            OPC_MorphNodeTo1, TARGET_VAL(PPC::MFVSRD), 0,
13627 /* 35729*/            OPC_MorphNodeTo1, TARGET_VAL(PPC::MFVSRD), 0,
13719 /* 35972*/            OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
13744 /* 36053*/            OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
13790 /* 36181*/            OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
13815 /* 36262*/            OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
13917 /* 36534*/          OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
13942 /* 36615*/          OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
13988 /* 36743*/          OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14013 /* 36824*/          OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14114 /* 37096*/          OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14139 /* 37177*/          OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14185 /* 37305*/          OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14210 /* 37386*/          OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14260 /* 37522*/          OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14285 /* 37603*/          OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14331 /* 37731*/          OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14356 /* 37812*/          OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14406 /* 37948*/          OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14431 /* 38029*/          OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14477 /* 38157*/          OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14502 /* 38238*/          OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14552 /* 38374*/          OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14577 /* 38455*/          OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14649 /* 38649*/          OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14674 /* 38730*/          OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14724 /* 38866*/          OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14749 /* 38947*/          OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14771 /* 39011*/          OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14796 /* 39092*/          OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14845 /* 39225*/        OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14870 /* 39306*/        OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14918 /* 39438*/        OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14943 /* 39519*/        OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
14991 /* 39651*/        OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
15016 /* 39732*/        OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
15064 /* 39864*/        OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
15089 /* 39945*/        OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
15137 /* 40077*/        OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
15162 /* 40158*/        OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
15210 /* 40290*/        OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
15235 /* 40371*/        OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
15283 /* 40503*/        OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
15308 /* 40584*/        OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
15356 /* 40716*/        OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
15381 /* 40797*/        OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
15432 /* 40943*/        OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
15471 /* 41078*/        OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
15546 /* 41315*/        OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
15589 /* 41465*/        OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
15664 /* 41702*/        OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
15707 /* 41852*/        OPC_EmitNode1, TARGET_VAL(PPC::MFVSRD), 0,
15754 /* 42006*/        OPC_MorphNodeTo1, TARGET_VAL(PPC::MFVSRD), 0,
15780 /* 42092*/        OPC_MorphNodeTo1, TARGET_VAL(PPC::MFVSRD), 0,
16145 /* 43023*/      OPC_MorphNodeTo1, TARGET_VAL(PPC::MFVSRD), 0,
18613 /* 47426*/      OPC_MorphNodeTo1, TARGET_VAL(PPC::MFVSRD), 0,
18630 /* 47460*/        OPC_MorphNodeTo1, TARGET_VAL(PPC::MFVSRD), 0,
gen/lib/Target/PowerPC/PPCGenFastISel.inc
  104     return fastEmitInst_r(PPC::MFVSRD, &PPC::G8RCRegClass, Op0, Op0IsKill);
 1511     return fastEmitInst_r(PPC::MFVSRD, &PPC::G8RCRegClass, Op0, Op0IsKill);
gen/lib/Target/PowerPC/PPCGenMCCodeEmitter.inc
 6162     case PPC::MFVSRD:
lib/Target/PowerPC/PPCFrameLowering.cpp
 2414         BuildMI(MBB, I, DL, TII.get(PPC::MFVSRD), Reg)
lib/Target/PowerPC/PPCInstrInfo.cpp
  967     BuildMI(MBB, I, DL, get(PPC::MFVSRD), DestReg).addReg(SrcReg);