|
reference, declaration → definition
definition → references, declarations, derived classes, virtual overrides
reference to multiple definitions → definitions
unreferenced
|
References
gen/lib/Target/PowerPC/PPCGenAsmMatcher.inc 4483 { 51 /* and */, PPC::AND, Convert__RegGPRC1_0__RegGPRC1_1__RegGPRC1_2, AMFBS_None, { MCK_RegGPRC, MCK_RegGPRC, MCK_RegGPRC }, },
gen/lib/Target/PowerPC/PPCGenDAGISel.inc 4134 /* 9022*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
4205 /* 9216*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
7789 /* 18788*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
7860 /* 18982*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
22876 /* 56427*/ OPC_MorphNodeTo1, TARGET_VAL(PPC::AND), 0,
30379 /* 72843*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30392 /* 72895*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30407 /* 72953*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30420 /* 73005*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30433 /* 73057*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30448 /* 73117*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30463 /* 73175*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30476 /* 73227*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30489 /* 73279*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30504 /* 73337*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30517 /* 73389*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30530 /* 73441*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30545 /* 73501*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30560 /* 73564*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30580 /* 73655*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30593 /* 73715*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30608 /* 73784*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30621 /* 73844*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30634 /* 73904*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30649 /* 73975*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30664 /* 74044*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30677 /* 74104*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30690 /* 74164*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30705 /* 74233*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30718 /* 74293*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30731 /* 74353*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30746 /* 74424*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30761 /* 74495*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30781 /* 74590*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30794 /* 74650*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30809 /* 74719*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30822 /* 74779*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30835 /* 74839*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30850 /* 74910*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30865 /* 74979*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30878 /* 75039*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30891 /* 75099*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30906 /* 75168*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30919 /* 75228*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30932 /* 75288*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30947 /* 75359*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
30962 /* 75430*/ OPC_EmitNode1, TARGET_VAL(PPC::AND), 0,
gen/lib/Target/PowerPC/PPCGenFastISel.inc 1870 return fastEmitInst_rr(PPC::AND, &PPC::GPRCRegClass, Op0, Op0IsKill, Op1, Op1IsKill);
gen/lib/Target/PowerPC/PPCGenInstrInfo.inc12224 { PPC::ANDo, PPC::AND },
12386 { PPC::AND, PPC::ANDo },
gen/lib/Target/PowerPC/PPCGenMCCodeEmitter.inc 2550 case PPC::AND:
lib/Target/PowerPC/PPCISelDAGToDAG.cpp 4080 SDValue AN = SDValue(CurDAG->getMachineNode(PPC::AND, dl, MVT::i32, AD,
6161 if (Op32.getMachineOpcode() == PPC::AND) {
6306 case PPC::AND: NewOpcode = PPC::AND8; break;
lib/Target/PowerPC/PPCISelLowering.cpp10556 BuildMI(BB, dl, TII->get(PPC::AND), Tmp3Reg).addReg(TmpReg).addReg(MaskReg);
10561 BuildMI(BB, dl, TII->get(PPC::AND), SReg)
11054 BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::AND);
11056 BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::AND);
11058 BB = EmitAtomicBinary(MI, BB, 4, PPC::AND);
11374 BuildMI(BB, dl, TII->get(PPC::AND), NewVal3Reg)
11377 BuildMI(BB, dl, TII->get(PPC::AND), OldVal3Reg)
11385 BuildMI(BB, dl, TII->get(PPC::AND), TmpReg)
lib/Target/PowerPC/PPCInstrInfo.cpp 4121 case PPC::AND:
lib/Target/PowerPC/PPCRegisterInfo.cpp 592 BuildMI(MBB, II, dl, TII.get(PPC::AND), NegSizeReg)