reference, declarationdefinition
definition → references, declarations, derived classes, virtual overrides
reference to multiple definitions → definitions
unreferenced

References

gen/lib/Target/Mips/MipsGenAsmMatcher.inc
 4250     case Mips::SP_64: OpKind = MCK_SP64; break;
gen/lib/Target/Mips/MipsGenRegisterInfo.inc
 2297     Mips::ZERO_64, Mips::AT_64, Mips::V0_64, Mips::V1_64, Mips::A0_64, Mips::A1_64, Mips::A2_64, Mips::A3_64, Mips::T0_64, Mips::T1_64, Mips::T2_64, Mips::T3_64, Mips::T4_64, Mips::T5_64, Mips::T6_64, Mips::T7_64, Mips::S0_64, Mips::S1_64, Mips::S2_64, Mips::S3_64, Mips::S4_64, Mips::S5_64, Mips::S6_64, Mips::S7_64, Mips::T8_64, Mips::T9_64, Mips::K0_64, Mips::K1_64, Mips::GP_64, Mips::SP_64, Mips::FP_64, Mips::RA_64, 
 2307     Mips::AT_64, Mips::V0_64, Mips::V1_64, Mips::A0_64, Mips::A1_64, Mips::A2_64, Mips::A3_64, Mips::T0_64, Mips::T1_64, Mips::T2_64, Mips::T3_64, Mips::T4_64, Mips::T5_64, Mips::T6_64, Mips::T7_64, Mips::S0_64, Mips::S1_64, Mips::S2_64, Mips::S3_64, Mips::S4_64, Mips::S5_64, Mips::S6_64, Mips::S7_64, Mips::T8_64, Mips::T9_64, Mips::K0_64, Mips::K1_64, Mips::GP_64, Mips::SP_64, Mips::FP_64, Mips::RA_64, 
 2327     Mips::V0_64, Mips::V1_64, Mips::A0_64, Mips::A1_64, Mips::A2_64, Mips::A3_64, Mips::S0_64, Mips::S1_64, Mips::SP_64, 
 2547     Mips::SP_64, 
 2777   { 29U, Mips::SP_64 },
 2853   { 29U, Mips::SP_64 },
 2996   { Mips::SP_64, 29U },
 3200   { Mips::SP_64, 29U },
lib/Target/Mips/AsmParser/MipsAsmParser.cpp
 3729        Inst.getOperand(OpNum - 2).getReg() == Mips::SP_64) &&
lib/Target/Mips/MCTargetDesc/MipsABIInfo.cpp
   74   return ArePtrs64bit() ? Mips::SP_64 : Mips::SP;
lib/Target/Mips/MCTargetDesc/MipsMCCodeEmitter.cpp
  829          MI.getOperand(OpNo).getReg() == Mips::SP_64) &&
lib/Target/Mips/MipsBranchExpansion.cpp
  579       BuildMI(*LongBrMBB, Pos, DL, TII->get(Mips::DADDiu), Mips::SP_64)
  580           .addReg(Mips::SP_64)
  584           .addReg(Mips::SP_64)
  617           .addReg(Mips::SP_64)
  624                 Mips::SP_64)
  625             .addReg(Mips::SP_64)
  628         BuildMI(*BalTgtMBB, Pos, DL, TII->get(Mips::DADDiu), Mips::SP_64)
  629             .addReg(Mips::SP_64)
lib/Target/Mips/MipsFrameLowering.cpp
  140   unsigned SP = STI.getABI().IsN64() ? Mips::SP_64 : Mips::SP;
lib/Target/Mips/MipsISelLowering.cpp
  524   setStackPointerRegisterToSaveRestore(ABI.IsN64() ? Mips::SP_64 : Mips::SP);
 3117       DAG.getCopyFromReg(Chain, DL, ABI.IsN64() ? Mips::SP_64 : Mips::SP,
lib/Target/Mips/MipsRegisterInfo.cpp
  156     Mips::ZERO_64, Mips::K0_64, Mips::K1_64, Mips::SP_64
  291                             (IsN64 ? Mips::SP_64 : Mips::SP);
lib/Target/Mips/MipsSEInstrInfo.cpp
  882   unsigned SP = Subtarget.isGP64bit() ? Mips::SP_64 : Mips::SP;