reference, declarationdefinition
definition → references, declarations, derived classes, virtual overrides
reference to multiple definitions → definitions
unreferenced

References

gen/lib/Target/Mips/MipsGenDAGISel.inc
 2873 /*  5145*/              OPC_EmitNode1, TARGET_VAL(Mips::SLTu64), 0,
 2907 /*  5213*/              OPC_EmitNode1, TARGET_VAL(Mips::SLTu64), 0,
 4990 /*  9549*/          OPC_EmitNode1, TARGET_VAL(Mips::SLTu64), 0,
 5016 /*  9603*/          OPC_EmitNode1, TARGET_VAL(Mips::SLTu64), 0,
 5042 /*  9657*/          OPC_EmitNode1, TARGET_VAL(Mips::SLTu64), 0,
 5068 /*  9711*/          OPC_EmitNode1, TARGET_VAL(Mips::SLTu64), 0,
 6339 /* 12295*/            OPC_EmitNode1, TARGET_VAL(Mips::SLTu64), 0,
 6367 /* 12353*/            OPC_EmitNode1, TARGET_VAL(Mips::SLTu64), 0,
 6423 /* 12469*/            OPC_EmitNode1, TARGET_VAL(Mips::SLTu64), 0,
 6451 /* 12527*/            OPC_EmitNode1, TARGET_VAL(Mips::SLTu64), 0,
16969 /* 31646*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::SLTu64), 0,
17033 /* 31775*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::SLTu64), 0,
17049 /* 31805*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::SLTu64), 0,
17071 /* 31858*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::SLTu64), 0,
17090 /* 31899*/          OPC_EmitNode1, TARGET_VAL(Mips::SLTu64), 0,
17112 /* 31951*/          OPC_EmitNode1, TARGET_VAL(Mips::SLTu64), 0,
gen/lib/Target/Mips/MipsGenGlobalISel.inc
13657           GIR_BuildMI, /*InsnID*/0, /*Opcode*/Mips::SLTu64,
13819           GIR_BuildMI, /*InsnID*/0, /*Opcode*/Mips::SLTu64,
14077           GIR_BuildMI, /*InsnID*/0, /*Opcode*/Mips::SLTu64,
14116           GIR_BuildMI, /*InsnID*/1, /*Opcode*/Mips::SLTu64,
14153           GIR_BuildMI, /*InsnID*/0, /*Opcode*/Mips::SLTu64,
14192           GIR_BuildMI, /*InsnID*/1, /*Opcode*/Mips::SLTu64,
16097       GIR_BuildMI, /*InsnID*/1, /*Opcode*/Mips::SLTu64,
16165       GIR_BuildMI, /*InsnID*/1, /*Opcode*/Mips::SLTu64,
16505       GIR_BuildMI, /*InsnID*/1, /*Opcode*/Mips::SLTu64,
16573       GIR_BuildMI, /*InsnID*/1, /*Opcode*/Mips::SLTu64,
18313       GIR_BuildMI, /*InsnID*/1, /*Opcode*/Mips::SLTu64,
18381       GIR_BuildMI, /*InsnID*/1, /*Opcode*/Mips::SLTu64,
18925       GIR_BuildMI, /*InsnID*/1, /*Opcode*/Mips::SLTu64,
18993       GIR_BuildMI, /*InsnID*/1, /*Opcode*/Mips::SLTu64,
gen/lib/Target/Mips/MipsGenMCCodeEmitter.inc
 5028     case Mips::SLTu64:
lib/Target/Mips/AsmParser/MipsAsmParser.cpp
 4611       FinalOpcode = Mips::SLTu64;