reference, declarationdefinition
definition → references, declarations, derived classes, virtual overrides
reference to multiple definitions → definitions
unreferenced

References

gen/lib/Target/Mips/MipsGenAsmMatcher.inc
 7714   { 8455 /* sltiu */, Mips::SLTiu_MM, Convert__GPR32AsmReg1_0__GPR32AsmReg1_1__SImm161_2, AMFBS_InMicroMips, { MCK_GPR32AsmReg, MCK_GPR32AsmReg, MCK_SImm16 }, },
 7718   { 8461 /* sltu */, Mips::SLTiu_MM, Convert__GPR32AsmReg1_0__GPR32AsmReg1_0__SImm32_Relaxed1_1, AMFBS_InMicroMips, { MCK_GPR32AsmReg, MCK_SImm32_Relaxed }, },
 7723   { 8461 /* sltu */, Mips::SLTiu_MM, Convert__GPR32AsmReg1_0__GPR32AsmReg1_1__SImm32_Relaxed1_2, AMFBS_InMicroMips, { MCK_GPR32AsmReg, MCK_GPR32AsmReg, MCK_SImm32_Relaxed }, },
gen/lib/Target/Mips/MipsGenDAGISel.inc
 2081 /*  3701*/                  OPC_EmitNode1, TARGET_VAL(Mips::SLTiu_MM), 0,
 2122 /*  3783*/                  OPC_EmitNode1, TARGET_VAL(Mips::SLTiu_MM), 0,
 2160 /*  3855*/                  OPC_EmitNode1, TARGET_VAL(Mips::SLTiu_MM), 0,
 2199 /*  3929*/                  OPC_EmitNode1, TARGET_VAL(Mips::SLTiu_MM), 0,
 3470 /*  6271*/              OPC_EmitNode1, TARGET_VAL(Mips::SLTiu_MM), 0,
 3505 /*  6343*/              OPC_EmitNode1, TARGET_VAL(Mips::SLTiu_MM), 0,
 3556 /*  6446*/              OPC_EmitNode1, TARGET_VAL(Mips::SLTiu_MM), 0,
 3591 /*  6518*/              OPC_EmitNode1, TARGET_VAL(Mips::SLTiu_MM), 0,
 3927 /*  7314*/              OPC_EmitNode1, TARGET_VAL(Mips::SLTiu_MM), 0,
 3933 /*  7335*/              OPC_EmitNode1, TARGET_VAL(Mips::SLTiu_MM), 0,
 5592 /* 10777*/                OPC_EmitNode1, TARGET_VAL(Mips::SLTiu_MM), 0,
 5627 /* 10849*/                OPC_EmitNode1, TARGET_VAL(Mips::SLTiu_MM), 0,
 5660 /* 10915*/                OPC_EmitNode1, TARGET_VAL(Mips::SLTiu_MM), 0,
 5695 /* 10987*/                OPC_EmitNode1, TARGET_VAL(Mips::SLTiu_MM), 0,
16509 /* 30617*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::SLTiu_MM), 0,
16581 /* 30782*/            OPC_MorphNodeTo1, TARGET_VAL(Mips::SLTiu_MM), 0,
16622 /* 30875*/            OPC_EmitNode1, TARGET_VAL(Mips::SLTiu_MM), 0,
16783 /* 31219*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::SLTiu_MM), 0,
gen/lib/Target/Mips/MipsGenGlobalISel.inc
13729           GIR_BuildMI, /*InsnID*/0, /*Opcode*/Mips::SLTiu_MM,
14458           GIR_BuildMI, /*InsnID*/0, /*Opcode*/Mips::SLTiu_MM,
gen/lib/Target/Mips/MipsGenInstrInfo.inc
16693   { Mips::SLTiu, Mips::SLTiu, Mips::SLTiu_MM },
gen/lib/Target/Mips/MipsGenMCCodeEmitter.inc
 7235     case Mips::SLTiu_MM:
lib/Target/Mips/AsmParser/MipsAsmParser.cpp
 2477   case Mips::SLTiu:  case Mips::SLTiu_MM:
 4592     case Mips::SLTiu_MM: