reference, declarationdefinition
definition → references, declarations, derived classes, virtual overrides
reference to multiple definitions → definitions
unreferenced

References

gen/lib/Target/Mips/MipsGenAsmMatcher.inc
 6273   { 3121 /* daddiu */, Mips::DADDiu, Convert__GPR64AsmReg1_0__GPR64AsmReg1_0__SImm161_1, AMFBS_HasStdEnc_HasMips3_NotInMicroMips, { MCK_GPR64AsmReg, MCK_SImm16 }, },
 6274   { 3121 /* daddiu */, Mips::DADDiu, Convert__GPR64AsmReg1_0__GPR64AsmReg1_1__SImm161_2, AMFBS_HasStdEnc_HasMips3_NotInMicroMips, { MCK_GPR64AsmReg, MCK_GPR64AsmReg, MCK_SImm16 }, },
 6276   { 3128 /* daddu */, Mips::DADDiu, Convert__GPR64AsmReg1_0__GPR64AsmReg1_0__SImm161_1, AMFBS_HasStdEnc_HasMips3_NotInMicroMips, { MCK_GPR64AsmReg, MCK_SImm16 }, },
 6278   { 3128 /* daddu */, Mips::DADDiu, Convert__GPR64AsmReg1_0__GPR64AsmReg1_1__SImm161_2, AMFBS_HasStdEnc_HasMips3_NotInMicroMips, { MCK_GPR64AsmReg, MCK_GPR64AsmReg, MCK_SImm16 }, },
 6499   { 3931 /* dsubu */, Mips::DADDiu, Convert__GPR64AsmReg1_0__GPR64AsmReg1_0__InvNum1_1, AMFBS_HasStdEnc_HasMips3_NotInMicroMips, { MCK_GPR64AsmReg, MCK_InvNum }, },
 6501   { 3931 /* dsubu */, Mips::DADDiu, Convert__GPR64AsmReg1_0__GPR64AsmReg1_1__InvNum1_2, AMFBS_HasStdEnc_HasMips3_NotInMicroMips, { MCK_GPR64AsmReg, MCK_GPR64AsmReg, MCK_InvNum }, },
gen/lib/Target/Mips/MipsGenDAGISel.inc
15127 /* 27923*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15133 /* 27934*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15159 /* 27982*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15165 /* 27993*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15191 /* 28041*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15197 /* 28052*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15223 /* 28100*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15229 /* 28111*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15255 /* 28159*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15261 /* 28170*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15287 /* 28218*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15293 /* 28229*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15322 /* 28282*/            OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15346 /* 28327*/            OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15360 /* 28352*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15369 /* 28369*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15378 /* 28386*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15387 /* 28403*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15396 /* 28420*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15409 /* 28444*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15418 /* 28461*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15427 /* 28478*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15436 /* 28495*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15445 /* 28512*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15483 /* 28583*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15489 /* 28594*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15516 /* 28643*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15522 /* 28654*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15549 /* 28703*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15555 /* 28714*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15582 /* 28763*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15588 /* 28774*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15615 /* 28823*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15621 /* 28834*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15648 /* 28883*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15654 /* 28894*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15684 /* 28948*/            OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15709 /* 28994*/            OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15724 /* 29020*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15734 /* 29038*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15744 /* 29056*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15754 /* 29074*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15764 /* 29092*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15778 /* 29117*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15788 /* 29135*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15798 /* 29153*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15808 /* 29171*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15818 /* 29189*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
15844 /* 29239*/              OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
21395 /* 39914*/        OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0|OPFL_GlueOutput,
22626 /* 42376*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
22667 /* 42456*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
22708 /* 42536*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
22740 /* 42595*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
22772 /* 42654*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
22804 /* 42719*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
22811 /* 42734*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
22845 /* 42801*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
22852 /* 42816*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
22880 /* 42873*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
22887 /* 42888*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
22915 /* 42945*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
22922 /* 42960*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
22950 /* 43017*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
22957 /* 43032*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
22985 /* 43089*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
22992 /* 43104*/          OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
23112 /* 43325*/        OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
23135 /* 43369*/        OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
23158 /* 43413*/        OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
23181 /* 43457*/        OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
23204 /* 43501*/        OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
23233 /* 43556*/        OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
23383 /* 43842*/      OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
23392 /* 43862*/      OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
23401 /* 43882*/      OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
23410 /* 43902*/      OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
23419 /* 43922*/      OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
23482 /* 44049*/      OPC_MorphNodeTo1, TARGET_VAL(Mips::DADDiu), 0,
gen/lib/Target/Mips/MipsGenMCCodeEmitter.inc
 6310     case Mips::DADDiu:
lib/Target/Mips/AsmParser/MipsAsmParser.cpp
 2663       TOut.emitRRI(Mips::DADDiu, DstReg, SrcReg, ImmValue, IDLoc, STI);
 2921         TOut.emitRRX(IsPtr64 ? Mips::DADDiu : Mips::ADDiu, TmpReg, TmpReg,
 2988       TOut.emitRRX(IsPtr64 ? Mips::DADDiu : Mips::ADDiu, TmpReg, TmpReg,
 3033       TOut.emitRRX(Mips::DADDiu, ATReg, ATReg,
 3036       TOut.emitRRX(Mips::DADDiu, ATReg, ATReg, MCOperand::createExpr(HiExpr),
 3039       TOut.emitRRX(Mips::DADDiu, ATReg, ATReg, MCOperand::createExpr(LoExpr),
 3061       TOut.emitRRX(Mips::DADDiu, DstReg, DstReg,
 3063       TOut.emitRRX(Mips::DADDiu, ATReg, ATReg, MCOperand::createExpr(LoExpr),
 3082       TOut.emitRRX(Mips::DADDiu, DstReg, DstReg,
 3085       TOut.emitRRX(Mips::DADDiu, DstReg, DstReg,
 3088       TOut.emitRRX(Mips::DADDiu, DstReg, DstReg,
 3248       TOut.emitRRX(Mips::DADDiu, ATReg, ATReg,
 3251       TOut.emitRRX(Mips::DADDiu, ATReg, ATReg, MCOperand::createExpr(HiExpr),
 3400   TOut.emitRRX(isABI_N64() ? Mips::DADDiu : Mips::ADDiu, TmpReg, TmpReg,
 5185     Opc = isGP64bit() ? Mips::DADDiu : Mips::ADDiu;
lib/Target/Mips/MCTargetDesc/MipsABIInfo.cpp
  102   return ArePtrs64bit() ? Mips::DADDiu : Mips::ADDiu;
lib/Target/Mips/MipsAnalyzeImmediate.cpp
  139     ADDiu = Mips::DADDiu;
lib/Target/Mips/MipsBranchExpansion.cpp
  579       BuildMI(*LongBrMBB, Pos, DL, TII->get(Mips::DADDiu), Mips::SP_64)
  623         BuildMI(*BalTgtMBB, std::prev(Pos), DL, TII->get(Mips::DADDiu),
  628         BuildMI(*BalTgtMBB, Pos, DL, TII->get(Mips::DADDiu), Mips::SP_64)
lib/Target/Mips/MipsISelLowering.cpp
 1851   BuildMI(BB, DL, TII->get(ArePtrs64bit ? Mips::DADDiu : Mips::ADDiu), MaskLSB2)
lib/Target/Mips/MipsMCInstLower.cpp
  312     lowerLongBranchADDiu(MI, OutMI, Mips::DADDiu);
lib/Target/Mips/MipsMachineFunction.cpp
   92     BuildMI(MBB, I, DL, TII.get(Mips::DADDiu), GlobalBaseReg).addReg(V1)
lib/Target/Mips/MipsSEISelDAGToDAG.cpp
   93   } else if ((MI.getOpcode() == Mips::DADDiu) &&
 1038       const unsigned ADDiuOp = Is32BitSplat ? Mips::ADDiu : Mips::DADDiu;