reference, declarationdefinition
definition → references, declarations, derived classes, virtual overrides
reference to multiple definitions → definitions
unreferenced

References

gen/lib/Target/AMDGPU/R600GenDAGISel.inc
 1668 /*  5997*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 1714 /*  6203*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 1765 /*  6418*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 1812 /*  6625*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 1863 /*  6840*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 1909 /*  7046*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 1960 /*  7261*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 2007 /*  7468*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 2063 /*  7690*/            OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 2109 /*  7897*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 2129 /*  8014*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 2175 /*  8220*/            OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 2232 /*  8443*/          OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 2278 /*  8650*/            OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 2298 /*  8767*/            OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 2344 /*  8973*/          OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 2409 /*  9226*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 2459 /*  9467*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 2521 /*  9734*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 2571 /*  9975*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 2638 /* 10251*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 2688 /* 10492*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 2751 /* 10760*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 2801 /* 11001*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 2868 /* 11277*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 2918 /* 11518*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 2980 /* 11785*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 3030 /* 12026*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 3097 /* 12302*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 3147 /* 12543*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 3210 /* 12811*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 3260 /* 13052*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 3332 /* 13335*/            OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 3382 /* 13576*/            OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 3444 /* 13845*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 3494 /* 14086*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 3540 /* 14313*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 3590 /* 14554*/              OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 3652 /* 14821*/            OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 3702 /* 15062*/            OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 3775 /* 15346*/          OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 3825 /* 15587*/          OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 3887 /* 15856*/            OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 3937 /* 16097*/            OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 3983 /* 16324*/            OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 4033 /* 16565*/            OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 4095 /* 16832*/          OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 4145 /* 17073*/          OPC_EmitNode1, TARGET_VAL(R600::XOR_INT), 0,
 6767 /* 26670*/        OPC_MorphNodeTo1, TARGET_VAL(R600::XOR_INT), 0,
gen/lib/Target/AMDGPU/R600GenInstrInfo.inc
 2065   case R600::XOR_INT:
gen/lib/Target/AMDGPU/R600GenMCCodeEmitter.inc
 1551     case R600::XOR_INT: {